JP2012023225A - Semiconductor device, design method and design device for semiconductor device, and program - Google Patents

Semiconductor device, design method and design device for semiconductor device, and program Download PDF

Info

Publication number
JP2012023225A
JP2012023225A JP2010160362A JP2010160362A JP2012023225A JP 2012023225 A JP2012023225 A JP 2012023225A JP 2010160362 A JP2010160362 A JP 2010160362A JP 2010160362 A JP2010160362 A JP 2010160362A JP 2012023225 A JP2012023225 A JP 2012023225A
Authority
JP
Japan
Prior art keywords
dummy gate
gate electrode
semiconductor device
pattern
design
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2010160362A
Other languages
Japanese (ja)
Inventor
toshifumi Uemura
俊文 植村
Shinichi Watanuki
真一 綿貫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Electronics Corp
Original Assignee
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Electronics Corp filed Critical Renesas Electronics Corp
Priority to JP2010160362A priority Critical patent/JP2012023225A/en
Publication of JP2012023225A publication Critical patent/JP2012023225A/en
Pending legal-status Critical Current

Links

Images

Abstract

PROBLEM TO BE SOLVED: To prevent a resist pattern for forming a dummy gate pattern from collapsing.SOLUTION: A dummy gate pattern 220 comprises a plurality of first dummy gate electrodes 222 and a second dummy gate electrode 224. The first dummy gate electrodes 222 face in the same direction as a gate electrode 112. The second dummy gate electrode 224 faces in a direction different from the direction in which the first dummy gate electrodes 222 face, for example a direction perpendicular to the first dummy gate electrodes 222, and connects a first dummy gate electrode 222 to another first dummy gate electrode 222. In an embodiment, every first dummy gate electrode 222 is connected to another first dummy gate electrode 222 by the second dummy gate electrode 224.

Description

本発明は、ダミーゲートパターンを有する半導体装置、半導体装置の設計方法、半導体装置の設計装置、及びプログラムに関する。   The present invention relates to a semiconductor device having a dummy gate pattern, a semiconductor device design method, a semiconductor device design apparatus, and a program.

半導体装置の設計方法の一つに、例えば特許文献1に記載するように、スタンダードセル方式がある。スタンダードセル方式は、論理基本セルと、フィルセルとを用いて半導体装置を設計する方式である。論理基本セルは、2入力NAND回路、インバータ回路、及びフリップフロップ回路などの論理部品の回路パターンであり、フィルセルは、論理部品間の隙間を埋めるためのパターンである。フィルセルには、ダミーゲートパターンが設けられている。特許文献1には、ダミーゲートパターンとして互いに平行に延伸している複数のパターンが記載されている。   As one of semiconductor device design methods, there is a standard cell method as described in Patent Document 1, for example. The standard cell method is a method for designing a semiconductor device using a logic basic cell and a fill cell. The logic basic cell is a circuit pattern of logic parts such as a 2-input NAND circuit, an inverter circuit, and a flip-flop circuit, and the fill cell is a pattern for filling a gap between the logic parts. The fill cell is provided with a dummy gate pattern. Patent Document 1 describes a plurality of patterns extending parallel to each other as dummy gate patterns.

特開2004−288685号公報Japanese Patent Laid-Open No. 2004-288685

近年は半導体装置の微細化が進んでいるため、ダミーゲートパターンの幅も狭くなっている。一方、ダミーゲートパターンに対応するレジストパターンを形成するとき、光近接効果によりレジストパターンの幅が設計幅より狭くなることがある。このような場合、ダミーゲートパターンに対応するレジストパターンが倒れ、半導体装置の欠陥の原因となることがあった。   In recent years, since the miniaturization of the semiconductor device has progressed, the width of the dummy gate pattern is also narrowed. On the other hand, when forming a resist pattern corresponding to the dummy gate pattern, the width of the resist pattern may be narrower than the design width due to the optical proximity effect. In such a case, the resist pattern corresponding to the dummy gate pattern may fall down and cause a defect in the semiconductor device.

本発明によれば、互いに並んで配置されており、かつ同一方向を向いている第1のゲート電極及び第2のゲート電極と、
前記第1のゲート電極と前記第2のゲート電極の間に位置するダミーゲートパターンと、
を備え、
前記ダミーゲートパターンは、
前記第1のゲート電極と同一方向を向いている複数の第1のダミーゲート電極と、
前記第1のダミーゲート電極とは異なる方向を向いており、前記第1のダミーゲート電極を他の前記第1のダミーゲート電極に接続する第2のダミーゲート電極と、
を備える半導体装置が提供される。
According to the present invention, a first gate electrode and a second gate electrode that are arranged side by side and face the same direction;
A dummy gate pattern located between the first gate electrode and the second gate electrode;
With
The dummy gate pattern is
A plurality of first dummy gate electrodes facing the same direction as the first gate electrode;
A second dummy gate electrode that faces a different direction from the first dummy gate electrode and connects the first dummy gate electrode to the other first dummy gate electrode;
A semiconductor device is provided.

本発明によれば、第1のダミーゲート電極は、第2のダミーゲート電極によって他の第1のダミーゲート電極に接続されている。このため、ダミーゲートパターンを形成するためのレジストパターンも、第1のダミーゲート電極及び第2のダミーゲート電極に対応するパターンを有することになる。従って、レジストパターンが倒れることが抑制される。   According to the present invention, the first dummy gate electrode is connected to the other first dummy gate electrode by the second dummy gate electrode. For this reason, the resist pattern for forming the dummy gate pattern also has a pattern corresponding to the first dummy gate electrode and the second dummy gate electrode. Therefore, the resist pattern is suppressed from falling.

本発明によれば、トランジスタのゲート電極を有する論理基本セルを同一の向きに複数配置する工程と、
前記論理基本セルの相互間に、ダミーゲートパターンを有するフィルセルを配置する工程と、
を備え、
前記ダミーゲートパターンは、
前記ゲート電極と同一方向を向いている複数の第1のダミーゲート電極と、
前記第1のダミーゲート電極とは異なる方向を向いており、前記第1のダミーゲート電極を他の前記第1のダミーゲート電極に接続する第2のダミーゲート電極と、
を備える半導体装置の設計方法が提供される。
According to the present invention, a step of arranging a plurality of logic basic cells each having a gate electrode of a transistor in the same direction;
Disposing a fill cell having a dummy gate pattern between the logic basic cells;
With
The dummy gate pattern is
A plurality of first dummy gate electrodes facing the same direction as the gate electrode;
A second dummy gate electrode that faces a different direction from the first dummy gate electrode and connects the first dummy gate electrode to the other first dummy gate electrode;
A method of designing a semiconductor device is provided.

本発明によれば、論理部品の回路パターンの設計データである論理基本セルデータ、及びダミーゲートパターンを有するフィルセルの設計データであるフィルセルデータを記憶するセルデータ記憶部と、
前記論理基本セルデータ及び前記フィルセルデータを組み合わせることにより半導体装置の設計データを生成する設計処理部と、
を備え、
前記ダミーゲートパターンは、
互いに同一方向を向いている複数の第1のダミーゲート電極と、
前記第1のダミーゲート電極とは異なる方向を向いており、前記第1のダミーゲート電極を他の前記第1のダミーゲート電極に接続する第2のダミーゲート電極と、
を備える半導体装置の設計装置が提供される。
According to the present invention, a cell data storage unit that stores logic basic cell data that is design data of a circuit pattern of a logic component, and fill cell data that is design data of a fill cell having a dummy gate pattern;
A design processing unit for generating design data of a semiconductor device by combining the logic basic cell data and the fill cell data;
With
The dummy gate pattern is
A plurality of first dummy gate electrodes facing in the same direction;
A second dummy gate electrode that faces a different direction from the first dummy gate electrode and connects the first dummy gate electrode to the other first dummy gate electrode;
An apparatus for designing a semiconductor device is provided.

本発明によれば、コンピュータを半導体装置の設計装置として機能させるためのプログラムであって、
前記コンピュータに、
論理部品の回路パターンの設計データである論理基本セルデータ、及びダミーゲートパターンを有するフィルセルの設計データであるフィルセルデータを記憶する機能と、
前記論理基本セルデータ及び前記フィルセルデータを組み合わせることにより半導体装置の設計データを生成する機能と、
を実現させ、
前記ダミーゲートパターンは、
互いに同一方向を向いている複数の第1のダミーゲート電極と、
前記第1のダミーゲート電極とは異なる方向を向いており、前記第1のダミーゲート電極を他の前記第1のダミーゲート電極に接続する第2のダミーゲート電極と、
を有するプログラムが提供される。
According to the present invention, there is provided a program for causing a computer to function as a semiconductor device design apparatus,
In the computer,
A function of storing logic basic cell data, which is design data of a circuit pattern of a logic component, and fill cell data, which is design data of a fill cell having a dummy gate pattern;
A function of generating design data of a semiconductor device by combining the logic basic cell data and the fill cell data;
Realized,
The dummy gate pattern is
A plurality of first dummy gate electrodes facing in the same direction;
A second dummy gate electrode that faces a different direction from the first dummy gate electrode and connects the first dummy gate electrode to the other first dummy gate electrode;
A program is provided.

本発明によれば、ダミーゲートパターンを形成するためのレジストパターンが倒れることを抑制できる。   According to the present invention, it is possible to prevent the resist pattern for forming the dummy gate pattern from falling.

第1の実施形態に係る半導体装置の構成を示す平面図である。1 is a plan view showing a configuration of a semiconductor device according to a first embodiment. 図1に示した半導体装置の設計に用いる設計装置の機能構成を示すブロック図である。FIG. 2 is a block diagram illustrating a functional configuration of a design apparatus used for designing the semiconductor device illustrated in FIG. 1. 図1に示した半導体装置の製造方法を説明する平面図である。It is a top view explaining the manufacturing method of the semiconductor device shown in FIG. 図1に示した半導体装置の製造方法を説明する平面図である。It is a top view explaining the manufacturing method of the semiconductor device shown in FIG. 図1に示した半導体装置の製造方法を説明する平面図である。It is a top view explaining the manufacturing method of the semiconductor device shown in FIG. 第2の実施形態に係る半導体装置の構成を示す平面図である。It is a top view which shows the structure of the semiconductor device which concerns on 2nd Embodiment.

以下、本発明の実施の形態について、図面を用いて説明する。尚、すべての図面において、同様な構成要素には同様の符号を付し、適宜説明を省略する。   Hereinafter, embodiments of the present invention will be described with reference to the drawings. In all the drawings, the same reference numerals are given to the same components, and the description will be omitted as appropriate.

(第1の実施形態)
図1は、第1の実施形態に係る半導体装置の構成を示す平面図である。この半導体装置は、複数のゲート電極112(第1及び第2のゲート電極)及びダミーゲートパターン220を備えている。複数のゲート電極112は互いに並んで配置されており、かつ同一方向を向いている。ダミーゲートパターン220は、第1のゲート電極と第2のゲート電極の間に位置している。ダミーゲートパターン220は、複数の第1のダミーゲート電極222と、第2のダミーゲート電極224を備えている。第1のダミーゲート電極222は、ゲート電極112と同一方向を向いている。第2のダミーゲート電極224は、第1のダミーゲート電極222とは異なる方向、例えば直交する方向を向いており、第1のダミーゲート電極222を他の第1のダミーゲート電極222に接続している。本実施形態において全ての第1のダミーゲート電極222は、第2のダミーゲート電極224によって、他の第1のダミーゲート電極222に接続されている。ゲート電極112及びダミーゲートパターン220は、例えばポリシリコンにより形成されている。以下、詳細に説明する。
(First embodiment)
FIG. 1 is a plan view showing the configuration of the semiconductor device according to the first embodiment. This semiconductor device includes a plurality of gate electrodes 112 (first and second gate electrodes) and a dummy gate pattern 220. The plurality of gate electrodes 112 are arranged side by side and face the same direction. The dummy gate pattern 220 is located between the first gate electrode and the second gate electrode. The dummy gate pattern 220 includes a plurality of first dummy gate electrodes 222 and a second dummy gate electrode 224. The first dummy gate electrode 222 faces the same direction as the gate electrode 112. The second dummy gate electrode 224 is oriented in a different direction from the first dummy gate electrode 222, for example, a direction orthogonal thereto, and connects the first dummy gate electrode 222 to the other first dummy gate electrode 222. ing. In the present embodiment, all the first dummy gate electrodes 222 are connected to the other first dummy gate electrodes 222 by the second dummy gate electrodes 224. The gate electrode 112 and the dummy gate pattern 220 are made of, for example, polysilicon. Details will be described below.

本実施形態に係る半導体装置は、スタンダードセル方式を用いて設計されている。具体的には、この半導体装置は、複数の論理基本セル100の相互間にフィルセル200を配置した部分を有している。この半導体装置の設計工程においては、まず複数の論理基本セル100が配置された後、複数の論理基本セル100の相互間にフィルセル200が配置される。   The semiconductor device according to this embodiment is designed using a standard cell system. Specifically, this semiconductor device has a portion in which a fill cell 200 is disposed between a plurality of logic basic cells 100. In this semiconductor device design process, first, a plurality of logic basic cells 100 are arranged, and then a fill cell 200 is arranged between the plurality of logic basic cells 100.

論理基本セル100は、2入力NAND回路、インバータ回路、及びフリップフロップ回路などの論理部品の回路パターンであり、トランジスタ110及び配線230,232を有している。トランジスタ110は、ゲート電極112及びソース・ドレイン領域114を有している。配線230,232は一層目の配線層を構成する配線である。配線230はゲート電極112と直行する方向に延伸している。配線232は配線230からゲート電極112と平行な方向に分岐しており、トランジスタのソース・ドレイン領域114にコンタクト(図示せず)を介して接続している。   The logic basic cell 100 is a circuit pattern of logic components such as a 2-input NAND circuit, an inverter circuit, and a flip-flop circuit, and includes a transistor 110 and wirings 230 and 232. The transistor 110 has a gate electrode 112 and source / drain regions 114. The wirings 230 and 232 are wirings constituting the first wiring layer. The wiring 230 extends in a direction perpendicular to the gate electrode 112. The wiring 232 branches from the wiring 230 in a direction parallel to the gate electrode 112 and is connected to the source / drain region 114 of the transistor via a contact (not shown).

フィルセル200はダミーゲートパターン220を有している。ダミーゲートパターン220は素子分離膜上に位置していてもよい。ダミーゲートパターン220の第1のダミーゲート電極222は、ゲート電極112と同様の形状を有している。そしてゲート電極112の延伸方向で見た場合、第1のダミーゲート電極222は、両端がゲート電極112の両端と同一の位置にある。すなわち複数の第1のダミーゲート電極222は、両端が揃っている。   The fill cell 200 has a dummy gate pattern 220. The dummy gate pattern 220 may be located on the element isolation film. The first dummy gate electrode 222 of the dummy gate pattern 220 has the same shape as the gate electrode 112. When viewed in the extending direction of the gate electrode 112, both ends of the first dummy gate electrode 222 are at the same position as both ends of the gate electrode 112. That is, both ends of the plurality of first dummy gate electrodes 222 are aligned.

第2のダミーゲート電極224は、互いに隣り合う2つの第1のダミーゲート電極222の端部を接続している。そして第2のダミーゲート電極224の幅は、第1のダミーゲート電極222の幅より広い。なお第1のダミーゲート電極222及びゲート電極112の幅は、ゲート電極112が形成されている層における最小の配線幅、例えば70nm以下となっている。   The second dummy gate electrode 224 connects the ends of the two first dummy gate electrodes 222 adjacent to each other. The width of the second dummy gate electrode 224 is wider than the width of the first dummy gate electrode 222. Note that the widths of the first dummy gate electrode 222 and the gate electrode 112 are the minimum wiring width in the layer in which the gate electrode 112 is formed, for example, 70 nm or less.

図2は、図1に示した半導体装置の設計に用いる設計装置の機能構成を示すブロック図である。この設計装置は、セルデータ記憶部410、入力部420、設計処理部430、及び設計データ記憶部440を備えている。セルデータ記憶部410は、各種の論理基本セル100の設計データ、及びフィルセル200の設計データを記憶している。入力部420は、半導体装置の設計に必要な回路データなどが入力される。設計処理部430は、入力部420から入力されたデータに基づいて、セルデータ記憶部410が記憶している設計データを組み合わせることにより、半導体装置の設計データを生成する。設計データ記憶部440は、設計処理部430が生成した設計データを記憶する。   FIG. 2 is a block diagram showing a functional configuration of a design apparatus used for designing the semiconductor device shown in FIG. This design apparatus includes a cell data storage unit 410, an input unit 420, a design processing unit 430, and a design data storage unit 440. The cell data storage unit 410 stores design data for various logic basic cells 100 and design data for the fill cells 200. The input unit 420 receives circuit data necessary for designing a semiconductor device. The design processing unit 430 generates design data for the semiconductor device by combining the design data stored in the cell data storage unit 410 based on the data input from the input unit 420. The design data storage unit 440 stores design data generated by the design processing unit 430.

なお、図2に示した設計装置の各構成要素は、ハードウエア単位の構成ではなく、機能単位のブロックを示している。設計装置の各構成要素は、任意のコンピュータのCPU、メモリ、メモリにロードされた本図の構成要素を実現するプログラム、そのプログラムを格納するハードディスクなどの記憶ユニット、ネットワーク接続用インタフェースを中心にハードウエアとソフトウエアの任意の組合せによって実現される。そして、その実現方法、装置には様々な変形例がある。   Each component of the design apparatus shown in FIG. 2 is not a hardware unit configuration but a functional unit block. Each component of the design apparatus includes a CPU, a memory of an arbitrary computer, a program that realizes the components of this figure loaded in the memory, a storage unit such as a hard disk that stores the program, and a network connection interface. It is realized by any combination of software and software. There are various modifications of the implementation method and apparatus.

次に、図3〜図5の平面図を用いて、図1に示した半導体装置の製造方法を説明する。まず図3に示すように、シリコン基板などの半導体基板10に素子分離膜20を形成する。素子分離膜20は、トランジスタ110が形成される領域を他の領域から分離する。そして、半導体基板10のうちトランジスタ110が形成される領域に、ゲート絶縁膜(図示せず)を形成する。   Next, a method for manufacturing the semiconductor device shown in FIG. 1 will be described using the plan views of FIGS. First, as shown in FIG. 3, an element isolation film 20 is formed on a semiconductor substrate 10 such as a silicon substrate. The element isolation film 20 isolates a region where the transistor 110 is formed from other regions. Then, a gate insulating film (not shown) is formed in a region where the transistor 110 is formed in the semiconductor substrate 10.

次いで図4に示すように、ゲート絶縁膜上及び素子分離膜20上に、ゲート電極となる導電膜30、例えばポリシリコン膜を形成する。次いで導電膜30上にレジスト膜を形成し、このレジスト膜を露光及び現像する。これにより、導電膜30上にはレジストパターン310,320が形成される。レジストパターン310はゲート電極112と同様の平面形状を有しており、レジストパターン320はダミーゲートパターン220と同様の平面形状を有している。具体的には、レジストパターン320は、第1のダミーゲート電極222に対応しているパターン322と、第2のダミーゲート電極224に対応しているパターン324を有している。このため、レジストパターン320は倒れにくくなっている。   Next, as shown in FIG. 4, a conductive film 30 to be a gate electrode, for example, a polysilicon film is formed on the gate insulating film and the element isolation film 20. Next, a resist film is formed on the conductive film 30, and this resist film is exposed and developed. As a result, resist patterns 310 and 320 are formed on the conductive film 30. The resist pattern 310 has a planar shape similar to that of the gate electrode 112, and the resist pattern 320 has a planar shape similar to that of the dummy gate pattern 220. Specifically, the resist pattern 320 has a pattern 322 corresponding to the first dummy gate electrode 222 and a pattern 324 corresponding to the second dummy gate electrode 224. For this reason, the resist pattern 320 is difficult to fall down.

次いで図5に示すように、レジストパターン310,320をマスクとして導電膜30をエッチングする。これにより導電膜30は選択的に除去され、ゲート電極112及びダミーゲートパターン220が形成される。   Next, as shown in FIG. 5, the conductive film 30 is etched using the resist patterns 310 and 320 as a mask. As a result, the conductive film 30 is selectively removed, and the gate electrode 112 and the dummy gate pattern 220 are formed.

その後、ソース・ドレイン領域114を形成する。このとき、必要に応じてエクステンション領域及びサイドウォールを形成しても良い。次いで、層間絶縁膜、ビア、及び配線230,232を形成する。   Thereafter, source / drain regions 114 are formed. At this time, extension regions and sidewalls may be formed as necessary. Next, interlayer insulating films, vias, and wirings 230 and 232 are formed.

次に、本実施形態の効果について説明する。本実施形態によれば、第1のダミーゲート電極222は、第2のダミーゲート電極224によって他の第1のダミーゲート電極222に接続されている。このため、ダミーゲートパターン220を形成するためのレジストパターン320も、第1のダミーゲート電極及び第2のダミーゲート電極に対応するパターン322,324を有することになる。従って、レジストパターン320が倒れることを抑制できる。   Next, the effect of this embodiment will be described. According to this embodiment, the first dummy gate electrode 222 is connected to the other first dummy gate electrode 222 by the second dummy gate electrode 224. Therefore, the resist pattern 320 for forming the dummy gate pattern 220 also has patterns 322 and 324 corresponding to the first dummy gate electrode and the second dummy gate electrode. Therefore, the resist pattern 320 can be prevented from falling.

また、第2のダミーゲート電極224は、第1のダミーゲート電極222の幅よりも広い。このため、パターン324の幅も広くなるため、レジストパターン320が倒れることをさらに抑制できる。   Further, the second dummy gate electrode 224 is wider than the width of the first dummy gate electrode 222. For this reason, since the width of the pattern 324 is also widened, the resist pattern 320 can be further prevented from falling.

(第2の実施形態)
図6は、第2の実施形態に係る半導体装置の構成を示す平面図である。本実施形態に係る半導体装置は、第2のダミーゲート電極224が、互いに隣り合う2つの第1のダミーゲート電極222の中央を接続している点を除いて、第1の実施形態に係る半導体装置と同様の構成である。
本実施形態によっても、第1の実施形態と同様の効果を得ることができる。
(Second Embodiment)
FIG. 6 is a plan view showing the configuration of the semiconductor device according to the second embodiment. The semiconductor device according to the present embodiment is the same as the semiconductor device according to the first embodiment except that the second dummy gate electrode 224 connects the centers of the two first dummy gate electrodes 222 adjacent to each other. The configuration is the same as that of the apparatus.
Also according to this embodiment, the same effect as that of the first embodiment can be obtained.

以上、図面を参照して本発明の実施形態について述べたが、これらは本発明の例示であり、上記以外の様々な構成を採用することもできる。   As mentioned above, although embodiment of this invention was described with reference to drawings, these are the illustrations of this invention, Various structures other than the above are also employable.

10 半導体基板
20 素子分離膜
30 導電膜
100 論理基本セル
110 トランジスタ
112 ゲート電極
114 ソース・ドレイン領域
200 フィルセル
220 ダミーゲートパターン
222 ダミーゲート電極
224 ダミーゲート電極
230 配線
232 配線
310 レジストパターン
320 レジストパターン
322 パターン
324 パターン
410 セルデータ記憶部
420 入力部
430 設計処理部
440 設計データ記憶部
DESCRIPTION OF SYMBOLS 10 Semiconductor substrate 20 Element isolation film 30 Conductive film 100 Logic basic cell 110 Transistor 112 Gate electrode 114 Source / drain region 200 Fill cell 220 Dummy gate pattern 222 Dummy gate electrode 224 Dummy gate electrode 230 Wiring 232 Wiring 310 Resist pattern 320 Resist pattern 322 Pattern 324 Pattern 410 Cell data storage unit 420 Input unit 430 Design processing unit 440 Design data storage unit

Claims (8)

互いに並んで配置されており、かつ同一方向を向いている第1のゲート電極及び第2のゲート電極と、
前記第1のゲート電極と前記第2のゲート電極の間に位置するダミーゲートパターンと、
を備え、
前記ダミーゲートパターンは、
前記第1のゲート電極と同一方向を向いている複数の第1のダミーゲート電極と、
前記第1のダミーゲート電極とは異なる方向を向いており、前記第1のダミーゲート電極を他の前記第1のダミーゲート電極に接続する第2のダミーゲート電極と、
を備える半導体装置。
A first gate electrode and a second gate electrode, arranged side by side and facing in the same direction;
A dummy gate pattern located between the first gate electrode and the second gate electrode;
With
The dummy gate pattern is
A plurality of first dummy gate electrodes facing the same direction as the first gate electrode;
A second dummy gate electrode that faces a different direction from the first dummy gate electrode and connects the first dummy gate electrode to the other first dummy gate electrode;
A semiconductor device comprising:
請求項1に記載の半導体装置において、
前記第2のダミーゲート電極の幅は、前記第1のダミーゲート電極の幅より広い半導体装置。
The semiconductor device according to claim 1,
The width of the second dummy gate electrode is a semiconductor device wider than the width of the first dummy gate electrode.
請求項1又は2に記載の半導体装置において、
前記第1のダミーゲート電極が延伸する方向で見た場合、前記複数の第1のダミーゲート電極は端部が互いに揃っており、
前記第2のダミーゲート電極は、互いに隣り合う2つの前記第1のダミーゲート電極の端部を接続する半導体装置。
The semiconductor device according to claim 1 or 2,
When viewed in the direction in which the first dummy gate electrode extends, the plurality of first dummy gate electrodes have ends aligned with each other,
The second dummy gate electrode is a semiconductor device that connects the end portions of two adjacent first dummy gate electrodes.
請求項1又は2に記載の半導体装置において、
前記第1のダミーゲート電極が延伸する方向で見た場合、前記複数の第1のダミーゲート電極は端部が互いに揃っており、
前記第2のダミーゲート電極は、互いに隣り合う2つの前記第1のダミーゲート電極の中央を接続する半導体装置。
The semiconductor device according to claim 1 or 2,
When viewed in the direction in which the first dummy gate electrode extends, the plurality of first dummy gate electrodes have ends aligned with each other,
The second dummy gate electrode is a semiconductor device that connects the centers of two adjacent first dummy gate electrodes.
トランジスタのゲート電極を有する論理基本セルを同一の向きに複数配置する工程と、
前記論理基本セルの相互間に、ダミーゲートパターンを有するフィルセルを配置する工程と、
を備え、
前記ダミーゲートパターンは、
前記ゲート電極と同一方向を向いている複数の第1のダミーゲート電極と、
前記第1のダミーゲート電極とは異なる方向を向いており、前記第1のダミーゲート電極を他の前記第1のダミーゲート電極に接続する第2のダミーゲート電極と、
を備える半導体装置の設計方法。
Arranging a plurality of logic basic cells having gate electrodes of transistors in the same direction;
Disposing a fill cell having a dummy gate pattern between the logic basic cells;
With
The dummy gate pattern is
A plurality of first dummy gate electrodes facing the same direction as the gate electrode;
A second dummy gate electrode facing in a different direction from the first dummy gate electrode and connecting the first dummy gate electrode to the other first dummy gate electrode;
A method for designing a semiconductor device comprising:
請求項5に記載の半導体装置の設計方法において、
前記第2のダミーゲート電極の幅は、前記第1のダミーゲート電極の幅より広い半導体装置の設計方法。
The method for designing a semiconductor device according to claim 5,
A method of designing a semiconductor device, wherein the width of the second dummy gate electrode is wider than the width of the first dummy gate electrode.
論理部品の回路パターンの設計データである論理基本セルデータ、及びダミーゲートパターンを有するフィルセルの設計データであるフィルセルデータを記憶するセルデータ記憶部と、
前記論理基本セルデータ及び前記フィルセルデータを組み合わせることにより半導体装置の設計データを生成する設計処理部と、
を備え、
前記ダミーゲートパターンは、
互いに同一方向を向いている複数の第1のダミーゲート電極と、
前記第1のダミーゲート電極とは異なる方向を向いており、前記第1のダミーゲート電極を他の前記第1のダミーゲート電極に接続する第2のダミーゲート電極と、
を備える半導体装置の設計装置。
A cell data storage unit for storing logic basic cell data which is design data of a circuit pattern of a logic component and fill cell data which is design data of a fill cell having a dummy gate pattern;
A design processing unit for generating design data of a semiconductor device by combining the logic basic cell data and the fill cell data;
With
The dummy gate pattern is
A plurality of first dummy gate electrodes facing in the same direction;
A second dummy gate electrode that faces a different direction from the first dummy gate electrode and connects the first dummy gate electrode to the other first dummy gate electrode;
A semiconductor device design apparatus comprising:
コンピュータを半導体装置の設計装置として機能させるためのプログラムであって、
前記コンピュータに、
論理部品の回路パターンの設計データである論理基本セルデータ、及びダミーゲートパターンを有するフィルセルの設計データであるフィルセルデータを記憶する機能と、
前記論理基本セルデータ及び前記フィルセルデータを組み合わせることにより半導体装置の設計データを生成する機能と、
を実現させ、
前記ダミーゲートパターンは、
互いに同一方向を向いている複数の第1のダミーゲート電極と、
前記第1のダミーゲート電極とは異なる方向を向いており、前記第1のダミーゲート電極を他の前記第1のダミーゲート電極に接続する第2のダミーゲート電極と、
を有するプログラム。
A program for causing a computer to function as a semiconductor device design device,
In the computer,
A function of storing logic basic cell data, which is design data of a circuit pattern of a logic component, and fill cell data, which is design data of a fill cell having a dummy gate pattern;
A function of generating design data of a semiconductor device by combining the logic basic cell data and the fill cell data;
Realized,
The dummy gate pattern is
A plurality of first dummy gate electrodes facing in the same direction;
A second dummy gate electrode that faces a different direction from the first dummy gate electrode and connects the first dummy gate electrode to the other first dummy gate electrode;
A program with
JP2010160362A 2010-07-15 2010-07-15 Semiconductor device, design method and design device for semiconductor device, and program Pending JP2012023225A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010160362A JP2012023225A (en) 2010-07-15 2010-07-15 Semiconductor device, design method and design device for semiconductor device, and program

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010160362A JP2012023225A (en) 2010-07-15 2010-07-15 Semiconductor device, design method and design device for semiconductor device, and program

Publications (1)

Publication Number Publication Date
JP2012023225A true JP2012023225A (en) 2012-02-02

Family

ID=45777235

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010160362A Pending JP2012023225A (en) 2010-07-15 2010-07-15 Semiconductor device, design method and design device for semiconductor device, and program

Country Status (1)

Country Link
JP (1) JP2012023225A (en)

Similar Documents

Publication Publication Date Title
US20170104004A1 (en) Methods for Cell Boundary Encroachment and Semiconductor Devices Implementing the Same
JP5292005B2 (en) Semiconductor integrated circuit
US10691859B2 (en) Integrated circuit and method of designing layout of integrated circuit
JP5509599B2 (en) Semiconductor integrated circuit
US10372037B2 (en) Constructing fill shapes for double-patterning technology
US11626348B2 (en) Integrated circuit having contact jumper
KR20140041344A (en) Pattern forming method
US11302636B2 (en) Semiconductor device and manufacturing method of the same
CN105742162B (en) Method of manufacturing semiconductor device and semiconductor device manufactured by the method
KR101671665B1 (en) Conductive line patterning
US20230223319A1 (en) Integrated circuit having contact jumper
US20130072020A1 (en) Method For Ensuring DPT Compliance for Auto-Routed Via Layers
JP2012023225A (en) Semiconductor device, design method and design device for semiconductor device, and program
JP2008258425A (en) Standard cell and semiconductor device with the same
JP3534093B2 (en) Semiconductor device design method and design program
JP2011166134A (en) Semiconductor cell structure, semiconductor device including the semiconductor cell structure, and semiconductor module including the semiconductor device
JP2011165901A (en) Semiconductor device and layout routing method of the same
JP2007066974A (en) Semiconductor integrated circuit and method of laying out the same
KR20230068952A (en) Integrated circuit and method for manufacturing the same
TW202326505A (en) Integrated circuit and method of manufacturing the same
KR20230073656A (en) Semiconductor devices
JP2007180098A (en) Semiconductor device and manufacturing method thereof
JP2003243510A (en) Semiconductor device and method of designing the same
KR20070074330A (en) Layout for improving process margin of gate and gage pattern forming method thereby
JP2009117857A (en) Semiconductor device and method of manufacturing the same