JP2011259423A - 無線通信のエミッション抑制のための送信元、方法及び位相同期回路 - Google Patents
無線通信のエミッション抑制のための送信元、方法及び位相同期回路 Download PDFInfo
- Publication number
- JP2011259423A JP2011259423A JP2011120054A JP2011120054A JP2011259423A JP 2011259423 A JP2011259423 A JP 2011259423A JP 2011120054 A JP2011120054 A JP 2011120054A JP 2011120054 A JP2011120054 A JP 2011120054A JP 2011259423 A JP2011259423 A JP 2011259423A
- Authority
- JP
- Japan
- Prior art keywords
- phase
- gain
- channel
- signal
- resistance
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 37
- 230000005540 biological transmission Effects 0.000 title claims description 33
- 230000001629 suppression Effects 0.000 title description 4
- 238000010295 mobile communication Methods 0.000 title description 2
- 238000004891 communication Methods 0.000 claims abstract description 35
- 238000001228 spectrum Methods 0.000 abstract description 9
- 238000001914 filtration Methods 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 6
- 230000008901 benefit Effects 0.000 description 4
- 238000012795 verification Methods 0.000 description 4
- 238000004458 analytical method Methods 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 238000007792 addition Methods 0.000 description 2
- 238000013459 approach Methods 0.000 description 2
- 238000012217 deletion Methods 0.000 description 2
- 230000037430 deletion Effects 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000008054 signal transmission Effects 0.000 description 2
- 230000002238 attenuated effect Effects 0.000 description 1
- 230000033228 biological regulation Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000000295 emission spectrum Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229920000729 poly(L-lysine) polymer Polymers 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B1/0475—Circuits with means for limiting noise, interference or distortion
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/093—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L2207/00—Indexing scheme relating to automatic control of frequency or phase and to synchronisation
- H03L2207/06—Phase locked loops with a controlled oscillator having at least two frequency control terminals
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Transmitters (AREA)
Abstract
【解決手段】本明細書に開示する方法は、位相同期回路の出力を位相同期回路の入力で受け取った信号と同期させることを備える。方法は、更に、位相同期回路の第1利得及び第1抵抗の内の少なくとも1つを、潜在的に問題のあるチャネルにおける通信に適用することによって、潜在的に問題のあるチャネルにおけるエミッションを抑制することを備え、第1利得及び第1抵抗の内の少なくとも1つは、潜在的に問題のあるチャネル以外のチャネルにおける通信に適用される第2利得及び第2抵抗とは異なっている。
【選択図】図4
Description
ωO=ω0+KvνE(t)
となる。ここで、Kvは、ラジアン/秒/ボルトを単位とするVCO306の利得である。もし、自走周波数ω0と十分に近い周波数ωIを有する周期性の入力がPLL212に加えられた場合、エラー電圧νEが出力されて、νOがνIと同期又はロックされるまでωOを調整する。ωIが変化すると、νOとνIとの間の位相シフトが増加し始めて、νD及びνEが変化する。νEの変化は、ωOがωIと同じ値に戻されるまでωOを調整し、PLL212は一度ロックされると入力周波数の変化に追従することを許容するように、VCO306は構成され得る。
アナログ信号を、発振器信号に基づいて無線周波数における無線通信信号に周波数アップコンバートするように構成されたアップコンバータと、
位相同期回路を有し、前記アップコンバータに結合されており、前記発振器信号を前記アップコンバータに出力するように構成された発振器と、
を備え、
前記位相同期回路は、
その出力をその入力で受け取った信号と同期させ、且つ、
前記位相同期回路の第1利得及び第1抵抗の内の少なくとも1つを、潜在的に問題のあるチャネルにおける送信に適用することによって、前記潜在的に問題のあるチャネルのエミッションを抑制し、前記第1利得及び前記第1抵抗の内の少なくとも1つは、前記潜在的に問題のあるチャネル以外のチャネルにおける送信に適用される第2利得及び第2抵抗とは異なっている、送信元。(1)
更に、前記位相同期回路は、前記位相同期回路のための第1遅延を前記潜在的に問題のあるチャネルにおける送信に適用するように構成されており、前記第1遅延は、前記潜在的に問題のあるチャネル以外のチャネルにおける送信に適用される第2遅延とは異なっている付記1に記載の送信元。(2)
前記第1利得及び第2利得は、それぞれ、前記位相同期回路と一体になった電圧制御発振器の利得である付記1に記載の送信元。(3)
前記第1抵抗及び第2抵抗は、それぞれ、前記位相同期回路と一体になったループフィルタに組み込まれた抵抗である付記1に記載の送信元。(4)
前記第1利得及び前記第1抵抗の内の少なくとも1つは、前記位相同期回路に格納されている付記1に記載の送信元。(5)
前記送信元は、端末、基地局及び通信衛星の内の1つを有する付記1に記載の送信元。
前記潜在的に問題のあるチャネルは、近整数変調による出力無線周波数スペクトル(modORFS)チャネルの1つを有し、チャネルはFCC規則47章によって許可されるものよりも大きなエミッションを有し得る付記1に記載の送信元。
位相同期回路の出力を前記位相同期回路の入力で受け取った信号と同期させることと、
前記位相同期回路の第1利得及び第1抵抗の内の少なくとも1つを、潜在的に問題のあるチャネルにおける通信に適用することによって、前記潜在的に問題のあるチャネルにおけるエミッションを抑制することと、
を備え、
前記第1利得及び前記第1抵抗の内の少なくとも1つは、前記潜在的に問題のあるチャネル以外のチャネルにおける通信に適用される第2利得及び第2抵抗とは異なっている、方法。(6)
更に、前記位相同期回路のための第1遅延を前記潜在的に問題のあるチャネルにおける通信に適用することを備え、前記第1遅延は、前記潜在的に問題のあるチャネル以外のチャネルにおける通信に適用される第2遅延とは異なっていることを備える付記8に記載の方法。
前記第1利得及び第2利得は、それぞれ、前記位相同期回路と一体になった電圧制御発振器の利得である付記8に記載の方法。
前記第1利得及び第2利得は、それぞれ、前記位相同期回路と一体になった電圧制御発振器の利得である付記8に記載の方法。
前記第1抵抗及び第2抵抗は、それぞれ、前記位相同期回路と一体になったループフィルタに組み込まれた抵抗である付記8に記載の方法。
前記第1利得及び前記第1抵抗の内の少なくとも1つは、前記位相同期回路に格納されている付記8に記載の方法。
前記潜在的に問題のあるチャネルは、近整数変調による出力無線周波数スペクトル(modORFS)チャネルの1つを有し、チャネルはFCC規則47章によって許可されるものよりも大きなエミッションを有し得る付記8に記載の方法。
位相同期回路であって、
入力信号の第1位相を出力信号の第2位相と比較し、且つ前記第2位相と前記第1位相との差に比例した第1信号を生成する位相比較器と、
前記位相比較器と結合し、前記第1信号をフィルタリングしてエラー信号を生成するように構成されたループフィルタと、
前記エラー信号に基づいて前記出力信号を生成するように構成された電圧制御発振器と、
前記位相同期回路における利得及び抵抗の内の少なくとも1つを制御するように構成された変数制御モジュールと、
を備えた位相同期回路。(7)
前記変数制御モジュールは、前記入力信号が潜在的に問題のあるチャネルにある場合に、前記位相同期回路における第1利得及び第1抵抗の内の少なくとも1つを潜在的に問題のあるチャネルにおける通信に適用することによって、前記利得及び前記抵抗の内の少なくとも1つを制御するように構成されており、前記第1利得及び前記第1抵抗の内の少なくとも1つは、前記潜在的に問題のあるチャネル以外のチャネルにおける通信に適用される第2利得及び第2抵抗とは異なっている、付記15に記載の位相同期回路。
前記第1利得及び第1抵抗の内の少なくとも1つは、前記変数制御モジュールに格納される付記16に記載の位相同期回路。
更に、前記変数制御モジュールは、前記位相同期回路の遅延を制御するように構成される付記15に記載の位相同期回路。
前記変数制御モジュールは、前記入力信号が潜在的に問題のあるチャネルにある場合に、前記位相同期回路のための第1遅延を前記潜在的に問題のあるチャネルにおける通信に適用することによって、前記遅延を制御するように構成されており、前記第1遅延は、前記潜在的に問題のあるチャネル以外のチャネルにおける通信に適用される第2遅延とは異なっている付記18に記載の位相同期回路。
前記第1遅延は、前記変数制御モジュールに格納される付記19に記載の位相同期回路。
前記利得は、前記電圧制御発振器の利得を有する付記15に記載の位相同期回路。
前記抵抗は、前記ループフィルタと一体になった抵抗を有する付記15に記載の位相同期回路。
前記潜在的に問題のあるチャネルは、近整数変調による出力無線周波数スペクトル(modORFS)チャネルの1つを有し、チャネルはFCC規則47章によって許可されるものよりも大きなエミッションを有し得る付記16に記載の位相同期回路。
110 端末
120 基地局
130 通信衛星
140 MSC
200 送信元
202 デジタル回路
204 DAC
208 アップコンバータ
210 発振器
212 PLL
214 VGA
216 バンドパスフィルタ
220 電力増幅器
218 アンテナ
302 位相比較器
304 ループフィルタ
306 電圧制御発振器
308 変数制御モジュール
Claims (7)
- アナログ信号を、発振器信号に基づいて無線周波数における無線通信信号に周波数アップコンバートするように構成されたアップコンバータと、
位相同期回路を有し、前記アップコンバータに結合されており、前記発振器信号を前記アップコンバータに出力するように構成された発振器と、
を備え、
前記位相同期回路は、
その出力をその入力で受け取った信号と同期させ、且つ、
前記位相同期回路の第1利得及び第1抵抗の内の少なくとも1つを、潜在的に問題のあるチャネルにおける送信に適用することによって、前記潜在的に問題のあるチャネルのエミッションを抑制し、前記第1利得及び前記第1抵抗の内の少なくとも1つは、前記潜在的に問題のあるチャネル以外のチャネルにおける送信に適用される第2利得及び第2抵抗とは異なっている、送信元。 - 更に、前記位相同期回路は、前記位相同期回路のための第1遅延を前記潜在的に問題のあるチャネルにおける送信に適用するように構成されており、前記第1遅延は、前記潜在的に問題のあるチャネル以外のチャネルにおける送信に適用される第2遅延とは異なっている請求項1に記載の送信元。
- 前記第1利得及び第2利得は、それぞれ、前記位相同期回路と一体になった電圧制御発振器の利得である請求項1に記載の送信元。
- 前記第1抵抗及び第2抵抗は、それぞれ、前記位相同期回路と一体になったループフィルタに組み込まれた抵抗である請求項1に記載の送信元。
- 前記第1利得及び前記第1抵抗の内の少なくとも1つは、前記位相同期回路に格納されている請求項1に記載の送信元。
- 位相同期回路の出力を前記位相同期回路の入力で受け取った信号と同期させることと、
前記位相同期回路の第1利得及び第1抵抗の内の少なくとも1つを、潜在的に問題のあるチャネルにおける通信に適用することによって、前記潜在的に問題のあるチャネルにおけるエミッションを抑制することと、
を備え、
前記第1利得及び前記第1抵抗の内の少なくとも1つは、前記潜在的に問題のあるチャネル以外のチャネルにおける通信に適用される第2利得及び第2抵抗とは異なっている、方法。 - 位相同期回路であって、
入力信号の第1位相を出力信号の第2位相と比較し、且つ前記第2位相と前記第1位相との差に比例した第1信号を生成する位相比較器と、
前記位相比較器と結合し、前記第1信号をフィルタリングしてエラー信号を生成するように構成されたループフィルタと、
前記エラー信号に基づいて前記出力信号を生成するように構成された電圧制御発振器と、
前記位相同期回路における利得及び抵抗の内の少なくとも1つを制御するように構成された変数制御モジュールと、
を備えた位相同期回路。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/796,229 | 2010-06-08 | ||
US12/796,229 US20110299644A1 (en) | 2010-06-08 | 2010-06-08 | Emission Suppression for Wireless Communication Devices |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2011259423A true JP2011259423A (ja) | 2011-12-22 |
Family
ID=44545450
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011120054A Pending JP2011259423A (ja) | 2010-06-08 | 2011-05-30 | 無線通信のエミッション抑制のための送信元、方法及び位相同期回路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20110299644A1 (ja) |
EP (1) | EP2395670B1 (ja) |
JP (1) | JP2011259423A (ja) |
CN (1) | CN102281217A (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103390923B (zh) * | 2012-05-10 | 2016-08-17 | 航天信息股份有限公司 | 利用电磁波对有源卡片进行充电的方法、装置和系统 |
US10324195B2 (en) * | 2015-07-27 | 2019-06-18 | Qualcomm Incorporated | Visual inertial odometry attitude drift calibration |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1022988A (ja) * | 1996-06-28 | 1998-01-23 | Mitsubishi Electric Corp | 受信制御装置 |
JP2005079835A (ja) * | 2003-08-29 | 2005-03-24 | Seiko Epson Corp | Pll発振回路及びこれを用いた電子機器 |
WO2009036221A1 (en) * | 2007-09-14 | 2009-03-19 | Qualcomm Incorporated | Oscillator signal generation with spur mitigation in a wireless communication device |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4093824A (en) * | 1976-11-15 | 1978-06-06 | Gte Sylvania Incorporated | Receiver having a phase-locked loop |
JPS58115379A (ja) * | 1981-12-29 | 1983-07-09 | Fujitsu Ltd | 双曲線航法用位相同期形受信装置 |
US5420545A (en) * | 1993-03-10 | 1995-05-30 | National Semiconductor Corporation | Phase lock loop with selectable frequency switching time |
US7454222B2 (en) * | 2000-11-22 | 2008-11-18 | Dragonwave, Inc. | Apparatus and method for controlling wireless communication signals |
US6583675B2 (en) * | 2001-03-20 | 2003-06-24 | Broadcom Corporation | Apparatus and method for phase lock loop gain control using unit current sources |
JP2005094282A (ja) * | 2003-09-17 | 2005-04-07 | Renesas Technology Corp | 通信用半導体集積回路 |
US7202750B2 (en) * | 2005-05-11 | 2007-04-10 | Sigmatel, Inc. | Controllable phase locked loop via adjustable delay and method for producing an output oscillation for use therewith |
-
2010
- 2010-06-08 US US12/796,229 patent/US20110299644A1/en not_active Abandoned
-
2011
- 2011-05-09 EP EP11165357.2A patent/EP2395670B1/en not_active Not-in-force
- 2011-05-30 JP JP2011120054A patent/JP2011259423A/ja active Pending
- 2011-06-03 CN CN2011101573543A patent/CN102281217A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1022988A (ja) * | 1996-06-28 | 1998-01-23 | Mitsubishi Electric Corp | 受信制御装置 |
JP2005079835A (ja) * | 2003-08-29 | 2005-03-24 | Seiko Epson Corp | Pll発振回路及びこれを用いた電子機器 |
WO2009036221A1 (en) * | 2007-09-14 | 2009-03-19 | Qualcomm Incorporated | Oscillator signal generation with spur mitigation in a wireless communication device |
Also Published As
Publication number | Publication date |
---|---|
EP2395670B1 (en) | 2017-04-26 |
EP2395670A1 (en) | 2011-12-14 |
CN102281217A (zh) | 2011-12-14 |
US20110299644A1 (en) | 2011-12-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20200292713A1 (en) | Systems and methods for frequency drift compensation for radio receivers | |
US10063366B2 (en) | Fast frequency hopping phase locked loop | |
US9344311B2 (en) | Wireless transmission | |
WO2007146691A2 (en) | System and method for providing a transmitter for polar modulation and power amplifier linearization | |
US8112047B2 (en) | Configurable RF transmitter | |
CN117837086A (zh) | 用于偶数阶inl消除和电源噪声/干扰抑制的差分数字时间转换器 | |
US10015749B2 (en) | Closed-loop power control in multi-transmission wireless systems | |
WO2008007329A2 (en) | Calibration of transmit signals in fdd-transceivers | |
EP2686965B1 (en) | Compensation of a transmitter distortion | |
US8934504B2 (en) | System and method for frequency-agile transmission in a wireless communication device | |
US10637523B2 (en) | Methods for avoiding inter-modulation distortion and communications apparatuses utilizing the same | |
WO2019227452A1 (zh) | 射频发射机和信号处理方法 | |
JP5805828B2 (ja) | 送信信号を生成する方法及びシステム | |
JP2011259423A (ja) | 無線通信のエミッション抑制のための送信元、方法及び位相同期回路 | |
US10027356B2 (en) | Zero-cross-pre-distortion (ZCPD) algorithm for DTC based polar DTx | |
CN114342269B (zh) | 杂散补偿方法以及系统 | |
US8363703B2 (en) | System and method for phase detection | |
US6526262B1 (en) | Phase-locked tracking filters for cellular transmit paths | |
DK3249821T3 (en) | SENDING AND PROCEDURE FOR A MULTIPLE-CARRIER SYSTEM | |
EP3559700B1 (en) | Systems and methods for frequency drift compensation for radio receivers | |
EP3661145A1 (en) | Synchronous carrier frequency signal sending method and apparatus, and synchronous carrier frequency signal receiving method and apparatus | |
US10880136B2 (en) | Synchronizing a digital frequency shift | |
EP2800327A1 (en) | Semi-polar modulator | |
US20040198266A1 (en) | Control circuitry |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20140423 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20140423 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140528 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150331 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150604 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20150623 |