JP2011257680A - Micro mirror element, mirror array, and method for manufacturing the same - Google Patents

Micro mirror element, mirror array, and method for manufacturing the same Download PDF

Info

Publication number
JP2011257680A
JP2011257680A JP2010133877A JP2010133877A JP2011257680A JP 2011257680 A JP2011257680 A JP 2011257680A JP 2010133877 A JP2010133877 A JP 2010133877A JP 2010133877 A JP2010133877 A JP 2010133877A JP 2011257680 A JP2011257680 A JP 2011257680A
Authority
JP
Japan
Prior art keywords
electrode
substrate
insulating layer
shield
fixed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010133877A
Other languages
Japanese (ja)
Other versions
JP5285030B2 (en
Inventor
Mitsuo Usui
光男 碓氷
Shingo Uchiyama
真吾 内山
Toru Matsuura
徹 松浦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP2010133877A priority Critical patent/JP5285030B2/en
Publication of JP2011257680A publication Critical patent/JP2011257680A/en
Application granted granted Critical
Publication of JP5285030B2 publication Critical patent/JP5285030B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

PROBLEM TO BE SOLVED: To avoid a damage to an element upon implementation and improve yield of the element.SOLUTION: A micro mirror element includes a mirror substrate 100, an electrode substrate 200 opposing to the mirror substrate 100, a plate spring 103b as a movable electrode movably formed with respect to the mirror substrate 100, a fixed driving electrode 201b having a substantially U-shaped cross section disposed opposing to the plate spring 103b with a space therebetween on the electrode substrate 200, an insulator layer 205b formed on a wall electrode part of the fixed driving electrode 201b, and a shield electrode 206b formed on the insulator layer 205b. The plate spring 103b is arranged in a space surrounded by a bottom of the fixed driving electrode 201b, the wall electrode part, the insulator layer 205b, and the shield electrode 206b.

Description

本発明は、光通信用の波長選択スイッチ等に使用される静電駆動型MEMS技術を用いたマイクロミラー素子とその製造方法に関するものである。   The present invention relates to a micromirror element using an electrostatic drive MEMS technology used for a wavelength selective switch for optical communication and the like, and a manufacturing method thereof.

インターネット通信網などにおける基盤となる光ネットワークの分野では、多チャンネル化、波長分割多重(WDM)化および低コスト化を実現する技術として、光MEMS(Micro Electro Mechanical Systems)技術が脚光を浴びており、光MEMS技術を用いた光スイッチが開発されている(例えば、特許文献1を参照)。このMEMS型の光スイッチの構成部品として最も特徴的なものが、複数の可動反射体から構成されるマイクロミラー素子を配列したマイクロミラーアレイである。   In the field of optical networks that serve as the foundation of Internet communication networks, optical MEMS (Micro Electro Mechanical Systems) technology is in the spotlight as a technology that realizes multi-channel, wavelength division multiplexing (WDM), and cost reduction. An optical switch using an optical MEMS technology has been developed (see, for example, Patent Document 1). The most characteristic component of the MEMS type optical switch is a micromirror array in which micromirror elements composed of a plurality of movable reflectors are arranged.

光スイッチは、光を電気信号に変換することなく、経路切り替えを可能にするものである。光スイッチを用いれば、多重化された光であっても、光を波長ごとに分波することなく経路の切り替えが可能である。このような光スイッチは、例えば、使用している経路に障害が発生した際に別の経路に信号を振り分け、通信できる状態を維持するために用いられている。   The optical switch enables path switching without converting light into an electrical signal. If an optical switch is used, it is possible to switch paths without demultiplexing light for each wavelength even for multiplexed light. Such an optical switch is used, for example, to distribute a signal to another path when a failure occurs in the path being used and maintain a state where communication is possible.

また、近年、多重化された光を波長ごとに分波した後で分波した各々の波長の光の経路を個別に選択する波長選択スイッチ(WSS:Wavelength Selective Switch)が研究開発されているが、このWSSにもMEMSミラー素子が使用されている(例えば、特許文献2を参照)。
MEMSを使用したWSSの場合には、光の波長ごとに異なる位置にMEMSミラーを配置している。n波の光を取り扱うスイッチの場合には、n個のMEMSミラーを配置する。MEMSミラーに照射される光とMEMSミラーとの相対角度を変化させることによって、反射光の伝播する方向の制御、すなわちスイッチングを実現している。
In recent years, wavelength selective switches (WSS: Wavelength Selective Switches) that individually select the paths of light of each wavelength after demultiplexing multiplexed light for each wavelength have been researched and developed. A MEMS mirror element is also used in this WSS (see, for example, Patent Document 2).
In the case of WSS using MEMS, MEMS mirrors are arranged at different positions for each wavelength of light. In the case of a switch that handles n-wave light, n MEMS mirrors are arranged. By changing the relative angle between the light applied to the MEMS mirror and the MEMS mirror, control of the direction in which the reflected light propagates, that is, switching, is realized.

光の分波にグレーティングなどの波長分散素子を使用した場合には、異なる波長の光を分離できるが、虹に見られるように連続した波長の光は連続した空間に分波される。すなわち、波長差の小さい2つの光は、近接した空間に分波される。通信用の光も、ITU(International Telecommunication Union)が規定したグリッドと呼ばれる周波数に中心波長がある光を利用する。そのため、WSSでは、取り扱える波長数に応じた数のMEMSミラーを、波長に応じた間隔(正確には波長と光学系に応じた間隔)で近接してアレイ状に配置することが必須となる。現状のMEMSミラーでは、ミラーの間隔が、100μm程度の間隔となる。   When a wavelength dispersion element such as a grating is used for demultiplexing light, light of different wavelengths can be separated, but light of continuous wavelengths is demultiplexed into a continuous space as seen in a rainbow. That is, two lights having a small wavelength difference are demultiplexed into adjacent spaces. As light for communication, light having a center wavelength at a frequency called a grid defined by ITU (International Telecommunication Union) is used. Therefore, in WSS, it is essential to arrange the number of MEMS mirrors corresponding to the number of wavelengths that can be handled in close proximity at intervals according to wavelengths (more precisely, according to wavelengths and optical systems). In the current MEMS mirror, the distance between the mirrors is about 100 μm.

このようなMEMSミラーアレイでは、電磁力を利用してミラーを駆動する構造や、静電気力を利用してミラーを駆動する構造が利用されている。いずれの力を利用するミラー構造でも、可動構造と固定構造との間、すなわち離れた構造体の間に力が作用するように設計されている。   In such a MEMS mirror array, a structure for driving a mirror using electromagnetic force or a structure for driving a mirror using electrostatic force is used. The mirror structure using any force is designed so that the force acts between the movable structure and the fixed structure, that is, between the separated structures.

WSSに用いるMEMSミラーでは、原理的にミラーを近接配置しなければならないことと、離れた構造体の間に作用する力を使用していることから、作用力が隣接するミラーにも作用してしまう、いわゆる干渉が発生してしまうという問題がある。静電引力を利用する場合には電気干渉となり、電磁力を使用する場合には磁気干渉となる。いずれにしても干渉を抑止するためには、電場シールドあるいは磁気シールドなどの遮蔽技術を利用しなければならないが、100μm程度と近接したMEMSミラーの間に効果的な遮蔽構造を配置することは非常に困難である。   In MEMS mirrors used for WSS, in principle, the mirrors must be placed close to each other and the force acting between the distant structures is used. There is a problem that so-called interference occurs. When electrostatic attraction is used, electrical interference occurs. When electromagnetic force is used, magnetic interference occurs. In any case, in order to suppress interference, it is necessary to use a shielding technique such as an electric field shield or a magnetic shield. However, it is very difficult to place an effective shielding structure between MEMS mirrors close to about 100 μm. It is difficult to.

ミラー間の干渉を防止する方法としては、特許文献1で示されているように、隣接するミラー構造間に壁状の構造を配置する方法や、特許文献2で示されているように、隣接するミラーあるいは配線までの距離を大きくする方法や、電位がかかる配線などの構造を平面GND電極の下層に配置する多層構造を利用する方法などがある。しかし、WSSに用いられるMEMSミラーアレイは、光学設計で決定される厳密な位置にミラー構造を配置することが求められ、ミラー構造間距離を大きくすることも、配線とミラー構造間の距離を自由に大きくすることもできず、電気干渉が大きくなってしまうという問題が発生しやすい。   As a method of preventing interference between mirrors, as shown in Patent Document 1, a wall-like structure is arranged between adjacent mirror structures, or as shown in Patent Document 2, There are a method of increasing the distance to the mirror or the wiring to be used, a method of using a multilayer structure in which a structure such as a wiring to which a potential is applied is arranged below the planar GND electrode, and the like. However, the MEMS mirror array used in WSS is required to place the mirror structure at the exact position determined by optical design, and the distance between the mirror structure and the distance between the wiring and the mirror structure can be freely increased. However, it is difficult to increase the electrical interference, and there is a problem that electrical interference increases.

また、隣接ミラー構造間に壁などの構造体を配置することは非常に有効であるが、スイッチの特性を考慮すると、隣接するミラー間の距離は際限なく小さいほうが良く、電気シールドのための構造を配置することによって、スイッチの特性を下げて妥協しなければならないという問題がある。ミラーチップと電極チップを接合するバルクマイクロマシーニング技術によってミラーを形成する場合には、電極チップ側に電気シールドのための構造を形成するのが一般的である。   In addition, it is very effective to place a structure such as a wall between adjacent mirror structures, but considering the characteristics of the switch, the distance between adjacent mirrors should be as small as possible. There is a problem that a compromise must be made by lowering the characteristics of the switch. When a mirror is formed by a bulk micromachining technique for joining a mirror chip and an electrode chip, a structure for electric shielding is generally formed on the electrode chip side.

例えば、駆動電極構造を立体的に形成して、その電極構造内に可動電極が入り込むような構造を採用している素子の場合には、可動電極の上部から回り込む電界が隣の素子の可動電極に影響を与える可能性がある。
このような電界をシールドするために、例えば図11(A)〜図11(C)、図12、図13、図14に示すようにミラーチップ側にも電界シールド構造を形成した例が非特許文献1に開示されている。図11(A)〜図11(C)は非特許文献1に開示されたWSSミラーアレイチップの組み立て工程図、図12は非特許文献1に開示されたWSSミラーアレイチップの斜視図、図13は図12のWSSミラーアレイチップのA−A’線断面図、図14は図12のWSSミラーアレイチップのB−B’線断面図である。
For example, in the case of an element adopting a structure in which the drive electrode structure is formed in three dimensions and the movable electrode enters into the electrode structure, the electric field that wraps around from the upper part of the movable electrode is the movable electrode of the adjacent element May be affected.
In order to shield such an electric field, for example, as shown in FIGS. 11A to 11C, FIG. 12, FIG. 13, and FIG. It is disclosed in Document 1. 11A to 11C are assembly process diagrams of the WSS mirror array chip disclosed in Non-Patent Document 1, FIG. 12 is a perspective view of the WSS mirror array chip disclosed in Non-Patent Document 1, and FIG. Is a cross-sectional view taken along the line AA ′ of the WSS mirror array chip of FIG. 12, and FIG. 14 is a cross-sectional view taken along the line BB ′ of the WSS mirror array chip of FIG.

WSSミラーアレイチップは、図11(A)に示すようにミラー基板100と電極基板200とを接合し、図11(B)に示すようにミラー基板100に形成された平面視矩形の開口部101にシールドキャップ300が嵌挿された構造を有している。
ミラー基板100は、シリコンからなる支持層102と、開口部101に形成された可動電極である板ばね103a,103bと、ミラー104と、板ばね103a,103bとミラー104との連結部となる支持ばね105a,105bとを有する。板ばね103a,103bの一端は、支持層102に固定されている。図11〜図14の例では、y軸方向に平行な線上に、板ばね103aおよび板ばね103bが整列されている。また、板ばね103aおよび板ばね103bは、各々の他端が、ミラー基板の法線方向(z軸方向)に変位可能な片持ち梁構造となっている。
The WSS mirror array chip joins the mirror substrate 100 and the electrode substrate 200 as shown in FIG. 11A, and has a rectangular opening 101 formed in the mirror substrate 100 as shown in FIG. 11B. The shield cap 300 is inserted into the structure.
The mirror substrate 100 includes a support layer 102 made of silicon, leaf springs 103 a and 103 b that are movable electrodes formed in the opening 101, a mirror 104, and a support that serves as a connecting portion between the leaf springs 103 a and 103 b and the mirror 104. Springs 105a and 105b. One ends of the leaf springs 103 a and 103 b are fixed to the support layer 102. In the example of FIGS. 11 to 14, the leaf spring 103 a and the leaf spring 103 b are aligned on a line parallel to the y-axis direction. Further, the plate spring 103a and the plate spring 103b each have a cantilever structure in which the other end can be displaced in the normal direction (z-axis direction) of the mirror substrate.

板ばね103aと板ばね103bの間には、屈曲可能な一対の支持ばね105a,105bにより連結されてミラー104が配置されている。ミラー104は、板ばね103aおよび板ばね103bと1列に配列されて板ばね103aと板ばね103bの間に回動可能に配置されている。支持ばね105aは、板ばね103aの他端とミラー104とを連結し、支持ばね105bは、板ばね103bの他端とミラー104とを連結している。図11〜図14の例では、y軸方向に平行な線上に、板ばね103a、支持ばね105a、ミラー104、支持ばね105b、板ばね103bが順に整列している。   A mirror 104 is arranged between the leaf spring 103a and the leaf spring 103b by being connected by a pair of support springs 105a and 105b that can be bent. The mirror 104 is arranged in a row with the leaf spring 103a and the leaf spring 103b, and is disposed so as to be rotatable between the leaf spring 103a and the leaf spring 103b. The support spring 105a connects the other end of the leaf spring 103a and the mirror 104, and the support spring 105b connects the other end of the leaf spring 103b and the mirror 104. In the example of FIGS. 11 to 14, the leaf spring 103a, the support spring 105a, the mirror 104, the support spring 105b, and the leaf spring 103b are aligned in order on a line parallel to the y-axis direction.

ミラー104は、一対の支持ばね105a,105bを通る、y軸と平行な第1の回動軸廻りに回動することができ、またミラー104の長さ方向と直交するx軸と平行な第2の回動軸廻りに回動することができる。ミラー104の表面には、金やアルミニウムなどから構成された反射膜が形成され、例えば赤外領域の光を反射可能としている。以上のような板ばね103a、支持ばね105a、ミラー104、支持ばね105bおよび板ばね103bの整列が1つのMEMSミラー素子のミラー基板側の構造を形成しており、このような構造が整列方向と垂直なx軸方向に沿って複数配置されて、WSSミラーアレイチップのミラー基板側の構造を形成している。   The mirror 104 passes through the pair of support springs 105a and 105b, and can rotate about a first rotation axis parallel to the y-axis, and a first mirror parallel to the x-axis orthogonal to the length direction of the mirror 104. It is possible to rotate around 2 rotation axes. A reflective film made of gold or aluminum is formed on the surface of the mirror 104 so that, for example, light in the infrared region can be reflected. The alignment of the plate spring 103a, the support spring 105a, the mirror 104, the support spring 105b, and the plate spring 103b as described above forms a structure on the mirror substrate side of one MEMS mirror element. A plurality of elements are arranged along the vertical x-axis direction to form a structure on the mirror substrate side of the WSS mirror array chip.

一方、電極基板200の上には、1つのMEMSミラー素子毎に、板ばね103a,103bを駆動するための駆動用固定電極201a,201bと、ミラー104を駆動するための駆動用固定電極202a,202bとが設けられている。また、1つのミラー104を駆動するための駆動用固定電極202a,202bと隣接するミラー104を駆動するための駆動用固定電極202a,202bとの間には、シールド壁203が形成されている。さらに、電極基板200の上には、所定距離離間してミラー基板100を固定するためのギャップ制御用バンプ204が形成されている。   On the other hand, on the electrode substrate 200, for each MEMS mirror element, driving fixed electrodes 201a and 201b for driving the leaf springs 103a and 103b, and driving fixed electrodes 202a and 201b for driving the mirror 104 are provided. 202b. A shield wall 203 is formed between the fixed driving electrodes 202a and 202b for driving one mirror 104 and the fixed driving electrodes 202a and 202b for driving the adjacent mirror 104. Further, a gap control bump 204 is formed on the electrode substrate 200 to fix the mirror substrate 100 at a predetermined distance.

ミラー基板100と電極基板200とが接合されたとき、駆動用固定電極201a,201bは、それぞれ板ばね103a,103bと対向するように配置され、駆動用固定電極202a,202bは、ミラー104と対向するように配置されている。駆動用固定電極201a,201bは、y軸と平行な方向、すなわち板ばね103a,103bの整列方向と平行な方向に沿って溝が形成された、断面が略U字型の形状となっている。   When the mirror substrate 100 and the electrode substrate 200 are joined, the driving fixed electrodes 201a and 201b are disposed so as to face the leaf springs 103a and 103b, respectively, and the driving fixed electrodes 202a and 202b face the mirror 104. Are arranged to be. The fixed driving electrodes 201a and 201b have a substantially U-shaped cross section in which grooves are formed along a direction parallel to the y-axis, that is, a direction parallel to the alignment direction of the leaf springs 103a and 103b. .

以上のような駆動用固定電極201a,201b,202a,202bが1つのMEMSミラー素子の電極基板側の構造を形成しており、このような構造がx軸方向に沿って複数配置されて、WSSミラーアレイチップの電極基板側の構造を形成している。すなわち、一対の板ばね103a,103bと、ミラー104と、一対の支持ばね105a,105bと、一対の駆動用固定電極201a,201bと、一対の駆動用固定電極202a,202bで1つのMEMSミラー素子が構成されている。   The driving fixed electrodes 201a, 201b, 202a, 202b as described above form a structure on the electrode substrate side of one MEMS mirror element, and a plurality of such structures are arranged along the x-axis direction, and WSS A structure on the electrode substrate side of the mirror array chip is formed. That is, a pair of leaf springs 103a and 103b, a mirror 104, a pair of support springs 105a and 105b, a pair of driving fixed electrodes 201a and 201b, and a pair of driving fixed electrodes 202a and 202b constitute one MEMS mirror element. Is configured.

駆動用固定電極201a,201bには、板ばね103a,103bを駆動するための駆動電圧が、図示しない固定電極配線を介して供給される。また、駆動用固定電極202a,202bには、ミラー104を駆動するための駆動電圧が、図示しない固定電極配線を介して供給される。板ばね103a,103bとミラー104と支持ばね105a,105bとは、等電位(例えば接地電位)とされる。   A driving voltage for driving the leaf springs 103a and 103b is supplied to the driving fixed electrodes 201a and 201b via a fixed electrode wiring (not shown). A driving voltage for driving the mirror 104 is supplied to the driving fixed electrodes 202a and 202b via a fixed electrode wiring (not shown). The leaf springs 103a and 103b, the mirror 104, and the support springs 105a and 105b are equipotential (for example, ground potential).

次に、MEMSミラー素子の動作について説明する。まず、第2の回動軸廻りの回動について説明する。駆動用固定電極201bに所定の駆動電圧を印加することで、発生した静電引力により板ばね103bに対して電極基板200の側に引き寄せる力を加えれば、板ばね103bが、枠部に支持されている一端を支点としてたわみ(変形し)、板ばね103bの他端が電極基板200の側に引き寄せられるように変位する。この結果、ミラー104は、支持ばね105aを支点として支持ばね105bの側が電極基板200の側に引き寄せられるようにして回動する。これは、MEMSミラー素子の配列方向(x軸方向)に平行な、ミラー104の中央部を通る第2の回動軸廻りにミラー104が回動していることになる。   Next, the operation of the MEMS mirror element will be described. First, the rotation around the second rotation axis will be described. By applying a predetermined driving voltage to the driving fixed electrode 201b and applying a force that draws the leaf spring 103b toward the electrode substrate 200 by the generated electrostatic attraction, the leaf spring 103b is supported by the frame portion. The other end of the leaf spring 103b is displaced so as to be drawn toward the electrode substrate 200 side. As a result, the mirror 104 rotates with the support spring 105a as a fulcrum so that the support spring 105b side is pulled toward the electrode substrate 200 side. This means that the mirror 104 is rotated around the second rotation axis that passes through the central portion of the mirror 104 and is parallel to the arrangement direction (x-axis direction) of the MEMS mirror elements.

一方、駆動用固定電極201aに所定の駆動電圧を印加することで、静電引力により板ばね103aに対して電極基板200の側に引き寄せる力を加えれば、板ばね103aが、枠部に支持されている一端を支点としてたわみ、板ばね103aの他端が電極基板200の側に引き寄せられるように変位する。この結果、ミラー104は、支持ばね105bを支点として支持ばね105aの側が電極基板200の側に引き寄せられるようにして回動する。この回動動作は、駆動用固定電極201bに駆動電圧を印加する場合と反対の方向にミラー104を回動させることになる。   On the other hand, by applying a predetermined driving voltage to the driving fixed electrode 201a to apply a force that attracts the leaf spring 103a to the electrode substrate 200 side by electrostatic attraction, the leaf spring 103a is supported by the frame portion. The other end of the leaf spring 103a is displaced so as to be drawn toward the electrode substrate 200 side. As a result, the mirror 104 rotates with the support spring 105b as a fulcrum so that the support spring 105a side is pulled toward the electrode substrate 200 side. In this rotation operation, the mirror 104 is rotated in the opposite direction to the case where the drive voltage is applied to the driving fixed electrode 201b.

次に、第1の回動軸廻りの回動について説明する。駆動用固定電極202a,202bに印加する電圧を制御することで、一対の支持ばね105a,105bを通る第1の回動軸廻りにミラー104を回動させることができる。例えば、駆動用固定電極202aに対して駆動用固定電極202bよりも高い電圧を印加すれば、ミラー104は、第1の回動軸を中心として、駆動用固定電極202aの側に傾くように回動する。以上のようにして、ミラー104は、直交する2軸で回動する。   Next, the rotation around the first rotation axis will be described. By controlling the voltage applied to the driving fixed electrodes 202a and 202b, the mirror 104 can be rotated around the first rotation axis passing through the pair of support springs 105a and 105b. For example, when a voltage higher than that of the driving fixed electrode 202b is applied to the driving fixed electrode 202a, the mirror 104 rotates around the first rotation axis so as to tilt toward the driving fixed electrode 202a. Move. As described above, the mirror 104 rotates about two orthogonal axes.

特開2007−248809号公報JP 2007-248809 A 国際公開WO06/073111International Publication WO06 / 073111

M.Usui,S.Uchiyama,E.Hashimoto,K.Hadama,Y.Ishii,N. Matsuura,T.Sakata,N.Shimoyama,Y.Sato,H.Ishii,T.Matsuura,F.Shimokawa,and Y.Uenishi,“Electrically Separated Two-axis MEMS Mirror Array Module for Wavelength Selective Switches”,Proc.of Optical MEMS'2009,Clearwater Beach,Florida,USA,Aug.17-20,2009,pp.158-159M.Usui, S.Uchiyama, E.Hashimoto, K.Hadama, Y.Ishii, N. Matsuura, T.Sakata, N.Shimoyama, Y.Sato, H.Ishii, T.Matsuura, F.Shimokawa, and Y Uenishi, “Electrically Separated Two-axis MEMS Mirror Array Module for Wavelength Selective Switches”, Proc. Of Optical MEMS '2009, Clearwater Beach, Florida, USA, Aug. 17-20, 2009, pp.158-159

図11(C)に図示するように、シールドキャップ300はミラー基板100に形成された板ばね103a,103bの上部に配置されるが、板ばね103a,103bには接触しないように配することが構造的に望まれる。しかしながら、実際には、シールドキャップ300をミラー基板100の開口部101に嵌挿する際に、シールドキャップ300が板ばね103a,103bと接触してしまう可能性があり、シールドキャップ300が板ばね103a,103bと接触してしまうと、板ばね103a,103bなどのミラーの構造体が破損する可能性が大きくなり、素子の歩留りが低下してしまうという問題点があった。   As shown in FIG. 11C, the shield cap 300 is disposed above the leaf springs 103a and 103b formed on the mirror substrate 100, but may be arranged so as not to contact the leaf springs 103a and 103b. Structurally desirable. However, actually, when the shield cap 300 is inserted into the opening 101 of the mirror substrate 100, the shield cap 300 may come into contact with the leaf springs 103a and 103b, and the shield cap 300 is in contact with the leaf spring 103a. , 103b increases the possibility of breakage of the mirror structure such as the leaf springs 103a, 103b, resulting in a decrease in device yield.

本発明は、上記課題を解決するためになされたもので、実装時の素子の破損を回避することができ、素子の歩留りを向上させることができるマイクロミラー素子とその製造方法を提供することを目的とする。   The present invention has been made to solve the above-described problems, and provides a micromirror element capable of avoiding damage to the element during mounting and improving the yield of the element, and a method for manufacturing the same. Objective.

本発明のマイクロミラー素子は、第1の基板と、この第1の基板と対向して配置された第2の基板と、前記第1の基板に変位可能に形成された可動電極と、前記第2の基板の前記第1の基板と対向する側の面上に、前記可動電極との間に空隙を設けた状態で対向して配置された、前記可動電極を駆動する断面略U字形状の固定電極と、この固定電極の壁電極部の上に形成された絶縁層と、この絶縁層の上に形成されたシールド電極とを備え、前記可動電極は、前記固定電極の底部と壁電極部と前記絶縁層と前記シールド電極とによって囲まれる空間の中に入るように配置されることを特徴とするものである。   The micromirror element of the present invention includes a first substrate, a second substrate disposed so as to face the first substrate, a movable electrode formed to be displaceable on the first substrate, and the first substrate The second substrate has a substantially U-shaped cross section for driving the movable electrode, disposed on the surface of the second substrate facing the first substrate with a gap provided between the movable substrate and the movable electrode. A fixed electrode; an insulating layer formed on the wall electrode portion of the fixed electrode; and a shield electrode formed on the insulating layer. The movable electrode includes a bottom portion of the fixed electrode and a wall electrode portion. And the insulating layer and the shield electrode.

また、本発明のマイクロミラー素子は、第1の基板と、この第1の基板と対向して配置された第2の基板と、前記第1の基板に変位可能に形成された可動電極と、前記第2の基板の前記第1の基板と対向する側の面上に、前記可動電極との間に空隙を設けた状態で対向して配置された、前記可動電極を駆動する断面略U字形状の固定電極と、隣接する前記固定電極の間に当該固定電極の壁電極部よりも高く形成された絶縁層と、この絶縁層の上に形成されたシールド電極とを備え、前記可動電極は、前記固定電極の底部と壁電極部と前記絶縁層と前記シールド電極とによって囲まれる空間の中に入るように配置されることを特徴とするものである。   In addition, the micromirror element of the present invention includes a first substrate, a second substrate disposed to face the first substrate, a movable electrode formed to be displaceable on the first substrate, A substantially U-shaped cross-section for driving the movable electrode disposed on the surface of the second substrate facing the first substrate with a gap provided between the movable substrate and the movable electrode. A fixed electrode having a shape, an insulating layer formed higher than the wall electrode portion of the fixed electrode between the adjacent fixed electrodes, and a shield electrode formed on the insulating layer, the movable electrode comprising: The fixed electrode is disposed so as to enter a space surrounded by the bottom portion, the wall electrode portion, the insulating layer, and the shield electrode.

また、本発明のマイクロミラー素子の1構成例において、前記固定電極の壁電極部の高さは、前記固定電極に駆動電圧が印加されていないときの前記可動電極の前記第2の基板と対向する側の面の高さと同じか、あるいは前記対向する側の面よりも低く、前記シールド電極の上面の位置は、前記固定電極に駆動電圧が印加されていないときの前記可動電極の前記第2の基板と対向しない側の面と同じ位置か、あるいは前記対向しない側の面よりも高い位置となることを特徴とするものである。
また、本発明のマイクロミラー素子の1構成例において、前記シールド電極は、前記可動電極と同電位であることを特徴とするものである。
また、本発明のミラーアレイは、マイクロミラー素子を、前記可動電極がアレイ状に並ぶように複数配置したことを特徴とするものである。
Moreover, in one configuration example of the micromirror element of the present invention, the height of the wall electrode portion of the fixed electrode is opposite to the second substrate of the movable electrode when a driving voltage is not applied to the fixed electrode. The height of the surface of the movable electrode is the same as or lower than the surface of the opposing side, and the position of the upper surface of the shield electrode is the second of the movable electrode when no driving voltage is applied to the fixed electrode. It is characterized by being located at the same position as the surface not facing the substrate or higher than the surface not facing the substrate.
In one configuration example of the micromirror element of the present invention, the shield electrode has the same potential as the movable electrode.
The mirror array of the present invention is characterized in that a plurality of micromirror elements are arranged so that the movable electrodes are arranged in an array.

また、本発明のマイクロミラー素子の製造方法は、第1の基板に可動電極を形成する可動電極形成ステップと、第2の基板上に断面略U字形状の固定電極を形成する固定電極形成ステップと、前記固定電極の壁電極部の上に絶縁層を形成する絶縁層形成ステップと、前記絶縁層の上にシールド電極を形成するシールド電極形成ステップと、前記第1の基板と前記第2の基板とを、前記可動電極と前記固定電極とが離間して対向するように配置して接合する基板接合ステップとを備え、前記可動電極は、前記固定電極の底部と壁電極部と前記絶縁層と前記シールド電極とによって囲まれる空間の中に入るように配置されることを特徴とするものである。   The method for manufacturing a micromirror element according to the present invention includes a movable electrode forming step for forming a movable electrode on a first substrate, and a fixed electrode forming step for forming a fixed electrode having a substantially U-shaped cross section on the second substrate. An insulating layer forming step for forming an insulating layer on the wall electrode portion of the fixed electrode, a shield electrode forming step for forming a shield electrode on the insulating layer, the first substrate, and the second electrode A substrate bonding step for arranging and bonding the substrate so that the movable electrode and the fixed electrode are spaced apart from each other, and the movable electrode includes a bottom portion of the fixed electrode, a wall electrode portion, and the insulating layer And the shield electrode are arranged so as to enter a space surrounded by the shield electrode.

また、本発明のマイクロミラー素子の製造方法は、第1の基板に可動電極を形成する可動電極形成ステップと、第2の基板上に固定電極の底部を形成する固定電極底部形成ステップと、前記第2の基板上の隣接する前記固定電極の底部の間に壁状の絶縁層を形成する絶縁層形成ステップと、前記固定電極の底部の両端に当該固定電極の壁電極部を形成する固定電極壁電極部形成ステップと、前記絶縁層の上にシールド電極を形成するシールド電極形成ステップと、前記第1の基板と前記第2の基板とを、前記可動電極と前記固定電極とが離間して対向するように配置して接合する基板接合ステップとを備え、前記絶縁層の高さは、前記固定電極の壁電極部よりも高く、前記可動電極は、前記固定電極の底部と壁電極部と前記絶縁層と前記シールド電極とによって囲まれる空間の中に入るように配置されることを特徴とするものである。   The method of manufacturing a micromirror element of the present invention includes a movable electrode forming step of forming a movable electrode on a first substrate, a fixed electrode bottom forming step of forming a bottom of the fixed electrode on the second substrate, An insulating layer forming step for forming a wall-like insulating layer between the bottoms of the adjacent fixed electrodes on the second substrate; and a fixed electrode for forming wall electrode portions of the fixed electrode at both ends of the bottom of the fixed electrode A step of forming a wall electrode part; a shield electrode forming step of forming a shield electrode on the insulating layer; and the first substrate and the second substrate, wherein the movable electrode and the fixed electrode are separated from each other. A substrate bonding step for arranging and bonding so as to oppose each other, wherein the height of the insulating layer is higher than the wall electrode portion of the fixed electrode, and the movable electrode includes a bottom portion of the fixed electrode and a wall electrode portion. The insulating layer and the sheet It is characterized in being arranged to enter into the space surrounded by the cathode electrode.

また、本発明のマイクロミラー素子の製造方法は、第1の基板に可動電極を形成する可動電極形成ステップと、第2の基板上に断面略台形状の絶縁層を形成する絶縁層形成ステップと、隣接する前記絶縁層の間の第2の基板上および前記絶縁層の傾斜した側面に、固定電極を形成する固定電極形成ステップと、前記絶縁層の上にシールド電極を形成するシールド電極形成ステップと、前記第1の基板と前記第2の基板とを、前記可動電極と前記固定電極とが離間して対向するように配置して接合する基板接合ステップとを備え、前記絶縁層の高さは、前記固定電極の壁電極部よりも高く、前記可動電極は、前記固定電極の底部と壁電極部と前記絶縁層と前記シールド電極とによって囲まれる空間の中に入るように配置されることを特徴とするものである。   The method for manufacturing a micromirror element of the present invention includes a movable electrode forming step for forming a movable electrode on a first substrate, and an insulating layer forming step for forming an insulating layer having a substantially trapezoidal cross section on the second substrate. A fixed electrode forming step for forming a fixed electrode on a second substrate between adjacent insulating layers and on an inclined side surface of the insulating layer; and a shield electrode forming step for forming a shield electrode on the insulating layer And a substrate bonding step for bonding the first substrate and the second substrate by arranging the movable electrode and the fixed electrode so that the movable electrode and the fixed electrode face each other apart from each other, and the height of the insulating layer Is higher than the wall electrode portion of the fixed electrode, and the movable electrode is disposed so as to enter a space surrounded by the bottom portion, the wall electrode portion, the insulating layer, and the shield electrode of the fixed electrode. Characterized by Than is.

また、本発明のマイクロミラー素子の製造方法の1構成例は、前記第2の基板がSOI層と埋め込み酸化膜の2層構造を複数積層した多層SOI基板から構成され、前記固定電極形成ステップ、前記絶縁層形成ステップおよび前記シールド電極形成ステップは、前記固定電極、前記絶縁層および前記シールド電極を、前記SOI層および埋め込み酸化膜の連続したエッチングにより形成することを特徴とするものである。
また、本発明のマイクロミラー素子の製造方法の1構成例において、前記固定電極の壁電極部の高さは、前記可動電極の前記第2の基板と対向する側の面の高さと同じか、あるいは前記対向する側の面よりも低く、前記シールド電極の上面の位置は、前記可動電極の前記第2の基板と対向しない側の面と同じ位置か、あるいは前記対向しない側の面よりも高い位置となることを特徴とするものである。
Further, in one configuration example of the method for manufacturing a micromirror element of the present invention, the second substrate is formed of a multilayer SOI substrate in which a plurality of two-layer structures of an SOI layer and a buried oxide film are stacked, and the fixed electrode forming step, The insulating layer forming step and the shield electrode forming step are characterized in that the fixed electrode, the insulating layer, and the shield electrode are formed by successive etching of the SOI layer and the buried oxide film.
Further, in one configuration example of the manufacturing method of the micromirror element of the present invention, the height of the wall electrode portion of the fixed electrode is the same as the height of the surface of the movable electrode facing the second substrate, Alternatively, the position of the upper surface of the shield electrode is lower than the surface on the opposite side, and the same position as the surface of the movable electrode on the side not facing the second substrate, or higher than the surface on the non-facing side. It is characterized by being a position.

また、本発明のマイクロミラー素子の製造方法の1構成例は、前記固定電極をめっき、スパッタ、蒸着のいずれかの方法により形成することを特徴とするものである。
また、本発明のマイクロミラー素子の製造方法の1構成例は、前記絶縁層を無機材料または樹脂材料により形成し、前記シールド電極を金属または導電性の樹脂材料により形成することを特徴とするものである。
また、本発明のミラーアレイの製造方法は、マイクロミラー素子を、前記可動電極がアレイ状に並ぶように複数配置したことを特徴とするものである。
Moreover, one structural example of the manufacturing method of the micromirror element of the present invention is characterized in that the fixed electrode is formed by any one of plating, sputtering, and vapor deposition.
Also, one configuration example of the manufacturing method of the micromirror element of the present invention is characterized in that the insulating layer is formed of an inorganic material or a resin material, and the shield electrode is formed of a metal or a conductive resin material. It is.
In the mirror array manufacturing method according to the present invention, a plurality of micromirror elements are arranged so that the movable electrodes are arranged in an array.

従来は別体のシールドキャップを実装することにより電界シールド構造を実現していたのに対し、本発明では、第2の基板の作製時にシールド電極を形成することが可能となるので、従来のようにシールドキャップの実装時にシールドキャップと可動電極板とが衝突して可動電極が破損することを防止することができ、素子の歩留まりを向上させることができる。   Conventionally, an electric field shield structure has been realized by mounting a separate shield cap, but in the present invention, a shield electrode can be formed at the time of manufacturing the second substrate. In addition, the shield cap and the movable electrode plate can be prevented from colliding with each other when the shield cap is mounted, and the movable electrode can be prevented from being damaged, and the yield of the element can be improved.

本発明の第1の実施の形態に係るWSSミラーアレイチップの断面図である。1 is a cross-sectional view of a WSS mirror array chip according to a first embodiment of the present invention. 本発明の第1の実施の形態に係るWSSミラーアレイチップの断面図である。1 is a cross-sectional view of a WSS mirror array chip according to a first embodiment of the present invention. 本発明の第1の実施の形態に係るWSSミラーアレイチップのミラー素子の動作を説明する図である。It is a figure explaining operation | movement of the mirror element of the WSS mirror array chip based on the 1st Embodiment of this invention. 本発明の第1の実施の形態に係るWSSミラーアレイチップの電極基板の製造方法を示す工程断面図である。It is process sectional drawing which shows the manufacturing method of the electrode substrate of the WSS mirror array chip which concerns on the 1st Embodiment of this invention. 本発明の第2の実施の形態に係るWSSミラーアレイチップの断面図である。It is sectional drawing of the WSS mirror array chip concerning the 2nd Embodiment of this invention. 本発明の第2の実施の形態に係るWSSミラーアレイチップのミラー素子の動作を説明する図である。It is a figure explaining operation | movement of the mirror element of the WSS mirror array chip concerning the 2nd Embodiment of this invention. 本発明の第2の実施の形態に係るWSSミラーアレイチップの電極基板の製造方法を示す工程断面図である。It is process sectional drawing which shows the manufacturing method of the electrode substrate of the WSS mirror array chip concerning the 2nd Embodiment of this invention. 本発明の第3の実施の形態に係るWSSミラーアレイチップの断面図である。It is sectional drawing of the WSS mirror array chip based on the 3rd Embodiment of this invention. 本発明の第3の実施の形態に係るWSSミラーアレイチップのミラー素子の動作を説明する図である。It is a figure explaining operation | movement of the mirror element of the WSS mirror array chip concerning the 3rd Embodiment of this invention. 本発明の第3の実施の形態に係るWSSミラーアレイチップの電極基板の製造方法を示す工程断面図である。It is process sectional drawing which shows the manufacturing method of the electrode substrate of the WSS mirror array chip concerning the 3rd Embodiment of this invention. 従来のWSSミラーアレイチップの組み立て工程図である。It is an assembly process figure of the conventional WSS mirror array chip. 従来のWSSミラーアレイチップの斜視図である。It is a perspective view of the conventional WSS mirror array chip. 従来のWSSミラーアレイチップの断面図である。It is sectional drawing of the conventional WSS mirror array chip. 従来のWSSミラーアレイチップの断面図である。It is sectional drawing of the conventional WSS mirror array chip.

[第1の実施の形態]
以下、図面を参照して本発明の実施の形態について詳細に説明する。図1、図2は本発明の第1の実施の形態に係るマイクロミラー素子であるWSSミラーアレイチップの断面図であり、図11(A)〜図11(C)、図12、図13、図14と同一の構成には同一の符号を付してある。図1は図13に示した断面図に相当し、図2は図14に示した断面図に相当する。
[First Embodiment]
Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. 1 and 2 are cross-sectional views of a WSS mirror array chip, which is a micromirror element according to a first embodiment of the present invention. FIG. 11 (A) to FIG. 11 (C), FIG. 12, FIG. The same components as those in FIG. 14 are denoted by the same reference numerals. 1 corresponds to the cross-sectional view shown in FIG. 13, and FIG. 2 corresponds to the cross-sectional view shown in FIG.

従来と同様に、WSSミラーアレイチップは、ミラー基板100と電極基板200とを接合した構造を有している。
ミラー基板100の構造は従来と同様なので、簡単に説明する。ミラー基板100は、シリコンからなる支持層102と、シリコン酸化膜からなるBOX層106と、SOI(Silicon on Insulator)層107とからなる。支持層102とBOX層106には、SOI層107が露出する開口部101が形成されている。開口部101のSOI層107には、板ばね103a,103bと、ミラー104と、支持ばね105a,105bとが形成されている。板ばね103a,103bの一端は、周辺部のSOI層107である枠部(不図示)に固定されている。板ばね103a、支持ばね105a、ミラー104、支持ばね105bおよび板ばね103bの整列が1つのミラー素子のミラー基板側の構造を形成しており、このような構造が整列方向と垂直なx軸方向に沿って複数配置されて、WSSミラーアレイチップのミラー基板側の構造を形成している。
As in the prior art, the WSS mirror array chip has a structure in which the mirror substrate 100 and the electrode substrate 200 are joined.
Since the structure of the mirror substrate 100 is the same as the conventional one, it will be described briefly. The mirror substrate 100 includes a support layer 102 made of silicon, a BOX layer 106 made of a silicon oxide film, and an SOI (Silicon on Insulator) layer 107. An opening 101 through which the SOI layer 107 is exposed is formed in the support layer 102 and the BOX layer 106. Plate springs 103a and 103b, mirror 104, and support springs 105a and 105b are formed on the SOI layer 107 of the opening 101. One end of each of the leaf springs 103a and 103b is fixed to a frame portion (not shown) which is a peripheral SOI layer 107. The alignment of the leaf spring 103a, the support spring 105a, the mirror 104, the support spring 105b and the leaf spring 103b forms a structure on the mirror substrate side of one mirror element, and such a structure is in the x-axis direction perpendicular to the alignment direction. Are arranged along the mirror substrate to form a structure on the mirror substrate side of the WSS mirror array chip.

一方、電極基板200の上には、1つのミラー素子毎に、板ばね103a,103bを駆動するための駆動用固定電極201a,201bと、ミラー104を駆動するための駆動用固定電極202a,202bとが設けられている。1つのミラー104を駆動するための駆動用固定電極202a,202bと隣接するミラー104を駆動するための駆動用固定電極202a,202bとの間には、電界を遮蔽するためのシールド壁203が形成されている。   On the other hand, on the electrode substrate 200, for each mirror element, fixed driving electrodes 201a and 201b for driving the leaf springs 103a and 103b and fixed driving electrodes 202a and 202b for driving the mirror 104 are provided. And are provided. A shield wall 203 for shielding an electric field is formed between the fixed driving electrodes 202a and 202b for driving one mirror 104 and the fixed driving electrodes 202a and 202b for driving the adjacent mirror 104. Has been.

ミラー基板100と電極基板200とが接合されたとき、駆動用固定電極201a,201bは、それぞれ板ばね103a,103bと対向するように配置され、駆動用固定電極202a,202bは、ミラー104と対向するように配置されている。駆動用固定電極201a,201bは、y軸と平行な方向、すなわち板ばね103a,103bの整列方向と平行な方向に沿って溝が形成された、断面が略U字型の形状となっている。駆動用固定電極201a,201bの大きさは、図1に示すように、板ばね103a,103bが、対向する駆動用固定電極201a,201bと触れることなく駆動用固定電極201a,201bの溝の中に入ることができるように設定されている。   When the mirror substrate 100 and the electrode substrate 200 are joined, the driving fixed electrodes 201a and 201b are disposed so as to face the leaf springs 103a and 103b, respectively, and the driving fixed electrodes 202a and 202b face the mirror 104. Are arranged to be. The fixed driving electrodes 201a and 201b have a substantially U-shaped cross section in which grooves are formed along a direction parallel to the y-axis, that is, a direction parallel to the alignment direction of the leaf springs 103a and 103b. . As shown in FIG. 1, the size of the driving fixed electrodes 201a and 201b is such that the leaf springs 103a and 103b do not touch the opposing driving fixed electrodes 201a and 201b, and are in the grooves of the driving fixed electrodes 201a and 201b. Is set to be able to enter.

従来と異なる本実施の形態の特徴は、駆動用固定電極201a,201bの壁電極部の上にそれぞれ絶縁層205a,205bが形成され、さらに絶縁層205a,205bの上にシールド電極206a,206bが形成されていることである。シールド電極206a,206bは、板ばね103a,103bよりも高い位置まで囲うように形成されている。   The present embodiment is different from the conventional one in that insulating layers 205a and 205b are formed on the wall electrode portions of the driving fixed electrodes 201a and 201b, respectively, and shield electrodes 206a and 206b are formed on the insulating layers 205a and 205b. It is formed. The shield electrodes 206a and 206b are formed so as to surround a position higher than the leaf springs 103a and 103b.

以上のような駆動用固定電極201a,201b,202a,202b、絶縁層205a,205bおよびシールド電極206a,206bが1つのミラー素子の電極基板側の構造を形成しており、このような構造がx軸方向に沿って複数配置されて、WSSミラーアレイチップの電極基板側の構造を形成している。   The driving fixed electrodes 201a, 201b, 202a, 202b, the insulating layers 205a, 205b, and the shield electrodes 206a, 206b as described above form a structure on the electrode substrate side of one mirror element. A plurality of electrodes are arranged along the axial direction to form a structure on the electrode substrate side of the WSS mirror array chip.

駆動用固定電極201a,201bには、板ばね103a,103bを駆動するための駆動電圧が、図示しない板ばね駆動用の固定電極配線を介して供給される。また、駆動用固定電極202a,202bには、ミラー104を駆動するための駆動電圧が、図示しないミラー駆動用の固定電極配線を介して供給される。板ばね103a,103bとミラー104と支持ばね105a,105bには、同電位(例えば接地電位)が与えられる。   A driving voltage for driving the leaf springs 103a and 103b is supplied to the driving fixed electrodes 201a and 201b via a not-shown leaf spring driving fixed electrode wiring. Further, a driving voltage for driving the mirror 104 is supplied to the driving fixed electrodes 202a and 202b via a mirror driving fixed electrode wiring (not shown). The same potential (for example, ground potential) is applied to the leaf springs 103a and 103b, the mirror 104, and the support springs 105a and 105b.

WSSミラーアレイチップの各ミラー素子の動作は非特許文献1に開示された従来のWSSミラーアレイチップと同様なので、詳細な説明は省略する。本実施の形態の素子をWSSミラーアレイチップとして使用する場合、図2に示すように、信号光は、開口部101を通ってミラー104に入射して反射され、再び開口部101を通って外部に出射することになる。駆動用固定電極201a,201bおよび駆動用固定電極202a,202bに印加する駆動電圧を制御することで、ミラー104の回動角を制御することができ、入射光を所望の角度に反射できるようになっている。   Since the operation of each mirror element of the WSS mirror array chip is the same as that of the conventional WSS mirror array chip disclosed in Non-Patent Document 1, detailed description thereof is omitted. When the element of the present embodiment is used as a WSS mirror array chip, as shown in FIG. 2, the signal light is reflected by being incident on the mirror 104 through the opening 101, and again through the opening 101. Will be emitted. By controlling the driving voltage applied to the fixed driving electrodes 201a and 201b and the fixed driving electrodes 202a and 202b, the rotation angle of the mirror 104 can be controlled, and the incident light can be reflected at a desired angle. It has become.

本実施の形態では、シールド電極206a,206bおよび板ばね103a,103bは、配線を通じて同電位(例えば接地電位)に設定されており、駆動用固定電極201aまたは駆動用固定電極201bのどちらか一方に駆動電圧を印加することによって発生した静電引力により、板ばね103aまたは板ばね103bが下方に引き寄せられる。このとき、駆動電圧が印加されたミラー素子においては、図3に示すように、隣接するミラー素子への電界の回り込みをシールド電極206a,206bによって抑制することができるので、隣接するミラー素子との間の電気干渉(クロストーク)を抑制することができる。   In the present embodiment, the shield electrodes 206a and 206b and the leaf springs 103a and 103b are set to the same potential (for example, ground potential) through the wiring, and are connected to either the driving fixed electrode 201a or the driving fixed electrode 201b. The leaf spring 103a or the leaf spring 103b is pulled downward by electrostatic attraction generated by applying the drive voltage. At this time, in the mirror element to which the drive voltage is applied, as shown in FIG. 3, the wraparound of the electric field to the adjacent mirror element can be suppressed by the shield electrodes 206a and 206b. It is possible to suppress electrical interference (crosstalk).

つまり、WSSミラーアレイチップにおいては、各ミラー素子の間隔が狭いため、静電引力が当該ミラー素子の板ばねに対してだけでなく、隣のミラー素子の板ばねにも影響を与え、その位置が変位してしまうことがある。この結果、隣り合うミラー素子の間でクロストークが発生する場合がある。非特許文献1に開示された従来のWSSミラーアレイチップでは、駆動用固定電極201a,201bを断面がU字型の形状とし、さらに板ばね103a,103bの上部にシールドキャップを配置することで、駆動用固定電極201a,201bの上部から回り込む電界が隣のミラー素子の板ばね103a,103bに与える影響を抑制している。   That is, in the WSS mirror array chip, since the interval between the mirror elements is narrow, the electrostatic attractive force affects not only the leaf spring of the mirror element but also the leaf spring of the adjacent mirror element. May be displaced. As a result, crosstalk may occur between adjacent mirror elements. In the conventional WSS mirror array chip disclosed in Non-Patent Document 1, the fixed electrodes for driving 201a and 201b are U-shaped in cross section, and a shield cap is disposed above the leaf springs 103a and 103b. The influence of the electric field that circulates from the upper part of the driving fixed electrodes 201a and 201b on the leaf springs 103a and 103b of the adjacent mirror element is suppressed.

これに対して、本実施の形態では、駆動用固定電極201a,201bの壁電極部の上に絶縁層205a,205bを介してシールド電極206a,206bを形成し、シールド電極206a,206bを板ばね103a,103bと同電位にすることにより、図3に示すように電界の回り込みを防止することができ、シールドキャップを設けることなく、クロストークを抑制することができる。   On the other hand, in the present embodiment, shield electrodes 206a and 206b are formed on the wall electrode portions of the driving fixed electrodes 201a and 201b via the insulating layers 205a and 205b, and the shield electrodes 206a and 206b are formed as leaf springs. By setting the same potential as 103a and 103b, it is possible to prevent the electric field from wrapping around as shown in FIG. 3, and to suppress crosstalk without providing a shield cap.

以上のように、非特許文献1に開示された従来のWSSミラーアレイチップでは、別体のシールドキャップを実装することにより電界シールド構造を実現していたが、本実施の形態では、電極基板200の作製時に一括してシールド電極206a,206bを形成するため、従来のようにシールドキャップの実装時にシールドキャップと板ばねとが衝突して板ばねが破損することを防止することができ、素子の歩留まりを向上させることができる。   As described above, in the conventional WSS mirror array chip disclosed in Non-Patent Document 1, the electric field shield structure is realized by mounting a separate shield cap. In the present embodiment, the electrode substrate 200 is provided. Since the shield electrodes 206a and 206b are collectively formed at the time of fabrication, it is possible to prevent the leaf spring from being damaged due to the collision between the shield cap and the leaf spring when the shield cap is mounted as in the prior art. Yield can be improved.

駆動用固定電極201a,201bの壁電極部の高さ(図1のH)は、電極基板200とミラー基板100との接合後のギャップ間隔(図1のG)と同じか、あるいはギャップ間隔Gよりも僅かに低くする。一方、電極基板200とミラー基板100との接合後のシールド電極206a,206bの上面の位置は、駆動用固定電極201a,201bに駆動電圧が印加されていないときの板ばね103a,103bの上面と同じ位置か、あるいは板ばね103a,103bの上面よりも高い位置となるようにする。こうして、本実施の形態では、板ばね103a,103bを囲むようにシールド電極206a,206bを形成することができ、より高い電界分離効果を得ることができる。   The heights (H in FIG. 1) of the wall electrode portions of the driving fixed electrodes 201a and 201b are the same as the gap interval (G in FIG. 1) after joining the electrode substrate 200 and the mirror substrate 100, or the gap interval G Slightly lower. On the other hand, the positions of the upper surfaces of the shield electrodes 206a and 206b after the electrode substrate 200 and the mirror substrate 100 are joined are the upper surfaces of the leaf springs 103a and 103b when no driving voltage is applied to the driving fixed electrodes 201a and 201b. The positions are the same or higher than the upper surfaces of the leaf springs 103a and 103b. Thus, in the present embodiment, the shield electrodes 206a and 206b can be formed so as to surround the leaf springs 103a and 103b, and a higher electric field separation effect can be obtained.

次に、本実施の形態のWSSミラーアレイチップの製造方法について説明する。まず、ミラー基板100の製造方法について簡単に説明する。ミラー基板100は、SOIの基板を利用して作製する。SOI基板をスターティング基板として、公知のリソグラフィ技術とDRIE(Deep Reactive Ion Etching )エッチング技術を使用してSOI層107に板ばね103a,103bとミラー104と支持ばね105a,105bとを形成する。   Next, a method for manufacturing the WSS mirror array chip of the present embodiment will be described. First, a method for manufacturing the mirror substrate 100 will be briefly described. The mirror substrate 100 is manufactured using an SOI substrate. The plate springs 103a and 103b, the mirror 104, and the support springs 105a and 105b are formed on the SOI layer 107 using a known lithographic technique and DRIE (Deep Reactive Ion Etching) etching technique with the SOI substrate as a starting substrate.

続いて、SOI層107に板ばね103a,103bとミラー104と支持ばね105a,105bとを形成した部分の不要な支持層102のシリコンをエッチング除去する。除去後は清浄なシリコン面を露出させるために洗浄をする。次に、BOX層106をエッチング除去する。こうして、支持層102とBOX層106とをエッチング除去することで、平面視矩形の開口部101をミラー基板100に形成できた。   Subsequently, the silicon of the unnecessary support layer 102 where the leaf springs 103a and 103b, the mirror 104, and the support springs 105a and 105b are formed on the SOI layer 107 is removed by etching. After removal, cleaning is performed to expose a clean silicon surface. Next, the BOX layer 106 is removed by etching. Thus, by removing the support layer 102 and the BOX layer 106 by etching, an opening 101 having a rectangular shape in plan view could be formed in the mirror substrate 100.

最後に、ミラー104の表裏面に通信波長の光を反射するために金属膜を堆積する。ここでは、例えば使用する赤外線の反射率を大きくするために金あるいはアルミニウムなどの金属を堆積する。構造体の表面がシリコンの場合には、堆積する金やアルミニウムのシリコンヘの密着性を向上させるために、チタンあるいはクロムなどの密着性向上層を利用する。以上の方法により、回動可能なミラー104を備えるミラー基板100が形成される。   Finally, a metal film is deposited on the front and back surfaces of the mirror 104 in order to reflect light having a communication wavelength. Here, for example, a metal such as gold or aluminum is deposited in order to increase the reflectance of infrared rays to be used. When the surface of the structure is silicon, an adhesion improving layer such as titanium or chromium is used in order to improve adhesion of deposited gold or aluminum to silicon. With the above method, the mirror substrate 100 including the rotatable mirror 104 is formed.

次に、電極基板200の製造方法について説明する。図4(A)〜図4(D)は本実施の形態の電極基板200の製造方法を示す工程断面図である。
まず、ベース基板220の表面に熱酸化膜(不図示)を形成する。この熱酸化膜の上に、板ばね103a,103bを駆動するための固定電極配線(不図示)およびミラー104を駆動するための固定電極配線(不図示)を例えばめっき法を用いて形成する。固定電極配線を形成したベース基板220の上に、CVD(Chemical Vapor Deposition )法などにより絶縁膜、例えばシリコン酸化膜(不図示)を堆積する。この絶縁膜に公知のリソグラフィ技術とエッチング技術を使用してビアホール(不図示)を形成する。
Next, a method for manufacturing the electrode substrate 200 will be described. 4A to 4D are process cross-sectional views illustrating a method for manufacturing the electrode substrate 200 of the present embodiment.
First, a thermal oxide film (not shown) is formed on the surface of the base substrate 220. On this thermal oxide film, a fixed electrode wiring (not shown) for driving the leaf springs 103a and 103b and a fixed electrode wiring (not shown) for driving the mirror 104 are formed using, for example, a plating method. On the base substrate 220 on which the fixed electrode wiring is formed, an insulating film, for example, a silicon oxide film (not shown) is deposited by a CVD (Chemical Vapor Deposition) method or the like. A via hole (not shown) is formed in this insulating film using a known lithography technique and etching technique.

次に、ベース基板220上の絶縁膜の表面に金属スパッタ膜を堆積して後続のめっきプロセスのシード層として利用する。レジストを塗布し、リソグラフィ技術を使用して駆動用固定電極201a,201b,202a,202bを形成するためのレジストパターンを形成する。そして、そのレジストパターンをマスクにしてめっき法で駆動用固定電極201a,201bの底部を形成すると共に、駆動用固定電極202a,202bを形成する(図4(A))。駆動用固定電極201a,201bとその下部の板ばね駆動用の固定電極配線とは、絶縁膜に形成されたビアホールを介して接続される。同様に、駆動用固定電極202a,202bとその下部のミラー駆動用の固定電極配線とは、ビアホールを介して接続される。駆動用固定電極201a,201bの底部および駆動用固定電極202a,202bの形成後、マスクとしたレジストを剥離して表面が清浄になるように洗浄をする。   Next, a metal sputtered film is deposited on the surface of the insulating film on the base substrate 220 and used as a seed layer for the subsequent plating process. A resist is applied, and a resist pattern for forming the driving fixed electrodes 201a, 201b, 202a, 202b is formed using a lithography technique. Then, the bottoms of the driving fixed electrodes 201a and 201b are formed by plating using the resist pattern as a mask, and the driving fixed electrodes 202a and 202b are formed (FIG. 4A). The fixed electrodes for driving 201a and 201b and the fixed electrode wiring for driving the leaf springs below the fixed electrodes are connected via via holes formed in the insulating film. Similarly, the driving fixed electrodes 202a and 202b and the lower mirror driving fixed electrode wiring are connected via via holes. After the bottoms of the fixed driving electrodes 201a and 201b and the fixed driving electrodes 202a and 202b are formed, the resist used as a mask is peeled off and the surface is cleaned.

次に、図4(B)に示すように、駆動用固定電極201a,201bの底部の両端に駆動用固定電極201a,201bの壁電極部を形成する。壁電極部を形成するには、レジストを塗布し、リソグラフィ技術を使用して壁電極部を形成するためのレジストパターンを形成し、そのレジストパターンをマスクにして電解めっき法あるいは無電解めっき法で壁電極部を形成すればよい。壁電極部の形成後、マスクとしたレジストを剥離して表面が清浄になるように洗浄をする。   Next, as shown in FIG. 4B, wall electrode portions of the driving fixed electrodes 201a and 201b are formed at both ends of the bottom portions of the driving fixed electrodes 201a and 201b. In order to form the wall electrode portion, a resist is applied, a resist pattern for forming the wall electrode portion is formed by using a lithography technique, and the resist pattern is used as a mask by an electrolytic plating method or an electroless plating method. What is necessary is just to form a wall electrode part. After the wall electrode portion is formed, the resist used as a mask is peeled off and washed so that the surface is clean.

続いて、駆動用固定電極201a,201bの壁電極部の上にそれぞれ絶縁層205a,205bを形成する(図4(C))。絶縁層205a,205bを形成するには、壁電極部を超える厚さのレジストを塗布し、リソグラフィ技術を使用して絶縁層205a,205bを形成するためのレジストパターンを形成し、そのレジストパターンをマスクにして絶縁層205a,205bを形成すればよい。絶縁層205a,205bの形成後、マスクとしたレジストを剥離して表面が清浄になるように洗浄をする。ここでは、SiO2等の無機材料からなる絶縁層205a,205bを、スパッタあるいは蒸着等の方法により形成してもよいし、有機材料からなる絶縁層205a,205bを、局所的にディスペンサ、あるいはインクジェット法等を用いて形成してもよい。 Subsequently, insulating layers 205a and 205b are formed on the wall electrode portions of the driving fixed electrodes 201a and 201b, respectively (FIG. 4C). In order to form the insulating layers 205a and 205b, a resist having a thickness exceeding the wall electrode portion is applied, a resist pattern for forming the insulating layers 205a and 205b is formed using a lithography technique, and the resist pattern is formed. The insulating layers 205a and 205b may be formed using a mask. After the insulating layers 205a and 205b are formed, the resist used as a mask is peeled off and washed so that the surface is clean. Here, the insulating layers 205a and 205b made of an inorganic material such as SiO 2 may be formed by a method such as sputtering or vapor deposition, or the insulating layers 205a and 205b made of an organic material are locally dispenser or inkjet. You may form using a method etc.

さらに、絶縁層205a,205bの上にそれぞれシールド電極206a,206bを形成する(図4(D))。シールド電極206a,206bを形成するには、絶縁層205a,205bを超える厚さのレジストを塗布し、リソグラフィ技術を使用してシールド電極206a,206bを形成するためのレジストパターンを形成し、そのレジストパターンをマスクにしてシールド電極206a,206bを形成すればよい。シールド電極206a,206bの形成後、マスクとしたレジストを剥離して表面が清浄になるように洗浄をする。シールド電極206a,206bとしては、金属あるいは導電性樹脂等を使用することが可能である。金属あるいは導電性樹脂を用いることにより、シールド電極206a,206bを選択的に絶縁層205a,205bの上部に形成することが可能であるという効果がある。   Further, shield electrodes 206a and 206b are formed on the insulating layers 205a and 205b, respectively (FIG. 4D). In order to form the shield electrodes 206a and 206b, a resist having a thickness exceeding the insulating layers 205a and 205b is applied, and a resist pattern for forming the shield electrodes 206a and 206b is formed using a lithography technique. The shield electrodes 206a and 206b may be formed using the pattern as a mask. After the shield electrodes 206a and 206b are formed, the resist used as a mask is peeled off and washed so that the surface is clean. As the shield electrodes 206a and 206b, metal, conductive resin, or the like can be used. By using metal or conductive resin, there is an effect that the shield electrodes 206a and 206b can be selectively formed on the insulating layers 205a and 205b.

続いて、駆動用固定電極201a,201b,202a,202bの外側の絶縁膜上に、電極基板200とミラー基板100とのギャップ間隔を形成するためのギャップ制御用バンプ(不図示)を形成する。このギャップ制御用バンプは、例えばめっき法で形成することができる。   Subsequently, gap control bumps (not shown) for forming a gap interval between the electrode substrate 200 and the mirror substrate 100 are formed on the insulating film outside the driving fixed electrodes 201a, 201b, 202a, 202b. The gap control bump can be formed by, for example, a plating method.

以上の方法により、電極基板200が形成される。上述した電極基板200の形成方法では、駆動用固定電極201a,201b,202a,202b、シールド電極206a,206b、固定電極配線およびギャップ制御用バンプの材料に金を用いたが、本発明はこれに限定されるものではない。これらの電極、配線およびギャップ制御用バンプの材料としては、金、銅、ニッケル、アルミニウム、タングステン、タンタル、チタン、スズ、銀などが使用できるし、またこれらの材料の化合物を使用してもよい。また、前述のとおり、シールド電極206a,206bについては導電性樹脂を使用してもよい。
ウエハ上に複数のチップが形成されている場合には、ダイシングと呼ばれる、ウエハを切断してチップごとに切り離す工程を経た後に電極基板200は完成する。
The electrode substrate 200 is formed by the above method. In the method of forming the electrode substrate 200 described above, gold is used as the material for the driving fixed electrodes 201a, 201b, 202a, 202b, the shield electrodes 206a, 206b, the fixed electrode wiring, and the gap control bumps. It is not limited. Gold, copper, nickel, aluminum, tungsten, tantalum, titanium, tin, silver, etc. can be used as materials for these electrodes, wirings and gap control bumps, and compounds of these materials may be used. . Further, as described above, a conductive resin may be used for the shield electrodes 206a and 206b.
When a plurality of chips are formed on the wafer, the electrode substrate 200 is completed after a process called dicing, which is performed by cutting the wafer and cutting the wafer into chips.

ミラー基板100と電極基板200を別々に形成した後に、ミラー基板100と電極基板200との位置合わせを行い、電極基板200の接合部のギャップ制御用バンプの上面にAgペーストを塗布し、ミラー基板100のSOI層107と電極基板200のギャップ制御用バンプとを接触させた状態で、加圧・加熱することによってAgペーストを固化させて、電極基板200にミラー基板100を接合する。こうして、ミラー基板100と電極基板200とは互いに平行に配置され、電極基板200の上に所定距離離間してミラー基板100が固定される。   After the mirror substrate 100 and the electrode substrate 200 are separately formed, the mirror substrate 100 and the electrode substrate 200 are aligned, and an Ag paste is applied to the upper surface of the gap control bump at the joint portion of the electrode substrate 200. In a state where the SOI layer 107 of 100 and the gap control bump of the electrode substrate 200 are in contact with each other, the Ag paste is solidified by pressurization and heating, and the mirror substrate 100 is bonded to the electrode substrate 200. Thus, the mirror substrate 100 and the electrode substrate 200 are arranged in parallel to each other, and the mirror substrate 100 is fixed on the electrode substrate 200 at a predetermined distance.

なお、電極基板200を作製するために、SOI層と埋め込み酸化膜の2層構造を複数積層した多層SOI基板を使用し、駆動用固定電極201a,201b,202a,202b、絶縁層205a,205b、シールド電極206a,206bをSOI層および埋め込み酸化膜の連続したエッチングにより形成することも可能である。
すなわち、多層SOI基板の上から1層目のSOI層をエッチングして、シリコンからなるシールド電極206a,206bを形成し、この1層目のSOI層の下の埋め込み酸化膜をエッチングして、シールド電極206a,206bの下に絶縁層205a,205bを形成し、この埋め込み酸化膜の下の2層目のSOI層をエッチングして、シリコンからなる駆動用固定電極201a,201b,202a,202bを形成すればよい。
In order to manufacture the electrode substrate 200, a multi-layer SOI substrate in which a plurality of two-layer structures of an SOI layer and a buried oxide film are stacked is used, and driving fixed electrodes 201a, 201b, 202a, 202b, insulating layers 205a, 205b, It is also possible to form the shield electrodes 206a and 206b by continuous etching of the SOI layer and the buried oxide film.
That is, the first SOI layer from the top of the multilayer SOI substrate is etched to form shield electrodes 206a and 206b made of silicon, and the buried oxide film under the first SOI layer is etched to shield the shield. Insulating layers 205a and 205b are formed under the electrodes 206a and 206b, and the second SOI layer under the buried oxide film is etched to form driving fixed electrodes 201a, 201b, 202a and 202b made of silicon. do it.

[第2の実施の形態]
次に、本発明の第2の実施の形態について説明する。図5は本発明の第2の実施の形態に係るマイクロミラー素子であるWSSミラーアレイチップの断面図であり、図1、図2と同一の構成には同一の符号を付してある。
本実施の形態においても、ミラー基板100の構造は従来のWSSミラーアレイチップおよび第1の実施の形態と同じである。
[Second Embodiment]
Next, a second embodiment of the present invention will be described. FIG. 5 is a cross-sectional view of a WSS mirror array chip, which is a micromirror element according to the second embodiment of the present invention. The same components as those in FIGS. 1 and 2 are denoted by the same reference numerals.
Also in this embodiment, the structure of the mirror substrate 100 is the same as that of the conventional WSS mirror array chip and the first embodiment.

本実施の形態は、駆動用固定電極201a,201bの壁電極部の上に絶縁層とシールド電極を形成する代わりに、図5に示すように隣接する駆動用固定電極201bの間に絶縁層207を形成し、絶縁層207の上にシールド電極208を形成したものである。同様に、隣接する駆動用固定電極201aの間にも絶縁層207を形成し、絶縁層207の上にシールド電極208を形成している。   In this embodiment, instead of forming the insulating layer and the shield electrode on the wall electrode portions of the driving fixed electrodes 201a and 201b, the insulating layer 207 is provided between the adjacent driving fixed electrodes 201b as shown in FIG. And a shield electrode 208 is formed on the insulating layer 207. Similarly, an insulating layer 207 is formed between adjacent driving fixed electrodes 201 a, and a shield electrode 208 is formed on the insulating layer 207.

第1の実施の形態と同様に、シールド電極208および板ばね103a,103bは、配線を通じて同電位(例えば接地電位)に設定されている。駆動用固定電極201aまたは駆動用固定電極201bのどちらか一方に駆動電圧が印加されたミラー素子においては、図6に示すように隣接するミラー素子への電界の回り込みをシールド電極208によって抑制することができるので、第1の実施の形態と同様に、隣接するミラー素子との間の電気干渉(クロストーク)を抑制することができる。   As in the first embodiment, the shield electrode 208 and the leaf springs 103a and 103b are set to the same potential (for example, ground potential) through the wiring. In the mirror element in which the driving voltage is applied to either the driving fixed electrode 201a or the driving fixed electrode 201b, the wraparound of the electric field to the adjacent mirror element is suppressed by the shield electrode 208 as shown in FIG. Therefore, as in the first embodiment, electrical interference (crosstalk) between adjacent mirror elements can be suppressed.

第1の実施の形態と同様に、電極基板200とミラー基板100との接合後のシールド電極208の上面の位置は、ミラー基板100の板ばね103a,103bの上面と同じ位置か、あるいは板ばね103a,103bの上面よりも高い位置となるようにする。また、シールド電極208と駆動用固定電極201a,201bとの電気的な短絡を防ぐため、絶縁層207の高さは、駆動用固定電極201a,201bの壁電極部よりも高いことが必要である。   Similar to the first embodiment, the position of the upper surface of the shield electrode 208 after joining the electrode substrate 200 and the mirror substrate 100 is the same position as the upper surfaces of the leaf springs 103a and 103b of the mirror substrate 100, or the leaf spring. The position is higher than the upper surfaces of 103a and 103b. Further, in order to prevent an electrical short circuit between the shield electrode 208 and the driving fixed electrodes 201a and 201b, the height of the insulating layer 207 needs to be higher than the wall electrode portions of the driving fixed electrodes 201a and 201b. .

次に、本実施の形態のWSSミラーアレイチップの製造方法について説明する。ミラー基板100の製造方法は第1の実施の形態で説明したとおりである。
図7(A)〜図7(D)は本実施の形態の電極基板200の製造方法を示す工程断面図である。図7(A)までの工程は、第1の実施の形態の図4(A)までの工程と同じなので、説明は省略する。
Next, a method for manufacturing the WSS mirror array chip of the present embodiment will be described. The manufacturing method of the mirror substrate 100 is as described in the first embodiment.
FIG. 7A to FIG. 7D are process cross-sectional views illustrating a method for manufacturing the electrode substrate 200 of the present embodiment. Since the process up to FIG. 7A is the same as the process up to FIG. 4A of the first embodiment, the description is omitted.

駆動用固定電極201a,201bの底部の形成後、隣接する駆動用固定電極201aの底部の間に壁状の絶縁層207を形成すると同時に、隣接する駆動用固定電極201bの底部の間に壁状の絶縁層207を形成する(図7(B))。絶縁層207を形成するには、レジストを塗布し、リソグラフィ技術を使用して絶縁層207を形成するためのレジストパターンを形成し、そのレジストパターンをマスクにして絶縁層207を形成すればよい。絶縁層207の形成後、マスクとしたレジストを剥離して表面が清浄になるように洗浄をする。ここでは、SiO2等の無機材料からなる絶縁層207をプラズマTEOS等の方法を用いて形成してもよいし、ポリイミド等の有機材料からなる絶縁層207を形成してもよい。本発明は絶縁層207の形成方法、絶縁層209の材料には依存しない。 After the bottom portions of the driving fixed electrodes 201a and 201b are formed, a wall-like insulating layer 207 is formed between the bottom portions of the adjacent driving fixed electrodes 201a, and at the same time, a wall shape is formed between the bottom portions of the adjacent driving fixed electrodes 201b. The insulating layer 207 is formed (FIG. 7B). In order to form the insulating layer 207, a resist is applied, a resist pattern for forming the insulating layer 207 is formed using a lithography technique, and the insulating layer 207 is formed using the resist pattern as a mask. After the insulating layer 207 is formed, the resist used as a mask is peeled off and cleaning is performed so that the surface is clean. Here, the insulating layer 207 made of an inorganic material such as SiO 2 may be formed using a method such as plasma TEOS, or the insulating layer 207 made of an organic material such as polyimide may be formed. The present invention does not depend on the formation method of the insulating layer 207 and the material of the insulating layer 209.

次に、図7(C)に示すように、駆動用固定電極201a,201bの底部の両端に駆動用固定電極201a,201bの壁電極部を形成する。壁電極部の形成方法は第1の実施の形態で説明したとおりである。   Next, as shown in FIG. 7C, wall electrode portions of the driving fixed electrodes 201a and 201b are formed at both ends of the bottom portions of the driving fixed electrodes 201a and 201b. The method for forming the wall electrode portion is as described in the first embodiment.

次に、絶縁層207の上にシールド電極208を形成する(図7(D))。シールド電極208を形成するには、絶縁層207を超える厚さのレジストを塗布し、リソグラフィ技術を使用してシールド電極208を形成するためのレジストパターンを形成し、そのレジストパターンをマスクにしてシールド電極208を形成すればよい。シールド電極208としては、金属あるいは導電性樹脂等を使用することが可能である。シールド電極208の形成後、マスクとしたレジストを剥離して表面が清浄になるように洗浄をする。シールド電極形成後の製造工程は第1の実施の形態と同じなので、説明は省略する。
以上のようにして、本実施の形態では、シールド電極208を形成することにより、第1の実施の形態と同様の効果を得ることができる。
Next, the shield electrode 208 is formed over the insulating layer 207 (FIG. 7D). In order to form the shield electrode 208, a resist having a thickness exceeding the insulating layer 207 is applied, a resist pattern for forming the shield electrode 208 is formed using a lithography technique, and the shield is formed using the resist pattern as a mask. The electrode 208 may be formed. As the shield electrode 208, metal, conductive resin, or the like can be used. After the shield electrode 208 is formed, the resist used as a mask is peeled off and the surface is cleaned. Since the manufacturing process after forming the shield electrode is the same as that of the first embodiment, the description thereof is omitted.
As described above, in this embodiment, the same effect as that of the first embodiment can be obtained by forming the shield electrode 208.

[第3の実施の形態]
次に、本発明の第3の実施の形態について説明する。図8は本発明の第3の実施の形態に係るマイクロミラー素子であるWSSミラーアレイチップの断面図であり、図1、図2と同一の構成には同一の符号を付してある。
本実施の形態においても、ミラー基板100の構造は従来のWSSミラーアレイチップおよび第1の実施の形態と同じである。
[Third Embodiment]
Next, a third embodiment of the present invention will be described. FIG. 8 is a cross-sectional view of a WSS mirror array chip, which is a micromirror element according to the third embodiment of the present invention. The same components as those in FIGS. 1 and 2 are denoted by the same reference numerals.
Also in this embodiment, the structure of the mirror substrate 100 is the same as that of the conventional WSS mirror array chip and the first embodiment.

本実施の形態では、第2の実施の形態と同様に、隣接する駆動用固定電極201aの間に絶縁層209を形成し、隣接する駆動用固定電極201bの間にも絶縁層209を形成し、これらの絶縁層209の上にシールド電極210を形成している。   In the present embodiment, as in the second embodiment, an insulating layer 209 is formed between adjacent driving fixed electrodes 201a, and an insulating layer 209 is also formed between adjacent driving fixed electrodes 201b. The shield electrode 210 is formed on these insulating layers 209.

第1の実施の形態と同様に、シールド電極210および板ばね103a,103bは、配線を通じて同電位(例えば接地電位)に設定されている。駆動用固定電極201aまたは駆動用固定電極201bのどちらか一方に駆動電圧が印加されたミラー素子においては、図9に示すように隣接するミラー素子への電界の回り込みをシールド電極210によって抑制することができるので、第1の実施の形態と同様に、隣接するミラー素子との間の電気干渉(クロストーク)を抑制することができる。   Similar to the first embodiment, the shield electrode 210 and the leaf springs 103a and 103b are set to the same potential (for example, ground potential) through the wiring. In a mirror element in which a driving voltage is applied to either the driving fixed electrode 201a or the driving fixed electrode 201b, the shield electrode 210 suppresses the wraparound of the electric field to the adjacent mirror element as shown in FIG. Therefore, as in the first embodiment, electrical interference (crosstalk) between adjacent mirror elements can be suppressed.

第1の実施の形態と同様に、電極基板200とミラー基板100との接合後のシールド電極210の上面の位置は、ミラー基板100の板ばね103a,103bの上面と同じ位置か、あるいは板ばね103a,103bの上面よりも高い位置となるようにする。また、絶縁層209の高さは、駆動用固定電極201a,201bの壁電極部よりも高いことが必要である。   Similar to the first embodiment, the position of the upper surface of the shield electrode 210 after joining the electrode substrate 200 and the mirror substrate 100 is the same position as the upper surface of the leaf springs 103a and 103b of the mirror substrate 100, or the leaf spring. The position is higher than the upper surfaces of 103a and 103b. The height of the insulating layer 209 needs to be higher than the wall electrode portions of the driving fixed electrodes 201a and 201b.

本実施の形態が第2の実施の形と異なる点は、ミラー素子の配列方向(x軸方向)の絶縁層209の断面形状を略台形とし、駆動用固定電極201a,201bの底部と壁電極部とを同時に形成する点である。
以下、本実施の形態のWSSミラーアレイチップの製造方法について説明する。ミラー基板100の製造方法は第1の実施の形態で説明したとおりである。
This embodiment differs from the second embodiment in that the cross-sectional shape of the insulating layer 209 in the mirror element arrangement direction (x-axis direction) is substantially trapezoidal, and the bottom and wall electrodes of the driving fixed electrodes 201a and 201b It is the point which forms a part simultaneously.
Hereinafter, a method for manufacturing the WSS mirror array chip of the present embodiment will be described. The manufacturing method of the mirror substrate 100 is as described in the first embodiment.

図10(A)〜図10(D)は本実施の形態の電極基板200の製造方法を示す工程断面図である。
ベース基板220の上に熱酸化膜、固定電極配線、絶縁膜、ビアホールを順に形成するまでの工程は、第1の実施の形態で説明したとおりである。
FIG. 10A to FIG. 10D are process cross-sectional views illustrating a method for manufacturing the electrode substrate 200 of the present embodiment.
The processes until the thermal oxide film, the fixed electrode wiring, the insulating film, and the via hole are sequentially formed on the base substrate 220 are as described in the first embodiment.

次に、ベース基板220の絶縁膜(不図示)の上に絶縁層209を形成する(図10(A))。断面が略台形の絶縁層209を形成するには、絶縁層209の厚さの膜を形成した後に、この膜をエッチングすればよい。絶縁層209となる膜としては、プラズマTEOS等の方法で形成するSiO2等の無機材料を用いてもよいし、ポリイミド等の有機材料を用いてもよい。 Next, an insulating layer 209 is formed over an insulating film (not shown) of the base substrate 220 (FIG. 10A). In order to form the insulating layer 209 having a substantially trapezoidal cross section, a film having the thickness of the insulating layer 209 may be formed and then etched. As the film to be the insulating layer 209, an inorganic material such as SiO 2 formed by a method such as plasma TEOS may be used, or an organic material such as polyimide may be used.

続いて、隣接する絶縁層209の間のベース基板の絶縁膜上および絶縁層209の傾斜した側面に、駆動用固定電極201a,201bを形成する(図10(B))。ここでは、駆動用固定電極201a,201bの底部と壁電極部とを同時に形成する。駆動用固定電極201a,201bの底部と壁電極部とは、めっき、スパッタ、蒸着等の方法により形成可能であるが、本発明は電極の形成方法、電極の材料には依存しない。   Subsequently, the driving fixed electrodes 201a and 201b are formed on the insulating film of the base substrate between the adjacent insulating layers 209 and on the inclined side surfaces of the insulating layer 209 (FIG. 10B). Here, the bottom portions and the wall electrode portions of the driving fixed electrodes 201a and 201b are formed simultaneously. The bottom and wall electrode portions of the driving fixed electrodes 201a and 201b can be formed by plating, sputtering, vapor deposition, or the like, but the present invention does not depend on the electrode forming method or the electrode material.

次に、絶縁層209の上にシールド電極210を形成する(図10(D))。シールド電極210を形成するには、絶縁層209を超える厚さのレジストを塗布し、リソグラフィ技術を使用してシールド電極210を形成するためのレジストパターンを形成し、そのレジストパターンをマスクにしてシールド電極210を形成すればよい。シールド電極210としては、金属あるいは導電性樹脂等を使用することが可能である。シールド電極210の形成後、マスクとしたレジストを剥離して表面が清浄になるように洗浄をする。シールド電極形成後の製造工程は第1の実施の形態と同じなので、説明は省略する。
以上のようにして、本実施の形態では、シールド電極210を形成することにより、第1の実施の形態と同様の効果を得ることができる。
Next, the shield electrode 210 is formed over the insulating layer 209 (FIG. 10D). In order to form the shield electrode 210, a resist having a thickness exceeding the insulating layer 209 is applied, a resist pattern for forming the shield electrode 210 is formed by using a lithography technique, and the shield is formed using the resist pattern as a mask. The electrode 210 may be formed. As the shield electrode 210, metal, conductive resin, or the like can be used. After the shield electrode 210 is formed, the resist used as a mask is peeled off and washed so that the surface becomes clean. Since the manufacturing process after forming the shield electrode is the same as that of the first embodiment, the description thereof is omitted.
As described above, in the present embodiment, the same effect as that of the first embodiment can be obtained by forming the shield electrode 210.

本発明は、波長選択スイッチ等の静電駆動型のMEMS素子に適用することができる。   The present invention can be applied to electrostatically driven MEMS elements such as wavelength selective switches.

100…ミラー基板、101…開口部、102…支持層、103a,103b…板ばね、104…ミラー、105a,105b…支持ばね、106…BOX層、107…SOI層、200…電極基板、201a,201b,202a,202b…駆動用固定電極、203…シールド壁、205a,205b,207,209…絶縁層、206a,206b,208,210…シールド電極。   DESCRIPTION OF SYMBOLS 100 ... Mirror board | substrate, 101 ... Opening part, 102 ... Support layer, 103a, 103b ... Leaf spring, 104 ... Mirror, 105a, 105b ... Support spring, 106 ... BOX layer, 107 ... SOI layer, 200 ... Electrode board, 201a, 201b, 202a, 202b ... fixed electrode for driving, 203 ... shield wall, 205a, 205b, 207, 209 ... insulating layer, 206a, 206b, 208, 210 ... shield electrode.

Claims (13)

第1の基板と、
この第1の基板と対向して配置された第2の基板と、
前記第1の基板に変位可能に形成された可動電極と、
前記第2の基板の前記第1の基板と対向する側の面上に、前記可動電極との間に空隙を設けた状態で対向して配置された、前記可動電極を駆動する断面略U字形状の固定電極と、
この固定電極の壁電極部の上に形成された絶縁層と、
この絶縁層の上に形成されたシールド電極とを備え、
前記可動電極は、前記固定電極の底部と壁電極部と前記絶縁層と前記シールド電極とによって囲まれる空間の中に入るように配置されることを特徴とするマイクロミラー素子。
A first substrate;
A second substrate disposed opposite the first substrate;
A movable electrode formed to be displaceable on the first substrate;
A substantially U-shaped cross-section for driving the movable electrode disposed on the surface of the second substrate facing the first substrate with a gap provided between the movable substrate and the movable electrode. A fixed electrode in shape,
An insulating layer formed on the wall electrode portion of the fixed electrode;
A shield electrode formed on the insulating layer;
The micromirror element, wherein the movable electrode is disposed so as to enter a space surrounded by a bottom portion, a wall electrode portion, the insulating layer, and the shield electrode of the fixed electrode.
第1の基板と、
この第1の基板と対向して配置された第2の基板と、
前記第1の基板に変位可能に形成された可動電極と、
前記第2の基板の前記第1の基板と対向する側の面上に、前記可動電極との間に空隙を設けた状態で対向して配置された、前記可動電極を駆動する断面略U字形状の固定電極と、
隣接する前記固定電極の間に当該固定電極の壁電極部よりも高く形成された絶縁層と、
この絶縁層の上に形成されたシールド電極とを備え、
前記可動電極は、前記固定電極の底部と壁電極部と前記絶縁層と前記シールド電極とによって囲まれる空間の中に入るように配置されることを特徴とするマイクロミラー素子。
A first substrate;
A second substrate disposed opposite the first substrate;
A movable electrode formed to be displaceable on the first substrate;
A substantially U-shaped cross-section for driving the movable electrode disposed on the surface of the second substrate facing the first substrate with a gap provided between the movable substrate and the movable electrode. A fixed electrode in shape,
An insulating layer formed higher than the wall electrode portion of the fixed electrode between the adjacent fixed electrodes;
A shield electrode formed on the insulating layer;
The micromirror element, wherein the movable electrode is disposed so as to enter a space surrounded by a bottom portion, a wall electrode portion, the insulating layer, and the shield electrode of the fixed electrode.
請求項1または2記載のマイクロミラー素子において、
前記固定電極の壁電極部の高さは、前記固定電極に駆動電圧が印加されていないときの前記可動電極の前記第2の基板と対向する側の面の高さと同じか、あるいは前記対向する側の面よりも低く、
前記シールド電極の上面の位置は、前記固定電極に駆動電圧が印加されていないときの前記可動電極の前記第2の基板と対向しない側の面と同じ位置か、あるいは前記対向しない側の面よりも高い位置となることを特徴とするマイクロミラー素子。
The micromirror element according to claim 1 or 2,
The height of the wall electrode portion of the fixed electrode is the same as or opposite to the height of the surface of the movable electrode facing the second substrate when no driving voltage is applied to the fixed electrode. Lower than the side face,
The position of the upper surface of the shield electrode is the same as the surface of the movable electrode that is not opposed to the second substrate when no driving voltage is applied to the fixed electrode, or the surface that is not opposed to the second electrode. A micromirror element characterized by having a high position.
請求項1乃至3のいずれか1項に記載のマイクロミラー素子において、
前記シールド電極は、前記可動電極と同電位であることを特徴とするマイクロミラー素子。
In the micromirror element according to any one of claims 1 to 3,
The micromirror element, wherein the shield electrode has the same potential as the movable electrode.
請求項1乃至4のいずれか1項に記載のマイクロミラー素子を、前記可動電極がアレイ状に並ぶように複数配置したことを特徴とするミラーアレイ。   5. A mirror array comprising a plurality of the micromirror elements according to claim 1 arranged so that the movable electrodes are arranged in an array. 第1の基板に可動電極を形成する可動電極形成ステップと、
第2の基板上に断面略U字形状の固定電極を形成する固定電極形成ステップと、
前記固定電極の壁電極部の上に絶縁層を形成する絶縁層形成ステップと、
前記絶縁層の上にシールド電極を形成するシールド電極形成ステップと、
前記第1の基板と前記第2の基板とを、前記可動電極と前記固定電極とが離間して対向するように配置して接合する基板接合ステップとを備え、
前記可動電極は、前記固定電極の底部と壁電極部と前記絶縁層と前記シールド電極とによって囲まれる空間の中に入るように配置されることを特徴とするマイクロミラー素子の製造方法。
A movable electrode forming step of forming a movable electrode on the first substrate;
A fixed electrode forming step of forming a fixed electrode having a substantially U-shaped cross section on the second substrate;
An insulating layer forming step of forming an insulating layer on the wall electrode portion of the fixed electrode;
A shield electrode forming step of forming a shield electrode on the insulating layer;
A substrate bonding step for arranging and bonding the first substrate and the second substrate so that the movable electrode and the fixed electrode are spaced apart and face each other;
The method of manufacturing a micromirror element, wherein the movable electrode is disposed so as to enter a space surrounded by a bottom portion, a wall electrode portion, the insulating layer, and the shield electrode of the fixed electrode.
第1の基板に可動電極を形成する可動電極形成ステップと、
第2の基板上に固定電極の底部を形成する固定電極底部形成ステップと、
前記第2の基板上の隣接する前記固定電極の底部の間に壁状の絶縁層を形成する絶縁層形成ステップと、
前記固定電極の底部の両端に当該固定電極の壁電極部を形成する固定電極壁電極部形成ステップと、
前記絶縁層の上にシールド電極を形成するシールド電極形成ステップと、
前記第1の基板と前記第2の基板とを、前記可動電極と前記固定電極とが離間して対向するように配置して接合する基板接合ステップとを備え、
前記絶縁層の高さは、前記固定電極の壁電極部よりも高く、
前記可動電極は、前記固定電極の底部と壁電極部と前記絶縁層と前記シールド電極とによって囲まれる空間の中に入るように配置されることを特徴とするマイクロミラー素子の製造方法。
A movable electrode forming step of forming a movable electrode on the first substrate;
A fixed electrode bottom forming step of forming a bottom of the fixed electrode on the second substrate;
An insulating layer forming step of forming a wall-like insulating layer between the bottoms of the adjacent fixed electrodes on the second substrate;
A fixed electrode wall electrode part forming step for forming wall electrode parts of the fixed electrode at both ends of the bottom of the fixed electrode;
A shield electrode forming step of forming a shield electrode on the insulating layer;
A substrate bonding step for arranging and bonding the first substrate and the second substrate so that the movable electrode and the fixed electrode are spaced apart and face each other;
The height of the insulating layer is higher than the wall electrode portion of the fixed electrode,
The method of manufacturing a micromirror element, wherein the movable electrode is disposed so as to enter a space surrounded by a bottom portion, a wall electrode portion, the insulating layer, and the shield electrode of the fixed electrode.
第1の基板に可動電極を形成する可動電極形成ステップと、
第2の基板上に断面略台形状の絶縁層を形成する絶縁層形成ステップと、
隣接する前記絶縁層の間の第2の基板上および前記絶縁層の傾斜した側面に、固定電極を形成する固定電極形成ステップと、
前記絶縁層の上にシールド電極を形成するシールド電極形成ステップと、
前記第1の基板と前記第2の基板とを、前記可動電極と前記固定電極とが離間して対向するように配置して接合する基板接合ステップとを備え、
前記絶縁層の高さは、前記固定電極の壁電極部よりも高く、
前記可動電極は、前記固定電極の底部と壁電極部と前記絶縁層と前記シールド電極とによって囲まれる空間の中に入るように配置されることを特徴とするマイクロミラー素子の製造方法。
A movable electrode forming step of forming a movable electrode on the first substrate;
Forming an insulating layer having a substantially trapezoidal cross section on the second substrate;
A fixed electrode forming step of forming a fixed electrode on the second substrate between the adjacent insulating layers and on the inclined side surface of the insulating layer;
A shield electrode forming step of forming a shield electrode on the insulating layer;
A substrate bonding step for arranging and bonding the first substrate and the second substrate so that the movable electrode and the fixed electrode are spaced apart and face each other;
The height of the insulating layer is higher than the wall electrode portion of the fixed electrode,
The method of manufacturing a micromirror element, wherein the movable electrode is disposed so as to enter a space surrounded by a bottom portion, a wall electrode portion, the insulating layer, and the shield electrode of the fixed electrode.
請求項6記載のマイクロミラー素子の製造方法において、
前記第2の基板がSOI層と埋め込み酸化膜の2層構造を複数積層した多層SOI基板から構成され、
前記固定電極形成ステップ、前記絶縁層形成ステップおよび前記シールド電極形成ステップは、前記固定電極、前記絶縁層および前記シールド電極を、前記SOI層および埋め込み酸化膜の連続したエッチングにより形成することを特徴とするマイクロミラー素子の製造方法。
In the manufacturing method of the micromirror element of Claim 6,
The second substrate is composed of a multilayer SOI substrate in which a plurality of two-layer structures of an SOI layer and a buried oxide film are stacked;
The fixed electrode forming step, the insulating layer forming step, and the shield electrode forming step are characterized in that the fixed electrode, the insulating layer, and the shield electrode are formed by continuous etching of the SOI layer and the buried oxide film. A method of manufacturing a micromirror element.
請求項6乃至9のいずれか1項に記載のマイクロミラー素子の製造方法において、
前記固定電極の壁電極部の高さは、前記可動電極の前記第2の基板と対向する側の面の高さと同じか、あるいは前記対向する側の面よりも低く、
前記シールド電極の上面の位置は、前記可動電極の前記第2の基板と対向しない側の面と同じ位置か、あるいは前記対向しない側の面よりも高い位置となることを特徴とするマイクロミラー素子の製造方法。
In the manufacturing method of the micromirror element of any one of Claims 6 thru | or 9,
The height of the wall electrode portion of the fixed electrode is the same as the height of the surface of the movable electrode facing the second substrate or lower than the surface of the facing electrode,
The position of the upper surface of the shield electrode is the same as the surface of the movable electrode that does not face the second substrate, or is higher than the surface that does not face the micromirror element Manufacturing method.
請求項6乃至10のいずれか1項に記載のマイクロミラー素子の製造方法において、
前記固定電極をめっき、スパッタ、蒸着のいずれかの方法により形成することを特徴とするマイクロミラー素子の製造方法。
In the manufacturing method of the micromirror element according to any one of claims 6 to 10,
The method of manufacturing a micromirror element, wherein the fixed electrode is formed by any one of plating, sputtering, and vapor deposition.
請求項6乃至11のいずれか1項に記載のマイクロミラー素子の製造方法において、
前記絶縁層を無機材料または樹脂材料により形成し、
前記シールド電極を金属または導電性の樹脂材料により形成することを特徴とするマイクロミラー素子の製造方法。
In the manufacturing method of the micromirror element according to any one of claims 6 to 11,
Forming the insulating layer from an inorganic material or a resin material;
A method of manufacturing a micromirror element, wherein the shield electrode is formed of a metal or a conductive resin material.
請求項6乃至12のいずれか1項に記載のマイクロミラー素子を、前記可動電極がアレイ状に並ぶように複数配置したことを特徴とするミラーアレイの製造方法。   A method of manufacturing a mirror array, comprising: arranging a plurality of the micromirror elements according to any one of claims 6 to 12 so that the movable electrodes are arranged in an array.
JP2010133877A 2010-06-11 2010-06-11 Micromirror element, mirror array and manufacturing method thereof Expired - Fee Related JP5285030B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010133877A JP5285030B2 (en) 2010-06-11 2010-06-11 Micromirror element, mirror array and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010133877A JP5285030B2 (en) 2010-06-11 2010-06-11 Micromirror element, mirror array and manufacturing method thereof

Publications (2)

Publication Number Publication Date
JP2011257680A true JP2011257680A (en) 2011-12-22
JP5285030B2 JP5285030B2 (en) 2013-09-11

Family

ID=45473894

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010133877A Expired - Fee Related JP5285030B2 (en) 2010-06-11 2010-06-11 Micromirror element, mirror array and manufacturing method thereof

Country Status (1)

Country Link
JP (1) JP5285030B2 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04211218A (en) * 1990-01-18 1992-08-03 Fuji Electric Co Ltd Torsional vibrator and applied element thereof
WO2008129988A1 (en) * 2007-04-19 2008-10-30 Nippon Telegraph And Telephone Corporation Micromirror element and micromirror array
JP2009012082A (en) * 2007-06-29 2009-01-22 Fujitsu Ltd Micro rocking element and micro rocking element array

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04211218A (en) * 1990-01-18 1992-08-03 Fuji Electric Co Ltd Torsional vibrator and applied element thereof
WO2008129988A1 (en) * 2007-04-19 2008-10-30 Nippon Telegraph And Telephone Corporation Micromirror element and micromirror array
JP2009012082A (en) * 2007-06-29 2009-01-22 Fujitsu Ltd Micro rocking element and micro rocking element array

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JPN6012054966; 2009年電子情報通信学会エレクトロニクスソサイエティ大会 , C-3-82 237頁 *

Also Published As

Publication number Publication date
JP5285030B2 (en) 2013-09-11

Similar Documents

Publication Publication Date Title
US6912078B2 (en) Electrostatically actuated micro-electro-mechanical devices and method of manufacture
JP6093788B2 (en) Method of making a device, semiconductor device and precursor structure
US6995495B2 (en) 2-D actuator and manufacturing method thereof
KR100558319B1 (en) Optical switch device and method for fabricating the same
US9036229B2 (en) MEMS device with independent rotation in two axes of rotation
JP5341874B2 (en) MEMS device and manufacturing method thereof
CA2682795C (en) Micromirror element and micromirror array
US7203393B2 (en) MEMS micro mirrors driven by electrodes fabricated on another substrate
US20090059344A1 (en) Micromirror device
US8472098B2 (en) Manufacturing method for stress compensated X-Y gimbaled MEMS mirror array
CN102388165B (en) Mems device with integrated via and spacer
JP5285030B2 (en) Micromirror element, mirror array and manufacturing method thereof
JP4979027B2 (en) Method for manufacturing MEMS element and MEMS element
JP5276036B2 (en) MEMS device and manufacturing method thereof
KR20060108395A (en) Metal line structure of optical scanner and method of fabricating the same
KR100404195B1 (en) micro mirror and method for fabricating micro mirror
JP6052901B2 (en) Micromirror element and mirror array
JP2011191592A (en) Microstructure and method of manufacturing the same
JP5416184B2 (en) Micro mirror element
JP2007248809A (en) Mirror element
CN115933160A (en) Microelectronic element, manufacturing method thereof and electronic device
JP2005066805A (en) Drive device and optical device

Legal Events

Date Code Title Description
RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20111027

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20111027

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20121101

TRDD Decision of grant or rejection written
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130515

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130528

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130530

R150 Certificate of patent or registration of utility model

Ref document number: 5285030

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees