JP2011123184A - Display device, method for producing display device, and method for driving display device - Google Patents

Display device, method for producing display device, and method for driving display device Download PDF

Info

Publication number
JP2011123184A
JP2011123184A JP2009279516A JP2009279516A JP2011123184A JP 2011123184 A JP2011123184 A JP 2011123184A JP 2009279516 A JP2009279516 A JP 2009279516A JP 2009279516 A JP2009279516 A JP 2009279516A JP 2011123184 A JP2011123184 A JP 2011123184A
Authority
JP
Japan
Prior art keywords
display element
source
drain region
transistor
driving transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2009279516A
Other languages
Japanese (ja)
Inventor
Tomotake Handa
智壮 伴田
Katsuhide Uchino
勝秀 内野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2009279516A priority Critical patent/JP2011123184A/en
Publication of JP2011123184A publication Critical patent/JP2011123184A/en
Pending legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide a display device which reduces the number of data lines and in which relative luminance difference among display elements of the same kind is hard to occur among display element groups. <P>SOLUTION: The display element group includes a first display element, a second display element, and a third display element, and each includes a driving circuit and a current driving-type light emission part. One source/drain region of writing transistors of the first display element and the second display element is connected to a first data line, and one source/drain region of a writing transistor of the third display element is connected to a second data line. A gate electrode of the writing transistor of the first display element is connected to a first scanning line, the gate electrode of the writing transistor of the second display element is connected to a second scanning line, and the gate electrode of the writing transistor of the third display element is connected to either the first scanning line or the second scanning line. <P>COPYRIGHT: (C)2011,JPO&INPIT

Description

本発明は、表示装置及び表示装置の製造方法、並びに、表示装置の駆動方法に関する。より詳しくは、駆動回路及び電流駆動型の発光部を有する表示素子を備えた表示装置、及び、係る表示装置の製造方法、並びに、係る表示装置の駆動方法に関する。   The present invention relates to a display device, a display device manufacturing method, and a display device driving method. More specifically, the present invention relates to a display device including a display element having a drive circuit and a current-driven light emitting unit, a method for manufacturing the display device, and a method for driving the display device.

電流駆動型の発光部を有する表示素子、及び、係る表示素子を備えた表示装置が周知である。例えば、有機材料のエレクトロルミネッセンス(Electroluminescence)を利用した有機エレクトロルミネッセンス発光部を備えた表示素子は、低電圧直流駆動による高輝度発光が可能な表示素子として注目されている。   A display element having a current-driven light emitting unit and a display device including the display element are well known. For example, a display element provided with an organic electroluminescence light emitting unit using electroluminescence of an organic material has been attracting attention as a display element capable of emitting light with high luminance by low voltage direct current drive.

液晶表示装置と同様に、電流駆動型の発光部を有する表示素子を備えた表示装置においても、駆動方式として、単純マトリクス方式、及び、アクティブマトリクス方式が周知である。アクティブマトリクス方式は、構造が複雑になるといった欠点はあるが、画像の輝度を高いものとすることができる等の利点を有する。アクティブマトリクス方式により駆動される、電流駆動型の発光部を有する表示素子にあっては、発光部に加えて、発光部を駆動するための駆動回路を備えている。   Similar to the liquid crystal display device, a simple matrix method and an active matrix method are well known as a driving method in a display device including a display element having a current-driven light-emitting portion. The active matrix method has a disadvantage that the structure is complicated, but has an advantage that the luminance of the image can be increased. A display element that is driven by an active matrix system and has a current-driven light emitting unit includes a drive circuit for driving the light emitting unit in addition to the light emitting unit.

特開2007−310311号公報(特許文献1)の図3Bには、発光素子(発光部)3Dと、サンプリング用トランジスタ(書込みトランジスタ)3Aと、駆動用トランジスタ(駆動トランジスタ)3Bと、保持容量(容量部)3Cとから構成されている画素回路(表示素子)101が開示されており、また、図3Aには、画素回路101を備えた表示装置が開示されている。表示装置は、画素回路101から成る行毎に配された走査線WSLと、画素回路101から成る列毎に配された信号線(データ線)DTLを備えている。走査線WSLには、主スキャナ(走査回路)104から制御信号(走査信号)が供給され、信号線DTLには、信号セレクタ(信号出力回路)103から映像信号や各種の基準電圧が供給される。   3B of Japanese Patent Application Laid-Open No. 2007-310311 (Patent Document 1) includes a light emitting element (light emitting unit) 3D, a sampling transistor (writing transistor) 3A, a driving transistor (driving transistor) 3B, and a storage capacitor ( A pixel circuit (display element) 101 including a capacitor portion 3C is disclosed, and a display device including the pixel circuit 101 is disclosed in FIG. 3A. The display device includes a scanning line WSL arranged for each row of pixel circuits 101 and a signal line (data line) DTL arranged for each column of pixel circuits 101. A control signal (scanning signal) is supplied from the main scanner (scanning circuit) 104 to the scanning line WSL, and a video signal and various reference voltages are supplied from the signal selector (signal output circuit) 103 to the signal line DTL. .

特開2007−310311号公報JP 2007-310311 A

特許文献1の図3Aに示す表示装置にあっては、表示素子から成る列毎にデータ線が配され、表示素子から成る行毎に走査線が配されている。走査線には、書込みトランジスタの導通状態と非導通状態を制御するための走査信号が供給される。走査信号を供給する走査回路は、シフトレジスタ等の比較的単純な回路から構成することができる。これに対し、データ線には、表示素子の輝度の階調を制御するための映像信号や各種の基準電圧等が供給される。従って、データ線に信号を供給する信号出力回路は、D/Aコンバータや増幅器等から構成されており、走査回路に比べて回路規模は大きくコストも高い。そして、表示装置のデータ線の本数が多くなる程、信号出力回路の回路規模は大きくなり、コストも高くなる。   In the display device shown in FIG. 3A of Patent Document 1, a data line is provided for each column of display elements, and a scanning line is provided for each row of display elements. A scanning signal for controlling the conduction state and non-conduction state of the writing transistor is supplied to the scanning line. The scanning circuit that supplies the scanning signal can be constituted by a relatively simple circuit such as a shift register. On the other hand, a video signal for controlling the luminance gradation of the display element, various reference voltages, and the like are supplied to the data line. Therefore, the signal output circuit for supplying a signal to the data line is composed of a D / A converter, an amplifier, and the like, and has a larger circuit scale and higher cost than the scanning circuit. As the number of data lines in the display device increases, the circuit scale of the signal output circuit increases and the cost also increases.

表示素子から成る列の複数でデータ線を共通化すると、データ線の本数を削減することができるので、結果として、信号出力回路の回路規模を小さくすることができる。そこで、隣り合う2列の表示素子においてデータ線を共通化し、データ線の本数を半減した構成の表示装置を考えることができる。この構成の表示装置にあっては、表示素子から成る行における書込みトランジスタの導通状態と非導通状態を一律に制御することはできず、表示素子から成る行毎に2本の走査線が必要となる。走査線の本数は2倍となり、走査回路の規模が大きくなるといった点は不利であるが、総合的には、データ線の本数を削減することによって信号出力回路のコストダウン等を図ることができるメリットは大きい。   If the data lines are shared by a plurality of columns of display elements, the number of data lines can be reduced, and as a result, the circuit scale of the signal output circuit can be reduced. Therefore, a display device having a configuration in which data lines are shared between two adjacent display elements and the number of data lines is halved can be considered. In the display device having this configuration, the conduction state and the non-conduction state of the writing transistor in the row composed of the display elements cannot be uniformly controlled, and two scanning lines are required for each row composed of the display elements. Become. Although the number of scanning lines is doubled and the scale of the scanning circuit is increased, it is disadvantageous, but overall, the cost of the signal output circuit can be reduced by reducing the number of data lines. The benefits are great.

図16に、隣り合う2列の表示素子においてデータ線を共通化した場合の模式的な回路図を示す。各表示素子は所謂副画素を構成し、3つの表示素子から成る表示素子群DGによって1つの画素を構成する。1画素は、第1走査線SCL1及び第2走査線SCL2の延びる方向に並んだ、第1表示素子(赤色発光副画素)、第2表示素子(緑色発光副画素)、及び、第3表示素子(青色発光副画素)の3個の表示素子から構成されている。そして、2画素毎に3本のデータ線DTLA,DTLB,DTLCが配されている。 FIG. 16 shows a schematic circuit diagram in the case where the data lines are shared in two adjacent display elements. Each display element constitutes a so-called sub-pixel, and one pixel is constituted by a display element group DG composed of three display elements. One pixel is arranged in the direction in which the first scanning line SCL1 and the second scanning line SCL2 extend, the first display element (red light emitting subpixel), the second display element (green light emitting subpixel), and the third display element. It is composed of three display elements (blue light emitting subpixels). Three data lines DTL A , DTL B and DTL C are arranged for every two pixels.

図16に示す左側の表示素子群DG1にあっては、第1表示素子及び第2表示素子の書込みトランジスタTRWの一方のソース/ドレイン領域はデータ線DTLAに接続されており、第3表示素子及び隣り合う表示素子群DG2の第1表示素子の書込みトランジスタTRWの一方のソース/ドレイン領域はデータ線DTLBに接続されている。表示素子群DG2にあっては、第2表示素子及び第3表示素子の書込みトランジスタTRWの一方のソース/ドレイン領域はデータ線DTLCに接続されている。そして、2画素を構成する6個の表示素子の書込みトランジスタTRWのゲート電極は、第1走査線SCL1と第2走査線SCL2とに、交互に接続されている。隣り合う表示素子の2列でデータ線を共通化した構成にあっては、上述した接続のパターンが、2つの表示素子群毎にくり返される。尚、符号PS2は、全ての表示素子において共通の給電線である。 In the left display element group DG 1 shown in FIG. 16, one source / drain region of the write transistor TR W of the first display element and the second display element is connected to the data line DTL A , and One source / drain region of the write transistor TR W of the display element and the first display element of the adjacent display element group DG 2 is connected to the data line DTL B. In the display element group DG 2, one source / drain regions of the write transistor TR W of the second display device and the third display element is connected to the data line DTL C. The gate electrode of the write transistor TR W in six display elements constituting the two pixels, to the first scan line SCL1 second scan line SCL2, are connected alternately. In the configuration in which the data lines are shared by two columns of adjacent display elements, the connection pattern described above is repeated for each of the two display element groups. Note that the symbol PS2 is a common feeder line for all the display elements.

ここで、隣り合う2列の表示素子においてデータ線を共通化し、データ線の本数を半減した構成にあっては、駆動トランジスタTRDの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向が、同種の表示素子において一定とならないことを説明する。図17は、図16に対応する図であって、表示素子を構成する書込みトランジスタTRW及び駆動トランジスタTRDを含む駆動回路のレイアウトの模式的な平面図である。尚、図17においては、発光部ELPの図示は省略し、各種配線や電極等の構成を明確にするために、第1の金属層から構成されている部分に斜線を付し、第2の金属層から構成されている部分に荒い斜線を付した。また、トランジスタのチャネル形成領域とソース/ドレイン領域を構成する半導体層の部分を破線で示した。 Here, in the configuration in which the data lines are shared by two adjacent display elements and the number of data lines is halved, the driving transistor TR D is directed from one source / drain region to the other source / drain region. It will be described that the direction is not constant in the same kind of display element. FIG. 17 is a diagram corresponding to FIG. 16, and is a schematic plan view of a layout of a drive circuit including a write transistor TR W and a drive transistor TR D constituting a display element. In FIG. 17, the light-emitting portion ELP is not shown, and in order to clarify the configuration of various wirings, electrodes, etc., the portion made of the first metal layer is hatched, and the second portion The portion composed of the metal layer is roughly shaded. The portion of the semiconductor layer constituting the channel formation region and the source / drain region of the transistor is indicated by a broken line.

ここでは、駆動トランジスタTRDの給電線PS1側を単にドレイン領域と呼び、他方を、単にソース領域と呼ぶ。図17においては、ドレイン領域とソース領域を、それぞれ、符号Dと符号Sで表した。第1表示素子における駆動トランジスタTRDのドレイン領域からソース領域に向かう方向は、表示素子群DG1にあっては+X方向、表示素子群DG2においては−X方向である。第2表示素子における駆動トランジスタTRDのドレイン領域からソース領域に向かう方向は、表示素子群DG1にあっては−X方向、表示素子群DG2においては+X方向である。第3表示素子における駆動トランジスタTRDのドレイン領域からソース領域に向かう方向は、表示素子群DG1にあっては+X方向、表示素子群DG2においては−X方向である。 Here, the power supply line PS1 side of the driving transistor TR D is simply referred to as a drain region, and the other is simply referred to as a source region. In FIG. 17, the drain region and the source region are represented by a symbol D and a symbol S, respectively. Direction from the drain region of the driving transistor TR D in the first display element in the source region, in the display element group DG 1 is -X direction in the + X direction, the display element group DG 2. The direction from the drain region to the source region of the driving transistor TR D in the second display element is the −X direction in the display element group DG 1 and the + X direction in the display element group DG 2 . Direction from the drain region of the driving transistor TR D in the third display element to the source region, in the display element group DG 1 is -X direction in the + X direction, the display element group DG 2.

表示素子を構成する駆動トランジスタTRDの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向の相違によって、駆動回路の特性に差が生ずる場合がある。例えば、表示装置の製造工程におけるアニール処理において、駆動トランジスタTRDにおける昇温及び降温のパターンが、一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向の相違によって差を生ずる。発明者らは、図17に示すような駆動回路のレイアウトにあっては、表示素子群の相互において同種の表示素子に相対的な輝度差が生じ、図17に示すY方向に延びる明暗線が視認されるといった現象を確認している。 A difference in the direction from one source / drain region to the other source / drain region of the driving transistor TR D constituting the display element may cause a difference in characteristics of the driving circuit. For example, in the annealing process in the manufacturing process of the display device, the pattern of temperature rise and temperature drop in the drive transistor TR D varies depending on the difference in direction from one source / drain region to the other source / drain region. In the layout of the drive circuit as shown in FIG. 17, the inventors have a relative luminance difference between the display elements of the same type in the display element groups, and the bright and dark lines extending in the Y direction shown in FIG. The phenomenon of being visually recognized is confirmed.

従って、本発明の目的は、データ線の本数を削減することができ、表示素子群の相互において同種の表示素子に相対的な輝度差が生じ難い表示装置、及び、係る表示装置の製造方法、並びに、係る表示装置の駆動方法を提供することにある。   Accordingly, an object of the present invention is to reduce the number of data lines and to make it difficult for relative luminance differences to occur between display elements of the same type among display element groups, and a method for manufacturing such a display apparatus, Another object is to provide a method for driving such a display device.

上記の目的を達成するための本発明の表示装置、及び、本発明の表示装置の製造方法により製造される表示装置、並びに、本発明の表示装置の駆動方法に用いられる表示装置は、
第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計N×M個の、2次元マトリクス状に配列され、それぞれが、第1表示素子、第2表示素子及び第3表示素子を含む表示素子群、
第1の方向に沿って配されたN個の表示素子群から成る列毎に設けられ、第1の方向に延びる第1走査線及び第2走査線、並びに、
第2の方向に沿って配されたM個の表示素子群から成る列毎に設けられ、第2の方向に延びる第1データ線及び第2データ線を備えており、
第1表示素子、第2表示素子及び第3表示素子は、それぞれ、駆動回路及び電流駆動型の発光部を備えており、
駆動回路は、ゲート電極、チャネル形成領域、一方のソース/ドレイン領域及び他方のソース/ドレイン領域を有する書込みトランジスタ、並びに、書込みトランジスタの他方のソース/ドレイン領域に接続されたゲート電極、チャネル形成領域、一方のソース/ドレイン領域及び他方のソース/ドレイン領域を有する駆動トランジスタを備えており、
発光部は駆動トランジスタの他方のソース/ドレイン領域に電気的に接続されており、
表示素子群にあっては、第1表示素子、第2表示素子及び第3表示素子は第1の方向に沿って配されており、第1表示素子及び第2表示素子の書込みトランジスタの一方のソース/ドレイン領域は第1データ線に接続されており、第3表示素子の書込みトランジスタの一方のソース/ドレイン領域は第2データ線に接続されており、第1表示素子の書込みトランジスタのゲート電極は第1走査線に接続されており、第2表示素子の書込みトランジスタのゲート電極は第2走査線に接続されており、第3表示素子の書込みトランジスタのゲート電極は第1走査線及び第2走査線のいずれか一方に接続されており、
第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定であり、
第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定であり、
第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定である表示装置である。
To achieve the above object, the display device of the present invention, the display device manufactured by the method of manufacturing the display device of the present invention, and the display device used for the method of driving the display device of the present invention,
N pieces in a first direction, M pieces in a second direction different from the first direction, and a total of N × M pieces, which are arranged in a two-dimensional matrix, are respectively a first display element and a second display element. And a display element group including a third display element,
A first scan line and a second scan line provided for each column of N display element groups arranged along the first direction and extending in the first direction; and
A first data line and a second data line provided in each column of M display element groups arranged along the second direction and extending in the second direction;
Each of the first display element, the second display element, and the third display element includes a drive circuit and a current-driven light emitting unit.
The driving circuit includes a gate electrode, a channel formation region, a write transistor having one source / drain region and the other source / drain region, and a gate electrode connected to the other source / drain region of the write transistor, a channel formation region A drive transistor having one source / drain region and the other source / drain region,
The light emitting part is electrically connected to the other source / drain region of the driving transistor,
In the display element group, the first display element, the second display element, and the third display element are arranged along the first direction, and one of the write transistors of the first display element and the second display element. The source / drain region is connected to the first data line, one source / drain region of the write transistor of the third display element is connected to the second data line, and the gate electrode of the write transistor of the first display element Is connected to the first scan line, the gate electrode of the write transistor of the second display element is connected to the second scan line, and the gate electrode of the write transistor of the third display element is connected to the first scan line and the second scan line. Connected to one of the scan lines,
The direction from one source / drain region of the drive transistor constituting the first display element toward the other source / drain region is constant in the display element group,
The direction from one source / drain region of the driving transistor constituting the second display element to the other source / drain region is constant in the display element group,
In the display device, the direction from one source / drain region of the driving transistor constituting the third display element toward the other source / drain region is constant among the display element groups.

そして、本発明の表示装置の製造方法は、薄膜トランジスタから成る駆動トランジスタ及び書込みトランジスタを設けた後、レーザビームで走査することによって、駆動トランジスタのチャネル形成領域と一方のソース/ドレイン領域と他方のソース/ドレイン領域とを構成する半導体層と、書込みトランジスタのチャネル形成領域と一方のソース/ドレイン領域と他方のソース/ドレイン領域とを構成する半導体層のアニール処理を行う表示装置の製造方法である。   In the display device manufacturing method of the present invention, a driving transistor and a writing transistor each including a thin film transistor are provided, and then scanning with a laser beam is performed so that a channel forming region, one source / drain region, and the other source of the driving transistor are scanned. And a semiconductor layer constituting the / drain region, a channel formation region of the writing transistor, one source / drain region, and a semiconductor layer constituting the other source / drain region are annealed.

そして、上記の目的を達成するための本発明の表示装置の駆動方法は、
互いに期間が重複しない第1走査信号と第2走査信号を、それぞれ、第1走査線と第2走査線に印加し、以て、第1表示素子にあっては、第1走査信号に基づいて書込みトランジスタを導通状態として、第1データ線から第1映像信号を駆動トランジスタのゲート電極に印加し、第2表示素子にあっては、第2走査信号に基づいて書込みトランジスタを導通状態として、第1データ線から第2映像信号を駆動トランジスタのゲート電極に印加し、第3表示素子にあっては、駆動トランジスタのゲート電極が第1走査線に接続されている場合には第1走査信号に基づいて、駆動トランジスタのゲート電極が第2走査線に接続されている場合には第2走査信号に基づいて、書込みトランジスタを導通状態とし、第2データ線から第3映像信号を駆動トランジスタのゲート電極に印加する書込み処理を行う表示装置の駆動方法である。
And the drive method of the display apparatus of this invention for achieving said objective is as follows.
A first scanning signal and a second scanning signal whose periods do not overlap each other are applied to the first scanning line and the second scanning line, respectively, so that the first display element is based on the first scanning signal. The writing transistor is turned on, the first video signal is applied from the first data line to the gate electrode of the driving transistor, and in the second display element, the writing transistor is turned on based on the second scanning signal. A second video signal is applied from one data line to the gate electrode of the driving transistor. In the third display element, when the gate electrode of the driving transistor is connected to the first scanning line, the first scanning signal is output. Accordingly, when the gate electrode of the driving transistor is connected to the second scanning line, the writing transistor is turned on based on the second scanning signal, and the third video signal is driven from the second data line. A driving method for a display device that performs a writing process to be applied to the gate electrode of the transistor.

本発明の表示装置にあっては、表示素子群は第1表示素子、第2表示素子及び第3表示素子を含み、第2の方向に沿って配されたM個の表示素子群毎に2本のデータ線が配される。従って、表示素子から成る列毎にデータ線が配される従来の構成に対してデータ線の本数を3分の1削減することができる。また、同種の表示素子における駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定である。従って、駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向の相違によって、表示素子群の相互において同種の表示素子に相対的な輝度差が生ずるといったことがない。本発明の表示装置の製造方法によれば、同種の表示素子における駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定であるので、同種の表示素子においては同じ条件でアニール処理が施される。また、本発明の表示装置の駆動方法によれば、データ線を共通化しても支障なく書込み処理を行うことができる。   In the display device of the present invention, the display element group includes the first display element, the second display element, and the third display element, and 2 for every M display element groups arranged along the second direction. A data line of books is arranged. Therefore, the number of data lines can be reduced by a third compared to the conventional configuration in which data lines are arranged for each column of display elements. Further, the direction from one source / drain region of the drive transistor to the other source / drain region of the display transistor of the same type is constant in the display element groups. Therefore, a difference in the direction from one source / drain region to the other source / drain region of the driving transistor does not cause a relative luminance difference between display elements of the same type in the display element groups. According to the method for manufacturing a display device of the present invention, the direction from one source / drain region of the drive transistor to the other source / drain region of the drive transistor in the same kind of display element is constant between the display element groups. In the display element, annealing is performed under the same conditions. Further, according to the driving method of the display device of the present invention, the writing process can be performed without any trouble even if the data lines are shared.

図1は、実施例1の表示装置の概念図である。FIG. 1 is a conceptual diagram of a display device according to the first embodiment. 図2は、表示素子群の等価回路図である。FIG. 2 is an equivalent circuit diagram of the display element group. 図3は、図2に対応する図であって、表示素子を構成する書込みトランジスタ及び駆動トランジスタを含む駆動回路のレイアウトの模式的な平面図である。FIG. 3 is a diagram corresponding to FIG. 2, and is a schematic plan view of a layout of a drive circuit including a write transistor and a drive transistor constituting the display element. 図4は、表示装置を図3においてA−Aで示す線で切断したときの模式的な一部断面図である。FIG. 4 is a schematic partial cross-sectional view of the display device taken along the line AA in FIG. 図5は、表示素子群に対応する領域における各種構成要素の配置を説明するための模式的な平面図である。FIG. 5 is a schematic plan view for explaining the arrangement of various components in the region corresponding to the display element group. 図6は、図5に引き続き、表示素子群に対応する領域における各種構成要素の配置を説明するための模式的な平面図である。FIG. 6 is a schematic plan view for explaining the arrangement of various components in the region corresponding to the display element group, following FIG. 5. 図7は、図6に引き続き、表示素子群に対応する領域における各種構成要素の配置を説明するための模式的な平面図である。FIG. 7 is a schematic plan view for explaining the arrangement of various components in the region corresponding to the display element group, following FIG. 6. 図8の(A)乃至(D)は、表示素子群を構成する第1表示素子、第2表示素子及び第3表示素子の配置についての変形例を説明するための、模式的な平面図である。8A to 8D are schematic plan views for explaining modifications of the arrangement of the first display element, the second display element, and the third display element that constitute the display element group. is there. 図9の(A)乃至(D)は、図8の(D)に引き続き、表示素子群を構成する第1表示素子、第2表示素子及び第3表示素子の配置についての変形例を説明するための、模式的な平面図である。FIGS. 9A to 9D illustrate modifications of the arrangement of the first display element, the second display element, and the third display element that constitute the display element group, following FIG. 8D. It is a typical top view for this. 図10は、第m行、第n列目の表示画素群を構成する第1表示素子、第2表示素子及び第3表示素子の模式的な回路図である。FIG. 10 is a schematic circuit diagram of the first display element, the second display element, and the third display element that constitute the display pixel group in the m-th row and the n-th column. 図11は、実施例1の表示装置の駆動方法における各種タイミングの模式図である。FIG. 11 is a schematic diagram of various timings in the driving method of the display device according to the first embodiment. 図12は、第m行、第n列目の表示画素群における第3表示素子の動作を説明するためのタイミングチャートの模式図である。FIG. 12 is a schematic diagram of a timing chart for explaining the operation of the third display element in the display pixel group in the m-th row and the n-th column. 図13の(A)乃至(F)は、第3表示素子の駆動回路を構成する各トランジスタの導通状態/非導通状態等を模式的に示す図である。FIGS. 13A to 13F are diagrams schematically showing the conductive state / non-conductive state of each transistor constituting the driving circuit of the third display element. 図14の(A)乃至(F)は、図13の(F)に引き続き、第3表示素子の駆動回路を構成する各トランジスタの導通状態/非導通状態等を模式的に示す図である。FIGS. 14A to 14F are diagrams schematically showing a conduction state / non-conduction state of each transistor included in the driving circuit of the third display element, following FIG. 13F. 図15は、駆動回路を含む表示素子の等価回路図である。FIG. 15 is an equivalent circuit diagram of a display element including a drive circuit. 図16は、隣り合う2列の表示素子においてデータ線を共通化した場合の模式的な回路図である。FIG. 16 is a schematic circuit diagram in the case where data lines are shared in two adjacent display elements. 図17は、図16に対応する図であって、表示素子を構成する書込みトランジスタ及び駆動トランジスタを含む駆動回路のレイアウトの模式的な平面図である。FIG. 17 is a diagram corresponding to FIG. 16, and is a schematic plan view of a layout of a drive circuit including a write transistor and a drive transistor constituting the display element.

以下、図面を参照して、実施例に基づき本発明を説明するが、本発明は実施例に限定されるものではなく、実施例における種々の数値や材料は例示である。尚、説明は、以下の順序で行う。
1.本発明の表示装置、及び、本発明の表示装置の製造方法、並びに、本発明の表示装置の駆動方法、全般に関する説明
2.実施例1
Hereinafter, the present invention will be described based on examples with reference to the drawings. However, the present invention is not limited to the examples, and various numerical values and materials in the examples are examples. The description will be given in the following order.
1. 1. General description of the display device of the present invention, the method of manufacturing the display device of the present invention, and the driving method of the display device of the present invention Example 1

[本発明の表示装置、及び、本発明の表示装置の製造方法、並びに、本発明の表示装置の駆動方法、全般に関する説明]
本発明の表示装置、及び、本発明の表示装置の製造方法により製造される表示装置、並びに、本発明の表示装置の駆動方法に用いられる表示装置(以下、これらを総称して、単に、本発明の表示装置等と呼ぶ場合がある)にあっては、例えば、表示素子群を構成する第1表示素子、第2表示素子及び第3表示素子が、それぞれ、赤色発光副画素、緑色発光副画素及び青色発光副画素に対応するカラー表示の構成とすることができる。尚、各表示素子と発光色との対応関係はこれに限定されるものではなく、表示装置の設計に応じて適宜設定することができる。第1表示素子及び第2表示素子の発光色の組み合わせについても、上記の例に限定されるものではない。
[Description of the Display Device of the Present Invention, the Method of Manufacturing the Display Device of the Present Invention, and the Driving Method of the Display Device of the Present Invention]
The display device of the present invention, the display device manufactured by the method of manufacturing the display device of the present invention, and the display device used in the driving method of the display device of the present invention (hereinafter collectively referred to simply as the present invention) In some cases, the first display element, the second display element, and the third display element constituting the display element group are respectively a red light emission sub-pixel and a green light emission sub-pixel. A color display configuration corresponding to the pixel and the blue light emitting subpixel can be employed. The correspondence relationship between each display element and the light emission color is not limited to this, and can be set as appropriate according to the design of the display device. The combination of the emission colors of the first display element and the second display element is not limited to the above example.

本発明の表示装置、及び、本発明の表示装置の製造方法、並びに、本発明の表示装置の駆動方法(以下、これらを総称して、単に、本発明と呼ぶ場合がある)において、「第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向」とは、ベクトルとしての方向である。同様に、「第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向」及び「第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向」も、ベクトルとしての方向である。   In the display device of the present invention, the method of manufacturing the display device of the present invention, and the method of driving the display device of the present invention (hereinafter, these may be collectively referred to simply as the present invention), “A direction from one source / drain region to the other source / drain region of a driving transistor constituting one display element” is a direction as a vector. Similarly, “from one source / drain region of the driving transistor constituting the second display element to the other source / drain region” and “from one source / drain region of the driving transistor constituting the third display element” The direction toward the other source / drain region is also a direction as a vector.

本発明の表示装置等においては、第1表示素子及び第2表示素子の書込みトランジスタの一方のソース/ドレイン領域は第1データ線に接続され、第3表示素子の書込みトランジスタの一方のソース/ドレイン領域は第2データ線に接続される。表示素子群にあっては、第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向と、第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向とは異なる構成とすることができる。   In the display device or the like of the present invention, one source / drain region of the writing transistor of the first display element and the second display element is connected to the first data line, and one source / drain of the writing transistor of the third display element. The region is connected to the second data line. In the display element group, the direction from one source / drain region of the driving transistor constituting the first display element to the other source / drain region and one source / drain of the driving transistor constituting the second display element. The direction from the drain region to the other source / drain region may be different.

上述した好ましい構成の本発明の表示装置等において、表示素子群にあっては、第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、点対称に配されている構成とすることができる。尚、この構成の表示装置を第1の態様の表示装置と呼ぶ場合がある。この場合において、表示素子群にあっては、第1表示素子の駆動回路と第2表示素子の駆動回路とは点対称に配されている構成とすることができる。   In the display device or the like of the present invention having the preferred configuration described above, in the display element group, one source / drain region and the other source / drain region of the driving transistor constituting the first display element, and the second display element One source / drain region and the other source / drain region of the drive transistor constituting the transistor may be arranged point-symmetrically. The display device having this configuration may be referred to as the display device of the first aspect. In this case, in the display element group, the driving circuit of the first display element and the driving circuit of the second display element can be arranged symmetrically.

あるいは又、上述した好ましい構成の本発明の表示装置等において、表示素子群にあっては、第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とが、線対称に配されている構成とすることができる。尚、この構成の表示装置を第2の態様の表示装置と呼ぶ場合がある。この場合において、表示素子群にあっては、第1表示素子の駆動回路と第2表示素子の駆動回路とが線対称に配されている構成とすることができる。   Alternatively, in the display device or the like of the present invention having the preferred configuration described above, in the display element group, one source / drain region and the other source / drain region of the drive transistor constituting the first display element, One source / drain region and the other source / drain region of the driving transistor constituting the two-display element can be arranged in line symmetry. The display device having this configuration may be referred to as a display device according to the second aspect. In this case, the display element group may have a configuration in which the drive circuit of the first display element and the drive circuit of the second display element are arranged in line symmetry.

上述した各種の好ましい構成を含む本発明の表示装置等にあっては、第3表示素子の書込みトランジスタのゲート電極が第2走査線に接続されている構成とすることができるし、あるいは又、第3表示素子の書込みトランジスタのゲート電極が第1走査線に接続されている構成とすることができる。   In the display device and the like of the present invention including the various preferable configurations described above, the gate electrode of the write transistor of the third display element can be connected to the second scan line, or alternatively The gate electrode of the writing transistor of the third display element can be connected to the first scanning line.

第1の態様の表示装置において、第3表示素子の書込みトランジスタのゲート電極が第2走査線に接続されている構成を、第1Aの態様の表示装置と呼び、第3表示素子の書込みトランジスタのゲート電極が第1走査線に接続されている構成を、第1Bの態様の表示装置と呼ぶ場合がある。また、第2の態様の表示装置において、第3表示素子の書込みトランジスタのゲート電極が第2走査線に接続されている構成を、第2Aの態様の表示装置と呼び、第3表示素子の書込みトランジスタのゲート電極が第1走査線に接続されている構成を、第2Bの態様の表示装置と呼ぶ場合がある。   In the display device according to the first aspect, the configuration in which the gate electrode of the write transistor of the third display element is connected to the second scanning line is referred to as the display device according to the first aspect, and the write transistor of the third display element A configuration in which the gate electrode is connected to the first scanning line may be referred to as a display device according to the 1B mode. In the display device of the second aspect, the configuration in which the gate electrode of the writing transistor of the third display element is connected to the second scanning line is referred to as the display device of the second A aspect, and the writing of the third display element is performed. A structure in which the gate electrode of the transistor is connected to the first scan line may be referred to as a display device of the mode 2B.

第3表示素子の書込みトランジスタのゲート電極が第2走査線に接続されている構成において、表示素子群にあっては、第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とが、並進対称に配されている配されている構成とすることができる。この場合において、表示素子群にあっては、第3表示素子の駆動回路と第2表示素子の駆動回路とが並進対称に配されている構成とすることができる。   In the configuration in which the gate electrode of the writing transistor of the third display element is connected to the second scanning line, in the display element group, one source / drain region of the driving transistor constituting the third display element and the other The source / drain region and one source / drain region and the other source / drain region of the driving transistor constituting the second display element may be arranged in translational symmetry. In this case, the display element group may have a configuration in which the drive circuit for the third display element and the drive circuit for the second display element are arranged in translational symmetry.

あるいは又、第3表示素子の書込みトランジスタのゲート電極が第2走査線に接続されている構成において、表示素子群にあっては、第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とが、線対称に配されている構成とすることができる。この場合において、表示素子群にあっては、第3表示素子の駆動回路と第2表示素子の駆動回路とが線対称に配されている構成とすることができる。   Alternatively, in the configuration in which the gate electrode of the writing transistor of the third display element is connected to the second scanning line, in the display element group, one source / drain region of the driving transistor constituting the third display element The other source / drain region and the one source / drain region and the other source / drain region of the driving transistor constituting the second display element may be arranged in line symmetry. In this case, the display element group may have a configuration in which the drive circuit for the third display element and the drive circuit for the second display element are arranged in line symmetry.

第3表示素子の書込みトランジスタのゲート電極が第1走査線に接続されている構成において、表示素子群にあっては、第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とが、並進対称に配されている構成とすることができる。この場合において、表示素子群にあっては、第3表示素子の駆動回路と第1表示素子の駆動回路とが並進対称に配されている構成とすることができる。   In the configuration in which the gate electrode of the writing transistor of the third display element is connected to the first scanning line, in the display element group, one source / drain region of the driving transistor constituting the third display element and the other The source / drain region and one source / drain region and the other source / drain region of the driving transistor constituting the first display element may be arranged in translational symmetry. In this case, the display element group may have a configuration in which the drive circuit for the third display element and the drive circuit for the first display element are arranged in translational symmetry.

あるいは又、第3表示素子の書込みトランジスタのゲート電極が第1走査線に接続されている構成において、表示素子群にあっては、第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とが、線対称に配されている構成とすることができる。この場合において、表示素子群にあっては、第3表示素子の駆動回路と第1表示素子の駆動回路とが線対称に配されている構成とすることができる。   Alternatively, in the configuration in which the gate electrode of the writing transistor of the third display element is connected to the first scanning line, in the display element group, one source / drain region of the driving transistor constituting the third display element The other source / drain region and the one source / drain region and the other source / drain region of the driving transistor constituting the first display element may be arranged in line symmetry. In this case, the display element group may have a configuration in which the drive circuit of the third display element and the drive circuit of the first display element are arranged in line symmetry.

以上に説明した各種の好ましい構成を含む本発明の表示装置等において、表示装置は、第1の方向に沿って配されたN個の表示素子群から成る列毎に設けられ、第1の方向に延びる給電線を更に備えており、表示素子群にあっては、第1表示素子、第2表示素子及び第3表示素子の駆動トランジスタの一方のソース/ドレイン領域が給電線に接続されている構成とすることができる。   In the display device and the like of the present invention including the various preferable configurations described above, the display device is provided for each column of N display element groups arranged along the first direction, and the first direction. In the display element group, one source / drain region of the drive transistor of the first display element, the second display element, and the third display element is connected to the power supply line. It can be configured.

以上に説明した各種の好ましい構成を含む本発明の表示装置の製造方法にあっては、例えばスポット状あるいは矩形状のレーザビームを、一方向に走査しながら照射することによってアニール処理を行うことができる。レーザ光源として、ガスレーザ、固体レーザ、半導体レーザ等、周知のレーザ光源を用いることができる。レーザ光源はパルス発振であってもよいし連続発振であってもよい。レーザ光の波長は表示装置の設計等に応じて適宜選択すればよい。レーザビームの走査の方向は特に限定するものではない。例えば、第1の方向であってもよいし、第2の方向であってもよい。更には、第1の方向及び第2の方向とは異なる他の方向に走査する構成であってもよい。   In the manufacturing method of the display device of the present invention including the various preferable configurations described above, for example, annealing may be performed by irradiating a spot-like or rectangular laser beam while scanning in one direction. it can. As the laser light source, a known laser light source such as a gas laser, a solid-state laser, or a semiconductor laser can be used. The laser light source may be pulsed oscillation or continuous oscillation. The wavelength of the laser light may be appropriately selected according to the design of the display device. The scanning direction of the laser beam is not particularly limited. For example, it may be the first direction or the second direction. Furthermore, it may be configured to scan in another direction different from the first direction and the second direction.

以上に説明した各種の好ましい構成を含む本発明の表示装置等にあっては、駆動回路を構成する駆動トランジスタ及び書込みトランジスタは薄膜トランジスタ(TFT)から成る構成とすることができる。例えば、駆動トランジスタと書込みトランジスタとがnチャネル型の薄膜トランジスタから成る構成とすることができる。尚、駆動トランジスタと書込みトランジスタとは同じ導電型であってもよいし、異なる導電型であってもよい。例えば、駆動トランジスタがnチャネル型の薄膜トランジスタから成り、書込みトランジスタがpチャネル型の薄膜トランジスタから成るといった構成であってもよい。薄膜トランジスタは、ボトムゲート型(逆スタガ型)であってもよいし、トップゲート型(正スタガ型)であってもよい。駆動トランジスタや書込みトランジスタは、エンハンスメント型であってもよいし、デプレッション型であってもよい。薄膜トランジスタの構成は特に限定するものではない。   In the display device and the like of the present invention including the various preferable configurations described above, the drive transistor and the write transistor constituting the drive circuit can be configured by thin film transistors (TFTs). For example, the driving transistor and the writing transistor can be formed of n-channel thin film transistors. Note that the drive transistor and the write transistor may have the same conductivity type or different conductivity types. For example, the driving transistor may be an n-channel thin film transistor, and the writing transistor may be a p-channel thin film transistor. The thin film transistor may be a bottom gate type (reverse stagger type) or a top gate type (forward stagger type). The driving transistor and the writing transistor may be an enhancement type or a depletion type. The structure of the thin film transistor is not particularly limited.

薄膜トランジスタのソース/ドレイン領域及びチャネル形成領域を構成する半導体層(半導体薄膜)は、アモルファスシリコンやポリシリコン等の周知の半導体材料から構成することができる。半導体層は、真空蒸着法やスパッタリング法に例示される物理的気相成長法(PVD法)や、各種の化学的気相成長法(CVD法)といった周知の方法によって成膜することができる。アモルファスシリコンやポリシリコンから成る半導体層は、例えば、プラズマCVD法(PECVD法)等によって、支持体上等に成膜することができる。   The semiconductor layer (semiconductor thin film) constituting the source / drain region and the channel formation region of the thin film transistor can be made of a known semiconductor material such as amorphous silicon or polysilicon. The semiconductor layer can be formed by a known method such as a physical vapor deposition method (PVD method) exemplified by a vacuum evaporation method or a sputtering method, or various chemical vapor deposition methods (CVD methods). A semiconductor layer made of amorphous silicon or polysilicon can be formed on a support by, for example, a plasma CVD method (PECVD method) or the like.

nチャネル型の薄膜トランジスタにあっては、LDD構造(Lightly Doped Drain構造)が形成されていてもよい。また、LDD構造は非対称に形成されていてもよい。例えば、駆動トランジスタに大きな電流が流れるのは表示素子の発光時である。従って、駆動トランジスタがnチャネル型の薄膜トランジスタから成る構成にあっては、発光部の発光時においてドレイン領域側となる一方のソース/ドレイン領域側にのみLDD構造を形成した構成とすることもできる。   In an n-channel thin film transistor, an LDD structure (Lightly Doped Drain structure) may be formed. The LDD structure may be formed asymmetrically. For example, a large current flows through the driving transistor when the display element emits light. Therefore, when the driving transistor is composed of an n-channel thin film transistor, an LDD structure can be formed only on one source / drain region side that becomes the drain region side when the light emitting portion emits light.

本発明の表示装置の駆動方法にあっては、互いに期間が重複しない第1走査信号と第2走査信号を、それぞれ、第1走査線と第2走査線に印加する。第1走査信号と第2走査信号を印加する順番は特に限定するものではない。第1走査信号を印加した後に第2走査信号を印加する構成であってもよいし、第2走査信号を印加した後に第1走査信号を印加する構成であってもよい。   In the display device driving method of the present invention, the first scanning signal and the second scanning signal whose periods do not overlap each other are applied to the first scanning line and the second scanning line, respectively. The order of applying the first scanning signal and the second scanning signal is not particularly limited. The configuration may be such that the second scan signal is applied after the first scan signal is applied, or the first scan signal is applied after the second scan signal is applied.

上述した各種の好ましい構成を含む本発明の表示装置の駆動方法にあっては、表示装置は、第1の方向に沿って配されたN個の表示素子群から成る列毎に設けられ、第1の方向に延びる給電線を更に備えており、
表示素子群にあっては、第1表示素子、第2表示素子及び第3表示素子の駆動トランジスタの一方のソース/ドレイン領域は給電線に接続されており、
第1走査信号及び第2走査信号に先行して第3走査信号を第1走査線及び第2走査線に印加して第1表示素子、第2表示素子及び第3表示素子の書込みトランジスタを導通状態として、第1表示素子及び第2表示素子にあっては、第1データ線から基準電圧を駆動トランジスタのゲート電極に印加し、第3表示素子にあっては、第2データ線から基準電圧を駆動トランジスタのゲート電極に印加し、給電線から第1表示素子、第2表示素子及び第3表示素子の駆動トランジスタの一方のソース/ドレイン領域に所定の駆動電圧を印加し、以て、第1表示素子、第2表示素子及び第3表示素子の駆動トランジスタの他方のソース/ドレイン領域の電位を基準電圧から駆動トランジスタの閾値電圧を減じた電位に向かって変化させる閾値電圧キャンセル処理を行う構成とすることができる。
In the display device driving method of the present invention including the various preferable configurations described above, the display device is provided for each column of N display element groups arranged along the first direction. A feed line extending in the direction of 1;
In the display element group, one source / drain region of the drive transistor of the first display element, the second display element, and the third display element is connected to the power supply line,
Prior to the first scanning signal and the second scanning signal, the third scanning signal is applied to the first scanning line and the second scanning line, and the writing transistors of the first display element, the second display element, and the third display element are made conductive. As a state, in the first display element and the second display element, a reference voltage is applied from the first data line to the gate electrode of the driving transistor, and in the third display element, the reference voltage is applied from the second data line. Is applied to the gate electrode of the driving transistor, and a predetermined driving voltage is applied from the feeder line to one of the source / drain regions of the driving transistors of the first display element, the second display element, and the third display element. A threshold voltage capacitor that changes the potential of the other source / drain region of the driving transistor of the one display element, the second display element, and the third display element toward a potential obtained by subtracting the threshold voltage of the driving transistor from the reference voltage. It may be configured to perform the cell processing.

この場合において、本発明の表示装置の駆動方法にあっては、第1表示素子、第2表示素子及び第3表示素子の駆動トランジスタの一方のソース/ドレイン領域に駆動電圧を印加している状態で書込み処理を行い、以て、第1表示素子、第2表示素子及び第3表示素子の駆動トランジスタの他方のソース/ドレイン領域の電位を変化させる構成とすることができる。   In this case, in the driving method of the display device of the present invention, the driving voltage is applied to one source / drain region of the driving transistor of the first display element, the second display element, and the third display element. Thus, the writing process can be performed to change the potential of the other source / drain region of the driving transistor of the first display element, the second display element, and the third display element.

以上に説明した各種の好ましい構成を含む本発明の表示装置等にあっては、駆動回路は、駆動トランジスタの他方のソース/ドレイン領域に接続された一方の電極と、駆動トランジスタのゲート電極に接続された他方の電極とを有する容量部を更に備えている構成とすることができる。そして、上述した各種の好ましい構成を含む本発明の表示装置の駆動方法にあっては、
第1表示素子にあっては、書込み処理によって容量部に第1映像信号に応じた電圧が保持され、第1映像信号の駆動トランジスタのゲート電極への印加が停止されることによって、容量部に保持された電圧の値に応じた電流が駆動トランジスタを介して発光部に流れて発光部が発光し、
第2表示素子にあっては、書込み処理によって容量部に第2映像信号に応じた電圧が保持され、第2映像信号の駆動トランジスタのゲート電極への印加が停止されることによって、容量部に保持された電圧の値に応じた電流が駆動トランジスタを介して発光部に流れて発光部が発光し、
第3表示素子にあっては、書込み処理によって容量部に第3映像信号に応じた電圧が保持され、第3映像信号の駆動トランジスタのゲート電極への印加が停止されることによって、容量部に保持された電圧の値に応じた電流が駆動トランジスタを介して発光部に流れて発光部が発光する構成とすることができる。
In the display device and the like of the present invention including the various preferable configurations described above, the drive circuit is connected to one electrode connected to the other source / drain region of the drive transistor and to the gate electrode of the drive transistor. It is possible to adopt a configuration further including a capacitor having the other electrode. And in the driving method of the display device of the present invention including the various preferred configurations described above,
In the first display element, a voltage corresponding to the first video signal is held in the capacitor unit by the writing process, and application of the first video signal to the gate electrode of the driving transistor is stopped, thereby A current corresponding to the value of the held voltage flows to the light emitting part through the driving transistor, and the light emitting part emits light,
In the second display element, a voltage corresponding to the second video signal is held in the capacitor unit by the writing process, and application of the second video signal to the gate electrode of the driving transistor is stopped, thereby A current corresponding to the value of the held voltage flows to the light emitting part through the driving transistor, and the light emitting part emits light,
In the third display element, a voltage corresponding to the third video signal is held in the capacitor unit by the writing process, and application of the third video signal to the gate electrode of the driving transistor is stopped, thereby A current in accordance with the value of the held voltage can flow through the driving transistor to the light emitting unit so that the light emitting unit emits light.

本発明において、「点対称」とは厳密に点対称である場合の他、実質的に点対称である場合を含み、「線対称」とは厳密に線対称である場合の他、実質的に線対称である場合を含む。また、「並進対称」とは厳密に並進対称である場合の他、実質的に並進対称である場合を含む。例えば、発光部の発光能率の相違等により、設計上、第1表示素子、第2表示素子及び第3表示素子における駆動トランジスタ等のサイズを異にするといったことが考えられるが、このような相違は許容される。また、表示素子や表示装置の設計上あるいは製造上生ずる種々のばらつきの存在も許容される。   In the present invention, “point symmetry” includes not only strictly point symmetry but also substantially point symmetry, and “line symmetry” means not only strictly line symmetry but substantially Includes the case of line symmetry. The “translational symmetry” includes not only strictly translational symmetry but also substantially translational symmetry. For example, it is conceivable that the sizes of the drive transistors and the like in the first display element, the second display element, and the third display element are different in design due to the difference in the light emission efficiency of the light emitting unit. Is acceptable. In addition, the presence of various variations caused in the design or manufacture of display elements and display devices is allowed.

本明細書における各種の式に示す条件は、式が数学的に厳密に成立する場合の他、式が実質的に成立する場合にも満たされる。式の成立に関し、表示素子や表示装置の設計上あるいは製造上生ずる種々のばらつきの存在は許容される。   The conditions shown in the various expressions in this specification are satisfied not only when the expression is strictly mathematically established but also when the expression is substantially satisfied. Regarding the establishment of the expression, the existence of various variations that occur in the design or manufacture of the display element or the display device is allowed.

本発明の表示装置の駆動方法にあっては、閾値電圧キャンセル処理によって、駆動トランジスタの他方のソース/ドレイン領域の電位が基準電圧から駆動トランジスタの閾値電圧を減じた電位に達すると、駆動トランジスタは非導通状態となる。一方、駆動トランジスタの他方のソース/ドレイン領域の電位が基準電圧から駆動トランジスタの閾値電圧を減じた電位に達しない場合には、駆動トランジスタは非導通状態とはならない。本発明にあっては、閾値電圧キャンセル処理の結果として、必ずしも駆動トランジスタが非導通状態となることを要しない。   In the driving method of the display device of the present invention, when the potential of the other source / drain region of the driving transistor reaches the potential obtained by subtracting the threshold voltage of the driving transistor from the reference voltage by the threshold voltage canceling process, the driving transistor It becomes a non-conductive state. On the other hand, when the potential of the other source / drain region of the driving transistor does not reach the potential obtained by subtracting the threshold voltage of the driving transistor from the reference voltage, the driving transistor is not turned off. In the present invention, as a result of the threshold voltage canceling process, the driving transistor is not necessarily required to be in a non-conductive state.

上述したように、表示装置はカラー表示の構成とすることができる。尚、表示素子群が更に1種類もしくは複数種類の表示素子を備える構成とすることもできる。例えば、輝度向上のために白色光を発光する表示素子を加えた1組、色再現範囲を拡大するために補色を発光する表示素子を加えた1組、色再現範囲を拡大するためにイエローを発光する表示素子を加えた1組、色再現範囲を拡大するためにイエロー及びシアンを発光する表示素子を加えた1組から構成することもできる。   As described above, the display device can have a color display configuration. Note that the display element group may further include one type or a plurality of types of display elements. For example, one set of display elements that emit white light to increase brightness, one set of display elements that emit complementary colors to expand the color reproduction range, and yellow to expand the color reproduction range. One set including a display element that emits light, and one set including a display element that emits yellow and cyan in order to expand the color reproduction range can also be configured.

表示装置の画素(ピクセル)の値として、VGA(640,480)、S−VGA(800,600)、XGA(1024,768)、APRC(1152,900)、S−XGA(1280,1024)、U−XGA(1600,1200)、HD−TV(1920,1080)、Q−XGA(2048,1536)の他、(1920,1035)、(720,480)、(1280,960)等、画像表示用解像度の幾つかを例示することができるが、これらの値に限定するものではない。   As values of pixels (pixels) of the display device, VGA (640, 480), S-VGA (800, 600), XGA (1024, 768), APRC (1152, 900), S-XGA (1280, 1024), U-XGA (1600, 1200), HD-TV (1920, 1080), Q-XGA (2048, 1536), (1920, 1035), (720, 480), (1280, 960), etc. Although some of the resolutions can be exemplified, the present invention is not limited to these values.

電流駆動型の発光部として、有機エレクトロルミネッセンス発光部、無機エレクトロルミネッセンス発光部、LED発光部、半導体レーザ発光部等を挙げることができる。カラー表示の平面表示装置を構成する観点からは、中でも、発光部は有機エレクトロルミネッセンス発光部から成る構成が好ましい。有機エレクトロルミネッセンス発光部は、所謂上面発光型であってもよいし、下面発光型であってもよい。   Examples of the current-driven light emitting unit include an organic electroluminescence light emitting unit, an inorganic electroluminescence light emitting unit, an LED light emitting unit, and a semiconductor laser light emitting unit. From the viewpoint of configuring a flat display device for color display, among these, the configuration in which the light emitting section is composed of an organic electroluminescence light emitting section is preferable. The organic electroluminescence light emitting unit may be a so-called top emission type or a bottom emission type.

発光部の構成や構造は、周知の構成や構造とすることができる。例えば、発光部を有機エレクトロルミネッセンス発光部から構成する場合には、アノード電極、正孔輸送層、発光層、電子輸送層、カソード電極等から構成することができる。これらは、周知の材料を用いて周知の方法により設けることができる。   The configuration and structure of the light emitting unit can be a known configuration and structure. For example, when the light emitting part is composed of an organic electroluminescence light emitting part, it can be composed of an anode electrode, a hole transport layer, a light emitting layer, an electron transport layer, a cathode electrode, and the like. These can be provided by a known method using a known material.

駆動回路を構成する容量部は、一方の電極、他方の電極、及び、これらの電極に挟まれた誘電体層から構成することができる。駆動回路を構成する上述したトランジスタ及び容量部は、或る平面内に形成され(例えば、支持体上に形成され)、発光部は、例えば、層間絶縁層を介して、駆動回路を構成するトランジスタ及び容量部の上方に形成されている。また、駆動トランジスタの他方のソース/ドレイン領域は、発光部の一端(発光部に備えられたアノード電極等)に、例えば、コンタクトホールを介して接続されている。   The capacitor portion constituting the drive circuit can be composed of one electrode, the other electrode, and a dielectric layer sandwiched between these electrodes. The above-described transistors and capacitors that constitute the drive circuit are formed in a certain plane (for example, formed on a support), and the light-emitting portion is a transistor that constitutes the drive circuit via an interlayer insulating layer, for example. And formed above the capacitor portion. In addition, the other source / drain region of the driving transistor is connected to one end of the light emitting unit (an anode electrode or the like provided in the light emitting unit) via, for example, a contact hole.

ゲート電極、容量部を構成する電極、表示装置を構成する第1走査線、第2走査線、第1データ線、第2データ線、及び、給電線等の各種の電極や配線は、周知の導電材料を用いて、PVD法やCVD法といった周知の方法によって形成することができる。例えば、金属層(金属薄膜)を成膜した後、フォトリソグラフィ技術及びエッチング技術等に基づいて、これらを設けることができる。また、表示装置にあっては、後述する電源部、走査回路、及び、信号出力回路等の各種の回路は、周知の回路素子等を用いて構成することができる。   Various electrodes and wirings such as a gate electrode, an electrode constituting a capacitor portion, a first scanning line, a second scanning line, a first data line, a second data line, and a feeder line constituting a display device are well known. It can be formed by a known method such as a PVD method or a CVD method using a conductive material. For example, after forming a metal layer (metal thin film), these can be provided based on a photolithography technique, an etching technique, and the like. In the display device, various circuits such as a power supply unit, a scanning circuit, and a signal output circuit, which will be described later, can be configured using known circuit elements.

支持体や後述する基板の構成材料として、高歪点ガラス、ソーダガラス(Na2O・CaO・SiO2)、硼珪酸ガラス(Na2O・B23・SiO2)、フォルステライト(2MgO・SiO2)、鉛ガラス(Na2O・PbO・SiO2)等のガラス材料の他、可撓性を有する高分子材料、例えば、ポリエーテルスルホン(PES)やポリイミド、ポリカーボネート(PC)、ポリエチレンテレフタレート(PET)に例示される高分子材料を例示することができる。尚、支持体や基板の表面に各種のコーティングが施されていてもよい。支持体と基板の構成材料は、同じであってもよいし異なっていてもよい。可撓性を有するプラスチック材料から成る支持体及び基板を用いれば、可撓性を有する表示装置を構成することができる。 As a constituent material of a support or a substrate described later, high strain point glass, soda glass (Na 2 O · CaO · SiO 2 ), borosilicate glass (Na 2 O · B 2 O 3 · SiO 2 ), forsterite (2MgO・ In addition to glass materials such as SiO 2 ) and lead glass (Na 2 O · PbO · SiO 2 ), flexible polymer materials such as polyethersulfone (PES), polyimide, polycarbonate (PC), polyethylene A polymer material exemplified by terephthalate (PET) can be exemplified. Various coatings may be applied to the surface of the support or the substrate. The constituent materials of the support and the substrate may be the same or different. When a support body and a substrate made of a plastic material having flexibility are used, a display device having flexibility can be configured.

1つのトランジスタの有する2つのソース/ドレイン領域において、「一方のソース/ドレイン領域」という用語を、電源側に接続されたソース/ドレイン領域といった意味において使用する場合がある。また、トランジスタが導通状態にあるとは、ソース/ドレイン領域間のチャネル形成領域にチャネルが形成されている状態を意味する。係るトランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に電流が流れているか否かは問わない。一方、トランジスタが非導通状態にあるとは、ソース/ドレイン領域間にチャネルが形成されていない状態を意味する。また、ソース/ドレイン領域は、不純物を含有したポリシリコンやアモルファスシリコン等から構成することができる。   In two source / drain regions of one transistor, the term “one source / drain region” may be used to mean a source / drain region connected to the power supply side. In addition, the transistor being in a conductive state means a state in which a channel is formed in a channel formation region between the source / drain regions. It does not matter whether current flows from one source / drain region of the transistor to the other source / drain region. On the other hand, the transistor being in a non-conductive state means a state in which no channel is formed between the source / drain regions. Further, the source / drain regions can be made of polysilicon containing impurities, amorphous silicon, or the like.

以下の説明で用いるタイミングチャートにおいて、各期間を示す横軸の長さ(時間長)は模式的なものであり、各期間の時間長の割合を示すものではない。縦軸においても同様である。また、タイミングチャートにおける波形の形状も模式的なものである。   In the timing chart used in the following description, the length of the horizontal axis (time length) indicating each period is a schematic one and does not indicate the ratio of the time length of each period. The same applies to the vertical axis. The waveform shape in the timing chart is also schematic.

実施例1は、本発明の表示装置、及び、本発明の表示装置の製造方法、並びに、本発明の表示装置の駆動方法に関する。   Example 1 relates to a display device of the present invention, a method for manufacturing the display device of the present invention, and a method for driving the display device of the present invention.

実施例1の表示装置の概念図を図1に示し、表示素子群の等価回路図を図2に示す。実施例1の表示装置は、第1の方向(図においてX方向)にN個、第1の方向とは異なる第2の方向(図においてY方向)にM個、合計N×M個の、2次元マトリクス状に配列され、それぞれが、第1表示素子101、第2表示素子102及び第3表示素子103を含む表示素子群DGを備えている。また、第1の方向に沿って配されたN個の表示素子群DGから成る列毎に設けられ、第1の方向に延びる第1走査線SCL1及び第2走査線SCL2、並びに、第2の方向に沿って配されたM個の表示素子群DGから成る列毎に設けられ、第2の方向に延びる第1データ線DTL1及び第2データ線DTL2を備えている。第1走査線SCL1及び第2走査線SCL2は走査回路101に接続され、第1データ線DTL1及び第2データ線DTL2は信号出力回路102に接続されている。表示装置は、電源部100に接続され、第1の方向に沿って配されたN個の表示素子群DGから成る列毎に設けられ、第1の方向に延びる給電線PS1を更に備えている。 A conceptual diagram of the display device of Example 1 is shown in FIG. 1, and an equivalent circuit diagram of the display element group is shown in FIG. The display device according to the first embodiment includes N pieces in the first direction (X direction in the figure), M pieces in the second direction (Y direction in the figure) different from the first direction, and a total of N × M pieces. Arranged in a two-dimensional matrix, each includes a display element group DG including a first display element 10 1 , a second display element 10 2, and a third display element 10 3 . The first scanning line SCL1 and the second scanning line SCL2, which are provided for each column of N display element groups DG arranged along the first direction and extend in the first direction, and the second A first data line DTL1 and a second data line DTL2 are provided for each column of M display element groups DG arranged along the direction and extend in the second direction. The first scanning line SCL1 and the second scanning line SCL2 are connected to the scanning circuit 101, and the first data line DTL1 and the second data line DTL2 are connected to the signal output circuit 102. The display device further includes a power supply line PS1 connected to the power supply unit 100 and provided for each column including N display element groups DG arranged along the first direction and extending in the first direction. .

尚、図1においては、2×3の表示素子群DGを図示しているが、これは、あくまでも例示に過ぎない。第m行(但し、m=1,2・・・,M)、第n列目(但し、n=1,2・・・,N)に位置する表示素子群DGを、以下、第(n,m)番目の表示素子群DGあるいは表示素子群DG(n,m)と表す。図2には、第(n,m)番目及び第(n+1,m)番目の表示素子群DGの等価回路図を表した。 Although FIG. 1 shows a 2 × 3 display element group DG, this is merely an example. The display element group DG located in the m-th row (where m = 1, 2,..., M) and the n-th column (where n = 1, 2,..., N) is referred to as (n , M) The display element group DG or the display element group DG (n, m) . FIG. 2 shows an equivalent circuit diagram of the (n, m) th and (n + 1, m) th display element groups DG.

図2に示すように、第1表示素子101、第2表示素子102及び第3表示素子103は、それぞれ、駆動回路11及び電流駆動型の発光部ELPを備えている。駆動回路11は、ゲート電極、チャネル形成領域、一方のソース/ドレイン領域及び他方のソース/ドレイン領域を有する書込みトランジスタTRW、並びに、書込みトランジスタTRWの他方のソース/ドレイン領域に接続されたゲート電極、チャネル形成領域、一方のソース/ドレイン領域及び他方のソース/ドレイン領域を有する駆動トランジスタTRDを備えている。尚、更に別のトランジスタを備えている構成であってもよい。 As shown in FIG. 2, each of the first display element 10 1 , the second display element 10 2, and the third display element 10 3 includes a drive circuit 11 and a current drive type light emitting unit ELP. The drive circuit 11 includes a gate electrode, a channel formation region, a write transistor TR W having one source / drain region and the other source / drain region, and a gate connected to the other source / drain region of the write transistor TR W. A drive transistor TR D having an electrode, a channel formation region, one source / drain region and the other source / drain region is provided. In addition, the structure provided with another transistor may be sufficient.

発光部ELPは駆動トランジスタTRDの他方のソース/ドレイン領域に電気的に接続されている。より具体的には、駆動トランジスタTRDの他方のソース/ドレイン領域と発光部ELPの一端(具体的には、アノード電極)とが接続されている。尚、例えば別のトランジスタ等を介して、駆動トランジスタTRDの他方のソース/ドレイン領域と発光部ELPとが接続されている構成であってもよい。 The light emitting section ELP is electrically connected to the other of the source / drain area of the driving transistor TR D. More specifically, the other source / drain region of the drive transistor TR D is connected to one end (specifically, an anode electrode) of the light emitting unit ELP. Incidentally, for example, via another transistor or the like, the other source / drain region of the drive transistor TR D and the light emission unit ELP may be a configuration that is connected.

駆動回路11は、駆動トランジスタTRDの他方のソース/ドレイン領域に接続された一方の電極と、駆動トランジスタTRDのゲート電極に接続された他方の電極とを有する容量部C1を更に備えている。後ほど図4を参照して説明するが、第1表示素子101、第2表示素子102及び第3表示素子103は、駆動回路11と、駆動回路11に接続された発光部ELPとが積層された構造を有する。発光部ELPは有機エレクトロルミネッセンス発光部から成る。発光部ELPの容量を符号CELで表す。 Drive circuit 11, and the other source / drain region connected to one electrode of the driving transistor TR D, and further includes a capacitor C 1 and a second electrode connected to the gate electrode of the driving transistor TR D Yes. As will be described later with reference to FIG. 4, the first display element 10 1 , the second display element 10 2, and the third display element 10 3 include a drive circuit 11 and a light emitting unit ELP connected to the drive circuit 11. It has a laminated structure. The light emitting part ELP is composed of an organic electroluminescence light emitting part. The capacity of the light emitting part ELP is represented by the symbol C EL .

表示素子群DGにあっては、第1表示素子101、第2表示素子102及び第3表示素子103は第1の方向(X方向)に配されている。各表示素子10は所謂副画素を構成し、3つの表示素子10から成る表示素子群DGによって1つの画素を構成する。第1表示素子101は赤色発光副画素、第2表示素子102は緑色発光副画素、第3表示素子103は青色発光副画素を構成する。実施例1の表示装置は、複数の表示素子群DG(例えば、N×M=640×480)を備えている、カラー表示の表示装置である。 In the display element group DG, the first display element 10 1 , the second display element 10 2, and the third display element 10 3 are arranged in the first direction (X direction). Each display element 10 constitutes a so-called sub-pixel, and one pixel is constituted by a display element group DG composed of three display elements 10. The first display element 10 1 red light-emitting sub-pixel, the second display element 10 2 green light-emitting sub-pixel, the third display element 10 3 constituting a blue light-emitting sub-pixel. The display device of the first embodiment is a color display device including a plurality of display element groups DG (for example, N × M = 640 × 480).

第(n,m)番目の表示素子群DGにあっては、第1表示素子101及び第2表示素子102の書込みトランジスタTRWの一方のソース/ドレイン領域は、第n番目の第1データ線DTL1nに接続されており、第3表示素子103の書込みトランジスタTRWの一方のソース/ドレイン領域は、第n番目の第2データ線DTL2nに接続されている。第1表示素子101の書込みトランジスタTRWのゲート電極は、第m番目の第1走査線SCL1mに接続されており、第2表示素子102の書込みトランジスタTRWのゲート電極は、第m番目の第2走査線SCL2mに接続されている。第3表示素子103の書込みトランジスタTRWのゲート電極は、第m番目の第1走査線SCL1m及び第2走査線SCL2mのいずれか一方(実施例1にあっては、第2走査線SCL2m)に接続されている。第1表示素子101、第2表示素子102及び第3表示素子103の駆動トランジスタTRDの一方のソース/ドレイン領域は、第m番目の給電線PS1mに接続されている。 In the (n, m) th display element group DG, one source / drain region of the first display element 10 1 and the second display element 10 2 of the write transistor TR W is the n-th first It is connected to the data line DTL1 n, one source / drain region of the third display element 10 3 of the write transistor TR W is connected to the n-th second data line DTL2 n. The gate electrode of the first display element 10 1 of the write transistor TR W is connected to the m-th first scan line of SCL1 m, the gate electrode of the second display element 10 2 of the write transistor TR W is the m It is connected to th second scan line SCL2 m. The gate electrode of the write transistor TR W of the third display element 10 3 is either the m-th first scanning line SCL1 m or the second scanning line SCL2 m (in the first embodiment, the second scanning line). SCL2 m ). One source / drain region of the drive transistor TR D of the first display element 10 1 , the second display element 10 2, and the third display element 10 3 is connected to the mth feeder line PS1 m .

発光部ELPの他端(具体的には、カソード電極)は、第2の給電線PS2に接続されている。第2の給電線PS2は、全ての表示素子10において共通である。尚、図1においては、給電線PS2の図示を省略した。   The other end of the light emitting unit ELP (specifically, the cathode electrode) is connected to the second power supply line PS2. The second power supply line PS2 is common to all the display elements 10. In FIG. 1, the illustration of the feeder line PS2 is omitted.

発光部ELPのカソード電極には、第2の給電線PS2から、後述する所定の電圧VCatが印加される。また、発光部ELPの発光に必要とされる閾値電圧を後述するVth-ELとする。即ち、発光部ELPのアノード電極とカソード電極との間にVth-EL以上の電圧が印加されると、発光部ELPは発光する。 A predetermined voltage V Cat described later is applied from the second feeder line PS2 to the cathode electrode of the light emitting unit ELP. Further, a threshold voltage required for light emission of the light emitting unit ELP is set to V th-EL described later. That is, when a voltage equal to or higher than V th-EL is applied between the anode electrode and the cathode electrode of the light emitting unit ELP, the light emitting unit ELP emits light.

発光部ELPは、例えば、アノード電極、正孔輸送層、発光層、電子輸送層、及び、カソード電極等から成る周知の構成や構造を有する。電源部100、走査回路101、信号出力回路102、第1走査線SCL1、第2走査線SCL2、第1データ線DTL1、第2データ線DTL2、給電線PS1、及び、第2の給電線PS2の構成や構造は、周知の構成や構造とすることができる。   The light emitting unit ELP has a known configuration and structure including, for example, an anode electrode, a hole transport layer, a light emitting layer, an electron transport layer, and a cathode electrode. The power supply unit 100, the scanning circuit 101, the signal output circuit 102, the first scanning line SCL1, the second scanning line SCL2, the first data line DTL1, the second data line DTL2, the feed line PS1, and the second feed line PS2. The configuration or structure can be a known configuration or structure.

ここで、駆動トランジスタTRDは、表示素子10の発光状態においては、飽和領域で動作するように電圧設定されており、以下の式(1)に従ってドレイン電流Idsを流すように駆動される。表示素子10の発光状態においては、駆動トランジスタTRDの一方のソース/ドレイン領域はドレイン領域として働き、他方のソース/ドレイン領域はソース領域として働く。以下の説明において、駆動トランジスタTRDの一方のソース/ドレイン領域を単にドレイン領域と呼び、他方のソース/ドレイン領域を単にソース領域と呼ぶ場合がある。尚、
μ :実効的な移動度
L :チャネル長
W :チャネル幅
gs:ゲート電極とソース領域との間の電位差
th:閾値電圧
ox:(ゲート絶縁層の比誘電率)×(真空の誘電率)/(ゲート絶縁層の厚さ)
k≡(1/2)・(W/L)・Cox
とする。
Here, in the light emitting state of the display element 10, the driving transistor TR D is set to a voltage so as to operate in the saturation region, and is driven so that the drain current I ds flows according to the following formula (1). In the light emission state of the display device 10, one source / drain region of the driving transistor TR D works as a drain region, the other source / drain region acts as a source region. In the following description, one source / drain region of the drive transistor TR D may be simply referred to as a drain region, and the other source / drain region may be simply referred to as a source region. still,
μ: effective mobility L: channel length W: channel width V gs : potential difference between gate electrode and source region V th : threshold voltage C ox : (relative permittivity of gate insulating layer) x (vacuum dielectric) Rate) / (thickness of gate insulating layer)
k≡ (1/2) ・ (W / L) ・ C ox
And

ds=k・μ・(Vgs−Vth2 (1) I ds = k · μ · (V gs −V th ) 2 (1)

このドレイン電流Idsが発光部ELPを流れることで、表示素子10の発光部ELPが発光する。更には、このドレイン電流Idsの値の大小によって、表示素子10の発光部ELPにおける発光状態(輝度)が制御される。 When the drain current I ds flows through the light emitting unit ELP, the light emitting unit ELP of the display element 10 emits light. Furthermore, the light emission state (luminance) in the light emitting portion ELP of the display element 10 is controlled by the magnitude of the drain current I ds .

書込みトランジスタTRWの一方のソース/ドレイン領域には、第1データ線DTL1や第2データ線DTL2から、信号出力回路102の動作に基づいて所定の電圧が印加される。具体的には、信号出力回路102から、発光部ELPにおける輝度を制御するための映像信号(駆動信号、輝度信号)VSigや、後述する基準電圧VOfsが供給される。書込みトランジスタTRWの導通状態/非導通状態は、書込みトランジスタTRWのゲート電極に接続された第1走査線SCL1や第2走査線SCL2からの走査信号、具体的には、走査回路101からの走査信号によって制御される。 A predetermined voltage is applied to one source / drain region of the write transistor TR W from the first data line DTL1 or the second data line DTL2 based on the operation of the signal output circuit 102. Specifically, a video signal (drive signal, luminance signal) V Sig for controlling luminance in the light emitting unit ELP and a reference voltage V Ofs described later are supplied from the signal output circuit 102. Conductive state / nonconductive state of the writing transistor TR W, the write transistor TR W scanning signal from the first scan line SCL1 and second scan lines SCL2 connected to the gate electrode of, specifically, from the scanning circuit 101 Controlled by a scanning signal.

図3は、図2に対応する図であって、後述する支持体20上に設けられた表示素子10を構成する書込みトランジスタTRW及び駆動トランジスタTRDを含む駆動回路11のレイアウトの模式的な平面図である。図4は、表示装置を図3においてA−Aで示す線で切断したときの模式的な一部断面図である。尚、図3にあっては、図4に示すゲート絶縁層32、配線39(第2の給電線PS2に対応する)、層間絶縁層40、コンタクトホール55、更には、層間絶縁層40上の各種構成要素の図示を省略した。 FIG. 3 is a diagram corresponding to FIG. 2, and is a schematic diagram of the layout of the drive circuit 11 including the write transistor TR W and the drive transistor TR D constituting the display element 10 provided on the support 20 described later. It is a top view. FIG. 4 is a schematic partial cross-sectional view of the display device taken along the line AA in FIG. 3, the gate insulating layer 32, the wiring 39 (corresponding to the second power supply line PS2), the interlayer insulating layer 40, the contact hole 55, and the interlayer insulating layer 40 shown in FIG. Illustration of various components was omitted.

図3に示すように、各表示素子群DGにあっては、−X方向側に第1表示素子101、中央に第2表示素子102、+X方向側に第3表示素子103が配されている。そして、第1表示素子101、第2表示素子102及び第3表示素子103に対して、第1走査線SCL1は+Y方向側に配され、第2走査線SCL2は−Y方向側に配されている。換言すれば、第1走査線SCL1及び第2走査線SCL2の間に表示素子群DGが配置されている。第1データ線DTL1は第1表示素子101と第2表示素子102との間に配されており、第2データ線DTL2は第2表示素子102と第3表示素子103との間に配されている。表示素子群DGにおける第1表示素子101、第2表示素子102及び第3表示素子103の配置と、第1表示素子101、第2表示素子102及び第3表示素子103に対する第1走査線SCL1及び第2走査線SCL2、並びに、第1データ線DTL1及び第2データ線DTL2の配置は、表示素子群DGの相互において一定である。 As shown in FIG. 3, in each display element group DG, a first display element 10 1 is arranged on the −X direction side, a second display element 10 2 is arranged in the center, and a third display element 10 3 is arranged on the + X direction side. Has been. The first scanning line SCL1 is arranged on the + Y direction side and the second scanning line SCL2 is on the −Y direction side with respect to the first display element 10 1 , the second display element 10 2, and the third display element 10 3 . It is arranged. In other words, the display element group DG is disposed between the first scanning line SCL1 and the second scanning line SCL2. The first data line DTL1 are arranged between the 2 first display element 10 1 and the second display element 10, the second data line DTL2 between the second display element 10 2 and the third display element 10 3 It is arranged in. For the first display element 10 1, and the arrangement of the second display element 10 2 and the third display element 10 3, the first display device 10 1, the second display element 10 2 and the third display element 10 3 in a display device group DG The arrangement of the first scanning line SCL1, the second scanning line SCL2, and the first data line DTL1 and the second data line DTL2 is constant in the display element group DG.

図4に示すように、駆動回路11を構成するトランジスタTRD,TRW及び容量部C1は支持体20上に形成され、発光部ELPは、例えば、層間絶縁層40を介して、駆動回路11を構成するトランジスタTRD,TRW及び容量部C1の上方に形成されている。また、駆動トランジスタTRDの他方のソース/ドレイン領域は、発光部ELPに備えられたアノード電極に、コンタクトホールを介して接続されている。 As shown in FIG. 4, the transistors TR D and TR W and the capacitor C 1 constituting the drive circuit 11 are formed on the support 20, and the light emitting unit ELP is connected to the drive circuit via the interlayer insulating layer 40, for example. 11 are formed above the transistors TR D and TR W and the capacitor C 1 . The other source / drain region of the driving transistor TR D is connected to an anode electrode provided in the light emitting unit ELP through a contact hole.

より具体的には、駆動トランジスタTRDは、ゲート電極31、ゲート絶縁層32、半導体層33に設けられたソース/ドレイン領域35,35、及び、ソース/ドレイン領域35,35の間の半導体層33の部分が該当するチャネル形成領域34から構成されている。一方、容量部C1は、他方の電極36、ゲート絶縁層32の延在部から構成された誘電体層、及び、一方の電極37から成る。ゲート電極31、ゲート絶縁層32の一部、及び、容量部C1を構成する他方の電極36は、支持体20上に形成されている。尚、図4には図示されていない書込みトランジスタTRWも、上記で説明したと同様に、半導体層、ゲート絶縁層、ゲート電極等から構成されている。 More specifically, the drive transistor TR D includes a gate electrode 31, a gate insulating layer 32, source / drain regions 35 and 35 provided in the semiconductor layer 33, and a semiconductor layer between the source / drain regions 35 and 35. The portion 33 is constituted by the corresponding channel forming region 34. On the other hand, the capacitor portion C 1 includes the other electrode 36, a dielectric layer composed of the extending portion of the gate insulating layer 32, and one electrode 37. The gate electrode 31, a part of the gate insulating layer 32, and the other electrode 36 constituting the capacitor portion C 1 are formed on the support 20. Note that the write transistor TR W not shown in FIG. 4 is also composed of a semiconductor layer, a gate insulating layer, a gate electrode, and the like, as described above.

ゲート電極31、他方の電極36は、図3に示す第1の金属層から構成されている。図4には示されていないが、第1データ線DTL1の一部及び第2データ線DTL2の一部も、図3に示す第1の金属層から構成されている。一方の電極37、後述する配線38(給電線PS1に対応する)は、図3に示す第2の金属層から構成されている。図4には示されていないが、第1データ線DTL1の一部及び第2データ線DTL2の一部は、図3に示す第2の金属層から構成されている。   The gate electrode 31 and the other electrode 36 are composed of the first metal layer shown in FIG. Although not shown in FIG. 4, a part of the first data line DTL1 and a part of the second data line DTL2 are also composed of the first metal layer shown in FIG. One electrode 37 and a later-described wiring 38 (corresponding to the feeder line PS1) are composed of the second metal layer shown in FIG. Although not shown in FIG. 4, a part of the first data line DTL1 and a part of the second data line DTL2 are composed of the second metal layer shown in FIG.

駆動トランジスタTRDの一方のソース/ドレイン領域35は配線38に接続され、他方のソース/ドレイン領域35は一方の電極37に接続されている。駆動トランジスタTRD及び容量部C1等は、層間絶縁層40で覆われており、層間絶縁層40上に、アノード電極51、正孔輸送層、発光層、電子輸送層、及び、カソード電極53から成る発光部ELPが設けられている。尚、図面においては、正孔輸送層、発光層、及び、電子輸送層を1層52で表した。発光部ELPが設けられていない層間絶縁層40の部分の上には、第2層間絶縁層54が設けられ、第2層間絶縁層54及びカソード電極53上には透明な基板21が配置されており、発光層にて発光した光は、基板21を通過して、外部に出射される。尚、一方の電極37とアノード電極51とは、層間絶縁層40に設けられたコンタクトホールによって接続されている。また、カソード電極53は、第2層間絶縁層54、層間絶縁層40に設けられたコンタクトホール56,55を介して、ゲート絶縁層32の延在部上に設けられた配線39(第2の給電線PS2に対応する)に接続されている。 One source / drain region 35 of the driving transistor TR D is connected to the wiring 38, and the other source / drain region 35 is connected to one electrode 37. The drive transistor TR D, the capacitor C 1, and the like are covered with an interlayer insulating layer 40, and an anode electrode 51, a hole transport layer, a light emitting layer, an electron transport layer, and a cathode electrode 53 are formed on the interlayer insulating layer 40. A light emitting unit ELP is provided. In the drawing, the hole transport layer, the light emitting layer, and the electron transport layer are represented by one layer 52. A second interlayer insulating layer 54 is provided on the portion of the interlayer insulating layer 40 where the light emitting part ELP is not provided, and the transparent substrate 21 is disposed on the second interlayer insulating layer 54 and the cathode electrode 53. The light emitted from the light emitting layer passes through the substrate 21 and is emitted to the outside. The one electrode 37 and the anode electrode 51 are connected by a contact hole provided in the interlayer insulating layer 40. In addition, the cathode electrode 53 is connected to the wiring 39 (second wiring) provided on the extended portion of the gate insulating layer 32 through the contact holes 56 and 55 provided in the second interlayer insulating layer 54 and the interlayer insulating layer 40. (Corresponding to the feeder line PS2).

表示素子群DGにあっては、第1表示素子101を構成する駆動トランジスタTRDの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向と、第2表示素子102を構成する駆動トランジスタTRDの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向とは異なる。図3に示すように、第1表示素子101を構成する駆動トランジスタTRDの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、+X方向である。第2表示素子102を構成する駆動トランジスタTRDの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、−X方向である。 In the display device group DG constitutes a direction from one of the source / drain region of the drive transistor TR D that constitute the first display device 10 1 to the other source / drain region, the second display element 10 2 The direction is different from one source / drain region of the driving transistor TR D toward the other source / drain region. As shown in FIG. 3, a direction from one of the source / drain region of the drive transistor TR D that constitute the first display device 10 1 to the other source / drain region is a + X direction. Direction from one of the source / drain region of the drive transistor TR D that constitutes the second display device 10 2 to the other source / drain region is the -X direction.

表示素子群DGにあっては、第1表示素子101を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子102を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、点対称に配されている。より具体的には、表示素子群DGにあっては、第1表示素子101の駆動回路11と第2表示素子102の駆動回路11とは点対称に配されている。 In the display device group DG, the drive transistor TR constituting the one of the source / drain regions and the other of the source / drain region of the drive transistor TR D that constitute the first display device 10 1, the second display element 10 2 One source / drain region and the other source / drain region of D are arranged point-symmetrically. More specifically, in the display device group DG has a first display element 10 1 of the driving circuit 11 and the second display element 10 and second driving circuit 11 are arranged in point symmetry.

また、上述したように、第3表示素子103の書込みトランジスタTRWのゲート電極は第2走査線SCL2に接続されている。図3に示す実施例1の表示装置は、第1の態様の表示装置、より具体的には、第1Aの態様の表示装置である。表示素子群DGにあっては、第3表示素子103を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子102を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、並進対称に配されている。より具体的には、表示素子群DGにあっては、第3表示素子103の駆動回路11と第2表示素子102の駆動回路11とは並進対称に配されている。 As described above, the gate electrode of the third display element 10 3 of the write transistor TR W is connected to the second scan line SCL2. The display device of Example 1 shown in FIG. 3 is the display device of the first aspect, more specifically, the display device of the first A aspect. In the display device group DG, the drive transistor TR constituting the one of the source / drain regions and the other of the source / drain region of the drive transistor TR D that constitutes the third display element 10 3, the second display element 10 2 One source / drain region and the other source / drain region of D are arranged in translational symmetry. More specifically, in the display element group DG, the drive circuit 11 of the third display element 10 3 and the drive circuit 11 of the second display element 10 2 are arranged in translational symmetry.

第1表示素子101と第2表示素子102とで駆動トランジスタTRDの方向は相違するが、第1表示素子101を構成する駆動トランジスタTRDの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群DGの相互において+X方向で一定である。第2表示素子102を構成する駆動トランジスタTRDの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群DGの相互において−X方向で一定である。第3表示素子103を構成する駆動トランジスタTRDの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群DGの相互において−X方向で一定である。実施例1においては、同種の表示素子10における駆動回路11の構成要素の配置は、表示素子群DGの相互において一定である。 The direction of the drive transistor TR D is different between the first display element 10 1 and the second display element 10 2 , but from one source / drain region of the drive transistor TR D constituting the first display element 10 1 to the other source. The direction toward the drain region is constant in the + X direction between the display element groups DG. Direction from one of the source / drain region of the drive transistor TR D that constitutes the second display device 10 2 to the other source / drain region is constant -X direction in the mutual display element group DG. Direction toward the driving transistor TR one of the source / drain regions other source / drain region of the D constituting the third display element 10 3 is constant -X direction in the mutual display element group DG. In the first embodiment, the arrangement of the components of the drive circuit 11 in the same type of display element 10 is constant among the display element groups DG.

従って、図17に示す構成とは異なり、表示素子10を構成する駆動トランジスタTRDの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向の相違によって、同種の表示素子10における駆動回路11の特性に差が生ずるといった現象は、基本的には起こらない。 Therefore, unlike the configuration shown in FIG. 17, the drive circuit in the same kind of display element 10 is different depending on the direction from one source / drain region to the other source / drain region of the drive transistor TR D constituting the display element 10. The phenomenon that a difference occurs in the characteristics of 11 basically does not occur.

実施例1の表示装置の製造方法を、図4、図5、図6及び図7を参照して説明する。支持体20上の全面に、例えばモリブデン(Mo)から成る第1の金属層をスパッタリング法を用いて形成した後、フォトリソグラフィ技術及びエッチング技術に基づき、ゲート電極31,31A、他方の電極36、第1データ線DTL1の一部及び第2データ線DTL2の一部を形成する(図5参照)。ここで、図5において、支持体20上に残された第1の金属層の部分を明確にするために、第1の金属層の部分に斜線を付した。尚、書込みトランジスタTRWのゲート電極を符号31Aで表した。 A method for manufacturing the display device of Example 1 will be described with reference to FIGS. 4, 5, 6, and 7. After a first metal layer made of, for example, molybdenum (Mo) is formed on the entire surface of the support 20 by sputtering, the gate electrodes 31 and 31A, the other electrode 36, A part of the first data line DTL1 and a part of the second data line DTL2 are formed (see FIG. 5). Here, in FIG. 5, in order to clarify the portion of the first metal layer left on the support 20, the portion of the first metal layer is hatched. Note that the gate electrode of the write transistor TR W is denoted by reference numeral 31A.

次いで、全面に、例えば酸化シリコンから成るゲート絶縁層32をPECVD法を用いて形成する。その後、ゲート絶縁層32上に例えばアモルファスシリコンから成る半導体層をPECVD法を用いて形成した後、周知のアニール処理によって半導体層全面をポリシリコン化する。次いで、書込みトランジスタや駆動トランジスタに対応する半導体層の部分に周知の方法により不純物を注入した後、フォトリソグラフィ技術及びエッチング技術に基づき不要な部分の半導体層を除去し、半導体層33,33Aを得ることができる(図6参照)。書込みトランジスタTRWを構成する半導体層を、図6においては符号33Aで表した。尚、図6及び図7においては、半導体層33,33Aと、パターニングされた第1の金属層との位置関係を明確にするために、ゲート絶縁層32の図示を省略し、半導体層33,33Aの輪郭を破線で示した。 Next, a gate insulating layer 32 made of, for example, silicon oxide is formed on the entire surface by PECVD. Thereafter, a semiconductor layer made of, for example, amorphous silicon is formed on the gate insulating layer 32 using PECVD, and then the entire surface of the semiconductor layer is polysiliconized by a known annealing process. Next, after an impurity is implanted into the semiconductor layer corresponding to the writing transistor and the driving transistor by a well-known method, unnecessary portions of the semiconductor layer are removed based on the photolithography technique and the etching technique to obtain semiconductor layers 33 and 33A. (See FIG. 6). The semiconductor layer constituting the write transistor TR W is represented by reference numeral 33A in FIG. 6 and 7, in order to clarify the positional relationship between the semiconductor layers 33 and 33A and the patterned first metal layer, the illustration of the gate insulating layer 32 is omitted, and the semiconductor layers 33 and 33A are omitted. The outline of 33A is indicated by a broken line.

その後、図3に示す接続部(ELPとの接続部は除く)が設けられる領域に対応するゲート絶縁層32(の延在部)の部分をフォトリソグラフィ技術及びエッチング技術に基づき除去し、次いで、全面に、例えばアルミニウム(Al)から成る第2の金属層をスパッタリング法を用いて形成した後、フォトリソグラフィ技術及びエッチング技術に基づき、一方の電極37、給電線PS1、第1走査線SCL1、第2走査線SCL2、残りの第1データ線DTL1の部分及び残りの第2データ線DTL2の部分を形成する(図7参照)。ここで、図7において、支持体20上に残された第2の金属層の部分を明確にするために、第2の金属層の部分に荒い斜線を付した。   Thereafter, a portion of the gate insulating layer 32 (extension portion thereof) corresponding to a region where the connection portion (excluding the connection portion with ELP) shown in FIG. 3 is provided is removed based on the photolithography technique and the etching technique, and then After a second metal layer made of, for example, aluminum (Al) is formed on the entire surface by sputtering, one electrode 37, the feed line PS1, the first scan line SCL1, the first scan line SCL1, the first scan line SCL1, Two scanning lines SCL2, a portion of the remaining first data line DTL1, and a portion of the remaining second data line DTL2 are formed (see FIG. 7). Here, in FIG. 7, in order to clarify the portion of the second metal layer left on the support 20, the portion of the second metal layer is marked with a rough oblique line.

第1データ線DTL1及び第2データ線DTL2はその一部が延在し、書込みトランジスタTRWの一方のソース/ドレイン領域に接続されている。尚、書込みトランジスタTRWの他方のソース/ドレイン領域と他方の電極36とを接続する配線も第2の金属層によって形成されている。給電線PS1はその一部が延在し、駆動トランジスタTRDの一方のソース/ドレイン領域(ドレイン領域、符号Dで表す)に接続されている。一方の電極37は、駆動トランジスタTRDの他方のソース/ドレイン領域(ソース領域、符号Sで表す)に接続されている。以上の工程によって、支持体20上に駆動回路11を構成する書込みトランジスタTRW及び駆動トランジスタTRD、更には、容量部C1を設けることができる。 The first data line DTL1 and second data lines DTL2 extends its part, is connected to one of source / drain regions of the write transistor TR W. Note that the wiring that connects the other source / drain region of the write transistor TR W and the other electrode 36 is also formed of the second metal layer. Feeder line PS1 extends its part, one of the source / drain regions of the driving transistor TR D is connected to (the drain region, represented by the symbol D). One electrode 37 is connected to the other source / drain region (source region, represented by symbol S) of the drive transistor TR D. Through the above steps, the write transistor TR W and the drive transistor TR D that form the drive circuit 11 and the capacitor C 1 can be provided on the support 20.

次いで、駆動回路11を含む支持体20上に、スポット状のレーザビームを照射してX方向に走査することによって、駆動トランジスタTRDのチャネル形成領域と一方のソース/ドレイン領域と他方のソース/ドレイン領域とを構成する半導体層33、及び、書込みトランジスタTRWのチャネル形成領域と一方のソース/ドレイン領域と他方のソース/ドレイン領域とを構成する半導体層33Aのアニール処理を行う(図7参照)。これによって、不純物の注入等の各種工程による半導体層の結晶性の劣化を回復することができる。 Next, the support 20 including the drive circuit 11 is irradiated with a spot-like laser beam and scanned in the X direction, whereby the channel formation region, one source / drain region, and the other source / drain of the drive transistor TR D are scanned. An annealing process is performed on the semiconductor layer 33 constituting the drain region and the semiconductor layer 33A constituting the channel formation region of the write transistor TR W , one source / drain region, and the other source / drain region (see FIG. 7). ). As a result, the crystallinity deterioration of the semiconductor layer due to various processes such as impurity implantation can be recovered.

例えば、第2の金属層から構成された電極や配線等の部分も、レーザの照射によって温度が上昇する。このため、ソース/ドレイン領域に接続された配線等の面積の大小によって、半導体層33,33Aの昇温/降温のパターンは影響を受ける。特に、駆動トランジスタTRDにあっては、ソース領域側に容量部を構成する相対的に面積が大きい電極37が接続される。従って、アニール処理において、電極37側からドレイン領域(D)側に向かってレーザが照射されるのか、あるいは、ドレイン領域(D)側から電極37側レーザが照射されるのかによって、半導体層33の特性に相対的な差を生ずる。 For example, the temperature of an electrode, wiring, or the like composed of the second metal layer also rises due to laser irradiation. For this reason, the pattern of temperature increase / decrease in the semiconductor layers 33 and 33A is affected by the size of the area of the wiring connected to the source / drain region. In particular, in the driving transistor TR D , the electrode 37 having a relatively large area that constitutes the capacitor portion is connected to the source region side. Therefore, in the annealing process, depending on whether the laser is irradiated from the electrode 37 side toward the drain region (D) side or the electrode 37 side laser is irradiated from the drain region (D) side, This produces a relative difference in properties.

しかしながら、同種の表示素子10において、駆動トランジスタTRDの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群DGの相互において一定である。より具体的には、同種の表示素子10における駆動回路11の構成要素の配置は、表示素子群DGの相互において一定である。従って、アニール処理に起因して駆動トランジスタTRDの特性に差を生じ、同種の表示素子10の駆動回路11に特性差が生ずるといった現象は、基本的には起こらない。 However, in the display element 10 of the same type, the direction from one source / drain region of the drive transistor TR D to the other source / drain region is constant in the display element group DG. More specifically, the arrangement of the components of the drive circuit 11 in the same type of display element 10 is constant among the display element groups DG. Therefore, a phenomenon that a difference occurs in the characteristics of the drive transistor TR D due to the annealing process and a difference in characteristics occurs in the drive circuit 11 of the display element 10 of the same type does not basically occur.

その後、例えば酸化シリコンや窒化シリコン等から成る層間絶縁層40をPECVD法を用いて形成した後、コンタクトホール等を、周知の方法により適宜形成する。次いで、周知の方法により成膜及びパターニングを行い、マトリクス状に配列された発光部ELPを形成する。そして、上記工程を経た支持体20と基板21を対向させ周囲を封止した後、例えば外部の回路との結線を行い、表示装置を得ることができる。   Thereafter, an interlayer insulating layer 40 made of, for example, silicon oxide or silicon nitride is formed by PECVD, and then contact holes and the like are appropriately formed by a known method. Next, film formation and patterning are performed by a known method to form light emitting portions ELP arranged in a matrix. And after making the support body 20 and the board | substrate 21 which passed through the said process oppose and sealing a periphery, it connects with an external circuit, for example, and a display apparatus can be obtained.

以上の説明にあっては、第1走査線SCL1及び第2走査線SCL2の間に表示素子群DGが配置され、第3表示素子103の書込みトランジスタTRWのゲート電極は第2走査線SCL2に接続され、更に、第2データ線DTL2が、第2表示素子102と第3表示素子103との間に配されているとした。図3に示す表示素子10の配置関係を、模式的に図8の(A)に示す。 In the above description, the display device group DG between the first scan line SCL1 and second scan lines SCL2 are arranged, the gate electrode of the third display element 10 3 of the write transistor TR W is the second scanning line SCL2 In addition, the second data line DTL2 is arranged between the second display element 10 2 and the third display element 10 3 . The arrangement relationship of the display elements 10 shown in FIG. 3 is schematically shown in FIG.

実施例1においては、第1走査線SCL1等は、種々の配置を取り得る。先ず、図8の(A)に対し、第2データ線DTL2を、第3表示素子103と隣接する表示素子群DGとの間に配した場合の表示素子10の配置関係を、模式的に図8の(B)に示す。この構成の表示装置も、第1Aの態様の表示装置であるが、表示素子群DGにあっては、第3表示素子103を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子102を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、線対称に配されている。表示素子群DGにあっては、第3表示素子103の駆動回路11と第2表示素子102の駆動回路11とは線対称に配されている。 In the first embodiment, the first scanning line SCL1 and the like can take various arrangements. First, with respect to FIG. 8A, the arrangement relationship of the display element 10 when the second data line DTL2 is arranged between the third display element 10 3 and the adjacent display element group DG is schematically shown. This is shown in FIG. A display device of this configuration, is a display device of the aspect of the 1A, in the display element group DG, of one of the source / drain regions and the other of the drive transistor TR D that constitutes the third display element 10 3 and source / drain regions, and one of the source / drain regions and the other of the source / drain region of the drive transistor TR D that constitutes the second display element 10 2 is disposed in a line symmetry. In the display device group DG includes a drive circuit 11 of the third display element 10 3 and the second display element 10 and second driving circuit 11 are arranged in line symmetry.

図8の(A)に対し、第3表示素子103の書込みトランジスタTRWのゲート電極を第1走査線SCL1に接続した場合の表示素子10の配置関係を、模式的に図8の(C)に示す。この構成の表示装置は、第1Bの態様の表示装置である。表示素子群DGにあっては、第3表示素子103を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第1表示素子101を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、線対称に配されている。表示素子群DGにあっては、第3表示素子103の駆動回路11と第1表示素子101の駆動回路11とは線対称に配されている。 8 to (A), the arrangement of the display device 10 in the case of connecting the gate electrode of the third display element 10 3 of the write transistor TR W to the first scan line SCL1, and schematically 8 (C ). The display device having this configuration is the display device according to the 1B mode. In the display device group DG, the drive transistor TR constituting the one of the source / drain regions and the other of the source / drain region of the drive transistor TR D that constitutes the third display element 10 3, the first display element 10 1 One source / drain region and the other source / drain region of D are arranged in line symmetry. In the display device group DG includes a drive circuit 11 of the third display element 10 3 and the first display element 10 1 of the driving circuit 11 are arranged in line symmetry.

図8の(C)に対し、第2データ線DTL2を、第3表示素子103と隣接する表示素子群DGとの間に配した場合の表示素子10の配置関係を、模式的に図8の(D)に示す。この構成の表示装置も第1Bの態様の表示装置であるが、表示素子群DGにあっては、第3表示素子103を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第1表示素子101を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、並進対称に配されている。表示素子群DGにあっては、第3表示素子103の駆動回路11と第1表示素子101の駆動回路11とは並進対称に配されている。 8 to (C), the second data line DTL2, the arrangement of the display element 10 when disposed between the display element group DG adjacent to the third display element 10 3, schematically 8 (D). The display device having this configuration is also the display device of the mode 1B. In the display element group DG, one source / drain region and the other source of the driving transistor TR D constituting the third display element 10 3 are included. / drain regions, and one of the source / drain regions and the other of the source / drain region of the drive transistor TR D that constitute the first display element 10 1 is disposed in a translational symmetry. In the display device group DG includes a drive circuit 11 of the third display element 10 3 and the first display element 10 1 of the driving circuit 11 are arranged in translational symmetry.

次いで、図9の(A)乃至(D)を参照して、例えば第2走査線SCL2を第1走査線SCL1側に配した場合の配置関係について説明する。   Next, with reference to (A) to (D) of FIG. 9, for example, an arrangement relationship when the second scanning line SCL2 is arranged on the first scanning line SCL1 side will be described.

図8の(A)において第2走査線SCL2を第1走査線SCL1側に配した場合の配置関係を、模式的に図9の(A)に示す。表示素子群DGにあっては、第1表示素子101を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子102を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、線対称に配されている。表示素子群DGにあっては、第1表示素子101の駆動回路11と第2表示素子102の駆動回路11とは線対称に配されている。後述する図9の(B)乃至(D)においても同様である。この構成の表示装置は、第2の態様の表示装置、より具体的には、第2Aの態様の表示装置である。 FIG. 9A schematically shows an arrangement relationship when the second scanning line SCL2 is arranged on the first scanning line SCL1 side in FIG. In the display device group DG, the drive transistor TR constituting the one of the source / drain regions and the other of the source / drain region of the drive transistor TR D that constitute the first display device 10 1, the second display element 10 2 One source / drain region and the other source / drain region of D are arranged in line symmetry. In the display device group DG has a first display element 10 1 of the driving circuit 11 and the second display element 10 and second driving circuit 11 are arranged in line symmetry. The same applies to (B) to (D) of FIG. 9 described later. The display device having this configuration is the display device of the second aspect, more specifically, the display device of the second A aspect.

第3表示素子103の書込みトランジスタTRWのゲート電極は第2走査線SCL2に接続されており、表示素子群DGにあっては、第3表示素子103を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子102を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、並進対称に配されている。表示素子群DGにあっては、第3表示素子103の駆動回路11と第2表示素子102の駆動回路11とは並進対称に配されている。 The gate electrode of the write transistor TR W of the third display element 10 3 is connected to the second scanning line SCL2, and in the display element group DG, one of the drive transistors TR D constituting the third display element 10 3. and source / drain regions and the other of the source / drain regions of the one of the source / drain regions and the other of the source / drain region of the drive transistor TR D that constitutes the second display element 10 2 is disposed in the translational symmetry Yes. In the display element group DG, the drive circuit 11 of the third display element 10 3 and the drive circuit 11 of the second display element 10 2 are arranged in translational symmetry.

図9の(A)に対し、第2データ線DTL2を、第3表示素子103と隣接する表示素子群DGとの間に配した場合の表示素子10の配置関係を、模式的に図9の(B)に示す。この構成の表示装置も、第2Aの態様の表示装置であるが、表示素子群DGにあっては、第3表示素子103を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子102を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、線対称に配されている。表示素子群DGにあっては、第3表示素子103の駆動回路11と第2表示素子102の駆動回路11とは線対称に配されている。 9 to (A), the second data line DTL2, the arrangement of the display element 10 when disposed between the display element group DG adjacent to the third display element 10 3, schematically 9 (B). A display device of this configuration, is a display device of the aspect of the 2A, in the display element group DG, of one of the source / drain regions and the other of the drive transistor TR D that constitutes the third display element 10 3 and source / drain regions, and one of the source / drain regions and the other of the source / drain region of the drive transistor TR D that constitutes the second display element 10 2 is disposed in a line symmetry. In the display device group DG includes a drive circuit 11 of the third display element 10 3 and the second display element 10 and second driving circuit 11 are arranged in line symmetry.

図9の(A)に対し、第3表示素子103の書込みトランジスタTRWのゲート電極を第1走査線SCL1に接続した場合の表示素子10の配置関係を、模式的に図9の(C)に示す。この構成の表示装置は、第2Bの態様の表示装置である。表示素子群DGにあっては、第3表示素子103を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第1表示素子101を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、線対称に配されている。表示素子群DGにあっては、第3表示素子103の駆動回路11と第1表示素子101の駆動回路11とは線対称に配されている。 9 to (A), the arrangement of the display device 10 in the case of connecting the gate electrode of the third display element 10 3 of the write transistor TR W to the first scan line SCL1, schematically in FIG. 9 (C ). The display device having this configuration is the display device according to the 2B mode. In the display device group DG, the drive transistor TR constituting the one of the source / drain regions and the other of the source / drain region of the drive transistor TR D that constitutes the third display element 10 3, the first display element 10 1 One source / drain region and the other source / drain region of D are arranged in line symmetry. In the display device group DG includes a drive circuit 11 of the third display element 10 3 and the first display element 10 1 of the driving circuit 11 are arranged in line symmetry.

図9の(C)に対し、第2データ線DTL2を、第3表示素子103と隣接する表示素子群DGとの間に配した場合の表示素子10の配置関係を、模式的に図9の(D)に示す。この構成の表示装置も、第2Bの態様の表示装置であるが、表示素子群DGにあっては、第3表示素子103を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第1表示素子101を構成する駆動トランジスタTRDの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、並進対称に配されている。表示素子群DGにあっては、第3表示素子103の駆動回路11と第1表示素子101の駆動回路11とは並進対称に配されている。 9C schematically shows the arrangement relationship of the display elements 10 when the second data line DTL2 is arranged between the third display element 10 3 and the adjacent display element group DG. (D). A display device of this configuration, is a display device of the aspect of the 2B, in the display element group DG, of one of the source / drain regions and the other of the drive transistor TR D that constitutes the third display element 10 3 and source / drain regions, and one of the source / drain regions and the other of the source / drain region of the drive transistor TR D that constitute the first display element 10 1 is disposed in a translational symmetry. In the display device group DG includes a drive circuit 11 of the third display element 10 3 and the first display element 10 1 of the driving circuit 11 are arranged in translational symmetry.

実施例1の表示装置にあっては、表示素子群DGは第1表示素子101、第2表示素子102及び第3表示素子103を含み、第2の方向に沿って配されたM個の表示素子群DG毎に2本のデータ線が配される。従って、表示素子10から成る列毎にデータ線が配される従来の構成に対してデータ線の本数を3分の1削減することができる。 In the display device according to the first embodiment, the display element group DG includes the first display element 10 1 , the second display element 10 2, and the third display element 10 3 , and M arranged along the second direction. Two data lines are arranged for each display element group DG. Therefore, the number of data lines can be reduced by one third compared to the conventional configuration in which data lines are arranged for each column of display elements 10.

次いで、実施例1の表示装置の駆動方法(以下、単に、実施例1の駆動方法と略称する)について説明する。上述したように、表示装置は、N×M個の2次元マトリクス状に配列された画素から構成されている。表示フレームレートをFR(回/秒)とする。第m行目に配列されたN個の画素(3×N個の副画素)のそれぞれを構成する表示素子10が同時に駆動される。換言すれば、第1の方向に沿って配されたN個の表示素子群DGにあっては、その発光/非発光のタイミングは、それらが属する行単位で制御される。表示装置を行単位で線順次走査するときの1行当たりの走査期間、より具体的には、1水平走査期間(所謂1H)は、(1/FR)×(1/M)秒未満である。   Next, a driving method of the display device according to the first embodiment (hereinafter simply referred to as a driving method according to the first embodiment) will be described. As described above, the display device includes N × M pixels arranged in a two-dimensional matrix. The display frame rate is FR (times / second). The display elements 10 constituting each of N pixels (3 × N subpixels) arranged in the m-th row are driven simultaneously. In other words, in the N display element groups DG arranged along the first direction, the light emission / non-light emission timing is controlled in units of rows to which they belong. The scanning period per line when the display device is line-sequentially scanned in units of rows, more specifically, one horizontal scanning period (so-called 1H) is less than (1 / FR) × (1 / M) seconds. .

以下の説明において、電圧あるいは電位の値を以下のとおりとするが、これは、あくまでも説明のための値であり、これらの値に限定されるものではない。   In the following description, the voltage or potential value is as follows. However, this is merely a value for explanation, and is not limited to these values.

Sig :発光部ELPにおける輝度を制御するための映像信号
・・・1ボルト(黒表示)〜8ボルト(白表示)
CC-H :発光部ELPに電流を流すための駆動電圧
・・・20ボルト
CC-L :第2ノード初期化電圧
・・・−10ボルト
Ofs :駆動トランジスタTRDのゲート電極の電位(第1ノードND1の電位)を初期
化するための基準電圧
・・・0ボルト
th :駆動トランジスタTRDの閾値電圧
・・・3ボルト
Cat :発光部ELPのカソード電極に印加される電圧
・・・0ボルト
th-EL:発光部ELPの閾値電圧
・・・3ボルト
V Sig : Video signal for controlling the luminance in the light emitting part ELP: 1 volt (black display) to 8 volt (white display)
V CC-H : Drive voltage for causing current to flow through the light - emitting portion ELP ... 20 volts V CC-L : Second node initialization voltage ... -10 volts V Ofs : Potential of the gate electrode of the drive transistor TR D Reference voltage for initializing (the potential of the first node ND 1 )... 0 volt V th : threshold voltage of the drive transistor TR D ... 3 volt V Cat : applied to the cathode electrode of the light emitting unit ELP Voltage: 0 V V th-EL : Threshold voltage of light emitting part ELP: 3 V

図10は、第(n,m)番目の表示素子群DGを構成する第1表示素子101、第2表示素子102及び第3表示素子103についての等価回路図である。各駆動回路11にあっては、駆動トランジスタTRDのゲート電極には書込みトランジスタTRWの他方のソース/ドレイン領域と容量部C1の他方の電極とが接続されており、駆動トランジスタTRDのゲート電極は第1ノードND1を構成する。駆動トランジスタTRDの他方のソース/ドレイン領域には容量部C1の一方の電極と発光部ELPの一端(具体的には、アノード電極)とが接続されており、駆動トランジスタTRDの他方のソース/ドレイン領域は第2ノードND2を構成する。 FIG. 10 is an equivalent circuit diagram of the first display element 10 1 , the second display element 10 2, and the third display element 10 3 constituting the (n, m) th display element group DG. In the respective drive circuits 11, the driving transistor TR to the gate electrode of the D is connected to the write transistor TR W other source / drain region and the other electrode of the capacitor C 1 of the driving transistor TR D The gate electrode constitutes the first node ND 1 . The other source / drain region of the driving transistor TR D is connected to one electrode of the capacitor C 1 and one end (specifically, an anode electrode) of the light emitting unit ELP, and the other source / drain region of the driving transistor TR D is connected to the other source / drain region. source / drain regions constitute a second node ND 2.

先ず、第(n,m)番目の表示素子群DGについて、書込み処理の概要を説明する。駆動方法全般における動作については、後ほど、図12等を参照して詳しく説明する。   First, the outline of the writing process for the (n, m) th display element group DG will be described. The operation in the overall driving method will be described in detail later with reference to FIG.

図11に、実施例1の駆動方法における各種タイミングの模式図を示す。第1表示素子101及び第2表示素子102は共に第1データ線DTL1nに接続されているので、第1表示素子101と第2表示素子102には、それぞれ、期間を異にして所定の映像信号VSigを第1データ線DTL1nから印加する必要がある。このため、第1データ線DTL1nには、1水平走査期間内に、基準電圧VOfs、第1表示素子101に対応する映像信号(第1映像信号)、及び、第2表示素子102に対応する映像信号(第2映像信号)を、順次、印加する。一方、第2データ線DTL2nには、1水平走査期間内に、基準電圧VOfs、第3表示素子103に対応する映像信号(第3映像信号)を、順次、印加する。尚、第2映像信号が印加される期間と、第3映像信号とが印加される期間とは同期している。第1データ線DTL1nに第2映像信号を印加する間、第2データ線DTL2nには基準電圧VOfsを引き続き印加する。 FIG. 11 is a schematic diagram of various timings in the driving method of the first embodiment. Since the first display element 10 1 and the second display element 10 2 are both connected to the first data line DTL1 n, the first display element 10 1 and the second display element 10 2, respectively, and different from the period Therefore, it is necessary to apply a predetermined video signal V Sig from the first data line DTL1 n . Therefore, the first data line DTL1 n, 1 during the horizontal scanning period, the reference voltage V Ofs, the video signal corresponding to the first display element 10 1 (first video signal), and the second display element 10 2 A video signal (second video signal) corresponding to is sequentially applied. On the other hand, the reference voltage V Ofs and the video signal corresponding to the third display element 10 3 (third video signal) are sequentially applied to the second data line DTL2 n within one horizontal scanning period. Note that the period in which the second video signal is applied is synchronized with the period in which the third video signal is applied. While applying the second video signal to the first data line DTL1 n, subsequently applying a reference voltage V Ofs to the second data line DTL2 n.

第(n,m)番目の表示素子群DGに対応する第1映像信号、第2映像信号、第3映像信号を、それぞれ、映像信号VSig_[m,1]、映像信号VSig_[m,2]、映像信号VSig_[m,3]と表す。互いに期間が重複しない第1走査信号と第2走査信号を、それぞれ、第1走査線SCL1mと第2走査線SCL2mに印加する。具体的には、図11に示す[期間−TP(2)6]において、第1走査線SCL1mに第1走査信号を印加してハイレベルとし、[期間−TP(2)7]において、第2走査線SCL2mに第2走査信号を印加してハイレベルとする。[期間−TP(2)6]にあっては、第1データ線DTL1nの電位は映像信号VSig_[m,1]である。[期間−TP(2)7]にあっては、第1データ線DTL1nの電位は映像信号VSig_[m,2]であり、第2データ線DTL2nの電位は映像信号VSig_[m,3]である。 The first video signal, the second video signal, and the third video signal corresponding to the (n, m) th display element group DG are respectively converted into a video signal V Sig_ [m, 1] and a video signal V Sig_ [m, 2] is represented as a video signal V Sig_ [m, 3] . A first scanning signal and a second scanning signal whose periods do not overlap each other are applied to the first scanning line SCL1 m and the second scanning line SCL2 m , respectively. Specifically, in [Period-TP (2) 6 ] shown in FIG. 11, the first scanning signal is applied to the first scanning line SCL1 m to be high level, and in [Period-TP (2) 7 ], the second scanning line SCL2 m by applying a second scan signal to the high level. In [Period -TP (2) 6 ], the potential of the first data line DTL1 n is the video signal V Sig — [m, 1] . In [Period -TP (2) 7 ], the potential of the first data line DTL1 n is the video signal V Sig_ [m, 2] , and the potential of the second data line DTL2 n is the video signal V Sig_ [m. , 3] .

第1表示素子101にあっては、第1走査信号に基づいて[期間−TP(2)6]において書込みトランジスタTRWを導通状態として、第1データ線DTL1nから映像信号VSig_[m,1]を駆動トランジスタTRDのゲート電極に印加する。第2表示素子102にあっては、第2走査信号に基づいて[期間−TP(2)7]において書込みトランジスタTRWを導通状態として、第1データ線DTL1nから映像信号VSig_[m,1]を駆動トランジスタTRDのゲート電極に印加する。第3表示素子103にあっては、駆動トランジスタTRDのゲート電極が第2走査線SCL2mに接続されているので、第2走査信号に基づいて[期間−TP(2)7]において書込みトランジスタTRWを導通状態として、第2データ線DTL2nから映像信号VSig_[m,3]を駆動トランジスタTRDのゲート電極に印加する。これにより、書込み処理が完了する。 In the first display device 10 1, the conducting state the write transistor TR W in based on the first scan signal [Period -TP (2) 6], the video signal V Sig_ from the first data line DTL1 n [m , 1] is applied to the gate electrode of the driving transistor TR D. In the second display element 10 2, the write transistor TR W is made conductive in on the basis of the second scan signal [Period -TP (2) 7], the video signal V Sig_ from the first data line DTL1 n [m , 1] is applied to the gate electrode of the driving transistor TR D. In the third display element 10 3, the gate electrode of the driving transistor TR D is connected to the second scan line SCL2 m, writing in based on the second scanning signal [Period -TP (2) 7] the transistor TR W is made conductive, is applied from the second data line DTL2 n video signal V Sig_ [m, 3] to the gate electrode of the driving transistor TR D. Thereby, the writing process is completed.

第(n,m)番目の表示素子群DGについて、書込み処理の概要を説明した。実施例1の駆動方法にあっては、書込み処理の前に種々の処理を行う。第(n,m)番目の表示素子群DGを構成する各表示素子10の動作は、書込み処理を行う期間が相違する他、基本的には、同様な動作である。以下、基本的には、第(n,m)番目の表示素子群DGを構成する第3表示素子103に注目して、その動作を詳細に説明する。 The outline of the writing process has been described for the (n, m) th display element group DG. In the driving method of the first embodiment, various processes are performed before the writing process. The operations of the display elements 10 constituting the (n, m) th display element group DG are basically the same operations except that the period for performing the writing process is different. Hereinafter, basically, the (n, m) Notice the third display element 10 3 constituting th display element group DG, the operation thereof will be described in detail.

図12は、第(n,m)番目の表示画素群DGにおける第3表示素子103の動作を説明するためのタイミングチャートの模式図である。図13の(A)乃至(F)は、第3表示素子103の駆動回路11を構成する各トランジスタの導通状態/非導通状態等を模式的に示す図である。図14の(A)乃至(F)は、図13の(F)に引き続き、第3表示素子103の駆動回路11を構成する各トランジスタの導通状態/非導通状態等を模式的に示す図である。 Figure 12 is a schematic diagram of a timing chart for explaining the (n, m) th third operation of the display device 10 3 in the display pixel group DG. FIGS. 13A to 13F are diagrams schematically showing the conductive state / non-conductive state of each of the transistors constituting the drive circuit 11 of the third display element 10 3 . (A) to (F) is 14, subsequent to (F) in FIG. 13, schematically shows a conductive state / nonconductive state of the transistor constituting the driving circuit 11 of the third display element 10 3 It is.

[期間−TP(2)-1](図12、図13の(A)参照)
この[期間−TP(2)-1]は、例えば、前の表示フレームにおける動作であり、前回の各種の処理完了後に第(n,m)番目の表示素子群DGが発光状態にある期間である。即ち、第(n,m)番目の表示素子群DGを構成する第3表示素子103における発光部ELPには、後述する式(5’)に基づくドレイン電流I’dsが流れており、第(n,m)番目の表示素子群DGを構成する第3表示素子103の輝度は、係るドレイン電流I’dsに対応した値である。ここで、書込みトランジスタTRWは非導通状態であり、駆動トランジスタTRDは導通状態である。第(n,m)番目の表示素子群DGの発光状態は、第(m+m’)行目に配列された表示素子群DGの水平走査期間の開始直前まで継続される。
[Period -TP (2) −1 ] (see FIGS. 12 and 13A)
This [period-TP (2) −1 ] is, for example, an operation in the previous display frame, and is a period in which the (n, m) th display element group DG is in a light emitting state after the completion of various previous processes. is there. That is, the drain current I ′ ds based on the formula (5 ′) described later flows through the light emitting portion ELP in the third display element 10 3 constituting the (n, m) th display element group DG. The luminance of the third display element 10 3 constituting the (n, m) th display element group DG is a value corresponding to the drain current I ′ ds . Here, the write transistor TR W is in a non-conductive state, and the drive transistor TR D is in a conductive state. The light emission state of the (n, m) th display element group DG is continued until just before the start of the horizontal scanning period of the display element group DG arranged in the (m + m ′) th row.

上述したように、各水平走査期間に対応して、第1データ線DTL1n、第2データ線DTL2nには、基準電圧VOfsと映像信号VSigを印加する。しかしながら、書込みトランジスタTRWは非導通状態であるので、[期間−TP(2)-1]において第2データ線DTL2nの電位(電圧)が変化しても、第1ノードND1と第2ノードND2の電位は変化しない(実際には、寄生容量等の静電結合による電位変化が生じ得るが、通常、これらは無視することができる)。後述する[期間−TP(2)0]においても同様である。 As described above, the reference voltage V Ofs and the video signal V Sig are applied to the first data line DTL1 n and the second data line DTL2 n corresponding to each horizontal scanning period. However, since the write transistor TR W is in a non-conducting state, even if the potential (voltage) of the second data line DTL2 n changes in [period -TP (2) −1 ], the first node ND 1 and the second node The potential of the node ND 2 does not change (actually, a potential change due to electrostatic coupling such as parasitic capacitance may occur, but these can usually be ignored). The same applies to [period-TP (2) 0 ] described later.

図12に示す[期間−TP(2)0]〜[期間−TP(2)5]は、前回の各種の処理完了後の発光状態が終了した後から、次の書込み処理が行われる直前までの動作期間である。[期間−TP(2)0]〜[期間−TP(2)5]において、第(n,m)番目の表示素子群DGは原則として非発光状態にある。図12に示すように、[期間−TP(2)5]、[期間−TP(2)6]及び[期間−TP(2)7]は第m番目の水平走査期間Hmに包含される。 [Period-TP (2) 0 ] to [Period-TP (2) 5 ] shown in FIG. 12 are from the end of the light emission state after completion of the previous various processes to immediately before the next writing process is performed. Is the operation period. In [Period -TP (2) 0 ] to [Period -TP (2) 5 ], the (n, m) th display element group DG is in a non-light emitting state in principle. As shown in FIG. 12, [Period-TP (2) 5 ], [Period-TP (2) 6 ] and [Period-TP (2) 7 ] are included in the m-th horizontal scanning period H m. .

実施例1の駆動方法においては、第1走査信号及び第2走査信号に先行して第3走査信号を第1走査線SCL1及び第2走査線SCL2に印加して第1表示素子101、第2表示素子102及び第3表示素子103の書込みトランジスタTRWを導通状態として、第1表示素子101及び第2表示素子102にあっては、第1データ線DTL1nから基準電圧VOfsを駆動トランジスタTRDのゲート電極に印加し、第3表示素子103にあっては、第2データ線DTL2nから基準電圧VOfsを駆動トランジスタTRDのゲート電極に印加し、給電線PS1から第1表示素子101、第2表示素子102及び第3表示素子103の駆動トランジスタTRDの一方のソース/ドレイン領域に所定の駆動電圧VCC-Hを印加し、以て、第1表示素子101、第2表示素子102及び第3表示素子103の駆動トランジスタTRDの他方のソース/ドレイン領域の電位を基準電圧VOfsから駆動トランジスタTRDの閾値電圧Vthを減じた電位に向かって変化させる閾値電圧キャンセル処理を行う。 In the driving method of the first embodiment, the third scanning signal is applied to the first scanning line SCL1 and the second scanning line SCL2 prior to the first scanning signal and the second scanning signal, and the first display element 10 1 , In the first display element 10 1 and the second display element 10 2 , the reference voltage V is applied from the first data line DTL1 n by setting the write transistor TR W of the second display element 10 2 and the third display element 10 3 to the conductive state. the Ofs is applied to the gate electrode of the driving transistor TR D, in the third display element 10 3, the reference voltage V Ofs from the second data line DTL2 n is applied to the gate electrode of the driving transistor TR D, the feeder line PS1 A predetermined driving voltage V CC-H is applied to one source / drain region of the driving transistor TR D of the first display element 10 1 , the second display element 10 2, and the third display element 10 3 , thereby 1 display element 10 1, the first Threshold changing towards the potential obtained by subtracting the threshold voltage V th of the display device 10 2 and the third display element 10 3 of the driving transistor TR D of the other source / drain region potential reference voltage V Ofs from the driving transistor TR D in Performs voltage cancellation processing.

実施例1においては、閾値電圧キャンセル処理を複数の水平走査期間、より具体的には、第(m−1)番目の水平走査期間Hm-1と第m番目の水平走査期間Hmにおいて行うとして説明するが、これに限定するものではない。 In the first embodiment, the threshold voltage canceling process is performed in a plurality of horizontal scanning periods, more specifically, in the (m−1) th horizontal scanning period H m−1 and the mth horizontal scanning period H m . However, the present invention is not limited to this.

図11において、第1データ線DTL1nと第2データ線DTL2nの電位が共に基準電圧VOfsである期間を初期化期間と呼ぶ。[期間−TP(2)1]は、第(m−2)番目の水平走査期間Hm-2における初期化期間に一致し、[期間−TP(2)3]は、第(m−1)番目の水平走査期間Hm-1における初期化期間に一致し、[期間−TP(2)5]は、第m番目の水平走査期間Hmにおける初期化期間に一致するとする。実施例1においては、上述した各期間に、第3走査信号を第1走査線SCL1m及び第2走査線SCL2mに印加する。 In FIG. 11, a period in which the potentials of the first data line DTL1 n and the second data line DTL2 n are both the reference voltage V Ofs is referred to as an initialization period. [Period-TP (2) 1 ] coincides with the initialization period in the (m−2) th horizontal scanning period H m−2 , and [Period−TP (2) 3 ] corresponds to (m−1). ) th match in the initialization period in the horizontal scanning period H m-1, [period -TP (2) 5] is a match in the initialization period in the m-th horizontal scanning period H m. In the first embodiment, the third scanning signal is applied to the first scanning line SCL1 m and the second scanning line SCL2 m in each period described above.

引き続き、図12等を参照して、[期間−TP(2)0]〜[期間−TP(2)8]の各期間の動作について説明する。 Next, with reference to FIG. 12 and the like, operations in each period of [Period-TP (2) 0 ] to [Period-TP (2) 8 ] will be described.

[期間−TP(2)0](図12、図13の(B)参照)
この[期間−TP(2)0]は、例えば、前の表示フレームから現表示フレームにおける動作である。即ち、この[期間−TP(2)0]は、前の表示フレームにおける第(m+m’)番目の水平走査期間Hm+m'の始期から、現表示フレームにおける第(m−3)番目の水平走査期間までの期間である。そして、この[期間−TP(2)0]において、第(n,m)番目の表示素子群DGは、原則として非発光状態にある。[期間−TP(2)0]の始期において、電源部100から給電線PS1mに供給する電圧を駆動電圧VCC-Hから第2ノード初期化電圧VCC-Lに切り替える。その結果、第2ノードND2の電位はVCC-Lまで低下し、発光部ELPのアノード電極とカソード電極との間に逆方向電圧が印加され、発光部ELPは非発光状態となる。また、第2ノードND2の電位低下に倣うように、浮遊状態の第1ノードND1(駆動トランジスタTRDのゲート電極)の電位も低下する。
[Period -TP (2) 0 ] (see FIGS. 12 and 13B)
This [period-TP (2) 0 ] is, for example, an operation from the previous display frame to the current display frame. That is, this [period-TP (2) 0 ] is the (m−3) th in the current display frame from the beginning of the (m + m ′) th horizontal scanning period H m + m ′ in the previous display frame. This is the period up to the horizontal scanning period. In this [period-TP (2) 0 ], the (n, m) th display element group DG is in a non-light emitting state in principle. At the beginning of [Period-TP (2) 0 ], the voltage supplied from the power supply unit 100 to the power supply line PS1 m is switched from the drive voltage V CC-H to the second node initialization voltage V CC-L . As a result, the potential of the second node ND 2 drops to V CC-L , a reverse voltage is applied between the anode electrode and the cathode electrode of the light emitting unit ELP, and the light emitting unit ELP enters a non-light emitting state. In addition, the potential of the floating first node ND 1 (the gate electrode of the drive transistor TR D ) is also lowered so as to follow the potential drop of the second node ND 2 .

[期間−TP(2)1](図12、図13の(C)参照)
そして、現表示フレームにおける第(m−2)番目の水平走査期間Hm-2が開始する。
[Period -TP (2) 1 ] (see FIGS. 12 and 13C)
Then, the (m−2) th horizontal scanning period H m−2 in the current display frame starts.

この[期間−TP(2)1]において、第3走査信号を第1走査線SCL1m及び第2走査線SCL2mに印加して、第1表示素子101、第2表示素子102及び第3表示素子103の書込みトランジスタTRWを導通状態とする。信号出力回路102から第1データ線DTL1n及び第2データ線DTL2nに印加する電圧は基準電圧VOfsである。(初期化期間)。その結果、第1ノードND1の電位は、VOfs(0ボルト)となる。電源部100の動作に基づき、給電線PS1mから第2ノード初期化電圧VCC-Lを第2ノードND2に印加しているので、第2ノードND2の電位はVCC-L(−10ボルト)を保持する。 In this [Period-TP (2) 1 ], the third scanning signal is applied to the first scanning line SCL1 m and the second scanning line SCL2 m , and the first display element 10 1 , the second display element 10 2, 3 The writing transistor TR W of the display element 10 3 is brought into a conducting state. The voltage applied from the signal output circuit 102 to the first data line DTL1 n and the second data line DTL2 n is the reference voltage V Ofs . (Initialization period). As a result, the potential of the first node ND 1 becomes V Ofs (0 volts). Since the second node initialization voltage V CC-L is applied to the second node ND 2 from the power supply line PS1 m based on the operation of the power supply unit 100, the potential of the second node ND 2 is V CC-L (− 10 volts).

第1ノードND1と第2ノードND2との間の電位差は10ボルトであり、駆動トランジスタTRDの閾値電圧Vthは3ボルトであるので、駆動トランジスタTRDは導通状態である。尚、第2ノードND2と発光部ELPに備えられたカソード電極との間の電位差は−10ボルトであり、発光部ELPの閾値電圧Vth-ELを超えない。これにより、第1ノードND1の電位及び第2ノードND2の電位を初期化する前処理が完了する。 The first node ND 1 and the potential difference between the second node ND 2 is 10 volts, the threshold voltage V th of the driving transistor TR D because it is 3 volts, the driving transistor TR D is conductive. The potential difference between the second node ND 2 and the cathode electrode provided in the light emitting unit ELP is −10 volts, and does not exceed the threshold voltage V th−EL of the light emitting unit ELP. Thereby, the preprocessing for initializing the potential of the first node ND 1 and the potential of the second node ND 2 is completed.

[期間−TP(2)2](図12、図13の(D)参照)
この[期間−TP(2)2]においては第3走査信号が印加されないので、第1表示素子101、第2表示素子102及び第3表示素子103の書込みトランジスタTRWは非導通状態となる。第1ノードND1及び第2ノードND2の電位は、基本的には従前の状態を維持する。
[Period -TP (2) 2 ] (see FIGS. 12 and 13D)
In this [period-TP (2) 2 ], since the third scanning signal is not applied, the writing transistors TR W of the first display element 10 1 , the second display element 10 2, and the third display element 10 3 are in a non-conductive state. It becomes. The potentials of the first node ND 1 and the second node ND 2 basically maintain the previous state.

[期間−TP(2)3](図12、図13の(E)及び(F)参照)
この[期間−TP(2)3]において、第1回目の閾値電圧キャンセル処理を行う。2回目の第3走査信号の印加によって、第1表示素子101、第2表示素子102及び第3表示素子103の書込みトランジスタTRWを導通状態とする。信号出力回路102から第1データ線DTL1n及び第2データ線DTL2nに印加する電圧は基準電圧VOfsである。第1ノードND1の電位は、VOfs(0ボルト)である。
[Period -TP (2) 3 ] (see FIGS. 12 and 13 (E) and (F))
In this [period-TP (2) 3 ], the first threshold voltage canceling process is performed. By applying the third scanning signal for the second time, the write transistors TR W of the first display element 10 1 , the second display element 10 2, and the third display element 10 3 are turned on. The voltage applied from the signal output circuit 102 to the first data line DTL1 n and the second data line DTL2 n is the reference voltage V Ofs . The potential of the first node ND 1 is V Ofs (0 volts).

次いで、電源部100から給電線PS1mに供給される電圧を、電圧VCC-Lから駆動電圧VCC-Hに切り替える。その結果、第1ノードND1の電位は変化しないが(VOfs=0ボルトを維持)、基準電圧VOfsから駆動トランジスタTRDの閾値電圧Vthを減じた電位に向かって、第2ノードND2の電位は変化する。即ち、第2ノードND2の電位が上昇する。 Next, the voltage supplied from the power supply unit 100 to the power supply line PS1 m is switched from the voltage V CC-L to the drive voltage V CC-H . As a result, the potential of the first node ND 1 does not change (V Ofs = 0 is maintained), but the second node ND moves toward the potential obtained by subtracting the threshold voltage V th of the drive transistor TR D from the reference voltage V Ofs. The potential of 2 changes. That is, the potential of the second node ND 2 increases.

この[期間−TP(2)3]が充分長ければ、駆動トランジスタTRDのゲート電極と他方のソース/ドレイン領域との間の電位差がVthに達し、駆動トランジスタTRDは非導通状態となる。即ち、第2ノードND2の電位が(VOfs−Vth)に近づき、最終的に(VOfs−Vth)となる。しかしながら、図12に示す例では、[期間−TP(2)3]の長さは、第2ノードND2の電位を充分変化させるには足りない長さであり、[期間−TP(2)3]の終期において、第2ノードND2の電位は、VCC-L<V1<(VOfs−Vth)という関係を満たす或る電位V1に達する。 If this [period-TP (2) 3 ] is sufficiently long, the potential difference between the gate electrode of the driving transistor TR D and the other source / drain region reaches V th , and the driving transistor TR D becomes non-conductive. . That is, the potential of the second node ND 2 approaches (V Ofs -V th), and finally becomes (V Ofs -V th). However, in the example shown in FIG. 12, the length of [Period -TP (2) 3 ] is insufficient to change the potential of the second node ND 2 sufficiently, and [Period -TP (2) 3 ], the potential of the second node ND 2 reaches a certain potential V 1 that satisfies the relationship of V CC-L <V 1 <(V Ofs −V th ).

[期間−TP(2)4](図12、図14の(A)参照)
この[期間−TP(2)4]においては第3走査信号が印加されないので、第1表示素子101、第2表示素子102及び第3表示素子103の書込みトランジスタTRWは非導通状態となる。その結果、第1ノードND1は浮遊状態となる。
[Period -TP (2) 4 ] (see FIGS. 12 and 14A)
In this [period-TP (2) 4 ], since the third scanning signal is not applied, the writing transistors TR W of the first display element 10 1 , the second display element 10 2, and the third display element 10 3 are in the non-conductive state. It becomes. As a result, the first node ND 1 is in a floating state.

電源部100から駆動トランジスタTRDの一方のソース/ドレイン領域に駆動電圧VCC-Hが印加されているので、第2ノードND2の電位は、電位V1から或る電位V2に上昇する。一方、駆動トランジスタTRDのゲート電極は浮遊状態であり、容量部C1が存在するが故に、ブートストラップ動作が駆動トランジスタTRDのゲート電極に生ずる。従って、第1ノードND1の電位は、第2ノードND2の電位変化に倣って上昇する。 Since the drive voltage V CC-H is applied from the power supply unit 100 to one source / drain region of the drive transistor TR D , the potential of the second node ND 2 rises from the potential V 1 to a certain potential V 2 . . On the other hand, since the gate electrode of the driving transistor TR D is in a floating state and the capacitance portion C 1 exists, a bootstrap operation occurs on the gate electrode of the driving transistor TR D. Therefore, the potential of the first node ND 1 rises following the potential change of the second node ND 2 .

次の[期間−TP(2)5]における動作の前提として、[期間−TP(2)5]の始期において、第2ノードND2の電位が(VOfs−Vth)よりも低いことが必要となる。[期間−TP(2)4]の長さは、基本的には、V2<(VOfs-L−Vth)の条件を満たすように決定されている。 As a premise of the operation in the next [period-TP (2) 5 ], the potential of the second node ND 2 is lower than (V Ofs −V th ) at the beginning of [period-TP (2) 5 ]. Necessary. The length of [Period -TP (2) 4 ] is basically determined so as to satisfy the condition of V 2 <(V Ofs−L −V th ).

[期間−TP(2)5](図12、図14の(B)参照)
この[期間−TP(2)3]において、第2回目の閾値電圧キャンセル処理を行う。3回目の第3走査信号の印加によって、第1表示素子101、第2表示素子102及び第3表示素子103の書込みトランジスタTRWを導通状態とする。信号出力回路102から第1データ線DTL1n及び第2データ線DTL2nに印加する電圧は基準電圧VOfsである。第1ノードND1の電位は、ブートストラップ動作によって上昇した電位から、再度VOfs(0ボルト)となる。
[Period -TP (2) 5 ] (see FIGS. 12 and 14B)
In this [period-TP (2) 3 ], the second threshold voltage canceling process is performed. By applying the third scanning signal for the third time, the writing transistors TR W of the first display element 10 1 , the second display element 10 2, and the third display element 10 3 are turned on. The voltage applied from the signal output circuit 102 to the first data line DTL1 n and the second data line DTL2 n is the reference voltage V Ofs . The potential of the first node ND 1 becomes V Ofs (0 volt) again from the potential increased by the bootstrap operation.

ここで、容量部C1の値を値c1とし、発光部ELPの容量CELの値を値cELとする。そして、駆動トランジスタTRDのゲート電極と他方のソース/ドレイン領域との間の寄生容量の値をcgsとする。第1ノードND1と第2ノードND2との間の容量値を符号cAで表せば、cA=c1+cgsである。また、第2ノードND2と第2の給電線PS2との間の容量値を符号cBと表せば、cB=cELである。尚、発光部ELPの両端に、追加の容量部が並列に接続されている構成であってもよいが、その場合には、cBには更に追加の容量部の容量値が加算される。 Here, the value of the capacitor C 1 is set as a value c 1, and the value of the capacitor C EL of the light emitting unit ELP is set as a value c EL . The value of the parasitic capacitance between the gate electrode of the driving transistor TR D and the other source / drain region is defined as c gs . If the capacitance value between the first node ND 1 and the second node ND 2 is represented by the symbol c A , c A = c 1 + c gs . In addition, if a capacitance value between the second node ND 2 and the second power supply line PS2 is represented by a symbol c B , c B = c EL . Note that both ends of the light emitting section ELP, although additional capacity portion may have a configuration that is connected in parallel, in which case, further capacitance value of the additional capacitance portion to c B is added.

第1ノードND1の電位が変化すると、第1ノードND1と第2ノードND2との間の電位も変化する。即ち、第1ノードND1の電位の変化分に基づく電荷が、第1ノードND1と第2ノードND2との間の容量値と、第2ノードND2と第2の給電線PS2との間の容量値に応じて、振り分けられる。然るに、値cb(=cEL)が、値cA(=c1+cgs)と比較して充分に大きな値であれば、第2ノードND2の電位の変化は小さい。そして、一般に、発光部ELPの容量CELの値cELは、容量部C1の値c1及び駆動トランジスタTRDの寄生容量の値cgsよりも大きい。以下、第1ノードND1の電位変化により生ずる第2ノードND2の電位変化は考慮せずに説明を行う。尚、図12に示した駆動のタイミングチャートにおいては、第1ノードND1の電位変化により生ずる第2ノードND2の電位変化を考慮せずに示した。 When the potential of the first node ND 1 changes, the potential between the first node ND 1 and the second node ND 2 also changes. That is, the charge based on the change in the potential of the first node ND 1 is caused by the capacitance value between the first node ND 1 and the second node ND 2 , the second node ND 2, and the second feeder line PS 2. Sorted according to the capacity value between them. However, if the value c b (= c EL ) is sufficiently larger than the value c A (= c 1 + c gs ), the change in the potential of the second node ND 2 is small. In general, the value c EL of the capacitance C EL of the light emitting unit ELP is larger than the value c 1 of the capacitance unit C 1 and the parasitic capacitance value c gs of the driving transistor TR D. Hereinafter, the description will be made without considering the potential change of the second node ND 2 caused by the potential change of the first node ND 1 . In the drive timing chart shown in FIG. 12, the potential change of the second node ND 2 caused by the potential change of the first node ND 1 is shown without considering.

電源部100から駆動トランジスタTRDの一方のソース/ドレイン領域に駆動電圧VCC-Hが印加されているので、基準電圧VOfsから駆動トランジスタTRDの閾値電圧Vthを減じた電位に向かって、第2ノードND2の電位は変化する。即ち、第2ノードND2の電位は、電位V2から上昇し、基準電圧VOfsから駆動トランジスタTRDの閾値電圧Vthを減じた電位に向かって変化する。そして、駆動トランジスタTRDのゲート電極と他方のソース/ドレイン領域との間の電位差がVthに達すると、駆動トランジスタTRDが非導通状態となる。この状態にあっては、第2ノードND2の電位は、概ね(VOfs−Vth)である。ここで、以下の式(2)が保証されていれば、云い換えれば、式(2)を満足するように電位を選択、決定しておけば、発光部ELPが発光することはない。 Since the power supply unit 100 driving transistor TR one of the source / drain regions to the drive voltage V CC-H for D is applied, towards the potential obtained by subtracting the threshold voltage V th of the driving transistor TR D from the reference voltage V Ofs The potential of the second node ND 2 changes. That is, the potential of the second node ND 2 rises from the potential V 2 and changes toward the potential obtained by subtracting the threshold voltage V th of the driving transistor TR D from the reference voltage V Ofs . When the potential difference between the gate electrode of the driving transistor TR D and the other source / drain region reaches V th , the driving transistor TR D becomes non-conductive. In this state, the potential of the second node ND 2 is approximately (V Ofs −V th ). Here, if the following formula (2) is guaranteed, in other words, if the potential is selected and determined so as to satisfy the formula (2), the light emitting unit ELP does not emit light.

(VOfs−Vth)<(Vth-EL+VCat) (2) (V Ofs −V th ) <(V th−EL + V Cat ) (2)

この[期間−TP(2)5]にあっては、第2ノードND2の電位は、最終的に、(VOfs−Vth)となる。即ち、駆動トランジスタTRDの閾値電圧Vth、及び、基準電圧VOfsのみに依存して、第2ノードND2の電位は決定される。そして、発光部ELPの閾値電圧Vth-ELとは無関係である。 In this [period-TP (2) 5 ], the potential of the second node ND 2 is finally (V Ofs −V th ). That is, the potential of the second node ND 2 is determined depending only on the threshold voltage V th of the driving transistor TR D and the reference voltage V Ofs . And it is unrelated to the threshold voltage V th-EL of the light emitting unit ELP.

[期間−TP(2)6](図12、図14の(D)参照)
この[期間−TP(2)6]と後述する[期間−TP(2)7]において、上述した書込み処理を行う。図12や図14では図示を省略しているが、図11に示すように、第1表示素子101においては、[期間−TP(2)6]において、第1走査信号に基づいて第1データ線DTL1nから書込みトランジスタTRWのゲート電極に映像信号VSig_[m,1]を印加する。
[Period -TP (2) 6 ] (see FIGS. 12 and 14D)
The writing process described above is performed in [Period-TP (2) 6 ] and [Period-TP (2) 7 ] described later. Although not shown in FIGS. 12 and 14, as shown in FIG. 11, in the first display element 10 1, the [period -TP (2) 6], the first based on the first scan signal The video signal V Sig_ [m, 1] is applied from the data line DTL1 n to the gate electrode of the write transistor TR W.

一方、第2走査線SCL2mには、[期間−TP(2)6]の間は走査信号は印加されない。[期間−TP(2)6]の間、第2表示素子102と第3表示素子103にあっては、書込みトランジスタTRWは非導通状態となる。[期間−TP(2)5]において駆動トランジスタTRDが非導通状態に達しているとすれば、実質上、第1ノードND1と第2ノードND2の電位は変化しない。尚、[期間−TP(2)5]で行う閾値電圧キャンセル処理において駆動トランジスタTRDが非導通状態に達していない場合には、[期間−TP(2)6]においてブートストラップ動作が生じ、第1ノードND1と第2ノードND2の電位は多少上昇する。 On the other hand, the scanning signal is not applied to the second scanning line SCL2 m during [period-TP (2) 6 ]. During the [period-TP (2) 6 ], in the second display element 10 2 and the third display element 10 3 , the writing transistor TR W is in a non-conducting state. If the driving transistor TR D reaches the non-conducting state in [Period -TP (2) 5 ], the potentials of the first node ND 1 and the second node ND 2 do not change substantially. If the drive transistor TR D does not reach the non-conducting state in the threshold voltage cancel process performed in [Period-TP (2) 5 ], a bootstrap operation occurs in [Period-TP (2) 6 ], The potentials of the first node ND 1 and the second node ND 2 slightly increase.

[期間−TP(2)7](図12、図14の(E)参照)
この[期間−TP(2)7]において、第2走査線SCL2mの第2走査信号に基づいて、第2表示素子102と第3表示素子103の書込みトランジスタTRWを導通状態とする。そして、図12や図14では図示を省略しているが、第2表示素子102においては、第1データ線DTL1nから書込みトランジスタTRWのゲート電極に映像信号VSig_[m,2]を印加する。第3表示素子103にあっては、第2データ線DTL2nから書込みトランジスタTRWのゲート電極に映像信号VSig_[m,3]を印加する。
[Period -TP (2) 7 ] (see FIGS. 12 and 14E)
In this [period-TP (2) 7 ], the writing transistors TR W of the second display element 10 2 and the third display element 10 3 are turned on based on the second scanning signal of the second scanning line SCL2 m . . Then, although not shown in FIGS. 12 and 14, in the second display element 10 2, the video signal V Sig_ to the gate electrode of the writing transistor TR W from the first data line DTL1 n [m, 2] a Apply. In the third display element 10 3 , the video signal V Sig — [m, 3] is applied from the second data line DTL2 n to the gate electrode of the write transistor TR W.

上述した書込み処理にあっては、駆動トランジスタTRDの一方のソース/ドレイン領域には電源部100から駆動電圧VCC-Hが印加している状態で、駆動トランジスタTRDのゲート電極に映像信号VSigを印加する。このため、図12に示すように、第3表示素子103にあっては[期間−TP(2)7]において第2ノードND2の電位が変化する。この電位の上昇量(図12に示すΔV)については後述する。尚、図示されていないが、第2表示素子102は[期間−TP(2)7]において第2ノードND2の電位が変化し、第1表示素子101は[期間−TP(2)6]において第2ノードND2の電位が変化する。 In the above-mentioned writing process, in a state where the drive voltage V CC-H to one source / drain region of the driving transistor TR D from the power supply unit 100 is applied, the video signal to the gate electrode of the driving transistor TR D Apply V Sig . Therefore, as shown in FIG. 12, in the third display element 10 3 potential of the second node ND 2 is changed in the period -TP (2) 7]. The amount of increase in potential (ΔV shown in FIG. 12) will be described later. Although not shown, the second display element 10 2 and the second node ND 2 in the potential is changed in the period -TP (2) 7], the first display element 10 1 [Period -TP (2) 6 ], the potential of the second node ND 2 changes.

駆動トランジスタTRDのゲート電極(第1ノードND1)の電位をVg、駆動トランジスタTRDの他方のソース/ドレイン領域(第2ノードND2)の電位をVsとしたとき、上述した第2ノードND2の電位の上昇を考慮しなければ、Vgの値、Vsの値は以下のとおりとなる。第1ノードND1と第2ノードND2の電位差、即ち、駆動トランジスタTRDのゲート電極とソース領域として働く他方のソース/ドレイン領域との間の電位差Vgsは、以下の式(3)で表すことができる。 When potential V g of the gate electrode of the driving transistor TR D (the first node ND 1), the potential of the other of the source / drain regions of the driving transistor TR D (the second node ND 2) was V s, the above-described If the increase in the potential of the two-node ND 2 is not taken into consideration, the values of V g and V s are as follows. The potential difference between the first node ND 1 and the second node ND 2 , that is, the potential difference V gs between the gate electrode of the driving transistor TR D and the other source / drain region serving as the source region is expressed by the following equation (3). Can be represented.

g =VSig_[m,3]
s ≒VOfs−Vth
gs≒VSig_[m,3]−(VOfs−Vth) (3)
V g = V Sig_ [m, 3]
V s ≈V Ofs −V th
V gs ≒ V Sig_ [m, 3] -(V Ofs- V th ) (3)

即ち、駆動トランジスタTRDに対する書込み処理において得られたVgsは、発光部ELPにおける輝度を制御するための映像信号VSig_[m,3]、駆動トランジスタTRDの閾値電圧Vth、及び、基準電圧VOfsのみに依存している。そして、発光部ELPの閾値電圧Vth-ELとは無関係である。 That is, V gs obtained in the writing process on the driving transistor TR D is the video signal V Sig — [m, 3] for controlling the luminance in the light emitting unit ELP, the threshold voltage V th of the driving transistor TR D , and the reference It depends only on the voltage V Ofs . And it is unrelated to the threshold voltage V th-EL of the light emitting unit ELP.

次いで、上述した第2ノードND2の電位の上昇(ΔV)について説明する。上述した実施例1の駆動方法にあっては、第1表示素子101、第2表示素子102及び第3表示素子103の駆動トランジスタTRDの一方のソース/ドレイン領域に駆動電圧VCC-Hを印加している状態で書込み処理を行う。これにより、第1表示素子101、第2表示素子102及び第3表示素子103の駆動トランジスタTRDの他方のソース/ドレイン領域の電位を変化させる移動度補正処理が併せて行われる。 Next, the increase in potential (ΔV) of the second node ND 2 described above will be described. In the driving method of the first embodiment described above, the driving voltage V CC is applied to one source / drain region of the driving transistor TR D of the first display element 10 1 , the second display element 10 2, and the third display element 10 3. Performs write processing with -H applied. Thereby, the mobility correction process for changing the potential of the other source / drain region of the drive transistor TR D of the first display element 10 1 , the second display element 10 2, and the third display element 10 3 is also performed.

駆動トランジスタTRDを薄膜トランジスタ等から作製した場合、トランジスタ間で移動度μにばらつきが生ずることは避け難い。従って、移動度μに差異がある複数の駆動トランジスタTRDのゲート電極に同じ値の映像信号VSigを印加したとしても、移動度μの大きい駆動トランジスタTRDを流れるドレイン電流Idsと、移動度μの小さい駆動トランジスタTRDを流れるドレイン電流Idsとの間に、差異が生じてしまう。そして、このような差異が生ずると、表示装置の画面の均一性(ユニフォーミティ)が損なわれてしまう。 When the driving transistor TR D is made of a thin film transistor or the like, it is difficult to avoid variations in mobility μ between transistors. Therefore, even if the video signal V Sig having the same value is applied to the gate electrodes of the plurality of drive transistors TR D having different mobility μ, the drain current I ds flowing through the drive transistor TR D having the high mobility μ and the movement A difference is generated between the drain current I ds flowing through the driving transistor TR D having a small degree μ. And when such a difference arises, the uniformity (uniformity) of the screen of a display apparatus will be impaired.

上述した駆動方法にあっては、駆動トランジスタTRDの一方のソース/ドレイン領域には電源部100から駆動電圧VCC-Hが印加された状態で、駆動トランジスタTRDのゲート電極に映像信号VSigが印加される。このため、図12に示すように、書込み処理において第2ノードND2の電位が上昇する。駆動トランジスタTRDの移動度μの値が大きい場合、駆動トランジスタTRDの他方のソース/ドレイン領域における電位(即ち、第2ノードND2の電位)の上昇量ΔV(電位補正値)は大きくなる。逆に、駆動トランジスタTRDの移動度μの値が小さい場合、駆動トランジスタTRDの他方のソース/ドレイン領域における電位の上昇量ΔVは小さくなる。ここで、駆動トランジスタTRDのゲート電極とソース領域として働く他方のソース/ドレイン領域との間の電位差Vgsは、式(3)から以下の式(4)のように変形される。 In the drive method described above, the video signal V V is applied to the gate electrode of the drive transistor TR D while the drive voltage V CC-H is applied from the power supply unit 100 to one source / drain region of the drive transistor TR D. Sig is applied. For this reason, as shown in FIG. 12, the potential of the second node ND 2 rises in the writing process. If the value of the mobility μ of the driving transistor TR D is large, the increase amount [Delta] V (potential correction value) of the potential of the other of the source / drain regions of the driving transistor TR D (i.e., the potential of the second node ND 2) increases . Conversely, when the value of mobility μ of the drive transistor TR D is small, the rise amount ΔV of the potential of the other source / drain region of the drive transistor TR D becomes small. Here, the potential difference V gs between the gate electrode of the driving transistor TR D and the other source / drain region serving as the source region is transformed from the equation (3) into the following equation (4).

gs≒VSig_[m,3]−(VOfs−Vth)−ΔV (4) V gs ≈V Sig — [m, 3] − (V Ofs −V th ) −ΔV (4)

尚、映像信号の書込みを行う第2走査信号の期間の長さは、表示素子や表示装置の設計に応じて決定すればよい。また、このときの駆動トランジスタTRDの他方のソース/ドレイン領域における電位(VOfs−Vth+ΔV)が以下の式(2’)を満足するように、第2走査信号の期間の長さは決定されているとする。第1走査信号においても、上述したと同様である。 Note that the length of the period of the second scanning signal for writing the video signal may be determined according to the design of the display element and the display device. Further, the length of the period of the second scanning signal is such that the potential (V Ofs −V th + ΔV) in the other source / drain region of the driving transistor TR D at this time satisfies the following expression (2 ′). Assume that it has been decided. The first scanning signal is the same as described above.

第3表示素子103にあっては、[期間−TP(2)7]において発光部ELPが発光することはない。この移動度補正処理によって、係数k(≡(1/2)・(W/L)・Cox)のばらつきの補正も同時に行われる。 In the third display element 10 3 , the light emitting unit ELP does not emit light in [Period -TP (2) 7 ]. By this mobility correction processing, the variation of the coefficient k (≡ (1/2) · (W / L) · C ox ) is also corrected at the same time.

第2表示素子102においては、映像信号VSig_[m,3]を映像信号VSig_[m,2]と読み替える他は、上述したと同様である。第1表示素子101にあっては、映像信号VSig_[m,3]を映像信号VSig_[m,1]と読み替え、[期間−TP(2)7]を[期間−TP(2)6]と読み替える他は、上述したと同様である。 In the second display element 10 2, except that replaced the video signal V Sig_ the [m, 3] and the video signal V Sig_ [m, 2] are the same as described above. In the first display device 10 1, replaced video signal V Sig_ the m, 3] and the video signal V Sig_ [m, 1], [ Period -TP (2) 7] the period -TP (2) 6 ] is the same as described above, except that

(VOfs−Vth+ΔV)<(Vth-EL+VCat) (2’) (V Ofs −V th + ΔV) <(V th−EL + V Cat ) (2 ′)

[期間−TP(2)8](図12、及び、図14の(E)参照)
駆動トランジスタTRDの一方のソース/ドレイン領域に電源部100から駆動電圧VCC-Hが印加された状態を維持する。第3表示素子103にあっては、書込み処理によって容量部C1に第3映像信号に応じた電圧が保持されている。第2走査信号の印加は終了しているので、書込みトランジスタTRWは非導通状態となる。従って、第3映像信号VSig_[m,3]の駆動トランジスタTRDのゲート電極への印加が停止されることによって、容量部C1に保持された電圧の値に応じた電流が駆動トランジスタTRDを介して発光部ELPに流れて発光部が発光する。
[Period -TP (2) 8 ] (see FIGS. 12 and 14E)
The state where the drive voltage V CC-H is applied from the power supply unit 100 to one source / drain region of the drive transistor TR D is maintained. In the third display element 10 3 , a voltage corresponding to the third video signal is held in the capacitor C 1 by the writing process. Since the application of the second scanning signal is finished, the writing transistor TR W is turned off. Accordingly, when the application of the third video signal V Sig_ [m, 3] to the gate electrode of the driving transistor TR D is stopped, a current corresponding to the value of the voltage held in the capacitor C 1 is changed to the driving transistor TR. The light emitting part emits light through D through the light emitting part ELP.

第2表示素子102においては、映像信号VSig_[m,3]を映像信号VSig_[m,2]と読み替える他は、上述したと同様である。第1表示素子101にあっては、映像信号VSig_[m,3]を映像信号VSig_[m,1]と読み替え、[期間−TP(2)7]から上述した動作が始まる点が相違する他、同様の動作である。 In the second display element 10 2, except that replaced the video signal V Sig_ the [m, 3] and the video signal V Sig_ [m, 2] are the same as described above. In the first display device 10 1, replaced video signal V Sig_ the [m, 3] and the video signal V Sig_ [m, 1], is that the starting operation described above from the Period -TP (2) 7] Other than that, the operation is similar.

第3表示素子103の動作について、より具体的に説明する。駆動トランジスタTRDの一方のソース/ドレイン領域に電源部100から駆動電圧VCC-Hが印加された状態を維持しており、第1ノードND1は、第1データ線DTL1nから電気的に切り離されている。従って、第2ノードND2の電位は上昇する。 The operation of the third display element 10 3 will be described more specifically. The drive voltage V CC-H is applied to one source / drain region of the drive transistor TR D from the power supply unit 100, and the first node ND 1 is electrically connected to the first data line DTL1 n. Is disconnected. Accordingly, the potential of the second node ND 2 increases.

ここで、上述したとおり、駆動トランジスタTRDのゲート電極は浮遊状態にあり、しかも、容量部C1が存在するが故に、所謂ブートストラップ回路におけると同様の現象が駆動トランジスタTRDのゲート電極に生じ、第1ノードND1の電位も上昇する。その結果、駆動トランジスタTRDのゲート電極とソース領域として働く他方のソース/ドレイン領域との間の電位差Vgsは、式(4)の値を保持する。 Here, as described above, the gate electrode of the drive transistor TR D is in a floating state, and since the capacitor portion C 1 exists, the same phenomenon as that in the so-called bootstrap circuit occurs in the gate electrode of the drive transistor TR D. As a result, the potential of the first node ND 1 also rises. As a result, the potential difference V gs between the gate electrode of the driving transistor TR D and the other source / drain region serving as the source region maintains the value of the equation (4).

また、第2ノードND2の電位が上昇し、(Vth-EL+VCat)を超えるので、発光部ELPは発光を開始する(図14の(F)参照)。このとき、発光部ELPを流れる電流は、駆動トランジスタTRDのドレイン領域からソース領域へと流れるドレイン電流Idsであるので、式(1)で表すことができる。ここで、式(1)と式(4)から、式(1)は、以下の式(5)にように変形することができる。 Further, since the potential of the second node ND 2 rises and exceeds (V th−EL + V Cat ), the light emitting unit ELP starts to emit light (see FIG. 14F). At this time, since the current flowing through the light emitting unit ELP is the drain current I ds flowing from the drain region to the source region of the driving transistor TR D , it can be expressed by Expression (1). Here, from the formulas (1) and (4), the formula (1) can be transformed into the following formula (5).

ds=k・μ・(VSig_[m,3]−VOfs−ΔV)2 (5) I ds = k · μ · (V Sig — [m, 3] −V Ofs −ΔV) 2 (5)

従って、発光部ELPを流れる電流Idsは、基準電圧VOfsを0ボルトに設定したとした場合、発光部ELPにおける輝度を制御するための映像信号VSig_[m,3]の値から、駆動トランジスタTRDの移動度μに起因した電位補正値ΔVの値を減じた値の2乗に比例する。云い換えれば、発光部ELPを流れる電流Idsは、発光部ELPの閾値電圧Vth-EL、及び、駆動トランジスタTRDの閾値電圧Vthには依存しない。即ち、発光部ELPの発光量(輝度)は、発光部ELPの閾値電圧Vth-ELの影響、及び、駆動トランジスタTRDの閾値電圧Vthの影響を受けない。そして、第(n,m)番目を構成する表示素子10の輝度は、係る電流Idsに対応した値である。 Therefore, the current I ds flowing through the light emitting unit ELP is driven from the value of the video signal V Sig_ [m, 3] for controlling the luminance in the light emitting unit ELP when the reference voltage V Ofs is set to 0 volt. This is proportional to the square of the value obtained by subtracting the value of the potential correction value ΔV caused by the mobility μ of the transistor TR D. Stated words, current I ds flowing through the light emitting section ELP, the threshold voltage V th-EL of the luminescence part ELP, and does not depend on the threshold voltage V th of the driving transistor TR D. That is, the light emitting quantity of the light emitting portion ELP (luminance), the influence of the threshold voltage V th-EL of the luminescence part ELP, and not affected by the threshold voltage V th of the driving transistor TR D. The luminance of the display element 10 constituting the (n, m) th is a value corresponding to the current Ids .

しかも、移動度μの大きな駆動トランジスタTRDほど電位補正値ΔVが大きくなるので、式(4)の左辺のVgsの値が小さくなる。従って、式(5)において、移動度μの値が大きくとも、(VSig_[m,3]−VOfs−ΔV)2の値が小さくなる結果、駆動トランジスタTRDの移動度μのばらつき(更には、kのばらつき)に起因するドレイン電流Idsのばらつきを補正することができる。これにより、移動度μのばらつき(更には、kのばらつき)に起因する発光部ELPの輝度のばらつきを補正することができる。 In addition, since the potential correction value ΔV increases as the driving transistor TR D has a higher mobility μ, the value of V gs on the left side of Equation (4) decreases. Thus, in the formula (5), even larger value of the mobility μ is, (V Sig_ [m, 3 ] -V Ofs -ΔV) 2 value decreases a result, the variation of the mobility μ of the driving transistor TR D ( Furthermore, the variation in the drain current I ds due to the variation in k) can be corrected. As a result, it is possible to correct the luminance variation of the light emitting unit ELP caused by the variation in mobility μ (further, the variation in k).

そして、発光部ELPの発光状態を第(m+m’−1)番目の水平走査期間まで継続する。この第(m+m’−1)番目の水平走査期間の終期は、[期間−TP(2)-1]の終期に相当する。ここで、「m’」は、1<m’<Mの関係を満たし、表示装置において所定の値である。換言すれば、発光部ELPは、[期間−TP(2)8]の始期から第(m+m’)番目の水平走査期間Hm+m'の直前まで駆動され、この期間が発光期間となる。尚、厳密には、第1表示素子101にあっては、[期間−TP(2)7]の始期が発光期間の始期となる。 The light emitting state of the light emitting unit ELP is continued until the (m + m′−1) th horizontal scanning period. The end of the (m + m′−1) th horizontal scanning period corresponds to the end of [period-TP (2) −1 ]. Here, “m ′” satisfies a relationship of 1 <m ′ <M and is a predetermined value in the display device. In other words, the light emitting unit ELP is driven from the start of [Period -TP (2) 8 ] to immediately before the (m + m ′)-th horizontal scanning period H m + m ′ , and this period becomes the light emission period. Incidentally, strictly speaking, in the first display device 10 1, the beginning of [Period -TP (2) 7] the beginning of the emission period.

以上、好ましい実施例に基づき本発明を説明したが、本発明はこの実施例に限定されるものではない。実施例において説明した表示装置の構成や構造、表示装置の製造方法の工程、表示装置の駆動方法の工程は例示であり、適宜変更することができる。   As mentioned above, although this invention was demonstrated based on the preferable Example, this invention is not limited to this Example. The configuration and structure of the display device described in the embodiments, the steps of the manufacturing method of the display device, and the steps of the driving method of the display device are examples, and can be changed as appropriate.

また、図15に示すように、表示素子10を構成する駆動回路11が、第1ノードND1に接続されたトランジスタ(第1トランジスタTR1)を備えている構成であってもよい。第1トランジスタTR1においては、一方のソース/ドレイン領域は、基準電圧VOfsが印加され、他方のソース/ドレイン領域は、第1ノードND1に接続されている。第1トランジスタ制御線AZ1を介して第1トランジスタ制御回路103からの制御信号が第1トランジスタTR2のゲート電極に印加され、第1トランジスタTR1の導通状態/非導通状態を制御する。これにより、第1ノードND1の電位を設定することができる。尚、更に別のトランジスタを備えている構成とすることもできる。 In addition, as illustrated in FIG. 15, the driving circuit 11 configuring the display element 10 may include a transistor (first transistor TR 1 ) connected to the first node ND 1 . In the first transistor TR 1 , the reference voltage V Ofs is applied to one source / drain region, and the other source / drain region is connected to the first node ND 1 . A control signal from the first transistor control circuit 103 is applied to the gate electrode of the first transistor TR 2 via the first transistor control line AZ1 to control the conduction state / non-conduction state of the first transistor TR 1 . Thereby, the potential of the first node ND 1 can be set. In addition, it can also be set as the structure provided with another transistor.

実施例1においては、駆動トランジスタTRDがnチャネル型であるとして説明した。駆動トランジスタTRDをpチャネル型トランジスタとする場合には、発光部ELPのアノード電極とカソード電極とを入れ替えた結線をすればよい。尚、この構成にあってはドレイン電流の流れる向きが変わるので、給電線等に印加する電圧の値等を適宜変更すればよい。 In the first embodiment, the driving transistor TR D has been described as an n-channel type. In the case where the driving transistor TR D is a p-channel transistor, the connection may be made by replacing the anode electrode and the cathode electrode of the light emitting unit ELP. In this configuration, since the direction in which the drain current flows changes, the value of the voltage applied to the power supply line or the like may be changed as appropriate.

TRW・・・書込みトランジスタ、TRD・・・駆動トランジスタ、TR1・・・第1トランジスタ、C1・・・容量部、ELP・・・有機エレクトロルミネッセンス発光部、CEL・・・発光部ELPの容量、ND1・・・第1ノード、ND2・・・第2ノード、SCL1・・・第1走査線、SCL2・・・第2走査線、DTL1・・・第1データ線、DTL2・・・第2データ線、PS1・・・給電線、PS2・・・第2の給電線、AZ1・・・第1トランジスタ制御線、DG・・・表示素子群、101・・・第1表示素子、102・・・第2表示素子、103・・・第3表示素子、11・・・駆動回路、20・・・支持体、21・・・基板、31・・・ゲート電極、32・・・ゲート絶縁層、33・・・半導体層、34・・・チャネル形成領域、35,35・・・ソース/ドレイン領域、36・・・他方の電極、37・・・一方の電極、38・・・配線、39・・・配線、40・・・層間絶縁層、51・・・アノード電極、52・・・正孔輸送層、発光層及び電子輸送層、53・・・カソード電極、54・・・第2層間絶縁層、55,56・・・コンタクトホール、100・・・電源部、101・・・走査回路、102・・・信号出力回路、103・・・第1トランジスタ制御回路 TR W: writing transistor, TR D: driving transistor, TR 1: first transistor, C 1: capacitance unit, ELP: organic electroluminescence light emitting unit, C EL: light emitting unit ELP capacitance, ND 1 ... First node, ND 2 ... Second node, SCL 1... First scanning line, SCL 2... Second scanning line, DTL 1. ... second data line, PS1 ... feed line, PS2 ... second feed line, AZ1 ... first transistor control line, DG ... display element group, 10 1 ... first Display element, 10 2, second display element, 10 3, third display element, 11, drive circuit, 20, support, 21, substrate, 31, gate electrode, 32 ... Gate insulating layer, 33 ... Semiconductor layer, 34 ... Channel formation region 35, 35 ... source / drain regions, 36 ... other electrode, 37 ... one electrode, 38 ... wiring, 39 ... wiring, 40 ... interlayer insulation layer, 51 ... Anode electrode, 52... Hole transport layer, light emitting layer and electron transport layer, 53... Cathode electrode, 54... Second interlayer insulating layer, 55, 56. Power supply unit, 101 ... scanning circuit, 102 ... signal output circuit, 103 ... first transistor control circuit

Claims (14)

第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計N×M個の、2次元マトリクス状に配列され、それぞれが、第1表示素子、第2表示素子及び第3表示素子を含む表示素子群、
第1の方向に沿って配されたN個の表示素子群から成る列毎に設けられ、第1の方向に延びる第1走査線及び第2走査線、並びに、
第2の方向に沿って配されたM個の表示素子群から成る列毎に設けられ、第2の方向に延びる第1データ線及び第2データ線を備えており、
第1表示素子、第2表示素子及び第3表示素子は、それぞれ、駆動回路及び電流駆動型の発光部を備えており、
駆動回路は、ゲート電極、チャネル形成領域、一方のソース/ドレイン領域及び他方のソース/ドレイン領域を有する書込みトランジスタ、並びに、書込みトランジスタの他方のソース/ドレイン領域に接続されたゲート電極、チャネル形成領域、一方のソース/ドレイン領域及び他方のソース/ドレイン領域を有する駆動トランジスタを備えており、
発光部は駆動トランジスタの他方のソース/ドレイン領域に電気的に接続されており、
表示素子群にあっては、第1表示素子、第2表示素子及び第3表示素子は第1の方向に沿って配されており、第1表示素子及び第2表示素子の書込みトランジスタの一方のソース/ドレイン領域は第1データ線に接続されており、第3表示素子の書込みトランジスタの一方のソース/ドレイン領域は第2データ線に接続されており、第1表示素子の書込みトランジスタのゲート電極は第1走査線に接続されており、第2表示素子の書込みトランジスタのゲート電極は第2走査線に接続されており、第3表示素子の書込みトランジスタのゲート電極は第1走査線及び第2走査線のいずれか一方に接続されており、
第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定であり、
第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定であり、
第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定である表示装置。
N pieces in a first direction, M pieces in a second direction different from the first direction, and a total of N × M pieces, which are arranged in a two-dimensional matrix, are respectively a first display element and a second display element. And a display element group including a third display element,
A first scan line and a second scan line provided for each column of N display element groups arranged along the first direction and extending in the first direction; and
A first data line and a second data line provided in each column of M display element groups arranged along the second direction and extending in the second direction;
Each of the first display element, the second display element, and the third display element includes a drive circuit and a current-driven light emitting unit.
The driving circuit includes a gate electrode, a channel formation region, a write transistor having one source / drain region and the other source / drain region, and a gate electrode connected to the other source / drain region of the write transistor, a channel formation region A drive transistor having one source / drain region and the other source / drain region,
The light emitting part is electrically connected to the other source / drain region of the driving transistor,
In the display element group, the first display element, the second display element, and the third display element are arranged along the first direction, and one of the write transistors of the first display element and the second display element. The source / drain region is connected to the first data line, one source / drain region of the write transistor of the third display element is connected to the second data line, and the gate electrode of the write transistor of the first display element Is connected to the first scan line, the gate electrode of the write transistor of the second display element is connected to the second scan line, and the gate electrode of the write transistor of the third display element is connected to the first scan line and the second scan line. Connected to one of the scan lines,
The direction from one source / drain region of the drive transistor constituting the first display element toward the other source / drain region is constant in the display element group,
The direction from one source / drain region of the driving transistor constituting the second display element to the other source / drain region is constant in the display element group,
A display device in which a direction from one source / drain region to the other source / drain region of the driving transistor constituting the third display element is constant among the display element groups.
表示素子群にあっては、第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向と、第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向とは異なる請求項1に記載の表示装置。   In the display element group, the direction from one source / drain region of the driving transistor constituting the first display element to the other source / drain region and one source / drain of the driving transistor constituting the second display element. The display device according to claim 1, wherein the direction is different from the direction from the drain region toward the other source / drain region. 表示素子群にあっては、第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、点対称に配されている請求項2に記載の表示装置。   In the display element group, one source / drain region and the other source / drain region of the driving transistor constituting the first display element, and one source / drain region of the driving transistor constituting the second display element, and 3. The display device according to claim 2, wherein the other source / drain regions are arranged point-symmetrically. 表示素子群にあっては、第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、線対称に配されている請求項2に記載の表示装置。   In the display element group, one source / drain region and the other source / drain region of the driving transistor constituting the first display element, and one source / drain region of the driving transistor constituting the second display element, and 3. The display device according to claim 2, wherein the other source / drain regions are arranged in line symmetry. 第3表示素子の書込みトランジスタのゲート電極は第2走査線に接続されており、
表示素子群にあっては、第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、並進対称に配されている請求項1乃至請求項4のいずれか1項に記載の表示装置。
The gate electrode of the write transistor of the third display element is connected to the second scanning line,
In the display element group, one source / drain region and the other source / drain region of the driving transistor constituting the third display element, and one source / drain region of the driving transistor constituting the second display element, and The display device according to claim 1, wherein the other source / drain region is arranged in translational symmetry.
第3表示素子の書込みトランジスタのゲート電極は第2走査線に接続されており、
表示素子群にあっては、第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、線対称に配されている請求項1乃至請求項4のいずれか1項に記載の表示装置。
The gate electrode of the write transistor of the third display element is connected to the second scanning line,
In the display element group, one source / drain region and the other source / drain region of the driving transistor constituting the third display element, and one source / drain region of the driving transistor constituting the second display element, and The display device according to claim 1, wherein the other source / drain region is arranged in line symmetry.
第3表示素子の書込みトランジスタのゲート電極は第1走査線に接続されており、
表示素子群にあっては、第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、並進対称に配されている請求項1乃至請求項4のいずれか1項に記載の表示装置。
The gate electrode of the write transistor of the third display element is connected to the first scanning line,
In the display element group, one source / drain region and the other source / drain region of the driving transistor constituting the third display element, and one source / drain region of the driving transistor constituting the first display element, and The display device according to claim 1, wherein the other source / drain region is arranged in translational symmetry.
第3表示素子の書込みトランジスタのゲート電極は第1走査線に接続されており、
表示素子群にあっては、第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域と、第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域及び他方のソース/ドレイン領域とは、線対称に配されている請求項1乃至請求項4のいずれか1項に記載の表示装置。
The gate electrode of the write transistor of the third display element is connected to the first scanning line,
In the display element group, one source / drain region and the other source / drain region of the driving transistor constituting the third display element, and one source / drain region of the driving transistor constituting the first display element, and The display device according to claim 1, wherein the other source / drain region is arranged in line symmetry.
表示装置は、第1の方向に沿って配されたN個の表示素子群から成る列毎に設けられ、第1の方向に延びる給電線を更に備えており、
表示素子群にあっては、第1表示素子、第2表示素子及び第3表示素子の駆動トランジスタの一方のソース/ドレイン領域は給電線に接続されている請求項1に記載の表示装置。
The display device further includes a power supply line provided for each column of N display element groups arranged along the first direction, and extending in the first direction.
2. The display device according to claim 1, wherein in the display element group, one source / drain region of the drive transistor of the first display element, the second display element, and the third display element is connected to a power supply line.
第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計N×M個の、2次元マトリクス状に配列され、それぞれが、第1表示素子、第2表示素子及び第3表示素子を含む表示素子群、
第1の方向に沿って配されたN個の表示素子群から成る列毎に設けられ、第1の方向に延びる第1走査線及び第2走査線、並びに、
第2の方向に沿って配されたM個の表示素子群から成る列毎に設けられ、第2の方向に延びる第1データ線及び第2データ線を備えており、
第1表示素子、第2表示素子及び第3表示素子は、それぞれ、駆動回路及び電流駆動型の発光部を備えており、
駆動回路は、ゲート電極、チャネル形成領域、一方のソース/ドレイン領域及び他方のソース/ドレイン領域を有する書込みトランジスタ、並びに、書込みトランジスタの他方のソース/ドレイン領域に接続されたゲート電極、チャネル形成領域、一方のソース/ドレイン領域及び他方のソース/ドレイン領域を有する駆動トランジスタを備えており、
発光部は駆動トランジスタの他方のソース/ドレイン領域に電気的に接続されており、
表示素子群にあっては、第1表示素子、第2表示素子及び第3表示素子は第1の方向に沿って配されており、第1表示素子及び第2表示素子の書込みトランジスタの一方のソース/ドレイン領域は第1データ線に接続されており、第3表示素子の書込みトランジスタの一方のソース/ドレイン領域は第2データ線に接続されており、第1表示素子の書込みトランジスタのゲート電極は第1走査線に接続されており、第2表示素子の書込みトランジスタのゲート電極は第2走査線に接続されており、第3表示素子の書込みトランジスタのゲート電極は第1走査線及び第2走査線のいずれか一方に接続されており、
第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定であり、
第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定であり、
第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定である表示装置の製造方法であって、
薄膜トランジスタから成る駆動トランジスタ及び書込みトランジスタを設けた後、レーザビームで走査することによって、駆動トランジスタのチャネル形成領域と一方のソース/ドレイン領域と他方のソース/ドレイン領域とを構成する半導体層と、書込みトランジスタのチャネル形成領域と一方のソース/ドレイン領域と他方のソース/ドレイン領域とを構成する半導体層のアニール処理を行う表示装置の製造方法。
N pieces in a first direction, M pieces in a second direction different from the first direction, and a total of N × M pieces, which are arranged in a two-dimensional matrix, are respectively a first display element and a second display element. And a display element group including a third display element,
A first scan line and a second scan line provided for each column of N display element groups arranged along the first direction and extending in the first direction; and
A first data line and a second data line provided in each column of M display element groups arranged along the second direction and extending in the second direction;
Each of the first display element, the second display element, and the third display element includes a drive circuit and a current-driven light emitting unit.
The driving circuit includes a gate electrode, a channel formation region, a write transistor having one source / drain region and the other source / drain region, and a gate electrode connected to the other source / drain region of the write transistor, a channel formation region A drive transistor having one source / drain region and the other source / drain region,
The light emitting part is electrically connected to the other source / drain region of the driving transistor,
In the display element group, the first display element, the second display element, and the third display element are arranged along the first direction, and one of the write transistors of the first display element and the second display element. The source / drain region is connected to the first data line, one source / drain region of the write transistor of the third display element is connected to the second data line, and the gate electrode of the write transistor of the first display element Is connected to the first scan line, the gate electrode of the write transistor of the second display element is connected to the second scan line, and the gate electrode of the write transistor of the third display element is connected to the first scan line and the second scan line. Connected to one of the scan lines,
The direction from one source / drain region of the drive transistor constituting the first display element toward the other source / drain region is constant in the display element group,
The direction from one source / drain region of the driving transistor constituting the second display element to the other source / drain region is constant in the display element group,
The direction from one source / drain region of the driving transistor constituting the third display element to the other source / drain region is a method for manufacturing a display device in which the display element groups are constant with respect to each other,
A driving transistor and a writing transistor each including a thin film transistor are provided, and then scanning with a laser beam is performed so that a semiconductor layer that forms a channel forming region of the driving transistor, one source / drain region, and the other source / drain region, and writing A method for manufacturing a display device, comprising: annealing a semiconductor layer that forms a channel formation region of a transistor, one source / drain region, and the other source / drain region.
第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計N×M個の、2次元マトリクス状に配列され、それぞれが、第1表示素子、第2表示素子及び第3表示素子を含む表示素子群、
第1の方向に沿って配されたN個の表示素子群から成る列毎に設けられ、第1の方向に延びる第1走査線及び第2走査線、並びに、
第2の方向に沿って配されたM個の表示素子群から成る列毎に設けられ、第2の方向に延びる第1データ線及び第2データ線を備えており、
第1表示素子、第2表示素子及び第3表示素子は、それぞれ、駆動回路及び電流駆動型の発光部を備えており、
駆動回路は、ゲート電極、チャネル形成領域、一方のソース/ドレイン領域及び他方のソース/ドレイン領域を有する書込みトランジスタ、並びに、書込みトランジスタの他方のソース/ドレイン領域に接続されたゲート電極、チャネル形成領域、一方のソース/ドレイン領域及び他方のソース/ドレイン領域を有する駆動トランジスタを備えており、
発光部は駆動トランジスタの他方のソース/ドレイン領域に電気的に接続されており、
表示素子群にあっては、第1表示素子、第2表示素子及び第3表示素子は第1の方向に沿って配されており、第1表示素子及び第2表示素子の書込みトランジスタの一方のソース/ドレイン領域は第1データ線に接続されており、第3表示素子の書込みトランジスタの一方のソース/ドレイン領域は第2データ線に接続されており、第1表示素子の書込みトランジスタのゲート電極は第1走査線に接続されており、第2表示素子の書込みトランジスタのゲート電極は第2走査線に接続されており、第3表示素子の書込みトランジスタのゲート電極は第1走査線及び第2走査線のいずれか一方に接続されており、
第1表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定であり、
第2表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定であり、
第3表示素子を構成する駆動トランジスタの一方のソース/ドレイン領域から他方のソース/ドレイン領域に向かう方向は、表示素子群の相互において一定である表示装置の駆動方法であって、
互いに期間が重複しない第1走査信号と第2走査信号を、それぞれ、第1走査線と第2走査線に印加し、以て、第1表示素子にあっては、第1走査信号に基づいて書込みトランジスタを導通状態として、第1データ線から第1映像信号を駆動トランジスタのゲート電極に印加し、第2表示素子にあっては、第2走査信号に基づいて書込みトランジスタを導通状態として、第1データ線から第2映像信号を駆動トランジスタのゲート電極に印加し、第3表示素子にあっては、駆動トランジスタのゲート電極が第1走査線に接続されている場合には第1走査信号に基づいて、駆動トランジスタのゲート電極が第2走査線に接続されている場合には第2走査信号に基づいて、書込みトランジスタを導通状態とし、第2データ線から第3映像信号を駆動トランジスタのゲート電極に印加する書込み処理を行う表示装置の駆動方法。
N pieces in a first direction, M pieces in a second direction different from the first direction, and a total of N × M pieces, which are arranged in a two-dimensional matrix, are respectively a first display element and a second display element. And a display element group including a third display element,
A first scan line and a second scan line provided for each column of N display element groups arranged along the first direction and extending in the first direction; and
A first data line and a second data line provided in each column of M display element groups arranged along the second direction and extending in the second direction;
Each of the first display element, the second display element, and the third display element includes a drive circuit and a current-driven light emitting unit.
The driving circuit includes a gate electrode, a channel formation region, a write transistor having one source / drain region and the other source / drain region, and a gate electrode connected to the other source / drain region of the write transistor, a channel formation region A drive transistor having one source / drain region and the other source / drain region,
The light emitting part is electrically connected to the other source / drain region of the driving transistor,
In the display element group, the first display element, the second display element, and the third display element are arranged along the first direction, and one of the write transistors of the first display element and the second display element. The source / drain region is connected to the first data line, one source / drain region of the write transistor of the third display element is connected to the second data line, and the gate electrode of the write transistor of the first display element Is connected to the first scan line, the gate electrode of the write transistor of the second display element is connected to the second scan line, and the gate electrode of the write transistor of the third display element is connected to the first scan line and the second scan line. Connected to one of the scan lines,
The direction from one source / drain region of the drive transistor constituting the first display element toward the other source / drain region is constant in the display element group,
The direction from one source / drain region of the driving transistor constituting the second display element to the other source / drain region is constant in the display element group,
The driving direction of the display device in which the direction from one source / drain region of the driving transistor constituting the third display element toward the other source / drain region is constant in the display element group,
A first scanning signal and a second scanning signal whose periods do not overlap each other are applied to the first scanning line and the second scanning line, respectively, so that the first display element is based on the first scanning signal. The writing transistor is turned on, the first video signal is applied from the first data line to the gate electrode of the driving transistor, and in the second display element, the writing transistor is turned on based on the second scanning signal. A second video signal is applied from one data line to the gate electrode of the driving transistor. In the third display element, when the gate electrode of the driving transistor is connected to the first scanning line, the first scanning signal is output. Accordingly, when the gate electrode of the driving transistor is connected to the second scanning line, the writing transistor is turned on based on the second scanning signal, and the third video signal is driven from the second data line. The driving method of a display apparatus for performing a writing process to be applied to the gate electrode of the transistor.
表示装置は、第1の方向に沿って配されたN個の表示素子群から成る列毎に設けられ、第1の方向に延びる給電線を更に備えており、
表示素子群にあっては、第1表示素子、第2表示素子及び第3表示素子の駆動トランジスタの一方のソース/ドレイン領域は給電線に接続されており、
第1走査信号及び第2走査信号に先行して第3走査信号を第1走査線及び第2走査線に印加して第1表示素子、第2表示素子及び第3表示素子の書込みトランジスタを導通状態として、第1表示素子及び第2表示素子にあっては、第1データ線から基準電圧を駆動トランジスタのゲート電極に印加し、第3表示素子にあっては、第2データ線から基準電圧を駆動トランジスタのゲート電極に印加し、給電線から第1表示素子、第2表示素子及び第3表示素子の駆動トランジスタの一方のソース/ドレイン領域に所定の駆動電圧を印加し、以て、第1表示素子、第2表示素子及び第3表示素子の駆動トランジスタの他方のソース/ドレイン領域の電位を基準電圧から駆動トランジスタの閾値電圧を減じた電位に向かって変化させる閾値電圧キャンセル処理を行う請求項11に記載の表示装置の駆動方法。
The display device further includes a power supply line provided for each column of N display element groups arranged along the first direction, and extending in the first direction.
In the display element group, one source / drain region of the drive transistor of the first display element, the second display element, and the third display element is connected to the power supply line,
Prior to the first scanning signal and the second scanning signal, the third scanning signal is applied to the first scanning line and the second scanning line, and the writing transistors of the first display element, the second display element, and the third display element are made conductive. As a state, in the first display element and the second display element, a reference voltage is applied from the first data line to the gate electrode of the driving transistor, and in the third display element, the reference voltage is applied from the second data line. Is applied to the gate electrode of the driving transistor, and a predetermined driving voltage is applied from the feeder line to one of the source / drain regions of the driving transistors of the first display element, the second display element, and the third display element. A threshold voltage capacitor that changes the potential of the other source / drain region of the driving transistor of the one display element, the second display element, and the third display element toward a potential obtained by subtracting the threshold voltage of the driving transistor from the reference voltage. The driving method of a display device according to claim 11 for cell processing.
第1表示素子、第2表示素子及び第3表示素子の駆動トランジスタの一方のソース/ドレイン領域に駆動電圧を印加している状態で書込み処理を行い、以て、第1表示素子、第2表示素子及び第3表示素子の駆動トランジスタの他方のソース/ドレイン領域の電位を変化させる請求項12に記載の表示装置の駆動方法。   A writing process is performed in a state where a driving voltage is applied to one of the source / drain regions of the driving transistors of the first display element, the second display element, and the third display element, whereby the first display element and the second display The method for driving a display device according to claim 12, wherein the potential of the other source / drain region of the driving transistor of the element and the third display element is changed. 駆動回路は、駆動トランジスタの他方のソース/ドレイン領域に接続された一方の電極と、駆動トランジスタのゲート電極に接続された他方の電極とを有する容量部を更に備えており、
第1表示素子にあっては、書込み処理によって容量部に第1映像信号に応じた電圧が保持され、第1映像信号の駆動トランジスタのゲート電極への印加が停止されることによって、容量部に保持された電圧の値に応じた電流が駆動トランジスタを介して発光部に流れて発光部が発光し、
第2表示素子にあっては、書込み処理によって容量部に第2映像信号に応じた電圧が保持され、第2映像信号の駆動トランジスタのゲート電極への印加が停止されることによって、容量部に保持された電圧の値に応じた電流が駆動トランジスタを介して発光部に流れて発光部が発光し、
第3表示素子にあっては、書込み処理によって容量部に第3映像信号に応じた電圧が保持され、第3映像信号の駆動トランジスタのゲート電極への印加が停止されることによって、容量部に保持された電圧の値に応じた電流が駆動トランジスタを介して発光部に流れて発光部が発光する請求項13に記載の表示装置の駆動方法。
The drive circuit further includes a capacitor having one electrode connected to the other source / drain region of the drive transistor and the other electrode connected to the gate electrode of the drive transistor,
In the first display element, a voltage corresponding to the first video signal is held in the capacitor unit by the writing process, and application of the first video signal to the gate electrode of the driving transistor is stopped, thereby A current corresponding to the value of the held voltage flows to the light emitting part through the driving transistor, and the light emitting part emits light,
In the second display element, a voltage corresponding to the second video signal is held in the capacitor unit by the writing process, and application of the second video signal to the gate electrode of the driving transistor is stopped, thereby A current corresponding to the value of the held voltage flows to the light emitting part through the driving transistor, and the light emitting part emits light,
In the third display element, a voltage corresponding to the third video signal is held in the capacitor unit by the writing process, and application of the third video signal to the gate electrode of the driving transistor is stopped, thereby The method for driving a display device according to claim 13, wherein a current corresponding to the value of the held voltage flows to the light emitting unit through the driving transistor, and the light emitting unit emits light.
JP2009279516A 2009-12-09 2009-12-09 Display device, method for producing display device, and method for driving display device Pending JP2011123184A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009279516A JP2011123184A (en) 2009-12-09 2009-12-09 Display device, method for producing display device, and method for driving display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009279516A JP2011123184A (en) 2009-12-09 2009-12-09 Display device, method for producing display device, and method for driving display device

Publications (1)

Publication Number Publication Date
JP2011123184A true JP2011123184A (en) 2011-06-23

Family

ID=44287140

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009279516A Pending JP2011123184A (en) 2009-12-09 2009-12-09 Display device, method for producing display device, and method for driving display device

Country Status (1)

Country Link
JP (1) JP2011123184A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013084702A1 (en) * 2011-12-09 2013-06-13 ソニー株式会社 Display device, display panel, drive method therefor, and electronic device
CN103578425A (en) * 2012-08-06 2014-02-12 索尼公司 Display panel, display device and electronic apparatus
CN110619844A (en) * 2019-10-30 2019-12-27 京东方科技集团股份有限公司 Display driving circuit, driving method thereof and display device
JP2020532755A (en) * 2017-09-05 2020-11-12 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. Array boards, display panels, display devices

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013084702A1 (en) * 2011-12-09 2013-06-13 ソニー株式会社 Display device, display panel, drive method therefor, and electronic device
US9685112B2 (en) 2011-12-09 2017-06-20 Joled Inc. Display unit, display panel, and method of driving the same, and electronic apparatus
CN103578425A (en) * 2012-08-06 2014-02-12 索尼公司 Display panel, display device and electronic apparatus
KR20140019222A (en) * 2012-08-06 2014-02-14 소니 주식회사 Display panel, display device and electronic apparatus
JP2014032367A (en) * 2012-08-06 2014-02-20 Sony Corp Display panel, display device, and electronic apparatus
US10217404B2 (en) 2012-08-06 2019-02-26 Joled Inc. Display panel, display device and electronic apparatus
KR102023542B1 (en) * 2012-08-06 2019-09-27 가부시키가이샤 제이올레드 Display panel, display device and electronic apparatus
JP2020532755A (en) * 2017-09-05 2020-11-12 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. Array boards, display panels, display devices
CN110619844A (en) * 2019-10-30 2019-12-27 京东方科技集团股份有限公司 Display driving circuit, driving method thereof and display device
US11069300B2 (en) 2019-10-30 2021-07-20 Boe Technology Group Co., Ltd. Display driving circuit, method for driving the same, and display device

Similar Documents

Publication Publication Date Title
KR101529323B1 (en) Display apparatus and display-apparatus driving method
JP5278119B2 (en) Driving method of display device
JP5696463B2 (en) Display device and driving method of display device
JP5625864B2 (en) Display device and driving method of display device
JP2009288767A (en) Display apparatus and driving method thereof
JP5262930B2 (en) Display element driving method and display device driving method
JP2009271199A (en) Display apparatus and driving method for display apparatus
US7009591B2 (en) Active matrix type display apparatus
JP5652188B2 (en) Display device
JP6082908B2 (en) Display device and driving method of display device
US8094252B2 (en) Display apparatus and method for driving the same
JP2011123184A (en) Display device, method for producing display device, and method for driving display device
JP5293417B2 (en) Driving method of display device
JP5548503B2 (en) Active matrix display device
WO2014077200A1 (en) Display device, display device driving method, and signal output circuit
KR100543838B1 (en) Electroluminesence display device
KR20100103366A (en) Display apparatus and method of driving the same
KR101634823B1 (en) Display device, driving method of display device, and driving method of display element
JP5391678B2 (en) Display device
JP2011154086A (en) Display device, and method of driving display device
JP6082563B2 (en) Display device
WO2022118368A1 (en) Display device
JP2011170170A (en) Display device, method for driving display, and method for driving display element
JP2011170245A (en) Display device, method for driving display device, and method for driving display element
JP2011007842A (en) Display device and method for driving the same