JP2010256819A - Active matrix type organic light emitting display device and method for driving the same - Google Patents

Active matrix type organic light emitting display device and method for driving the same Download PDF

Info

Publication number
JP2010256819A
JP2010256819A JP2009109745A JP2009109745A JP2010256819A JP 2010256819 A JP2010256819 A JP 2010256819A JP 2009109745 A JP2009109745 A JP 2009109745A JP 2009109745 A JP2009109745 A JP 2009109745A JP 2010256819 A JP2010256819 A JP 2010256819A
Authority
JP
Japan
Prior art keywords
light emitting
organic light
electrode
capacitor
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2009109745A
Other languages
Japanese (ja)
Inventor
Makoto Shibusawa
誠 渋沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Central Inc
Original Assignee
Toshiba Mobile Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Mobile Display Co Ltd filed Critical Toshiba Mobile Display Co Ltd
Priority to JP2009109745A priority Critical patent/JP2010256819A/en
Publication of JP2010256819A publication Critical patent/JP2010256819A/en
Withdrawn legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide an active matrix type organic light emitting display device excellent in gradation reproducibility, and to provide a method for driving an active matrix type organic light emitting display device. <P>SOLUTION: The active matrix type organic light emitting display device includes a plurality of video signal lines VL and a plurality of pixels PX. Each pixel PX has: a cathode, an anode, and an organic light emitting diode OLED including an organic layer; an N channel type drive transistor DR; an output switch SWa; a first capacitor section Cs; and a second capacitor section Cx. <P>COPYRIGHT: (C)2011,JPO&INPIT

Description

この発明は、アクティブマトリクス型有機発光表示装置及びアクティブマトリクス型有機発光表示装置の駆動方法に関する。   The present invention relates to an active matrix organic light emitting display device and a driving method of the active matrix organic light emitting display device.

近年、アクティブマトリクス型表示装置として、アクティブマトリクス型有機エレクトロルミネッセンス(EL)表示装置が開発されている。アクティブマトリクス型有機エレクトロルミネッセンス(EL)表示装置では、各画素で表示させる画像の階調を、映像信号の大きさで制御している。映像信号として電圧信号を利用するアクティブマトリクス型有機EL表示装置が開示されている(例えば、特許文献1参照)。   In recent years, an active matrix organic electroluminescence (EL) display device has been developed as an active matrix display device. In an active matrix organic electroluminescence (EL) display device, the gradation of an image displayed on each pixel is controlled by the magnitude of a video signal. An active matrix organic EL display device using a voltage signal as a video signal is disclosed (for example, see Patent Document 1).

一般に、駆動トランジスタの閾値電圧や移動度は、画素間でばらつく。このため、同一の映像信号を画素に供給しても、有機発光ダイオードに流れる電流は画素毎に異なり、輝度ムラが生じることになる。   In general, the threshold voltage and mobility of a driving transistor vary between pixels. For this reason, even if the same video signal is supplied to the pixel, the current flowing through the organic light emitting diode differs from pixel to pixel, resulting in uneven brightness.

ここで、特許文献1に、閾値電圧のばらつきを抑制する技術も開示されている。これにより、閾値電圧のばらつきに起因した駆動電流のばらつきを抑制することができ、優れた階調再現性を得ることができる。   Here, Patent Document 1 discloses a technique for suppressing variation in threshold voltage. As a result, variations in drive current due to variations in threshold voltage can be suppressed, and excellent gradation reproducibility can be obtained.

また、キャンセル(オフセットキャンセル)動作を2回設けることにより、閾値電圧のばらつきを抑制し、かつ、駆動トランジスタの移動度ばらつきをゲート電位分布で吸収する技術が開示されている(例えば、特許文献2参照)。この場合、閾値電圧ばらつきの影響、移動度ばらつきの影響ともに抑制することが可能となる。   In addition, a technique is disclosed in which variation in threshold voltage is suppressed by providing a cancel (offset cancel) operation twice, and variation in mobility of a driving transistor is absorbed by a gate potential distribution (for example, Patent Document 2). reference). In this case, both the influence of the threshold voltage variation and the mobility variation can be suppressed.

特開2007−10993号公報JP 2007-10993 A 特開2006−215213号公報JP 2006-215213 A

ところで、上記キャンセル動作による移動度補償は、駆動トランジスタのゲート電極及びソース電極間の電圧を低下させつつ行うものである。この場合、ゲート電極の低下を招くため、階調再現性がばらつく可能性がある。   By the way, the mobility compensation by the cancel operation is performed while lowering the voltage between the gate electrode and the source electrode of the drive transistor. In this case, since the gate electrode is lowered, the gradation reproducibility may vary.

また、上記キャンセル動作による移動度補償は、1μ秒又はそれ以下のスパンで行う必要があり、配線のCR積やドライバの動作遅延により、階調再現性が画素毎にばらつく可能性がある。
この発明は以上の点に鑑みなされたもので、その目的は、階調再現性に優れたアクティブマトリクス型有機発光表示装置及びアクティブマトリクス型有機発光表示装置の駆動方法を提供することにある。
Further, the mobility compensation by the cancel operation needs to be performed in a span of 1 μsec or less, and the gradation reproducibility may vary from pixel to pixel due to the CR product of the wiring or the operation delay of the driver.
The present invention has been made in view of the above points, and an object of the present invention is to provide an active matrix organic light emitting display device excellent in gradation reproducibility and a driving method of the active matrix organic light emitting display device.

上記課題を解決するため、本発明の態様に係るアクティブマトリクス型有機発光表示装置は、
複数の映像信号線と、
前記各映像信号線に接続された複数の画素と、を備え、
前記各画素は、
低電位電源配線に接続された陰極、前記陰極に対向配置された陽極並びに前記陰極及び陽極間に挟持された有機物層を含んだ有機発光ダイオードと、
高電位電源配線に接続されたドレイン電極、前記有機発光ダイオードの陽極に接続されたソース電極及びゲート電極を含んだNチャネル型の駆動トランジスタと、
前記高電位電源配線及び駆動トランジスタのドレイン電極間に接続された出力スイッチと、
前記駆動トランジスタのゲート電極に接続された第1電極及び前記有機発光ダイオードの陽極に接続された第2電極を含んだ第1容量部と、
前記駆動トランジスタのゲート電極に接続された電極を含んだ第2容量部と、を有している。
In order to solve the above-described problem, an active matrix organic light emitting display device according to an aspect of the present invention includes:
Multiple video signal lines;
A plurality of pixels connected to each of the video signal lines,
Each pixel is
An organic light emitting diode including a cathode connected to a low-potential power line, an anode disposed opposite to the cathode, and an organic material layer sandwiched between the cathode and the anode;
An N-channel driving transistor including a drain electrode connected to a high-potential power wiring, a source electrode connected to the anode of the organic light emitting diode, and a gate electrode;
An output switch connected between the high-potential power line and the drain electrode of the driving transistor;
A first capacitor including a first electrode connected to a gate electrode of the driving transistor and a second electrode connected to an anode of the organic light emitting diode;
A second capacitor portion including an electrode connected to the gate electrode of the driving transistor.

また、本発明の他の態様に係るアクティブマトリクス型有機発光表示装置の駆動方法は、
複数の映像信号線と、前記各映像信号線に接続された複数の画素と、を備え、前記各画素は、低電位電源配線に接続された陰極、前記陰極に対向配置された陽極並びに前記陰極及び陽極間に挟持された有機物層を含んだ有機発光ダイオードと、高電位電源配線に接続されたドレイン電極、前記有機発光ダイオードの陽極に接続されたソース電極及びゲート電極を含んだNチャネル型の駆動トランジスタと、前記高電位電源配線及び駆動トランジスタのドレイン電極間に接続された出力スイッチと、前記駆動トランジスタのゲート電極に接続された第1電極及び前記有機発光ダイオードの陽極に接続された第2電極を含んだ第1容量部と、前記駆動トランジスタのゲート電極に接続された電極を含んだ第2容量部と、を有しているアクティブマトリクス型有機発光表示装置の駆動方法において、
発光期間に、前記駆動トランジスタから駆動信号を前記有機発光ダイオードに出力させ、
前記有機発光ダイオードに前記駆動信号が流れ始める時の前記陽極の電位の変化を前記第1容量部を介して前記駆動トランジスタのゲート電極に伝播させ、その際、前記第2容量部により前記ゲート電極への前記陽極の電位の変化の伝播を抑制する。
In addition, a driving method of an active matrix organic light emitting display device according to another aspect of the present invention includes:
A plurality of video signal lines; and a plurality of pixels connected to the video signal lines, each pixel including a cathode connected to a low-potential power line, an anode disposed opposite to the cathode, and the cathode And an organic light emitting diode including an organic material layer sandwiched between anodes, a drain electrode connected to a high-potential power wiring, a source electrode connected to the anode of the organic light emitting diode, and an N channel type including a gate electrode A drive transistor; an output switch connected between the high-potential power line and the drain electrode of the drive transistor; a first electrode connected to the gate electrode of the drive transistor; and a second electrode connected to the anode of the organic light emitting diode. An active capacitor having a first capacitor portion including an electrode and a second capacitor portion including an electrode connected to the gate electrode of the driving transistor. In the driving method of Rikusu organic light emitting display device,
During the light emission period, a drive signal is output from the drive transistor to the organic light emitting diode,
A change in the potential of the anode when the driving signal starts to flow through the organic light emitting diode is propagated to the gate electrode of the driving transistor through the first capacitor, and at this time, the gate electrode is driven by the second capacitor. The propagation of the change in the potential of the anode to is suppressed.

この発明によれば、階調再現性に優れたアクティブマトリクス型有機発光表示装置及びアクティブマトリクス型有機発光表示装置の駆動方法を提供することができる。   According to the present invention, it is possible to provide an active matrix organic light emitting display device excellent in gradation reproducibility and a driving method of the active matrix organic light emitting display device.

本発明の実施の形態に係る有機発光表示装置を概略的に示す平面図である。1 is a plan view schematically showing an organic light emitting display device according to an embodiment of the present invention. 上記有機発光表示装置の駆動トランジスタ及び有機発光ダイオードを示す断面図である。It is sectional drawing which shows the drive transistor and organic light emitting diode of the said organic light emitting display. 上記有機発光表示装置における画素の等価回路を示す平面図である。It is a top view which shows the equivalent circuit of the pixel in the said organic light emitting display device. 上記画素を示す概略平面図である。It is a schematic plan view which shows the said pixel. 図4の線A1−A2に沿った断面を展開して示す断面図であり、特に、絶縁基板から画素電極までの積層構造を示す図である。FIG. 5 is a developed cross-sectional view taken along line A1-A2 of FIG. 上記有機発光表示装置の駆動方法における制御信号のオン、オフ(high、low)タイミングを示すタイミングチャートであり、駆動トランジスタのゲート電位、初期化電圧、駆動トランジスタのソース電位及びリセット電圧を併せて示す図である。3 is a timing chart showing on / off timings of a control signal in the driving method of the organic light emitting display device, and also shows a gate potential of the driving transistor, an initialization voltage, a source potential of the driving transistor, and a reset voltage. FIG. 上記有機発光表示装置のリセット動作における画素の等価回路を示す図である。It is a figure which shows the equivalent circuit of the pixel in the reset operation | movement of the said organic light emitting display device. 上記有機発光表示装置のキャンセル動作における画素の等価回路を示す図である。It is a figure which shows the equivalent circuit of the pixel in the cancellation operation | movement of the said organic light emitting display device. 上記有機発光表示装置の書込み動作における画素の等価回路を示す図である。It is a figure which shows the equivalent circuit of the pixel in the write-in operation | movement of the said organic light emitting display device. 上記有機発光表示装置の発光動作における画素の等価回路を示す図である。It is a figure which shows the equivalent circuit of the pixel in the light emission operation | movement of the said organic light emitting display. 上記有機発光表示装置の画素の変形例の等価回路を示す平面図である。It is a top view which shows the equivalent circuit of the modification of the pixel of the said organic light emitting display device. 図11に示した画素の概略平面図である。It is a schematic plan view of the pixel shown in FIG. 上記有機発光表示装置の画素の他の変形例の等価回路を示す平面図である。It is a top view which shows the equivalent circuit of the other modification of the pixel of the said organic light emitting display device. 図13に示した画素の概略平面図である。FIG. 14 is a schematic plan view of the pixel shown in FIG. 13.

以下、図面を参照しながらこの発明の実施の形態に係るアクティブマトリクス型有機発光表示装置及びアクティブマトリクス型有機発光表示装置の駆動方法について詳細に説明する。   Hereinafter, an active matrix organic light emitting display device and an active matrix organic light emitting display device driving method according to embodiments of the present invention will be described in detail with reference to the drawings.

図1は、本発明の実施の形態に係る表示装置を概略的に示す平面図である。図2は、図1の表示装置に採用可能な構造の一例を概略的に示す部分断面図である。図3は、図1の表示装置が含む画素の等価回路図である。図4は、上記画素を概略的に示す平面図である。図5は、上記画素の一部を概略的に示す断面図である。なお、図2では、表示装置を、その表示面,すなわち前面又は光出射面,が上方を向き、背面が下方を向くように描いている。この表示装置は、アクティブマトリクス型駆動方式を採用した上面発光型の有機発光表示装置である。尚、本実施の形態では、上面発光型の有機発光表示装置であるが、本実施の形態は下面発光型の有機発光表示装置についても容易に適用可能である。   FIG. 1 is a plan view schematically showing a display device according to an embodiment of the present invention. FIG. 2 is a partial cross-sectional view schematically showing an example of a structure that can be employed in the display device of FIG. FIG. 3 is an equivalent circuit diagram of a pixel included in the display device of FIG. FIG. 4 is a plan view schematically showing the pixel. FIG. 5 is a cross-sectional view schematically showing a part of the pixel. In FIG. 2, the display device is depicted such that its display surface, that is, the front surface or the light emitting surface faces upward, and the back surface faces downward. This display device is a top emission type organic light emitting display device adopting an active matrix driving method. In this embodiment, the top emission organic light emitting display device is used. However, the present embodiment can be easily applied to a bottom emission organic light emitting display device.

図1乃至図5に示すように、有機発光表示装置は、表示パネルDPと、映像信号線ドライバXDRと、走査信号線ドライバYDRとを含んでいる。映像信号線ドライバXDR及び走査信号線ドライバYDRは駆動部10を形成している。   As shown in FIGS. 1 to 5, the organic light emitting display device includes a display panel DP, a video signal line driver XDR, and a scanning signal line driver YDR. The video signal line driver XDR and the scanning signal line driver YDR form a drive unit 10.

表示パネルDPは、例えば、ガラス基板などの絶縁基板SUBを含んでいる。絶縁基板SUB上には、アンダーコート層UCが形成されている。アンダーコート層UCは、例えば、絶縁基板SUB上にSiN層とSiO層とをこの順に積層してなる。 The display panel DP includes, for example, an insulating substrate SUB such as a glass substrate. An undercoat layer UC is formed on the insulating substrate SUB. For example, the undercoat layer UC is formed by laminating a SiN X layer and a SiO X layer in this order on the insulating substrate SUB.

アンダーコート層UC上では、半導体層SCが形成されている。各半導体層SCは、例えば、p型領域とn型領域とを含んだポリシリコン層である。アンダーコート層UC上では、第2電極Cs2がさらに形成されている。ここでは、半導体層SC及び第2電極Cs2は一体に形成されている。   A semiconductor layer SC is formed on the undercoat layer UC. Each semiconductor layer SC is, for example, a polysilicon layer including a p-type region and an n-type region. A second electrode Cs2 is further formed on the undercoat layer UC. Here, the semiconductor layer SC and the second electrode Cs2 are integrally formed.

半導体層SC及び第2電極Cs2は、ゲート絶縁膜GIで被覆されている。ゲート絶縁膜GIは、例えばTEOS(tetraethyl orthosilicate)などを用いて形成することができる。   The semiconductor layer SC and the second electrode Cs2 are covered with the gate insulating film GI. The gate insulating film GI can be formed using, for example, TEOS (tetraethyl orthosilicate).

ゲート絶縁膜GI上には、走査信号線SL1、SL2、SL3、SL4が形成されている。走査信号線SL1、SL2、SL3、SL4は、各々が後述する画素PXの行方向Xに延びており、画素PXの列方向Yに並んでいる。走査信号線SL1、SL2、SL3、SL4は、例えばMoWなどからなる。   On the gate insulating film GI, scanning signal lines SL1, SL2, SL3, and SL4 are formed. Each of the scanning signal lines SL1, SL2, SL3, and SL4 extends in the row direction X of the pixel PX, which will be described later, and is aligned in the column direction Y of the pixel PX. The scanning signal lines SL1, SL2, SL3, SL4 are made of, for example, MoW.

ゲート絶縁膜GI上では、リセット線RSL及び第1電極C1がさらに形成されている。リセット線RSL及び第1電極C1は、例えばMoWなどからなる。リセット線RSL及び第1電極C1は、走査信号線SL1、SL2、SL3、SL4と同一の工程で形成することができる。   On the gate insulating film GI, a reset line RSL and a first electrode C1 are further formed. The reset line RSL and the first electrode C1 are made of, for example, MoW. The reset line RSL and the first electrode C1 can be formed in the same process as the scanning signal lines SL1, SL2, SL3, SL4.

走査信号線SL1、SL2、SL3、SL4のそれぞれは半導体層SCと交差しており、これら交差部は薄膜トランジスタを構成している。また、第1電極C1は半導体層SCと交差しており、これら交差部も薄膜トランジスタを構成している。   Each of the scanning signal lines SL1, SL2, SL3, and SL4 intersects the semiconductor layer SC, and these intersecting portions constitute a thin film transistor. The first electrode C1 intersects with the semiconductor layer SC, and these intersecting portions also constitute a thin film transistor.

具体的には、走査信号線SL1と半導体層SCとの交差部が形成している薄膜トランジスタは、出力スイッチSWaである。走査信号線SL2と半導体層SCとの交差部が形成している薄膜トランジスタは、初期化スイッチSWcである。走査信号線SL3と半導体層SCとの交差部が形成している薄膜トランジスタは、書込みスイッチSWdである。走査信号線SL4と半導体層SCとの交差部が形成している薄膜トランジスタは、リセットスイッチSWbである。   Specifically, the thin film transistor formed by the intersection of the scanning signal line SL1 and the semiconductor layer SC is the output switch SWa. A thin film transistor formed by the intersection of the scanning signal line SL2 and the semiconductor layer SC is an initialization switch SWc. The thin film transistor formed by the intersection of the scanning signal line SL3 and the semiconductor layer SC is the write switch SWd. A thin film transistor formed by the intersection of the scanning signal line SL4 and the semiconductor layer SC is a reset switch SWb.

第1電極C1と半導体層SCとの交差部が形成している薄膜トランジスタは、駆動トランジスタDRである。
なお、この例では、スイッチSWaは、トップゲート型のPチャネル薄膜トランジスタである。駆動トランジスタDR及びスイッチSWb乃至SWdは、トップゲート型のNチャネル薄膜トランジスタである。また、図2において参照符号Gで示す部分は、第1電極C1の一部を延出してなる駆動トランジスタDRのゲート電極である。
The thin film transistor formed by the intersection of the first electrode C1 and the semiconductor layer SC is the drive transistor DR.
In this example, the switch SWa is a top gate type P-channel thin film transistor. The drive transistor DR and the switches SWb to SWd are top-gate N-channel thin film transistors. In FIG. 2, the portion indicated by reference numeral G is a gate electrode of the drive transistor DR formed by extending a part of the first electrode C1.

第1電極C1は、第2電極Cs2と対向している。第1電極C1と第2電極Cs2とこれらの間に介在しているゲート絶縁膜GIとは、第1容量部Csを形成している。ここでは、第1容量部Csはキャパシタである。   The first electrode C1 faces the second electrode Cs2. The first electrode C1, the second electrode Cs2, and the gate insulating film GI interposed therebetween form a first capacitor portion Cs. Here, the first capacitor Cs is a capacitor.

ゲート絶縁膜GI、走査信号線SL1、SL2、SL3、SL4、リセット線RSL及び第1電極C1は、層間絶縁膜IIで被覆されている。層間絶縁膜IIは、例えばプラズマCVD法などにより成膜されたSiOなどからなる。 The gate insulating film GI, the scanning signal lines SL1, SL2, SL3, SL4, the reset line RSL, and the first electrode C1 are covered with an interlayer insulating film II. The interlayer insulating film II is made of, for example, SiO X formed by a plasma CVD method or the like.

層間絶縁膜II上には、映像信号線VL、初期化信号線BL及び高電位電源配線PSLが形成されている。層間絶縁膜II上には、図2に示すソース電極SE及びドレイン電極DEがさらに形成されている。   On the interlayer insulating film II, a video signal line VL, an initialization signal line BL, and a high potential power supply line PSL are formed. On the interlayer insulating film II, the source electrode SE and the drain electrode DE shown in FIG. 2 are further formed.

映像信号線VLは、各々が列方向Yに延びており、行方向Xに並んでいる。映像信号線VLは、書込みスイッチSWdのソース電極に接続されている。初期化信号線BLは、この例では、各々が列方向Yに延びており、行方向Xに並んでいる。初期化信号線BLは、初期化スイッチSWcのソース電極に接続されている。高電位電源配線PSLは、この例では、各々が列方向Yに延びており、行方向Xに並んでいる。高電位電源配線PSLは、出力スイッチSWaのソース電極と第2容量部Cxとに接続されている。なお、リセット線RSLは、リセットスイッチSWbのソース電極に接続されている。   Each video signal line VL extends in the column direction Y and is arranged in the row direction X. The video signal line VL is connected to the source electrode of the write switch SWd. In this example, the initialization signal lines BL extend in the column direction Y and are aligned in the row direction X. The initialization signal line BL is connected to the source electrode of the initialization switch SWc. In this example, the high-potential power lines PSL extend in the column direction Y and are aligned in the row direction X. The high potential power line PSL is connected to the source electrode of the output switch SWa and the second capacitor Cx. The reset line RSL is connected to the source electrode of the reset switch SWb.

ソース電極SE及びドレイン電極DEは、層間絶縁膜II及びゲート絶縁膜GIに形成されたコンタクトホールを通って半導体層SCのソース領域及びドレイン領域にそれぞれ接続されている。ソース電極SE及びドレイン電極DEは、画素PXが含む素子間の接続に利用されている。   The source electrode SE and the drain electrode DE are connected to the source region and the drain region of the semiconductor layer SC through contact holes formed in the interlayer insulating film II and the gate insulating film GI, respectively. The source electrode SE and the drain electrode DE are used for connection between elements included in the pixel PX.

層間絶縁膜II上には、第2電極Cx2がさらに形成されている。この実施の形態において、第2電極Cx2は、高電位電源配線PSLの一部を延出して形成されている。第2電極Cx2は、第1電極C1と対向している。第1電極C1と第2電極Cx2とこれらの間に介在している層間絶縁膜IIとは、第2容量部Cxを形成している。ここでは、第2容量部Cxはキャパシタである。   A second electrode Cx2 is further formed on the interlayer insulating film II. In this embodiment, the second electrode Cx2 is formed by extending a part of the high potential power supply line PSL. The second electrode Cx2 is opposed to the first electrode C1. The first electrode C1, the second electrode Cx2, and the interlayer insulating film II interposed between them form a second capacitor portion Cx. Here, the second capacitor Cx is a capacitor.

映像信号線VLと初期化信号線BLと高電位電源配線PSLと第2電極Cx2とソース電極SEとドレイン電極DEとは、例えば、Mo/Al/Moの三層構造を有している。これらは、同一工程で形成可能である。   The video signal line VL, the initialization signal line BL, the high potential power supply line PSL, the second electrode Cx2, the source electrode SE, and the drain electrode DE have, for example, a three-layer structure of Mo / Al / Mo. These can be formed in the same process.

映像信号線VLと初期化信号線BLと高電位電源配線PSLと第2電極Cx2とソース電極SEとドレイン電極DEとは、パッシベーション膜PSで被覆されている。パッシベーション膜PSは、例えばSiNなどからなる。 The video signal line VL, the initialization signal line BL, the high potential power supply line PSL, the second electrode Cx2, the source electrode SE, and the drain electrode DE are covered with the passivation film PS. The passivation film PS is made of, for example, SiN X.

パッシベーション膜PS上では、画素電極PEが配列している。各画素電極PEは、パッシベーション膜PSに設けたコンタクトホールを通って、駆動トランジスタDRのソース電極SEに接続されている。   The pixel electrodes PE are arranged on the passivation film PS. Each pixel electrode PE is connected to the source electrode SE of the drive transistor DR through a contact hole provided in the passivation film PS.

画素電極PEは、この例では光反射性を有する背面電極である。また、画素電極PEは、この例では陽極である。画素電極PEとしては、例えば、ITO(Indium Tin Oxide)などの透明な導電材料と、例えばAgなどの光反射率の高い金属材料を透明導電材料の背面側に積層した構造を使用することができる。また、画素電極PEと、駆動トランジスタDRのゲート電極とは、第1容量部Csを介して接続されている。   In this example, the pixel electrode PE is a back electrode having light reflectivity. Further, the pixel electrode PE is an anode in this example. As the pixel electrode PE, for example, a structure in which a transparent conductive material such as ITO (Indium Tin Oxide) and a metal material with high light reflectance such as Ag are stacked on the back side of the transparent conductive material can be used. . Further, the pixel electrode PE and the gate electrode of the driving transistor DR are connected via the first capacitor portion Cs.

パッシベーション膜PS上には、さらに、隔壁絶縁層PIが形成されている。隔壁絶縁層PIには、画素電極PEに対応した位置に貫通孔が設けられているか、或いは、画素電極PEが形成する列又は行に対応した位置にスリットが設けられている。ここでは、一例として、隔壁絶縁層PIは、画素電極PEに対応した位置に貫通孔を有している。隔壁絶縁層PIは、例えば、有機絶縁層である。隔壁絶縁層PIは、例えば、フォトリソグラフィ技術を用いて形成されている。   A partition insulating layer PI is further formed on the passivation film PS. In the partition insulating layer PI, a through hole is provided at a position corresponding to the pixel electrode PE, or a slit is provided at a position corresponding to a column or row formed by the pixel electrode PE. Here, as an example, the partition insulating layer PI has a through hole at a position corresponding to the pixel electrode PE. The partition insulating layer PI is, for example, an organic insulating layer. The partition insulating layer PI is formed using, for example, a photolithography technique.

画素電極PE上には、活性層として、発光層を含んだ有機物層ORGが形成されている。発光層は、例えば、発光色が赤色、緑色、又は青色のルミネセンス性有機化合物を含んだ薄膜である。この有機物層ORGは、発光層に加え、正孔注入層、正孔輸送層、正孔ブロッキング層、電子輸送層、電子注入層などもさらに含むことができる。   On the pixel electrode PE, an organic layer ORG including a light emitting layer is formed as an active layer. The light emitting layer is, for example, a thin film containing a luminescent organic compound whose emission color is red, green, or blue. The organic layer ORG can further include a hole injection layer, a hole transport layer, a hole blocking layer, an electron transport layer, an electron injection layer, and the like in addition to the light emitting layer.

隔壁絶縁層PI及び有機物層ORGは、対向電極CEで被覆されている。この例では、対向電極CEは、画素PX間で互いに接続された電極、すなわち共通電極である。また、この例では、対向電極CEは、陰極であり且つ光透過性の前面電極である。対向電極CEは、例えば、パッシベーション膜PSと隔壁絶縁層PIとに設けられたコンタクトホールを通って、映像信号線VLと同一の層上に形成された電極配線(図示せず)に電気的に接続されている。各々の有機発光ダイオードOLEDは、画素電極PEと、有機物層ORGと、対向電極CEとを含んでいる。   The partition insulating layer PI and the organic layer ORG are covered with the counter electrode CE. In this example, the counter electrode CE is an electrode connected to each other between the pixels PX, that is, a common electrode. In this example, the counter electrode CE is a cathode and a light-transmitting front electrode. The counter electrode CE is electrically connected to an electrode wiring (not shown) formed on the same layer as the video signal line VL through, for example, a contact hole provided in the passivation film PS and the partition insulating layer PI. It is connected. Each organic light emitting diode OLED includes a pixel electrode PE, an organic material layer ORG, and a counter electrode CE.

この実施の形態において、画素電極PEと対向電極CEとは第3容量部Ckを介して接続されているが、有機発光ダイオードOLED自体の持つ容量Coledを用いた場合を示している。なお第3容量部Ckの電極として画素電極PEに電気的に等価な第1電極Ck1と、対向電極CEに電気的に等価な第2電極Ck2とで示している。   In this embodiment, the pixel electrode PE and the counter electrode CE are connected via the third capacitor Ck, but the case where the capacitor Coled of the organic light emitting diode OLED itself is used is shown. A first electrode Ck1 that is electrically equivalent to the pixel electrode PE and a second electrode Ck2 that is electrically equivalent to the counter electrode CE are shown as electrodes of the third capacitor Ck.

各画素PXは、駆動トランジスタDRと、スイッチSWa乃至SWdと、有機発光ダイオードOLEDと、第1容量部Csと、第2容量部Cxと、第3容量部Ckとを含んでいる。上記の通り、この例では、駆動トランジスタDR及びスイッチSWb乃至SWdはNチャネル薄膜トランジスタである。スイッチSWaはPチャネル薄膜トランジスタである。   Each pixel PX includes a drive transistor DR, switches SWa to SWd, an organic light emitting diode OLED, a first capacitor Cs, a second capacitor Cx, and a third capacitor Ck. As described above, in this example, the drive transistor DR and the switches SWb to SWd are N-channel thin film transistors. The switch SWa is a P-channel thin film transistor.

出力スイッチSWaと駆動トランジスタDRと有機発光ダイオードOLEDとは、高電位電源配線PSLの高電位電源端子ND1と低電位電源配線の低電位電源端子ND2との間で、この順に直列に接続されている。   The output switch SWa, the drive transistor DR, and the organic light emitting diode OLED are connected in series in this order between the high potential power supply terminal ND1 of the high potential power supply wiring PSL and the low potential power supply terminal ND2 of the low potential power supply wiring. .

具体的には、出力スイッチSWaのソース電極は高電位電源端子ND1に接続され、有機発光ダイオードOLEDの対向電極CEは低電位電源端子ND2に接続されている。   Specifically, the source electrode of the output switch SWa is connected to the high potential power supply terminal ND1, and the counter electrode CE of the organic light emitting diode OLED is connected to the low potential power supply terminal ND2.

出力スイッチSWaのゲート電極は走査信号線SL1に接続されている。出力スイッチSWaは、走査信号線SL1から供給される制御信号BGに応答してオン(導通状態)、オフ(非導通状態)される。駆動トランジスタDRのソース電極SEは画素電極PEに接続され、駆動トランジスタDRのドレイン電極DEは出力スイッチSWaのドレイン電極されている。 The gate electrode of the output switch SWa is connected to the scanning signal line SL1. The output switch SWa is turned on (conductive state) and turned off (non-conductive state) in response to the control signal BG supplied from the scanning signal line SL1. The source electrode SE of the drive transistor DR is connected to the pixel electrode PE, and the drain electrode DE of the drive transistor DR is the drain electrode of the output switch SWa.

第1容量部Csは、駆動トランジスタDRのゲート電極及びソース電極間に接続されている。より詳しくは、第1容量部Csの第1電極C1が駆動トランジスタDRのゲート電極に接続されている。第1容量部Csの第2電極Cs2が駆動トランジスタDRのソース電極に接続されている。第1容量部Csは、駆動トランジスタDRのゲート電極及びソース電極間の電位差を保持するものである。
また、第1容量部Csは、有機発光ダイオードOLEDに駆動信号が流れ始める時の画素電極PEの電位の変化を駆動トランジスタDRのゲート電極に伝播させるものである。
The first capacitor unit Cs is connected between the gate electrode and the source electrode of the drive transistor DR. More specifically, the first electrode C1 of the first capacitor unit Cs is connected to the gate electrode of the driving transistor DR. The second electrode Cs2 of the first capacitor unit Cs is connected to the source electrode of the drive transistor DR. The first capacitor unit Cs holds a potential difference between the gate electrode and the source electrode of the driving transistor DR.
In addition, the first capacitor unit Cs propagates the change in the potential of the pixel electrode PE when the drive signal starts to flow to the organic light emitting diode OLED to the gate electrode of the drive transistor DR.

第2容量部Cxは、駆動トランジスタDRのゲート電極に接続されている。この実施の形態において、第2容量部Cxの第1電極C1が駆動トランジスタDRのゲート電極に接続されている。第2容量部Cxの第2電極Cx2は高電位電源配線PSLに接続されている。
なお、第2電極Cx2は高電位電源配線PSL以外に接続されていても良く、この場合、第2電極Cx2は定電位の配線に接続されていれば良い。
The second capacitor unit Cx is connected to the gate electrode of the drive transistor DR. In this embodiment, the first electrode C1 of the second capacitor unit Cx is connected to the gate electrode of the drive transistor DR. The second electrode Cx2 of the second capacitor unit Cx is connected to the high potential power supply line PSL.
Note that the second electrode Cx2 may be connected to other than the high-potential power supply wiring PSL. In this case, the second electrode Cx2 only needs to be connected to a constant-potential wiring.

また、第2容量部Cxは、第1容量部Csが画素電極PEの電位の変化を駆動トランジスタDRのゲート電極に伝播させる際、駆動トランジスタDRのゲート電極への画素電極PEの電位の変化の伝播を抑制するものである。   In addition, the second capacitor Cx has a change in the potential of the pixel electrode PE to the gate electrode of the drive transistor DR when the first capacitor Cs propagates the change in the potential of the pixel electrode PE to the gate electrode of the drive transistor DR. It suppresses propagation.

第3容量部Ckは、画素電極PE及び対向電極CE間に接続されている。より詳しくは、第3容量部Ckの第1電極Ck1が画素電極PE、駆動トランジスタDRのソース電極及び第2電極Cs2に接続されている。第3容量部Ckの第2電極Ck2が対向電極CEに接続されている。   The third capacitor unit Ck is connected between the pixel electrode PE and the counter electrode CE. More specifically, the first electrode Ck1 of the third capacitor Ck is connected to the pixel electrode PE, the source electrode of the driving transistor DR, and the second electrode Cs2. The second electrode Ck2 of the third capacitor unit Ck is connected to the counter electrode CE.

初期化スイッチSWcは、初期化信号線BLと駆動トランジスタDRのゲート電極との間に接続されている。初期化スイッチSWcのゲート電極は、走査信号線SL2に接続されている。初期化スイッチSWcは、走査信号線SL2から供給される制御信号IGに応答してオン、オフされる。初期化スイッチSWcは、初期化信号線BLを介して伝送される初期化電圧Viniを出力させるかどうか切換えるものである。   The initialization switch SWc is connected between the initialization signal line BL and the gate electrode of the drive transistor DR. The gate electrode of the initialization switch SWc is connected to the scanning signal line SL2. The initialization switch SWc is turned on / off in response to the control signal IG supplied from the scanning signal line SL2. The initialization switch SWc switches whether to output the initialization voltage Vini transmitted via the initialization signal line BL.

書込みスイッチSWdは、映像信号線VLと駆動トランジスタDRのゲート電極との間に接続されている。書込みスイッチSWdのゲート電極は、走査信号線SL3に接続されている。書込みスイッチSWdは、走査信号線SL3から供給される制御信号SGに応答してオン、オフされる。書込みスイッチSWdは、映像信号線VLを介して伝送される映像信号電圧Vsigを出力させるかどうか切換えるものである。   The write switch SWd is connected between the video signal line VL and the gate electrode of the drive transistor DR. The gate electrode of the writing switch SWd is connected to the scanning signal line SL3. The write switch SWd is turned on / off in response to the control signal SG supplied from the scanning signal line SL3. The write switch SWd switches whether to output the video signal voltage Vsig transmitted through the video signal line VL.

リセットスイッチSWbは、リセット線RSLと駆動トランジスタDRのソース電極及び第2電極Cs2との間に接続されている。リセットスイッチSWbのゲート電極は、走査信号線SL4に接続されている。リセットスイッチSWbは、走査信号線SL4から供給される制御信号RGに応答してオン、オフされる。リセットスイッチSWbは、リセット線RSLを介して伝送されるリセット電圧RSを出力させるかどうか切換えるものである。ここで、リセット電圧RSは定電圧である。   The reset switch SWb is connected between the reset line RSL, the source electrode of the drive transistor DR, and the second electrode Cs2. The gate electrode of the reset switch SWb is connected to the scanning signal line SL4. The reset switch SWb is turned on / off in response to a control signal RG supplied from the scanning signal line SL4. The reset switch SWb switches whether to output a reset voltage RS transmitted via the reset line RSL. Here, the reset voltage RS is a constant voltage.

映像信号線ドライバXDR及び走査信号線ドライバYDRは、この例では、表示パネルDPにCOG(chip on glass)実装している。映像信号線ドライバXDR及び走査信号線ドライバYDRは、COG実装する代わりに、TCP(tape carrier package)実装してもよい。   In this example, the video signal line driver XDR and the scanning signal line driver YDR are mounted on the display panel DP by COG (chip on glass). The video signal line driver XDR and the scanning signal line driver YDR may be mounted by TCP (tape carrier package) instead of COG mounting.

映像信号線ドライバXDRには、映像信号線VLが接続されている。この例では、映像信号線ドライバXDRには、初期化信号線BLと高電位電源配線PSLとがさらに接続されている。映像信号線ドライバXDRは、映像信号線VLに映像信号として映像信号電圧Vsigを出力する。加えて、映像信号線ドライバXDRは、初期化信号線BLに初期化信号として初期化電圧Vini(定電圧)を出力すると共に、高電位電源配線PSLに電源電圧を供給する。   A video signal line VL is connected to the video signal line driver XDR. In this example, an initialization signal line BL and a high-potential power supply line PSL are further connected to the video signal line driver XDR. The video signal line driver XDR outputs a video signal voltage Vsig as a video signal to the video signal line VL. In addition, the video signal line driver XDR outputs an initialization voltage Vini (constant voltage) as an initialization signal to the initialization signal line BL, and supplies a power supply voltage to the high potential power supply wiring PSL.

走査信号線ドライバYDRには、走査信号線SL1、SL2、SL3、SL4が接続されている。走査信号線ドライバYDRは、走査信号線SL1、SL2、SL3、SL4にそれぞれ走査信号として電圧信号を出力する。   Scan signal lines SL1, SL2, SL3, and SL4 are connected to the scan signal line driver YDR. The scanning signal line driver YDR outputs voltage signals as scanning signals to the scanning signal lines SL1, SL2, SL3, and SL4, respectively.

次に、有機発光ダイオードOLEDに発光(画像を表示)させる場合の画素PXの動作について説明する。
上記のように構成された有機発光表示装置において、画素PXの動作は、リセット動作、キャンセル動作、書込み動作及び表示動作としての発光動作に分けられる。これら一連の動作は、例えば、1垂直走査期間に行われる。
Next, the operation of the pixel PX when the organic light emitting diode OLED emits light (displays an image) will be described.
In the organic light emitting display device configured as described above, the operation of the pixel PX is divided into a reset operation, a cancel operation, a write operation, and a light emission operation as a display operation. These series of operations are performed, for example, in one vertical scanning period.

ここで、図6は、制御信号BG、IG、RG、SGのオン、オフタイミングと、駆動トランジスタのゲート電位Vg、初期化電圧Vini、駆動トランジスタのソース電位Vs及びリセット電圧RSを示すタイミングチャートである。   Here, FIG. 6 is a timing chart showing the ON / OFF timings of the control signals BG, IG, RG, and SG, the gate potential Vg of the drive transistor, the initialization voltage Vini, the source potential Vs of the drive transistor, and the reset voltage RS. is there.

まず、リセット動作について説明する。
リセット動作は、リセット期間P1に行われる。リセット動作は、前の発光動作に続いて行われる。リセット期間P1の長さは、例えば、1水平走査期間(1H)である。
First, the reset operation will be described.
The reset operation is performed during the reset period P1. The reset operation is performed following the previous light emission operation. The length of the reset period P1 is, for example, one horizontal scanning period (1H).

図7には、リセット期間P1における画素PXを示している。
図1乃至図6、及び図7に示すように、リセット動作では、走査信号線ドライバYDRから、書込みスイッチSWdをオフ状態とするレベル(オフ電位)、ここでは、ローレベルの制御信号SGが出力されている。
FIG. 7 shows the pixel PX in the reset period P1.
As shown in FIG. 1 to FIG. 6 and FIG. 7, in the reset operation, the scanning signal line driver YDR outputs a level (off potential) for turning off the write switch SWd, in this case, a low level control signal SG. Has been.

この状態で、出力スイッチSWaをオフ状態とするレベル(オフ電位)、ここでは、ハイレベルの制御信号BGが出力される。同時に、走査信号線ドライバYDRから、初期化スイッチSWc及びリセットスイッチSWbをオン状態とするレベル(オン電位)、ここではハイレベルの制御信号IG、RGが出力される。   In this state, a level (off potential) for turning off the output switch SWa, here, a high level control signal BG is output. At the same time, the scanning signal line driver YDR outputs a level (ON potential) for turning on the initialization switch SWc and the reset switch SWb, in this case, high level control signals IG and RG.

このため、出力スイッチSWaがオフ、初期化スイッチSWc及びリセットスイッチSWbがオンに切換えられる。これにより、駆動トランジスタDRのゲート電位Vgが初期化電位Viniに設定され(Vg=Vini)、ソース電位Vsがリセット電位RSに設定される(Vs=RS)。なおViniとRSとの電位は駆動トランジスタDRがオン状態なるように、具体的にはVini−RSの値が駆動トランジスタDRの閾値電圧より大きくなるように設定する。   For this reason, the output switch SWa is turned off, and the initialization switch SWc and the reset switch SWb are turned on. As a result, the gate potential Vg of the drive transistor DR is set to the initialization potential Vini (Vg = Vini), and the source potential Vs is set to the reset potential RS (Vs = RS). Note that the potential between Vini and RS is set so that the drive transistor DR is turned on, specifically, the value of Vini-RS is larger than the threshold voltage of the drive transistor DR.

次に、キャンセル動作について説明する。
キャンセル動作は、リセット期間P1に続くキャンセル期間P2に行われる。キャンセル期間P2の長さは、例えば、1水平走査期間である。
図8には、キャンセル期間P2における画素PXを示している。
Next, the cancel operation will be described.
The cancel operation is performed in a cancel period P2 following the reset period P1. The length of the cancellation period P2 is, for example, one horizontal scanning period.
FIG. 8 shows the pixel PX in the cancellation period P2.

図1乃至図6、及び図8に示すように、キャンセル動作では、走査信号線ドライバYDRから、書込みスイッチSWdにオフ電位の制御信号SGの出力が維持され、初期化スイッチSWcにオン電位の制御信号IGの出力が維持され、リセットスイッチSWbにオフ電位の制御信号RGが出力され、出力スイッチSWaにオン電位の制御信号BGが出力される。   As shown in FIGS. 1 to 6 and 8, in the cancel operation, the output of the off-potential control signal SG is maintained from the scanning signal line driver YDR to the write switch SWd, and the on-potential control is performed to the initialization switch SWc. The output of the signal IG is maintained, an off-potential control signal RG is output to the reset switch SWb, and an on-potential control signal BG is output to the output switch SWa.

このため、リセットスイッチSWbがオフ、出力スイッチSWaがオンに切換えられる。この時駆動トランジスタDRはオン状態にあるため、リセット電位RSより高電位である高電位電源線PSLから駆動トランジスタDRのソースに電流が流れ込み駆動トランジスタDRのソース電位は上昇し、駆動トランジスタDRのゲート電極及びソース電極の間の電圧Vgs1は閾値電圧Vthに徐々に近づいて行くことになる。なおキャンセル期間には有機発光ダイオードOLEDに電流が流れないようにするために、この期間には有機発光ダイオードOLEDに逆バイアスが印加されるように低電位電源配線の電位を設定する。   For this reason, the reset switch SWb is turned off and the output switch SWa is turned on. At this time, since the driving transistor DR is in the ON state, a current flows from the high potential power supply line PSL that is higher than the reset potential RS to the source of the driving transistor DR, and the source potential of the driving transistor DR rises, and the gate of the driving transistor DR The voltage Vgs1 between the electrode and the source electrode gradually approaches the threshold voltage Vth. In order to prevent current from flowing through the organic light emitting diode OLED during the cancellation period, the potential of the low potential power supply line is set so that a reverse bias is applied to the organic light emitting diode OLED during this period.

この実施の形態のように、キャンセル期間P2において、駆動トランジスタDRのゲート電極及びソース電極の間の電圧Vgs1は閾値電圧Vthに到達し、第1容量部Csには閾値電圧Vthに相当する電位差が保持(記憶)される。
ここでの、ゲート電位Vg、ソース電位Vs、駆動トランジスタDRのゲート電極及びソース電極の間の電圧Vgs1は次のように設定される。
As in this embodiment, in the cancel period P2, the voltage Vgs1 between the gate electrode and the source electrode of the drive transistor DR reaches the threshold voltage Vth, and the first capacitor Cs has a potential difference corresponding to the threshold voltage Vth. Retained (stored).
Here, the gate potential Vg, the source potential Vs, and the voltage Vgs1 between the gate electrode and the source electrode of the driving transistor DR are set as follows.

Vg=Vini
Vs=Vini−Vth
Vgs1=Vth
次に、書込み動作について説明する。
書込み動作は、キャンセル期間P2に続く書込み期間P3に行われる。ここでは、書込み期間P3の長さは、1水平走査期間より短い。
ここで、キャンセル期間P2と書込み期間P3の間において、出力スイッチSWa及び初期化スイッチSWcにオフ電位の制御信号BG、IGが出力され、初期化スイッチSWcがオフに切替えられる。
Vg = Vini
Vs = Vini−Vth
Vgs1 = Vth
Next, the write operation will be described.
The write operation is performed in the write period P3 following the cancel period P2. Here, the length of the writing period P3 is shorter than one horizontal scanning period.
Here, between the cancel period P2 and the write period P3, the off-potential control signals BG and IG are output to the output switch SWa and the initialization switch SWc, and the initialization switch SWc is switched off.

図9には、書込み期間P3における画素PXを示している。   FIG. 9 shows the pixel PX in the writing period P3.

図1乃至図6、及び図9に示すように、書込み動作では、走査信号線ドライバYDRから、出力スイッチSWa、リセットスイッチSWb及び初期化スイッチSWcにオフ電位の制御信号BG、RG、IGの出力が維持され、書込みスイッチSWdにオン電位の制御信号SGが出力される。   As shown in FIG. 1 to FIG. 6 and FIG. 9, in the write operation, output of the control signals BG, RG, and IG of the off potential from the scanning signal line driver YDR to the output switch SWa, the reset switch SWb, and the initialization switch SWc. Is maintained, and a control signal SG having an ON potential is output to the write switch SWd.

このため、書込みスイッチSWdがオンに切換えられる。これにより、映像信号線VL及び書込みスイッチSWdを介して映像信号電圧Vsigが供給される。すると、ゲート電位Vgは、ΔVsigだけ変位する。また、ソース電位Vsは、ΔVsig×Cs/(Ck+Cs)だけ変位する。なお、第1容量部Csの容量をCs、第3容量部Ckの容量をCkとした。
ここでの、ゲート電位Vg、ソース電位Vs、駆動トランジスタDRのゲート電極及びソース電極の間の電圧Vgs2は次のように設定される。
For this reason, the write switch SWd is turned on. As a result, the video signal voltage Vsig is supplied via the video signal line VL and the write switch SWd. Then, the gate potential Vg is displaced by ΔVsig. Further, the source potential Vs is displaced by ΔVsig × Cs / (Ck + Cs). The capacity of the first capacitor Cs is Cs, and the capacity of the third capacitor Ck is Ck.
Here, the gate potential Vg, the source potential Vs, and the voltage Vgs2 between the gate electrode and the source electrode of the driving transistor DR are set as follows.

Vg=Vini+ΔVsig
Vs=Vini−Vth+ΔVsig×Cs/(Ck+Cs)
Vgs2=Vth+ΔVsig×Ck/(Ck+Cs)
その後、書込みスイッチSWdにオフ電位の制御信号SGが出力される。このため、書込みスイッチSWdがオフに切換えられる。これにより、映像信号に応じた駆動トランジスタDRのゲート・ソース間電圧が閾値電圧Vthを基点として第1容量部Csに保持される。
Vg = Vini + ΔVsig
Vs = Vini−Vth + ΔVsig × Cs / (Ck + Cs)
Vgs2 = Vth + ΔVsig × Ck / (Ck + Cs)
Thereafter, an off-potential control signal SG is output to the write switch SWd. For this reason, the write switch SWd is turned off. Accordingly, the gate-source voltage of the driving transistor DR corresponding to the video signal is held in the first capacitor unit Cs with the threshold voltage Vth as a base point.

次に、発光動作について説明する。
発光動作は、書込み期間P3経過後の表示期間としての発光期間P4に行われる。発光期間P4の長さは、例えば、1垂直走査期間が終了するまで(次のリセット動作が開始されるまで)の間である。
図10には、発光期間P4における画素PXを示している。
Next, the light emission operation will be described.
The light emission operation is performed in a light emission period P4 as a display period after the writing period P3 has elapsed. The length of the light emission period P4 is, for example, until one vertical scanning period ends (until the next reset operation is started).
FIG. 10 shows the pixel PX in the light emission period P4.

図1乃至図6、及び図10に示すように、発光動作では、走査信号線ドライバYDRから、リセットスイッチSWb、初期化スイッチSWc及び書込みスイッチSWdにオフ電位の制御信号RG、IG、SGの出力が維持され、出力スイッチSWaにオン電位の制御信号BGが出力される。   As shown in FIGS. 1 to 6 and FIG. 10, in the light emission operation, the scanning signal line driver YDR outputs the control signals RG, IG, and SG having off potentials to the reset switch SWb, the initialization switch SWc, and the writing switch SWd. Is maintained, and the on-potential control signal BG is output to the output switch SWa.

このため、出力スイッチSWaがオンに切換えられる。これにより、駆動トランジスタDRから駆動信号を有機発光ダイオードOLEDに出力させる。言い換えると、有機発光ダイオードOLEDに、画像の階調に応じた駆動電流が与えられる。   For this reason, the output switch SWa is turned on. Thereby, a drive signal is output from the drive transistor DR to the organic light emitting diode OLED. In other words, the organic light emitting diode OLED is given a drive current according to the gradation of the image.

ここで、出力スイッチSWaをオンに切換えたタイミングT1での動作について説明する。
駆動部10は、出力スイッチSWaをオンに切換えることにより、有機発光ダイオードOLEDに駆動信号が流れ始める時(タイミングT1)の画素電極PEの電位の変化を第1容量部Csを介して駆動トランジスタDRのゲート電極に伝播させる。第2容量部Cxは駆動トランジスタDRのゲート電極への画素電極PEの電位の変化の伝播を抑制するものである。
Here, the operation at the timing T1 when the output switch SWa is turned on will be described.
The drive unit 10 turns on the output switch SWa to change the potential of the pixel electrode PE when the drive signal starts to flow through the organic light emitting diode OLED (timing T1) via the first capacitor unit Cs. Propagate to the gate electrode. The second capacitor Cx suppresses the propagation of the potential change of the pixel electrode PE to the gate electrode of the drive transistor DR.

タイミングT1において、有機発光ダイオードOLEDの画素電極PEの電位は、駆動トランジスタDRのゲート電位に応じた発光電流を流せる電位まで上昇する。この時上昇する画素電極PEの電位ΔVaは、移動度の大きい駆動トランジスタDRに接続されている有機発光ダイオードOLEDほど大きい。   At timing T1, the potential of the pixel electrode PE of the organic light emitting diode OLED rises to a potential at which a light emission current corresponding to the gate potential of the driving transistor DR can flow. The potential ΔVa of the pixel electrode PE rising at this time is larger as the organic light emitting diode OLED connected to the driving transistor DR having higher mobility.

なぜならば、キャンセル動作後に駆動トランジスタDRのゲート電位を同量変化させた場合、移動度の大小だけが発光電流の大小につながるためである。そして、画素電極PEの電位の上昇に伴い、ソース電位Vsは、ΔVaだけ変位する。また、ゲート電位Vgは、ΔVa×Cs/(Cx+Cs)だけ変位し、この変位も移動度の大きい駆動トランジスタDRほど大きい。なお、第2容量部Cxの容量をCxとした。
ここでの、ゲート電位Vg、ソース電位Vs、駆動トランジスタDRのゲート電極及びソース電極の間の電圧Vgs3は次のように設定される。
This is because when the gate potential of the drive transistor DR is changed by the same amount after the cancel operation, only the magnitude of the mobility leads to the magnitude of the light emission current. As the potential of the pixel electrode PE increases, the source potential Vs is displaced by ΔVa. Further, the gate potential Vg is displaced by ΔVa × Cs / (Cx + Cs), and this displacement is larger as the driving transistor DR has a higher mobility. Note that the capacity of the second capacitor Cx is Cx.
Here, the gate potential Vg, the source potential Vs, and the voltage Vgs3 between the gate electrode and the source electrode of the driving transistor DR are set as follows.

Vg=Vini+ΔVsig+ΔVa×Cs/(Cx+Cs)
Vs=Vini−Vth+ΔVsig×Cs/(Ck+Cs)+ΔVa
Vgs3=Vth+ΔVsig×Ck/(Ck+Cs)−ΔVa×Cx/(Cx+Cs)
したがって、移動度(ΔVa)の大きい駆動トランジスタDRの方が移動度(ΔVa)の小さい駆動トランジスタDRよりゲート電位がオフ方向により近い状態になり、移動度のばらつきの補償がゲート電位の自動調整の形で行われた状態になる。
Vg = Vini + ΔVsig + ΔVa × Cs / (Cx + Cs)
Vs = Vini−Vth + ΔVsig × Cs / (Ck + Cs) + ΔVa
Vgs3 = Vth + ΔVsig × Ck / (Ck + Cs) −ΔVa × Cx / (Cx + Cs)
Therefore, the drive transistor DR having a high mobility (ΔVa) is closer to the off-direction than the drive transistor DR having a low mobility (ΔVa), and the compensation of the mobility variation is an automatic adjustment of the gate potential. Will be done in the form.

すなわち、有機発光表示装置の有する複数の駆動トランジスタDRは、製造上、特性にばらつきが生じて形成されるが、キャンセル期間と書込み期間の動作により閾値電圧Vthを基点として画像の階調を得るための電位だけ駆動トランジスタDRのゲート電位を変位させることができ、さらにタイミングT1での動作により、移動度のばらつきを補償することができる。言い換えると、駆動トランジスタDRのゲート電位は、所望のタイミングで所望の発光電流を流すことができる状態に設定される。   That is, the plurality of drive transistors DR included in the organic light emitting display device are formed with variations in characteristics due to manufacturing. In order to obtain the gradation of an image based on the threshold voltage Vth by the operation in the cancel period and the write period. The gate potential of the driving transistor DR can be displaced by this potential, and the mobility variation can be compensated by the operation at the timing T1. In other words, the gate potential of the drive transistor DR is set to a state in which a desired light emission current can flow at a desired timing.

上記のように構成された有機発光表示装置および有機発光表示装置の駆動方法によれば、有機発光表示装置は、複数の映像信号線VLと、複数の初期化信号線BLと、複数の画素PXと、駆動部10とを備えている。各画素PXは、駆動トランジスタDRと、スイッチSWa乃至SWbと、有機発光ダイオードOLEDと、第1容量部Csと、第2容量部Cxと、第3容量部Ckとを含んでいる。   According to the organic light emitting display device and the organic light emitting display device driving method configured as described above, the organic light emitting display device includes a plurality of video signal lines VL, a plurality of initialization signal lines BL, and a plurality of pixels PX. And a drive unit 10. Each pixel PX includes a drive transistor DR, switches SWa to SWb, an organic light emitting diode OLED, a first capacitor Cs, a second capacitor Cx, and a third capacitor Ck.

駆動部10が行う画素PXの動作は、リセット動作、キャンセル動作、書込み動作及び発光動作である。キャンセル動作により、駆動トランジスタDRのゲート電極及びソース電極間の電圧を閾値電圧に到達させることができるため、駆動トランジスタDRの閾値電圧ばらつきの影響を抑制することができる。   The operations of the pixel PX performed by the drive unit 10 are a reset operation, a cancel operation, a write operation, and a light emission operation. By the cancel operation, the voltage between the gate electrode and the source electrode of the drive transistor DR can reach the threshold voltage, and thus the influence of the threshold voltage variation of the drive transistor DR can be suppressed.

また、タイミングT1において、画素電極PEの電位の変化を第1容量部Csを介して駆動トランジスタDRのゲート電極に伝播させることができる。この際、第2容量部Cxは、ソース電位の上昇よりゲート電位の上昇を低くすることができる。詳しくは、ゲート電位の上昇をCs/(Cx+Cs)倍に抑制することができる。これにより、駆動トランジスタDRの移動度のばらつきを補償することができる。   Further, at the timing T1, the change in the potential of the pixel electrode PE can be propagated to the gate electrode of the driving transistor DR via the first capacitor portion Cs. At this time, the second capacitor Cx can make the rise in the gate potential lower than the rise in the source potential. Specifically, the increase in gate potential can be suppressed to Cs / (Cx + Cs) times. Thereby, variation in mobility of the drive transistor DR can be compensated.

上記したことから、閾値電圧ばらつきの影響、移動度ばらつきの影響ともに抑制することができる。そして、階調再現性に優れ、輝度ムラを抑制できる有機発光表示装置及び有機発光表示装置の駆動方法を得ることができる。   As described above, both the influence of the threshold voltage variation and the mobility variation can be suppressed. In addition, it is possible to obtain an organic light emitting display device that is excellent in gradation reproducibility and capable of suppressing luminance unevenness and a driving method of the organic light emitting display device.

なお、この発明は上記実施の形態そのままに限定されるものではなく、実施段階ではその要旨を逸脱しない範囲で構成要素を変形して具体化可能である。また、上記実施の形態に開示されている複数の構成要素の適宜な組み合わせにより、種々の発明を形成できる。例えば、実施形態に示される全構成要素に幾つかの構成要素を付加してもよい。   Note that the present invention is not limited to the above-described embodiment as it is, and can be embodied by modifying the constituent elements without departing from the scope of the invention in the implementation stage. Various inventions can be formed by appropriately combining a plurality of constituent elements disclosed in the embodiments. For example, some components may be added to all the components shown in the embodiment.

例えば、図11に等価回路図、図12に画素平面図を示すように、有機発光表示装置は、第3容量Ckとして有機発光ダイオードOLED自体の持つ容量Coled以外の容量Cextraを付加しても良い。容量Cextraは、電位電源配線SLa及び第2電極Cs2で形成されている。この場合、付加する容量Cextraの値で映像信号書込み時の駆動トランジスタDRのソース電位変位量を調整することができ、駆動トランジスタDRのW/L比を調整し易くなる。   For example, as shown in an equivalent circuit diagram in FIG. 11 and a pixel plan view in FIG. 12, the organic light emitting display device may add a capacitor Cextra other than the capacitor Coled of the organic light emitting diode OLED itself as the third capacitor Ck. . The capacitor Cextra is formed by the potential power supply line SLa and the second electrode Cs2. In this case, it is possible to adjust the source potential displacement amount of the driving transistor DR at the time of writing the video signal by the value of the added capacitance Cextra, and it becomes easy to adjust the W / L ratio of the driving transistor DR.

また付加する容量Cextraの画素電極PEに等価ではない側の電極は固定電位に設定されていれば良いため、図13に等価回路図、図14に画素平面図示すように対向電極CE以外、例えば高電位電源線PSLに接続しても良い。   Further, since the electrode on the side not equivalent to the pixel electrode PE of the capacitor Cextra to be added may be set at a fixed potential, other than the counter electrode CE as shown in the equivalent circuit diagram in FIG. 13 and the pixel plan view in FIG. It may be connected to the high potential power supply line PSL.

上述した実施の形態と同様の閾値キャンセル機能を持つ電圧信号方式の画素PXに本発明の駆動方法を適用しても、上述した実施の形態と同様の効果を得ることが期待できる。
スイッチSWaはNチャネル型のトランジスタにより構成してもよい。スイッチSWb乃至SWdはPチャネル型のトランジスタにより構成してもよい。
Even if the driving method of the present invention is applied to the voltage signal type pixel PX having the same threshold cancel function as that of the above-described embodiment, it can be expected to obtain the same effect as that of the above-described embodiment.
The switch SWa may be composed of an N-channel transistor. The switches SWb to SWd may be composed of P-channel transistors.

10…駆動部、DP…表示パネル、XDR…映像信号線ドライバ、YDR…走査信号線ドライバ、VL…映像信号線、BL…初期化信号線、PSL…高電位電源配線、SLa…低電位電源配線、SL1,SL2,SL3,SL4…走査信号線、ND1…高電位電源端子、ND2…低電位電源端子、PX…画素、OLED…有機発光ダイオード、DR…駆動トランジスタ、SWa…出力スイッチ、SWb…リセットスイッチ、SWc…初期化スイッチ、SWd…書込みスイッチ、Cs…第1容量部、C1…第1電極、Cs2…第2電極、Cx…第2容量部、Cx2…第2電極、Ck…第3容量部、Ck1…第1電極、Ck2…第2電極、Coled…容量、PE…画素電極、ORG…有機物層、CE…対向電極、P1…リセット期間、P2…キャンセル期間、P3…書込み期間、P4…発光期間、T1…タイミング、BG,IG,RG,SG…制御信号、Vsig…映像信号電圧。   DESCRIPTION OF SYMBOLS 10 ... Drive part, DP ... Display panel, XDR ... Video signal line driver, YDR ... Scanning signal line driver, VL ... Video signal line, BL ... Initialization signal line, PSL ... High potential power supply wiring, SLa ... Low potential power supply wiring , SL1, SL2, SL3, SL4 ... scanning signal line, ND1 ... high potential power supply terminal, ND2 ... low potential power supply terminal, PX ... pixel, OLED ... organic light emitting diode, DR ... drive transistor, SWa ... output switch, SWb ... reset Switch, SWc ... Initialization switch, SWd ... Write switch, Cs ... First capacitor, C1 ... First electrode, Cs2 ... Second electrode, Cx ... Second capacitor, Cx2 ... Second electrode, Ck ... Third capacitor Part, Ck1 ... first electrode, Ck2 ... second electrode, Coled ... capacitance, PE ... pixel electrode, ORG ... organic layer, CE ... counter electrode, P1 ... reset period, P2 ... ki Nseru period, P3 ... write period, P4 ... light-emitting period, T1 ... timing, BG, IG, RG, SG ... control signal, Vsig ... video signal voltage.

Claims (5)

複数の映像信号線と、
前記各映像信号線に接続された複数の画素と、を備え、
前記各画素は、
低電位電源配線に接続された陰極、前記陰極に対向配置された陽極並びに前記陰極及び陽極間に挟持された有機物層を含んだ有機発光ダイオードと、
高電位電源配線に接続されたドレイン電極、前記有機発光ダイオードの陽極に接続されたソース電極及びゲート電極を含んだNチャネル型の駆動トランジスタと、
前記高電位電源配線及び駆動トランジスタのドレイン電極間に接続された出力スイッチと、
前記駆動トランジスタのゲート電極に接続された第1電極及び前記有機発光ダイオードの陽極に接続された第2電極を含んだ第1容量部と、
前記駆動トランジスタのゲート電極に接続された電極を含んだ第2容量部と、を有しているアクティブマトリクス型有機発光表示装置。
Multiple video signal lines;
A plurality of pixels connected to each of the video signal lines,
Each pixel is
An organic light emitting diode including a cathode connected to a low-potential power line, an anode disposed opposite to the cathode, and an organic material layer sandwiched between the cathode and the anode;
An N-channel driving transistor including a drain electrode connected to a high-potential power wiring, a source electrode connected to the anode of the organic light emitting diode, and a gate electrode;
An output switch connected between the high-potential power line and the drain electrode of the driving transistor;
A first capacitor including a first electrode connected to a gate electrode of the driving transistor and a second electrode connected to an anode of the organic light emitting diode;
An active matrix organic light emitting display device comprising: a second capacitor portion including an electrode connected to the gate electrode of the driving transistor.
前記有機発光ダイオードの陽極及び陰極間に接続された第3容量部をさらに備えている請求項1に記載のアクティブマトリクス型有機発光表示装置。   The active matrix organic light emitting display device according to claim 1, further comprising a third capacitor connected between an anode and a cathode of the organic light emitting diode. 前記複数の画素及び複数の映像信号線に接続された駆動部をさらに備え、
前記駆動部は、
キャンセル期間に、前記駆動トランジスタのゲート電極及びソース電極間の電圧を前記駆動トランジスタの閾値電圧に設定し、
前記キャンセル期間の後の発光期間に、前記駆動トランジスタから駆動信号を前記有機発光ダイオードに出力させ、前記有機発光ダイオードに前記駆動信号が流れ始める時の前記陽極の電位の変化を前記第1容量部を介して前記駆動トランジスタのゲート電極に伝播させ、その際、前記第2容量部により前記ゲート電極への前記陽極の電位の変化の伝播を抑制する請求項1に記載のアクティブマトリクス型有機発光表示装置。
A driving unit connected to the plurality of pixels and the plurality of video signal lines;
The drive unit is
During the cancellation period, the voltage between the gate electrode and the source electrode of the driving transistor is set to the threshold voltage of the driving transistor,
In the light emission period after the cancellation period, a drive signal is output from the drive transistor to the organic light emitting diode, and a change in the potential of the anode when the drive signal starts to flow through the organic light emitting diode is detected in the first capacitor unit. 2. The active matrix organic light-emitting display according to claim 1, wherein the second capacitor portion suppresses propagation of a change in potential of the anode to the gate electrode. apparatus.
複数の映像信号線と、前記各映像信号線に接続された複数の画素と、を備え、前記各画素は、低電位電源配線に接続された陰極、前記陰極に対向配置された陽極並びに前記陰極及び陽極間に挟持された有機物層を含んだ有機発光ダイオードと、高電位電源配線に接続されたドレイン電極、前記有機発光ダイオードの陽極に接続されたソース電極及びゲート電極を含んだNチャネル型の駆動トランジスタと、前記高電位電源配線及び駆動トランジスタのドレイン電極間に接続された出力スイッチと、前記駆動トランジスタのゲート電極に接続された第1電極及び前記有機発光ダイオードの陽極に接続された第2電極を含んだ第1容量部と、前記駆動トランジスタのゲート電極に接続された電極を含んだ第2容量部と、を有しているアクティブマトリクス型有機発光表示装置の駆動方法において、
発光期間に、前記駆動トランジスタから駆動信号を前記有機発光ダイオードに出力させ、
前記有機発光ダイオードに前記駆動信号が流れ始める時の前記陽極の電位の変化を前記第1容量部を介して前記駆動トランジスタのゲート電極に伝播させ、その際、前記第2容量部により前記ゲート電極への前記陽極の電位の変化の伝播を抑制するアクティブマトリクス型有機発光表示装置の駆動方法。
A plurality of video signal lines; and a plurality of pixels connected to the video signal lines, each pixel including a cathode connected to a low-potential power line, an anode disposed opposite to the cathode, and the cathode And an organic light emitting diode including an organic material layer sandwiched between anodes, a drain electrode connected to a high-potential power wiring, a source electrode connected to the anode of the organic light emitting diode, and an N channel type including a gate electrode A drive transistor; an output switch connected between the high-potential power line and the drain electrode of the drive transistor; a first electrode connected to the gate electrode of the drive transistor; and a second electrode connected to the anode of the organic light emitting diode. An active capacitor having a first capacitor portion including an electrode and a second capacitor portion including an electrode connected to the gate electrode of the driving transistor. In the driving method of Rikusu organic light emitting display device,
During the light emission period, a drive signal is output from the drive transistor to the organic light emitting diode,
A change in the potential of the anode when the driving signal starts to flow through the organic light emitting diode is propagated to the gate electrode of the driving transistor through the first capacitor, and at this time, the gate electrode is driven by the second capacitor. A method of driving an active matrix organic light emitting display device that suppresses propagation of a change in potential of the anode to the substrate.
前記発光期間の前のキャンセル期間に、前記駆動トランジスタのゲート電極及びソース電極間の電圧を前記駆動トランジスタの閾値電圧に設定する請求項4に記載のアクティブマトリクス型有機発光表示装置の駆動方法。   5. The driving method of an active matrix organic light emitting display device according to claim 4, wherein a voltage between the gate electrode and the source electrode of the driving transistor is set to a threshold voltage of the driving transistor in a cancel period before the light emitting period.
JP2009109745A 2009-04-28 2009-04-28 Active matrix type organic light emitting display device and method for driving the same Withdrawn JP2010256819A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009109745A JP2010256819A (en) 2009-04-28 2009-04-28 Active matrix type organic light emitting display device and method for driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009109745A JP2010256819A (en) 2009-04-28 2009-04-28 Active matrix type organic light emitting display device and method for driving the same

Publications (1)

Publication Number Publication Date
JP2010256819A true JP2010256819A (en) 2010-11-11

Family

ID=43317766

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009109745A Withdrawn JP2010256819A (en) 2009-04-28 2009-04-28 Active matrix type organic light emitting display device and method for driving the same

Country Status (1)

Country Link
JP (1) JP2010256819A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190063625A (en) * 2017-11-30 2019-06-10 엘지디스플레이 주식회사 Pixel and light emitting display apparatus comprising the same
JP2022020712A (en) * 2011-05-11 2022-02-01 株式会社半導体エネルギー研究所 Light-emitting device
JP7366228B2 (en) 2013-12-10 2023-10-20 株式会社半導体エネルギー研究所 Semiconductor equipment, electronic equipment

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022020712A (en) * 2011-05-11 2022-02-01 株式会社半導体エネルギー研究所 Light-emitting device
JP7025593B2 (en) 2011-05-11 2022-02-24 株式会社半導体エネルギー研究所 Luminescent device
JP2022070951A (en) * 2011-05-11 2022-05-13 株式会社半導体エネルギー研究所 Light-emitting device
JP7072740B2 (en) 2011-05-11 2022-05-20 株式会社半導体エネルギー研究所 Light emitting device
JP7087218B1 (en) 2011-05-11 2022-06-20 株式会社半導体エネルギー研究所 Light emitting device
JP2022111118A (en) * 2011-05-11 2022-07-29 株式会社半導体エネルギー研究所 Light-emitting device
JP7366228B2 (en) 2013-12-10 2023-10-20 株式会社半導体エネルギー研究所 Semiconductor equipment, electronic equipment
KR20190063625A (en) * 2017-11-30 2019-06-10 엘지디스플레이 주식회사 Pixel and light emitting display apparatus comprising the same
KR102486085B1 (en) * 2017-11-30 2023-01-06 엘지디스플레이 주식회사 Pixel and light emitting display apparatus comprising the same

Similar Documents

Publication Publication Date Title
US11568810B2 (en) Display apparatus
US8730134B2 (en) Pixel circuit and display device
JP2015125366A (en) Display device
JP2009169071A (en) Display device
KR20100124256A (en) Display device
KR20090115661A (en) Display apparatus and display-apparatus driving method
JP2009181014A (en) Active matrix type display device
JP2006284916A (en) Display device, array substrate, and method of driving display device
JP6116186B2 (en) Display device
JP5548503B2 (en) Active matrix display device
JP2012237931A (en) Active matrix type organic light-emitting display device
JP2010091682A (en) Active matrix type organic el display device and method for driving the same
JP2010256819A (en) Active matrix type organic light emitting display device and method for driving the same
JP2009115839A (en) Active matrix display device and method for driving same
JP6186127B2 (en) Display device
JP2009115840A (en) Active matrix display device and method for driving same
JP2010091608A (en) Active matrix type display apparatus, and method of driving active matrix type display apparatus
JP2007003792A (en) Display apparatus and array substrate
JP5449785B2 (en) Active matrix organic light emitting display
JP2007010872A (en) Display device and array substrate
JP2006284944A (en) Display device, array substrate, and driving method of display device
JP2007010993A (en) Display device, array substrate, and driving method of display device
JP6082563B2 (en) Display device
JP2006309179A (en) Display, array substrate, and method of driving display
JP2009058769A (en) Display device

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20120703