JP2009140062A - ストレージ装置とストレージシステム及びパス情報設定方法 - Google Patents

ストレージ装置とストレージシステム及びパス情報設定方法 Download PDF

Info

Publication number
JP2009140062A
JP2009140062A JP2007313562A JP2007313562A JP2009140062A JP 2009140062 A JP2009140062 A JP 2009140062A JP 2007313562 A JP2007313562 A JP 2007313562A JP 2007313562 A JP2007313562 A JP 2007313562A JP 2009140062 A JP2009140062 A JP 2009140062A
Authority
JP
Japan
Prior art keywords
logical
information
storage
host computer
port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007313562A
Other languages
English (en)
Inventor
Satoru Takayama
悟 高山
Keiji Tamura
圭史 田村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2007313562A priority Critical patent/JP2009140062A/ja
Priority to US12/073,965 priority patent/US20090144466A1/en
Priority to EP20080020894 priority patent/EP2071447A3/en
Priority to CN2008101830269A priority patent/CN101452372B/zh
Publication of JP2009140062A publication Critical patent/JP2009140062A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0662Virtualisation aspects
    • G06F3/0664Virtualisation aspects at device level, e.g. emulation of a storage device or system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • G06F3/0607Improving or facilitating administration, e.g. storage management by facilitating the process of upgrading existing storage systems, e.g. for improving compatibility between host and storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0635Configuration or reconfiguration of storage systems by changing the path, e.g. traffic rerouting, path reconfiguration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/067Distributed or networked storage systems, e.g. storage area networks [SAN], network attached storage [NAS]

Abstract

【課題】ホストコンピュータから記憶装置の論理ユニットへ情報を正確に伝達するためのパス定義情報の設定を簡単化することができるストレージ装置とストレージシステムおよびパス設定方法を提供すること。
【解決手段】スイッチ16のスイッチポートとストレージ20のストレージポートとを論理的に1つに纏めた論理ポートL1と、スイッチ16のスイッチポートとストレージ20の論理デバイス46とを結ぶアクセス経路群とを互いに関連づけて設定し、論理ポートL1をホストコンピュータ10のアクセスの入口とする情報をホストコンピュータ10に提供する。
【選択図】図3

Description

本発明は、ホストコンピュータ(上位装置)との間で送受信されるデータをハードディスクドライブ(HDD)に記憶するストレージ装置とストレージシステムおよびパス情報設定方法に関する。
この種のストレージ装置として、例えば、情報を記憶する記憶装置と、ホストコンピュータに通信ネットワークを介して接続されて記憶装置の論理ユニットに対するインタフェースを構成する複数の物理ポートと、記憶装置に対するデータの読み書きを制御する記憶制御装置を備えたものが知られている。
ストレージ装置は複数の物理ポートを備えているため、各物理ポートから論理デバイス(論理ユニット)までのパス定義を行わなければ、ホストコンピュータからのアクセスに応答して、各論理デバイスへのデータの書込みまたはデータの読出しを行うことができない。このため、ストレージ装置においては、全ての物理ポートについて、ホストコンピュータから論理デバイスへ情報を正確に伝達するための制御情報を示すパス定義情報に関する設定が行われていた。
すなわち、ストレージ装置においては、冗長化は信頼性を高める上で重要な機構の一つであり、2つ以上の物理ポートを用いて同一の論理デバイスにアクセスできるように、ストレージ装置の各物理ポートと論理デバイスとを結ぶアクセス経路群についてパス定義情報の設定が行われていた。
一方、ストレージ装置にアクセス可能な複数のホストコンピュータを、重複を許してグループに分け、各グループに1つまたは複数の論理ユニットを割当て、割当てた論理ユニットと記憶装置の記憶領域とを、重複を許して対応させることにより、グループ分けされた各グループ相互の論理ユニット単位でのセキュリティを機能させるようにしたものが提案されている(特許文献1参照)。
この特許文献に記載されている記憶サブシステムでは、ポートを経由してアクセスしてくるコマンドから、そのコマンドを送出したコンピュータを特定する情報を抜き出し、その特定する情報が管理テーブルに存在したときは、グループ分けされたコンピュータであるとして、割当てた論理ユニットへのアクセスを許し、その特定する情報が管理テーブルに存在しなかったときには、グループに分けたコンピュータではないとして、アクセス可能な論理ユニットへのアクセスを許さない機能が付加されている。
特開2003−30053号公報
従来のストレージ装置においては、全ての物理ポートについてパスを行わなければならず、パス定義情報の設定作業が煩雑になるとともに、パス定義情報の設定に伴う保守ミスが発生することがある。
本発明は、前記従来技術の課題に鑑みて為されたものであり、その目的は、ホストコンピュータから記憶装置の論理ユニットへ情報を正確に伝達するためのパス定義情報の設定を簡単化することができるストレージ装置とストレージシステムおよびパス設定方法を提供することにある。
前記目的を達成するために、本発明は、ストレージ装置に存在する複数の物理ポートを論理的に1つに纏めた論理ポートに対してパス定義情報を設定することで、ホストコンピュータから記憶装置の論理ユニットへ情報を正確に伝達するようにしたものであり、パス定義情報の設定に伴う作業を簡単化することができる。
また、複数のスイッチポートを有するスイッチと記憶装置の論理ユニットまでのアクセス経路を論理的な1つのアクセス経路として纏め、このアクセス経路の入口を1つの論理ポートとしてホストコンピュータに提供することで、ホストコンピュータとアクセス経路との設定および管理を簡単に行うことができる。
本発明によれば、パス定義情報の設定に伴う管理および作業を簡単化することができる。
本発明は、ストレージ装置に存在する複数の物理ポートを論理的に1つに纏めた論理ポートに対してパス定義情報を設定することで、ホストコンピュータから記憶装置の論理ユニットへ情報を正確に伝達するようにしたものである。また、複数のスイッチポートを有するスイッチと記憶装置の論理ユニットまでのアクセス経路を論理的な1つのアクセス経路として纏め、このアクセス経路の入口を1つの論理ポートとしてホストコンピュータに提供するようにしたものである。
以下、本発明の一実施形態を図面に基づいて説明する。図1は、本発明に係るストレージシステムの一実施形態を示すブロック構成図である。図1において、ストレージシステムは、ホストコンピュータ(上位装置)10を備えており、ホストコンピュータ10は、SAN(Storage Area Network)、LAN(Local Area Network)などの通信ネットワーク12を介してストレージ装置14に接続されている。
ストレージ装置14は、サブストレージシステムとして、スイッチ16、管理端末18、ストレージ20を備えて構成されている。スイッチ16は、スイッチポートP11、P21、P22を備え、各スイッチポート間を結ぶパス群を形成し、各パスの接続を制御するための制御装置としてのマイクロプロセッサ22と、各種データや接続情報を格納するメモリ24と、データ制御部26と、通信制御部28を備えて構成されており、スイッチポートP11が通信ネットワーク12を介してホストコンピュータ10のホストポートP1に接続されている。すなわち、スイッチ16は、ホストコンピュータ10とストレージ20との間のI/Oデータを各ポート間で橋渡しする装置として構成されている。
管理端末18は、スイッチ16とストレージ20に対する構成情報を設定するためのサービスプロセッサ(SVP)として、制御装置としてのマイクロプロセッサ30と、構成情報を格納するメモリ32と、接続情報を格納するメモリ34と、表示装置としての設定画面部36と、構成情報を設定するための構成設定部38と、スイッチ16またはストレージ20と情報の授受を行うための通信部40を備えて構成されている。
ストレージ20は、物理ポートとしてのストレージポートP51、P52を備えているとともに、RAID(Redundant Arrays of Inexpensive Disks)方式を採用した装置として、接続情報を格納する共有メモリ42と、構成情報を格納する共有メモリ44と、各種情報を記憶する記憶装置としての論理デバイス(LDEV)46と、スイッチ16または管理端末18と情報の授受を行うための通信処理部48と、論理デバイス46に対するデータの書込みまたは論理デバイス46からのデータの読出しを制御するデータ制御部50と、制御に関するデータなどを格納するメモリ52、54、56と、各部を統括して管理するとともに各種の制御を行うマイクロプロセッサ58を備えて構成されており、ストレージポートP51がスイッチポートP21に接続され、ストレージポートP52がスイッチポートP22に接続されている。なお、論理デバイス46は複数個の論理デバイスで構成されているものとする。
次に、図2に、ホストコンピュータ10とストレージ20の論理デバイス(論理ユニット)46とを結ぶアクセス経路を示す。ホストコンピュータ10のホストポートP11とストレージ20の論理デバイス46とを結ぶ物理的なアクセス経路は、スイッチ16のパスの構成およびストレージ20のストレージポートの数によって複数経路存在することになる。
この場合、複数のアクセス経路についてそれぞれパス定義情報を設定するのでは煩雑となるため、本実施形態では、管理端末18を設定装置として用い、ユーザが管理端末18を操作してスイッチ16のスイッチポートP11とストレージ20の論理デバイス46とを結ぶアクセス経路群と、各スイッチポートと各ストレージポートを論理的に1つに纏めた論理ポートL1とを関連づけて設定し、図3に示すように、論理ポートL1をホストコンピュータ10のアクセス経路の入口とする情報をホストコンピュータ10に提供することとしている。これにより、複数の物理ポートごとにパス定義設定を行うことなく、1つの論理ポートL1に対してのみパス定義情報の設定を行うことで、パス定義情報の設定に伴う管理および作業を簡単化することができるとともに、保守ミスの発生を削減できることになる。
また、図4に示すように、RAID1を構成するストレージ20の他に、RAID2を構成するストレージ21を設けて、ストレージを多重化し、ストレージ21がスイッチ17、ネットワーク60を介してスイッチ16に接続されているシステムの場合も、管理端末18を設定装置として用い、ホストコンピュータ10と論理デバイス46とを結ぶアクセス経路群と、ホストコンピュータ10とストレージ21の論理デバイス47とを結ぶアクセス経路群について、単一の論理ポートL1を設定する構成を採用することもできる。さらに、ホストコンピュータ10と論理デバイス46とを結ぶアクセス経路群について単一の論理ポートL1を設定し、ホストコンピュータ10と論理デバイス47とを結ぶアクセス経路群について単一の論理ポートL2を設定する構成を採用することもできる。
ユーザの操作にしたがって管理端末18においてパス定義情報の設定を行うに際しては、図5に示すパス定義情報テーブルTが用いられる。管理端末18に格納されたパス定義情報テーブルTは、例えば、4つの項目に分かれて構成されており、第1の項目にはグループ100として、グループを識別する名称102、接続ホストコンピュータの種別を識別するホストモード104、ホストコンピュータ10を識別する情報であるWWN(World Wide Name)106、バス108に関する情報が格納されている。ホストモード104には、オプションとしてホストモード単位に付与する32種類の情報が格納され、WWN106にはホストを識別する情報としてニックネームに関する情報が格納され、バス108には論理ユニット番号(LUN)、アクセス可能な論理デバイス(LDEV)に関する情報が格納される。
また、第2の項目のチャネルアダプタパラメータ110には、動作モード112として、高速モードまたは標準モードに関する情報が格納される。第3の項目のポートパラメータ114には、AL-PA116としてファイバ規格に基づいたアドレス値が格納され、Topology118としてホストとの接続形態を定義する情報が格納され、チャネルスピード120として、1(Gbps)、2(Gbps)、4(Gbps)、10(Gbps)または自動などの情報が格納される。またセキュリティスイッチ122に関する情報として、グループ設定を有効、無効にする情報が格納される。
第4の項目として、論理デバイス属性124に関する情報が格納される。例えば、コマンドデバイス126に関する情報として、RAIDマネージャのコマンド受領ボリュームに関する情報が格納され、コマンドデバイス(セキュリティ)128として、RAIDマネージャのコマンド受領ボリューム(セキュリティ機能付)に関する情報が格納される。
次に、ユーザが管理端末18を操作してパス定義情報を入力するための操作を行うと、図6に示すように、設定画面部36の画面上にはストレージ装置14の各構成情報に関する情報が表示される。
この際、図7に示すように、管理端末18は、通信処理部40を介してスイッチ16及びストレージ20と情報の授受を行い、ストレージ装置14の構成情報を参照する処理を実行する(S1)。次に、ユーザの操作を基に管理端末18においてパス定義情報を入力するための操作を行う(S2)。
この場合、図8(a)に示すように、管理端末18の画面上には、パス定義情報が表示される。例えば、ストレージポートP51〜P54を「0・・・1」〜「0・・・4」に対応させた場合、論理デバイス46の論理ユニット番号(LUN)として「0001」〜「0002」がそれぞれ対応づけて表示される。これら物理ポートである複数のストレージポートを1つに纏めて1つのアクセス経路をユーザが指定し、論理ポート名称を決定すると、図8(b)に示すような構成情報が画面上に表示される。
次に、論理ユニット番号(LUN)が同一であるアクセス経路を指定した場合、複数の物理ポート(ストレージポート)から同一の論理ユニット番号(LUN)へのアクセス経路が指定されたことになり、図8(c)に示すような構成情報が画面上に表示される。
次に、図8(d)に示すように、ユーザの操作により、論理ポートLWWNに対してHOST−WWNとホストモード104に関する情報を設定する。
このあと図8(e)に示すように、図8(b)で纏めたアクセス経路の関係から元の物理ポートごとに、図8(d)で設定したHOST−WWN/HOSTモードが設定される。すなわち,ホストコンピュータ10をホストAとし、他のホストコンピュータをホストBとした場合、ホストAに対して、論理ユニット番号LUNとして「001」が対応付けて設定され、ホストBに対して、論理ユニット番号LUNとして「0002」が対応づけて設定される。
また、異なる論理デバイスに対して仮想論理ユニットを設定するに際しては、図9(a)に示すように、ユーザの操作により、管理端末18の画面上にパス定義情報が表示され、このあと複数の物理ポートに対して1つに纏めたいアクセス経路の指定を行うための操作を行うと、図9(b)に示すような画面が表示される。ここで、ユーザが論理ポート名称を決定すると、図9(c)に示すように、論理ユニット番号(LUN)が同一であるアクセス経路を指定した場合、複数の物理ポートから同一の論理ユニット番号(LUN)へのアクセス経路が指定されたことになる。なお、この場合、論理ユニット番号が同一でないアクセス経路を指定することも可能である。
異なる論理ユニット番号に対して仮想論理ユニット番号を設定する操作を行うと、図9(d)に示すような画面が表示される。この際、論理ユニット番号LUN「0001」、「0002」に対して仮想論理ユニット番号「0001」が設定され、論理ユニット番号LUN「0003」、「0004」に対して仮想論理ユニット番号として「0003」が設定される。
次に、論理ポートに対してHOST-WWN/HOSTモードを設定する操作を行うと、図9(e)に示す画面が表示される。この場合、ホストコンピュータ10をホストAとし、その他のホストコンピュータをホストBとした場合、ホストAに対しては仮想論理ユニット番号として「0001」が設定され、ホストBに対しては仮想論理ユニット番号として「0002」が設定される。
以上の操作を行うと、図9(f)に示す画面が表示され、図9(b)と(d)にて設定されたアクセス経路の関係から元の物理ポートごとに、図9(e)で設定したOST−WWN/HOSTモードが設定される。すなわち、ホストAとホストBについてそれぞれ物理ポートと論理ユニット番号とが対応づけられて設定される。
パス定義情報を設定するに際しては、管理端末18とそれに連なる論理デバイスを画面上に表示し、表示された情報に対して設定許可(OK)が入力されたときには、選択されたアクセス経路の入口を論理ポートとし、この論理ポートを、ホストコンピュータ10によるアクセス経路の入口に設定する操作が行われることになる。
管理端末18において、パス定義情報の設定が完了すると、パス定義情報を管理端末18からストレージ20に送信するための処理が行われる(S3)。すなわち、図10(a)に示すように、管理端末18からストレージ20に対してパス定義情報が送信され、マイクロプロセッサ58によってパス定義情報がメモリ52に格納される(S4)。
このあと、図10(b)に示すように、マイクロプロセッサ58は、メモリ52をアクセスして、パス定義情報を取り込み、パス定義情報をスイッチ16を介してホストコンピュータ10に送信することで、管理端末18において設定された論理ポートをホストコンピュータ10の入口とする情報をホストコンピュータ10に提供することができる。
このように、管理端末18において、パス定義情報の設定操作がユーザによって実行されると、管理端末18の表示画面上には、各物理ポートと論理デバイス(論理ユニット)とを結ぶアクセス経路群が表示される。
このとき、管理端末18に、ユーザの操作に伴う入力情報として、画面上に表示されたアクセス経路群のいずれかが指定されるとともに、指定されたアクセス経路に対して論理ポート名が入力されたときには、管理端末18のマイクロプロセッサ30は、指定されたアクセス経路に連なる論理デバイスと同一の論理デバイスに対するアクセス経路が選択されているか否かの整合性を判定し、この判定結果として、選択されたアクセス経路が整合性を満たすことを条件に、指定されたアクセス経路とそれに連なる論理デバイスを画面上に表示させ、表示された情報に対して設定許可(OK)が入力されたときには、選択されたアクセス経路の入口を論理ポートL1に設定する。
この設定が行われると、論理ポートL1がホストコンピュータ10のアクセス経路の入口となる情報としてホストコンピュータ10に提供される。これにより、複数の物理ポートごとにパス定義設定を行うことなく、1つの論理ポートL1に対してのみパス定義情報の設定を行うことで、パス定義情報の設定に伴う管理および作業を簡単化することができるとともに、保守ミスの発生を削減できることになる。
次に、管理端末18とストレージ20との間のパス定義処理を図11のタイムチャートにしたがって説明する。まず、タイミングt1においてユーザの操作に基づくパス定義が起動されると、管理端末18は、タイミングt2でマイクロプロセッサ(制御装置)30の処理を基にストレージ20の通信処理部48に対して構成変更参照(論理ポート情報)の処理を行う。タイミングt3でストレージ20からの情報が管理端末18に返送されると、その内容がタイミングt4において管理端末18の画面上に表示される。
このあとユーザによるパス設定操作がタイミングt5で実行されると、タイミングt6において、構成変更指示が画面設定部36から構成設定部38に出力され、タイミングt7で構成設定部38から通信処理部40に対して設定要求が出力され、タイミングt8において通信処理部40からストレージ20に対して設定要求が出力される。このあとタイミングt9でストレージ20から通信処理部40に結果が送信されると、タイミングt10において、通信処理部40から構成設定部38に結果が送信される。この後、タイミングt11で構成設定部38から設定画面部36に結果が送信されると、タイミングt12で管理端末18の画面上に結果が表示される。
次に、管理端末18とストレージ20及びスイッチ16との間のパス定義処理を図12のタイムチャートにしたがって説明する。まず、タイミングt21においてユーザの操作に基づくパス定義が起動されると、管理端末18は、タイミングt22でマイクロプロセッサ(制御装置)30の処理を基にストレージ20の通信処理部48に対して構成参照(論理ポート情報その他)の処理を行う。タイミングt23でストレージ20からの情報が管理端末18に返送される。
次に、管理端末18は、タイミングt24でマイクロプロセッサ(制御装置)30の処理を基にスイッチ16の通信処理部28に対して構成参照(アクセス経路情報)の処理を行う。タイミングt25でスイッチ16からの情報が管理端末18に返送されると、返送された情報の内容がタイミングt26において管理端末18の画面上に表示される。
このあとユーザによるパス設定操作がタイミングt27で実行されると、タイミングt28において、構成変更指示が画面設定部36から構成設定部38に出力され、タイミングt29で構成設定部38から通信処理部40に対して設定要求が出力され、タイミングt30において通信処理部40からストレージ20に対して設定要求が出力される。このあとタイミングt31でストレージ20から通信処理部40に結果が送信されると、タイミングt32において、通信処理部40から構成設定部38に結果が送信される。
この後、タイミングt33で構成設定部38から通信処理部40に対して設定要求が送信されると、タイミングt34で通信処理部40からスイッチ16の通信処理部28に対して設定要求が出力される。その後タイミングt35〜タイミングt37において、スイッチ16からの結果が設定画面部36に対して返却され、タイミングt38においてその内容が管理端末18の画面上に表示される。
次に、管理端末38とストレージ20及びストレージ21との間におけるパス定義処理を図13のタイムチャートにしたがって説明する。本実施形態では、タイミングt41においてユーザによるパス定義が起動されてから、タイミングt42においてストレージ20の通信処理部48に対して構成変更参照(論理ポート情報その他)が行われ、その内容がタイミングt43において返却され、タイミングt44において構成変更参照(論理ポート情報)の処理がストレージ21の通信処理部49に対して実行され、そのあとタイミングt45においてその内容が返却される。そのあとタイミングt46〜タイミングt58までの処理は、管理端末18の処理対象の一部が、スイッチ16からストレージ21に変わる他は、図12に示すタイミングt28〜タイミングt38までの処理と同様である。
次に、管理端末18と複数のスイッチ16、17および複数のストレージ20、21との間におけるパス定義処理を図14のタイムチャートにしたがって説明する。まず、ユーザの操作に基づいてパス定義がタイミングt61において起動されると、管理端末18からスイッチ16に対して構成参照(ポート接続情報)が行われる。次に、タイミングt63でスイッチ16から管理端末18に対してその結果が返送される。その後タイミングt64において管理端末18からスイッチ17に対して構成参照(ポート接続情報)が行われる。この後、スイッチ16から管理端末18に対して、その結果がタイミングt65で返送される。
次に、管理端末18はタイミングt66でストレージ20に対して構成参照(論理ユニット番号その他の構成情報)の処理を行う。その後タイミングt67において、ストレージ20から管理端末18に対してその結果が返送される。次に管理端末18はタイミングt68でストレージ21に対して構成参照(論理ユニット番号その他の構成情報)の処理を行う。この後、ストレージ21から管理端末18に対して、タイミングt69でその内容が返送される。
次に、管理端末18は、タイミングt70で返送された情報の内容を画面上に表示し、次にユーザによる論理パスの設定操作がタイミングt71において行われると、管理端末18のマイクロプロセッサ30において、構成/構成情報のチェック、すなわち重複・整合性のチェックが行われ、チェック結果を基にタイミングt72において、管理端末18からスイッチ16に対して構成変更設定(ポート接続情報)の処理が行われる。その後タイミングt73において、スイッチ16から管理端末18に対してその内容が返送される。次に、管理端末18はタイミングt74において構成変更設定(ポート接続情報)の処理をスイッチ17に対して行う。その後タイミングt75でスイッチ17から管理端末18に対してその内容が返送される。管理端末18は、タイミングt76で返送された内容を画面上に表示する。
次に、管理端末18は、ユーザによるパス定義の設定操作がタイミングt77で行われると、タイミングt78において、ストレージ20に対して構成変更設定(ポート接続情報と論理ユニット番号その他の情報)の処理を行う。その後タイミングt79でストレージ20から管理端末18に対してその内容が返送される。次に、タイミングt80で管理端末18からストレージ21に対して構成変更設定(ポート接続情報と論理ユニット番号その他の情報)の処理が実行される。その後タイミングt81でストレージ21から管理端末18に対してその内容が返送される。管理端末18は、タイミングt82で返送された内容を画面上に表示する。
次に、ホストとスイッチ16、17およびストレージ20、21間で行われるデータのリード・ライト時の処理を図15のタイムチャートにしたがって説明する。まず、ホストコンピュータ10は、データの書込み時に、タイミングt91においてスイッチ16をアクセスし、ポート接続情報を参照し、タイミングt92においてストレージ20に対してデータの書込み処理を行う。次に、タイミングt93においてスイッチ17に対してデータ書込み処理が転送されると、タイミングt94において、ホストコンピュータ10からストレージ21に対するデータの書込み処理が行われる。
次に、データのリード時には、ホストコンピュータ10は、タイミングt95においてスイッチ16に対してデータのリード処理を実行し、ポート接続情報を参照し、参照結果を基にストレージ20に対してタイミングt96においてデータのリードを実行する。次に、タイミングt97において、ホストコンピュータ10は、スイッチ17に対するデータのリード処理を実行し、タイミングt97でスイッチ17を介してストレージ21に対してリード処理を行い、ポート接続情報を参照し、参照したポート接続情報を基にタイミングt98〜t100においてスイッチ16、17を介してデータを読み出す。また、ホストコンピュータ10は、ストレージ21のリードデータを読み出すときには、タイミング101でポート接続情報をスイッチ17に取り込み、タイミング102、103でスイッチ16を介して、データを取り込む。
次に、ホストコンピュータ10とスイッチ16およびストレージ20との間におけるI/Oの転送処理を図16のタイムチャートにしたがって説明する。まず、ホストコンピュータ10は、タイミングt111において、I/O情報として、例えば論理ポート/仮想論理ユニット番号に関するデータをスイッチ16に転送する。スイッチ16においては、データ制御部26で論理ポートを物理ポートに展開する処理が行われ、展開されたデータがタイミングt112においてストレージ20に転送される。ストレージ20のデータ制御部50は、仮想論理ユニット番号を論理ユニット番号に展開するための処理を行うとともに、論理デバイス46をアクセスし、論理ユニット番号を仮想論理ユニット番号に変換する処理を行い、処理結果を、タイミングt113においてスイッチ16に転送する。スイッチ16のデータ制御部26は、ストレージ20から受信したI/O(物理ポート/仮想論理ユニット番号)に関するデータを基に物理ポートを論理ポートに変換する処理を行い、処理結果をタイミングt114でホストコンピュータ10に転送する。
本実施形態によれば、ストレージ装置14に存在する複数の物理ポートを論理的に1つに纏めた論理ポートL1に対してパス定義情報を設定し、ホストコンピュータ10からストレージ20の論理デバイス46へ情報を正確に伝達するようにしたので、パス定義情報の設定に伴う作業を簡単化することができる。
また、本実施形態によれば、複数のスイッチポートを有するスイッチ16とストレージ20論理デバイス46までのアクセス経路を論理的な1つのアクセス経路として纏め、このアクセス経路の入口を1つの論理ポートL1としてホストコンピュータ10に提供するようにしたため、ホストコンピュータ10とアクセス経路との設定および管理を簡単に行うことができる。
本発明の一実施形態を示すストレージシステムのブロック構成図である。 ホストコンピュータとストレージとを結ぶアクセス経路の構成図である。 ストレージ装置の複数の物理ポートを単一の論理ポートに纏めたときの概念図である。 ホストコンピュータと複数のストレージ装置とを接続したときのアクセス経路図である。 パス定義情報テーブルの構成図である。 パス定義を行うときの画面の表示例を示す図である。 パス定義処理を説明するためのフローチャートである。 パス定義情報の画面の表示例を示す図である。 パス定義情報の画面の表示例を示す図である。 パス定義情報の送信方法を説明するための図である。 パス定義処理の第1実施例を示すタイムチャートである。 パス定義処理の第2実施例を示すタイムチャートである。 パス定義処理の第3実施例を示すフローチャートである。 パス定義処理の第4実施例を示すタイムチャートである。 データのリード・ライト処理を説明するためのタイムチャートである。 I/O制御処理を説明するためのタイムチャートである。
符号の説明
10 ホストコンピュータ、14 ストレージ装置、16、17 スイッチ、18 管理端末、20、21 ストレージ、46、47 論理デバイス、P1 ホストポート、P11〜P24 スイッチポート、P51〜P54 ストレージポート

Claims (16)

  1. 情報を記憶する記憶装置と、ホストコンピュータに通信ネットワークを介して接続されて前記記憶装置の論理ユニットに対するインタフェースを構成する複数の物理ポートと、前記記憶装置に対するデータの読み書きを制御する記憶制御装置とを備えてなるストレージ装置において、
    前記ホストコンピュータから前記記憶装置の論理ユニットへ情報を正確に伝送するための制御情報を示すパス定義情報として、前記各物理ポートと前記記憶装置の論理ユニットとを結ぶアクセス経路群と、前記複数の物理ポートを論理的に一つに纏めた論理ポートとを関連付けて設定する設定装置を備え、前記設定装置により設定された論理ポートを前記ホストコンピュータのアクセスの入口とする情報を前記ホストコンピュータに提供してなる、ストレージ装置。
  2. 前記パス定義情報は、前記論理ポートと前記各アクセス経路との接続関係を示す接続情報と、前記ホストコンピュータを特定するホスト名と、前記ホストコンピュータのモードを特定するホストモードから構成されてなる、請求項1に記載のストレージ装置。
  3. 前記設定装置は、画像を表示する表示装置と、操作に伴う入力情報に応答して前記表示装置の表示画像を制御する制御装置とを備え、
    前記表示装置は、画面上に、前記各物理ポートと前記記憶装置の論理ユニットとを結ぶアクセス経路群を表示し、
    前記制御装置は、操作に伴う入力情報として、前記画面上に表示されたアクセス経路群のいずれかが指定されるとともに、指定されたアクセス経路に対して設定する論理ポート名が入力されたときに、
    前記指定されたアクセス経路に連なる論理デバイスと同一の論理デバイスに対するアクセス経路が選択されているか否かの整合性を判定し、前記判定結果として前記選択されたアクセス経路が前記整合性を満たすことを条件に、前記指定されたアクセス経路とそれに連なる論理デバイスを前記画面上に表示させ、当該表示された情報に対して設定許可が入力されたときには、前記選択されたアクセス経路の入口を前記論理ポートに設定してなる、請求項1に記載のストレージ装置。
  4. ホストコンピュータに通信ネットワークを介して接続されて、複数のスイッチポート間を結ぶパス群を形成するスイッチと、情報を記憶する記憶装置と、前記スイッチを介して前記通信ネットワークに接続されて前記記憶装置の論理ユニットに対するインタフェースを構成する複数の物理ポートと、前記記憶装置に対するデータの読み書きを制御する記憶制御装置とを備えてなるストレージ装置において、
    前記ホストコンピュータから前記記憶装置の論理ユニットへ情報を正確に伝送するための制御情報を示すパス定義情報として、前記スイッチの各スイッチポートと前記記憶装置の論理ユニットとを結ぶアクセス経路群と、前記スイッチの各スイッチポート及び前記記憶装置の各物理ポートを論理的に一つに纏めた論理ポートとを関連付けて設定する設定装置を備え、前記設定装置により設定された論理ポートを前記ホストコンピュータのアクセスの入口とする情報を前記ホストコンピュータに提供してなる、ストレージ装置。
  5. 前記パス定義情報は、前記論理ポートと前記各アクセス経路との接続関係を示す接続情報と、前記ホストコンピュータを特定するホスト名と、前記ホストコンピュータのモードを特定するホストモードから構成されてなる、請求項4に記載のストレージ装置。
  6. 前記設定装置は、画像を表示する表示装置と、操作に伴う入力情報に応答して前記表示装置の表示画像を制御する制御装置とを備え、
    前記表示装置は、画面上に、前記各スイッチポートと前記記憶装置の論理ユニットとを結ぶアクセス経路群を表示し、
    前記制御装置は、操作に伴う入力情報として、前記画面上に表示されたアクセス経路群のいずれかが指定されるとともに、指定されたアクセス経路に対して設定する論理ポート名が入力されたときに、
    前記指定されたアクセス経路に連なる論理デバイスと同一の論理デバイスに対するアクセス経路が選択されているか否かの整合性を判定し、前記判定結果として前記選択されたアクセス経路が前記整合性を満たすことを条件に、前記指定されたアクセス経路とそれに連なる論理デバイスを前記画面上に表示させ、当該表示された情報に対して設定許可が入力されたときには、前記選択されたアクセス経路の入口を前記論理ポートに設定してなる、請求項4に記載のストレージ装置。
  7. 単一または複数のホストコンピュータと、前記ホストコンピュータと通信ネットワークを介して情報の授受を行う複数のストレージ装置とを備え、前記各ストレージ装置は、情報を記憶する記憶装置と、前記ホストコンピュータに前記通信ネットワークを介して接続されて前記記憶装置の論理ユニットに対するインタフェースを構成する複数の物理ポートと、前記記憶装置に対するデータの読み書きを制御する記憶制御装置とから構成されてなる、ストレージシステムにおいて、
    前記ホストコンピュータから前記記憶装置の論理ユニットへ情報を正確に伝送するための制御情報を示すパス定義情報として、前記各物理ポートと前記記憶装置の論理ユニットとを結ぶアクセス経路群と、前記複数の物理ポートを論理的に一つに纏めた論理ポートとを関連付けて設定する設定装置を備え、前記設定装置により設定された論理ポートを前記ホストコンピュータのアクセスの入口とする情報を前記ホストコンピュータに提供してなる、ストレージシステム。
  8. 前記パス定義情報は、前記論理ポートと前記各アクセス経路との接続関係を示す接続情報と、前記ホストコンピュータを特定するホスト名と、前記ホストコンピュータのモードを特定するホストモードから構成されてなる、請求項7に記載のストレージシステム。
  9. 前記設定装置は、画像を表示する表示装置と、操作に伴う入力情報に応答して前記表示装置の表示画像を制御する制御装置とを備え、
    前記表示装置は、画面上に、前記各物理ポートと前記記憶装置の論理ユニットとを結ぶアクセス経路群を表示し、
    前記制御装置は、操作に伴う入力情報として、前記画面上に表示されたアクセス経路群のいずれかが指定されるとともに、指定されたアクセス経路に対して設定する論理ポート名が入力されたときに、
    前記指定されたアクセス経路に連なる論理デバイスと同一の論理デバイスに対するアクセス経路が選択されているか否かの整合性を判定し、前記判定結果として前記選択されたアクセス経路が前記整合性を満たすことを条件に、前記指定されたアクセス経路とそれに連なる論理デバイスを前記画面上に表示させ、当該表示された情報に対して設定許可が入力されたときには、前記選択されたアクセス経路の入口を前記論理ポートに設定してなる、請求項7に記載のストレージシステム。
  10. 単一または複数のホストコンピュータと、前記ホストコンピュータと通信ネットワークを介して情報の授受を行う複数のストレージ装置とを備え、前記各ストレージ装置は、前記ホストコンピュータに通信ネットワークを介して接続されて、複数のスイッチポート間を結ぶパス群を形成するスイッチと、情報を記憶する記憶装置と、前記スイッチを介して前記通信ネットワークに接続されて前記記憶装置の論理ユニットに対するインタフェースを構成する複数の物理ポートと、前記記憶装置に対するデータの読み書きを制御する記憶制御装置とから構成されてなる、ストレージシステムにおいて、
    前記ホストコンピュータから前記記憶装置の論理ユニットへ情報を正確に伝送するための制御情報を示すパス定義情報として、前記スイッチの各スイッチポートと前記記憶装置の論理ユニットとを結ぶアクセス経路群と、前記スイッチの各スイッチポート及び前記記憶装置の各物理ポートを論理的に一つに纏めた論理ポートとを関連付けて設定する設定装置を備え、前記設定装置により設定された論理ポートを前記ホストコンピュータのアクセスの入口とする情報を前記ホストコンピュータに提供してなる、ストレージシステム。
  11. 前記パス定義情報は、前記論理ポートと前記各アクセス経路との接続関係を示す接続情報と、前記ホストコンピュータを特定するホスト名と、前記ホストコンピュータのモードを特定するホストモードから構成されてなる、 請求項10に記載のストレージシステム。
  12. 前記設定装置は、画像を表示する表示装置と、操作に伴う入力情報に応答して前記表示装置の表示画像を制御する制御装置とを備え、
    前記表示装置は、画面上に、前記各スイッチポートと前記記憶装置の論理ユニットとを結ぶアクセス経路群を表示し、
    前記制御装置は、操作に伴う入力情報として、前記画面上に表示されたアクセス経路群のいずれかが指定されるとともに、指定されたアクセス経路に対して設定する論理ポート名が入力されたときに、
    前記指定されたアクセス経路に連なる論理デバイスと同一の論理デバイスに対するアクセス経路が選択されているか否かの整合性を判定し、前記判定結果として前記選択されたアクセス経路が前記整合性を満たすことを条件に、前記指定されたアクセス経路とそれに連なる論理デバイスを前記画面上に表示させ、当該表示された情報に対して設定許可が入力されたときには、前記選択されたアクセス経路の入口を前記論理ポートに設定してなる、請求項10に記載のストレージシステム。
  13. 情報を記憶する記憶装置と、ホストコンピュータに通信ネットワークを介して接続されて前記記憶装置の論理ユニットに対するインタフェースを構成する複数の物理ポートと、前記記憶装置に対するデータの読み書きを制御する記憶制御装置とを備えてなるストレージ装置のパス情報を設定するパス情報設定方法において、
    前記ホストコンピュータから前記記憶装置の論理ユニットへ情報を正確に伝送するための制御情報を示すパス定義情報を設定する設定装置を備え、
    前記設定装置は、
    前記パス定義情報として、前記各物理ポートと前記記憶装置の論理ユニットとを結ぶアクセス経路群と、前記複数の物理ポートを論理的に一つに纏めた論理ポートとを関連付けて設定するステップと、
    前記設定された論理ポートを前記ホストコンピュータのアクセスの入口とする情報を前記ホストコンピュータに提供するステップを実行する、パス情報設定方法。
  14. 前記設定装置は、画像を表示する表示装置と、操作に伴う入力情報に応答して前記表示装置の表示画像を制御する制御装置とを備え、
    前記表示装置は、
    画面上に、前記各物理ポートと前記記憶装置の論理ユニットとを結ぶアクセス経路群を表示するステップを実行し、
    前記制御装置は、操作に伴う入力情報として、前記画面上に表示されたアクセス経路群のいずれかが指定されるとともに、指定されたアクセス経路に対して設定する論理ポート名が入力されたときに、前記指定されたアクセス経路に連なる論理デバイスと同一の論理デバイスに対するアクセス経路が選択されているか否かの整合性を判定するステップと、
    前記選択されたアクセス経路が前記整合性を満たすことを条件に、前記指定されたアクセス経路とそれに連なる論理デバイスを前記画面上に表示させるステップと、
    当該表示された情報に対して設定許可が入力されたときには、前記選択されたアクセス経路の入口を前記論理ポートに設定するステップを実行する、請求項13に記載のパス情報設定方法。
  15. ホストコンピュータに通信ネットワークを介して接続されて、複数のスイッチポート間を結ぶパス群を形成するスイッチと、情報を記憶する記憶装置と、前記スイッチを介して前記通信ネットワークに接続されて前記記憶装置の論理ユニットに対するインタフェースを構成する複数の物理ポートと、前記記憶装置に対するデータの読み書きを制御する記憶制御装置とを備えてなるストレージ装置のパス情報を設定するパス情報設定方法において、
    前記ホストコンピュータから前記記憶装置の論理ユニットへ情報を正確に伝送するための制御情報を示すパス定義情報を設定する設定装置を備え、
    前記設定装置は、
    前記パス定義情報として、前記スイッチの各スイッチポートと前記記憶装置の論理ユニットとを結ぶアクセス経路群と、前記スイッチの各スイッチポート及び前記記憶装置の各物理ポートを論理的に一つに纏めた論理ポートとを関連付けて設定するステップと、
    前記設定された論理ポートを前記ホストコンピュータのアクセスの入口とする情報を前記ホストコンピュータに提供するステップを実行する、パス情報設定方法。
  16. 前記設定装置は、画像を表示する表示装置と、操作に伴う入力情報に応答して前記表示装置の表示画像を制御する制御装置とを備え、
    前記表示装置は、
    画面上に、前記各スイッチポートと前記記憶装置の論理ユニットとを結ぶアクセス経路群を表示するステップを実行し、
    前記制御装置は、
    操作に伴う入力情報として、前記画面上に表示されたアクセス経路群のいずれかが指定されるとともに、指定されたアクセス経路に対して設定する論理ポート名が入力されたときに、前記指定されたアクセス経路に連なる論理デバイスと同一の論理デバイスに対するアクセス経路が選択されているか否かの整合性を判定するステップと、
    前記選択されたアクセス経路が前記整合性を満たすことを条件に、前記指定されたアクセス経路とそれに連なる論理デバイスを前記画面上に表示させるステップと、
    当該表示された情報に対して設定許可が入力されたときに、前記選択されたアクセス経路の入口を前記論理ポートに設定するステップを実行する、請求項15に記載のパス情報設定方法。
JP2007313562A 2007-12-04 2007-12-04 ストレージ装置とストレージシステム及びパス情報設定方法 Pending JP2009140062A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2007313562A JP2009140062A (ja) 2007-12-04 2007-12-04 ストレージ装置とストレージシステム及びパス情報設定方法
US12/073,965 US20090144466A1 (en) 2007-12-04 2008-03-12 Storage apparatus, storage system and path information setting method
EP20080020894 EP2071447A3 (en) 2007-12-04 2008-12-02 Storage apparatus, storage system and path information setting method
CN2008101830269A CN101452372B (zh) 2007-12-04 2008-12-03 存储装置和存储系统以及路径信息设定方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007313562A JP2009140062A (ja) 2007-12-04 2007-12-04 ストレージ装置とストレージシステム及びパス情報設定方法

Publications (1)

Publication Number Publication Date
JP2009140062A true JP2009140062A (ja) 2009-06-25

Family

ID=40397501

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007313562A Pending JP2009140062A (ja) 2007-12-04 2007-12-04 ストレージ装置とストレージシステム及びパス情報設定方法

Country Status (4)

Country Link
US (1) US20090144466A1 (ja)
EP (1) EP2071447A3 (ja)
JP (1) JP2009140062A (ja)
CN (1) CN101452372B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2703988A2 (en) 2012-08-29 2014-03-05 Fujitsu Limited Storage device, control method for storage device and control program

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3996010B2 (ja) * 2002-08-01 2007-10-24 株式会社日立製作所 ストレージネットワークシステム、管理装置、管理方法及びプログラム
US8321926B1 (en) * 2008-12-02 2012-11-27 Lockheed Martin Corporation System and method of protecting a system that includes unprotected computer devices
WO2013183140A1 (ja) * 2012-06-07 2013-12-12 株式会社日立製作所 モーションコントローラ装置と同装置における通信方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3383199B2 (ja) * 1997-10-13 2003-03-04 富士通株式会社 中継装置および中継装置における負荷分散伝送方法
US6208644B1 (en) * 1998-03-12 2001-03-27 I-Cube, Inc. Network switch providing dynamic load balancing
KR20000044353A (ko) * 1998-12-30 2000-07-15 윤종용 비동기 전송 모드 교환기에서 스위치 포트 통합장칭
US7657727B2 (en) * 2000-01-14 2010-02-02 Hitachi, Ltd. Security for logical unit in storage subsystem
US7827386B2 (en) * 2003-06-30 2010-11-02 Intel Corporation Controlling memory access devices in a data driven architecture mesh array
US7593336B2 (en) * 2003-10-31 2009-09-22 Brocade Communications Systems, Inc. Logical ports in trunking
JP2006005437A (ja) * 2004-06-15 2006-01-05 Fujitsu Ltd トラフィック分散制御装置
US7770076B2 (en) * 2004-11-02 2010-08-03 Nvidia Corporation Multi-platter disk drive controller and methods for synchronous redundant data operations
US9032164B2 (en) * 2006-02-17 2015-05-12 Emulex Corporation Apparatus for performing storage virtualization
FR2900850B1 (fr) 2006-05-10 2009-02-06 Snecma Sa Procede de fabrication de noyaux ceramiques de fonderie pour aubes de turbomachine
US7653056B1 (en) * 2006-06-02 2010-01-26 World Wide Packets, Inc. Virtual switching using a provisional identifier to conceal a user identifier
US7860116B2 (en) * 2007-05-24 2010-12-28 Worldwide Packets, Inc. Processing packets of a virtual interface associated with tunnels

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2703988A2 (en) 2012-08-29 2014-03-05 Fujitsu Limited Storage device, control method for storage device and control program
US8868805B2 (en) 2012-08-29 2014-10-21 Fujitsu Limited Storage device and control method for storage device

Also Published As

Publication number Publication date
EP2071447A2 (en) 2009-06-17
EP2071447A3 (en) 2011-10-05
CN101452372B (zh) 2011-08-31
US20090144466A1 (en) 2009-06-04
CN101452372A (zh) 2009-06-10

Similar Documents

Publication Publication Date Title
CN110232037B (zh) 主机系统及其方法和加速装置
JP6074056B2 (ja) 計算機システムおよびデータ制御方法
US8595313B2 (en) Systems and method for simple scale-out storage clusters
US8504766B2 (en) Methods and apparatus for cut-through cache management for a mirrored virtual volume of a virtualized storage system
JP4939154B2 (ja) ストレージ装置及び構成設定方法
CN103678201B (zh) 具有逻辑设备能力的pci express切换器
EP1720101A1 (en) Storage control system and storage control method
JP2005284343A (ja) ストレージ装置
US20130198450A1 (en) Shareable virtual non-volatile storage device for a server
CN105075413A (zh) 在配置成收纳多个模块化信息处理系统和多个模块化信息处理资源的机壳中镜像虚拟功能的系统和方法
JP6068676B2 (ja) 計算機システム及び計算機システムの制御方法
JP4401305B2 (ja) デイスクアレイ装置の構成定義設定方法及びデイスクアレイ装置
KR102191224B1 (ko) 범용 병렬 정보 액세스를 위한 시스템 및 그것의 동작 방법
US20070147522A1 (en) Integrated circuit capable of independently operating a plurality of communication channels
CN105204779A (zh) 基于双控的scsi target访问控制方法和装置
JP2007148982A (ja) ストレージシステム及びその管理方法
JP2020154697A (ja) メモリシステム及びメモリシステムの制御方法
US9268493B2 (en) Systems and methods for smart storage interconnection in a heterogeneous storage environment
JP2009140062A (ja) ストレージ装置とストレージシステム及びパス情報設定方法
JP2005165444A (ja) ディスクアレイ装置、及びディスクアレイ装置の制御方法
US8489808B2 (en) Systems and methods of presenting virtual tape products to a client
US20120089788A1 (en) Storage control apparatus and storage control apparatus control method
US11016698B2 (en) Storage system that copies write data to another storage system
US11099762B2 (en) Multi host controller and semiconductor device including the same
JP6734058B2 (ja) 制御装置