JP2009133915A - Display device, method for driving the same and electronic equipment - Google Patents
Display device, method for driving the same and electronic equipment Download PDFInfo
- Publication number
- JP2009133915A JP2009133915A JP2007307863A JP2007307863A JP2009133915A JP 2009133915 A JP2009133915 A JP 2009133915A JP 2007307863 A JP2007307863 A JP 2007307863A JP 2007307863 A JP2007307863 A JP 2007307863A JP 2009133915 A JP2009133915 A JP 2009133915A
- Authority
- JP
- Japan
- Prior art keywords
- potential
- transistor
- signal
- power supply
- electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 60
- 238000012937 correction Methods 0.000 claims description 89
- 230000008569 process Effects 0.000 claims description 40
- 239000011159 matrix material Substances 0.000 claims description 17
- 238000003860 storage Methods 0.000 claims description 14
- 238000012545 processing Methods 0.000 claims description 10
- 238000005401 electroluminescence Methods 0.000 description 102
- 239000003990 capacitor Substances 0.000 description 30
- 238000010586 diagram Methods 0.000 description 28
- 239000010410 layer Substances 0.000 description 13
- 239000010408 film Substances 0.000 description 12
- 241000750042 Vini Species 0.000 description 11
- 239000000758 substrate Substances 0.000 description 8
- 239000008186 active pharmaceutical agent Substances 0.000 description 6
- 230000008859 change Effects 0.000 description 5
- 230000007423 decrease Effects 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 239000011521 glass Substances 0.000 description 5
- 239000012044 organic layer Substances 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 5
- 101150010989 VCATH gene Proteins 0.000 description 4
- 229910021417 amorphous silicon Inorganic materials 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 4
- 238000007667 floating Methods 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 239000010409 thin film Substances 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 3
- 238000002347 injection Methods 0.000 description 3
- 239000007924 injection Substances 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 238000002360 preparation method Methods 0.000 description 3
- 206010047571 Visual impairment Diseases 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 239000002131 composite material Substances 0.000 description 2
- 239000006185 dispersion Substances 0.000 description 2
- 230000005525 hole transport Effects 0.000 description 2
- 230000001771 impaired effect Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000007789 sealing Methods 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 238000005286 illumination Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 230000007480 spreading Effects 0.000 description 1
- 238000003892 spreading Methods 0.000 description 1
Images
Landscapes
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
Description
本発明は、表示装置、表示装置の駆動方法および電子機器に関し、特に電気光学素子を含む画素が行列状(マトリクス状)に2次元配置された平面型(フラットパネル型)の表示装置、当該表示装置の駆動方法および当該表示装置を有する電子機器に関する。 The present invention relates to a display device, a driving method of the display device, and an electronic apparatus, and more particularly, a flat-type (flat panel type) display device in which pixels including electro-optical elements are two-dimensionally arranged in a matrix (matrix shape), and the display The present invention relates to a device driving method and an electronic apparatus having the display device.
近年、画像表示を行う表示装置の分野では、発光素子を含む画素(画素回路)が行列状に配置されてなる平面型の表示装置が急速に普及している。平面型の表示装置としては、画素の発光素子として、デバイスに流れる電流値に応じて発光輝度が変化するいわゆる電流駆動型の電気光学素子、例えば有機薄膜に電界をかけると発光する現象を利用した有機EL(Electro Luminescence)素子を用いた有機EL表示装置が開発され、商品化が進められている。 In recent years, in the field of display devices that perform image display, flat display devices in which pixels (pixel circuits) including light emitting elements are arranged in a matrix are rapidly spreading. As a flat display device, as a light emitting element of a pixel, a so-called current-driven electro-optical element whose light emission luminance changes according to a current value flowing through the device, for example, a phenomenon of emitting light when an electric field is applied to an organic thin film is used. An organic EL display device using an organic EL (Electro Luminescence) element has been developed and commercialized.
有機EL表示装置は次のような特長を持っている。すなわち、有機EL素子は、10V以下の印加電圧で駆動できるために低消費電力である。有機EL素子は、自発光素子であるために、画素ごとに液晶にて光源(バックライト)からの光強度を制御することによって画像を表示する液晶表示装置に比べて、画像の視認性が高く、しかもバックライト等の照明部材を必要としないために軽量化および薄型化が容易である。さらに、有機EL素子の応答速度が数μsec程度と非常に高速であるために動画表示時の残像が発生しない。 The organic EL display device has the following features. That is, since the organic EL element can be driven with an applied voltage of 10 V or less, the power consumption is low. Since the organic EL element is a self-luminous element, image visibility is higher than that of a liquid crystal display device that displays an image by controlling the light intensity from a light source (backlight) with a liquid crystal for each pixel. In addition, since an illumination member such as a backlight is not required, it is easy to reduce the weight and thickness. Furthermore, since the response speed of the organic EL element is as high as about several μsec, an afterimage at the time of displaying a moving image does not occur.
有機EL表示装置では、液晶表示装置と同様に、その駆動方式として単純(パッシブ)マトリクス方式とアクティブマトリクス方式とを採ることができる。ただし、単純マトリクス方式の表示装置は、構造が簡単であるものの、電気光学素子の発光期間が走査線(即ち、画素数)の増加によって減少するために、大型でかつ高精細な表示装置の実現が難しいなどの問題がある。 As in the liquid crystal display device, the organic EL display device can adopt a simple (passive) matrix method and an active matrix method as its driving method. However, although the simple matrix display device has a simple structure, the light-emission period of the electro-optic element decreases with an increase in the number of scanning lines (that is, the number of pixels), thereby realizing a large-sized and high-definition display device. There are problems such as difficult.
そのため、近年、電気光学素子に流れる電流を、当該電気光学素子と同じ画素内に設けた能動素子、例えば絶縁ゲート型電界効果トランジスタ(一般には、TFT(Thin Film Transistor;薄膜トランジスタ))によって制御するアクティブマトリクス方式の表示装置の開発が盛んに行われている。アクティブマトリクス方式の表示装置は、電気光学素子が1フレームの期間に亘って発光を持続するために、大型でかつ高精細な表示装置の実現が容易である。 Therefore, in recent years, an active element in which an electric current flowing through an electro-optic element is controlled by an active element provided in the same pixel as the electro-optic element, for example, an insulated gate field effect transistor (generally, a TFT (Thin Film Transistor)). Matrix display devices have been actively developed. An active matrix display device can easily realize a large-sized and high-definition display device because the electro-optic element continues to emit light over a period of one frame.
ところで、一般的に、有機EL素子のI−V特性(電流−電圧特性)は、時間が経過すると劣化(いわゆる、経時劣化)することが知られている。有機EL素子を電流駆動するトランジスタ(以下、「駆動トランジスタ」と記述する)としてNチャネル型のTFTを用いた画素回路では、駆動トランジスタのソース側に有機EL素子が接続されることになるために、有機EL素子のI−V特性が経時劣化すると、駆動トランジスタのゲート−ソース間電圧Vgsが変化し、その結果、有機EL素子の発光輝度も変化する。 By the way, it is generally known that the IV characteristic (current-voltage characteristic) of the organic EL element is deteriorated with time (so-called deterioration with time). In a pixel circuit using an N-channel TFT as a transistor for driving an organic EL element with current (hereinafter referred to as “driving transistor”), the organic EL element is connected to the source side of the driving transistor. When the IV characteristic of the organic EL element deteriorates with time, the gate-source voltage Vgs of the driving transistor changes, and as a result, the emission luminance of the organic EL element also changes.
このことについてより具体的に説明する。駆動トランジスタのソース電位は、当該駆動トランジスタと有機EL素子の動作点で決まる。そして、有機EL素子のI−V特性が劣化すると、駆動トランジスタと有機EL素子の動作点が変動してしまうために、駆動トランジスタのゲートに同じ電圧を印加したとしても駆動トランジスタのソース電位が変化する。これにより、駆動トランジスタのソース−ゲート間電圧Vgsが変化するために、当該駆動トランジスタに流れる電流値が変化する。その結果、有機EL素子に流れる電流値も変化するために、有機EL素子の発光輝度が変化することになる。 This will be described more specifically. The source potential of the drive transistor is determined by the operating point of the drive transistor and the organic EL element. When the IV characteristic of the organic EL element deteriorates, the operating point of the driving transistor and the organic EL element fluctuates. Therefore, even if the same voltage is applied to the gate of the driving transistor, the source potential of the driving transistor changes. To do. As a result, since the source-gate voltage Vgs of the drive transistor changes, the value of the current flowing through the drive transistor changes. As a result, since the value of the current flowing through the organic EL element also changes, the light emission luminance of the organic EL element changes.
また、ポリシリコンTFTを用いた画素回路では、有機EL素子のI−V特性の経時劣化に加えて、駆動トランジスタの閾値電圧Vthや、駆動トランジスタのチャネルを構成する半導体薄膜の移動度(以下、「駆動トランジスタの移動度」と記述する)μが経時的に変化したり、製造プロセスのばらつきによって閾値電圧Vthや移動度μが画素ごとに異なったりする(個々のトランジスタ特性にばらつきがある)。 In addition, in a pixel circuit using a polysilicon TFT, in addition to the deterioration over time of the IV characteristics of the organic EL element, the threshold voltage Vth of the driving transistor and the mobility of the semiconductor thin film that constitutes the channel of the driving transistor (hereinafter referred to as the following) Μ described as “driving transistor mobility” changes with time, and the threshold voltage Vth and mobility μ vary from pixel to pixel due to variations in the manufacturing process (individual transistor characteristics vary).
駆動トランジスタの閾値電圧Vthや移動度μが画素ごとに異なると、画素ごとに駆動トランジスタに流れる電流値にばらつきが生じるために、駆動トランジスタのゲート電極に画素間で同じ電圧を印加しても、有機EL素子の発光輝度に画素間でばらつきが生じ、その結果、画面のユニフォーミティ(一様性)が損なわれる。 If the threshold voltage Vth and mobility μ of the driving transistor differ from pixel to pixel, the current value flowing through the driving transistor varies from pixel to pixel, so even if the same voltage is applied between the pixels to the gate electrode of the driving transistor, The light emission luminance of the organic EL element varies among pixels, and as a result, the uniformity of the screen is impaired.
そこで、有機EL素子のI−V特性が経時劣化したり、駆動トランジスタの閾値電圧Vthや移動度μが経時変化したりしても、それらの影響を受けることなく、有機EL素子の発光輝度を一定に保つようにするために、有機EL素子の特性変動に対する補償機能、さらには駆動トランジスタの閾値電圧Vthの変動に対する補正(以下、「閾値補正」と記述する)や、駆動トランジスタの移動度μの変動に対する補正(以下、「移動度補正」と記述する)の各補正機能を画素回路の各々に持たせる構成を採っている(例えば、特許文献1参照)。 Therefore, even if the IV characteristic of the organic EL element deteriorates with time, or the threshold voltage Vth or mobility μ of the driving transistor changes with time, the light emission luminance of the organic EL element is not affected by those effects. In order to keep constant, the compensation function for the characteristic variation of the organic EL element, the correction for the variation of the threshold voltage Vth of the driving transistor (hereinafter referred to as “threshold correction”), the mobility μ of the driving transistor Each pixel circuit is provided with a correction function for correction of fluctuations (hereinafter referred to as “mobility correction”) (see, for example, Patent Document 1).
このように、画素回路の各々に、有機EL素子の特性変動に対する補償機能および駆動トランジスタの閾値電圧Vthや移動度μの変動に対する補正機能を持たせることで、有機EL素子のI−V特性が経時劣化したり、駆動トランジスタの閾値電圧Vthや移動度μが経時変化したりしたとしても、それらの影響を受けることなく、有機EL素子の発光輝度を一定に保つことができるために、有機EL表示装置の表示品質を改善できる。 As described above, each of the pixel circuits has a compensation function for the characteristic variation of the organic EL element and a correction function for the variation of the threshold voltage Vth and the mobility μ of the driving transistor. Even if the threshold voltage Vth or mobility μ of the driving transistor changes with time, the light emission luminance of the organic EL element can be kept constant without being affected by the deterioration. The display quality of the display device can be improved.
特許文献1記載の従来技術では、画素回路の各々に、有機EL素子の特性変動に対する補償機能および駆動トランジスタの閾値電圧Vthや移動度μの変動に対する補正機能を持たせることで、有機EL素子のI−V特性が経時劣化したり、駆動トランジスタの閾値電圧Vthや移動度μが経時変化したりしたとしても、それらの影響を受けることなく、有機EL素子の発光輝度を一定に保つことができるが、その反面、画素回路を構成する素子数が多く、画素サイズの微細化、ひいては表示装置の高精細化の妨げとなる。
In the prior art described in
これに対して、画素回路を構成する素子数や配線数の削減を図るために、例えば、画素回路の駆動トランジスタに供給する電源電位を切り替え可能な構成とし、当該電源電位の切り替えによって有機EL素子の発光/非発光を制御するトランジスタと、駆動トランジスタのソース電位を初期化するトランジスタを省略し、さらに、駆動トランジスタのゲート電位に与える基準電位を映像信号と同じ信号線から供給する構成を採ることで、駆動トランジスタのゲート電位を初期化するトランジスタを省略した画素回路が本願出願人によって提案されている(特願2006−141836号明細書参照)。 On the other hand, in order to reduce the number of elements and the number of wirings constituting the pixel circuit, for example, the power supply potential supplied to the drive transistor of the pixel circuit can be switched, and the organic EL element is switched by switching the power supply potential. The transistor for controlling the light emission / non-light emission and the transistor for initializing the source potential of the drive transistor are omitted, and the reference potential applied to the gate potential of the drive transistor is supplied from the same signal line as the video signal. Thus, a pixel circuit in which a transistor that initializes the gate potential of the driving transistor is omitted has been proposed by the present applicant (see Japanese Patent Application No. 2006-141836).
この提案に係る画素構成を採ることにより、必要最小限の構成素子数、具体的には、輝度情報に応じた映像信号を画素内に書き込む書込みトランジスタと、この書込みトランジスタによって書き込まれた映像信号を保持する保持容量と、この保持容量に保持された映像信号に基づいて有機EL素子を駆動する駆動トランジスタとによって画素回路を構成できる。 By adopting the pixel configuration according to this proposal, the minimum number of constituent elements, specifically, a write transistor for writing a video signal in accordance with luminance information in the pixel, and a video signal written by the write transistor A pixel circuit can be configured by a holding capacitor to be held and a driving transistor for driving the organic EL element based on the video signal held in the holding capacitor.
ここで、有機EL素子の発光/非発光を制御するトランジスタとして駆動トランジスタを兼用することで素子数の削減を図った画素回路を用いる有機EL表示装置では、書込みトランジスタによる映像信号の書込み処理と並行して上記移動度補正処理を行うことになる(その詳細については後述する)。因みに、特許文献1記載の従来技術では、映像信号の書込み処理が完了した後に移動度補正処理が行われる。
Here, in an organic EL display device using a pixel circuit in which the number of elements is reduced by also using a drive transistor as a transistor for controlling light emission / non-light emission of the organic EL element, in parallel with the video signal writing process by the writing transistor. Thus, the mobility correction process is performed (details will be described later). Incidentally, in the prior art described in
このように、映像信号の書込み処理と並行して移動度補正処理を実行する場合、書込みトランジスタによる駆動トランジスタのゲート電極への映像信号の書込み処理を迅速に行わないと、映像信号の書込みが不十分な状態で移動度補正を実行することになるために、補正不足等が生じ、移動度補正処理に伴う表示品質(画品位)の改善効果が十分に得られないことになる。 As described above, when the mobility correction process is performed in parallel with the video signal write process, the video signal cannot be written unless the write signal is quickly written to the gate electrode of the drive transistor by the write transistor. Since mobility correction is executed in a sufficient state, insufficient correction or the like occurs, and the effect of improving display quality (image quality) associated with mobility correction processing cannot be obtained sufficiently.
映像信号の書込み処理を迅速に行うには、映像信号の書込みに先立って、例えば映像信号の最大振幅レベルの中間レベル程度のプリチャージ電位を書き込む周知のプリチャージ技術を用いるとよい。映像信号の書込みに先立ってプリチャージ電位を書き込むことで、映像信号を書き込む際の書込み振幅を抑えることができるために、映像信号の書込み処理を迅速に行うことができる。 In order to perform the video signal writing process quickly, it is preferable to use a known precharge technique for writing a precharge potential of about the middle level of the maximum amplitude level of the video signal, for example, prior to the video signal writing. By writing the precharge potential before writing the video signal, the writing amplitude when writing the video signal can be suppressed, so that the video signal writing process can be performed quickly.
しかしながら、プリチャージ技術を採用するに当たっては、信号出力回路から信号線へ映像信号を出力するのに先立って、信号出力回路から信号線へプリチャージ電位を選択的に出力する構成を採らなければないことになるために信号出力回路の回路構成が複雑化することが懸念される。 However, when adopting the precharge technology, it is necessary to adopt a configuration in which a precharge potential is selectively output from the signal output circuit to the signal line prior to outputting the video signal from the signal output circuit to the signal line. As a result, there is a concern that the circuit configuration of the signal output circuit becomes complicated.
そこで、本発明は、プリチャージ技術を採用するに当たって、信号線に映像信号を出力する信号出力回路の回路構成の簡略化を可能にした表示装置、当該表示装置の駆動方法および当該表示装置を用いた電子機器を提供することを目的とする。 Therefore, the present invention uses a display device, a driving method of the display device, and the display device that enable simplification of the circuit configuration of a signal output circuit that outputs a video signal to a signal line when adopting the precharge technology. The purpose is to provide electronic devices.
本発明による表示装置は、
電気光学素子と、
ゲート電極が走査線に接続され、一方の電極が信号線に接続された書込みトランジスタと、
ゲート電極が前記書込みトランジスタの他方の電極に接続され、一方の電極が電源供給線に接続され、他方の電極が前記電気光学素子のアノード電極に接続された駆動トランジスタと、
一方の電極が前記駆動トランジスタのゲート電極に接続され、他方の電極が前記駆動トランジスタの他方の電極に接続された保持容量と
を有する画素が行列状に配置された画素アレイ部と、
前記電源供給線に第1電源電位と当該第1電源電位よりも低い第2電源電位とを選択的に供給する電源供給走査回路と、
前記信号線に対して映像信号と、第1基準電位と、当該第1基準電位よりも低い第2基準電位と、前記映像信号の振幅範囲内のレベルのプリチャージ電位とを選択的に出力する信号出力回路とを備え、
前記信号出力回路は画素列ごとに、
第1信号入力線を通して時系列で入力される前記映像信号と前記第1基準電位とを選択的に前記信号線に出力する第1選択スイッチと、
第2信号入力線を通して時系列で入力される前記第2基準電位と前記プリチャージ電位とを選択的に前記信号線に出力する第2選択スイッチとを前記画素アレイ部の有する
構成となっている。
A display device according to the present invention comprises:
An electro-optic element;
A write transistor having a gate electrode connected to the scan line and one electrode connected to the signal line;
A driving transistor having a gate electrode connected to the other electrode of the writing transistor, one electrode connected to a power supply line, and the other electrode connected to an anode electrode of the electro-optic element;
A pixel array section in which pixels having one storage electrode connected to the gate electrode of the driving transistor and the other electrode connected to the other electrode of the driving transistor are arranged in a matrix;
A power supply scanning circuit for selectively supplying a first power supply potential and a second power supply potential lower than the first power supply potential to the power supply line;
A video signal, a first reference potential, a second reference potential lower than the first reference potential, and a precharge potential at a level within the amplitude range of the video signal are selectively output to the signal line. Signal output circuit,
The signal output circuit is provided for each pixel column.
A first selection switch for selectively outputting the video signal and the first reference potential inputted in time series through the first signal input line to the signal line;
The pixel array unit includes a second selection switch that selectively outputs the second reference potential and the precharge potential input in time series through the second signal input line to the signal line. .
上記構成の表示装置および当該表示装置を有する電子機器において、
走査線を通して与えられる走査信号によって書込みトランジスタが導通状態にあるときに、第1選択スイッチによって第1基準電位を選択して信号線に出力し、書込みトランジスタによって駆動トランジスタのゲート電極に書き込むことにより当該ゲート電極の電位の初期化を行い、
次いで、駆動トランジスタのゲート電極の初期化電位を基準として当該初期化電位から駆動トランジスタの閾値電圧を減じた電位に向かって、駆動トランジスタの他方の電極の電位を変化させる閾値補正処理を行っている途中で第2選択スイッチによって第2基準電位を選択して第1基準電位に代えて信号線に出力し、書込みトランジスタによって駆動トランジスタのゲート電極に書き込み、
次いで、閾値補正処理の終了後に第2選択スイッチによってプリチャージ電位を選択して第2基準電位に代えて信号線に出力し、書込みトランジスタによって駆動トランジスタのゲート電極に書き込み、
しかる後、第1選択スイッチによって映像信号を選択してプリチャージ電位に代えて信号線に出力し、書込みトランジスタによって駆動トランジスタのゲート電極に書き込む駆動を行う。
In the display device having the above configuration and the electronic apparatus having the display device,
When the writing transistor is in a conductive state by a scanning signal supplied through the scanning line, the first selection potential is selected by the first selection switch and output to the signal line, and the writing transistor writes the gate electrode of the driving transistor. Initialize the potential of the gate electrode,
Next, threshold correction processing is performed to change the potential of the other electrode of the drive transistor toward the potential obtained by subtracting the threshold voltage of the drive transistor from the initialization potential with reference to the initialization potential of the gate electrode of the drive transistor. In the middle, the second reference potential is selected by the second selection switch and output to the signal line instead of the first reference potential, and the write transistor writes to the gate electrode of the drive transistor,
Next, after completion of the threshold correction process, the preselection potential is selected by the second selection switch and output to the signal line instead of the second reference potential, and the write transistor writes to the gate electrode of the drive transistor,
Thereafter, the video signal is selected by the first selection switch and output to the signal line instead of the precharge potential, and the writing transistor performs driving to write to the gate electrode of the driving transistor.
このように、映像信号および第1基準電位については第1選択スイッチによって選択的に信号線に出力し、第2基準電位およびプリチャージ電位については第2選択スイッチによって選択的に信号線に出力する、即ち第1選択スイッチを映像信号と第1基準電位との選択に共用し、第2選択スイッチを第2基準電位とプリチャージ電位との選択に共用することで、プリチャージ技術を採用するに当たって、信号出力回路にはプリチャージ電位を伝送する専用の配線や、当該プリチャージ電位を選択的に信号線に出力するための専用の選択スイッチを設けなくて済む。 As described above, the video signal and the first reference potential are selectively output to the signal line by the first selection switch, and the second reference potential and the precharge potential are selectively output to the signal line by the second selection switch. In other words, the first selection switch is commonly used for selecting the video signal and the first reference potential, and the second selection switch is commonly used for selecting the second reference potential and the precharge potential. The signal output circuit does not have to be provided with a dedicated wiring for transmitting the precharge potential or a dedicated selection switch for selectively outputting the precharge potential to the signal line.
本発明によれば、プリチャージ技術を採用するに当たって、プリチャージ電位を伝送する専用の配線や、当該プリチャージ電位を選択的に信号線に出力するための専用の選択スイッチが不要となるために、信号出力回路の回路構成の簡略化を図ることができる。 According to the present invention, when the precharge technology is adopted, a dedicated wiring for transmitting the precharge potential and a dedicated selection switch for selectively outputting the precharge potential to the signal line are not required. Therefore, the circuit configuration of the signal output circuit can be simplified.
以下、本発明の実施の形態について図面を参照して詳細に説明する。 Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings.
[システム構成]
図1は、本発明が適用されるアクティブマトリクス型表示装置の構成の概略を示すシステム構成図である。
[System configuration]
FIG. 1 is a system configuration diagram showing an outline of the configuration of an active matrix display device to which the present invention is applied.
ここでは、一例として、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子、例えば有機EL素子(有機電界発光素子)を画素(画素回路)の発光素子として用いたアクティブマトリクス型有機EL表示装置の場合を例に挙げて説明するものとする。 Here, as an example, a current-driven electro-optic element whose emission luminance changes in accordance with the value of current flowing through the device, for example, an organic EL element (organic electroluminescence element) is used as a light emitting element of a pixel (pixel circuit). The case of a matrix type organic EL display device will be described as an example.
図1に示すように、有機EL表示装置10は、発光素子を含む複数の画素(PXLC)20と、当該画素20が行列状(マトリクス状)に2次元配置された画素アレイ部30と、当該画素アレイ部30の周辺に配置され、各画素20を駆動する駆動部とを有する構成となっている。画素20を駆動する駆動部としては、例えば、書込み走査回路40、電源供給走査回路50および信号出力回路60が設けられている。
As shown in FIG. 1, the organic EL display device 10 includes a plurality of pixels (PXLC) 20 including light emitting elements, a pixel array unit 30 in which the pixels 20 are two-dimensionally arranged in a matrix (matrix shape), It is arranged around the pixel array unit 30 and has a driving unit that drives each pixel 20. For example, a writing
ここで、有機EL表示装置10がカラー表示用の場合は、1つの画素は複数の副画素から構成され、この副画素が画素20に相当することになる。より具体的には、カラー表示用の表示装置では、1つの画素は、赤色光(R)を発光する副画素、緑色光(G)を発光する副画素、青色光(B)を発光する副画素の3つの副画素から構成される。 Here, when the organic EL display device 10 is for color display, one pixel is composed of a plurality of sub-pixels, and this sub-pixel corresponds to the pixel 20. More specifically, in a display device for color display, one pixel includes a sub-pixel that emits red light (R), a sub-pixel that emits green light (G), and a sub-pixel that emits blue light (B). It consists of three sub-pixels of a pixel.
ただし、1つの画素としては、RGBの3原色の副画素の組み合わせに限られるものではなく、3原色の副画素にさらに1色あるいは複数色の副画素を加えて1つの画素を構成することも可能である。より具体的には、例えば、輝度向上のために白色光(W)を発光する副画素を加えて1つの画素を構成したり、色再現範囲を拡大するために補色光を発光する少なくとも1つの副画素を加えて1つの画素を構成したりすることも可能である。 However, one pixel is not limited to the combination of RGB three primary color subpixels, and one pixel may be configured by adding one or more color subpixels to the three primary color subpixels. Is possible. More specifically, for example, at least one sub-pixel that emits white light (W) is added to improve luminance to form one pixel, or at least one that emits complementary color light to expand the color reproduction range. It is also possible to configure one pixel by adding subpixels.
画素アレイ部30には、m行n列の画素20の配列に対して、第1の方向(図1では、左右方向/水平方向)に沿って走査線31−1〜31−mと電源供給線32−1〜32−mとが画素行ごとに配線され、第1の方向と直交する第2の方向(図1では、上下方向/垂直方向)にそって信号線33−1〜33−nが画素列ごとに配線されている。 The pixel array unit 30 supplies power to the scanning lines 31-1 to 31-m along the first direction (left-right direction / horizontal direction in FIG. 1) with respect to the arrangement of the pixels 20 in m rows and n columns. Lines 32-1 to 32-m are wired for each pixel row, and signal lines 33-1 to 33-33 are arranged along a second direction (vertical direction / vertical direction in FIG. 1) orthogonal to the first direction. n is wired for each pixel column.
走査線31−1〜31−mは、書込み走査回路40の対応する行の出力端にそれぞれ接続されている。電源供給線32−1〜32−mは、電源供給走査回路50の対応する行の出力端にそれぞれ接続されている。信号線33−1〜33−nは、信号出力回路60の対応する列の出力端にそれぞれ接続されている。
The scanning lines 31-1 to 31 -m are connected to the output ends of the corresponding rows of the writing
画素アレイ部30は、通常、ガラス基板などの透明絶縁基板上に形成されている。これにより、有機EL表示装置10は、平面型(フラット型)のパネル構造となっている。画素アレイ部30の各画素20の駆動回路は、アモルファスシリコンTFTまたは低温ポリシリコンTFTを用いて形成することができる。低温ポリシリコンTFTを用いる場合には、書込み走査回路40、電源供給走査回路50および信号出力回路60についても、画素アレイ部30を形成する表示パネル(基板)70上に実装することができる。
The pixel array unit 30 is usually formed on a transparent insulating substrate such as a glass substrate. Thereby, the organic EL display device 10 has a flat panel structure. The drive circuit for each pixel 20 in the pixel array section 30 can be formed using an amorphous silicon TFT or a low-temperature polysilicon TFT. When the low-temperature polysilicon TFT is used, the
書込み走査回路40は、クロックパルスckに同期してスタートパルスspを順にシフト(転送)するシフトレジスタ等によって構成され、画素アレイ部30の各画素20への映像信号の書込みに際して、走査線31−1〜31−mに順次書込みパルス(走査信号)WS1〜WSmを供給することによって画素アレイ部30の各画素20を行単位で順番に走査(線順次走査)する。
The
電源供給走査回路50は、クロックパルスckに同期してスタートパルスspを順にシフトするシフトレジスタ等によって構成され、書込み走査回路40による線順次走査に同期して、第1電源電位Vccpと当該第1電源電位Vccpよりも低い第2電源電位Viniで切り替わる電源供給線電位DS1〜DSmを電源供給線32−1〜32−mに供給することにより、画素20の発光/非発光の制御を行なうとともに、発光素子である有機EL素子に駆動電流を供給する。
The power
信号出力回路60は、信号供給源(図示せず)から供給される輝度情報に応じた映像信号の信号電圧(以下、単に「信号電圧」と記述する場合もある)Vsigと基準電位Vofsのいずれか一方を適宜選択し、信号線33−1〜33−nを介して画素アレイ部30の各画素20に対して例えば行単位で書き込む。すなわち、信号出力回路60は、映像信号の信号電圧Vsigを行(ライン)単位で書き込む線順次書き込みの駆動形態を採っている。
The
ここで、基準電位Vofsは、輝度情報に応じた映像信号の信号電圧Vsigの基準となる電位(例えば、黒レベルに相当する電位)である。また、第2電源電位Viniは、基準電位Vofsよりも低い電位、例えば、駆動トランジスタ22の閾値電圧をVthとするときVofs−Vthよりも低い電位、好ましくはVofs−Vthよりも十分に低い電位に設定される。
Here, the reference potential Vofs is a reference potential (for example, a potential corresponding to the black level) of the signal voltage Vsig of the video signal corresponding to the luminance information. The second power supply potential Vini is lower than the reference potential Vofs, for example, a potential lower than Vofs−Vth, preferably a potential sufficiently lower than Vofs−Vth when the threshold voltage of the driving
(画素回路)
図2は、画素(画素回路)20の具体的な構成例を示す回路図である。
(Pixel circuit)
FIG. 2 is a circuit diagram illustrating a specific configuration example of the pixel (pixel circuit) 20.
図2に示すように、画素20は、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子、例えば有機EL素子21と、当該有機EL素子21を駆動する駆動回路とによって構成されている。有機EL素子21は、全ての画素20に対して共通に配線(いわゆる、ベタ配線)された共通電源供給線34にカソード電極が接続されている。
As shown in FIG. 2, the pixel 20 includes a current-driven electro-optical element whose emission luminance changes according to a current value flowing through the device, for example, an
有機EL素子21を駆動する駆動回路は、駆動トランジスタ22と、書込みトランジスタ23と、保持容量24と、補助容量25とから構成されている。ここでは、駆動トランジスタ22および書込みトランジスタ23としてNチャネル型のTFTを用いている。ただし、駆動トランジスタ22および書込みトランジスタ23の導電型の組み合わせは一例に過ぎず、これらの組み合わせに限られるものではない。
The drive circuit that drives the
なお、駆動トランジスタ22および書込みトランジスタ23としてNチャネル型のTFTを用いると、アモルファスシリコン(a−Si)プロセスを用いることができる。a−Siプロセスを用いることで、TFTを作成する基板の低コスト化、ひいては本有機EL表示装置10の低コスト化を図ることが可能になる。また、駆動トランジスタ22および書込みトランジスタ23を同じ導電型の組み合わせにすると、両トランジスタ22,23を同じプロセスで作成することができるため低コスト化に寄与できる。
Note that when an N-channel TFT is used as the driving
駆動トランジスタ22は、一方の電極(ソース/ドレイン電極)が有機EL素子21のアノード電極に接続され、他方の電極(ドレイン/ソース電極)が電源供給線32(32−1〜32−m)に接続されている。
The
書込みトランジスタ23は、ゲート電極が走査線31(31−1〜31−m)に接続され、一方の電極(ソース/ドレイン電極)が信号線33(33−1〜33−n)に接続され、他方の電極(ドレイン/ソース電極)が駆動トランジスタ22のゲート電極に接続されている。
The
駆動トランジスタ22および書込みトランジスタ23において、一方の電極とは、ソース/ドレイン領域に電気的に接続された金属配線を言い、他方の電極とは、ドレイン/ソース領域に電気的に接続された金属配線を言う。また、一方の電極と他方の電極との電位関係によって一方の電極がソース電極ともなればドレイン電極ともなり、他方の電極がドレイン電極ともなればソース電極ともなる。
In the
保持容量24は、一方の電極が駆動トランジスタ22のゲート電極に接続され、他方の電極が駆動トランジスタ22の他方の電極および有機EL素子21のアノード電極に接続されている。
The
補助容量25は、一方の電極が有機EL素子21のアノード電極に、他方の電極が共通電源供給線34にそれぞれ接続されている。この補助容量25は、有機EL素子21の容量不足分を補い、保持容量24に対する映像信号の書込みゲインを高めるために、必要に応じて設けられるものである。すなわち、補助容量25は必須の構成要素ではなく、有機EL素子21の容量が十分である場合は省略可能である。
The auxiliary capacitor 25 has one electrode connected to the anode electrode of the
ここでは、補助容量25の他方の電極を共通電源供給線34に接続するとしたが、他方の電極の接続先としては、共通電源供給線34に限られるものではなく、固定電位のノードであれば、有機EL素子21の容量不足分を補い、保持容量24に対する映像信号の書込みゲインを高めるという所期の目的を達成することができる。
Here, the other electrode of the auxiliary capacitor 25 is connected to the common
上記構成の画素20において、書込みトランジスタ23は、書込み走査回路40から走査線31を通してゲート電極に印加される高レベルの走査信号WSに応答して導通状態となることにより、信号線33を通して信号出力回路60から供給される輝度情報に応じた映像信号の信号電圧Vsigまたは基準電位Vofsをサンプリングして画素20内に書き込む。この書き込まれた信号電圧Vsigまたは基準電位Vofsは、駆動トランジスタ22のゲート電極に印加されるとともに保持容量24に保持される。
In the pixel 20 having the above-described configuration, the writing
駆動トランジスタ22は、電源供給線32(32−1〜32−m)の電位DSが第1電源電位Vccpにあるときには、一方の電極がドレイン電極、他方の電極がソース電極となって飽和領域で動作することで、電源供給線32から電流の供給を受けて有機EL素子21を電流駆動にて発光駆動する。より具体的には、駆動トランジスタ22は、飽和領域で動作することにより、保持容量24に保持された信号電圧Vsigの電圧値に応じた電流値の駆動電流を有機EL素子21に供給し、当該有機EL素子21を電流駆動することによって発光させる。
When the potential DS of the power supply line 32 (32-1 to 32-m) is at the first power supply potential Vccp, the
駆動トランジスタ22はさらに、電源供給線32(32−1〜32−m)の電位DSが第1電源電位Vccpから第2電源電位Viniに切り替わったときには、一方の電極がソース電極、他方の電極がドレイン電極となってスイッチングトランジスタとして動作することで、有機EL素子21への駆動電流の供給を停止し、有機EL素子21を非発光状態にする。すなわち、駆動トランジスタ22は、有機EL素子21の発光/非発光を制御するトランジスタとしての機能をも併せ持っている。
Further, when the potential DS of the power supply line 32 (32-1 to 32-m) is switched from the first power supply potential Vccp to the second power supply potential Vini, the
この駆動トランジスタ22のスイッチング動作により、有機EL素子21が非発光状態となる期間(非発光期間)を設け、有機EL素子21の発光期間と非発光期間の割合(デューティ)を制御するデューティ制御を行なうことにより、1フレーム期間に亘って画素が発光することに伴う残像ボケを低減できるために、特に動画の画品位をより優れたものとすることができる。
By the switching operation of the
(画素構造)
図3は、画素20の断面構造の一例を示す断面図である。図3に示すように、画素20は、駆動トランジスタ22等を含む駆動回路が形成されたガラス基板201上に絶縁膜202、絶縁平坦化膜203およびウインド絶縁膜204がその順に形成され、当該ウインド絶縁膜204の凹部204Aに有機EL素子21が設けられた構成となっている。ここでは、駆動回路の各構成素子のうち、駆動トランジスタ22のみを図示し、他の構成素子については省略して示している。
(Pixel structure)
FIG. 3 is a cross-sectional view illustrating an example of the cross-sectional structure of the pixel 20. As shown in FIG. 3, in the pixel 20, an insulating film 202, an insulating planarizing film 203, and a window insulating film 204 are formed in that order on a
有機EL素子21は、上記ウインド絶縁膜204の凹部204Aの底部に形成された金属等からなるアノード電極205と、当該アノード電極205上に形成された有機層(電子輸送層、発光層、ホール輸送層/ホール注入層)206と、当該有機層206上に全画素共通に形成された透明導電膜等からなるカソード電極207とから構成されている。
The
この有機EL素子21において、有機層206は、アノード電極205上にホール輸送層/ホール注入層2061、発光層2062、電子輸送層2063および電子注入層(図示せず)が順次堆積されることによって形成される。そして、図2の駆動トランジスタ22による電流駆動の下に、駆動トランジスタ22からアノード電極205を通して有機層206に電流が流れることで、当該有機層206内の発光層2062において電子と正孔が再結合する際に発光するようになっている。
In the
駆動トランジスタ22は、ゲート電極221と、半導体層222の一方側に設けられたソース/ドレイン領域223と、半導体層222の他方側に設けられたドレイン/ソース領域224と、半導体層222のゲート電極221と対向する部分のチャネル形成領域225とから構成されている。ソース/ドレイン領域223は、コンタクトホールを介して有機EL素子21のアノード電極205と電気的に接続されている。
The driving
そして、図3に示すように、駆動トランジスタ22を含む駆動回路が形成されたガラス基板201上に、絶縁膜202、絶縁平坦化膜203およびウインド絶縁膜204を介して有機EL素子21が画素単位で形成された後は、パッシベーション膜208を介して封止基板209が接着剤210によって接合され、当該封止基板209によって有機EL素子21が封止されることにより、表示パネル70が形成される。
Then, as shown in FIG. 3, the
(有機EL表示装置の理想的な動作状態での回路動作)
次に、上記構成の画素20が行列状に2次元配置されてなる有機EL表示装置10における理想的な動作状態での回路動作について、図4のタイミング波形図を基に図5および図6の動作説明図を用いて説明する。
(Circuit operation in an ideal operating state of an organic EL display device)
Next, with respect to the circuit operation in an ideal operation state in the organic EL display device 10 in which the pixels 20 having the above-described configuration are two-dimensionally arranged in a matrix, FIG. 5 and FIG. This will be described with reference to an operation explanatory diagram.
なお、図5および図6の動作説明図では、図面の簡略化のために、書込みトランジスタ23をスイッチのシンボルで図示している。また、有機EL素子21は容量成分を持っており、当該容量成分と補助容量25との合成容量をCsubとして図示している。
In the operation explanatory diagrams of FIGS. 5 and 6, the
図4のタイミング波形図においては、走査線31(31−1〜31−m)の電位(走査信号)WSの変化、電源供給線32(32−1〜32−m)の電位DSの変化、駆動トランジスタ22のゲート電位Vgおよびソース電位Vsの変化を表している。また、ゲート電位Vgの波形を一点鎖線で示し、ソース電位Vsの波形を点線で示すことで、両者を識別できるようにしている。
In the timing waveform diagram of FIG. 4, a change in potential (scanning signal) WS of the scanning line 31 (31-1 to 31-m), a change in potential DS of the power supply line 32 (32-1 to 32-m), It shows changes in the gate potential Vg and the source potential Vs of the
<前フレームの発光期間>
図4のタイミング波形図において、時刻t1以前は、前のフレームにおける有機EL素子21の発光期間となる。この発光期間では、電源供給線32の電位DSが第1電源電位(以下、「高電位」と記述する)Vccpにあり、また、書込みトランジスタ23が非導通状態にある。
<Light emission period of previous frame>
In the timing waveform diagram of FIG. 4, the light emission period of the
このとき、駆動トランジスタ22は飽和領域で動作するように設定されているために、図5(A)に示すように、駆動トランジスタ22のゲート−ソース間電圧Vgsに応じた駆動電流(ドレイン−ソース間電流)Idsが、電源供給線32から駆動トランジスタ22を通して有機EL素子21に供給される。よって、有機EL素子21が駆動電流Idsの電流値に応じた輝度で発光する。
At this time, since the driving
<閾値補正準備期間>
そして、時刻t1になると、線順次走査の新しいフレーム(現フレーム)に入る。そして、図5(B)に示すように、電源供給線32の電位DSが高電位Vccpから、信号線33の基準電位Vofsに対してVofs−Vthよりも十分に低い第2電源電位(以下、「低電位」と記述する)Viniに切り替わる。
<Threshold correction preparation period>
At time t1, a new frame (current frame) for line sequential scanning is entered. As shown in FIG. 5B, the second power supply potential (hereinafter, referred to as the potential DS of the
ここで、有機EL素子21の閾値電圧をVel、共通電源供給線34の電位をVcathとするとき、低電位ViniをVini<Vel+Vcathとすると、駆動トランジスタ22のソース電位Vsが低電位Viniにほぼ等しくなるために、有機EL素子21は逆バイアス状態となって消光する。
Here, when the threshold voltage of the
次に、時刻t2で走査線31の電位WSが低電位側から高電位側に遷移することで、図5(C)に示すように、書込みトランジスタ23が導通状態となる。このとき、信号出力回路60から信号線33に対して基準電位Vofsが供給されているために、駆動トランジスタ22のゲート電位Vgが基準電位Vofsになる。また、駆動トランジスタ22のソース電位Vsは、基準電位Vofsよりも十分に低い電位Viniにある。
Next, when the potential WS of the scanning line 31 transits from the low potential side to the high potential side at time t2, as shown in FIG. 5C, the writing
このとき、駆動トランジスタ22のゲート−ソース間電圧VgsはVofs−Viniとなる。ここで、Vofs−Viniが駆動トランジスタ22の閾値電圧Vthよりも大きくないと、後述する閾値補正処理を行うことができないために、Vofs−Vini>Vthなる電位関係に設定する必要がある。
At this time, the gate-source voltage Vgs of the
このように、駆動トランジスタ22のゲート電位Vgを基準電位Vofsに、ソース電位Vsを低電位Viniにそれぞれ固定して(確定させて)初期化する処理が、後述する閾値補正処理を行う前の準備(閾値補正準備)の処理である。
As described above, the process of fixing (initializing) the gate potential Vg of the
<閾値補正期間>
次に、時刻t3で、図5(D)に示すように、電源供給線32の電位DSが低電位Viniから高電位Vccpに切り替わると、駆動トランジスタ22のゲート電位Vgが保たれた状態で、当該ゲート電位Vgから駆動トランジスタ22の閾値電圧Vthを減じた電位に向かって駆動トランジスタ22のソース電位Vsが上昇を開始する。やがて、駆動トランジスタ22のゲート−ソース間電圧Vgsが駆動トランジスタ22の閾値電圧Vthに収束し、当該閾値電圧Vthに相当する電圧が保持容量24に保持される。
<Threshold correction period>
Next, at time t3, as shown in FIG. 5D, when the potential DS of the
ここでは、便宜上、駆動トランジスタ22のゲート電位Vgを保った状態で、駆動トランジスタ22のゲート電極の初期化電位Vofsを基準として、当該初期化電位Vofs(=ゲート電位Vg)から駆動トランジスタ22の閾値電圧Vthを減じた電位に向かって駆動トランジスタ22のソース電位Vsを変化、具体的には上昇させ、最終的に収束した駆動トランジスタ22のゲート−ソース間電圧Vgsを駆動トランジスタ22の閾値電圧Vthとして検出して当該閾値電圧Vthに相当する電圧を保持容量24に保持する処理を行なう期間を閾値補正期間と呼んでいる。
Here, for convenience, with the gate potential Vg of the
なお、この閾値補正期間において、電流が専ら保持容量24側に流れ、有機EL素子21側には流れないようにするために、有機EL素子21がカットオフ状態となるように共通電源供給線34の電位Vcathを設定しておくこととする。
In the threshold correction period, the common
次に、時刻t4で走査線31の電位WSが低電位側に遷移することで、図6(A)に示すように、書込みトランジスタ23が非導通状態となる。このとき、駆動トランジスタ22のゲート電極が信号線33から電気的に切り離されることによってフローティング状態になるが、ゲート−ソース間電圧Vgsが駆動トランジスタ22の閾値電圧Vthに等しいために、当該駆動トランジスタ22はカットオフ状態にある。したがって、駆動トランジスタ22にドレイン−ソース間電流Idsは流れない。
Next, at time t4, the potential WS of the scanning line 31 transitions to the low potential side, so that the writing
<書込み期間/移動度補正期間>
次に、時刻t5で、図6(B)に示すように、信号線33の電位が基準電位Vofsから映像信号の信号電圧Vsigに切り替わる。続いて、時刻t6で、走査線31の電位WSが高電位側に遷移することで、図6(C)に示すように、書込みトランジスタ23が導通状態になって映像信号の信号電圧Vsigをサンプリングして画素20内に書き込む。
<Writing period / mobility correction period>
Next, at time t5, as shown in FIG. 6B, the potential of the
この書込みトランジスタ23による信号電圧Vsigの書き込みにより、駆動トランジスタ22のゲート電位Vgが信号電圧Vsigとなる。そして、映像信号の信号電圧Vsigによる駆動トランジスタ22の駆動の際に、当該駆動トランジスタ22の閾値電圧Vthが保持容量24に保持された閾値電圧Vthに相当する電圧と相殺されることによって閾値補正が行われる。閾値補正の原理の詳細については後述する。
By writing the signal voltage Vsig by the writing
このとき、有機EL素子21は始めカットオフ状態(ハイインピーダンス状態)にあるために、映像信号の信号電圧Vsigに応じて電源供給線32から駆動トランジスタ22に流れる電流(ドレイン−ソース間電流Ids)は有機EL素子21に並列に接続された合成容量Csubに流れ込む。よって、合成容量Csubの充電が開始される。
At this time, since the
この合成容量Csubの充電により、駆動トランジスタ22のソース電位Vsが時間の経過と共に上昇していく。このとき既に、駆動トランジスタ22の閾値電圧Vthの画素ごとのばらつきは補正されており、駆動トランジスタ22のドレイン−ソース間電流Idsは当該駆動トランジスタ22の移動度μに依存したものとなる。
Due to the charging of the composite capacitor Csub, the source potential Vs of the
ここで、書込みゲイン(映像信号の信号電圧Vsigに対する保持容量24の保持電圧Vgsの比率)が1(理想値)であると仮定すると、駆動トランジスタ22のソース電位VsがVofs−Vth+ΔVの電位まで上昇することで、駆動トランジスタ22のゲート‐ソース間電圧VgsはVsig−Vofs+Vth−ΔVとなる。
Here, assuming that the write gain (ratio of the holding voltage Vgs of the holding
すなわち、駆動トランジスタ22のソース電位Vsの上昇分ΔVは、保持容量24に保持された電圧(Vsig−Vofs+Vth)から差し引かれるように、換言すれば、保持容量24の充電電荷を放電するように作用し、負帰還がかけられたことになる。したがって、ソース電位Vsの上昇分ΔVは負帰還の帰還量となる。
That is, the increase ΔV of the source potential Vs of the
このように、駆動トランジスタ22に流れるドレイン−ソース間電流Idsを当該駆動トランジスタ22のゲート入力に、即ちゲート‐ソース間電圧Vgsに負帰還することにより、駆動トランジスタ22のドレイン−ソース間電流Idsの移動度μに対する依存性を打ち消す、即ち移動度μの画素ごとのばらつきを補正する移動度補正が行われる。
As described above, the drain-source current Ids flowing through the
より具体的には、映像信号の信号電圧Vsigが高いほどドレイン−ソース間電流Idsが大きくなるために、負帰還の帰還量(補正量)ΔVの絶対値も大きくなる。したがって、発光輝度レベルに応じた移動度補正が行われる。 More specifically, since the drain-source current Ids increases as the signal voltage Vsig of the video signal increases, the absolute value of the feedback amount (correction amount) ΔV of negative feedback also increases. Therefore, the mobility correction according to the light emission luminance level is performed.
また、映像信号の信号電圧Vsigを一定とした場合、駆動トランジスタ22の移動度μが大きいほど負帰還の帰還量ΔVの絶対値も大きくなるために、画素ごとの移動度μのばらつきを取り除くことができる。移動度補正の原理の詳細については後述する。
Further, when the signal voltage Vsig of the video signal is constant, the absolute value of the feedback amount ΔV of the negative feedback increases as the mobility μ of the driving
<発光期間>
次に、時刻t7で走査線31の電位WSが低電位側に遷移することで、図6(D)に示すように、書込みトランジスタ23が非導通状態となる。これにより、駆動トランジスタ22のゲート電極は、信号線33から電気的に切り離されるためにフローティング状態になる。
<Light emission period>
Next, at time t7, the potential WS of the scanning line 31 shifts to the low potential side, so that the writing
ここで、駆動トランジスタ22のゲート電極がフローティング状態にあるときは、駆動トランジスタ22のゲート−ソース間に保持容量24が接続されていることにより、駆動トランジスタ22のソース電位Vsが変動すると、当該ソース電位Vsの変動に連動して(追従して)駆動トランジスタ22のゲート電位Vgも変動する。このように、駆動トランジスタ22のゲート電位Vgがソース電位Vsの変動に連動して変動する動作が、保持容量24によるブートストラップ動作である。
Here, when the gate electrode of the driving
駆動トランジスタ22のゲート電極がフローティング状態になり、それと同時に、駆動トランジスタ22のドレイン−ソース間電流Idsが有機EL素子21に流れ始めることにより、有機EL素子21のアノード電位は、駆動トランジスタ22のドレイン−ソース間電流Idsに応じて上昇する。
At the same time, the drain-source current Ids of the
そして、有機EL素子21のアノード電位がVel+Vcathを越えることで、有機EL素子21が発光を開始する。また、有機EL素子21のアノード電位の上昇は、即ち駆動トランジスタ22のソース電位Vsの上昇に他ならない。駆動トランジスタ22のソース電位Vsが上昇すると、保持容量24のブートストラップ動作により、駆動トランジスタ22のゲート電位Vgも連動して上昇する。
Then, when the anode potential of the
このとき、ブートストラップゲインが1(理想値)であると仮定した場合、ゲート電位Vgの上昇量はソース電位Vsの上昇量に等しくなる。故に、発光期間中駆動トランジスタ22のゲート‐ソース間電圧VgsはVsig−Vofs+Vth−ΔVで一定に保持される。そして、時刻t8で信号線33の電位が映像信号の信号電圧Vsigから基準電位Vofsに切り替わる。
At this time, assuming that the bootstrap gain is 1 (ideal value), the amount of increase in the gate potential Vg is equal to the amount of increase in the source potential Vs. Therefore, the gate-source voltage Vgs of the
(閾値補正の原理)
ここで、駆動トランジスタ22の閾値補正の原理について説明する。駆動トランジスタ22は、飽和領域で動作するように設計されているために定電流源として動作する。これにより、有機EL素子21には駆動トランジスタ22から、次式(1)で与えられる一定のドレイン−ソース間電流(駆動電流)Idsが供給される。
Ids=(1/2)・μ(W/L)Cox(Vgs−Vth)2 ……(1)
ここで、Wは駆動トランジスタ22のチャネル幅、Lはチャネル長、Coxは単位面積当たりのゲート容量である。
(Principle of threshold correction)
Here, the principle of threshold correction of the
Ids = (1/2) · μ (W / L) Cox (Vgs−Vth) 2 (1)
Here, W is the channel width of the
図7に、駆動トランジスタ22のドレイン−ソース間電流Ids対ゲート−ソース間電圧Vgsの特性を示す。
FIG. 7 shows characteristics of the drain-source current Ids of the
この特性図に示すように、駆動トランジスタ22の閾値電圧Vthの画素ごとのばらつきに対する補正を行わないと、閾値電圧VthがVth1のとき、ゲート−ソース間電圧Vgsに対応するドレイン−ソース間電流IdsがIds1になる。
As shown in this characteristic diagram, when correction for variation in the threshold voltage Vth of the driving
これに対して、閾値電圧VthがVth2(Vth2>Vth1)のとき、同じゲート−ソース間電圧Vgsに対応するドレイン−ソース間電流IdsがIds2(Ids2<Ids)になる。すなわち、駆動トランジスタ22の閾値電圧Vthが変動すると、ゲート−ソース間電圧Vgsが一定であってもドレイン−ソース間電流Idsが変動する。
On the other hand, when the threshold voltage Vth is Vth2 (Vth2> Vth1), the drain-source current Ids corresponding to the same gate-source voltage Vgs is Ids2 (Ids2 <Ids). That is, when the threshold voltage Vth of the
一方、上記構成の画素(画素回路)20では、先述したように、発光時の駆動トランジスタ22のゲート−ソース間電圧VgsがVsig−Vofs+Vth−ΔVであるために、これを式(1)に代入すると、ドレイン−ソース間電流Idsは、
Ids=(1/2)・μ(W/L)Cox(Vsig−Vofs−ΔV)2
……(2)
で表される。
On the other hand, in the pixel (pixel circuit) 20 having the above configuration, as described above, the gate-source voltage Vgs of the
Ids = (1/2) · μ (W / L) Cox (Vsig−Vofs−ΔV) 2
(2)
It is represented by
すなわち、駆動トランジスタ22の閾値電圧Vthの項がキャンセルされており、駆動トランジスタ22から有機EL素子21に供給されるドレイン−ソース間電流Idsは、駆動トランジスタ22の閾値電圧Vthに依存しない。その結果、駆動トランジスタ22の製造プロセスのばらつきや経時変化により、駆動トランジスタ22の閾値電圧Vthが画素ごとに変動したとしても、ドレイン−ソース間電流Idsが変動しないために、有機EL素子21の発光輝度を一定に保つことができる。
That is, the term of the threshold voltage Vth of the
(移動度補正の原理)
次に、駆動トランジスタ22の移動度補正の原理について説明する。図8に、駆動トランジスタ22の移動度μが相対的に大きい画素Aと、駆動トランジスタ22の移動度μが相対的に小さい画素Bとを比較した状態で特性カーブを示す。駆動トランジスタ22をポリシリコン薄膜トランジスタなどで構成した場合、画素Aや画素Bのように、画素間で移動度μがばらつくことは避けられない。
(Principle of mobility correction)
Next, the principle of mobility correction of the
画素Aと画素Bで移動度μにばらつきがある状態で、例えば両画素A,Bに同レベルの映像信号の信号電圧Vsigを書き込んだ場合に、何ら移動度μの補正を行わないと、移動度μの大きい画素Aに流れるドレイン−ソース間電流Ids1′と移動度μの小さい画素Bに流れるドレイン−ソース間電流Ids2′との間には大きな差が生じてしまう。このように、移動度μの画素ごとのばらつきに起因してドレイン−ソース間電流Idsに画素間で大きな差が生じると、画面のユニフォーミティが損なわれる。 For example, when the signal voltage Vsig of the video signal of the same level is written in both the pixels A and B in the state where the mobility μ is varied between the pixel A and the pixel B, the movement is not performed. There is a large difference between the drain-source current Ids1 'flowing through the pixel A having a high degree μ and the drain-source current Ids2' flowing through the pixel B having a low mobility μ. Thus, when a large difference occurs between the pixels in the drain-source current Ids due to the variation in mobility μ from pixel to pixel, the uniformity of the screen is impaired.
ここで、先述した式(1)のトランジスタ特性式から明らかなように、移動度μが大きいとドレイン−ソース間電流Idsが大きくなる。したがって、負帰還における帰還量ΔVは移動度μが大きくなるほど大きくなる。図8に示すように、移動度μの大きな画素Aの帰還量ΔV1は、移動度の小さな画素Bの帰還量ΔV2に比べて大きい。 Here, as is clear from the transistor characteristic equation of Equation (1), the drain-source current Ids increases when the mobility μ is large. Therefore, the feedback amount ΔV in the negative feedback increases as the mobility μ increases. As shown in FIG. 8, the feedback amount ΔV1 of the pixel A having a high mobility μ is larger than the feedback amount ΔV2 of the pixel B having a low mobility.
そこで、移動度補正処理によって駆動トランジスタ22のドレイン−ソース間電流Idsを映像信号の信号電圧Vsig側に負帰還させることにより、移動度μが大きいほど負帰還が大きくかかることになるために、移動度μの画素ごとのばらつきを抑制することができる。
Therefore, by negatively feeding back the drain-source current Ids of the
具体的には、移動度μの大きな画素Aで帰還量ΔV1の補正をかけると、ドレイン−ソース間電流IdsはIds1′からIds1まで大きく下降する。一方、移動度μの小さな画素Bの帰還量ΔV2は小さいために、ドレイン−ソース間電流IdsはIds2′からIds2までの下降となり、それ程大きく下降しない。結果的に、画素Aのドレイン−ソース間電流Ids1と画素Bのドレイン−ソース間電流Ids2とはほぼ等しくなるために、移動度μの画素ごとのばらつきが補正される。 Specifically, when the feedback amount ΔV1 is corrected in the pixel A having a high mobility μ, the drain-source current Ids greatly decreases from Ids1 ′ to Ids1. On the other hand, since the feedback amount ΔV2 of the pixel B having a low mobility μ is small, the drain-source current Ids decreases from Ids2 ′ to Ids2, and does not decrease that much. As a result, since the drain-source current Ids1 of the pixel A and the drain-source current Ids2 of the pixel B are substantially equal, the variation in mobility μ from pixel to pixel is corrected.
以上をまとめると、移動度μの異なる画素Aと画素Bがあった場合、移動度μの大きい画素Aの帰還量ΔV1は移動度μの小さい画素Bの帰還量ΔV2に比べて大きくなる。つまり、移動度μが大きい画素ほど帰還量ΔVが大きく、ドレイン−ソース間電流Idsの減少量が大きくなる。 In summary, when there are a pixel A and a pixel B having different mobility μ, the feedback amount ΔV1 of the pixel A having a high mobility μ is larger than the feedback amount ΔV2 of the pixel B having a low mobility μ. That is, the larger the mobility μ, the larger the feedback amount ΔV, and the larger the amount of decrease in the drain-source current Ids.
したがって、駆動トランジスタ22のドレイン−ソース間電流Idsを、映像信号の信号電圧Vsigが印加される駆動トランジスタ22のゲート電極側に負帰還させることにより、移動度μの異なる画素のドレイン−ソース間電流Idsの電流値が均一化される。その結果、移動度μの画素ごとのばらつきを補正することができる。すなわち、駆動トランジスタ22に流れる電流(ドレイン−ソース間電流Ids)を、駆動トランジスタ22のゲート電極側に負帰還させる処理が移動度補正処理となる。
Therefore, the drain-source current of the pixels having different mobility μ is obtained by negatively feeding back the drain-source current Ids of the
ここで、図2に示した画素(画素回路)20において、閾値補正、移動度補正の有無による映像信号の信号電位(サンプリング電位)Vsigと駆動トランジスタ22のドレイン・ソース間電流Idsとの関係について図9を用いて説明する。
Here, in the pixel (pixel circuit) 20 shown in FIG. 2, the relationship between the signal potential (sampling potential) Vsig of the video signal and the drain-source current Ids of the
図9において、(A)は閾値補正および移動度補正を共に行わない場合、(B)は移動度補正を行わず、閾値補正のみを行った場合、(C)は閾値補正および移動度補正を共に行った場合をそれぞれ示している。図9(A)に示すように、閾値補正および移動度補正を共に行わない場合には、閾値電圧Vthおよび移動度μの画素A,Bごとのばらつきに起因してドレイン・ソース間電流Idsに画素A,B間で大きな差が生じることになる。 In FIG. 9, (A) does not perform both threshold correction and mobility correction, (B) does not perform mobility correction, and performs only threshold correction, (C) performs threshold correction and mobility correction. Each case is shown. As shown in FIG. 9A, when neither threshold correction nor mobility correction is performed, the drain-source current Ids is caused by variations in the threshold voltage Vth and the mobility μ for each of the pixels A and B. A large difference occurs between the pixels A and B.
これに対して、閾値補正のみを行った場合は、図9(B)に示すように、当該閾値補正によってドレイン−ソース間電流Idsのばらつきをある程度低減できるものの、移動度μの画素A,Bごとのばらつきに起因する画素A,B間でのドレイン−ソース間電流Idsの差は残る。 On the other hand, when only the threshold correction is performed, as shown in FIG. 9B, although the variation in the drain-source current Ids can be reduced to some extent by the threshold correction, the pixels A and B having the mobility μ A difference in the drain-source current Ids between the pixels A and B due to the variation of each pixel remains.
そして、閾値補正および移動度補正を共に行うことにより、図9(C)に示すように、閾値電圧Vthおよび移動度μの画素A,Bごとのばらつきに起因する画素A,B間でのドレイン−ソース間電流Idsの差をほぼ無くすことができるために、どの階調においても有機EL素子21の輝度ばらつきは発生せず、良好な画質の表示画像を得ることができる。
Then, by performing both the threshold correction and the mobility correction, as shown in FIG. 9C, the drain between the pixels A and B due to the variation of the threshold voltage Vth and the mobility μ for each of the pixels A and B. -Since the difference between the source currents Ids can be almost eliminated, the luminance variation of the
また、図2に示した画素20は、閾値補正および移動度補正の各補正機能に加えて、先述した保持容量24によるブートストラップ動作の機能を備えていることで、次のような作用効果を得ることができる。
Further, the pixel 20 shown in FIG. 2 has the function of bootstrap operation by the holding
すなわち、有機EL素子21のI−V特性が経時変化し、これに伴って駆動トランジスタ22のソース電位Vsが変化したとしても、保持容量24によるブートストラップ動作により、駆動トランジスタ22のゲート−ソース間電位Vgsを一定に維持することができるために、有機EL素子21に流れる電流は変化せず一定となる。したがって、有機EL素子21の発光輝度も一定に保たれるために、有機EL素子21のI−V特性が経時変化したとしても、それに伴う輝度劣化のない画像表示を実現できる。
That is, even if the IV characteristic of the
(有機EL表示装置の実動作状態での回路動作)
次に、有機EL表示装置10における実動作状態での回路動作について、図10のタイミング波形図を用いて説明する。
(Circuit operation in the actual operation state of the organic EL display device)
Next, the circuit operation in the actual operation state in the organic EL display device 10 will be described with reference to the timing waveform diagram of FIG.
なお、以下に説明する実動作状態での回路動作では、駆動トランジスタ22のゲート電極の初期化電位(基準電位Vofs)を基準として当該初期化電位から駆動トランジスタ22の閾値電圧Vthを減じた電位に向かって、駆動トランジスタのソース電位Vsを変化させる閾値補正処理を、移動度補正および信号書込みを行う1水平走査期間(1H)に加えて、当該1Hに先行する複数の水平走査期間(本例では、先行する1Hとの計2H)に分割して複数回実行する(以下、「分割Vth補正」と記述する場合もある)場合を例に挙げて説明するものとする。
In the circuit operation in the actual operation state described below, the initial potential of the gate electrode of the drive transistor 22 (reference potential Vofs) is used as a reference, and the potential is obtained by subtracting the threshold voltage Vth of the
具体的には、2Hに亘って閾値補正処理を2回実行する場合において、図10のタイミング波形図に示すように、1回目の閾値補正処理は、移動度補正および信号書込みを行う1H期間よりも1H前、即ち1行前の画素行の1H期間におけるt12−t14の期間で行われる。また、2回目の閾値補正処理は、移動度補正および信号書込みを行う1H期間におけるt15−t16の期間で行われる。 Specifically, when the threshold correction process is executed twice over 2H, as shown in the timing waveform diagram of FIG. 10, the first threshold correction process is performed from the 1H period in which mobility correction and signal writing are performed. Is also performed in the period from t12 to t14 in the 1H period of the previous 1H, that is, the 1H period of the previous pixel row. The second threshold correction process is performed in a period from t15 to t16 in the 1H period in which mobility correction and signal writing are performed.
このように、移動度補正および信号書込みを行う1H期間と、当該1H期間に先行する複数H期間に分割して閾値補正期間を設け、閾値補正処理を複数回実行することにより、高精細化に伴う多画素化によって1H期間に割り当てられる時間が短くなったとしても、閾値補正期間として十分な時間を確保することができるために、駆動トランジスタ22の閾値電圧Vthを確実に検出して保持容量24に保持することができ、よって閾値補正処理を確実に行うことができる。
As described above, the threshold correction period is provided by dividing the 1H period in which mobility correction and signal writing are performed and the plurality of H periods preceding the 1H period, and the threshold correction process is executed a plurality of times, thereby achieving high definition. Even if the time allocated to the 1H period is shortened due to the increase in the number of pixels, a sufficient time can be secured as the threshold correction period. Therefore, the threshold voltage Vth of the
回路動作的には、図10のタイミング波形図における時刻t11,t13,t17〜t20は、図4のタイミング波形図における時刻t1,t3,t5〜t8に対応しており、図10のタイミング波形図における時刻t12とt15、t14とt16は、図4のタイミング波形図における時刻t2とt4に対応している。 In terms of circuit operation, times t11, t13, t17 to t20 in the timing waveform diagram of FIG. 10 correspond to times t1, t3, t5 to t8 in the timing waveform diagram of FIG. 4, and the timing waveform diagram of FIG. Times t12 and t15 and t14 and t16 in FIG. 4 correspond to times t2 and t4 in the timing waveform diagram of FIG.
ところで、先述した理想的な動作状態において、時刻t4で走査線31の電位WSが低電位側に遷移し、書込みトランジスタ23が非導通状態となると、駆動トランジスタ22のゲート電極が信号線33から電気的に切り離されることによってフローティング状態になるが、ゲート−ソース間電圧Vgsが駆動トランジスタ22の閾値電圧Vthに等しいために、当該駆動トランジスタ22がカットオフ状態にあり、駆動トランジスタ22にドレイン−ソース間電流Idsは流れない。
By the way, in the above-described ideal operation state, when the potential WS of the scanning line 31 transits to the low potential side at time t4 and the writing
ただし、これはあくまでも先述した理想状態での動作である。実動作では、1回目、2回目の閾値補正処理が終わり、時刻t14,t16で走査線31の電位WSが低電位側に遷移し、書込みトランジスタ23が非導通状態となり、駆動トランジスタ22のゲート電極がフローティング状態になったときに、実際には駆動トランジスタ22に電流リークがあるため、駆動トランジスタ22には僅かではあるがリーク電流が流れる。これにより、駆動トランジスタ22のソース電位Vsが徐々に上昇し、ブートストラップ動作によってゲート電位Vgも連動して徐々に上昇する。
However, this is an operation in the ideal state described above. In actual operation, the first and second threshold correction processes are completed, and at time t14 and t16, the potential WS of the scanning line 31 shifts to the low potential side, the writing
加えて、画素20個々の駆動トランジスタ22の特性にばらつきがあり、駆動トランジスタ22に流れるリーク電流も駆動トランジスタ22個々で異なるために、駆動トランジスタ22にリーク電流が流れることによって変動するソース電位Vs,Vgの変動量が画素20個々で異なる。
In addition, since the characteristics of the
閾値補正処理の終了後、リーク電流によって駆動トランジスタ22のソース電位Vsおよびゲート電位Vgが上昇すると、信号電圧Vsigの書込み期間が終わった時点でのソース電位Vsは必ずしも一定ではなく、画素20個々で異なっている。このため、書込み期間が終わった時点で駆動トランジスタ22のゲート−ソース間電圧Vgsが画素20ごとにばらつくために、駆動トランジスタ22のゲート電極に画素間で同じ信号電圧Vsigを印加しても、有機EL素子21の発光輝度に画素間で差が生じる。
When the source potential Vs and the gate potential Vg of the
このように、表示品質の改善を目的とする閾値補正処理を実行したとしても、駆動トランジスタ22の電流リークによって駆動トランジスタ22のゲート電位Vg、ソース電位Vsが共に上昇し、それに伴って有機EL素子21の発光輝度に画素間で差が生じるために、閾値補正処理が不完全となったりあるいは過剰補正となったりする。すなわち、所望の閾値補正処理を実行できなくなるために、閾値補正処理に伴う表示品質の改善効果を十分に得ることができないことになる。
As described above, even when the threshold correction processing for improving the display quality is executed, both the gate potential Vg and the source potential Vs of the
一方、有機EL素子21の発光/非発光を制御するトランジスタとして駆動トランジスタ22を兼用した画素構成を採る有機EL表示装置10では、先述した理想的な回路動作の説明から明らかなように、映像信号の信号電圧Vsigの書込み処理と並行して移動度補正処理が行われる。信号電圧Vsigの書込み処理と移動度補正処理とを並行して実行する場合、信号電圧Vsigの書込み処理を迅速に行わないと、信号電圧Vsigの書込みが不十分な状態で移動度補正を実行することになるために、補正不足等が生じ、移動度補正処理に伴う表示品質(画品位)の改善効果が十分に得られないことになる。
On the other hand, in the organic EL display device 10 that adopts a pixel configuration that also serves as the
映像信号の信号電圧Vsigの書込み処理を迅速に行うには、信号電圧Vsigの書込みに先立って、信号電圧Vsigの振幅範囲内の所定レベルのプリチャージ電位Psigを書き込む周知のプリチャージ技術を用いるとよい。このプリチャージ技術を用いることにより、信号電圧Vsigを書き込むときの書込み振幅を抑えることができるために、信号電圧Vsigの書込み処理を迅速に行うことができる。 In order to perform the writing process of the signal voltage Vsig of the video signal quickly, prior to the writing of the signal voltage Vsig, a known precharge technique for writing a precharge potential Psig at a predetermined level within the amplitude range of the signal voltage Vsig is used. Good. By using this precharge technique, the write amplitude when writing the signal voltage Vsig can be suppressed, so that the signal voltage Vsig can be written quickly.
具体的には、図11のタイミング波形図に示すように、プリチャージ電位Psigとして、例えば映像信号の信号電圧Vsigの最大振幅レベルDATA_Hと最小振幅レベルDATA_Lとのほぼ中間のレベルを設定し、信号電圧Vsigの書込みに先立ってプリチャージ電位Psigを書き込み、その後に信号電圧Vsigを書き込むようにする。このようにすることで、信号電圧Vsigが最大振幅レベルDATA_Hのときや、最小振幅レベルDATA_Lのときには、信号電圧Vsigを書き込むときの書込み振幅がその差分(DATA_H−Psig/DATA_L−Psig)となるために、信号電圧Vsigの書込み処理を瞬時に行うことができる。 Specifically, as shown in the timing waveform diagram of FIG. 11, for example, the precharge potential Psig is set to a substantially intermediate level between the maximum amplitude level DATA_H and the minimum amplitude level DATA_L of the signal voltage Vsig of the video signal, Prior to the writing of the voltage Vsig, the precharge potential Psig is written, and then the signal voltage Vsig is written. Thus, when the signal voltage Vsig is the maximum amplitude level DATA_H or the minimum amplitude level DATA_L, the write amplitude when the signal voltage Vsig is written becomes the difference (DATA_H−Psig / DATA_L−Psig). In addition, the signal voltage Vsig can be written instantaneously.
しかしながら、プリチャージ技術を採用するに当たっては、信号出力回路60から信号線33(33−1〜33−n)へ映像信号の信号電圧Vsigを出力するのに先立って、信号出力回路60から信号線33へプリチャージ電位Psigを選択的に出力する構成を採らなければないことになるために信号出力回路60の回路構成が複雑化することが懸念される。
However, in adopting the precharge technique, the
[本実施形態の特徴部分]
本実施形態では、基準電位Vofsとして、輝度情報に応じた映像信号の信号電圧Vsigの基準となる第1基準電位Vofs1(例えば、黒レベルに相当する電位)の他に、第1基準電位Vofs1よりも低い第2基準電位Vofs2との計2種の基準電位を用いるとともに、映像信号の信号電圧Vsigの書込みに先立ってプリチャージ電位Psigを書き込むプリチャージ技術を採用する。
[Characteristics of this embodiment]
In the present embodiment, as the reference potential Vofs, in addition to the first reference potential Vofs1 (for example, the potential corresponding to the black level) serving as a reference of the signal voltage Vsig of the video signal corresponding to the luminance information, the first reference potential Vofs1 is used. In addition, a total of two reference potentials, the second reference potential Vofs2 and a precharge technique for writing the precharge potential Psig prior to writing the signal voltage Vsig of the video signal, is employed.
そして、プリチャージ技術を採用するに当たって、映像信号の信号電圧Vsig、第1基準電位Vofs1、第2基準電位Vofs2およびプリチャージ電位Psigを信号線33に選択的に出力する信号出力回路60において、信号電圧Vsigと第1基準電位Vofs1との選択に第1選択スイッチを共用し、第2基準電位Vofs2とプリチャージ電位Psigとの選択に第2選択スイッチを共用することを特徴としている。
In adopting the precharge technique, in the
(実施例)
以下に、信号電圧Vsigと第1基準電位Vofs1との選択に第1選択スイッチを共用し、第2基準電位Vofs2とプリチャージ電位Psigとの選択に第2選択スイッチを共用するようにした信号出力回路60の具体的な実施例について説明する。
(Example)
In the following, a signal output in which the first selection switch is shared for selection of the signal voltage Vsig and the first reference potential Vofs1, and the second selection switch is shared for selection of the second reference potential Vofs2 and the precharge potential Psig. A specific embodiment of the
図12は、信号出力回路60の具体的な実施例に係る回路構成を示す回路図である。ここでは、図面の簡略化のために、カラー表示用の有機EL表示装置において、ある1つの画素を構成するRGBの3つの副画素に対応した回路部分のみの回路構成を示している。また、信号線33−1〜33−nのうち、RGBの副画素に対応した3本の信号線を信号線33R,33G,33Bとして示している。
FIG. 12 is a circuit diagram illustrating a circuit configuration according to a specific example of the
図12において、信号線33Rの一端には2個の選択スイッチ61−r,62−rの各出力端が共通に接続されている。信号線33Gの一端には2個の選択スイッチ61−g,62−gの各出力端が共通に接続されている。信号線33Bの一端には2個の選択スイッチ61−b,62−bの各出力端が共通に接続されている。
In FIG. 12, the output ends of the two selection switches 61-r and 62-r are commonly connected to one end of the
選択スイッチ61−r,62−r、選択スイッチ61−g,62−gおよび選択スイッチ61−b,62−bは、例えばCMOSトランジスタ(CMOSトランスミッションゲート)によって構成されている。ただし、CMOSトランジスタの構成のものに限られるものではない。選択スイッチ61−r,61−g,61−bの各入力端には、データ線63を通して映像信号と第1基準電位Vofs1とが時系列で与えられる。映像信号は、RGBの各映像信号が例えばRGBの順に供給される時系列の信号である。 The selection switches 61-r and 62-r, the selection switches 61-g and 62-g, and the selection switches 61-b and 62-b are configured by, for example, CMOS transistors (CMOS transmission gates). However, the configuration is not limited to a CMOS transistor. A video signal and the first reference potential Vofs1 are given to the input terminals of the selection switches 61-r, 61-g, 61-b through the data line 63 in time series. The video signal is a time-series signal in which RGB video signals are supplied in the order of RGB, for example.
選択スイッチ61−r,61−g,61−bは、後述する第1基準電位Vofs1の出力タイミングで一斉にアクティブとなる互いに逆相のスイッチ制御信号SEL R,xSEL R,SEL G,xSEL G,SEL B,xSEL Bによって駆動されることで、データ線63を通して入力される第1基準電位Vofs1を選択して信号線33R,33G,33Bに出力する。
The selection switches 61-r, 61-g, 61-b are switch control signals SEL R, xSEL R, SELG, xSEL G having mutually opposite phases that are simultaneously active at the output timing of a first reference potential Vofs1, which will be described later. By being driven by SEL B, xSEL B, the first reference potential Vofs1 input through the data line 63 is selected and output to the
選択スイッチ61−rはさらに、時系列の信号のうちRの映像信号に同期してアクティブとなるスイッチ制御信号SEL R,xSEL Rによって駆動されることで、Rの映像信号を選択して信号線33Rに出力する。選択スイッチ61−gは、時系列の信号のうちGの映像信号に同期してアクティブとなるスイッチ制御信号SEL G,xSEL Gによって駆動されることで、Gの映像信号を選択して信号線33Gに出力する。選択スイッチ61−bは、時系列の信号のうちBの映像信号に同期してアクティブとなるスイッチ制御信号SEL B,xSEL Bによって駆動されることで、Bの映像信号を選択して信号線33Rに出力する。
The selection switch 61-r is further driven by switch control signals SEL R and xSEL R that are activated in synchronization with the R video signal among the time-series signals, thereby selecting the R video signal and selecting the signal line. Output to 33R. The selection switch 61-g is driven by the switch control signals SEL G and xSEL G that are activated in synchronization with the G video signal among the time-series signals, thereby selecting the G video signal and the
選択スイッチ62−r,62−g,62−bの各入力端には、第2基準電位Vofs2とプリチャージ電位Psigとが時系列で与えられる。これら選択スイッチ62−r,62−g,62−bは、後述する第2基準電位Vofs2の出力タイミングとプリチャージ電位Psigの出力タイミングとでアクティブとなる互いに逆相のスイッチ制御信号ofs gate,xofs gateによって駆動されることで、基準電位Vofs2とプリチャージ電位Psigとを選択的に信号線33R,33G,33Bに出力する。
The second reference potential Vofs2 and the precharge potential Psig are given in time series to the input terminals of the selection switches 62-r, 62-g, and 62-b. These selection switches 62-r, 62-g, and 62-b are switch control signals ofs gate, xofs having opposite phases that are active at an output timing of a second reference potential Vofs2, which will be described later, and an output timing of a precharge potential Psig. By being driven by gate, the reference potential Vofs2 and the precharge potential Psig are selectively output to the
ここで、映像信号の信号電圧Vsigと第1基準電位Vofs1は、図示せぬドライバIC(信号生成部)から信号出力回路60に供給される。第2基準電位Vofs2とプリチャージ電位Psigは、図示せぬ基準電位生成部から信号出力回路60に供給される。また、スイッチ制御信号SEL R,xSEL R,SEL G,xSEL G,SEL B,xSEL Bおよびスイッチ制御信号ofs gate2,xofs gate2は、図示せぬタイミング発生部から信号出力回路60に供給される。
Here, the signal voltage Vsig and the first reference potential Vofs1 of the video signal are supplied to the
上述したように、本実施例1に係る信号出力回路60は、1本のデータ線63に対して複数本の信号線、本例ではRGBに対応した3本の信号線33R,33G,33Bが選択スイッチ61−r,61−g,61−bを介して接続されており、1本のデータ線63を通して時系列で供給されるRGBの映像信号の信号電圧を時分割で3本の信号線33R,33G,33Bに供給する時分割駆動方式(セレクタ駆動方式)を採用した構成となっている。
As described above, the
図13は、本実施例に係る信号出力回路60の回路動作の説明に供するタイミング波形図である。このタイミング波形図には、選択スイッチ61−r,61−g,61−bを駆動する正相のスイッチ制御信号SEL R,xSEL R,SEL Gと、選択スイッチ62−r,62−g,62−bを駆動する正相のスイッチ制御信号ofs gateと、データ(映像信号の信号電圧)Dataのタイミング関係を示している。データDataに重畳されて供給される第1基準電位Vofs1と、時系列で供給される第2基準電位Vofs2およびプリチャージ電位Psigとは固定電位である。
FIG. 13 is a timing waveform diagram for explaining the circuit operation of the
また、信号出力回路60の回路動作には直接関係ないが、書込み走査回路40(図1参照)の動作を制御するタイミング信号WSEN1,WSEN2についても時間軸を揃えて同じタイミング波形図に示している。なお、図13のタイミング波形図は、閾値補正処理を1回実行する場合の図4のタイミング波形図に対応している。
Although not directly related to the circuit operation of the
そして、タイミング信号WSEN1は、書込み走査回路40において、図4の前半の書込みパルス(走査信号)WSを生成するのに用いられる。すなわち、タイミング信号WSEN1のアクティブ期間(ハイレベル期間)は、図4の基準電位(Vofs)書込み期間を規定している。また、タイミング信号WSEN2は、書込み走査回路40において、図4の後半の書き込みパルスWSを生成するのに用いられる。すなわち、タイミング信号WSEN2のアクティブ期間は、図4の移動度補正を含む信号電圧Vsigの書込み期間を規定している。
The timing signal WSEN1 is used in the
図13のタイミング波形図において、時刻t31でスイッチ制御信号SEL R,SEL G,SEL Bが一斉にハイレベルになり、選択スイッチ61−r,61−g,61−bがオン状態になることで、データ線64を通して入力される第1基準電位Vofs1が信号線33R,33G,33Gの各々に出力される。そして、時刻t32でタイミング信号WSEN1がハイレベルになり、画素20の書込みトランジスタ23が導通状態になることで、第1基準電位Vofs1がRGBの各副画素に書き込まれる。
In the timing waveform diagram of FIG. 13, at time t31, the switch control signals SEL R, SELG, SEL B are simultaneously turned to the high level, and the selection switches 61-r, 61-g, 61-b are turned on. The first reference potential Vofs1 input through the data line 64 is output to each of the
その後、時刻t33でスイッチ制御信号SEL R,SEL G,SEL Bが一斉にローレベルになって選択スイッチ61−r,61−g,61−bがオフ状態となり、続いて、時刻t34でスイッチ制御信号ofs gateがハイレベルになり、選択スイッチ62−r,62−g,62−bがオン状態になる。時刻t34以前に、信号出力回路60には第2基準電位Vofs2が入力されている。
Thereafter, at time t33, the switch control signals SEL R, SELG, and SEL B are simultaneously turned to the low level, and the selection switches 61-r, 61-g, and 61-b are turned off. Subsequently, the switch control is performed at time t34. The signal ofs gate becomes high level, and the selection switches 62-r, 62-g, 62-b are turned on. Prior to time t34, the second reference potential Vofs2 is input to the
したがって、選択スイッチ62−r,62−g,62−bがオン状態になることで、第1基準電位Vofs1に代えて第2基準電位Vofs2が信号線33R,33G,33Gの各々に出力される。この第2基準電位Vofs2は、導通状態にある書込みトランジスタ23によってRGBの各副画素に書き込まれる。そして、時刻t35でタイミング信号WSEN1がローレベルになり、書込みトランジスタ23が非導通状態になることで、基準電位Vofsの書込み期間が終了する。
Therefore, when the selection switches 62-r, 62-g, and 62-b are turned on, the second reference potential Vofs2 is output to each of the
時刻t36でスイッチ制御信号ofs gateがローレベルになり、選択スイッチ63−r,63−g,63−bがオフ状態になった後、時刻t37で信号出力回路60には第2基準電位Vofs2に代えてプリチャージ電位Psigが入力される。その後、時刻t38でスイッチ制御信号ofs gateが再びハイレベルになり、選択スイッチ62−r,62−g,62−bが再度オン状態になることで、第2基準電位Vofs2に代えてプリチャージ電位Psigが信号線33R,33G,33Gの各々に出力される。このプリチャージ電位Psigは、導通状態にある書込みトランジスタ23によってRGBの各副画素に書き込まれる。
At time t36, the switch control signal ofs gate becomes low level, and the selection switches 63-r, 63-g, and 63-b are turned off. Then, at time t37, the
続いて、RGBの各データ(信号電圧)がデータ線63を通して時系列で供給される。そして、これら時系列のRGBの各データに同期して、スイッチ制御信号SEL R,SEL G,SEL Bが順次ハイレベルになり、選択スイッチ61−r,61−g,61−bが順にオン状態になることで、RGBの各データが信号線33R,33G,33Gの各々に出力される。
Subsequently, RGB data (signal voltages) are supplied in time series through the data line 63. The switch control signals SEL R, SELG, and SEL B are sequentially turned to a high level in synchronization with these time-series RGB data, and the selection switches 61-r, 61-g, and 61-b are sequentially turned on. Thus, the RGB data is output to each of the
その後、時刻t39でタイミング信号WSEN2がハイレベルになり、書込みトランジスタ23が導通状態になることで、RGBの各映像信号の信号電圧VsigがRGBの各副画素に書き込まれる。そして、時刻t40でタイミング信号WSEN2がローレベルになり、書込みトランジスタ23が非導通状態になることで、各副画素に対する移動度補正を含む信号電圧Vsigの書込み期間が終了する。
After that, at time t39, the timing signal WSEN2 becomes a high level and the writing
以上説明した本実施例に係る信号出力回路60によれば、信号電圧Vsigと第1基準電位Vofs1との選択に第1選択スイッチである選択スイッチ61−r,61−g,61−bを共用し、第2基準電位Vofs2とプリチャージ電位Psigとの選択に第2選択スイッチである選択スイッチ62−r,62−g,62−bを共用する構成を採ることで、プリチャージ技術を採用するに当たって、プリチャージ電位Psigを伝送する専用の配線や、当該プリチャージ電位Psigを選択的に信号線33に出力するための専用の選択スイッチを設けなくて済むために、信号出力回路60の回路構成の簡略化を図ることができる。
According to the
[変形例]
上記実施形態では、画素回路20の電気光学素子として、有機EL素子を用いた有機EL表示装置に適用した場合を例に挙げて説明したが、本発明はこの適用例に限られるものではない。具体的には、無機EL素子、LED素子、半導体レーザー素子など、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子(発光素子)を用いた表示装置全般に対して適用可能である。
[Modification]
In the above embodiment, the case where the present invention is applied to an organic EL display device using an organic EL element as the electro-optical element of the pixel circuit 20 has been described as an example. However, the present invention is not limited to this application example. Specifically, for all display devices using current-driven electro-optic elements (light-emitting elements) such as inorganic EL elements, LED elements, semiconductor laser elements, etc., whose emission luminance changes according to the value of current flowing through the device. Applicable.
[適用例]
以上説明した本発明による表示装置は、一例として、図14〜図18に示す様々な電子機器、例えば、デジタルカメラ、ノート型パーソナルコンピュータ、携帯電話等の携帯端末装置、ビデオカメラなど、電子機器に入力された映像信号、若しくは、電子機器内で生成した映像信号を、画像若しくは映像として表示するあらゆる分野の電子機器の表示装置に適用することが可能である。
[Application example]
The display device according to the present invention described above is used in various electronic devices shown in FIGS. 14 to 18 as an example, for example, electronic devices such as digital cameras, notebook personal computers, mobile terminal devices such as mobile phones, and video cameras. The input video signal or the video signal generated in the electronic device can be applied to a display device of an electronic device in any field that displays an image or a video.
このように、あらゆる分野の電子機器の表示装置として本発明による表示装置を用いることにより、先述した実施形態の説明から明らかなように、本発明による表示装置は、閾値補正処理および移動度補正処理に伴う表示品質の改善効果を十分に得ることができるために、各種の電子機器において、高品位な画像表示を行うことができる。 As described above, by using the display device according to the present invention as a display device for electronic devices in all fields, the display device according to the present invention has a threshold correction process and a mobility correction process, as is apparent from the description of the embodiment described above. Since the effect of improving the display quality associated with the above can be sufficiently obtained, high-quality image display can be performed in various electronic devices.
なお、本発明による表示装置は、封止された構成のモジュール形状のものをも含む。例えば、画素アレイ部30に透明なガラス等の対向部に貼り付けられて形成された表示モジュールが該当する。この透明な対向部には、カラーフィルタ、保護膜等、更には、上記した遮光膜が設けられてもよい。尚、表示モジュールには、外部から画素アレイ部への信号等を入出力するための回路部やFPC(フレキシブルプリントサーキット)等が設けられていてもよい。 Note that the display device according to the present invention includes a module-shaped one having a sealed configuration. For example, a display module formed by being affixed to an opposing portion such as transparent glass on the pixel array portion 30 is applicable. The transparent facing portion may be provided with a color filter, a protective film, and the like, and further the above-described light shielding film. Note that the display module may be provided with a circuit unit for inputting / outputting signals from the outside to the pixel array unit, an FPC (flexible printed circuit), and the like.
以下に、本発明が適用される電子機器の具体例について説明する。 Specific examples of electronic devices to which the present invention is applied will be described below.
図14は、本発明が適用されるテレビジョンセットの外観を示す斜視図である。本適用例に係るテレビテレビジョンセットは、フロントパネル102やフィルターガラス103等から構成される映像表示画面部101を含み、その映像表示画面部101として本発明による表示装置を用いることにより作成される。 FIG. 14 is a perspective view showing an appearance of a television set to which the present invention is applied. The television television set according to this application example includes a video display screen unit 101 including a front panel 102, a filter glass 103, and the like, and is created by using the display device according to the present invention as the video display screen unit 101. .
図15は、本発明が適用されるデジタルカメラの外観を示す斜視図であり、(A)は表側から見た斜視図、(B)は裏側から見た斜視図である。本適用例に係るデジタルカメラは、フラッシュ用の発光部111、表示部112、メニュースイッチ113、シャッターボタン114等を含み、その表示部112として本発明による表示装置を用いることにより作製される。 15A and 15B are perspective views showing the external appearance of a digital camera to which the present invention is applied. FIG. 15A is a perspective view seen from the front side, and FIG. 15B is a perspective view seen from the back side. The digital camera according to this application example includes a light emitting unit 111 for flash, a display unit 112, a menu switch 113, a shutter button 114, and the like, and is manufactured by using the display device according to the present invention as the display unit 112.
図16は、本発明が適用されるノート型パーソナルコンピュータの外観を示す斜視図である。本適用例に係るノート型パーソナルコンピュータは、本体121に、文字等を入力するとき操作されるキーボード122、画像を表示する表示部123等を含み、その表示部123として本発明による表示装置を用いることにより作製される。 FIG. 16 is a perspective view showing an external appearance of a notebook personal computer to which the present invention is applied. A notebook personal computer according to this application example includes a main body 121 including a keyboard 122 that is operated when characters and the like are input, a display unit 123 that displays an image, and the like, and the display device according to the present invention is used as the display unit 123. It is produced by this.
図17は、本発明が適用されるビデオカメラの外観を示す斜視図である。本適用例に係るビデオカメラは、本体部131、前方を向いた側面に被写体撮影用のレンズ132、撮影時のスタート/ストップスイッチ133、表示部134等を含み、その表示部134として本発明による表示装置を用いることにより作製される。 FIG. 17 is a perspective view showing the appearance of a video camera to which the present invention is applied. The video camera according to this application example includes a main body 131, a lens 132 for shooting an object on a side facing forward, a start / stop switch 133 at the time of shooting, a display unit 134, and the like. It is manufactured by using a display device.
図18は、本発明が適用される携帯端末装置、例えば携帯電話機を示す外観図であり、(A)は開いた状態での正面図、(B)はその側面図、(C)は閉じた状態での正面図、(D)は左側面図、(E)は右側面図、(F)は上面図、(G)は下面図である。本適用例に係る携帯電話機は、上側筐体141、下側筐体142、連結部(ここではヒンジ部)143、ディスプレイ144、サブディスプレイ145、ピクチャーライト146、カメラ147等を含み、そのディスプレイ144やサブディスプレイ145として本発明による表示装置を用いることにより作製される。 18A and 18B are external views showing a mobile terminal device to which the present invention is applied, for example, a mobile phone. FIG. 18A is a front view in an open state, FIG. 18B is a side view thereof, and FIG. (D) is a left side view, (E) is a right side view, (F) is a top view, and (G) is a bottom view. The mobile phone according to this application example includes an upper housing 141, a lower housing 142, a connecting portion (here, a hinge portion) 143, a display 144, a sub display 145, a picture light 146, a camera 147, and the like. Alternatively, the sub-display 145 is manufactured by using the display device according to the present invention.
10…有機EL表示装置、20…画素(画素回路)、21…有機EL素子、22…駆動トランジスタ、23…書込みトランジスタ、24…保持容量、30…画素アレイ部、31(31−1〜31−m)…走査線、32(32−1〜32−m)…電源供給線、33(33−1〜33−n),33R,33G,33B…信号線、34…共通電源供給線、40…書込み走査回路、50…電源供給走査回路、60…信号出力回路、61−r,61−g,61−b,62−r,62−g,62−b…選択スイッチ、63…データ線、70…表示パネル、Vccp…第1電源電位、Vini…第2電源電位、Vofs1…第1基準電位、Vofs2…第2基準電位、Psig…プリチャージ電位 DESCRIPTION OF SYMBOLS 10 ... Organic EL display device, 20 ... Pixel (pixel circuit), 21 ... Organic EL element, 22 ... Drive transistor, 23 ... Write transistor, 24 ... Retention capacity, 30 ... Pixel array part, 31 (31-1 to 31-31) m) ... scanning line, 32 (32-1 to 32-m) ... power supply line, 33 (33-1 to 33-n), 33R, 33G, 33B ... signal line, 34 ... common power supply line, 40 ... Write scanning circuit, 50... Power supply scanning circuit, 60... Signal output circuit, 61 -r, 61 -g, 61 -b, 62 -r, 62 -g, 62 -b. ... display panel, Vccp ... first power supply potential, Vini ... second power supply potential, Vofs1 ... first reference potential, Vofs2 ... second reference potential, Psig ... precharge potential
Claims (5)
ゲート電極が走査線に接続され、一方の電極が信号線に接続された書込みトランジスタと、
ゲート電極が前記書込みトランジスタの他方の電極に接続され、一方の電極が電源供給線に接続され、他方の電極が前記電気光学素子のアノード電極に接続された駆動トランジスタと、
一方の電極が前記駆動トランジスタのゲート電極に接続され、他方の電極が前記駆動トランジスタの他方の電極に接続された保持容量と
を有する画素が行列状に配置された画素アレイ部と、
前記電源供給線に第1電源電位と当該第1電源電位よりも低い第2電源電位とを選択的に供給する電源供給走査回路と、
前記信号線に対して映像信号と、第1基準電位と、当該第1基準電位よりも低い第2基準電位と、前記映像信号の振幅範囲内のレベルのプリチャージ電位とを選択的に出力する信号出力回路とを備え、
前記信号出力回路は前記画素アレイ部の画素列ごとに、
第1信号入力線を通して時系列で入力される前記映像信号と前記第1基準電位とを選択的に前記信号線に出力する第1選択スイッチと、
第2信号入力線を通して時系列で入力される前記第2基準電位と前記プリチャージ電位とを選択的に前記信号線に出力する第2選択スイッチとを有する
ことを特徴とする表示装置。 An electro-optic element;
A write transistor having a gate electrode connected to the scan line and one electrode connected to the signal line;
A driving transistor having a gate electrode connected to the other electrode of the writing transistor, one electrode connected to a power supply line, and the other electrode connected to an anode electrode of the electro-optic element;
A pixel array section in which pixels having one storage electrode connected to the gate electrode of the driving transistor and the other electrode connected to the other electrode of the driving transistor are arranged in a matrix;
A power supply scanning circuit for selectively supplying a first power supply potential and a second power supply potential lower than the first power supply potential to the power supply line;
A video signal, a first reference potential, a second reference potential lower than the first reference potential, and a precharge potential at a level within the amplitude range of the video signal are selectively output to the signal line. Signal output circuit,
The signal output circuit is provided for each pixel column of the pixel array unit.
A first selection switch for selectively outputting the video signal and the first reference potential inputted in time series through the first signal input line to the signal line;
A display device comprising: a second selection switch that selectively outputs the second reference potential and the precharge potential input in time series through the second signal input line to the signal line.
前記走査線を通して与えられる走査信号によって前記書込みトランジスタが導通状態にあるときに、前記第1選択スイッチによって前記第1基準電位を選択して前記信号線に出力し、前記書込みトランジスタを介して前記駆動トランジスタのゲート電極に供給することにより当該ゲート電極の電位の初期化を行い、
次いで、前記駆動トランジスタのゲート電極の初期化電位を基準として当該初期化電位から前記駆動トランジスタの閾値電圧を減じた電位に向かって、前記駆動トランジスタの他方の電極の電位を変化させる閾値補正処理を行っている途中で前記第2選択スイッチによって前記第2基準電位を選択して前記第1基準電位に代えて前記信号線に出力し、前記書込みトランジスタを介して前記駆動トランジスタのゲート電極に供給し、
次いで、前記閾値補正処理の終了後に前記第2選択スイッチによって前記第2基準電位に代えて前記プリチャージ電位を選択して前記信号線に出力し、前記書込みトランジスタを介して前記駆動トランジスタのゲート電極に供給し、
しかる後、前記第1選択スイッチによって前記映像信号を選択して前記プリチャージ電位に代えて前記信号線に出力し、前記書込みトランジスタを介して前記駆動トランジスタのゲート電極に供給する
ことを特徴とする請求項1記載の表示装置。 The signal output circuit is
When the writing transistor is in a conductive state by a scanning signal applied through the scanning line, the first selection potential is selected by the first selection switch and output to the signal line, and the driving is performed through the writing transistor. By supplying the gate electrode of the transistor, the potential of the gate electrode is initialized,
Next, threshold correction processing for changing the potential of the other electrode of the drive transistor toward a potential obtained by subtracting the threshold voltage of the drive transistor from the initialization potential with reference to the initialization potential of the gate electrode of the drive transistor. During the operation, the second reference potential is selected by the second selection switch, output to the signal line instead of the first reference potential, and supplied to the gate electrode of the driving transistor via the write transistor. ,
Next, after the threshold correction process is completed, the second selection switch selects the precharge potential instead of the second reference potential and outputs it to the signal line, and the gate electrode of the drive transistor via the write transistor To supply
Thereafter, the video signal is selected by the first selection switch, is output to the signal line instead of the precharge potential, and is supplied to the gate electrode of the drive transistor via the write transistor. The display device according to claim 1.
ことを特徴とする請求項2記載の表示装置。 When the video signal is written to the gate electrode of the drive transistor by the write transistor, a mobility correction process for negatively feeding back the current flowing in the drive transistor to the gate electrode side of the drive transistor is executed in parallel. The display device according to claim 2.
ゲート電極が走査線に接続され、一方の電極が信号線に接続された書込みトランジスタと、
ゲート電極が前記書込みトランジスタの他方の電極に接続され、一方の電極が電源供給線に接続され、他方の電極が前記電気光学素子のアノード電極に接続された駆動トランジスタと、
一方の電極が前記駆動トランジスタのゲート電極に接続され、他方の電極が前記駆動トランジスタの他方の電極に接続された保持容量と
を有する画素が行列状に配置された画素アレイ部を備え、
前記電源供給線の電位を第1電源電位と当該第1電源電位よりも低い第2電源電位とに選択的に切り替える表示装置の駆動方法であって、
前記走査線を通して与えられる走査信号によって前記書込みトランジスタが導通状態にあるときに、第1選択スイッチによって第1基準電位を選択して前記信号線に出力し、前記書込みトランジスタによって前記駆動トランジスタのゲート電極に書き込むことにより当該ゲート電極の電位の初期化を行い、
次いで、前記駆動トランジスタのゲート電極の初期化電位を基準として当該初期化電位から前記駆動トランジスタの閾値電圧を減じた電位に向かって、前記駆動トランジスタの他方の電極の電位を変化させる閾値補正処理を行っている途中で第2選択スイッチによって前記第1電源電位よりも低い第2基準電位を選択して前記第1基準電位に代えて前記信号線に出力し、前記書込みトランジスタによって前記駆動トランジスタのゲート電極に書き込み、
次いで、前記閾値補正処理の終了後に前記第2選択スイッチによって映像信号の振幅範囲内のレベルのプリチャージ電位を選択して前記第2基準電位に代えて前記信号線に出力し、前記書込みトランジスタによって前記駆動トランジスタのゲート電極に書き込み、
しかる後、前記第1選択スイッチによって映像信号を選択して前記プリチャージ電位に代えて前記信号線に出力し、前記書込みトランジスタによって前記駆動トランジスタのゲート電極に書き込む
ことを特徴とする表示装置の駆動方法。 An electro-optic element;
A write transistor having a gate electrode connected to the scan line and one electrode connected to the signal line;
A driving transistor having a gate electrode connected to the other electrode of the writing transistor, one electrode connected to a power supply line, and the other electrode connected to an anode electrode of the electro-optic element;
A pixel array unit in which pixels having one electrode connected to the gate electrode of the driving transistor and the other electrode connected to the other electrode of the driving transistor are arranged in a matrix;
A display device driving method for selectively switching a potential of the power supply line between a first power supply potential and a second power supply potential lower than the first power supply potential,
When the writing transistor is in a conductive state by a scanning signal applied through the scanning line, a first reference potential is selected by the first selection switch and is output to the signal line, and the gate electrode of the driving transistor is output by the writing transistor. The potential of the gate electrode is initialized by writing to
Next, threshold correction processing for changing the potential of the other electrode of the drive transistor toward a potential obtained by subtracting the threshold voltage of the drive transistor from the initialization potential with reference to the initialization potential of the gate electrode of the drive transistor. During the operation, the second selection switch selects a second reference potential lower than the first power supply potential and outputs it to the signal line instead of the first reference potential, and the write transistor turns on the gate of the drive transistor. Write on the electrode,
Next, after the threshold correction process is completed, a precharge potential having a level within the amplitude range of the video signal is selected by the second selection switch, and is output to the signal line instead of the second reference potential. Write to the gate electrode of the drive transistor,
Thereafter, a video signal is selected by the first selection switch, output to the signal line instead of the precharge potential, and written to the gate electrode of the driving transistor by the writing transistor. Method.
ゲート電極が走査線に接続され、一方の電極が信号線に接続された書込みトランジスタと、
ゲート電極が前記書込みトランジスタの他方の電極に接続され、一方の電極が電源供給線に接続され、他方の電極が前記電気光学素子のアノード電極に接続された駆動トランジスタと、
一方の電極が前記駆動トランジスタのゲート電極に接続され、他方の電極が前記駆動トランジスタの他方の電極に接続された保持容量と
を有する画素が行列状に配置された画素アレイ部と、
前記電源供給線に第1電源電位と当該第1電源電位よりも低い第2電源電位とを選択的に供給する電源供給走査回路と、
前記信号線に対して映像信号と、第1基準電位と、当該第1基準電位よりも低い第2基準電位と、プリチャージ電位とを選択的に出力する信号出力回路とを備えた表示装置を有する電子機器であって、
前記電源供給走査回路は前記画素アレイ部の画素列ごとに、
第1信号入力線を通して時系列で入力される前記映像信号と前記第1基準電位とを選択的に前記信号線に出力する第1選択スイッチと、
第2信号入力線を通して時系列で入力される前記第2基準電位と前記プリチャージ電位とを選択的に前記信号線に出力する第2選択スイッチとを有する
ことを特徴とする電子機器。 An electro-optic element;
A write transistor having a gate electrode connected to the scan line and one electrode connected to the signal line;
A driving transistor having a gate electrode connected to the other electrode of the writing transistor, one electrode connected to a power supply line, and the other electrode connected to an anode electrode of the electro-optic element;
A pixel array section in which pixels having one storage electrode connected to the gate electrode of the driving transistor and the other electrode connected to the other electrode of the driving transistor are arranged in a matrix;
A power supply scanning circuit for selectively supplying a first power supply potential and a second power supply potential lower than the first power supply potential to the power supply line;
A display device comprising a video signal, a first reference potential, a second reference potential lower than the first reference potential, and a signal output circuit that selectively outputs a precharge potential to the signal line. An electronic device having
The power supply scanning circuit is provided for each pixel column of the pixel array unit.
A first selection switch for selectively outputting the video signal and the first reference potential inputted in time series through the first signal input line to the signal line;
An electronic apparatus comprising: a second selection switch that selectively outputs the second reference potential and the precharge potential input in time series through the second signal input line to the signal line.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007307863A JP2009133915A (en) | 2007-11-28 | 2007-11-28 | Display device, method for driving the same and electronic equipment |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007307863A JP2009133915A (en) | 2007-11-28 | 2007-11-28 | Display device, method for driving the same and electronic equipment |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2009133915A true JP2009133915A (en) | 2009-06-18 |
Family
ID=40865870
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007307863A Pending JP2009133915A (en) | 2007-11-28 | 2007-11-28 | Display device, method for driving the same and electronic equipment |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2009133915A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101899994B1 (en) | 2016-10-17 | 2018-09-18 | 성균관대학교산학협력단 | Gate Driver and Display Apparatus including the same |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005352411A (en) * | 2004-06-14 | 2005-12-22 | Sharp Corp | Driving circuit for current drive type display element and display apparatus equipped with the same |
JP2006284959A (en) * | 2005-03-31 | 2006-10-19 | Casio Comput Co Ltd | Display device and its driving control method |
JP2007108381A (en) * | 2005-10-13 | 2007-04-26 | Sony Corp | Display device and driving method of same |
JP2007133284A (en) * | 2005-11-14 | 2007-05-31 | Sony Corp | Display device and method for driving same |
JP2009109619A (en) * | 2007-10-29 | 2009-05-21 | Sony Corp | Display device, driving method for display device and electronic device |
-
2007
- 2007-11-28 JP JP2007307863A patent/JP2009133915A/en active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005352411A (en) * | 2004-06-14 | 2005-12-22 | Sharp Corp | Driving circuit for current drive type display element and display apparatus equipped with the same |
JP2006284959A (en) * | 2005-03-31 | 2006-10-19 | Casio Comput Co Ltd | Display device and its driving control method |
JP2007108381A (en) * | 2005-10-13 | 2007-04-26 | Sony Corp | Display device and driving method of same |
JP2007133284A (en) * | 2005-11-14 | 2007-05-31 | Sony Corp | Display device and method for driving same |
JP2009109619A (en) * | 2007-10-29 | 2009-05-21 | Sony Corp | Display device, driving method for display device and electronic device |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101899994B1 (en) | 2016-10-17 | 2018-09-18 | 성균관대학교산학협력단 | Gate Driver and Display Apparatus including the same |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4428436B2 (en) | Display device and electronic device | |
JP5287210B2 (en) | Display device and electronic device | |
JP4715833B2 (en) | Display device, display device driving method, and electronic apparatus | |
JP4293262B2 (en) | Display device, display device driving method, and electronic apparatus | |
JP4508205B2 (en) | Display device, display device driving method, and electronic apparatus | |
JP4605261B2 (en) | Display device, display device driving method, and electronic apparatus | |
JP4640443B2 (en) | Display device, display device driving method, and electronic apparatus | |
JP2009109521A (en) | Display apparatus, driving method for display apparatus and electronic apparatus | |
JP4978435B2 (en) | Display device, display device driving method, and electronic apparatus | |
JP4640442B2 (en) | Display device, display device driving method, and electronic apparatus | |
JP2008310128A (en) | Display, method for driving display, and electronic equipment | |
JP2009104013A (en) | Display device, driving method thereof, and electronic apparatus | |
JP2009204664A (en) | Display device, method for driving display device and electronic equipment | |
JP2009169145A (en) | Display device, method of driving the same and electronic equipment | |
JP2009128404A (en) | Display device, driving method of display device, and electronic equipment | |
JP5256691B2 (en) | Display device and electronic device | |
JP2009109519A (en) | Display device and electronic apparatus | |
JP2008249743A (en) | Display device, driving method of display device, and electronic equipment | |
JP2010008718A (en) | Display device, driving method of display device, and electronic apparatus | |
JP2009237426A (en) | Display device, method for driving display device, and electronic device | |
JP2009251546A (en) | Display device, method for driving the same, and electronic device | |
JP2009251545A (en) | Display device, method for driving the same, and electronic device | |
JP2009122335A (en) | Display device, driving method of display device, and electronic apparatus | |
JP2009237425A (en) | Display device, method for driving display device, and electronic device | |
JP2009145531A (en) | Display, driving method for display, and electronic equipment |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20100811 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20100811 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20101111 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120709 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120717 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20121113 |