JP2009106123A - Current-detecting circuit - Google Patents
Current-detecting circuit Download PDFInfo
- Publication number
- JP2009106123A JP2009106123A JP2007277120A JP2007277120A JP2009106123A JP 2009106123 A JP2009106123 A JP 2009106123A JP 2007277120 A JP2007277120 A JP 2007277120A JP 2007277120 A JP2007277120 A JP 2007277120A JP 2009106123 A JP2009106123 A JP 2009106123A
- Authority
- JP
- Japan
- Prior art keywords
- current
- switch
- resistor
- turned
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
- Power Conversion In General (AREA)
Abstract
Description
本発明は、スイッチング電源用の電流検出回路に関するものである。 The present invention relates to a current detection circuit for a switching power supply.
従来のスイッチング電源用の電流検出回路は、図3に示すように、入力源Vinはコンバータの入力側に接続し、この入力側に流れる電流を抵抗R1で検出して電圧値に変換して出力するように構成してある。入力源Vinと電流検出部との間に抵抗R1を接続し、出力部Voutに接続してある、コンバータのメインスイッチのオン・オフを制御する制御回路に出力していた(例えば、特許文献1参照)。
しかし、この回路は、図4に示すように、入力源Vinにおいてサージ成分が重畳した場合、サージ電流をピーク電流として誤検出し、その後に発生するピーク電流を検出しないという問題が生じた。 However, as shown in FIG. 4, this circuit has a problem that when a surge component is superimposed on the input source Vin, the surge current is erroneously detected as a peak current and a peak current generated thereafter is not detected.
本発明は、上記問題に鑑みてなされたものであり、サージ電流を抑制してピーク電流を確実に検出することができる電流検出回路を提供する。 The present invention has been made in view of the above problems, and provides a current detection circuit that can suppress a surge current and reliably detect a peak current.
上記課題を解決するために、本発明に係る電流検出回路は、スイッチング電源用の電流検出回路において、入力源に抵抗を接続し、この抵抗の出力側に接続部を設け、この接続部に固定電位を有したスイッチを接続し、電流がターンオンする際に、前記スイッチがオンしてサージ電流をマスクするようにしてあることを特徴とする。 In order to solve the above problems, a current detection circuit according to the present invention is a current detection circuit for a switching power supply, wherein a resistor is connected to an input source, a connection portion is provided on the output side of the resistor, and the connection portion is fixed. A switch having a potential is connected, and when the current is turned on, the switch is turned on to mask a surge current.
本発明によれば、入力源に抵抗を接続し、この直列回路と並列にスイッチを接続し、このスイッチのタイミングを電流のターンオンタイミングに同期させてオン・オフさせて、サージ電流をマスクすることにより、ピーク電流のみを検出することが可能であり、誤検出を防止することができる。 According to the present invention, a resistor is connected to the input source, a switch is connected in parallel with the series circuit, and the timing of the switch is turned on / off in synchronization with the turn-on timing of the current to mask the surge current. Thus, it is possible to detect only the peak current and prevent erroneous detection.
発明を実施するための最良の形態に係るスイッチング電源用の電流検出回路の回路図を図1に示す。図1図示の電流検出回路は、スイッチング電源の入力電流を電圧変換して電圧変換信号として入力源Vinから出力して出力部Voutに出力するものである。出力部Voutはスイッチング電源の制御回路に接続し、この電圧変換信号はコンバータのメインスイッチのオン・オフを制御するための信号として使用される。 A circuit diagram of a current detection circuit for a switching power supply according to the best mode for carrying out the invention is shown in FIG. The current detection circuit shown in FIG. 1 converts the input current of the switching power supply into a voltage, outputs it as a voltage conversion signal from the input source Vin, and outputs it to the output unit Vout. The output unit Vout is connected to the control circuit of the switching power supply, and this voltage conversion signal is used as a signal for controlling on / off of the main switch of the converter.
入力源Vinに抵抗R1を接続してある。この抵抗R1の出力側に接続部を設け、この接続部に固定電位を有するスイッチSWを接続してある。なお、このスイッチSWはバイポーラトランジスタやFETなどが想定できるが、素子について限定しない。また、このスイッチSWは電流がターンオンする際にオンしてサージ電流をマスクするようにしてある。 A resistor R1 is connected to the input source Vin. A connection portion is provided on the output side of the resistor R1, and a switch SW having a fixed potential is connected to the connection portion. The switch SW may be a bipolar transistor or FET, but is not limited to an element. The switch SW is turned on when the current is turned on to mask the surge current.
以上のように構成されている電流検出回路の作用について説明する。この回路は入力源Vin1で電流を検出するとこれを電圧に変換し、この電圧変換信号を、抵抗R1を介して出力部Voutへ出力する。スイッチング電源お立ち上がり時に通常図4に示すように、サージ電流が発生し、電流検出回路はピーク電流と判断する。しかし、本実施例においては、この際に、スイッチSWをオンさせることにより、サージ電流はスイッチSW側へ流れ、出力部Voutにおいては、図2に示すように、サージ電流を検出しない。これにより、サージ電流をマスクすることができる。 The operation of the current detection circuit configured as described above will be described. When this circuit detects a current with the input source Vin1, it converts this into a voltage, and outputs this voltage conversion signal to the output unit Vout via the resistor R1. When the switching power supply is turned on, a surge current is usually generated as shown in FIG. 4, and the current detection circuit determines that the current is a peak current. However, in this embodiment, when the switch SW is turned on at this time, the surge current flows to the switch SW side, and the surge current is not detected in the output unit Vout as shown in FIG. Thereby, the surge current can be masked.
続いて、サージ電流が発生した後にスイッチSWをオフさせることにより、図2の波形図は図4の波形図と同様に、出力部Voutで電圧変換信号を入力し、ピーク電流を検出することができる。以上より、ピーク電流のみを検出することが可能であり、誤検出を防止することができる。 Subsequently, when the switch SW is turned off after the surge current is generated, the waveform diagram of FIG. 2 can detect the peak current by inputting the voltage conversion signal at the output unit Vout, similarly to the waveform diagram of FIG. it can. From the above, it is possible to detect only the peak current and prevent erroneous detection.
なお、本発明は、すべてのスイッチング電源において本発明に係る電流検出回路を用いることが可能である。 In the present invention, the current detection circuit according to the present invention can be used in all switching power supplies.
本発明によれば、入力源に抵抗を接続し、この直列回路と並列にスイッチを接続し、このスイッチのタイミングを電流のターンオンタイミングに同期させてオン・オフさせて、サージ電流をマスクすることにより、ピーク電流のみを検出することが可能であり、誤検出を防止することができ、産業上利用可能である。 According to the present invention, a resistor is connected to the input source, a switch is connected in parallel with the series circuit, and the switch current is turned on / off in synchronization with the turn-on timing of the current to mask the surge current. Thus, only the peak current can be detected, erroneous detection can be prevented, and the present invention can be used industrially.
Vin 入力源
Vout 出力部
R1 抵抗
SW スイッチ
Vin input source Vout output part R1 resistance SW switch
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007277120A JP5339712B2 (en) | 2007-10-25 | 2007-10-25 | Current detection circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007277120A JP5339712B2 (en) | 2007-10-25 | 2007-10-25 | Current detection circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009106123A true JP2009106123A (en) | 2009-05-14 |
JP5339712B2 JP5339712B2 (en) | 2013-11-13 |
Family
ID=40707268
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007277120A Expired - Fee Related JP5339712B2 (en) | 2007-10-25 | 2007-10-25 | Current detection circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5339712B2 (en) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002017083A (en) * | 2000-06-30 | 2002-01-18 | Toyota Industries Corp | Switching regulator and control circuit thereof |
JP2004312924A (en) * | 2003-04-09 | 2004-11-04 | Mitsubishi Electric Corp | Drive circuit for semiconductor device |
-
2007
- 2007-10-25 JP JP2007277120A patent/JP5339712B2/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002017083A (en) * | 2000-06-30 | 2002-01-18 | Toyota Industries Corp | Switching regulator and control circuit thereof |
JP2004312924A (en) * | 2003-04-09 | 2004-11-04 | Mitsubishi Electric Corp | Drive circuit for semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
JP5339712B2 (en) | 2013-11-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI448029B (en) | A system and method for protecting a power conversion system under open circuit and / or short circuit conditions | |
JP2007194478A5 (en) | ||
TW200743293A (en) | Controller for DC-DC converter | |
TW200711279A (en) | Voltage-fall type switching regulator, and its control circuit, and electronic equipment using the same | |
WO2008021198A3 (en) | Improved control circuit for multi-phase converter | |
JP2007228769A (en) | Drive circuit of power semiconductor switching element | |
JP5890814B2 (en) | DC-DC converter and semiconductor integrated circuit | |
JP2014086073A (en) | Low drop-out regulator | |
JP5022668B2 (en) | DC / DC converter | |
JP2007053892A (en) | Dc-dc converter | |
JP6273894B2 (en) | LED lighting device and LED lighting device | |
JP2008035609A (en) | Switching power circuit | |
JP2008154419A (en) | Switching regulator and semiconductor device constituting same | |
JP2008259283A (en) | Gate drive circuit | |
JP5831527B2 (en) | Semiconductor device | |
JP2010051154A (en) | Power converter | |
JP6183704B2 (en) | Constant current power supply | |
JP5339712B2 (en) | Current detection circuit | |
TWI440292B (en) | Switching regulator and control circuit thereof and input voltage detection method therefor | |
JP5241197B2 (en) | Current detection circuit | |
JP2008289308A (en) | Overcurrent detection circuit and electronic device using the same | |
JP2009183037A (en) | Switching power supply circuit and vehicle equipped therewith | |
JP2007318352A (en) | Magnetoelectric transducing switch | |
JP5160211B2 (en) | Synchronous rectifier converter | |
JP2009060226A (en) | Semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100427 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120314 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120321 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130402 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130806 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5339712 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |