JP2009017147A - Signal input/output device - Google Patents

Signal input/output device Download PDF

Info

Publication number
JP2009017147A
JP2009017147A JP2007175686A JP2007175686A JP2009017147A JP 2009017147 A JP2009017147 A JP 2009017147A JP 2007175686 A JP2007175686 A JP 2007175686A JP 2007175686 A JP2007175686 A JP 2007175686A JP 2009017147 A JP2009017147 A JP 2009017147A
Authority
JP
Japan
Prior art keywords
input
terminal
signal
output
signal input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2007175686A
Other languages
Japanese (ja)
Inventor
Takeo Matsumoto
武生 松本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Ten Ltd
Original Assignee
Denso Ten Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Ten Ltd filed Critical Denso Ten Ltd
Priority to JP2007175686A priority Critical patent/JP2009017147A/en
Publication of JP2009017147A publication Critical patent/JP2009017147A/en
Withdrawn legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide a signal input/output device capable of switching an input and an output of a terminal according to the presence of a signal inputted in the terminal or the state of the signal inputted in the terminal. <P>SOLUTION: The signal input/output device 1 comprises a terminal Y0 shared for both inputting and outputting a video synchronization signal that can be connected to a navigation board for inputting and outputting the video synchronization signal, and an ASIC2 for setting the terminal Y0 for either signal inputting or signal outputting according to the presence of the video synchronization signal inputted in the terminal Y0 or the state of the video synchronization signal inputted in the terminal Y0. <P>COPYRIGHT: (C)2009,JPO&INPIT

Description

本発明は、端子の入出力の切換を実行する信号入出力装置に関する。   The present invention relates to a signal input / output device for switching input / output of a terminal.

従来より、入出力ポートを自動的に入力用又は出力用に切り換えて兼用する技術が知られている(例えば、特許文献1)。この技術では、プロセッサ2が、マイコンのリセット時に一定時間だけ入出力ポート7を入力用に切り換え設定し、一定時間経過後に出力用に切り換え設定するようにポートステータス切換回路6に切換信号を発信する。
特開平6−168345号公報
2. Description of the Related Art Conventionally, a technique for automatically switching an input / output port to input or output is also used (for example, Patent Document 1). In this technique, the processor 2 sends a switching signal to the port status switching circuit 6 so that the input / output port 7 is switched for input for a certain time when the microcomputer is reset, and is switched for output after a certain time has elapsed. .
JP-A-6-168345

しかしながら、上記技術では、マイコンのリセット時に一定時間だけ入出力ポート7を入力用に切り換え、一定時間経過後に出力用に切り換えられてしまうため、例えば、時間経過にかかわらず、入力信号を検出したときには、入出力ポートを入力用に設定し、入力信号を検出できないときには、入出力ポートを出力用に設定するという制御が実行できなかった。   However, in the above technique, when the microcomputer is reset, the input / output port 7 is switched for input for a certain period of time and switched for output after a certain period of time. For example, when an input signal is detected regardless of the lapse of time. When the input / output port is set for input and the input signal cannot be detected, the control for setting the input / output port for output could not be executed.

本発明の目的は、端子に入力される信号の有無又は端子に入力される信号の状態に応じて、当該端子の入出力の切換を実行することができる信号入出力装置を提供することにある。   An object of the present invention is to provide a signal input / output device capable of switching input / output of a terminal in accordance with the presence / absence of a signal input to the terminal or the state of the signal input to the terminal. .

上記目的を達成するため、請求項1記載の信号入出力装置は、信号を入出力する外部装置と接続可能であり、信号の入出力兼用の端子と、当該端子に入力される信号の有無又は当該端子に入力される信号の状態に応じて、当該端子を信号入力用又は信号出力用のいずれかに設定する設定手段とを備える構成としている。   In order to achieve the above object, the signal input / output device according to claim 1 can be connected to an external device for inputting / outputting a signal, and a signal input / output terminal and presence / absence of a signal input to the terminal According to the state of the signal input to the terminal, the terminal is configured to be set for either signal input or signal output.

本発明によれば、端子に入力される信号の有無又は端子に入力される信号の状態に応じて、当該端子の入出力の切換を実行することができる。   According to the present invention, input / output switching of a terminal can be executed in accordance with the presence / absence of a signal input to the terminal or the state of the signal input to the terminal.

以下、図面を参照しながら本発明の実施の形態を説明する。   Hereinafter, embodiments of the present invention will be described with reference to the drawings.

図1は、本発明の実施の形態に係る信号入出力装置を含むナビゲーションシステムの構成を示すブロック図である。   FIG. 1 is a block diagram showing a configuration of a navigation system including a signal input / output device according to an embodiment of the present invention.

同図において、ナビゲーションシステム10は、信号入出力装置1、ナビゲーション用の映像データを出力するナビゲーションボード(以下ナビボードという)6、及びナビゲーション用の映像を表示するTFT(Thin Film Transistor)表示部7を備えている。   In FIG. 1, a navigation system 10 includes a signal input / output device 1, a navigation board (hereinafter referred to as a navigation board) 6 that outputs video data for navigation, and a TFT (Thin Film Transistor) display unit 7 that displays video for navigation. It has.

信号入出力装置1は、映像同期信号の入出力の切り換えを行うASIC(Application Specific Integrated Circuit)2(設定手段)と、ASIC2に対してリセット信号(XRST)及びクロック信号(CLK)を出力するマイコン3とを備えている。ASIC2は、ナビボード6、及びTFT表示部7に接続されている。ナビボード6は、映像同期信号を入出力する複数の種類があり、選択的に信号入出力装置1に接続可能である。   The signal input / output device 1 includes an ASIC (Application Specific Integrated Circuit) 2 (setting means) that switches input / output of a video synchronization signal, and a microcomputer that outputs a reset signal (XRST) and a clock signal (CLK) to the ASIC 2. 3 is provided. The ASIC 2 is connected to the navigation board 6 and the TFT display unit 7. The navigation board 6 has a plurality of types for inputting / outputting video synchronization signals, and can be selectively connected to the signal input / output device 1.

ASIC2は、ナビボード6から映像同期信号を入力する又はナビボード6へ映像同期信号を出力する。映像同期信号は、H-Sync信号(水平同期信号)及びV-Sync信号(垂直同期信号)を含む。また、ASIC2は、ナビボード6からの映像同期信号の入力又はナビボード6への映像同期信号の出力の切り換えを行うIOバッファ4、及びIOバッファ4へ入出力制御信号(EN)を出力するカウンタ5(判断手段)を備えている。   The ASIC 2 inputs a video synchronization signal from the navigation board 6 or outputs a video synchronization signal to the navigation board 6. The video synchronization signal includes an H-Sync signal (horizontal synchronization signal) and a V-Sync signal (vertical synchronization signal). Also, the ASIC 2 is an IO buffer 4 for switching the input of the video synchronization signal from the navigation board 6 or the output of the video synchronization signal to the navigation board 6, and a counter for outputting the input / output control signal (EN) to the IO buffer 4. 5 (determination means).

図2は、図1のIOバッファ4及びカウンタ5の構成を示す図である。   FIG. 2 is a diagram showing the configuration of the IO buffer 4 and the counter 5 of FIG.

同図において、IOバッファ4はバッファ4a,4bを備えている。バッファ4aの入力側には、端子Y0(入出力兼用の端子)が接続されており、その出力側には、端子Y1が接続されている。バッファ4bの入力側には、端子Aが接続されており、その出力側には、端子Y0が接続されている。   In the figure, the IO buffer 4 includes buffers 4a and 4b. A terminal Y0 (input / output terminal) is connected to the input side of the buffer 4a, and a terminal Y1 is connected to the output side thereof. A terminal A is connected to the input side of the buffer 4b, and a terminal Y0 is connected to the output side thereof.

また、端子Y0は、図1のナビボード6に接続されており、端子Y0が入力端子に設定されたときには、ナビボード6からH-Sync信号及びV-Sync信号が端子Y0に入力される。端子Y0が出力端子に設定されたときには、H-Sync信号及びV-Sync信号が端子Y0を介してナビボード6へ出力される。   The terminal Y0 is connected to the navigation board 6 in FIG. 1, and when the terminal Y0 is set as an input terminal, the H-Sync signal and the V-Sync signal are input from the navigation board 6 to the terminal Y0. When the terminal Y0 is set as an output terminal, the H-Sync signal and the V-Sync signal are output to the navigation board 6 via the terminal Y0.

端子Y1には、端子Y0及びバッファ4aを介してナビボード6からのH-Sync信号及びV-Sync信号が入力される。端子Aには、ASIC2内部に含まれている不図示の映像同期信号(H-Sync信号及びV-Sync信号)の作成部が接続されている。ASIC2内部で作成されたH-Sync信号及びV-Sync信号は、端子Aに入力され、バッファ4b及び端子Y0を介してナビボード6へ出力される。   An H-Sync signal and a V-Sync signal from the navigation board 6 are input to the terminal Y1 via the terminal Y0 and the buffer 4a. The terminal A is connected to a video synchronization signal (H-Sync signal and V-Sync signal) generator (not shown) included in the ASIC 2. The H-Sync signal and V-Sync signal created inside the ASIC 2 are input to the terminal A and output to the navigation board 6 via the buffer 4b and the terminal Y0.

カウンタ5は、マイコン3からのリセット信号(XRST)及びクロック信号(CLK)を入力する。さらに、カウンタ5は、端子Y0が入力端子に設定されている間、ナビボード6からH-Sync信号及びV-Sync信号を入力する。また、カウンタ5は、バッファ4bに入出力制御信号(EN)を出力する。   The counter 5 inputs a reset signal (XRST) and a clock signal (CLK) from the microcomputer 3. Further, the counter 5 inputs the H-Sync signal and the V-Sync signal from the navigation board 6 while the terminal Y0 is set as an input terminal. The counter 5 outputs an input / output control signal (EN) to the buffer 4b.

図3は、端子A、入出力制御信号(EN)及び端子Y0、Y1の真理表の一例を示す図である。入出力制御信号(EN)に関し、「0」はローレベル(L)の設定であることを示し、「1」はハイレベル(H)の設定であることを示す。   FIG. 3 is a diagram illustrating an example of the truth table of the terminal A, the input / output control signal (EN), and the terminals Y0 and Y1. Regarding the input / output control signal (EN), “0” indicates a low level (L) setting, and “1” indicates a high level (H) setting.

入出力制御信号(EN)がローレベル(L)時、IOバッファ4は入力設定となり、端子Y0のレベルが端子Y1に入力される。入出力制御信号(EN)がハイレベル(H)時、IOバッファ4は出力設定となり、端子Aのレベルが端子Y0から出力される。   When the input / output control signal (EN) is at a low level (L), the IO buffer 4 is set for input, and the level of the terminal Y0 is input to the terminal Y1. When the input / output control signal (EN) is at the high level (H), the IO buffer 4 is set to output, and the level of the terminal A is output from the terminal Y0.

図4は、カウンタ5に入出力される信号の模式図である。   FIG. 4 is a schematic diagram of signals input to and output from the counter 5.

カウンタ5は、マイコン3からのクロック信号(CLK)を入力し、マイコン3からのリセット信号(XRST)を入力すると、カウント値をリセットし、「0000」からカウントを始める。ここで、カウンタ5は、ナビボード6からのH-Sync信号の一周期が、カウント値の規格値通りに入力されているかを判別する。規格値とは、例えば、「0000」から「n−1」までの任意に設定できるnカウントである。   When the counter 5 receives the clock signal (CLK) from the microcomputer 3 and the reset signal (XRST) from the microcomputer 3, the counter 5 resets the count value and starts counting from “0000”. Here, the counter 5 determines whether one cycle of the H-Sync signal from the navigation board 6 is input according to the standard value of the count value. The standard value is, for example, an n count that can be arbitrarily set from “0000” to “n−1”.

カウンタ5は、ナビボード6からのH-Sync信号の一周期が、カウント値の規格値通りに入力されている場合には、「0」、即ちローレベル(L)の入出力制御信号(EN)をバッファ4bに出力する。   When one cycle of the H-Sync signal from the navigation board 6 is input according to the standard value of the count value, the counter 5 is “0”, that is, a low level (L) input / output control signal (EN). ) Is output to the buffer 4b.

一方、カウンタ5は、ナビボード6からのH-Sync信号の一周期が、カウント値の規格値通りに入力されていない場合、例えば、図示したように、ナビボード6から入力されるH-Sync信号がローレベル(L)のままである場合には、規格値を超えた任意の時点(カウント値=m;mは任意に設定できる)で、「1」、即ちハイレベル(H)の入出力制御信号(EN)をバッファ4bに出力する。   On the other hand, when one cycle of the H-Sync signal from the navigation board 6 is not input in accordance with the standard value of the count value, the counter 5 is, for example, as shown in FIG. When the signal remains at the low level (L), “1”, that is, input of the high level (H) at an arbitrary time point exceeding the standard value (count value = m; m can be arbitrarily set). An output control signal (EN) is output to the buffer 4b.

図5は、信号入出力装置1を含むナビゲーションシステム10で実行される処理を示すフローチャートである。   FIG. 5 is a flowchart showing processing executed in the navigation system 10 including the signal input / output device 1.

まず、ナビゲーションシステム10の電源が投入されると、ASIC2は、端子Y0を入力端子として設定する(ステップS1)。ナビボード6が映像同期信号(H-Sync信号及びV-Sync信号)を出力する場合には、映像同期信号が端子Y0に入力される(ステップS2)。カウンタ5には、マイコン3からのクロック信号(CLK)及びナビボード6からの映像同期信号(H-Sync信号及びV-Sync信号)が入力される(ステップS3)。所定時間経過後(例えば、3秒後)、カウンタ5は、マイコン3からのリセット信号(XRST)を入力する(ステップS4)。   First, when the navigation system 10 is powered on, the ASIC 2 sets the terminal Y0 as an input terminal (step S1). When the navigation board 6 outputs the video synchronization signal (H-Sync signal and V-Sync signal), the video synchronization signal is input to the terminal Y0 (step S2). The counter 5 receives the clock signal (CLK) from the microcomputer 3 and the video synchronization signal (H-Sync signal and V-Sync signal) from the navigation board 6 (step S3). After a predetermined time has elapsed (for example, after 3 seconds), the counter 5 receives a reset signal (XRST) from the microcomputer 3 (step S4).

次いで、カウンタ5は、ナビボード6からのH-Sync信号の一周期が、カウント値の規格値通りに入力されているか否かを判別する(ステップS5)。ここでは、カウンタ5は、端子Y0に入力される映像同期信号の状態を判断している。   Next, the counter 5 determines whether or not one cycle of the H-Sync signal from the navigation board 6 is input in accordance with the standard value of the count value (step S5). Here, the counter 5 determines the state of the video synchronization signal input to the terminal Y0.

ステップS5で、H-Sync信号の一周期が、カウント値の規格値通りに入力されている場合(YESの場合)には、カウンタ5は、「0」、即ちローレベル(L)の入出力制御信号(EN)をバッファ4bに出力する(ステップS6)。IOバッファ4は、ローレベル(L)の入出力制御信号(EN)を入力し、図3の真理表に従って、端子Y0を入力端子に設定し、ナビボード6からの映像同期信号(H-Sync信号及びV-Sync信号)を入力し、端子Y1を介してASIC2内部に出力して(ステップS7)、本処理を終了する。   In step S5, when one cycle of the H-Sync signal is input in accordance with the standard value of the count value (in the case of YES), the counter 5 is “0”, that is, a low level (L) input / output. A control signal (EN) is output to the buffer 4b (step S6). The IO buffer 4 inputs a low level (L) input / output control signal (EN), sets the terminal Y0 as an input terminal according to the truth table of FIG. Signal and V-Sync signal) are input and output to the ASIC 2 through the terminal Y1 (step S7), and this process is terminated.

一方、ステップS5で、H-Sync信号の一周期が、カウント値の規格値通りに入力されていない場合(NOの場合)には、カウンタ5は、「1」、即ちハイレベル(H)の入出力制御信号(EN)をバッファ4bに出力する(ステップS8)。IOバッファ4は、ハイレベル(H)の入出力制御信号(EN)を入力し、図3の真理表に従って、端子Y0を出力端子に設定し、ASIC2内部からの映像同期信号(H-Sync信号及びV-Sync信号)を端子A及び端子Y0を介してナビボード6に出力して(ステップS9)、本処理を終了する。   On the other hand, when one cycle of the H-Sync signal is not input in accordance with the standard value of the count value in step S5 (in the case of NO), the counter 5 is “1”, that is, high level (H). The input / output control signal (EN) is output to the buffer 4b (step S8). The IO buffer 4 receives a high-level (H) input / output control signal (EN), sets the terminal Y0 as an output terminal according to the truth table of FIG. 3, and outputs a video synchronization signal (H-Sync signal from the ASIC 2). And V-Sync signal) are output to the navigation board 6 via the terminal A and the terminal Y0 (step S9), and this process is terminated.

図6は、信号入出力装置1を含むナビゲーションシステム10で実行される処理の変形例を示すフローチャートである。   FIG. 6 is a flowchart showing a modified example of processing executed by the navigation system 10 including the signal input / output device 1.

まず、ナビゲーションシステム10の電源が投入されると、ASIC2は、端子Y0を入力端子として設定する(ステップS11)。カウンタ5には、マイコン3からのクロック信号(CLK)が入力される(ステップS12)。所定時間経過後(例えば、3秒後)、カウンタ5は、マイコン3からのリセット信号(XRST)を入力する(ステップS13)。   First, when the navigation system 10 is powered on, the ASIC 2 sets the terminal Y0 as an input terminal (step S11). The counter 5 receives the clock signal (CLK) from the microcomputer 3 (step S12). After a predetermined time has elapsed (for example, after 3 seconds), the counter 5 inputs a reset signal (XRST) from the microcomputer 3 (step S13).

次いで、カウンタ5は、ナビボード6からH-Sync信号の入力の有無を判別する(ステップS14)。ここでは、カウンタ5は、端子Y0に入力される映像同期信号の有無を判断している。   Next, the counter 5 determines whether or not an H-Sync signal is input from the navigation board 6 (step S14). Here, the counter 5 determines whether or not there is a video synchronization signal input to the terminal Y0.

ステップS14で、ナビボード6からH-Sync信号の入力がある場合には、カウンタ5は、「0」、即ちローレベル(L)の入出力制御信号(EN)をバッファ4bに出力する(ステップS15)。IOバッファ4は、ローレベル(L)の入出力制御信号(EN)を入力し、図3の真理表に従って、端子Y0を入力端子に設定し、ナビボード6からの映像同期信号(H-Sync信号及びV-Sync信号)を入力し、端子Y1を介してASIC2内部に出力して(ステップS16)、本処理を終了する。   If there is an H-Sync signal input from the navigation board 6 in step S14, the counter 5 outputs an input / output control signal (EN) of "0", that is, a low level (L) to the buffer 4b (step S14). S15). The IO buffer 4 inputs a low level (L) input / output control signal (EN), sets the terminal Y0 as an input terminal according to the truth table of FIG. Signal and V-Sync signal) are input to the ASIC 2 via the terminal Y1 (step S16), and this process is terminated.

一方、ステップS14で、ナビボード6からH-Sync信号の入力がない場合には、カウンタ5は、「1」、即ちハイレベル(H)の入出力制御信号(EN)をバッファ4bに出力する(ステップS17)。IOバッファ4は、ハイレベル(H)の入出力制御信号(EN)を入力し、図3の真理表に従って、端子Y0を出力端子に設定し、ASIC2内部からの映像同期信号(H-Sync信号及びV-Sync信号)を端子A及び端子Y0を介してナビボード6に出力して(ステップS18)、本処理を終了する。   On the other hand, if no H-Sync signal is input from the navigation board 6 in step S14, the counter 5 outputs "1", that is, a high level (H) input / output control signal (EN) to the buffer 4b. (Step S17). The IO buffer 4 receives a high-level (H) input / output control signal (EN), sets the terminal Y0 as an output terminal according to the truth table of FIG. 3, and outputs a video synchronization signal (H-Sync signal from the ASIC 2). And V-Sync signal) are output to the navigation board 6 via the terminal A and the terminal Y0 (step S18), and this process is terminated.

以上詳細に説明したように、本実施の形態によれば、信号入出力装置1は、映像同期信号を入出力する複数種のナビボードと選択的に接続可能であって、映像同期信号の入出力兼用の端子Y0と、当該端子Y0に入力される映像同期信号の有無又は当該端子Y0に入力される映像同期信号の状態に応じて、当該端子Y0を信号入力用又は信号出力用のいずれかに設定するASIC2とを備える。   As described above in detail, according to the present embodiment, the signal input / output device 1 can be selectively connected to a plurality of types of navigation boards that input and output the video synchronization signal, and the video synchronization signal can be input. The terminal Y0 is used for signal input or signal output depending on the presence / absence of a video synchronization signal input to the terminal Y0 and the video synchronization signal input to the terminal Y0 or the state of the video synchronization signal input to the terminal Y0. ASIC2 to be set to.

よって、外部端子の設定を行わずに、端子Y0に入力される映像同期信号の有無又は端子Y0に入力される映像同期信号の状態に応じて、当該端子Y0の入出力の切換を実行することができる。また、端子Y0に入力される映像同期信号に基づいて端子Y0の入出力の切り換えを行うので、別途端子Y0の入出力の切換用の端子を設ける必要がなく、端子数(ピン数)の削減を図ることができると共に信号入出力装置1の小型化を図ることができる。さらに、仕様の異なる複数種のナビボードに対して、信号入出力装置1を共用することができる、即ち、信号入出力装置1の設計を変更せずに、仕様の異なる複数種のナビボードに対応することができる。   Therefore, without switching the external terminal, the input / output switching of the terminal Y0 is executed according to the presence / absence of the video synchronization signal input to the terminal Y0 or the state of the video synchronization signal input to the terminal Y0. Can do. Also, since the input / output switching of the terminal Y0 is performed based on the video synchronization signal input to the terminal Y0, there is no need to provide a separate terminal for input / output switching of the terminal Y0, and the number of terminals (number of pins) is reduced. The signal input / output device 1 can be reduced in size. Furthermore, the signal input / output device 1 can be shared for a plurality of types of navigation boards having different specifications, that is, the navigation boards having different specifications can be used without changing the design of the signal input / output device 1. Can respond.

また、カウンタ5が端子Y0から入力される信号が所定の規格値に従って入力されているか否かを判断し、ASIC2は、その判断結果に基づいて、端子Y0を信号入力用又は信号出力用のいずれかに設定するので、外部端子の設定を行わずに、端子Y0に入力される映像同期信号が所定の規格値に従って入力されているか否かに応じて、当該端子Y0の入出力の切換を実行することができる。   The counter 5 determines whether or not the signal input from the terminal Y0 is input according to a predetermined standard value, and the ASIC 2 determines whether the terminal Y0 is for signal input or signal output based on the determination result. Therefore, without setting the external terminal, the input / output switching of the terminal Y0 is executed according to whether the video synchronization signal input to the terminal Y0 is input according to a predetermined standard value. can do.

さらに、端子Y0に入力される映像同期信号が検出されたときには、ASIC2は端子Y0を信号入力用に設定し、端子Y0に入力される映像同期信号が検出されないときには、ASIC2は端子Y0を信号出力用に設定するので、仕様の異なる複数種のナビボードに対して、信号入出力装置1を共用することができる、即ち、信号入出力装置1の設計を変更せずに、仕様の異なる複数種のナビボードに対応することができる。   Further, when the video synchronization signal input to the terminal Y0 is detected, the ASIC2 sets the terminal Y0 for signal input. When the video synchronization signal input to the terminal Y0 is not detected, the ASIC2 outputs the signal to the terminal Y0. Therefore, it is possible to share the signal input / output device 1 for a plurality of types of navigation boards having different specifications, that is, a plurality of types having different specifications without changing the design of the signal input / output device 1. It can correspond to the navigation board.

上記実施の形態では、映像同期信号として、H-Sync信号(水平同期信号)及びV-Sync信号(垂直同期信号)を使用したが、これに変えて、C-Sync(複合同期信号)を使用してもよい。映像同期信号として、C-Sync(複合同期信号)を使用した場合にも、上記実施の形態の効果と同様の効果を奏する。   In the above embodiment, the H-Sync signal (horizontal synchronization signal) and the V-Sync signal (vertical synchronization signal) are used as the video synchronization signal, but C-Sync (composite synchronization signal) is used instead. May be. Even when C-Sync (composite synchronization signal) is used as the video synchronization signal, the same effect as that of the above-described embodiment can be obtained.

また、上記実施の形態では、ナビボード6と信号入出力装置1との間で、映像同期信号の入出力を実行しているが、信号の種類は、特に、映像同期信号に限定されるものではない。例えば、外部装置として音源ボードが信号入出力装置1と接続される場合、音声同期信号に対して上記図1〜図5の技術を適用してもよい。   Moreover, in the said embodiment, although the input / output of a video synchronizing signal is performed between the navigation board 6 and the signal input / output apparatus 1, the kind of signal is especially limited to a video synchronizing signal. is not. For example, when a sound source board is connected to the signal input / output device 1 as an external device, the techniques shown in FIGS. 1 to 5 may be applied to the audio synchronization signal.

なお、本発明は、上述した実施の形態に限定されるものではなく、その要旨を逸脱しない範囲内で種々変形して実施することが可能である。   Note that the present invention is not limited to the above-described embodiment, and can be implemented with various modifications without departing from the scope of the invention.

本発明の実施の形態に係る信号入出力装置を含むナビゲーションシステムの構成を示すブロック図である。It is a block diagram which shows the structure of the navigation system containing the signal input / output device which concerns on embodiment of this invention. 図1のIOバッファ4及びカウンタ5の構成を示す図である。It is a figure which shows the structure of IO buffer 4 and the counter 5 of FIG. 端子A、入出力制御信号(EN)及び端子Y0、Y1の真理表の一例を示す図である。It is a figure which shows an example of the truth table of the terminal A, the input / output control signal (EN), and the terminals Y0 and Y1. カウンタ5に入出力される信号の模式図である。4 is a schematic diagram of signals input to and output from a counter 5. FIG. 信号入出力装置を含むナビゲーションシステムで実行される処理を示すフローチャートである。It is a flowchart which shows the process performed with the navigation system containing a signal input / output device. 信号入出力装置を含むナビゲーションシステムで実行される処理の変形例を示すフローチャートである。It is a flowchart which shows the modification of the process performed with the navigation system containing a signal input / output device.

符号の説明Explanation of symbols

A,Y0,Y1 端子
1 信号入出力装置
2 ASIC
3 マイコン
4 IOバッファ
4a,4b バッファ
5 カウンタ
6 ナビゲーションボード(ナビボード)
7 TFT表示部
10 ナビゲーションシステム
A, Y0, Y1 Terminal 1 Signal input / output device 2 ASIC
3 microcomputer 4 IO buffer 4a, 4b buffer 5 counter 6 navigation board (navigation board)
7 TFT display section 10 Navigation system

Claims (3)

信号を入出力する外部装置と接続可能な信号入出力装置であって、
信号の入出力兼用の端子と、
当該端子に入力される信号の有無又は当該端子に入力される信号の状態に応じて、当該端子を信号入力用又は信号出力用のいずれかに設定する設定手段と
を備えることを特徴とする信号入出力装置。
A signal input / output device connectable to an external device that inputs and outputs signals,
A signal input / output terminal;
A setting means for setting the terminal to either signal input or signal output depending on the presence or absence of a signal input to the terminal or the state of the signal input to the terminal. I / O device.
前記設定手段は、前記端子から入力される信号が所定の規格値に従って入力されているか否かを判断する判断手段を備え、当該判断手段の判断結果に応じて、当該端子を信号入力用又は信号出力用のいずれかに設定することを特徴とする請求項1に記載の信号入出力装置。 The setting means includes determination means for determining whether or not a signal input from the terminal is input in accordance with a predetermined standard value, and the terminal is used for signal input or signal depending on a determination result of the determination means. 2. The signal input / output device according to claim 1, wherein the signal input / output device is set to one for output. 前記端子に信号が入力されたときには、前記設定手段は前記端子を信号入力用に設定し、前記端子に信号が入力されないときには、前記設定手段は前記端子を信号出力用に設定することを特徴とする請求項1又は2に記載の信号入出力装置。 When a signal is input to the terminal, the setting means sets the terminal for signal input, and when no signal is input to the terminal, the setting means sets the terminal for signal output. The signal input / output device according to claim 1 or 2.
JP2007175686A 2007-07-03 2007-07-03 Signal input/output device Withdrawn JP2009017147A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007175686A JP2009017147A (en) 2007-07-03 2007-07-03 Signal input/output device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007175686A JP2009017147A (en) 2007-07-03 2007-07-03 Signal input/output device

Publications (1)

Publication Number Publication Date
JP2009017147A true JP2009017147A (en) 2009-01-22

Family

ID=40357504

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007175686A Withdrawn JP2009017147A (en) 2007-07-03 2007-07-03 Signal input/output device

Country Status (1)

Country Link
JP (1) JP2009017147A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2214131A1 (en) 2009-01-28 2010-08-04 Nintendo Co., Ltd. Storage medium for storing program capable of ensuring that evaluation of content is made after watching thereof, information processing device, and information processing system
JP2010288050A (en) * 2009-06-11 2010-12-24 Jvc Kenwood Holdings Inc Information processing device, method and program

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2214131A1 (en) 2009-01-28 2010-08-04 Nintendo Co., Ltd. Storage medium for storing program capable of ensuring that evaluation of content is made after watching thereof, information processing device, and information processing system
JP2010288050A (en) * 2009-06-11 2010-12-24 Jvc Kenwood Holdings Inc Information processing device, method and program

Similar Documents

Publication Publication Date Title
TWI564857B (en) Mid-frame blanking
EP1755106A1 (en) Display apparatus and control method thereof
US20150121278A1 (en) Method and apparatus for providing user interface in multi-window
JP2008165238A (en) Method and apparatus for processing serialized video data for display
TWI392356B (en) Digital signal processing device, display device, and program
US9870087B2 (en) Display driving apparatus and method for driving touch display panel
JP2009017147A (en) Signal input/output device
EP3396523B1 (en) Display system capable of displaying a picture-in-picture image by stacking images
US9912844B2 (en) Video signal output system and method
JP2005107123A (en) Electronic equipment
JP2008234511A (en) Semiconductor integrated circuit device
JP2007079077A (en) Timing controller and image display device
JP2004170932A (en) Sound card, computer system, and control method of computer system
JP4328703B2 (en) Display device, mode determination device and mode determination method thereof
KR20200084165A (en) Display device for displaying various types of contents
US11006070B2 (en) Display device and video display method therefor
JP2013064784A (en) Image display device, input/output switching method, and program
TW201724074A (en) Electronic paper display apparatus and driving method thereof
CN105786676A (en) Design method for displaying starting-up schedule at Post stage of server
JP2007317073A (en) Information processor and control method
JP2009092999A (en) Display system and control method
JP2007110215A (en) Receiving apparatus, receiving method, and electronic apparatus using receiving apparatus
JP2017010294A (en) Input device, input method, and electronic apparatus
US20150084973A1 (en) Devices and methods for indicating active frame starts
US20130010194A1 (en) Television-integrated computer and boot image displaying method thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100618

A072 Dismissal of procedure

Free format text: JAPANESE INTERMEDIATE CODE: A073

Effective date: 20111025

A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20111101