JP2008109473A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2008109473A5 JP2008109473A5 JP2006291420A JP2006291420A JP2008109473A5 JP 2008109473 A5 JP2008109473 A5 JP 2008109473A5 JP 2006291420 A JP2006291420 A JP 2006291420A JP 2006291420 A JP2006291420 A JP 2006291420A JP 2008109473 A5 JP2008109473 A5 JP 2008109473A5
- Authority
- JP
- Japan
- Prior art keywords
- data
- memory
- calculation
- determination
- data processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000003672 processing method Methods 0.000 claims 2
- 238000000034 method Methods 0.000 claims 1
Claims (11)
- メモリに格納されているデータを送信するデータ処理装置であって、
前記データを送信する通信プロトコルを判別する判別手段と、
前記データのチェックサム演算を行う演算手段と、
前記判別手段により判別された通信プロトコルに応じて、前記データに前記演算手段による演算結果を付加して送信すると共に、前記演算結果を前記メモリに格納する処理手段と、
を有することを特徴とするデータ処理装置。 - 外部にデータを送信するためのインターフェイスと、
前記処理手段を有し、直接メモリアクセス制御により前記メモリに格納されているデータを前記インターフェイスに転送するコントローラと、を更に有し、
前記処理手段は、前記コントローラが前記メモリに格納されているデータを前記インターフェイスに転送する際に、前記データに前記演算手段による演算結果を付加して送信すると共に、前記演算結果を前記メモリに格納することを特徴とする請求項1記載のデータ処理装置。 - 前記データは、通信フレームとして前記メモリに記憶されており、前記処理手段は、前記メモリに記憶されている通信フレームのチェックサム格納位置に前記演算結果を格納することを特徴とする請求項1又は2記載のデータ処理装置。
- 前記判別手段は、再送信を行う通信プロトコルか否かを判別することを特徴とする請求項1乃至3のいずれか1項に記載のデータ処理装置。
- 前記判別手段は、前記データのネットワーク層を解析し、通信プロトコルを判別することを特徴とする請求項1乃至4のいずれか1項に記載のデータ処理装置。
- 前記コントローラはバッファを有し、
前記コントローラは、前記メモリから読み出したデータを前記バッファを介して前記インターフェイスへデータを転送するデータ転送と前記メモリから読み出したデータを前記バッファを介さずに前記インターフェイスへデータを転送するデータ転送の少なくとも1つを行うことを特徴とする請求項2記載のデータ処理装置。 - 前記判別手段による判別に応じて、前記演算手段によるチェックサム演算を行わせるか否かを判断する判断手段を更に有し、
前記演算手段による演算と前記処理手段による前記処理は前記判断手段による判断に応じて行われることを特徴とする請求項1乃至6のいずれか1項に記載のデータ処理装置。 - 前記データを再送する際に、前記処理手段により前記メモリに格納された演算結果が付加されたデータを再送する再送手段を更に有することを特徴とする請求項1乃至7のいずれか1項に記載のデータ処理装置。
- 前記処理手段は、前記判別手段が判別した通信プロトコルに再送信の可能性がある場合に、前記演算結果を前記メモリに格納することを特徴とする請求項1乃至8のいずれか1項に記載のデータ処理装置。
- 請求項1乃至9のいずれか1項に記載のデータ処理装置を有する通信装置。
- メモリに格納されているデータを送信するデータ処理方法であって、
前記データを送信する通信プロトコルを判別する判別工程と、
前記データのチェックサム演算を行う演算工程と、
前記判別工程において判別された通信プロトコルに応じて、前記データに前記演算工程における演算結果を付加して送信すると共に、前記演算結果を前記メモリに格納する処理工程と、
を有することを特徴とするデータ処理方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006291420A JP4845674B2 (ja) | 2006-10-26 | 2006-10-26 | データ処理装置及び方法、通信装置、並びにプログラム |
US11/866,320 US8219866B2 (en) | 2006-10-26 | 2007-10-02 | Apparatus and method for calculating and storing checksums based on communication protocol |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006291420A JP4845674B2 (ja) | 2006-10-26 | 2006-10-26 | データ処理装置及び方法、通信装置、並びにプログラム |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2008109473A JP2008109473A (ja) | 2008-05-08 |
JP2008109473A5 true JP2008109473A5 (ja) | 2009-12-03 |
JP4845674B2 JP4845674B2 (ja) | 2011-12-28 |
Family
ID=39331650
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006291420A Expired - Fee Related JP4845674B2 (ja) | 2006-10-26 | 2006-10-26 | データ処理装置及び方法、通信装置、並びにプログラム |
Country Status (2)
Country | Link |
---|---|
US (1) | US8219866B2 (ja) |
JP (1) | JP4845674B2 (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8589333B2 (en) * | 2008-08-19 | 2013-11-19 | Northrop Grumman Systems Corporation | System and method for information sharing across security boundaries |
JP2010057033A (ja) * | 2008-08-29 | 2010-03-11 | Nec Electronics Corp | 通信装置及び方法 |
JP2010278897A (ja) * | 2009-05-29 | 2010-12-09 | Renesas Electronics Corp | 通信データ処理回路及び通信データ処理方法 |
CN103430510B (zh) | 2011-02-25 | 2016-06-29 | 三菱电机株式会社 | 控制装置、控制系统以及通信方法 |
US9619167B2 (en) | 2013-11-27 | 2017-04-11 | Intel Corporation | System and method for computing message digests |
JP6381270B2 (ja) * | 2014-04-22 | 2018-08-29 | キヤノン株式会社 | 情報処理装置、情報処理方法、システム |
JP6516539B2 (ja) * | 2015-04-15 | 2019-05-22 | キヤノン株式会社 | 通信装置、通信方法、およびプログラム |
JP6600241B2 (ja) * | 2015-12-11 | 2019-10-30 | キヤノン株式会社 | 演算装置及び演算方法、通信装置 |
JP6567476B2 (ja) * | 2016-08-10 | 2019-08-28 | 株式会社ワイ・デー・ケー | データ処理装置 |
JP7049140B2 (ja) * | 2018-03-06 | 2022-04-06 | キヤノン株式会社 | 通信装置およびその制御方法 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04352054A (ja) * | 1991-05-29 | 1992-12-07 | Toshiba Corp | 通信制御装置 |
US5430842A (en) * | 1992-05-29 | 1995-07-04 | Hewlett-Packard Company | Insertion of network data checksums by a network adapter |
US5663952A (en) * | 1995-07-07 | 1997-09-02 | Sun Microsystems, Inc. | Checksum generation circuit and method |
US5826032A (en) * | 1996-02-12 | 1998-10-20 | University Of Southern California | Method and network interface logic for providing embedded checksums |
US6289023B1 (en) * | 1997-09-25 | 2001-09-11 | Hewlett-Packard Company | Hardware checksum assist for network protocol stacks |
US6122670A (en) * | 1997-10-30 | 2000-09-19 | Tsi Telsys, Inc. | Apparatus and method for constructing data for transmission within a reliable communication protocol by performing portions of the protocol suite concurrently |
US6765901B1 (en) * | 1998-06-11 | 2004-07-20 | Nvidia Corporation | TCP/IP/PPP modem |
US6266337B1 (en) * | 1998-06-23 | 2001-07-24 | Expand Network Ltd. | Packet retransmission eliminator |
US6324670B1 (en) * | 1999-03-24 | 2001-11-27 | Novell, Inc. | Checksum generator with minimum overflow |
US6412092B1 (en) * | 1999-04-14 | 2002-06-25 | Hewlett-Packard Company | Method and apparatus to reduce the cost of preparing the checksum for out bound data in network communication protocols by caching |
JP2000339184A (ja) * | 1999-05-27 | 2000-12-08 | Toyo Commun Equip Co Ltd | チェックサム計算器 |
JP4515651B2 (ja) * | 2001-03-05 | 2010-08-04 | ルネサスエレクトロニクス株式会社 | 巡回冗長検査演算方法及び巡回冗長検査演算回路 |
US7020079B2 (en) * | 2001-10-23 | 2006-03-28 | Sun Microsystems, Inc. | Bypassing protocol checksum computations in communications across a reliable network link |
ATE384935T1 (de) * | 2001-12-21 | 2008-02-15 | Danfoss As | Dielektrisches betätigungsglied oder sensorstruktur und herstellungsverfahren |
US7386627B1 (en) * | 2002-01-29 | 2008-06-10 | Network Appliance, Inc. | Methods and apparatus for precomputing checksums for streaming media |
US7142540B2 (en) * | 2002-07-18 | 2006-11-28 | Sun Microsystems, Inc. | Method and apparatus for zero-copy receive buffer management |
CN1745532B (zh) * | 2003-02-24 | 2010-11-03 | 艾利森电话股份有限公司 | 用于在利用隧道技术的gprs通信系统中执行快速校验和运算的方法和系统 |
US20040218623A1 (en) * | 2003-05-01 | 2004-11-04 | Dror Goldenberg | Hardware calculation of encapsulated IP, TCP and UDP checksums by a switch fabric channel adapter |
JP4344576B2 (ja) * | 2003-09-26 | 2009-10-14 | 株式会社ルネサステクノロジ | パケット通信装置 |
US7181675B2 (en) * | 2003-10-06 | 2007-02-20 | Avago Technologies General Ip (Singapore) Pte. Ltd. | System and method for checksum offloading |
US7502925B2 (en) * | 2004-04-19 | 2009-03-10 | Nvidia Corporation | Method and apparatus for reducing TCP frame transmit latency |
JP3967338B2 (ja) * | 2004-06-09 | 2007-08-29 | 株式会社日立国際電気 | 無線パケット転送装置 |
JP4612821B2 (ja) * | 2004-09-10 | 2011-01-12 | キヤノン株式会社 | 通信制御装置及び方法 |
US7447810B2 (en) * | 2004-10-28 | 2008-11-04 | Intel Corporation | Implementing bufferless Direct Memory Access (DMA) controllers using split transactions |
JP2006211227A (ja) * | 2005-01-27 | 2006-08-10 | Sony Corp | データ送信装置およびデータ送信方法 |
-
2006
- 2006-10-26 JP JP2006291420A patent/JP4845674B2/ja not_active Expired - Fee Related
-
2007
- 2007-10-02 US US11/866,320 patent/US8219866B2/en not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2008109473A5 (ja) | ||
JP2008293631A5 (ja) | ||
JP2011514734A5 (ja) | ||
JP2008252867A5 (ja) | ||
WO2007063393A3 (en) | Apparatus, method and computer program product providing retransmission utilizing multiple arq mechanisms | |
JP2005006340A5 (ja) | ||
JP2010176693A5 (ja) | ||
WO2018098820A1 (zh) | 数据发送、接收的方法、装置、服务器及计算机程序产品 | |
JP2006245897A5 (ja) | ||
JP2006331309A5 (ja) | ||
JP2004103022A5 (ja) | ||
JP2009164971A5 (ja) | ||
JP2011081432A5 (ja) | 通信装置及び通信装置の制御方法並びにプログラム | |
JP2007181127A5 (ja) | ||
JP2007081579A5 (ja) | ||
ATE540498T1 (de) | Verfahren zur durchführung einer schicht 2 verarbeitung unter verwendung einer verteilten speicherarchitektur | |
JP2009278364A5 (ja) | ||
JP2008312126A5 (ja) | ||
JP5080654B2 (ja) | 通信装置、通信方法 | |
JP2013535131A5 (ja) | ||
JP2009218743A5 (ja) | ||
JP2006262409A5 (ja) | ||
JP2008053854A5 (ja) | ||
JP2003037624A5 (ja) | ||
WO2007030553A3 (en) | Method and apparatus for processing data in a wireless communication system |