JP2006253816A - Direct conversion receiver - Google Patents

Direct conversion receiver Download PDF

Info

Publication number
JP2006253816A
JP2006253816A JP2005064193A JP2005064193A JP2006253816A JP 2006253816 A JP2006253816 A JP 2006253816A JP 2005064193 A JP2005064193 A JP 2005064193A JP 2005064193 A JP2005064193 A JP 2005064193A JP 2006253816 A JP2006253816 A JP 2006253816A
Authority
JP
Japan
Prior art keywords
frequency
switching
pass filter
conversion receiver
direct conversion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005064193A
Other languages
Japanese (ja)
Other versions
JP4500187B2 (en
Inventor
Hidenori Matsumoto
英徳 松本
Shoichiro Ikeda
将一郎 池田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2005064193A priority Critical patent/JP4500187B2/en
Publication of JP2006253816A publication Critical patent/JP2006253816A/en
Application granted granted Critical
Publication of JP4500187B2 publication Critical patent/JP4500187B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To reduce DC offset in a direct conversion receiver capable of receiving a plurality of bands. <P>SOLUTION: LNAs 5a, 5b, quadrature mixers 6a, 6b, phase-shifters 7a, 7b, and VCOs 8a, 8b are made independent from one another for each frequency band and share LPFs 14a-14d, HPFs 16a-16d, baseband variable gain amplifiers 15a-15f, and a PLL circuit 10. The HPFs 16a-16d switch cut-off frequencies corresponding to the instruction of an HPF control part 29. The switching of circuits independently provided for each frequency band is executed together with the update of frequency data to the PLL circuit 10 when the switching of frequency bands occurs. On that occasion, the DC offset can be quickly converged by increasing the cut-off frequencies of the high-pass filters 16a-16d. <P>COPYRIGHT: (C)2006,JPO&NCIPI

Description

本発明は、複数バンド対応の受信機能を有するダイレクトコンバージョン受信機に関し、特に、DCオフセットの低減機能を備えたダイレクトコンバージョン受信機に関する。   The present invention relates to a direct conversion receiver having a reception function for a plurality of bands, and more particularly to a direct conversion receiver having a DC offset reduction function.

ダイレクトコンバージョン受信機は、アンテナで受信されたRF(Radio Frequency)信号に同一周波数のローカル信号(キャリア)を重畳することで、中間周波数への変換を省略して、直接ベースバンド信号に変換する機能を有する受信機である。このような機能によってフィルタを削減することができるので、受信機の小型化や軽量化などを図ることができる。また、このようなダイレクトコンバージョン受信機においてはDCオフセットを抑制することが重要である。ダイレクトコンバージョン受信機におけるDCオフセットの抑制方法については種々の文献に開示されている(例えば、特許文献1参照)。特許文献1の技術によれば、DCオフセットが増大する可能性が高い期間を検出して、その期間において信号経路に介在するDC成分阻止用フィルタの時定数を通常動作時より小さくし、フィルタを通過した信号の過度応答を急速に収束させることによりDCオフセットを低減させることができる。   The direct conversion receiver superimposes a local signal (carrier) of the same frequency on an RF (Radio Frequency) signal received by an antenna, thereby omitting conversion to an intermediate frequency and converting it directly to a baseband signal. It is a receiver which has. Since such a function can reduce the number of filters, it is possible to reduce the size and weight of the receiver. In such a direct conversion receiver, it is important to suppress the DC offset. Various methods for suppressing the DC offset in the direct conversion receiver are disclosed in various documents (see, for example, Patent Document 1). According to the technique of Patent Document 1, a period during which a DC offset is highly likely to be detected is detected, and during that period, the time constant of the DC component blocking filter interposed in the signal path is made smaller than that during normal operation. The DC offset can be reduced by rapidly converging the transient response of the passed signal.

また、複数バンド対応のダイレクトコンバージョン受信機においては、回路規模が増大する上で、小型化、低価格化、及び軽量化などを行うために、同一周波数を扱う回路ブロックにおいて回路の共有化を行うことが一般的である。特に、ダイレクトコンバージョン受信機では直交ミキサ以降が共通の周波数であり、ベースバンド回路部を共有化することは実現性が高く、その回路規模の大きさから考えてもベースバンド回路部を共有化することは、小型化、低価格化、及び軽量化のためにはより有効である。ベースバンド回路部を共有化する回路構成を実現しようとした場合は、直交ミキサ以前が別々の回路構成になり、直交ミキサ以前で回路の切り替えが発生した場合にはDCオフセットを低減させることが必要になる。つまり、ダイレクトコンバージョン方式を採用する複数バンド対応のダイレクトコンバージョン受信機においては、ベースバンド回路を共用化させることが小型化や軽量化を実現する上では一段と有効になる。
特開2003−224488号公報
In addition, in a direct conversion receiver for multiple bands, the circuit scale is increased, and in order to reduce the size, the price, and the weight, the circuit is shared in the circuit block that handles the same frequency. It is common. In particular, in the direct conversion receiver, the frequency after the orthogonal mixer is a common frequency, and it is highly feasible to share the baseband circuit unit, and the baseband circuit unit is also shared in view of the size of the circuit scale. This is more effective for size reduction, price reduction, and weight reduction. When trying to realize a circuit configuration that shares the baseband circuit section, the circuit configuration before the orthogonal mixer becomes a separate circuit configuration, and if the circuit switching occurs before the orthogonal mixer, it is necessary to reduce the DC offset become. In other words, in a direct conversion receiver for multiple bands that employs a direct conversion method, sharing a baseband circuit is more effective in realizing miniaturization and weight reduction.
JP 2003-224488 A

しかしながら、前述の特許文献1に開示されたダイレクトコンバージョン受信機は、ゲインの切り替え時において、ゲインの変動量が大きい場合にはDCオフセットが発生する可能性がある。したがって、必要に応じてハイパスフィルタのカットオフ周波数を低い周波数から高い周波数に切り替えてDCオフセットの低減に対応している。このような対応は、受信電力の測定結果によってゲインの設定値が更新されることから、ハイパスフィルタのカットオフ周波数の切り替え制御を行うことを想定したものである。すなわち、異なる周波数の切り替えを行う従来のダイレクトコンバージョン受信機においては、特に、複数バンドの受信に対応する従来のダイレクトコンバージョン受信機においては、周波数バンドの切り替えに伴うDCオフセットの抑制方法は複雑であるので、ダイレクトコンバージョン受信機におけるDCオフセットの抑制方法にはまだ改善の余地がある。言い換えれば、一部回路の共用化を図る複数バンドの受信可能な従来のダイレクトコンバージョン受信機においては、DCオフセットの抑制を行うためには更なる改善が必要である。   However, in the direct conversion receiver disclosed in Patent Document 1 described above, there is a possibility that a DC offset occurs when the gain fluctuation amount is large at the time of gain switching. Therefore, if necessary, the cutoff frequency of the high-pass filter is switched from a low frequency to a high frequency to cope with a reduction in DC offset. Such correspondence assumes that the gain set value is updated according to the measurement result of the received power, so that the cut-off frequency switching control of the high-pass filter is performed. That is, in a conventional direct conversion receiver that switches between different frequencies, particularly in a conventional direct conversion receiver that supports reception of a plurality of bands, a method for suppressing a DC offset that accompanies switching of a frequency band is complicated. Therefore, there is still room for improvement in the DC offset suppression method in the direct conversion receiver. In other words, in a conventional direct conversion receiver capable of receiving a plurality of bands for which some circuits are shared, further improvement is necessary to suppress the DC offset.

本発明はかかる点に鑑みてなされたものであり、周波数バンドの切り替えが行われるときにもDCオフセットを抑制する制御を行うことが可能な複数バンド対応のダイレクトコンバージョン受信機を提供することを目的とする。   The present invention has been made in view of such a point, and an object thereof is to provide a direct conversion receiver for a plurality of bands capable of performing control for suppressing a DC offset even when a frequency band is switched. And

本発明によるダイレクトコンバージョン受信機は、受信した復調信号の信号電力に対してIch/Qchの振幅値をほぼ一定にするためのAGC(Automatic Gain Control)回路を有し、少なくとも2種類以上の周波数帯域を受信可能とする複数バンド対応のダイレクトコンバージョン受信機であって、周波数帯域ごとに独立した系統にあって、外部入力信号により制御対象とする対象周波数帯域の回路の起動及び制御対象としない非対象周波数帯域の回路の停止を行うLNA(Low Noise Amplifier)、直交ミキサ、移相器、及び電圧制御発振器(VCO:Voltage Controlled Oscillator)と、周波数帯域が異なっても系統を共有するローパスフィルタ、ハイパスフィルタ、ベースバンド可変利得増幅器及びPLL(Phase Locked Loop)回路と、周波数帯域の切り替え又は周波数の切り替えのいずれかが行われる場合に、ハイパスフィルタのカットオフ周波数を高/低に切り替え制御を行うハイパスフィルタ制御部とを備え、ハイパスフィルタは、ハイパスフィルタ制御部の指示に基づいてカットオフ周波数を高/低の少なくとも2段階に切り替える構成を採っている。   The direct conversion receiver according to the present invention has an AGC (Automatic Gain Control) circuit for making the Ich / Qch amplitude value substantially constant with respect to the signal power of the received demodulated signal, and has at least two frequency bands. A direct conversion receiver for multiple bands that can receive signals, and is in an independent system for each frequency band, and activates a circuit in a target frequency band to be controlled by an external input signal and is not a target for control Low-frequency filter and high-pass filter that share the system even if the frequency band is different from LNA (Low Noise Amplifier), quadrature mixer, phase shifter, and voltage controlled oscillator (VCO) that stop the circuit in the frequency band , Baseband variable gain amplifier and PLL (Phase Locked Loop) circuit, frequency band switching or A high-pass filter control unit that controls switching between high and low cut-off frequencies of the high-pass filter when any of the frequencies is switched. The high-pass filter is cut off based on an instruction from the high-pass filter control unit. A configuration is adopted in which the frequency is switched to at least two levels of high / low.

すなわち、本発明による複数バンド対応のダイレクトコンバージョン受信機は、受信した復調信号の信号電力に対してIch/Qchの振幅値をほぼ一定にするためのAGC回路を有し、少なくとも2種類以上の周波数帯域を受信可能とするダイレクトコンバージョン受信機であって、LNA、直交ミキサ、移相器、及び電圧制御発振器を周波数帯域ごとに独立系統として存在させている。そして、周波数帯域ごとに独立したLNA、直交ミキサ、移相器、及び電圧制御発振器は、外部入力信号によって対象周波数帯域の回路の起動、及び非対象周波数帯域の回路の停止が行われる。一方、ローパスフィルタ、ハイパスフィルタ、ベースバンド可変利得増幅器及びPLL回路は、周波数帯域が異なっても共有の系統としている。さらに、ハイパスフィルタは、ハイパスフィルタ制御部の指示にしたがってカットオフ周波数を高い/低いの少なくとも2段階で切り替える機能を有している。そして、ハイパスフィルタ制御部が、周波数帯域の切り替えあるいは周波数の切り替えのいずれかが行われる場合に、ハイパスフィルタのカットオフ周波数を高/低と切り替え制御を行うように構成されている。このような構成によれば、小型化、低価格化を目的としたベースバンド可変増幅回路の共有化に対し、周波数バンドごとに個別の系統を有する回路の切り替えが行われても、ハイパスフィルタのカットオフ周波数を切り替えることでDCオフセットの発生を抑制することが可能となる。   That is, the direct conversion receiver for multiple bands according to the present invention has an AGC circuit for making the amplitude value of Ich / Qch substantially constant with respect to the signal power of the received demodulated signal, and has at least two types of frequencies. A direct conversion receiver capable of receiving a band, wherein an LNA, a quadrature mixer, a phase shifter, and a voltage controlled oscillator are provided as independent systems for each frequency band. The LNA, the quadrature mixer, the phase shifter, and the voltage controlled oscillator that are independent for each frequency band are activated and deactivated by the external input signal. On the other hand, the low-pass filter, the high-pass filter, the baseband variable gain amplifier, and the PLL circuit are shared systems even if the frequency bands are different. Further, the high-pass filter has a function of switching the cut-off frequency in at least two steps of high / low according to an instruction from the high-pass filter control unit. The high-pass filter control unit is configured to perform switching control so that the cut-off frequency of the high-pass filter is high / low when either switching of the frequency band or switching of the frequency is performed. According to such a configuration, in contrast to the sharing of the baseband variable amplifier circuit for the purpose of downsizing and cost reduction, even if the circuit having an individual system for each frequency band is switched, the high-pass filter It is possible to suppress the occurrence of DC offset by switching the cut-off frequency.

また、本発明による複数バンド対応のダイレクトコンバージョン受信機は、前記発明の構成において、ハイパスフィルタ制御部は、ハイパスフィルタのカットオフ周波数を高くする切り替えを行った後、一定期間が経過した後にそのハイパスフィルタのカットオフ周波数を低くする制御を行うような構成を採っている。   The direct conversion receiver for a plurality of bands according to the present invention may be configured such that, in the configuration of the invention, the high-pass filter control unit performs switching to increase the cutoff frequency of the high-pass filter, and then passes the high-pass filter after a certain period has elapsed. The configuration is such that control is performed to lower the cutoff frequency of the filter.

このような構成によれば、ハイパスフィルタ制御部がハイパスフィルタのカットオフ周波数を高くする切り替えを行った後、一定期間が経過した後にハイパスフィルタのカットオフ周波数を低くすることにより、DCオフセットを抑制した上で高い復調精度を実現するハイパスフィルタのカットオフ周波数にすることができる。   According to such a configuration, after the high-pass filter control unit performs switching to increase the cutoff frequency of the high-pass filter, the DC offset is suppressed by decreasing the cutoff frequency of the high-pass filter after a certain period of time has elapsed. In addition, the cutoff frequency of the high-pass filter that achieves high demodulation accuracy can be obtained.

また、本発明による複数バンド対応のダイレクトコンバージョン受信機は、前記発明の構成に加えて、さらに、LNA、直交ミキサ、移相器、及び電圧制御発振器の周波数バンドの切り替え制御を行うための制御信号を遅延させる遅延回路を備え、ハイパスフィルタにおけるカットオフ周波数の切り替え制御のタイミングは、遅延回路の遅延タイミングによって決定される構成を採っている。   In addition to the configuration of the present invention, the direct conversion receiver for a plurality of bands according to the present invention further includes a control signal for performing frequency band switching control of the LNA, quadrature mixer, phase shifter, and voltage controlled oscillator. The delay circuit switching control timing in the high-pass filter is determined by the delay timing of the delay circuit.

このような構成によれば、ハイパスフィルタにおけるカットオフ周波数の切り替え制御タイミングは、周波数帯域ごとに独立しているLNA、直交ミキサ、移相器、及び電圧制御発振器のバンド切り替え制御を行う制御信号を遅延回路経由で送信している。   According to such a configuration, the cut-off frequency switching control timing in the high-pass filter is the control signal for performing the band switching control of the LNA, the quadrature mixer, the phase shifter, and the voltage controlled oscillator that are independent for each frequency band. Sending via delay circuit.

また、本発明による複数バンド対応のダイレクトコンバージョン受信機は、前記発明の構成において、ハイパスフィルタにおけるカットオフ周波数の切り替え制御のタイミングは、電圧制御発振器の周波数制御を行うPLL回路へ周波数データを設定したとき、前回の設定値から周波数の切り替えが行われた場合に制御信号を遅延回路経由で出力制御することによって決定される構成を採っている。   Further, in the direct conversion receiver for a plurality of bands according to the present invention, in the configuration of the invention, the timing of switching control of the cut-off frequency in the high-pass filter is set to frequency data in a PLL circuit that performs frequency control of the voltage controlled oscillator. When the frequency is switched from the previous set value, the configuration is determined by controlling the output of the control signal via the delay circuit.

また、本発明による複数バンド対応のダイレクトコンバージョン受信機は、前記発明の構成において、遅延回路は、LNA、直交ミキサ、及び移相器における周波数バンドの切り替え時の回路起動安定時間以上の遅延時間を発生させる構成を採っている。   In the direct conversion receiver for multiple bands according to the present invention, in the configuration of the invention, the delay circuit has a delay time equal to or longer than a circuit start-up stabilization time at the time of frequency band switching in the LNA, quadrature mixer, and phase shifter. The structure to generate is taken.

このような構成によれば、遅延回路は、周波数帯域ごとに独立であるLNA、直交ミキサ、及び移相器の周波数バンド切り替え時の回路起動安定時間以上の遅延時間を持たせている。   According to such a configuration, the delay circuit has a delay time longer than the circuit start-up stabilization time when the frequency band of the LNA, the quadrature mixer, and the phase shifter that are independent for each frequency band is switched.

また、本発明による複数バンド対応のダイレクトコンバージョン受信機は、前記各発明の構成に加えて、さらに、周波数切り替えの有無を判定して、周波数が切り替えられたときにカットオフ周波数の切り替えを行う周波数切り替え判定部を備える構成を採っている。   In addition to the configurations of the respective inventions, the direct conversion receiver for multiple bands according to the present invention further determines the presence / absence of frequency switching, and switches the cut-off frequency when the frequency is switched. A configuration including a switching determination unit is employed.

本発明のダイレクトコンバージョン受信機によれば、周波数バンドの切り替えに伴うLNA、直交ミキサ、移相器の回路切り替え安定時間後に、ハイパスフィルタにおけるカットオフ周波数の切り替えを行うことにより、DCオフセットを安定的に収束させることができる。つまり、カットオフ周波数を低周波数から高周波数に切り替えることによってDCオフセットを効果的に低減させることができる。   According to the direct conversion receiver of the present invention, the DC offset is stabilized by switching the cut-off frequency in the high-pass filter after the circuit switching stabilization time of the LNA, the quadrature mixer, and the phase shifter accompanying the frequency band switching. Can be converged to. That is, the DC offset can be effectively reduced by switching the cutoff frequency from the low frequency to the high frequency.

また、周波数バンドの切り替えとほぼ同じタイミングで行われるPLLシンセサイザの周波数切り替え時間は、上記の回路切り替え安定時間及びハイパスフィルタのカットオフ周波数の切り替えが、低周波数→高周波数→低周波数という切り替え手順を含んでいても、一般的にはそれ以上の周波数安定時間がかかるため、PLLシンセサイザの周波数が安定する時間よりも前に、DCオフセットを収束させることができると共に高い復調精度を実現することができる。   In addition, the frequency switching time of the PLL synthesizer, which is performed at almost the same timing as the switching of the frequency band, is the switching procedure of switching the low frequency → high frequency → low frequency by switching the circuit switching stabilization time and the high-pass filter cutoff frequency. Even if it is included, since the frequency stabilization time is generally longer than that, the DC offset can be converged and high demodulation accuracy can be realized before the PLL synthesizer frequency stabilizes. .

《発明の概要》
本発明による複数バンド対応のダイレクトコンバージョン受信機は、周波数バンドの切り替えが発生した際に、ハイパスフィルタにおけるカットオフ周波数の切り替え制御を行うことにより、DCオフセットを速やかに収束させている。このようにして、周波数バンドの切り替えに伴う回路の切り替えによるDCオフセットの変動分を抑制することにより、AGC動作の安定化及び良好な受信性能の確保を実現することができる。
<< Summary of Invention >>
The direct conversion receiver for a plurality of bands according to the present invention quickly converges the DC offset by performing cut-off frequency switching control in the high-pass filter when frequency band switching occurs. In this way, stabilization of AGC operation and securing of good reception performance can be realized by suppressing fluctuations in the DC offset due to circuit switching accompanying frequency band switching.

《本発明の最良の形態》
本発明による複数バンド対応のダイレクトコンバージョン受信機は、PLLシンセサイザに用いられるシリアルデータからの情報に基づいて、周波数バンドの切り替えの有無を判断している。そして、周波数バンドの切り替えが発生した場合は、ハイパスフィルタのカットオフ周波数を低い周波数から高い周波数へ切り替える制御を行うことで、複数バンド対応のダイレクトコンバージョン受信機におけるDCオフセットの低減化を実現し、かつ、AGC制御の安定化と高品質な受信特性を得ることができる。
<< Best Mode of the Invention >>
The direct conversion receiver for multiple bands according to the present invention determines whether or not frequency bands are switched based on information from serial data used in a PLL synthesizer. When frequency band switching occurs, the control of switching the cutoff frequency of the high-pass filter from a low frequency to a high frequency is performed, thereby realizing a reduction in DC offset in a direct conversion receiver that supports multiple bands. In addition, stabilization of AGC control and high quality reception characteristics can be obtained.

また、複数バンドを受信することができるダイレクトコンバージョン受信機において、ベースバンド回路を共用化した際のDCオフセット発生の解決方法は以下に述べる通りである。なお、本発明のダイレクトコンバージョン受信機によるDCオフセットの低減方法では、特に、CDMA(Code Division Multiple Access)方式において連続受信状態からの周波数バンドを跨いだ異周波数レベルの測定、及び自局への戻りがあった場合の効果的なAGC動作及び良好な受信性能の確保を想定している。   Further, in a direct conversion receiver capable of receiving a plurality of bands, a method for solving a DC offset when a baseband circuit is shared is as described below. Note that, in the DC offset reduction method by the direct conversion receiver of the present invention, in particular, in the CDMA (Code Division Multiple Access) method, the measurement of the different frequency level across the frequency band from the continuous reception state, and the return to the own station It is assumed that an effective AGC operation and good reception performance are ensured when there is an error.

すなわち、複数バンド対応のダイレクトコンバージョン受信機において、ベースバンド回路を共用化した場合は、共用化部分の前段の回路ブロックであるLNA、VCO、移相器、直交ミキサが、バンド切り替えを行うと共に回路のON/OFF制御を行う。なお、複数バンドでは、消費電流を削減する観点から未使用バンドの回路ブロックは非動作とするのが一般的である。また、ダイレクトコンバージョン受信機におけるDCオフセットの発生量は、ゲインの変化量に比例して発生レベルが大きくなってしまう。さらに、バンド切り替えが発生した場合は、シンセサイザへの周波数データの設定を行ったり、LNA、VCO、直交ミキサを起動したりすることにより、急激なゲイン変動が発生する。特に、ベースバンド周波数の信号への変換を行う直交ミキサのON/OFF制御によって急激なゲイン変動を発生させてしまう。   That is, in a direct conversion receiver that supports multiple bands, when the baseband circuit is shared, the LNA, VCO, phase shifter, and quadrature mixer, which are the previous circuit blocks of the shared part, perform band switching and circuit ON / OFF control is performed. In a plurality of bands, the unused band circuit blocks are generally not operated from the viewpoint of reducing current consumption. Also, the DC offset generation amount in the direct conversion receiver increases in proportion to the gain change amount. Further, when band switching occurs, a sudden gain fluctuation occurs by setting frequency data to the synthesizer or starting an LNA, VCO, or quadrature mixer. In particular, sudden gain fluctuations are caused by ON / OFF control of the orthogonal mixer that performs conversion to a signal of a baseband frequency.

このような場合、前述の特許文献1に開示されたDCオフセットの低減方法においては、連続受信状態ではゲイン値が更新されない限り、ハイパスフィルタにおけるカットオフ周波数の切り替えが発生しないため、仮に大きなDCオフセットが発生してもシンセサイザの周波数安定時間までにDCオフセットが十分に収束していない可能性がある。   In such a case, in the DC offset reduction method disclosed in Patent Document 1 described above, since the cutoff frequency does not switch in the high-pass filter unless the gain value is updated in the continuous reception state, it is assumed that the DC offset is large. Even if this occurs, there is a possibility that the DC offset has not sufficiently converged by the frequency stabilization time of the synthesizer.

そこで、本発明においては、シンセサイザ回路を含め、バンド切り替えにおけるLNAや直交ミキサ等の回路制御が行われるような複数バンド対応のダイレクトコンバージョン受信機において、シリアルデータからの周波数設定データによりバンド切り替え制御が行われるときには、LNA、VCO、直交ミキサ、移相器の回路切り替え動作の安定直後に、ハイパスフィルタのカットオフ周波数を高くすることによって速やかにDCオフセットの収束を行っている。なお、DCオフセットの収束後は速やかにハイパスフィルタのカットオフ周波数を元にもどしている。これによって、周波数バンドの切り替えに伴う回路切り替え直後の受信レベル測定以前にDCオフセット値を収束させることができる。   Therefore, in the present invention, in a direct conversion receiver that supports multiple bands such as a synthesizer circuit and performs circuit control such as LNA and quadrature mixer in band switching, band switching control is performed by frequency setting data from serial data. When performed, immediately after the circuit switching operation of the LNA, VCO, quadrature mixer, and phase shifter is stabilized, the DC offset is rapidly converged by increasing the cutoff frequency of the high-pass filter. After the DC offset converges, the high-pass filter cut-off frequency is quickly restored. As a result, the DC offset value can be converged before the reception level measurement immediately after the circuit switching accompanying the frequency band switching.

以下、図面を用いて、本発明におけるダイレクトコンバージョン受信機の実施の形態の幾つかを詳細に説明する。尚、各実施の形態に用いる図面において、同一の構成要素は同一の符号を付し、かつ重複する説明は可能な限り省略する。   Hereinafter, some embodiments of the direct conversion receiver according to the present invention will be described in detail with reference to the drawings. In the drawings used in the embodiments, the same components are denoted by the same reference numerals, and redundant description is omitted as much as possible.

《実施の形態1》
本発明の実施の形態1におけるダイレクトコンバージョン受信機の特徴は、周波数バンドの切り替えが発生した場合に、ハイパスフィルタにおけるカットオフ周波数の切り替えを行うことである。ここで、ダイレクトコンバージョン受信機において、ハイパスフィルタのカットオフ周波数を切り替えることがDCオフセット値を低減させるために有効である理由について図を用いて説明する。
Embodiment 1
The direct conversion receiver according to Embodiment 1 of the present invention is characterized in that when the frequency band is switched, the cutoff frequency is switched in the high-pass filter. Here, the reason why switching the cut-off frequency of the high-pass filter in the direct conversion receiver is effective for reducing the DC offset value will be described with reference to the drawings.

図1は、ハイパスフィルタのカットオフ周波数に対するI/Q受信信号の復調精度の特性を示す図であり、横軸にハイパスフィルタ(HPF)のカットオフ周波数(Hz)を表わし、縦軸に受信信号の復調精度(%rms)を表わしている。また、図2は、ハイパスフィルタのカットオフ周波数をパラメータとしたときの時間に対するDC値の特性を示す図である。すなわち、図2はハイパスフィルタ(HPF)におけるカットオフ周波数の応答特性を示していて、横軸に時間(ms)、縦軸にDC値(V)を表わしている。   FIG. 1 is a diagram illustrating characteristics of demodulation accuracy of an I / Q reception signal with respect to a cut-off frequency of the high-pass filter, where the horizontal axis represents the cut-off frequency (Hz) of the high-pass filter (HPF) and the vertical axis represents the received signal. Represents the demodulation accuracy (% rms). FIG. 2 is a graph showing the DC value characteristics with respect to time when the cutoff frequency of the high-pass filter is used as a parameter. That is, FIG. 2 shows the response characteristics of the cutoff frequency in the high pass filter (HPF), with the horizontal axis representing time (ms) and the vertical axis representing DC value (V).

図1から分るように、カットオフ周波数が高いほど復調精度が劣化している。また、図2から分るように、カットオフ周波数が高いほどDCオフセットの収束が速くなっている。つまり、図1及び図2から分るように、受信品質を良くしようとした場合は、ハイパスフィルタのカットオフ周波数はより低いほど有利であるが、一方では、ダイレクトコンバージョン受信機に特有の課題であるゲイン変動に伴うDCオフセットが発生した際のDC応答収束特性を速くしようとした場合は、ハイパスフィルタのカットオフ周波数はより高いほど収束特性が改善されるというように、両者の特性はトレードオフの関係となっている。   As can be seen from FIG. 1, the higher the cutoff frequency, the worse the demodulation accuracy. As can be seen from FIG. 2, the higher the cutoff frequency, the faster the DC offset converges. That is, as can be seen from FIG. 1 and FIG. 2, the lower the cutoff frequency of the high-pass filter is, the more advantageous when trying to improve the reception quality, but on the other hand, there is a problem specific to the direct conversion receiver. When trying to speed up the DC response convergence characteristic when a DC offset due to a certain gain fluctuation occurs, the higher the cutoff frequency of the high-pass filter, the better the convergence characteristic. It has become a relationship.

通常、CDMA方式では、多チャンネルの信号を復調するために、入力電界が変化した場合にもADコンバータへの入力振幅がほぼ一定になるような受信AGCの制御を行うことが必須である。ところが、DCオフセットが残留していると受信電力測定における時間的な変化が大きくなり、かつ、一定区間を平均化しても実際の信号振幅に対して高めの信号を受信していると判断してしまうため、DCオフセットにより正常なAGC動作を期待することができなくなってしまう。   Normally, in the CDMA system, in order to demodulate a multi-channel signal, it is essential to control the reception AGC so that the input amplitude to the AD converter becomes substantially constant even when the input electric field changes. However, if the DC offset remains, the temporal change in the received power measurement becomes large, and it is determined that a higher signal is received with respect to the actual signal amplitude even if a certain interval is averaged. Therefore, normal AGC operation cannot be expected due to the DC offset.

これより、DCオフセットが発生する可能性がある場合には、ハイパスフィルタのカットオフ周波数を高くすることでDCオフセットの収束時間を速くし、DC収束後はハイパスフィルタのカットオフ周波数を低くすることで、受信AGC動作を安定化させると共に受信品質の安定化を実現することができる。   From this, when there is a possibility that a DC offset may occur, the DC offset convergence time is increased by increasing the cutoff frequency of the high-pass filter, and the cutoff frequency of the high-pass filter is decreased after DC convergence. Thus, the reception AGC operation can be stabilized and the reception quality can be stabilized.

以下、本発明の実施の形態1におけるダイレクトコンバージョン受信機の構成及び動作について図面を参照しながら詳細に説明する。図3は、本発明の実施の形態1における複数バンド対応のダイレクトコンバージョン受信機の構成図である。図3に示す実施の形態1における複数バンド対応のダイレクトコンバージョン受信機の構成は、2つのバンドを受信可能な受信機を想定しているが、それ以上の周波数帯域を受信する場合にもアンテナ切り替えスイッチ2から直交ミキサ6a,6bまでの回路を周波数帯域分だけ新たに追加させることで容易に実現することができる。   Hereinafter, the configuration and operation of the direct conversion receiver according to Embodiment 1 of the present invention will be described in detail with reference to the drawings. FIG. 3 is a configuration diagram of a direct conversion receiver for a plurality of bands according to Embodiment 1 of the present invention. The configuration of the direct conversion receiver for multiple bands in Embodiment 1 shown in FIG. 3 assumes a receiver that can receive two bands, but antenna switching is also possible when receiving a frequency band higher than that. This can be easily realized by newly adding circuits from the switch 2 to the orthogonal mixers 6a and 6b for the frequency band.

図3に示す実施の形態1のダイレクトコンバージョン受信機は、アンテナ1、アンテナ切り替えスイッチ2、フィルタ4a,4b、LNA5a,5b、直交ミキサ6a,6b、移相器7a,7b、VCO(電圧制御発振器)8a,8b、ループフィルタ9a,9b、PLL回路10、基準クロック11、ローパスフィルタ(LPF)14a,14b,14c,14d、可変利得増幅器15a,15b,15c,15d,15e,15f、ハイパスフィルタ(HPF)16a,16b,16c,16d、オールパスフィルタ(APF)17a,17b、A/Dコンバータ18a,18b、受信電力測定部19、デコーダ20、データ判定部21、ゲイン算出部22、ゲイン制御部23、タイミング生成部24、周波数制御部25、シリアルインターフェース出力部26、シリアルインターフェース入力部27、可変利得増幅器(GCA)制御部28、ハイパスフィルタ(HPF)制御部29、タイマ30、バンド切り替え制御部31、及び遅延回路32を備えた構成となっている。   The direct conversion receiver according to Embodiment 1 shown in FIG. 3 includes an antenna 1, an antenna changeover switch 2, filters 4a and 4b, LNAs 5a and 5b, quadrature mixers 6a and 6b, phase shifters 7a and 7b, a VCO (voltage controlled oscillator). ) 8a, 8b, loop filters 9a, 9b, PLL circuit 10, reference clock 11, low pass filters (LPF) 14a, 14b, 14c, 14d, variable gain amplifiers 15a, 15b, 15c, 15d, 15e, 15f, high pass filters ( HPF) 16a, 16b, 16c, 16d, all-pass filters (APF) 17a, 17b, A / D converters 18a, 18b, received power measurement unit 19, decoder 20, data determination unit 21, gain calculation unit 22, gain control unit 23 , Timing generator 24, frequency controller 25, serial input Interface output unit 26, serial interface input unit 27, variable gain amplifier (GCA) control unit 28, high-pass filter (HPF) control unit 29, timer 30, band switching control unit 31, and delay circuit 32. Yes.

次に、図3に示すダイレクトコンバージョン受信機の動作について説明する。アンテナ1から受信した信号は、アンテナ切り替えスイッチ2によって所望の受信帯域用回路に接続された出力端子に出力される。バンド1RF信号3aは、フィルタ4aにて受信信号以外の信号成分が除去された後にLNA5aに入力され、増幅されたRF信号が直交ミキサ6aに送信される。   Next, the operation of the direct conversion receiver shown in FIG. 3 will be described. A signal received from the antenna 1 is output to an output terminal connected to a desired reception band circuit by the antenna changeover switch 2. The band 1 RF signal 3a is input to the LNA 5a after signal components other than the received signal are removed by the filter 4a, and the amplified RF signal is transmitted to the orthogonal mixer 6a.

ここで、ダイナミックレンジ及びNF特性の観点から、フィルタ4a以前にさらにLNAを挿入させても構わないし、送信機とのアイソレーションを確保するためにアンテナ切り替えスイッチ2の出力に共用機を挿入しても構わない。なお、VCO8a,8b、ループフィルタ9a,9b、PLL回路10、基準クロック11は一般的に用いられるPLLシンセサイザ回路を簡単に図示してものであり、公知の技術であるので詳細な説明は省略する。また、直交ミキサ6aには、VCO8aから受信周波数のキャリア周波数と同一周波数のローカル信号が移相器7aを経由して入力され、直交ミキサ6aから復調信号成分であるIch信号12a及びQch信号13aが出力される。   Here, from the viewpoint of dynamic range and NF characteristics, an LNA may be further inserted before the filter 4a, or a shared machine is inserted at the output of the antenna changeover switch 2 in order to ensure isolation from the transmitter. It doesn't matter. Note that the VCOs 8a and 8b, the loop filters 9a and 9b, the PLL circuit 10 and the reference clock 11 are simply known PLL synthesizer circuits, and are well-known techniques, so detailed description thereof is omitted. . Further, a local signal having the same frequency as the carrier frequency of the reception frequency is input from the VCO 8a to the orthogonal mixer 6a via the phase shifter 7a, and the Ich signal 12a and the Qch signal 13a, which are demodulated signal components, are input from the orthogonal mixer 6a. Is output.

一方、アンテナ1からのバンド2RF信号3bは、バンド1RF信号3aと同様に、フィルタ4bにて受信信号以外の信号成分が除去された後、LNA5bに入力されて増幅されたRF信号として直交ミキサ6bに出力される。また、直交ミキサ6bには、VCO8bから受信周波数のキャリア周波数と同一周波数のローカル信号が移相器7bを経由して入力され、直交ミキサ6bの出力には復調信号成分であるIch信号12b及びQch信号13bが出力される。   On the other hand, the band 2 RF signal 3b from the antenna 1 is, like the band 1 RF signal 3a, the signal component other than the received signal is removed by the filter 4b, and then input to the LNA 5b and amplified as an RF signal to the orthogonal mixer 6b. Is output. Further, a local signal having the same frequency as the carrier frequency of the reception frequency is input from the VCO 8b to the quadrature mixer 6b via the phase shifter 7b, and the Ich signal 12b and Qch, which are demodulated signal components, are output from the quadrature mixer 6b. A signal 13b is output.

ここで、LNA5a,5bから直交ミキサ6a,6bまでは周波数帯域ごとに独立に回路を持たせて、バンド切り替え制御部31からの制御信号によって周波数帯域に一致した回路ブロックはON動作を行い、周波数帯域に一致しない非対象回路はOFF動作を行うことで、複数バンド化による消費電流の増加を防ぐことができる。また、それぞれの周波数帯域ごとの直交ミキサ6a,6bの出力のIch信号12a,12b及びQch信号13a,13bは、それぞれ、共通の回路であってベースバンド可変利得増幅を行う可変利得増幅器15a,15bに送信される。   Here, the circuits from the LNAs 5a and 5b to the orthogonal mixers 6a and 6b are independently provided for each frequency band, and the circuit block that matches the frequency band by the control signal from the band switching control unit 31 performs the ON operation. The non-target circuit that does not match the band performs an OFF operation, thereby preventing an increase in current consumption due to the multiple bands. Further, the Ich signals 12a and 12b and the Qch signals 13a and 13b output from the orthogonal mixers 6a and 6b for each frequency band are common gain circuits, and variable gain amplifiers 15a and 15b that perform baseband variable gain amplification, respectively. Sent to.

一般的に、扱う周波数が異なると(あるいは、扱う周波数帯域が離れていると)、それぞれの回路の最適化が困難となって電流あるいは特性面で十分な性能を出すことが難しくなるが、扱う周波数が同じであれば回路の共用化は比較的容易である。   Generally, if the frequency to be handled is different (or if the frequency band to be handled is separated), it is difficult to optimize each circuit, and it becomes difficult to obtain sufficient performance in terms of current or characteristics. If the frequency is the same, circuit sharing is relatively easy.

直交ミキサ6aあるいは直交ミキサ6bの出力であるIch信号12aあるいはIch信号12b、及びQch信号13aあるいはQch信号13bは、ローパスフィルタ(LPF)14a,14b,14c,14dにおいて、ベースバンド信号からわずかに離れた近傍周波数の除去が行われる。可変利得増幅器15a,15b,15c,15d,15e,15fでは、可変利得増幅器(GCA)制御部28からの指示にしたがって受信AGC制御を目的とした任意のゲイン制御を行い、各可変利得増幅器15a,15b,15c,15d,15e,15f間を各ハイパスフィルタ(HPF)16a,16b,16c,16dで接続し、各可変利得増幅器15a,15b,15c,15d,15e,15f間のDC分離を極力行ってゲイン変動の発生時におけるDCオフセットを抑制している。   The Ich signal 12a or Ich signal 12b and the Qch signal 13a or Qch signal 13b, which are the outputs of the quadrature mixer 6a or quadrature mixer 6b, are slightly separated from the baseband signal in the low-pass filters (LPF) 14a, 14b, 14c and 14d. The adjacent frequency is removed. The variable gain amplifiers 15a, 15b, 15c, 15d, 15e, and 15f perform arbitrary gain control for the purpose of reception AGC according to instructions from the variable gain amplifier (GCA) control unit 28, and each variable gain amplifier 15a, 15b, 15c, 15d, 15e, and 15f are connected by high pass filters (HPF) 16a, 16b, 16c, and 16d, and DC separation between the variable gain amplifiers 15a, 15b, 15c, 15d, 15e, and 15f is performed as much as possible. Thus, the DC offset when the gain fluctuation occurs is suppressed.

なお、ハイパスフィルタ(HPF)16a,16b,16c,16dは、ハイパスフィルタ(HPF)制御部29からの指示にしたがってカットオフ周波数を高/低に切り替えている。また、オールパスフィルタ(APF)17a,17bは、ローパスフィルタ(LPF)14a,14b,14c,14d及びハイパスフィルタ(HPF)16a,16b,16c,16dによる帯域内群遅延偏差を抑制させ、高い復調精度を実現している。   The high-pass filters (HPF) 16a, 16b, 16c, and 16d switch the cut-off frequency between high and low according to instructions from the high-pass filter (HPF) control unit 29. The all-pass filters (APF) 17a and 17b suppress in-band group delay deviation caused by the low-pass filters (LPF) 14a, 14b, 14c, and 14d and the high-pass filters (HPF) 16a, 16b, 16c, and 16d, and have high demodulation accuracy. Is realized.

可変利得増幅器15e,15fの出力信号である所望の振幅値のIch信号及びQch信号は、A/Dコンバータ18a,18bにおいてデジタル信号に変換される。そして、デジタル信号に変換されたIch信号及びQch信号は、AGC制御を目的とした受信電力の測定を行う受信電力測定部19とデコーダ20に出力される。   The Ich signal and Qch signal having desired amplitude values, which are output signals of the variable gain amplifiers 15e and 15f, are converted into digital signals by the A / D converters 18a and 18b. Then, the Ich signal and the Qch signal converted into digital signals are output to the reception power measuring unit 19 and the decoder 20 that measure the reception power for the purpose of AGC control.

受信電力測定部19では、Ich信号及びQch信号から一定区間の測定結果から求められた平均電力測定値をゲイン算出部22に出力し、ゲイン算出部22では所望の電力測定値との差分から次回にゲイン更新を行う際に設定すべきゲイン値をゲイン制御部23に出力する。   The received power measurement unit 19 outputs an average power measurement value obtained from the measurement result of a certain section from the Ich signal and the Qch signal to the gain calculation unit 22, and the gain calculation unit 22 next time calculates the difference from the desired power measurement value. The gain value to be set when the gain is updated is output to the gain controller 23.

一方、データ判定部21は、デコーダ20からの情報に基づいて、ネットワーク指示による受信タイミング及び周波数切り替えタイミング等の判断を行うと共に、タイミング生成部24へのタイミング指示と周波数制御部25への周波数データの更新を行う。また、タイミング生成部24は、ネットワーク上のタイミングに合わせてゲイン制御部23及び周波数制御部25への受信機側に対するデータ設定の指示を行い、シリアルインターフェース出力部26経由でシリアルインターフェース入力部27へデータ転送を行う。   On the other hand, the data determination unit 21 determines the reception timing and the frequency switching timing based on the network instruction based on the information from the decoder 20, and the timing instruction to the timing generation unit 24 and the frequency data to the frequency control unit 25. Update. In addition, the timing generation unit 24 instructs the gain control unit 23 and the frequency control unit 25 to set the data on the receiver side in accordance with the timing on the network, and sends it to the serial interface input unit 27 via the serial interface output unit 26. Perform data transfer.

なお、周波数制御部25がシリアルインターフェース出力部26経由で受信機側に周波数制御を行う際、PLL回路10への周波数データの更新を行うと共に、バンド切り替えが発生した場合はシリアルインターフェース入力部27経由でバンド切り替え制御部31への指示を行う。   When the frequency control unit 25 performs frequency control on the receiver side via the serial interface output unit 26, the frequency data is updated to the PLL circuit 10 and, when band switching occurs, the serial interface input unit 27 is used. Then, an instruction is given to the band switching control unit 31.

可変利得増幅器(GCA)制御部28は、ゲイン制御部23からのシリアルインターフェース出力部26及びシリアルインターフェース入力部27経由の指示に基づき、可変利得増幅器15a,15b,15c,15d,15e,15fへのゲイン制御を行うことで、受信AGC制御を実現している。また、DCオフセットの発生が予想されるゲイン変動量を検知した場合は、ハイパスフィルタ(HPF)制御部29にカットオフ切り替えを行う指示をする。ここで、ハイパスフィルタ(HPF)制御部29は、タイマ30を有しており、ハイパスフィルタ(HPF)16a,16b,16c,16dのカットオフ周波数の切り替えを高い周波数にした後、一定時間が経過した後はハイパスフィルタ(HPF)16a,16b,16c,16dのカットオフ周波数の切り替えを低い周波数に戻すことを可能としている。   The variable gain amplifier (GCA) control unit 28 is connected to the variable gain amplifiers 15a, 15b, 15c, 15d, 15e, and 15f based on an instruction from the gain control unit 23 via the serial interface output unit 26 and the serial interface input unit 27. By performing gain control, reception AGC control is realized. When a gain fluctuation amount that is expected to generate a DC offset is detected, the high-pass filter (HPF) control unit 29 is instructed to perform cutoff switching. Here, the high-pass filter (HPF) control unit 29 has a timer 30, and a certain time has elapsed after switching the cutoff frequency of the high-pass filters (HPF) 16a, 16b, 16c, and 16d to a high frequency. After that, it is possible to switch the cut-off frequency of the high-pass filters (HPF) 16a, 16b, 16c, 16d back to a low frequency.

一方、バンド切り替え制御部31は、LNA5a,5b、直交ミキサ6a,6b、移相器7a,7b、VCO8a,8bへの回路切り替え制御の指示を行うと共に、遅延回路32を経由してハイパスフィルタ(HPF)制御部29へハイパスフィルタ(HPF)16a,16b,16c,16dにおけるカットオフ周波数の切り替えの指示を行う。なお、遅延回路32では回路起動安定時間以上の遅延時間を持たせている。   On the other hand, the band switching control unit 31 instructs circuit switching control to the LNAs 5a and 5b, the quadrature mixers 6a and 6b, the phase shifters 7a and 7b, and the VCOs 8a and 8b, and the high-pass filter (via the delay circuit 32). The HPF) control unit 29 is instructed to switch the cutoff frequency in the high-pass filters (HPF) 16a, 16b, 16c, 16d. The delay circuit 32 has a delay time longer than the circuit activation stabilization time.

ここで、周波数バンドの切り替えが発生した場合の動作に関して、動作例を用いて詳細に説明する。図4は、本発明を適用しない場合の複数バンド対応のダイレクトコンバージョン受信機における周波数切り替え実施時(バンド切り替え)のハイパスフィルタ切り替えの動作例とRX(受信)Ich信号波形を示すタイミングチャートである。また、図5は、本発明を適用した場合の複数バンド対応のダイレクトコンバージョン受信機における周波数切り替え実施時(バンド切り替え)のハイパスフィルタ切り替えの動作例とRXIch信号波形を示すタイミングチャートである。図4は、周波数データ、ゲイン設定データ、ハイパスフィルタ(HPF)のカットオフ周波数(fc)切り替え、Rx(受信)Ich出力の時間的な経過を示している。また、図5は、周波数データ、ゲイン設定データ、ハイパスフィルタ(HPF)のカットオフ周波数(fc)切り替え、Rx(受信)Ich/Qch出力の時間的な経過を示している。   Here, the operation when frequency band switching occurs will be described in detail using an operation example. FIG. 4 is a timing chart showing an operation example of high-pass filter switching and RX (reception) Ich signal waveform when frequency switching is performed (band switching) in a direct conversion receiver for a plurality of bands when the present invention is not applied. FIG. 5 is a timing chart showing an example of the operation of high-pass filter switching and the RXIch signal waveform at the time of frequency switching (band switching) in a direct conversion receiver for multiple bands when the present invention is applied. FIG. 4 shows the time course of frequency data, gain setting data, high-pass filter (HPF) cut-off frequency (fc) switching, and Rx (reception) Ich output. FIG. 5 shows the time course of frequency data, gain setting data, high-pass filter (HPF) cut-off frequency (fc) switching, and Rx (reception) Ich / Qch output.

ちなみに、図4及び図5に図示した動作は、通話中等に他の周波数チャネルをモニタし、その後に自局周波数に戻るようなコンプレスドモードを想定したものであり、このときに異周波数をモニタする際に、周波数バンドを跨ぐ切り替え動作時に起こり得る動作を示している。   Incidentally, the operations shown in FIGS. 4 and 5 assume a compressed mode in which other frequency channels are monitored during a call or the like and then return to the local frequency. When monitoring, the operation | movement which may occur at the time of the switching operation across a frequency band is shown.

図4において、自局周波数からバンド切り替えを伴う異周波数切り替えが発生したとき(時刻t1)、PLL回路10への周波数データの更新によるシンセサイザの引き込み動作が起こると共に、周波数帯域ごとに有する回路切り替え動作が発生する。シンセサイザの周波数安定時間は、通常は数百μs程度の時間が必要であり、安定動作完了後に受信電界が不明な周波数でのレベル測定精度を確保する意味でAGC動作を行い、その後レベル測定を行った後に自局周波数に戻ってくる。   In FIG. 4, when different frequency switching accompanied by band switching occurs from the local station frequency (time t1), a synthesizer pulling operation by updating frequency data to the PLL circuit 10 occurs, and a circuit switching operation for each frequency band Occurs. The frequency stabilization time of the synthesizer usually requires several hundreds of microseconds. After the stable operation is completed, the AGC operation is performed to ensure level measurement accuracy at a frequency where the received electric field is unknown, and then the level measurement is performed. After that, it returns to its own frequency.

ここで、周波数バンドの切り替え実施時には、シンセサイザの周波数切り替えとほぼ同時に周波数帯域ごとの回路のON/OFF制御が行われるため、周波数切り替え時にゲイン変動が大きくなることによって、RX_Ich出力に大きなDCオフセットが発生する。特に、ベースバンド可変利得増幅器15a,15bのゲインを大きくしていると、周波数切り替え動作時のDCオフセットの変動をより大きな変化にしてしまう。   Here, when the frequency band is switched, ON / OFF control of the circuit for each frequency band is performed almost simultaneously with the frequency switching of the synthesizer. Therefore, a large DC offset is generated in the RX_Ich output due to a large gain fluctuation during the frequency switching. appear. In particular, if the gains of the baseband variable gain amplifiers 15a and 15b are increased, the fluctuation of the DC offset during the frequency switching operation is changed more greatly.

図4では、DCオフセットが発生した場合にハイパスフィルタのカットオフ周波数は低いままのため、周波数安定時間終了後にもDCオフセットが残っている特性を図示している。この状態で高速AGC動作を行った場合、残留DCオフセットにより実際の受信電力よりも高めに測定するために正常なAGC動作を期待することができない。また、仮に受信AGC動作が正常に行われても、DCオフセットの収束にはゲイン変動量が大きくなった場合のみに、ハイパスフィルタのカットオフ周波数切り替えが行われる。   FIG. 4 illustrates a characteristic in which the DC offset remains even after the frequency stabilization time has ended since the cutoff frequency of the high-pass filter remains low when the DC offset occurs. When high-speed AGC operation is performed in this state, normal AGC operation cannot be expected because measurement is performed higher than actual reception power due to residual DC offset. Even if the reception AGC operation is normally performed, the cut-off frequency switching of the high-pass filter is performed only when the gain fluctuation amount is large for the DC offset convergence.

ちなみに、高速AGC動作とは、受信電界レベルが不明な状態で所望のIch/Qch振幅値を得るためにAGCゲインフィードバック量を大きくし、かつ、急速にゲイン更新を行うことで、短時間で所望のIch/Qch振幅値を得ようとするAGC動作である。なお、このような受信動作を行っている最中においてフェージング等によるレベル変動に緩やかに追従する動きは、低速AGC動作であると見なすものとする。   Incidentally, the high-speed AGC operation is desired in a short time by increasing the AGC gain feedback amount in order to obtain a desired Ich / Qch amplitude value in a state where the received electric field level is unknown, and by rapidly updating the gain. This is an AGC operation to obtain the Ich / Qch amplitude value of the AGC. It should be noted that a movement that gently follows level fluctuations due to fading or the like during such a receiving operation is regarded as a low-speed AGC operation.

また、異周波数のレベル測定終了後において、自局周波数に戻る動作が行われる時(時刻t2)にも時刻t1の場合と同様の動作を行うが、このときも回路切り替えによるゲイン変動によって大きなDCオフセットが発生している。この場合は、仮に残留DCオフセットがなければ、特に以前受信動作を行っていた周波数であり、新たに高速AGC動作を行わなくとも自局周波数での前回ゲイン設定値を再設定することにより、所望のIch/Qch振幅値を得られる可能性は高いため、異周波数レベル測定に伴う自局周波数での非受信区間を短くすることが可能になる。しかし、ハイパスフィルタのカットオフ周波数切り替えを行うためには、高速AGC動作により、再度、DCオフセットを除去させることを期待する。もしくは、低カットオフ周波数でのハイパスフィルタの過渡応答による収束を期待する手段のいずれかを選択する。   In addition, when the operation to return to the local station frequency is performed after the level measurement of the different frequency is completed (time t2), the same operation as that at the time t1 is performed. An offset has occurred. In this case, if there is no residual DC offset, the frequency is the frequency at which the previous reception operation was performed, and the desired gain value is reset by resetting the previous gain setting value at the local station frequency without newly performing a high-speed AGC operation. Since it is highly possible to obtain the Ich / Qch amplitude value, it is possible to shorten the non-reception section at the local frequency accompanying the different frequency level measurement. However, in order to switch the cutoff frequency of the high-pass filter, it is expected that the DC offset is removed again by the high-speed AGC operation. Alternatively, one of means for expecting convergence due to the transient response of the high-pass filter at a low cutoff frequency is selected.

一方、図5に示す本発明での動作例では、異周波数へのバンド切り替え実施時(時刻t1)に、シンセサイザの周波数切り替えと周波数帯域に対応した回路切り替えが行われるが、回路切り替え後の直交ミキサ等の起動安定時間経過後(時刻t2)にハイパスフィルタのカットオフ周波数切り替え(低い周波数→高い周波数)を行い、速やかにDCオフセットを収束させ、その後(時刻t3)において、ハイパスフィルタのカットオフ周波数切り替え(高い周波数→低い周波数)を行っている。このようにして、シンセサイザ回路の起動安定時間経過後には、DCオフセットの収束を行うと共に、高い復調精度を実現することができるハイパスフィルタのカットオフ周波数とすることによってDCオフセットを除去することができる。   On the other hand, in the operation example of the present invention shown in FIG. 5, when performing band switching to a different frequency (time t 1), frequency switching of the synthesizer and circuit switching corresponding to the frequency band are performed. After the start-up stabilization time of the mixer or the like has elapsed (time t2), the cutoff frequency of the high-pass filter is switched (low frequency → high frequency) to quickly converge the DC offset, and thereafter (time t3), the high-pass filter cutoff Frequency switching (high frequency → low frequency) is performed. In this way, after the start-up stabilization time of the synthesizer circuit elapses, the DC offset can be converged and the DC offset can be removed by setting the cut-off frequency of the high-pass filter that can realize high demodulation accuracy. .

また、異周波数レベル測定後の自局周波数への切り替えが発生したとき(時刻t4)においては、時刻t5でハイパスフィルタのカットオフ周波数の切り替え(低い周波数→高い周波数)を行い、速やかにDCオフセットを収束させ、その後、時刻t6でハイパスフィルタのカットオフ周波数の切り替え(高い周波数→低い周波数)を行うことにより、つまり、異周波数のレベル測定以前のゲイン設定値を再度更新することにより、高速AGC動作がなくても受信開始以前にDCオフセットを収束させることができる。さらに、高い復調精度を実現することが可能なハイパスフィルタのカットオフ周波数とすることが可能となる。   In addition, when switching to the local frequency after measurement of the different frequency level occurs (time t4), the cutoff frequency of the high-pass filter is switched (low frequency → high frequency) at time t5, and the DC offset is promptly performed. And then switching the cutoff frequency of the high-pass filter (from high frequency to low frequency) at time t6, that is, by updating again the gain setting value before measuring the level of the different frequency, Even if there is no operation, the DC offset can be converged before the start of reception. Furthermore, it becomes possible to set the cutoff frequency of the high-pass filter that can realize high demodulation accuracy.

このような動作によって、複数バンド対応のダイレクトコンバージョン受信機において、バンド切り替えによる回路切り替え動作に伴うDCオフセットの発生に対し、ハイパスフィルタ切り替えのカットオフ周波数の切り替えを、低周波数→高周波数→低周波数と切り替えることにより、周波数安定以前にはDCオフセットの収束及び高い復調精度を実現することが可能となる。   With such an operation, in a direct conversion receiver that supports multiple bands, the cut-off frequency of high-pass filter switching can be switched from low frequency to high frequency to low frequency for the occurrence of DC offset due to circuit switching operation by band switching. By switching to, it is possible to achieve DC offset convergence and high demodulation accuracy before frequency stabilization.

《実施の形態2》
図6は、本発明の実施の形態2における複数バンド対応のダイレクトコンバージョン受信機の構成図である。図6に示す実施の形態2における複数バンド対応のダイレクトコンバージョン受信機は、図3に示す実施の形態1におけるダイレクトコンバージョン受信機の構成に対して、周波数の切り替えが発生したか否かを判定する周波数切り替え判定部33が追加された構成となっている。
<< Embodiment 2 >>
FIG. 6 is a configuration diagram of a direct conversion receiver for a plurality of bands according to Embodiment 2 of the present invention. The direct conversion receiver for multiple bands in the second embodiment shown in FIG. 6 determines whether or not frequency switching has occurred with respect to the configuration of the direct conversion receiver in the first embodiment shown in FIG. The frequency switching determination unit 33 is added.

次に、図6に示すダイレクトコンバージョン受信機の動作について重複説明を避けて説明する。本発明の実施の形態2におけるダイレクトコンバージョン受信機の特徴は、周波数切り替えが発生した場合に、ハイパスフィルタ(HPF)16a,16b,16c,16dにおけるカットオフ周波数の切り替えを行うように構成された点である。つまり、実施の形態1のダイレクトコンバージョン受信機は、周波数バンドの切り替えが行われたときにカットオフ周波数の切り替えを行うのに対して、実施の形態2のダイレクトコンバージョン受信機は、周波数切り替え判定部33が周波数の切り替えの有無を判定して、周波数が切り替えられたときにカットオフ周波数の切り替えを行う点が異なっている。   Next, the operation of the direct conversion receiver shown in FIG. The feature of the direct conversion receiver according to the second embodiment of the present invention is that the cutoff frequency is switched in the high-pass filters (HPF) 16a, 16b, 16c, and 16d when frequency switching occurs. It is. That is, the direct conversion receiver according to the first embodiment switches the cutoff frequency when the frequency band is switched, whereas the direct conversion receiver according to the second embodiment includes a frequency switching determination unit. The difference is that 33 determines whether or not the frequency is switched and switches the cutoff frequency when the frequency is switched.

図6において、周波数バンドの切り替えの有無を含み周波数の切り替えを行う場合は、周波数制御部25によって、シリアルインターフェース出力部26及びシリアルインターフェース入力部27経由でPLL回路10の周波数データが更新される。このとき、PLL回路10への周波数設定データを監視する周波数切り替え判定部33は、周波数の切り替えが行われた場合には、遅延回路32を経由してハイパスフィルタ(HPF)制御部29へハイパスフィルタのカットオフ周波数を高くするように指示を行う。   In FIG. 6, when the frequency is switched including whether or not the frequency band is switched, the frequency control unit 25 updates the frequency data of the PLL circuit 10 via the serial interface output unit 26 and the serial interface input unit 27. At this time, the frequency switching determination unit 33 that monitors the frequency setting data to the PLL circuit 10 passes the delay circuit 32 to the high-pass filter (HPF) control unit 29 when the frequency is switched. Instruct to increase the cut-off frequency.

ここで、実施の形態1のダイレクトコンバージョン受信機が、周波数バンドの切り替えに追従させてハイパスフィルタ(HPF)16a,16b,16c,16dのカットオフ周波数切り替え制御を行っているのに対し、実施の形態2のダイレクトコンバージョン受信機では、周波数の切り替えが行われたときには周波数バンドの変更がなくても無条件にハイパスフィルタ(HPF)16a,16b,16c,16dのカットオフ周波数の切り替え制御を行うようにしている。   Here, the direct conversion receiver according to the first embodiment performs the cut-off frequency switching control of the high-pass filters (HPF) 16a, 16b, 16c, and 16d while following the switching of the frequency band. In the direct conversion receiver according to the form 2, when the frequency is switched, the cut-off frequency switching control of the high-pass filters (HPF) 16a, 16b, 16c, and 16d is unconditionally performed even if the frequency band is not changed. I have to.

つまり、同一周波数帯域内の周波数切り替えであれば、回路の切り替えが発生しないため、DCオフセットが発生しないと想定されるが、周波数の切り替え時には少なくとも受信AGC動作及びデータ受信を行うまでに必ず周波数安定時間を考慮した一定期間の時間を確保する必要があるため、周波数バンドを識別することなくハイパスフィルタ(HPF)16a,16b,16c,16dのカットオフ周波数の切り替えを行っても差し支えないため、実施の形態1と同様の効果を得ることができる。   In other words, if the frequency is switched within the same frequency band, it is assumed that no DC offset occurs because the circuit is not switched. However, at the time of frequency switching, the frequency is always stable until at least the reception AGC operation and data reception are performed. Since it is necessary to secure a certain period of time in consideration of the time, the cut-off frequency of the high-pass filters (HPF) 16a, 16b, 16c, and 16d may be switched without identifying the frequency band. The effect similar to the form 1 of this can be acquired.

本発明に係るダイレクトコンバージョン受信機は、DCオフセットが小さく、かつ小型で低消費電力なCDMA受信機として有効に利用することができる。   The direct conversion receiver according to the present invention can be effectively used as a CDMA receiver having a small DC offset, a small size, and low power consumption.

ハイパスフィルタのカットオフ周波数に対するI/Q受信信号の復調精度の特性を示す図The figure which shows the characteristic of the demodulation accuracy of the I / Q received signal with respect to the cutoff frequency of a high pass filter ハイパスフィルタのカットオフ周波数をパラメータとしたときの時間に対するDC値の特性を示す図The figure which shows the characteristic of DC value with respect to time when the cutoff frequency of a high-pass filter is used as a parameter 本発明の実施の形態1における複数バンド対応のダイレクトコンバージョン受信機の構成図Configuration diagram of direct conversion receiver for multiple bands in Embodiment 1 of the present invention 本発明を適用しない場合の複数バンド対応のダイレクトコンバージョン受信機における、周波数切り替え実施時(バンド切り替え)のハイパスフィルタ切り替えの動作例とRXIch信号波形を示すタイミングチャートTiming chart showing an operation example and RXIch signal waveform of high-pass filter switching at the time of frequency switching (band switching) in a direct conversion receiver for multiple bands when the present invention is not applied 本発明を適用した場合の複数バンド対応のダイレクトコンバージョン受信機における、周波数切り替え実施時(バンド切り替え)のハイパスフィルタ切り替えの動作例とRXIch信号波形を示すタイミングチャートTiming chart showing an operation example and RXIch signal waveform of high-pass filter switching at the time of frequency switching (band switching) in a direct conversion receiver for multiple bands when the present invention is applied 本発明の実施の形態2における複数バンド対応のダイレクトコンバージョン受信機の構成図Configuration diagram of direct conversion receiver for multiple bands in Embodiment 2 of the present invention

符号の説明Explanation of symbols

1 アンテナ
2 アンテナ切り替えスイッチ
3a バンド1RF信号
3b バンド2RF信号
4a,4b フィルタ
5a,5b LNA
6a,6b 直交ミキサ
7a,7b 移相器
8a,8b VCO(Voltage Controlled Oscillator:電圧制御発振器)
9a,9b ループフィルタ
10 PLL回路
11 基準クロック
12a,12b Ich信号
13a,13b Qch信号
14a,14b,14c,14d ローパスフィルタ(LPF)
15a,15b,15c,15d,15e,15f 可変利得増幅器
16a,16b,16c,16d ハイパスフィルタ(HPF)
17a,17b オールパスフィルタ(APF)
18a,18b A/Dコンバータ
19 受信電力測定部
20 デコーダ
21 データ判定部
22 ゲイン算出部
23 ゲイン制御部
24 タイミング生成部
25 周波数制御部
26 シリアルインターフェース出力部
27 シリアルインターフェース入力部
28 可変利得増幅器制御部
29 ハイパスフィルタ(HPF)制御部
30 タイマ
31 バンド切り替え制御部
32 遅延回路
33 周波数切り替え判定部
DESCRIPTION OF SYMBOLS 1 Antenna 2 Antenna changeover switch 3a Band 1 RF signal 3b Band 2 RF signal 4a, 4b Filter 5a, 5b LNA
6a, 6b Quadrature mixer 7a, 7b Phase shifter 8a, 8b VCO (Voltage Controlled Oscillator)
9a, 9b Loop filter 10 PLL circuit 11 Reference clock 12a, 12b Ich signal 13a, 13b Qch signal 14a, 14b, 14c, 14d Low pass filter (LPF)
15a, 15b, 15c, 15d, 15e, 15f Variable gain amplifiers 16a, 16b, 16c, 16d High pass filters (HPF)
17a, 17b All-pass filter (APF)
18a, 18b A / D converter 19 Received power measurement unit 20 Decoder 21 Data determination unit 22 Gain calculation unit 23 Gain control unit 24 Timing generation unit 25 Frequency control unit 26 Serial interface output unit 27 Serial interface input unit 28 Variable gain amplifier control unit 29 High Pass Filter (HPF) Control Unit 30 Timer 31 Band Switching Control Unit 32 Delay Circuit 33 Frequency Switching Determination Unit

Claims (6)

受信した復調信号の信号電力に対してIch/Qchの振幅値をほぼ一定にするためのAGC回路を有し、少なくとも2種類以上の周波数帯域を受信可能とする複数バンド対応のダイレクトコンバージョン受信機であって、
周波数帯域ごとに独立した系統にあって、外部入力信号により制御対象とする対象周波数帯域の回路の起動及び制御対象としない非対象周波数帯域の回路の停止を行うLNA、直交ミキサ、移相器、及び電圧制御発振器と、
周波数帯域が異なっても系統を共有するローパスフィルタ、ハイパスフィルタ、ベースバンド可変利得増幅器、及びPLL回路と、
周波数帯域の切り替え又は周波数の切り替えのいずれかが行われる場合に、前記ハイパスフィルタのカットオフ周波数を高/低に切り替え制御を行うハイパスフィルタ制御部とを備え、
前記ハイパスフィルタは、前記ハイパスフィルタ制御部の指示に基づいてカットオフ周波数を高/低の少なくとも2段階に切り替えることを特徴とする複数バンド対応のダイレクトコンバージョン受信機。
A direct conversion receiver for multiple bands that has an AGC circuit for making the amplitude value of Ich / Qch almost constant with respect to the signal power of the received demodulated signal and that can receive at least two types of frequency bands. There,
In an independent system for each frequency band, an LNA, a quadrature mixer, a phase shifter for starting a circuit in a target frequency band to be controlled by an external input signal and stopping a circuit in a non-target frequency band not to be controlled, And a voltage controlled oscillator,
A low-pass filter, a high-pass filter, a baseband variable gain amplifier, and a PLL circuit that share a system even if the frequency bands are different;
A high-pass filter control unit that performs control to switch the high-pass filter to a high / low cut-off frequency when either frequency band switching or frequency switching is performed;
The high-pass filter switches the cut-off frequency to at least two stages of high / low based on an instruction from the high-pass filter control unit, and is a direct conversion receiver for multiple bands.
前記ハイパスフィルタ制御部は、前記ハイパスフィルタのカットオフ周波数を高くする切り替えを行った後、一定期間が経過した後にそのハイパスフィルタのカットオフ周波数を低くする制御を行うことを特徴とする請求項1に記載のダイレクトコンバージョン受信機。   The high-pass filter control unit performs control to lower the cutoff frequency of the high-pass filter after a certain period of time has elapsed after switching to increase the cutoff frequency of the high-pass filter. Direct conversion receiver described in 1. さらに、前記LNA、前記直交ミキサ、前記移相器、及び前記電圧制御発振器の周波数バンドの切り替え制御を行うための制御信号を遅延させる遅延回路を備え、
前記ハイパスフィルタにおけるカットオフ周波数の切り替え制御のタイミングは、前記遅延回路の遅延タイミングによって決定されることを特徴とする請求項2に記載のダイレクトコンバージョン受信機。
And a delay circuit for delaying a control signal for performing frequency band switching control of the LNA, the quadrature mixer, the phase shifter, and the voltage controlled oscillator,
The direct conversion receiver according to claim 2, wherein the timing of switching control of the cut-off frequency in the high-pass filter is determined by a delay timing of the delay circuit.
前記ハイパスフィルタにおけるカットオフ周波数の切り替え制御のタイミングは、前記電圧制御発振器の周波数制御を行う前記PLL回路へ周波数データを設定したとき、前回の設定値から周波数の切り替えが行われた場合に前記制御信号を前記遅延回路経由で出力制御することによって決定されることを特徴とする請求項3に記載のダイレクトコンバージョン受信機。   The timing of switching control of the cut-off frequency in the high-pass filter is the control when the frequency is switched from the previous set value when frequency data is set in the PLL circuit that controls the frequency of the voltage controlled oscillator. The direct conversion receiver according to claim 3, wherein the direct conversion receiver is determined by performing output control of a signal via the delay circuit. 前記遅延回路は、前記LNA、前記直交ミキサ、及び前記移相器における周波数バンドの切り替え時の回路起動安定時間以上の遅延時間を発生させることを特徴とする請求項3又は請求項4に記載のダイレクトコンバージョン受信機。   5. The delay circuit according to claim 3, wherein the delay circuit generates a delay time that is equal to or longer than a circuit start-up stabilization time when the frequency band is switched in the LNA, the quadrature mixer, and the phase shifter. Direct conversion receiver. さらに、周波数切り替えの有無を判定して、周波数が切り替えられたときにカットオフ周波数の切り替えを行う周波数切り替え判定部を備えることを特徴とする請求項1乃至請求項5のいずれかに記載のダイレクトコンバージョン受信機。   6. The direct switching device according to claim 1, further comprising a frequency switching determination unit that determines whether or not frequency switching is performed and switches a cutoff frequency when the frequency is switched. Conversion receiver.
JP2005064193A 2005-03-08 2005-03-08 Direct conversion receiver Expired - Fee Related JP4500187B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005064193A JP4500187B2 (en) 2005-03-08 2005-03-08 Direct conversion receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005064193A JP4500187B2 (en) 2005-03-08 2005-03-08 Direct conversion receiver

Publications (2)

Publication Number Publication Date
JP2006253816A true JP2006253816A (en) 2006-09-21
JP4500187B2 JP4500187B2 (en) 2010-07-14

Family

ID=37093864

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005064193A Expired - Fee Related JP4500187B2 (en) 2005-03-08 2005-03-08 Direct conversion receiver

Country Status (1)

Country Link
JP (1) JP4500187B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103636134A (en) * 2011-09-26 2014-03-12 松下电器产业株式会社 Reception circuit and receiver
WO2016113819A1 (en) * 2015-01-14 2016-07-21 株式会社ソシオネクスト Agc circuit and radio receiver
CN110879381A (en) * 2018-09-05 2020-03-13 恩智浦有限公司 Radar interference detection
JP7468253B2 (en) 2020-08-27 2024-04-16 株式会社Jvcケンウッド Receiving device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003209481A (en) * 2002-01-10 2003-07-25 Sharp Corp High frequency receiver
JP2003224488A (en) * 2002-01-29 2003-08-08 Matsushita Electric Ind Co Ltd Direct conversion receiver
JP2003224489A (en) * 2002-01-30 2003-08-08 Nec Corp Base-band circuit of receiver and its low range cutoff frequency control method
JP2005518757A (en) * 2002-02-21 2005-06-23 アナログ・デバイシズ・インコーポレーテッド 3G wireless receiver

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003209481A (en) * 2002-01-10 2003-07-25 Sharp Corp High frequency receiver
JP2003224488A (en) * 2002-01-29 2003-08-08 Matsushita Electric Ind Co Ltd Direct conversion receiver
JP2003224489A (en) * 2002-01-30 2003-08-08 Nec Corp Base-band circuit of receiver and its low range cutoff frequency control method
JP2005518757A (en) * 2002-02-21 2005-06-23 アナログ・デバイシズ・インコーポレーテッド 3G wireless receiver

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103636134A (en) * 2011-09-26 2014-03-12 松下电器产业株式会社 Reception circuit and receiver
US9025706B2 (en) 2011-09-26 2015-05-05 Panasonic Corporation Receiver with adaptive filter and gain control
CN103636134B (en) * 2011-09-26 2015-07-08 松下电器产业株式会社 Reception circuit and receiver
WO2016113819A1 (en) * 2015-01-14 2016-07-21 株式会社ソシオネクスト Agc circuit and radio receiver
US10097224B2 (en) 2015-01-14 2018-10-09 Socionext Inc. AGC circuit and radio receiver
CN110879381A (en) * 2018-09-05 2020-03-13 恩智浦有限公司 Radar interference detection
CN110879381B (en) * 2018-09-05 2024-03-15 恩智浦有限公司 Radar interference detection
JP7468253B2 (en) 2020-08-27 2024-04-16 株式会社Jvcケンウッド Receiving device

Also Published As

Publication number Publication date
JP4500187B2 (en) 2010-07-14

Similar Documents

Publication Publication Date Title
RU2308804C2 (en) Receiving system amps using zero intermediate-frequency architecture
US6826418B2 (en) Radio circuit and control method of radio circuit
US20120099624A1 (en) Communication device and method of reducing harmonics transmitted
JP4500187B2 (en) Direct conversion receiver
JP4287855B2 (en) Integrated circuits for mobile television receivers
US6917803B2 (en) Wireless communications equipment
JP2003046403A (en) Direct conversion receiver
JP2006141022A (en) Zero-if receiver for digital multimedia broadcasting
JPWO2005055450A1 (en) Receiving apparatus and receiving method
JP5617924B2 (en) Wireless communication apparatus and wireless communication apparatus control method
JP2002208866A (en) Method for avoiding band interfering wave in receiver and its circuit
JP6952040B2 (en) Receiver and receiving system
JP3746209B2 (en) Wireless transceiver
JP2005176186A (en) Radio receiving device
JP5438599B2 (en) Wireless communication receiver
JP2010233023A (en) Radio communication apparatus
JP2001244861A (en) Device and method for radio reception
JP2000224061A (en) Broadcasting receiver and clock operating circuit
JP3833968B2 (en) Radio device having DC offset canceller
JP2007081708A (en) Wireless device
JP4481038B2 (en) Mobile phone having interference prevention function
JP2009171349A (en) Receiver
JP4189134B2 (en) Diversity receiver
JP2000217102A (en) Tuner for receiving satellite broadcast
JP2002152071A (en) Software receiver

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080205

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20091130

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091208

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100205

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100323

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100416

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130423

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130423

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140423

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees