JP2006222154A - Method for manufacturing semiconductor device - Google Patents
Method for manufacturing semiconductor device Download PDFInfo
- Publication number
- JP2006222154A JP2006222154A JP2005032160A JP2005032160A JP2006222154A JP 2006222154 A JP2006222154 A JP 2006222154A JP 2005032160 A JP2005032160 A JP 2005032160A JP 2005032160 A JP2005032160 A JP 2005032160A JP 2006222154 A JP2006222154 A JP 2006222154A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- semiconductor substrate
- hole
- etching
- opening
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Drying Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Description
本発明は、半導体装置の製造方法に関し、より詳細には、半導体基板に形成される孔部の内方に半導体基板の厚み方向に延びる導電体層を備える半導体装置の製造方法に関する。 The present invention relates to a method for manufacturing a semiconductor device, and more particularly to a method for manufacturing a semiconductor device including a conductor layer extending in the thickness direction of a semiconductor substrate inside a hole formed in the semiconductor substrate.
近年、携帯電話機などの携帯情報機器に代表される電子機器には、小形化および軽量化が要求されている。この要求に対応し、電子機器に搭載される半導体装置の小形化および高密度化が図られている。半導体装置を小形化および高密度化するために、複数の半導体装置を積層した積層型半導体モジュールが提案されている。 In recent years, electronic devices typified by portable information devices such as mobile phones have been required to be smaller and lighter. In response to this requirement, miniaturization and high density of semiconductor devices mounted on electronic devices are being attempted. In order to reduce the size and increase the density of a semiconductor device, a stacked semiconductor module in which a plurality of semiconductor devices are stacked has been proposed.
以下、従来の半導体装置および積層型半導体モジュール、ならびにその製造方法について、本発明に係る半導体装置の製造方法を説明するための図であるけれども、後述する図1を用いて説明する。図1に示すように、積層型半導体モジュール10は、配線基板11に複数の半導体装置1a〜1cが積み重ねられて成る。半導体装置1a〜1cおよび配線基板11は、バンプ電極16によって互いに電気的に接続されている。
Hereinafter, a conventional semiconductor device, a stacked semiconductor module, and a manufacturing method thereof will be described with reference to FIG. 1 to be described later, although they are diagrams for explaining a semiconductor device manufacturing method according to the present invention. As shown in FIG. 1, the
各半導体装置1a〜1cを構成する半導体基板21a〜21c(以後、特に区別する必要がない場合にはアルファベットを省略し、単に半導体基板21と記載する)には、それぞれ半導体基板21をその厚み方向に貫通する貫通配線40が設けられている。貫通配線40は、側壁絶縁膜28によって半導体基板21と電気的に絶縁されている。半導体基板21の一方の表面部には図示しない半導体素子が設けられている。半導体素子は、表面電極23およびキャップ電極31を介して貫通配線40に電気的に接続され、この貫通配線40によって半導体基板21の他方の表面部に設けられる裏面配線14およびバンプ電極16に電気的に接続される。
In the
積層型半導体モジュール10を構成する半導体装置1を製造するためのプロセスとして、以下のような方法が提案されている。まず、半導体基板に、半導体基板の半導体素子が形成される側の面である一方の表面部側から半導体基板を貫通しない孔部を形成し、該孔部の側壁部に側壁絶縁膜を形成する。次に、形成された側壁絶縁膜の内方に、導電ペーストを充填し、貫通配線となる導電プラグを形成する。その後、半導体基板の半導体素子が形成される面と反対側の他方の表面部を機械研削などによって後退させ、導電プラグを半導体基板の他方の表面部側で外方に露出させる。これによって、貫通配線が形成される。
As a process for manufacturing the semiconductor device 1 constituting the
上記のプロセスにおいて、半導体基板に孔部を形成する方法としては、タイムモジュレーション法が用いられている(たとえば、特許文献1参照)。タイムモジュレーション法では、材料を除去するエッチング段階と、材料の表面を保護してエッチングの進行を抑えるためのポリマ膜を形成する重合段階とを組合わせ、エッチング段階と重合段階とのサイクルを所望の深さの孔部が形成されるまで繰返し行なう。図17は、半導体基板71にタイムモジュレーション法によって孔部75を形成した状態を簡略化して示す断面図である。タイムモジュレーション法による孔部75の形成後には、図17に示すように、孔部75の側面部および底面部、ならびに表面絶縁膜72、表面電極73およびレジストパターン74の表面部にポリマ膜76が付着した状態となる。
In the above process, a time modulation method is used as a method for forming a hole in a semiconductor substrate (see, for example, Patent Document 1). In the time modulation method, an etching step for removing the material and a polymerization step for forming a polymer film for protecting the surface of the material and suppressing the progress of the etching are combined, and a cycle between the etching step and the polymerization step is set as desired. Repeat until a deep hole is formed. FIG. 17 is a cross-sectional view schematically showing a state in which the
このようにして形成された孔部の側壁部に側壁絶縁膜を形成する方法としては、たとえば、化学蒸着(Chemical Vapor Deposition;略称CVD)法を用いてシリコン酸化膜、シリコン窒化膜などの絶縁膜を孔部の側壁部に成膜する方法、ポリイミドなどの樹脂を孔部に充填した後、孔部の中央部分の樹脂をレーザなどのドライエッチング法によって除去する方法などが提案されている。 As a method for forming the sidewall insulating film on the sidewall portion of the hole formed in this way, for example, an insulating film such as a silicon oxide film or a silicon nitride film using a chemical vapor deposition (abbreviated as CVD) method. A method of forming a film on the side wall of the hole, a method of removing the resin at the center of the hole by a dry etching method such as a laser after filling the hole with a resin such as polyimide has been proposed.
これらの方法には、以下のような問題がある。CVD法を用いる方法では、成膜に必要な温度がたとえば500℃以上と高く、半導体基板に形成された半導体素子の機能が損なわれる恐れがある。また、絶縁膜の成膜位置を規定するための金属膜の成膜工程、成膜された絶縁膜のうち不要な部分を除去するためのフォトリソグラフィ工程およびエッチング工程などの工程が必要であり、製造工程が増加するという問題がある。同様に、孔部に樹脂を充填した後で孔部の中央部分の樹脂を除去する方法においても、孔部の中央部分の樹脂を除去するためのフォトリソグラフィ工程およびエッチング工程などが必要であり、製造工程の増加を招く。 These methods have the following problems. In the method using the CVD method, the temperature required for film formation is as high as 500 ° C. or more, for example, and the function of the semiconductor element formed on the semiconductor substrate may be impaired. In addition, a metal film forming process for defining the position where the insulating film is formed, and a photolithography process and an etching process for removing unnecessary portions of the formed insulating film are necessary. There is a problem that the manufacturing process increases. Similarly, in the method of removing the resin in the central part of the hole after filling the resin with the hole, a photolithography process and an etching process for removing the resin in the central part of the hole are necessary. Increases the manufacturing process.
これらの問題を解決するための方法として、スクリーン印刷法を用いて側壁絶縁膜を形成する方法が提案されている。この方法では、後述する図12に示すように、ステンシルマスク61を用いて樹脂ペーストなどのペースト状の絶縁材料を孔部に供給し、孔部の側壁部に側壁絶縁膜を形成する。
As a method for solving these problems, a method of forming a sidewall insulating film using a screen printing method has been proposed. In this method, as shown in FIG. 12 to be described later, a paste-like insulating material such as a resin paste is supplied to the hole using a
従来技術には、以下のような問題がある。たとえば、側壁絶縁膜を形成する際には、図18に示すように、孔部75の側壁部分に側壁絶縁膜78が形成されていない未被覆箇所90が生じることがある。本発明者が検討したところ、未被覆箇所90は、孔部75の開口部近傍、すなわち表面電極73に近い部分に生じやすいことが判った。未被覆箇所90が生じると、後の工程で孔部75内の空隙79に形成される導電プラグがポリマ膜76を介して半導体基板71と接することになる。ポリマ膜76は、それ自体が薄く、確実な絶縁膜にはなり得ないので、導電プラグによって構成される貫通配線と半導体基板71との間で短絡が発生するという問題を招来する。
The prior art has the following problems. For example, when the side wall insulating film is formed, as shown in FIG. 18, an
また、たとえば図12に示すようにして孔部75に絶縁材料77を供給する際に、ステンシルマスク61のマスク開口部61aの軸線位置と孔部75の軸線位置とがずれると、本来表面電極73上に供給されるべき絶縁材料77がレジストパターン74上に供給されて付着し、図18に示すように、レジストパターン74の一部が絶縁材料77で被覆されるなど、不適切な被覆箇所94が生じることがある。レジストパターン74が絶縁材料77で被覆されると、その被覆された部分のレジストパターン74を剥離できなくなるという問題が生じる。表面電極73を覆う部分のレジストパターン74が剥離されないと、その部分の表面電極73が図19に示すように露出されない状態になる。この状態で、導電プラグ80と表面電極73とを電気的に接続するためのキャップ電極81の形成を行なうと、図19に示すように、表面電極73とキャップ電極81とを充分に接触させることができず、ひいては、表面電極73と導電プラグ80との電気的接続が不充分になるという問題が発生する。
For example, when supplying the
また、孔部75を形成する工程では、異方性の高い孔部75を半導体基板71に形成する必要があるけれども、従来技術では、図20に示すように、外方に向かって収束する逆テーパ状の孔部92が形成されることがある。このような逆テーパ状の孔部92が形成されると、側壁絶縁膜78を形成する工程において、絶縁材料77が孔部92の底部に落込みやすくなるので、孔部92の側壁部分と絶縁材料77との接触の機会が減少し、前述の図18に示すような未被覆箇所90がさらに発生しやすくなる。未被覆箇所90の発生は、前述のように、貫通配線となる導電プラグ80と半導体基板71との絶縁性が損なわれるという問題を招来する。
Further, in the step of forming the
また、孔部形成工程では、半導体基板のエッチングに伴ってレジストパターンの厚さが減少する。レジストパターンの厚さの減少量が適切でないと、以下のような問題が発生する。たとえば、図21に示すように、レジストパターン74の厚さの減少量が大きい場合、すなわち半導体基板71に形成される孔部75の深さに対してレジストパターン74の消失量が大きい場合、孔部75の形成後において、表面電極73がレジストパターン74で覆われていない状態となる。この場合、孔部形成工程に引続いて行われる側壁絶縁膜形成工程、導電プラグ形成工程において、表面電極73の部分が側壁絶縁膜材料、導電プラグ材料で汚染される恐れがある。表面電極73の部分が汚染されると、レジストパターン74の剥離後にキャップ電極81を形成する際に、表面電極73とキャップ電極81との接触領域が減少し、前述の図19に示す表面電極73の一部分が絶縁材料77で覆われた場合と同様に、表面電極73とキャップ電極81との接触不良が発生する。その結果、表面電極73と貫通配線となる導電プラグ80との電気的接続が不充分になるという問題が生じる。
In the hole forming step, the thickness of the resist pattern decreases as the semiconductor substrate is etched. If the resist pattern thickness reduction amount is not appropriate, the following problems occur. For example, as shown in FIG. 21, when the reduction amount of the thickness of the
逆に、図22に示すように、レジストパターン74の厚さの減少量が小さい場合、すなわち孔部75の深さに対してレジストパターン74の消失量が小さい場合、孔部形成後におけるレジストパターン74の開口部の広がり度合が小さくなる。この場合、側壁絶縁膜形成工程において、表面電極73上に残る絶縁材料77の量が著しく少なくなる。その結果、孔部75の側壁部分、特に表面電極73付近の孔部75の側壁部分に、前述の図18に示すような未被覆箇所90が一層発生しやすくなり、貫通配線となる導電プラグ80と半導体基板71との間の短絡が発生しやすくなるという問題が生じる。
On the contrary, as shown in FIG. 22, when the amount of decrease in the thickness of the
本発明の目的は、貫通配線などの導電体層と半導体基板とを絶縁する絶縁体層を安定して形成することができ、導電体層と半導体基板との電気的絶縁および導電体層と表面電極との電気的接続を確実に行なうことのできる半導体装置の製造方法を提供することである。 An object of the present invention is to stably form an insulator layer that insulates a conductor layer such as a through wiring and a semiconductor substrate, and electrically insulates the conductor layer and the semiconductor substrate, and the conductor layer and the surface. It is an object of the present invention to provide a method for manufacturing a semiconductor device capable of reliably performing electrical connection with an electrode.
本発明者は、前述の図18に示す未被覆箇所90が孔部75の開口部近傍の表面電極73に近い部分に生じやすいという知見に基づいて検討した結果、未被覆箇所90の発生原因が、孔部75の側壁部に付着しているポリマ膜76と、絶縁材料77として孔部75に供給される樹脂ペーストとの濡れ性が悪いことにあり、これによって孔部75に供給される樹脂ペーストが、表面電極73上の被覆箇所93に供給される樹脂ペーストと切断され、樹脂ペーストの大半が孔部75の底部に向かって落込み、未被覆箇所90が発生するものと考察するに至った。
As a result of investigation based on the knowledge that the uncovered
上記考察を裏付けるために、発明者は、表面電極材料、レジストパターン材料および半導体基板材料の各材料について、ポリマ膜が付着した状態とポリマ膜を除去した状態とにおいて、側壁絶縁膜の形成に用いる樹脂ペーストとの濡れ性の違いを比較した。その結果、表面電極材料と樹脂ペーストとの濡れ性および半導体基板材料と樹脂ペーストとの濡れ性がポリマ膜を除去することで改善されるのに対し、レジストパターン材料と樹脂ペーストとの濡れ性は、ポリマ膜を除去した後でも濡れ性が悪い状態が保持されることが判った。この実験結果は、先に説明した孔部の側壁部における未被覆箇所の発生原因を支持していると考えられる。 In order to support the above consideration, the inventor uses the surface electrode material, the resist pattern material, and the semiconductor substrate material to form a sidewall insulating film in a state where the polymer film is attached and a state where the polymer film is removed. The difference in wettability with the resin paste was compared. As a result, the wettability between the surface electrode material and the resin paste and the wettability between the semiconductor substrate material and the resin paste are improved by removing the polymer film, whereas the wettability between the resist pattern material and the resin paste is It was found that poor wettability was maintained even after the polymer film was removed. This experimental result is considered to support the cause of the occurrence of the uncovered portion in the side wall of the hole described above.
以上の結果に基づいてさらに研究を重ねた結果、本発明者は、孔部の開口部付近の表面電極を露出させた状態で、絶縁材料を表面電極に接するようにして孔部に供給することによって、孔部の側壁部への未被覆箇所の発生を防止するとともに、レジストパターン上などの不要な部分への絶縁膜の形成を防ぐことができることを見出し、本発明を完成した。 As a result of further research based on the above results, the present inventor supplies the hole with the insulating material in contact with the surface electrode while the surface electrode near the opening of the hole is exposed. Thus, the present inventors have found that it is possible to prevent occurrence of uncovered portions on the side wall portions of the hole portions and to prevent formation of insulating films on unnecessary portions such as on the resist pattern.
すなわち、本発明は、厚み方向の一方の表面部側から厚み方向に延びるように孔部が形成された半導体基板と、孔部の内方に設けられる導電体層と、半導体基板と導電体層との間に設けられ、半導体基板と導電体層とを電気的に絶縁する絶縁体層とを備える半導体装置の製造方法であって、
半導体基板の厚み方向の一方の表面部に第1層を積層して形成する第1層形成工程と、
第1層に積層して、第1層の外周縁部よりも内側の予め定める部分で開口する開口部を有する第2層を形成する第2層形成工程と、
第2層の開口部を通して露出する部分の第1層をエッチングして除去することによって、第2層の開口部を通して半導体基板の前記一方の表面部を露出させる基板露出工程と、
第1層および第2層をマスクとして半導体基板をエッチングするとともに第2層の開口部を広げるエッチングと、エッチング後に露出する半導体基板、第1層および第2層の表面部に重合体層を形成する重合とを繰返し行なうことによって、半導体基板に孔部を形成する孔部形成工程と、
第1層の半導体基板の厚み方向に垂直な表面部に形成された重合体層を除去することによって、第2層の開口部を通して第1層を露出させる重合体層除去工程と、
絶縁材料を第1層の露出する部分に接するようにして孔部に供給することによって、孔部の側壁部に積層して絶縁体層を形成する絶縁体層形成工程とを含み、
第1層と絶縁材料との接触角が、重合体層と絶縁材料との接触角よりも小さく、かつ第2層と絶縁材料との接触角よりも小さいことを特徴とする半導体装置の製造方法である。
That is, the present invention relates to a semiconductor substrate having a hole formed so as to extend in the thickness direction from one surface portion side in the thickness direction, a conductor layer provided inside the hole, and the semiconductor substrate and the conductor layer. And a method of manufacturing a semiconductor device comprising an insulator layer that electrically insulates a semiconductor substrate and a conductor layer,
A first layer forming step of stacking and forming a first layer on one surface portion in the thickness direction of the semiconductor substrate;
A second layer forming step of forming a second layer that is laminated on the first layer and has an opening that opens at a predetermined portion inside the outer peripheral edge of the first layer;
A substrate exposing step of exposing the one surface portion of the semiconductor substrate through the opening in the second layer by etching away the first layer exposed through the opening in the second layer;
Etching the semiconductor substrate using the first and second layers as a mask and etching to widen the opening of the second layer, and forming a polymer layer on the surface of the semiconductor substrate and the first and second layers exposed after the etching A hole forming step of forming a hole in the semiconductor substrate by repeatedly performing polymerization.
A polymer layer removing step of exposing the first layer through the opening of the second layer by removing the polymer layer formed on the surface portion perpendicular to the thickness direction of the semiconductor substrate of the first layer;
An insulating layer forming step of forming an insulating layer by laminating the insulating material on the side wall of the hole by supplying the insulating material to the hole so as to be in contact with the exposed portion of the first layer;
A method of manufacturing a semiconductor device, wherein a contact angle between the first layer and the insulating material is smaller than a contact angle between the polymer layer and the insulating material, and smaller than a contact angle between the second layer and the insulating material. It is.
また本発明は、前記重合体層除去工程では、
エッチングによって重合体層を除去することを特徴とする。
Further, the present invention provides the polymer layer removal step,
The polymer layer is removed by etching.
また本発明は、前記重合体層除去工程において行なわれるエッチングの時間は、
孔部形成工程において行なわれるエッチングの時間よりも長いことを特徴とする。
In the present invention, the etching time performed in the polymer layer removing step is:
It is characterized by being longer than the etching time performed in the hole forming step.
また本発明は、重合体層除去工程において行なわれるエッチングの時間は、5秒間以上30秒間以下であることを特徴とする。 The present invention is characterized in that the etching time performed in the polymer layer removing step is 5 seconds or more and 30 seconds or less.
また本発明は、絶縁体層形成工程では、
スクリーン印刷法によって孔部に絶縁材料を供給することを特徴とする。
In the insulator layer forming step, the present invention
An insulating material is supplied to the hole by a screen printing method.
また本発明は、第2層を構成する材料のガラス転移温度が、90℃以上190℃以下であり、
第2層形成工程と基板露出工程との間に、
形成された第2層に対して、100℃以上200℃以下の加熱処理を施す加熱処理工程をさらに含むことを特徴とする。
In the present invention, the glass transition temperature of the material constituting the second layer is 90 ° C. or higher and 190 ° C. or lower,
Between the second layer forming step and the substrate exposing step,
It further includes a heat treatment step of performing a heat treatment of 100 ° C. or more and 200 ° C. or less on the formed second layer.
また本発明は、第2層は、開口部の端部から外周縁部に向かって厚さが増加する領域を有することを特徴とする。 In the invention, it is preferable that the second layer has a region whose thickness increases from the end of the opening toward the outer peripheral edge.
また本発明は、前記厚さが増加する領域は、第2層の半導体基板を臨む表面部における開口部の端部を起点として外周縁部に向かって10μm以上離反する位置までであることを特徴とする。 In the invention, it is preferable that the region where the thickness increases is up to a position separated by 10 μm or more from the end of the opening in the surface portion facing the semiconductor substrate of the second layer toward the outer peripheral edge. And
また本発明は、第1層は、Al、Cr、Au、Fe、InおよびNiからなる群から選ばれる1種または2種以上を含有する金属層を含み、
孔部形成工程において行なわれるエッチングでは、
ハロゲン系化合物を含むガスを用いて半導体基板をエッチングすることを特徴とする。
In the present invention, the first layer includes a metal layer containing one or more selected from the group consisting of Al, Cr, Au, Fe, In and Ni,
In the etching performed in the hole forming step,
The semiconductor substrate is etched using a gas containing a halogen compound.
また本発明は、孔部形成工程において行なわれるエッチングでは、
第2層に対する半導体基板のエッチング選択比が、20以上50以下に選択されることを特徴とする。
In the present invention, in the etching performed in the hole forming step,
The etching selectivity of the semiconductor substrate to the second layer is selected from 20 to 50.
また本発明は、孔部形成工程において行なわれるエッチングは、
チャンバの内部に前記半導体基板を載置するステップと、
チャンバの内部にSF6を含むガスを導入するステップと、
チャンバの内部圧力を1Pa以上10Pa以下に調整するステップと、
チャンバの内部にプラズマを発生させるためのプラズマ励起用コイルに、100W以上1000W以下のプラズマ励起用高周波電力を供給するステップと、
前記半導体基板に基板バイアス用高周波電力を供給することによって、−300V以上−20V以下の基板バイアス電圧を生じさせるステップとを含むことを特徴とする。
In the present invention, the etching performed in the hole forming step is
Placing the semiconductor substrate inside a chamber;
Introducing a gas containing SF 6 into the chamber;
Adjusting the internal pressure of the chamber to 1 Pa or more and 10 Pa or less;
Supplying plasma excitation high frequency power of 100 W or more and 1000 W or less to a plasma excitation coil for generating plasma inside the chamber;
Generating a substrate bias voltage of −300 V or more and −20 V or less by supplying high frequency power for substrate bias to the semiconductor substrate.
また本発明は、チャンバの内部に導入されるガスが、90sccm以上110sccm以下の流量のSF6と、30sccm以上50sccm以下の流量のArとを含み、
半導体基板に供給される基板バイアス用高周波電力が、10W以上100W以下であることを特徴とする。
In the present invention, the gas introduced into the chamber includes SF 6 having a flow rate of 90 sccm to 110 sccm, and Ar having a flow rate of 30 sccm to 50 sccm,
The substrate bias high-frequency power supplied to the semiconductor substrate is 10 W or more and 100 W or less.
また本発明は、孔部形成工程において行なわれる重合は、
チャンバの内部に前記半導体基板を載置するステップと、
チャンバの内部にC4F8を含むガスを導入するステップと、
チャンバの内部圧力を1Pa以上10Pa以下に調整するステップと、
チャンバの内部にプラズマを発生させるためのプラズマ励起用コイルに、100W以上1000W以下のプラズマ励起用高周波電力を供給するステップと、
前記半導体基板に基板バイアス用高周波電力を供給することによって、−100V以上0V以下の基板バイアス電圧を生じさせるステップとを含むことを特徴とする。
In the present invention, the polymerization performed in the pore forming step is
Placing the semiconductor substrate inside a chamber;
Introducing a gas containing C 4 F 8 into the chamber;
Adjusting the internal pressure of the chamber to 1 Pa or more and 10 Pa or less;
Supplying plasma excitation high frequency power of 100 W or more and 1000 W or less to a plasma excitation coil for generating plasma inside the chamber;
Generating a substrate bias voltage of −100 V or more and 0 V or less by supplying high frequency power for substrate bias to the semiconductor substrate.
また本発明は、チャンバの内部に導入されるガスが、90sccm以上110sccm以下の流量のC4F8と、30sccm以上50sccm以下の流量のArとを含み、
半導体基板に供給される基板バイアス用高周波電力が、0W以上50W以下であることを特徴とする。
In the present invention, the gas introduced into the chamber includes C 4 F 8 having a flow rate of 90 sccm to 110 sccm, and Ar having a flow rate of 30 sccm to 50 sccm,
The substrate bias high-frequency power supplied to the semiconductor substrate is 0 W or more and 50 W or less.
また本発明は、孔部形成工程では、
エッチングと重合とを、1秒間以上20秒間以下ずつ繰返し行なうことを特徴とする。
In the hole forming step, the present invention
Etching and polymerization are repeated for 1 second or more and 20 seconds or less.
また本発明は、第2層は、半導体基板を臨む表面部において、開口されていない部分の面積に対する開口部の面積の比率が、0.2%以上0.5%以下であることを特徴とする。 Further, the present invention is characterized in that the ratio of the area of the opening to the area of the unopened portion in the surface portion facing the semiconductor substrate is 0.2% or more and 0.5% or less. To do.
また本発明は、第1層が表面電極であることを特徴とする。
また本発明は、第2層の開口部は、半導体基板を臨む表面部における開口部の端部が第1層の外周縁部から20μm以上内側に位置するように形成されることを特徴とする。
In the present invention, the first layer is a surface electrode.
In the invention, it is preferable that the opening of the second layer is formed such that the end of the opening in the surface portion facing the semiconductor substrate is located at least 20 μm inside from the outer peripheral edge of the first layer. .
また本発明は、第2層がレジストで形成され、
第2層の開口形状が略円形状であり、
第2層の半導体基板を臨む表面部における開口部の端部の直径が、5μm以上200μm以下であることを特徴とする。
In the present invention, the second layer is formed of a resist.
The opening shape of the second layer is substantially circular,
The diameter of the end of the opening in the surface portion facing the second layer semiconductor substrate is 5 μm or more and 200 μm or less.
本発明によれば、半導体基板の厚み方向の一方の表面部(以後、単に一方の表面部とも称する)に第1層と第1層の外周縁部よりも内側の予め定める部分で開口する開口部を有する第2層とを順次積層して形成し、第2層の開口部を通して露出する部分の第1層をエッチングで除去して半導体基板の一方の表面部を露出させ、エッチングと重合とを繰返し行なうタイムモジュレーション法によって半導体基板に孔部を形成し、孔部を形成する際の重合で第1層の半導体基板の厚み方向に垂直な表面部に形成された重合体層を除去し、孔部を形成する際のエッチングで広がった第2層の開口部を通して第1層を露出させ、露出する部分の第1層に接するようにして絶縁材料を孔部に供給して絶縁体層を形成する。第1層と絶縁材料との接触角は、重合体層と絶縁材料との接触角よりも小さいので、孔部の形成後に第1層の前記表面部に形成された重合体層を除去して第1層を露出させることによって、絶縁材料が供給される部分と絶縁材料との濡れ性を良くすることができる。このことによって、第1層の前記表面部に絶縁材料が残留しやすくなるので、絶縁材料が付着しにくい孔部の開口部近傍の側壁部に対しても、絶縁材料を付着させることができる。したがって、孔部の側壁部全体にわたって絶縁体層を形成することができるので、孔部に形成された絶縁体層の内方に形成される導電体層と半導体基板との電気的絶縁を確実に行なうことができる。 According to the present invention, the first layer and the opening that opens at a predetermined portion inside the outer peripheral edge of the first layer on one surface portion (hereinafter also simply referred to as one surface portion) in the thickness direction of the semiconductor substrate. A second layer having a portion is sequentially laminated, and a portion of the first layer exposed through the opening of the second layer is removed by etching to expose one surface portion of the semiconductor substrate. Forming a hole in the semiconductor substrate by a time modulation method that repeats the step, removing the polymer layer formed on the surface portion perpendicular to the thickness direction of the semiconductor substrate of the first layer by polymerization when forming the hole, The first layer is exposed through the opening of the second layer spread by etching when forming the hole, and an insulating material is supplied to the hole so as to be in contact with the exposed first layer. Form. Since the contact angle between the first layer and the insulating material is smaller than the contact angle between the polymer layer and the insulating material, the polymer layer formed on the surface portion of the first layer is removed after the hole is formed. By exposing the first layer, wettability between the portion to which the insulating material is supplied and the insulating material can be improved. As a result, the insulating material is likely to remain on the surface portion of the first layer, so that the insulating material can be adhered to the side wall portion in the vicinity of the opening of the hole portion to which the insulating material is difficult to adhere. Therefore, since the insulator layer can be formed over the entire side wall of the hole, electrical insulation between the conductor layer formed inside the insulator formed in the hole and the semiconductor substrate can be ensured. Can be done.
また、第1層と絶縁材料との接触角は、第2層と絶縁材料との接触角よりも小さいので、第1層の前記表面部に形成された重合体層を除去して第1層の前記表面部を露出させる際に、第2層の前記表面部に形成された重合体層を除去して第2層の前記表面部を露出させることによって、第1層と第2層との絶縁材料に対する濡れ性の違いを顕在化させ、第1層の部分の絶縁材料に対する濡れ性を、第2層の部分の絶縁材料に対する濡れ性よりも良くすることができる。また、第2層の半導体基板の厚み方向に垂直な表面部に形成された重合体層を除去せずに第1層の前記表面部に形成された重合体層を除去する場合でも、第1層の部分の絶縁材料に対する濡れ性を、重合体層が形成された第2層の部分の絶縁材料に対する濡れ性よりも良くすることができる。このことによって、絶縁材料を供給する際に孔部に供給されるべき絶縁材料が第2層に供給されても、供給された絶縁材料は、第2層ではじかれて第1層に誘導されるので、絶縁材料を確実に孔部に供給することができ、第2層の前記表面部に絶縁材料が付着することを防ぐことができる。これによって、第2層を除去する際に、第1層の表面部に第2層が残留することを防ぎ、第1層を充分に露出させることができる。したがって、たとえば第1層が導電体層との電気的接続が必要な表面電極などの層である場合に、第1層と導電体層とを電気的に接続するためのキャップ電極を第1層の表面部に確実に接するように形成することができるので、第1層とキャップ電極との電気的接続、ひいては第1層と導電体層との電気的接続を確実に行なうことができる。 In addition, since the contact angle between the first layer and the insulating material is smaller than the contact angle between the second layer and the insulating material, the polymer layer formed on the surface portion of the first layer is removed to remove the first layer. When the surface portion of the first layer and the second layer are exposed, the polymer layer formed on the surface portion of the second layer is removed to expose the surface portion of the second layer. The difference in wettability with respect to the insulating material can be manifested, and the wettability with respect to the insulating material of the first layer portion can be made better than the wettability with respect to the insulating material of the second layer portion. Even when the polymer layer formed on the surface portion of the first layer is removed without removing the polymer layer formed on the surface portion perpendicular to the thickness direction of the semiconductor substrate of the second layer, the first layer The wettability of the layer portion with respect to the insulating material can be made better than the wettability of the second layer portion where the polymer layer is formed with respect to the insulating material. Accordingly, even when the insulating material to be supplied to the hole is supplied to the second layer when supplying the insulating material, the supplied insulating material is repelled by the second layer and guided to the first layer. Therefore, the insulating material can be reliably supplied to the hole, and the insulating material can be prevented from adhering to the surface portion of the second layer. Accordingly, when the second layer is removed, the second layer can be prevented from remaining on the surface portion of the first layer, and the first layer can be sufficiently exposed. Therefore, for example, when the first layer is a layer such as a surface electrode that needs to be electrically connected to the conductor layer, a cap electrode for electrically connecting the first layer and the conductor layer is provided in the first layer. Therefore, the electrical connection between the first layer and the cap electrode, and hence the electrical connection between the first layer and the conductor layer, can be reliably performed.
このように、本発明の半導体装置の製造方法では、導電体層と半導体基板との電気的絶縁および導電体層と表面電極などとの電気的接続を確実に行なうことができるので、半導体装置の製造歩留を向上させることができる。 As described above, in the method of manufacturing a semiconductor device according to the present invention, electrical insulation between the conductor layer and the semiconductor substrate and electrical connection between the conductor layer and the surface electrode can be reliably performed. Manufacturing yield can be improved.
また本発明によれば、孔部形成工程において半導体基板に孔部を形成するためのエッチングと重合とを繰返し行なった後に、重合体層除去工程においてさらにエッチングを行なうことによって重合体層を除去する。これによって、孔部形成工程において使用する装置と同じ装置を用いて連続して重合体層を除去することができるので、半導体装置の製造に使用する製造装置および材料などに対する設備投資を増加させることなく、導電体層と半導体基板との電気的絶縁および第1層と導電体層との電気的接続を確実なものとすることができる。 Further, according to the present invention, after the etching and polymerization for forming the hole in the semiconductor substrate are repeatedly performed in the hole forming step, the polymer layer is removed by further etching in the polymer layer removing step. . As a result, the polymer layer can be continuously removed using the same apparatus as that used in the hole forming step, thereby increasing the capital investment for manufacturing apparatuses and materials used for manufacturing semiconductor devices. In addition, electrical insulation between the conductor layer and the semiconductor substrate and electrical connection between the first layer and the conductor layer can be ensured.
また本発明によれば、重合体層除去工程におけるエッチングは、孔部形成工程におけるエッチングよりも長い時間行なわれる。このことによって、第1層の半導体基板の厚み方向に垂直な表面部に形成される重合体層を除去するとともに、孔部の側壁部に形成された重合体層を除去することができる。したがって、孔部の側壁部と絶縁材料との濡れ性を良くすることができるので、孔部の側壁部全体により確実に絶縁体層を形成することができる。 According to the invention, the etching in the polymer layer removing step is performed for a longer time than the etching in the hole forming step. As a result, the polymer layer formed on the surface portion perpendicular to the thickness direction of the semiconductor substrate of the first layer can be removed, and the polymer layer formed on the side wall portion of the hole can be removed. Therefore, the wettability between the side wall portion of the hole and the insulating material can be improved, so that the insulator layer can be reliably formed by the entire side wall portion of the hole.
また本発明によれば、重合体層除去工程におけるエッチングは、5秒間以上30秒間以下行なわれる。このことによって、孔部形成工程で半導体基板に形成された孔部の形状を損なうことなく、第1層の表面部および孔部の側壁部に形成された重合体層を確実に除去することができる。したがって、孔部の側壁部全体に一層確実に絶縁体層を形成することができる。 According to the invention, the etching in the polymer layer removing step is performed for 5 seconds or more and 30 seconds or less. By this, the polymer layer formed on the surface portion of the first layer and the side wall portion of the hole portion can be reliably removed without impairing the shape of the hole portion formed in the semiconductor substrate in the hole portion forming step. it can. Therefore, the insulator layer can be more reliably formed on the entire side wall of the hole.
また本発明によれば、絶縁体層を形成する絶縁体層形成工程では、スクリーン印刷法によって孔部に絶縁材料を供給する。このことによって、ステンシルマスクを準備するだけで、孔部への絶縁材料の供給を行なうことができる。したがって、熱CVD法、プラズマCVD法などのCVD法を用いる場合に比べ、絶縁体層の成膜位置を規定するための金属膜の成膜工程、絶縁体層の不要な部分を除去するためのフォトリソグラフィ工程およびエッチング工程などが不要であるという点で、より簡便な方法で絶縁体層を形成することができる。また、スクリーン印刷法で絶縁体層を形成するための装置は、CVD法で絶縁体層を成膜するための装置に比べて安価であるので、スクリーン印刷法を用いることによって製造原価を低減することができる。また、孔部の形状および寸法などの設計変更を行なう場合であっても、ステンシルマスクの形状および寸法などを変更するだけでよいので、設計変更に容易に対応することができる。 According to the invention, in the insulator layer forming step of forming the insulator layer, the insulating material is supplied to the hole by a screen printing method. Thus, the insulating material can be supplied to the hole only by preparing the stencil mask. Therefore, compared with the case where a CVD method such as a thermal CVD method or a plasma CVD method is used, a metal film formation step for defining the film formation position of the insulator layer, and an unnecessary portion of the insulator layer are removed. The insulator layer can be formed by a simpler method in that a photolithography process and an etching process are unnecessary. Further, since an apparatus for forming an insulator layer by a screen printing method is less expensive than an apparatus for forming an insulator layer by a CVD method, the manufacturing cost is reduced by using the screen printing method. be able to. Further, even when the design change such as the shape and size of the hole is made, it is only necessary to change the shape and size of the stencil mask, so that it is possible to easily cope with the design change.
また、本発明の半導体装置の製造方法では、前述のように第1層の部分と第2層の部分との絶縁材料に対する濡れ性の違いを利用して、第2層の部分に絶縁材料が供給された場合であっても、第1層に絶縁材料を誘導することができる。したがって、ステンシルマスクの開口部の位置が孔部の位置からずれる位置ずれなどのプロセス上の変動に強く、これらの変動が生じても孔部に確実に絶縁材料を供給することができる。 In the method of manufacturing a semiconductor device according to the present invention, as described above, the insulating material is applied to the second layer portion by utilizing the difference in wettability with respect to the insulating material between the first layer portion and the second layer portion. Even when supplied, an insulating material can be induced in the first layer. Therefore, the position of the opening portion of the stencil mask is resistant to process variations such as a positional shift that deviates from the position of the hole portion, and the insulating material can be reliably supplied to the hole portion even if these variations occur.
また本発明によれば、第2層をガラス転移温度が90℃以上190℃以下である材料で形成した後、第2層に対して、100℃以上200℃以下の加熱処理を施す。このように、第2層の形成後に第2層を構成する材料のガラス転移温度付近の温度で加熱処理を行なうことによって、第2層を構成する材料に適当な流動性を発現させ、表面張力の作用によって第2層の開口部の端部に適度な丸みを生じさせることができる。これによって、孔部形成工程におけるエッチングによって第2層の開口部が広がる量(以後、開口部の後退量と称する)を適度なものとし、第1層の露出面積を好適なものにすることができる。したがって、孔部の側壁部への未被覆箇所の発生をより確実に防ぐことができる。また、第1層の汚染およびそれに起因する第1層と導電体層との電気的な接続不良を防止することができる。 According to the invention, after the second layer is formed of a material having a glass transition temperature of 90 ° C. or higher and 190 ° C. or lower, the second layer is subjected to a heat treatment of 100 ° C. or higher and 200 ° C. or lower. As described above, after the second layer is formed, heat treatment is performed at a temperature near the glass transition temperature of the material constituting the second layer, thereby allowing the material constituting the second layer to exhibit appropriate fluidity and surface tension. Due to the above action, an appropriate roundness can be generated at the end of the opening of the second layer. Thus, the amount of the opening of the second layer that expands by etching in the hole forming step (hereinafter referred to as the amount of recession of the opening) is made moderate, and the exposed area of the first layer is made suitable. it can. Therefore, generation | occurrence | production of the uncovered location to the side wall part of a hole can be prevented more reliably. In addition, contamination of the first layer and poor electrical connection between the first layer and the conductor layer due to the contamination can be prevented.
また本発明によれば、第2層は、開口部の端部から外周縁部に向かって、好ましくは半導体基板を臨む表面部における開口部の端部を起点として外周縁部に向かって10μm以上離反する位置までの領域にわたって厚さが増加するように形成される。このことによって、孔部形成工程後における第2層の開口部の後退量を適切な値に制御することができるので、絶縁体層形成工程における第1層の露出面積を適度なものとすることができる。したがって、孔部の側壁部全体により確実に絶縁体層を形成することができるとともに、第1層の汚染およびそれに起因する第1層と導電体層との電気的な接続不良を防止することができる。 According to the invention, the second layer has a thickness of 10 μm or more from the end of the opening toward the outer periphery, preferably from the end of the opening in the surface facing the semiconductor substrate toward the outer periphery. It is formed so that the thickness increases over a region up to the position where it is separated. This makes it possible to control the receding amount of the opening of the second layer after the hole forming step to an appropriate value, so that the exposed area of the first layer in the insulator layer forming step is moderate. Can do. Therefore, it is possible to reliably form the insulator layer by the entire side wall portion of the hole, and to prevent the contamination of the first layer and the poor electrical connection between the first layer and the conductor layer resulting therefrom. it can.
また本発明によれば、第1層は、Al、Cr、Au、Fe、InおよびNiからなる群から選ばれる1種または2種以上を含有する金属層を含み、孔部形成工程におけるエッチングでは、ハロゲン系化合物を含むガスを用いて半導体基板をエッチングする。Al、Cr、Au、Fe、InおよびNiからなる群から選ばれる1種または2種以上を含有する金属層は、ハロゲン系化合物を含むガスから生じて半導体基板をエッチングする活性種として作用するラジカルには侵されない。このため、孔部形成工程におけるエッチングでは、半導体基板をエッチングするとともに第2層の開口部を広げるけれども、後退した第2層の開口部を通して露出する第1層は、前記特定の元素を含有する金属層を含むので、除去されずに残存する。したがって、本発明の半導体装置の製造方法では、第1層をマスクとして半導体基板をエッチングすることができるので、第2層の開口部の広がりに伴って半導体基板に形成される孔部の開口部が広がることを防ぎ、高い孔径精度で孔部を形成することができる。また、絶縁体層形成工程において、第1層と絶縁材料との接触領域が減少することを防ぐことができるので、孔部の側壁部に対して絶縁体層を一層確実に形成することができる。 According to the invention, the first layer includes a metal layer containing one or more selected from the group consisting of Al, Cr, Au, Fe, In, and Ni. The semiconductor substrate is etched using a gas containing a halogen compound. The metal layer containing one or more selected from the group consisting of Al, Cr, Au, Fe, In, and Ni is a radical that is generated from a gas containing a halogen compound and acts as an active species for etching a semiconductor substrate Will not be attacked. For this reason, in the etching in the hole forming step, the semiconductor substrate is etched and the opening of the second layer is expanded, but the first layer exposed through the opening of the second layer that has receded contains the specific element. Since it includes a metal layer, it remains without being removed. Therefore, in the method of manufacturing a semiconductor device according to the present invention, the semiconductor substrate can be etched using the first layer as a mask. Therefore, the opening of the hole formed in the semiconductor substrate as the opening of the second layer expands. Can be prevented, and the hole can be formed with high hole diameter accuracy. In addition, in the insulator layer forming step, it is possible to prevent the contact area between the first layer and the insulating material from decreasing, so that the insulator layer can be more reliably formed on the side wall portion of the hole. .
また本発明によれば、孔部形成工程におけるエッチングは、第2層に対する半導体基板のエッチング選択比、すなわち第2層のエッチングされる速度に対する半導体基板のエッチングされる速度の比率を20以上50以下に選択して行なわれる。このことによって、半導体基板に形成される孔部の深さに対する第2層の消失量を適度なものとすることができる。したがって、100〜200μm程度の深さの孔部を半導体基板に形成する場合であっても、第2層を、作業性および量産性を低下させることのない厚さ、たとえば2〜20μm程度の厚さで形成することができるので、生産性を向上させることができる。また、重合体層の除去後に露出する第1層の面積を適度なものにすることができるので、孔部の側壁部全体により確実に絶縁体層を形成することができるとともに、第1層と導電体層とを電気的に接続するためのキャップ電極を第1層に充分に接するように形成することができる。これによって、導電体層と半導体基板との電気的絶縁および導電体層と第1層との電気的接続を一層確実に行なうことができる。 According to the invention, in the hole forming step, the etching selectivity of the semiconductor substrate to the second layer, that is, the ratio of the etching rate of the semiconductor substrate to the etching rate of the second layer is 20 or more and 50 or less. It is done by selecting. Thereby, the disappearance amount of the second layer with respect to the depth of the hole formed in the semiconductor substrate can be made appropriate. Therefore, even when a hole having a depth of about 100 to 200 μm is formed in the semiconductor substrate, the second layer has a thickness that does not deteriorate workability and mass productivity, for example, a thickness of about 2 to 20 μm. Thus, productivity can be improved. In addition, since the area of the first layer exposed after the removal of the polymer layer can be made moderate, the insulator layer can be reliably formed by the entire side wall of the hole, and the first layer and A cap electrode for electrically connecting the conductor layer can be formed in sufficient contact with the first layer. Thereby, electrical insulation between the conductor layer and the semiconductor substrate and electrical connection between the conductor layer and the first layer can be more reliably performed.
また本発明によれば、孔部形成工程におけるエッチングは、第2層形成後の半導体基板が載置されるチャンバの内部に、SF6を含むガス、好ましくは90sccm以上110sccm以下の流量のSF6と30sccm以上50sccm以下の流量のArとを含むガスを導入し、チャンバの内部圧力を1Pa以上10Pa以下に調整し、プラズマ励起用コイルに100W以上1000W以下のプラズマ励起用高周波電力を供給し、半導体基板に基板バイアス用高周波電力、好ましくは10W以上100W以下の基板バイアス用高周波電力を供給して−300V以上−20V以下の基板バイアス電圧を生じさせて行なわれる。このことによって、半導体基板に対して、異方性が高く、また深さがたとえば100〜200μmと深い孔部を容易に形成することができる。また、半導体基板に対するエッチング速度を適度なものとし、孔部形成工程に要する時間の増加を防ぐことができる。また、半導体基板に形成される半導体素子などに対する電気的損傷を抑えることができる。また、第2層に対する熱的損傷を防ぎ、第2層の開口部の後退量を適度なものにすることができる。 Further, according to the present invention, the etching in the hole forming step is performed in the gas containing SF 6 in the chamber in which the semiconductor substrate after the second layer is formed, preferably SF 6 at a flow rate of 90 sccm or more and 110 sccm or less. And a gas containing Ar at a flow rate of 30 sccm to 50 sccm, the internal pressure of the chamber is adjusted to 1 Pa to 10 Pa, and high frequency power for plasma excitation of 100 W to 1000 W is supplied to the plasma excitation coil. A substrate bias high frequency power, preferably a substrate bias high frequency power of 10 W or more and 100 W or less is supplied to the substrate to generate a substrate bias voltage of −300 V or more and −20 V or less. This makes it possible to easily form a deep hole having a high anisotropy and a depth of, for example, 100 to 200 μm with respect to the semiconductor substrate. In addition, the etching rate for the semiconductor substrate can be made moderate, and an increase in time required for the hole forming step can be prevented. In addition, electrical damage to a semiconductor element or the like formed on the semiconductor substrate can be suppressed. In addition, thermal damage to the second layer can be prevented, and the amount of retreat of the opening of the second layer can be made moderate.
また本発明によれば、孔部形成工程における重合は、エッチング後の半導体基板が載置されるチャンバの内部にC4F8を含むガス、好ましくは90sccm以上110sccm以下の流量のC4F8と30sccm以上50sccm以下の流量のArとを含むガスを導入し、チャンバの内部圧力を1Pa以上10Pa以下に調整し、プラズマ励起用コイルに100W以上1000W以下のプラズマ励起用高周波電力を供給し、半導体基板に基板バイアス用高周波電力、好ましくは0W以上50W以下の基板バイアス用高周波電力を供給して−100V以上0V以下の基板バイアス電圧を生じさせて行なわれる。このことによって、前の重合段階で形成された重合体層が除去されることを防ぐとともに、孔部の形成が進んだ際にも孔部の底部近傍の側壁部まで確実に重合体層を形成することができるので、半導体基板に対して、半導体基板の厚み方向に延びる異方性の高い孔部を形成することができる。 According to the present invention, polymerization in the hole forming step, a gas containing C 4 F 8 into the chamber of the semiconductor substrate after the etching is placed, preferably C 4 of the following flow 110sccm than 90 sccm F 8 And a gas containing Ar at a flow rate of 30 sccm to 50 sccm, the internal pressure of the chamber is adjusted to 1 Pa to 10 Pa, and high frequency power for plasma excitation of 100 W to 1000 W is supplied to the plasma excitation coil. A substrate bias high frequency power, preferably a substrate bias high frequency power of 0 W to 50 W is supplied to the substrate to generate a substrate bias voltage of −100 V to 0 V. This prevents the polymer layer formed in the previous polymerization stage from being removed, and also ensures the formation of the polymer layer up to the side wall near the bottom of the hole even when the formation of the hole progresses. Therefore, highly anisotropic holes extending in the thickness direction of the semiconductor substrate can be formed in the semiconductor substrate.
また本発明によれば、孔部形成工程におけるエッチングと重合とは、1秒間以上20秒間以下ずつ繰返し行なわれる。このことによって、半導体基板に異方性の高い孔部を短い時間で効率的に形成することができるので、生産性を向上させることができる。また、第2層の開口部の後退量を一層好適なものにすることができるので、孔部の側壁部への絶縁体層の形成をより確実に行なうことができる。また、第1層全体が絶縁材料で覆われることなどを防ぎ、第1層と導電体層との電気的接続をより確実なものにすることができる。 According to the present invention, the etching and polymerization in the hole forming step are repeatedly performed for 1 second or more and 20 seconds or less. As a result, highly anisotropic holes can be efficiently formed in the semiconductor substrate in a short time, so that productivity can be improved. Moreover, since the amount of retreat of the opening of the second layer can be made more suitable, the insulator layer can be more reliably formed on the side wall of the hole. In addition, the entire first layer can be prevented from being covered with an insulating material, and the electrical connection between the first layer and the conductor layer can be made more reliable.
また本発明によれば、第2層は、半導体基板を臨む表面部において、開口されていない部分の面積に対する開口部の面積の比率が、0.2%以上0.5%以下になるように形成される。このことによって、孔部形成工程において、チャンバ内に発生させるプラズマの密度を高くするなどの特別な条件にすることなく、量産性に優れたエッチング速度および適切なエッチング選択比を実現し、半導体基板に対して異方性の高い孔部を形成することができる。ここで、第2層の開口部の面積とは、第2層に複数の開口部が形成される場合には、それらの開口部の面積の和のことをいう。 Further, according to the present invention, the ratio of the area of the opening to the area of the unopened portion is 0.2% or more and 0.5% or less in the surface portion facing the semiconductor substrate. It is formed. As a result, in the hole forming step, an etching rate excellent in mass productivity and an appropriate etching selection ratio can be realized without using special conditions such as increasing the density of plasma generated in the chamber. In contrast, a highly anisotropic hole can be formed. Here, the area of the opening of the second layer means the sum of the areas of the openings when a plurality of openings are formed in the second layer.
また本発明によれば、第1層は表面電極である。このことによって、表面電極の外周縁部よりも内側に位置するように孔部を形成し、該孔部の内方に導電体層を形成することができる。したがって、孔部に絶縁材料を供給する際に絶縁材料を孔部の底部に落ち込まないように保持するための層を、表面電極と別に形成する必要がない。また、導電体層を表面電極から離れた位置に形成する場合と異なり、導電体層と表面電極とを接続するための配線が不要である。したがって、生産性を向上させることができる。また、構成を簡略化することができるので、動作性能などの検査の容易な半導体装置を実現することができる。ここで、表面電極とは、半導体基板に形成される半導体素子と外部との電気的接続を取るために半導体基板の一方の表面部に積層して設けられる電極のことである。 According to the invention, the first layer is a surface electrode. This makes it possible to form a hole so as to be located inside the outer peripheral edge of the surface electrode, and to form a conductor layer inside the hole. Therefore, it is not necessary to form a layer separately from the surface electrode for holding the insulating material so as not to fall into the bottom of the hole when supplying the insulating material to the hole. Further, unlike the case where the conductor layer is formed at a position away from the surface electrode, wiring for connecting the conductor layer and the surface electrode is not necessary. Therefore, productivity can be improved. In addition, since the configuration can be simplified, a semiconductor device that can be easily inspected for operation performance and the like can be realized. Here, the surface electrode is an electrode provided on one surface portion of the semiconductor substrate in order to make electrical connection between the semiconductor element formed on the semiconductor substrate and the outside.
また本発明によれば、第2層の開口部は、半導体基板を臨む表面部における開口部の端部が第1層の外周縁部から20μm以上内側に位置するように形成される。このことによって、絶縁体層形成工程において露出する表面電極の面積を確保して孔部の側壁部への絶縁体層の形成を一層確実に行なうことができるとともに、第2層の除去後に露出する表面電極の面積を確保してキャップ電極による第1層と導電体層との電気的接続をより確実に行なうことができる。 According to the invention, the opening portion of the second layer is formed so that the end portion of the opening portion on the surface portion facing the semiconductor substrate is located 20 μm or more inside from the outer peripheral edge portion of the first layer. As a result, the area of the surface electrode exposed in the insulator layer forming step can be secured, and the insulator layer can be more reliably formed on the side wall of the hole, and exposed after the removal of the second layer. The area of the surface electrode can be secured, and the first layer and the conductor layer can be more reliably electrically connected by the cap electrode.
また本発明によれば、第2層はレジストで形成され、第2層の開口部は、略円形状であって、第2層の半導体基板を臨む表面部における開口部の端部の直径が5μm以上200μm以下になるように形成される。このことによって、第2層に対して開口部を容易に形成することができる。また、特別な装置を用いることなく、半導体基板に安定して異方性の高い孔部を形成することができる。本発明において、略円形状とは、円形状を含む。 According to the invention, the second layer is formed of a resist, the opening of the second layer is substantially circular, and the diameter of the end of the opening in the surface portion facing the semiconductor substrate of the second layer is It is formed to be 5 μm or more and 200 μm or less. Thereby, an opening can be easily formed in the second layer. Further, a highly anisotropic hole can be stably formed in the semiconductor substrate without using a special apparatus. In the present invention, the substantially circular shape includes a circular shape.
図1は、本発明の実施の一態様である半導体装置の製造方法によって製造される半導体装置を備える積層型半導体モジュール10の構成を簡略化して示す断面図である。積層型半導体モジュール10は、配線基板11と、本実施態様によって得られる複数の半導体装置1とを備える。積層型半導体モジュール10は、本実施の形態では3個の半導体装置1a〜1cを備え、これらが配線基板11の配線12が形成される表面部に積み重ねられて成る。以後、3個の半導体装置1a〜1cを個々に示す場合以外は、アルファベットを省略して半導体装置1と記載する。また、半導体装置1a〜1cに共通する部材を示す場合にも同様にアルファベットを省略して記載する。半導体装置1および配線基板11は、半導体装置1に備わるバンプ電極16によって互いに電気的に接続されている。
FIG. 1 is a cross-sectional view showing a simplified configuration of a
半導体装置1は、半導体基板21と、半導体基板21の一方の表面部に設けられる表面絶縁膜22および表面電極23と、半導体基板21をその厚み方向に貫通するように設けられる貫通配線40と、貫通配線40を囲繞するように設けられ、貫通配線40と半導体基板21とを電気的に絶縁する側壁絶縁膜28と、表面電極23および貫通配線40に接するように設けられ、表面電極23と貫通配線40とを電気的に接続するキャップ電極31と、半導体基板21の他方の表面部に設けられる裏面絶縁膜13、裏面配線14およびバンプ電極16とを含んで構成される。貫通配線40は、半導体基板21を貫通する貫通孔20の内方に設けられ、側壁絶縁膜28は、貫通孔20の側壁部、すなわち貫通孔20の軸線に対して交差する方向に臨む半導体基板21の表面部に設けられる。バンプ電極16は、裏面配線14を介して貫通配線40に電気的に接続される。図1では、図が錯綜して理解が困難になるので、貫通配線40とキャップ電極31とを一体的に示すけれども、これらは実際には後述するように別々の工程で作製される。
The semiconductor device 1 includes a
半導体基板21の一方の表面部には、図示しない半導体素子を含む半導体回路が形成されている。なお、半導体素子は、半導体基板21の一方の表面部から半導体基板21の厚み方向に延びるように形成されてもよい。表面電極23は、半導体回路に電気的に接続されるように設けられ、半導体回路と外部装置との接続端子として機能する。半導体基板21の一方の表面部には、表面電極23に電気的に接続される図示しない配線部を保護するための絶縁膜が設けられてもよい。表面電極23の貫通配線40を臨む側と反対側の端部には、キャップ電極31に接しない部分の表面電極23を保護するための端部絶縁膜15が設けられる。端部絶縁膜15は設けられなくてもよい。表面絶縁膜22は、半導体回路を覆うように設けられ、半導体回路の保護膜として機能する。表面絶縁膜22は、半導体基板21と表面電極23との間にも設けられるけれども、図1では図が錯綜して理解が困難になるので記載を省略する。また、表面絶縁膜22と端部絶縁膜15とは、図1では一体的に示されるけれども、実際には別々の工程で作製される。
A semiconductor circuit including a semiconductor element (not shown) is formed on one surface portion of the
以下、本実施態様による半導体装置の製造方法を説明する。図2〜図6および図8A〜図16は、本実施態様による半導体装置1の製造における各工程の状態を簡略化して示す図である。図2〜図6および図8A〜図16では、図1に示す半導体装置1の貫通配線40が形成される部分を拡大して示す。なお、図2〜図6、図8A〜図14および図16は、半導体基板21の厚み方向に平行な仮想平面における断面図であり、図15は、半導体基板21の一方の表面部側から厚み方向に向かって見た平面図である。半導体装置の製造に用いられる半導体基板の形態は、一般には、デバイスチップ複数個を含む半導体ウエハであるけれども、特に限定されることなく、半導体ウエハを個片化したチップ形態であってもよい。本実施態様においては、上記の両者を特に区別することなく、半導体基板と称することにする。
Hereinafter, a method for manufacturing a semiconductor device according to this embodiment will be described. 2 to 6 and FIGS. 8A to 16 are views showing the states of the respective steps in the manufacture of the semiconductor device 1 according to the present embodiment in a simplified manner. 2 to 6 and FIGS. 8A to 16 show an enlarged portion where the through
図2は、表面絶縁膜22および表面電極23を形成した状態を示す図である。半導体基板21の一方の表面部に図示しない半導体素子および半導体回路を形成した後、半導体回路を覆うように表面絶縁膜22を形成する。半導体基板21は、たとえば単結晶ケイ素からなり、その面方位は特に限定されるものではない。表面絶縁膜22は、たとえば二酸化ケイ素で形成される。
FIG. 2 is a diagram showing a state in which the
次いで、表面絶縁膜22の一方の表面部、すなわち表面絶縁膜22の半導体基板21に接する側と反対側の表面部に、第1層である表面電極23を形成する。この工程が第1層形成工程に相当する。表面電極23は、単層膜または多層膜のいずれであってもよい。本実施の形態では、表面電極23は、単層である場合には該層が、また多層である場合には少なくとも1つの層が、アルミニウム(Al)、クロム(Cr)、金(Au)、鉄(Fe)、インジウム(In)およびニッケル(Ni)からなる群から選択される1種または2種以上の元素を含有する金属層、好ましくはAlを含む金属層で形成される。Alを含む金属層は、電気伝導性に優れるとともに比較的簡単にスパッタ成膜することができ、また後述するように、単結晶ケイ素などのケイ素からなる半導体基板21のドライエッチングで用いるラジカルによってエッチングされないので、表面電極23を構成する層として特に望ましい。
Next, a
本実施態様による半導体装置の製造方法で製造される半導体装置1において、表面電極23の構成について例示すると、たとえば表面電極23は、表面絶縁膜22に接する側から外方へ向かって、チタン(Ti)、窒化チタン(TiN)、アルミニウム−銅(AlCu)合金、TiNの4層が順次積層されて成る多層膜で形成される。表面電極23は、本実施の形態では正方形状であり、その大きさは、たとえば一辺が115μmである。表面電極23の形状は、正方形状に限定されず、たとえば長方形状、円形状などであってもよい。また、表面電極23の寸法も前述の値に限定されず、広い範囲から適宜選択することができる。
In the semiconductor device 1 manufactured by the method for manufacturing a semiconductor device according to the present embodiment, the configuration of the
図3は、レジストパターン24を形成した状態を示す図である。半導体基板21の表面絶縁膜22および表面電極23が形成された表面部側に、フォトレジスト液を塗布してレジスト層を形成し、レジスト層に対して露光および現像を行った後、ハードベークを行なうことによって、貫通孔20となる後述する図9に示す孔部25の形成位置に対応する位置にレジスト開口部24aを有するレジストパターン24を形成する。この工程が第2層形成工程であり、レジストパターン24が第2層を構成する。本実施の形態では、レジスト開口部24aは、表面電極23の外周縁部よりも内側の部分に形成される。レジストパターン24は、半導体基板21を臨む表面部におけるレジスト開口部24aの端部が、表面電極23の外周縁部から20μm以上内側に位置するように形成されることが好ましい。この理由については後述する。
FIG. 3 is a view showing a state in which the resist
レジスト開口部24aは、本実施の形態では円形状であり、その直径R1はたとえば75μmである。なお、本実施の形態では、レジスト開口部24aは、レジストパターン24が形成された時点ではレジストパターン24の厚み方向に一様な形状に形成されるので、レジスト開口部24aの直径はレジストパターン24の厚み方向に一様になる。レジスト開口部24aの形状は、円形状に限定されず、正方形状、長方形状などの矩形状などであってもよい。また、レジスト開口部24aの寸法も前述の値に限定されず、広い範囲から適宜選択することができる。
The resist
ただし、本実施の形態のようにレジスト開口部24aが円形状である場合には、その直径R1は、5μm以上200μm以下であることが好ましく、より好ましくは10μm以上100μm以下である。レジスト開口部24aの直径R1を前記範囲に選択することによって、レジストパターン24を容易に形成することができるので、解像度が高くない安価なレジストを使用することができる。また、レジスト層のフォトリソグラフィに用いる露光機についても、最先端の、たとえばナノメートルのオーダーまでパターニング可能なものは必要でなく、マイクロメートルのオーダーまでパターニングすることのできる数世代前の装置を使用することができる。また、後述する孔部形成工程においても、通常のドライエッチング装置を用いて、異方性の高い孔部25を安定して形成することができる。したがって、製造原価を低減することができる。なお、レジスト開口部24aの直径がレジストパターン24の厚み方向に一様でない場合には、直径が最も小さくなる部分の直径を前記範囲に選択することが好ましい。
However, when the resist
レジストパターン24の開口率、すなわちレジストパターン24の開口されていない部分の面積に対するレジスト開口部24aの面積の比率は、0.2%以上0.5%以下であることが好ましい。これによって、後述する孔部形成工程において、プラズマ密度を上げるなどの特別な条件を用いることなく通常の条件下で、一般的なドライエッチング装置およびレジスト材料などを用いて、量産性に優れるエッチング速度で、かつ適切なエッチング選択比を実現し、異方性の高い孔部25を形成することができる。レジストパターン24の開口率が0.5%を超えると、孔部形成工程におけるエッチング速度が遅くなるので、量産性を確保するためにチャンバ内のプラズマ密度を上げるなどの方策が必要になる。また、エッチング選択比が不充分となり、孔部25の異方性が低下する恐れがある。レジストパターン24の開口率が0.2%未満であると、エッチング速度が速くなりすぎるとともに、レジストパターン24に対する半導体基板21のエッチング選択比が大きくなりすぎ、レジストパターン24の後退量が少なくなる恐れがある。また、エッチング選択比を適正な範囲にするために、孔部形成工程における各種条件をレジストパターン24の開口率に応じて微調整することが必要になる。なお、レジスト開口部24aの直径がレジストパターン24の厚み方向に一様でない場合には、直径が最も小さくなる部分における開口率、たとえば後述する図4に示すレジストパターン24では半導体基板21を臨む表面部側における開口率を前記範囲に選択することが好ましい。
The opening ratio of the resist
レジストパターン24の開口率は、半導体基板21の一方の表面部の面積、形成される表面電極23の個数などに応じて、レジスト開口部24aの寸法を適宜選択することによって調整することができる。たとえば、1枚の半導体基板21すなわち1デバイスチップ当たりの表面電極23の数が16であり、チップ面積が20mm2程度である場合には、直径75μmの円形状のレジスト開口部24aを有するレジストパターン24を形成することによって、レジストパターン24の開口率を0.3%程度にすることができる。
The aperture ratio of the resist
レジストパターン24を形成するためのフォトレジスト液としては、ポジ型レジストおよびネガ型レジストのいずれを用いてもよい。ポジ型レジストとしては、たとえばノボラック・ジアゾナフトキノン系のものが挙げられる。フォトレジスト液は、たとえばスピンコート法を用いて半導体基板21に塗布される。レジストパターン24の厚さd1は、たとえば8μm程度である。
As a photoresist solution for forming the resist
図4は、レジストパターン24に対して加熱処理を施した後の状態を示す図である。前述のようにしてレジストパターン24を形成した後、形成されたレジストパターン24に対して加熱処理を施す加熱処理工程を行なう。これによって、レジストパターン24のレジスト開口部24aの周縁部分、すなわちレジストパターン24の内周縁部が曲面状になり、レジストパターン24のレジスト開口部24aの端部から外周縁部に向かって厚さが増加する領域が形成される。
FIG. 4 is a diagram illustrating a state after the heat treatment is performed on the resist
この厚さが増加する領域は、レジストパターン24の半導体基板21を臨む表面部におけるレジスト開口部24aの端部を起点として、レジストパターン24の外周縁部に向かって10μm以上離反する位置まで形成されることが好ましい。すなわち、厚さが増加する領域の幅Aは、10μm以上であることが好ましく、より好ましくは10μm以上15μm以下である。これによって、後述する孔部形成工程において、レジストパターン24のレジスト開口部24aの後退量を適切な範囲とし、レジスト開口部24aを適度に広げることができる。
The region where the thickness increases is formed from the end of the resist
レジストパターン24に対する加熱処理の温度は、レジストパターン24を構成する材料のガラス転移温度よりも少し高い温度であることが好ましい。具体的には、レジストパターン24を構成する材料のガラス転移温度が90℃以上190℃以下である場合、レジストパターン24への加熱処理温度は、100℃以上200℃以下であることが好ましく、より好ましくは120℃以上150℃以下である。このようにレジスト材料のガラス転移温度に近い温度範囲でレジストパターン24に加熱処理を施すことによって、レジストパターン24に流動性が発現し、表面張力の作用によって、レジストパターン24の角状の内周縁部が丸くなり、レジストパターン24のレジスト開口部24aの周縁部分が図4に示すように曲面状になる。
The temperature of the heat treatment for the resist
レジストパターン24に対する加熱処理は、ホットプレートを用いて行なうことが好ましい。ホットプレートを用いることによって、レジストパターン24が形成された半導体基板21を、加熱されたホットプレート上に載せて加熱するという簡便な方法でレジストパターン24に対する加熱処理を行なうことができる。この場合、ホットプレートの加熱温度がレジストパターン24に対する加熱処理温度に相当する。たとえば、レジストパターン24を前述のノボラック・ジアゾナフトキノン系のポジ型レジストで形成する場合には、140℃程度に加熱されたホットプレートに半導体基板21を載せて2分間程度加熱することによって、レジスト開口部24aの周縁部分を図4に示すような曲面形状にすることができる。レジストパターン24に対する加熱処理時間は、1分間以上3分間以下であることが好ましい。これによって、レジスト開口部24aの周縁部分を適度な曲面状に形成することができる。
The heat treatment for the resist
なお、本実施の形態とは異なるけれども、前述の厚さが増加する領域は、レジストパターン24のレジスト開口部24aの周縁部分をテーパ状にすることによって形成してもよい。この場合、たとえばポジ型レジストを用いてレジスト層を形成し、レジスト層に対する露光時に、露光光として直進光ではなく若干拡散された光を使用してレジスト層の厚み方向の露光量を異ならせることによって、現像後において、レジストパターン24のレジスト開口部24aの周縁部分をテーパ形状とすることができる。
Although different from the present embodiment, the above-described region where the thickness increases may be formed by tapering the peripheral portion of the resist
図5は、表面電極23をエッチングした後の状態を示す図である。前述のようにしてレジストパターン24のレジスト開口部24aの周縁部分を曲面状に形成した後、レジストパターン24をマスクとして表面電極23のエッチングを行なう。これによって、レジストパターン24のレジスト開口部24aを通して露出する部分の表面電極23が除去され、レジストパターン24のレジスト開口部24aを通して表面絶縁膜22が露出する。
FIG. 5 is a view showing a state after the
表面電極23のエッチングは、ドライエッチングおよびウエットエッチングのいずれで行なってもよい。ただし、表面電極23がAlを含有する金属層を含む場合、ドライエッチングでは、有害な塩素系のガスを用いる必要があるので、ウエットエッチングで行なうことが好ましい。ウエットエッチングに使用するエッチング液は、表面電極23を構成する材料に応じて選択される。たとえば、AlCu合金膜の除去には、リン酸、酢酸および硝酸の混合水溶液などを用いることができ、Ti膜およびTiN膜の除去には、過酸化水素とフッ酸との混合液などを用いることができる。また、TiN膜の除去には、水酸化ナトリウム(NaOH)と、過酸化水素(H2O2)と、ニトロベンゼンスルホン酸ナトリウムなどの有機化合物との混合水溶液を用いることもできる。
Etching of the
図6は、表面絶縁膜22を除去して半導体基板21を露出させた状態を示す図である。前述のようにして表面電極23をエッチングした後、レジスト開口部24aを通して露出する部分の表面絶縁膜22の除去を行う。表面絶縁膜22の除去は、ドライエッチング、ウエットエッチングなどの公知の手法で実現することができる。たとえば、表面絶縁膜22が二酸化ケイ素で形成される場合には、フッ酸緩衝溶液を用いたウエットエッチングなどが好適に用いられる。表面絶縁膜22の除去によって、レジスト開口部24aを通して半導体基板21が露出される。本実施の形態では、以上に述べた表面電極23のエッチング工程および表面絶縁膜22の除去工程が基板露出工程に相当する。
FIG. 6 is a view showing a state in which the
次に、半導体基板21に後述する図9に示す孔部25を形成する孔部形成工程を行なう。本実施の形態では、エッチングと重合とを繰返し行なうタイムモジュレーション法、具体的にはドライエッチングによるタイムモジュレーション法を用いて、孔部25を形成する。ドライエッチングによるタイムモジュレーション法を用いることによって、レジストパターン24のレジスト開口部24aおよび表面電極23の開口部の寸法に対して深い、すなわち異方性の高い孔部25を、半導体基板21の結晶方位などに関係なく形成することができる。
Next, a hole forming process for forming
半導体基板21への孔部25の形成は、たとえば図7に示すドライエッチング装置50を用いて行なうことができる。図7は、孔部25の形成に好適に用いられるドライエッチング装置50の構成を簡略化して示す側面図である。ドライエッチング装置50は、プロセスチャンバ(以後、単にチャンバと称する)51と、チャンバ51に接続される真空ポンプ52およびガス導入路53とを含む。チャンバ51の内部には、基板ステージ54が設けられる。基板ステージ54には、図示しない基板ステージ電極が設けられ、この基板ステージ電極にコンデンサ55を介して基板バイアス用高周波(Rad io Frequency;略称RF)電源56が電気的に接続されている。チャンバ51の上方には、チャンバ51の内部に導入されるガスからプラズマを発生させるためのプラズマ励起用コイル57が設けられる。プラズマ励起用コイル57には、プラズマ励起用RF電源58が電気的に接続されている。
Formation of the
基板ステージ54には、図示しない液体流路が形成されており、この液体流路に液体を流すことによってプロセス中に基板ステージ54を冷却することができる。基板ステージ54の半導体基板21が載置される側の表面部には、図示しないヘリウム(He)ガスの放出口が形成されており、基板ステージ54と半導体基板21との熱的接触が行えるようになっている。したがって、基板ステージ54と半導体基板21との間隙をHeガスで満たした状態で、基板ステージ54の液体流路に液体を流して基板ステージ54を冷却することによって、プロセス中に基板ステージ54に載置される半導体基板21を冷却することができる。
A liquid flow path (not shown) is formed in the
図8Aおよび図8Bは、孔部25を形成する様子を段階的に示す図である。図8A(a)は、1回目のエッチング後の状態を示す図である。ドライエッチング装置50を用いて孔部25の形成を行なう場合、まず、前述の図6に示す表面絶縁膜22のエッチングまでが終了した半導体基板21を基板ステージ54に載置し、真空ポンプ52で真空引きを行う。チャンバ51の内部圧力が10−3〜10−4Paのオーダーになるまで真空引きを行った後、ガス導入路53を介してチャンバ51に接続されるガス供給源59から、チャンバ51の内部に半導体基板21のエッチングのためのエッチングガスを導入する。
FIG. 8A and FIG. 8B are diagrams showing how the
エッチングガスとしては、ハロゲン系化合物を含むガスが好適に用いられる。ハロゲン系化合物としては、フッ素、塩素、臭素などのハロゲン系元素を含む公知の化合物を用いることができ、具体的には、SF6、CF4、NF3などのフッ化物、Cl2、CCl4などの塩化物、CBrF3などが挙げられる。この中でも、フッ化物が好ましく、SF6(六フッ化硫黄)が特に好ましい。エッチングガスは、ハロゲン系化合物とともに、アルゴン(Ar)などの希ガスを含むことが好ましく、特に好ましいエッチングガスとしては、SF6とArとを含むガスが挙げられる。 As the etching gas, a gas containing a halogen compound is preferably used. As the halogen compounds, known compounds containing halogen elements such as fluorine, chlorine and bromine can be used. Specifically, fluorides such as SF 6 , CF 4 and NF 3 , Cl 2 and CCl 4 And chlorides such as CBrF 3 . Among these, fluoride is preferable, and SF 6 (sulfur hexafluoride) is particularly preferable. The etching gas preferably contains a rare gas such as argon (Ar) together with the halogen-based compound, and a particularly preferable etching gas includes a gas containing SF 6 and Ar.
SF6とArとを含むガスを用いる場合、SF6の流量は、たとえば約100sccmであり、Arの流量はたとえば約40sccm程度である。SF6の流量は、90sccm以上110sccm以下であることが好ましく、Arの流量は、30sccm以上50sccm以下であることが好ましい。SF6の流量が110sccmを超えると、エッチング速度が速くなりすぎて制御がしにくくなる。特に半導体基板21上の位置に依存する僅かなプラズマの不均一によっても大きな速度差が生じて、面内バラツキを抑えることが困難になる。SF6の流量が90sccm未満であると、エッチング速度が低下して生産性が悪くなる恐れがある。さらには、半導体基板材料に化学的に作用するラジカル量が減少するので、エッチング選択比を大きく保てなくなる可能性がある。Arの流量が50sccmを超えると、イオン量の増加により、物理的なエッチング現象(いわゆるスパッタリング現象)が優勢になるため、エッチング選択比の低下の恐れがある。Arの流量が30sccm未満であると、物理的エッチング量の減少により、レジストパターン24のレジスト開口部24aの後退量が十分でなくなる可能性がある。
When a gas containing SF 6 and Ar is used, the flow rate of SF 6 is about 100 sccm, for example, and the flow rate of Ar is about 40 sccm, for example. The flow rate of SF 6 is preferably 90 sccm or more and 110 sccm or less, and the flow rate of Ar is preferably 30 sccm or more and 50 sccm or less. If the flow rate of SF 6 exceeds 110 sccm, the etching rate becomes too fast and control becomes difficult. In particular, even a slight plasma non-uniformity depending on the position on the
なお、本明細書中において、sccmとは、1atm(1013hPa)、温度25℃において測定される1分間当たりの流量(cm3)を表す。たとえば、1sccmは、1atm、温度25℃における1分間当たりの流量が1cm3であることを表す。 In the present specification, sccm represents a flow rate (cm 3 ) per minute measured at 1 atm (1013 hPa) and a temperature of 25 ° C. For example, 1 sccm represents that the flow rate per minute at 1 atm and the temperature of 25 ° C. is 1 cm 3 .
エッチングガスを前述の流量で導入しながら、真空ポンプ52に連結される図示しない排気用配管のバルブ開度を調整することによって、チャンバ51の内部圧力を調整する。このときのチャンバ51内の圧力は、たとえば約5〜6Pa程度に選択される。チャンバ51の内部圧力は、1Pa以上10Pa以下であることが好ましく、より好ましくは4Pa以上7Pa以下である。チャンバ51の内部圧力が10Paを超えると、チャンバ51内に発生するラジカルおよびイオンの総量が多くなりすぎ、半導体基板21の等方性エッチングが進行し、孔部25の高異方性が保てなくなる恐れがある。チャンバ51の内部圧力が1Pa未満であると、チャンバ51内に発生するラジカルおよびイオンの総量が少なくなりすぎ、エッチング速度が低下し、深い孔部25を形成することが困難になる。
The internal pressure of the
チャンバ51内の圧力を前記範囲に調整しながら、プラズマ励起用RF電源58からプラズマ励起用コイル57にプラズマ励起用RF電力を供給することによって、チャンバ51内のガスに電圧を印加してプラズマを発生させる。それとともに、基板バイアス用RF電源56から基板ステージ54の基板ステージ電極に基板バイアス用RF電力を供給し、基板ステージ54を負に帯電させる。これによって、半導体基板21に基板バイアス用RF電力を供給し、半導体基板21とチャンバ51内のプラズマとの間に電位差(以後、基板バイアス電圧と称する)を生じさせ、チャンバ51内に発生したイオンにエネルギーを与えることができる。
The plasma excitation RF power is supplied from the plasma excitation
以上のようにして、チャンバ51内に導入されるガスのプラズマからラジカルとイオンとを発生させ、ラジカルによる化学反応とイオンによる物理的衝撃とによって、半導体基板21に対するエッチングを進行させる。このとき、イオンは、半導体基板21に生じる基板バイアス電圧によってエネルギーを得て半導体基板21に衝突することで、ラジカルによる化学反応を援助する働きをする。以上のようにして1回目のエッチングを行なうことによって、図8A(a)に示すように、半導体基板21に孔部25aが形成される。
As described above, radicals and ions are generated from the plasma of the gas introduced into the
エッチングの際にプラズマ励起用コイル57に供給されるプラズマ励起用RF電力は、たとえば500W程度に選択される。プラズマ励起用RF電力は、100W以上1000W以下であることが好ましく、より好ましくは400W以上600W以下である。プラズマ励起用RF電力が1000Wを超えると、チャンバ51内に発生するラジカルおよびイオンの総量が多くなりすぎる他、チャンバ51内の温度の上昇も起こることから、半導体基板21の等方性エッチングが進行し、孔部25の高異方性が保てなくなる恐れがある。プラズマ励起用RF電力が100W未満であると、ラジカルおよびイオンの総量が少なすぎるため、エッチング速度が著しく遅くて生産性が良くないという問題がある。
The RF power for plasma excitation supplied to the
基板バイアス電圧は、たとえばマイナス(−)100V程度に選択される。基板バイアス電圧は、マイナス(−)300V以上マイナス(−)20V以下であることが好ましく、より好ましくは−120V以上−60V以下である。基板バイアス電圧が−300V未満、すなわち−300Vよりも負に大きいと、半導体基板21へのイオンの入射エネルギーが大きく、このことからレジストの減少量が増えるため、エッチング選択比が小さくなる他、電荷による半導体回路の損傷が発生する恐れもある。基板バイアス電圧が−20Vを超える、すなわち−20Vよりも正に大きいと、イオンの入射エネルギーが小さすぎてエッチング速度が遅くなり、生産性が悪くなる。また、レジストの減少量も少なくなるので、レジスト開口部24aの後退量が十分でなくなる恐れもある。
The substrate bias voltage is selected to be, for example, about minus (−) 100V. The substrate bias voltage is preferably minus (−) 300V or more and minus (−) 20V or less, more preferably −120V or more and −60V or less. If the substrate bias voltage is less than −300 V, that is, negatively larger than −300 V, the incident energy of ions to the
基板バイアス電圧は、たとえば、基板ステージ54の基板ステージ電極に供給される基板バイアス用RF電力の量を調整することによって調整することができる。たとえば、20W程度の基板バイアス用RF電力を基板ステージ電極に供給することによって、−100V程度の基板バイアス電圧を発生させることができる。
The substrate bias voltage can be adjusted, for example, by adjusting the amount of substrate bias RF power supplied to the substrate stage electrode of the
基板バイアス用RF電力は、たとえば20W程度に選択される。基板バイアス用RF電力は、10W以上100W以下であることが好ましく、より好ましくは15W以上25W以下である。基板バイアス用RF電力が100Wを超えると、プラズマから飛来するイオンのエネルギーが大きくなりすぎ、プラズマ中のラジカルによる化学エッチング効果よりもイオンの衝突による物理エッチング効果が著しく優勢になり、孔部形成工程後におけるレジストパターン24のレジスト開口部24aの後退量が大きくなりすぎる恐れがある。また、半導体基板21に形成された半導体素子に対する電気的損傷、レジストパターン24に対する熱的損傷が生じる恐れがある。基板バイアス用RF電力が10W未満であると、半導体基板21に対するエッチング速度が小さくなりすぎ、孔部25の形成に要する時間が増加するという問題が生じる。
The substrate bias RF power is selected to be about 20 W, for example. The substrate bias RF power is preferably 10 W or more and 100 W or less, more preferably 15 W or more and 25 W or less. When the substrate bias RF power exceeds 100 W, the energy of ions flying from the plasma becomes too large, and the physical etching effect due to ion collision becomes significantly more dominant than the chemical etching effect due to radicals in the plasma, and the hole forming step. There is a possibility that the amount of retreat of the resist
プラズマ励起用RF電力および基板バイアス用RF電力の周波数は、たとえば13.56MHzである。プラズマ励起用RF電力および基板バイアス用RF電力の周波数は、いずれも、1MHz以上3000MHz以下であることが好ましい。 The frequency of the RF power for plasma excitation and the RF power for substrate bias is, for example, 13.56 MHz. The frequencies of the RF power for plasma excitation and the RF power for substrate bias are preferably 1 MHz to 3000 MHz.
基板バイアス用RF電力は、半導体基板21の直径4インチ(約101.6mm)以上、12インチ(約304.8mm)以下の円形領域に供給することが好ましい。基板バイアス用RF電力の供給される円形領域の直径が12インチ(約304.8mm)を超えると、プラズマの均一性を保つことが困難なため、エッチング形状にバラツキが生じる可能性がある。基板バイアス用RF電力の供給される円形領域の直径が4インチ(約101.6mm)未満であると、用いることのできる半導体基板21の大きさ(ウエハサイズ)が小さく、1回あたりのプロセスで得られる半導体装置の数が少なくなり、生産性に問題がある。
The substrate bias RF power is preferably supplied to a circular region of the
基板バイアス用RF電力の供給範囲の調整は、基板ステージ電極の寸法を調整することによって行なうことができる。たとえば、基板ステージ54に直径6インチ(約152.4mm)程度の円形状の基板ステージ電極を設け、この基板ステージ電極に基板バイアス用RF電力を供給することによって、半導体基板21の直径6インチ(約152.4mm)程度の円形領域に対して基板バイアス用RF電力を供給することができる。
The supply range of the substrate bias RF power can be adjusted by adjusting the dimensions of the substrate stage electrode. For example, a circular substrate stage electrode having a diameter of about 6 inches (about 152.4 mm) is provided on the
1回のエッチング時間は、たとえば4秒間程度に選択される。1回のエッチング時間は、1秒間以上20秒間以下であることが好ましく、より好ましくは3秒間以上8秒間以下である。1回のエッチング時間が20秒間を超えると、半導体基板21の等方性エッチング、すなわち半導体基板21の厚み方向に垂直な方向のエッチングが進行し、異方性の高い孔部25の形成が困難になる。1回のエッチング時間が1秒間未満であると、所望の深さの孔部25を形成するために必要なエッチングと重合との繰返し回数が多くなりすぎ、孔部25を形成する孔部形成工程に要する時間が増加する。また、チャンバ51内のガスの切換え、プラズマ励起用RF電源58、基板バイアス用RF電源56などの電源の出力量の高速切換えに起因して、装置各部の寿命が短くなる恐れがある。
One etching time is selected to be about 4 seconds, for example. The etching time for one time is preferably 1 second or more and 20 seconds or less, more preferably 3 seconds or more and 8 seconds or less. If the etching time for one time exceeds 20 seconds, isotropic etching of the
以上のようにして1回目のエッチングを行なった後、孔部25の側壁部などにポリマ膜26を付着させる重合段階に進む。重合段階では、エッチング段階の条件から、チャンバ51内に導入するガスの種類、ガスの流量、チャンバ51の内部圧力、プラズマ励起用電力および基板バイアス用電力のうちの少なくともいずれか1種類を変化させることによって重合を実施する。本実施の形態では、まず、エッチング段階でチャンバ51内に導入していたガスを速やかに排出させ、別のガスに切換える。重合段階で使用するガスとしては、C4F8、C3F8、CHF3などのフッ素系ガスを1種または2種以上含むガス、好ましくはC4F8(八フッ化シクロブタン)を含むガスが好適に用いられる。これらのガスは、Arとともに使用されることが好ましく、C4F8とArとを含むガスが特に好適に用いられる。
After performing the first etching as described above, the process proceeds to a polymerization stage in which the
C4F8とArとを含むガスを用いる場合、C4F8の流量はたとえば約100sccmであり、Arの流量はたとえば約40sccmである。C4F8の流量は、90sccm以上110sccm以下であることが好ましく、Arの流量は、30sccm以上50sccm以下であることが好ましい。C4F8の流量が110sccmを超えると、ポリマ膜26の形成速度が速くなり制御がしにくくなる。特に半導体基板21上の位置に依存する僅かなプラズマの不均一によっても大きな速度差が生じて、面内バラツキを抑えることが困難になる。C4F8の流量が90sccm未満であると、ポリマ膜26の形成が十分に行えないので、等方性エッチングが進行しやすくなり、高異方性の孔部形成が困難となる。Arの流量が50sccmを超えると、イオン量の増加により、物理的なエッチング現象(いわゆるスパッタリング現象)が優勢になるため、生成されたポリマ膜26が弾き飛ばされやすくなり、結局は、高異方性の孔部形成ができなくなるという問題が生じる恐れがある。Arの流量が30sccm未満であると、プラズマの発生が不安定になり、短い時間において安定したプラズマ放電ができず、結局は、孔部形状を安定に保ちながら生産し続ける上での障害となる。
When a gas containing C 4 F 8 and Ar is used, the flow rate of C 4 F 8 is, for example, about 100 sccm, and the flow rate of Ar is, for example, about 40 sccm. The flow rate of C 4 F 8 is preferably 90 sccm or more and 110 sccm or less, and the flow rate of Ar is preferably 30 sccm or more and 50 sccm or less. When the flow rate of C 4 F 8 exceeds 110 sccm, the formation speed of the
これらのガスを前述の流量で導入しながら、真空ポンプ52に連結される図示しない排気用配管のバルブ開度を調整することによって、チャンバ51の内部圧力を調整する。このときのチャンバ51の内部圧力は、たとえば約6〜7Paに選択される。チャンバ51の内部圧力は、1Pa以上10Pa以下であることが好ましく、より好ましくは5Pa以上10Pa以下であり、さらに好ましくは5Pa以上8Pa以下である。チャンバ51の内部圧力が10Paを超えると、チャンバ51内に発生するラジカルおよびイオンの総量が多くなりすぎ、ポリマ膜26の形成される速度よりもエッチングされる速度の方が大きくなり、孔部25の高異方性が保てなくなる恐れがある。チャンバ51の内部圧力が1Pa未満であると、チャンバ51内に発生するラジカルおよびイオンの総量が少なくなりすぎ、ポリマ膜26の生成が不十分になるために、孔部25の高異方性が保てなくなる恐れがある。
The internal pressure of the
チャンバ51内の圧力を前記範囲に調整しながら、エッチング段階と同様に、プラズマ励起用RF電源58からプラズマ励起用コイル57にプラズマ励起用RF電力を供給するとともに、基板バイアス用RF電源56から基板ステージ54の基板ステージ電極に基板バイアス用RF電力を供給する。これによって、図8A(b)に示すように、1回目のエッチング後に露出する半導体基板21、すなわち1回目のエッチングで形成された孔部25aの側壁部および底部に、重合体層であるポリマ膜26が形成される。このとき、1回目のエッチング後に露出した状態となっている表面絶縁膜22、表面電極23およびレジストパターン24の表面部にもポリマ膜26が形成される。
The plasma excitation RF power is supplied from the plasma excitation
重合段階におけるプラズマ励起用RF電力は、たとえば約700W程度に選択される。プラズマ励起用RF電力は、100W以上1000W以下であることが好ましく、より好ましくは600W以上800W以下である。プラズマ励起用RF電力が1000Wを超えると、チャンバ51内の温度上昇が無視できなくなり、レジスト膜の消失が起こりやすくなって、レジスト開口部24aの後退量が大きくなりすぎるという問題が生じる。プラズマ励起用RF電力が100W未満であると、ラジカルおよびイオンの総量が少なすぎるため、ポリマ膜26の生成が十分でなく、孔部25の高異方性実現の妨げとなる。
The RF power for plasma excitation in the polymerization stage is selected to be about 700 W, for example. The RF power for plasma excitation is preferably 100 W or more and 1000 W or less, more preferably 600 W or more and 800 W or less. If the RF power for plasma excitation exceeds 1000 W, the temperature rise in the
重合段階における基板バイアス電圧は、たとえばマイナス(−)10V程度に選択される。基板バイアス電圧は、マイナス(−)100V以上0V以下であることが好ましく、より好ましくはマイナス(−)20V以上0V以下である。基板バイアス電圧が−20V未満、すなわち−20Vよりも負に大きいと、半導体基板21へのイオンの入射エネルギーが大きすぎ、重合されたポリマ膜がスパッタリング現象によって除去されやすくなり、十分なポリマ膜26の形成ができなくなる可能性がある。基板バイアス電圧が0Vを超える、すなわち0Vよりも正に大きいと、孔部25の形成が進んでいったときに、孔部25の底部に近い側壁部へのポリマ膜26の形成が不十分になり、孔部25が逆テーパ形状などの不適切な形状になる恐れがある。
The substrate bias voltage in the polymerization stage is selected to be, for example, about minus (−) 10V. The substrate bias voltage is preferably minus (−) 100 V or more and 0 V or less, more preferably minus (−) 20 V or more and 0 V or less. When the substrate bias voltage is less than −20V, that is, negatively larger than −20V, the incident energy of ions on the
基板バイアス電圧は、前述のように、たとえば、基板ステージ54の基板ステージ電極への基板バイアス用RF電力の供給量を調整することによって調整することができる。たとえば、10W程度の基板バイアス用RF電力を基板ステージ電極に供給することによって、−10V程度の基板バイアス電圧を発生させることができる。
As described above, the substrate bias voltage can be adjusted, for example, by adjusting the supply amount of the substrate bias RF power to the substrate stage electrode of the
重合段階における基板バイアス用RF電力は、たとえば10W程度に選択される。基板バイアス用RF電力は、50W以下であることが好ましく、より好ましくは15W以下である。基板バイアス用RF電力は、基板ステージ54の負の帯電量を調節するために印加するものであるけれども、基板バイアス用RF電力が50Wを超えると、ポリマ膜26が形成される速度よりも、イオン衝撃によってポリマ膜26が除去される速度の方が大きくなり、ポリマ膜26を形成することができない可能性がある。基板バイアス用RF電力は、50W以下であれば0Wでも構わない。すなわち、基板バイアス用RF電力は、0W以上50W以下であることが好ましく、より好ましくは0W以上15W以下である。
The substrate bias RF power in the polymerization stage is selected to be about 10 W, for example. The substrate bias RF power is preferably 50 W or less, and more preferably 15 W or less. The substrate bias RF power is applied to adjust the negative charge amount of the
重合段階においても、基板バイアス用RF電力および基板バイアス用RF電力の周波数は、いずれも、1MHz以上3000MHz以下であることが好ましく、たとえば13.56MHzである。 Also in the polymerization stage, the frequency of the substrate bias RF power and the substrate bias RF power is preferably 1 MHz to 3000 MHz, for example, 13.56 MHz.
重合段階において、基板バイアス用RF電力は、エッチング段階と同様に、半導体基板21の直径4インチ(約101.6mm)以上、12インチ(約304.8mm)以下の円形領域に供給されることが好ましい。
In the polymerization stage, the RF power for substrate bias may be supplied to a circular region having a diameter of 4 inches (about 101.6 mm) or more and 12 inches (about 304.8 mm) or less of the
1回の重合段階の時間は、たとえば2秒間程度に選択される。1回の重合段階の時間は、1秒間以上20秒間以下であることが好ましく、より好ましくは1秒間以上5秒間以下である。1回の重合時間が20秒間を超えると、形成されるポリマ膜26が厚くなりすぎ、その後のエッチングが進まなくなる恐れがある。1回の重合時間が1秒間未満であると、ポリマ膜26の形成が不充分となり、異方性が高い孔部25の形成が困難になる。また、前述の1回のエッチング時間が1秒間未満であるときと同様に、装置の寿命が短くなる恐れがある。
The time for one polymerization step is selected to be about 2 seconds, for example. The time for one polymerization step is preferably 1 second or more and 20 seconds or less, more preferably 1 second or more and 5 seconds or less. If the polymerization time for one polymerization exceeds 20 seconds, the
次いで、2回目のエッチングを実施する。図8B(c)は、ポリマ膜26の一部が除去された状態を示す図である。2回目のエッチングにおいても、1回目のエッチングとほぼ同一の条件を用いることができる。2回目のエッチングでは、半導体基板21の一方の表面部側から降り注ぐイオンの衝撃によって、まず、ポリマ膜26の一部、特に半導体基板21の厚み方向に垂直な表面部に付着したもの、具体的には孔部25aの底部およびレジストパターン24の半導体基板21の厚み方向に垂直な表面部に形成されたポリマ膜26が、優先的に除去される。これによって、孔部25aの底部、すなわち孔部25aの軸線方向に臨む半導体基板21の表面部が露出される。
Next, a second etching is performed. FIG. 8B (c) is a diagram showing a state in which a part of the
続いて、ポリマ膜26が除去されて露出した部分の半導体基板21のエッチングが進行する。孔部25aの側壁部にポリマ膜26が形成されていない場合、プラズマ中のラジカルの作用によって、半導体基板21の厚み方向に垂直な方向に対してもエッチングが進行し、孔部25aの側壁部がエッチングされるので、高異方性の孔部25を形成することができない。本実施の形態では、孔部25の側壁部にはポリマ膜26が形成されているので、半導体基板21の厚み方向に垂直な方向へのエッチングの進行が阻止され、孔部25aの深さ方向、すなわち半導体基板21の厚み方向へのエッチングのみが進行する。したがって、異方性の高い孔部25の形成が可能である。
Subsequently, the etching of the portion of the
図8B(d)は、2回目のエッチング後の状態を示す図である。図8B(d)に示すように、2回目のエッチングによって、半導体基板21の厚み方向にエッチングが進行し、1回目のエッチングで形成された孔部25aよりも深い孔部25bが形成される。2回目のエッチング後、2回目の重合段階を実施する。2回目の重合段階も1回目の重合段階と同様の条件で行なうことができる。
FIG. 8B (d) is a diagram showing a state after the second etching. As shown in FIG. 8B (d), the etching proceeds in the thickness direction of the
図9は、孔部25を形成した状態を示す図である。以上のエッチング段階および重合段階を、所定の回数ずつ繰返すことによって、所望の深さを有する有底の孔部25を形成することができる。たとえば、エッチングおよび重合を200〜300回程度繰返すことによって、深さDeが約150μm程度の孔部25を形成することができる。この場合、孔部形成工程にかかる時間は、1枚の半導体基板21当たり、20〜30分間程度であり、量産性に優れている。ここで、孔部25の深さDeとは、半導体基板21の一方の表面部を含む仮想平面から孔部25の底部までの距離のことである。
FIG. 9 is a diagram illustrating a state in which the
孔部25の形成後には、図9に示すように、半導体基板21、表面電極23およびレジストパターン24の半導体基板21の厚み方向に垂直な表面部および半導体基板21の厚み方向に平行な表面部、すなわち孔部25の側壁部および底部、ならびに表面電極23およびレジストパターン24の表面部にポリマ膜26が形成される。
After the formation of the
孔部形成工程において、レジストパターン24は、プラズマによるダメージによって膜厚が減少するとともに、曲面状の部分の一部が失われて、レジスト開口部24aの周縁部分が後退し、レジスト開口部24aの直径が大きくなる。これによって、表面電極23の一部分がレジストパターン24で覆われていない状態となる。
In the hole forming step, the resist
たとえば、レジストパターン24が8μm程度の厚さに形成されている場合、孔部25の形成後のレジストパターン24の厚さd2は、3μm程度になる。レジストパターン24に対する半導体基板21のエッチング選択比は、(孔部25の深さDe)/(レジストパターン24の厚さの減少量)で求められ、前述のように孔部25の深さDeが約150μmであり、レジストパターン24の厚さの減少量が5μmであれば、30となる。また、たとえば、レジスト開口部24aの半導体基板21を臨む側の直径が約75μmである場合、前述のレジストパターン24の厚さが5μm減少する間に、レジスト開口部24aの周縁部分がレジストパターン24の外周縁部に向かって10μm後退して、レジスト開口部24aの半導体基板21を臨む側の直径が約95μmになる。
For example, when the resist
これに対し、表面電極23は、Al、Cr、Au、Fe、InおよびNiからなる群から選択される1種または2種以上の元素を含有する金属層を含むように形成されるので、前述のハロゲン系化合物、特にSF6などのフッ化物を含むガスを用いたドライエッチングによって除去されず、その形状を保持することができる。たとえば、前述のように表面電極23が、表面絶縁膜22に接する側から外方へ向かって、Ti、TiN、AlCu合金、TiNの4層から成る多層膜で形成される場合にSF6を含むガスでエッチングを行なうと、表面電極23の最表面に位置するTiN膜はエッチング段階でプラズマ中に含まれるFラジカルによって除去されるけれども、その下のAlCu合金膜は除去されずに残る。したがって、表面電極23の開口部23aの直径r1は、最初にレジストパターン24に形成されたレジスト開口部24aの直径R1と略等しくなる。たとえば、最初に形成されたレジスト開口部24aの直径R1が約75μmである場合、孔部25の形成後には、レジスト開口部24aの直径は約95μmになるけれども、表面電極23の開口部23aの直径r1は約75μmとなる。
In contrast, the
また、レジストパターン24は、レジスト開口部24aの端部から外周端部に向かって厚みが増加する領域が形成され、レジスト開口部24aの端部となる内周縁部が曲面状になっているので、半導体基板21のエッチングの際に、レジスト開口部24aを適切に後退させることができる。レジストパターン24のレジスト開口部24aは、本実施の形態のように周縁部分が曲面状に形成されている場合に限らず、厚みが増加する領域が形成される形状であれば、テーパ状などの他の形状に形成されている場合にも適切に後退させることができる。レジストパターン24のレジスト開口部24aの周縁部分に厚みが増加する領域が形成されていないと、レジスト開口部24aの後退量が小さくなり、後述する絶縁体層形成工程における表面電極23の露出面積が不充分になる恐れがある。
Further, the resist
レジスト開口部24aの後退量を考慮すると、レジストパターン24の厚みが増加する領域は、前述のようにレジスト開口部24aの端部から外周縁部に向かって10μm以上離反する位置までにわたって形成される、すなわち厚みが増加する領域の幅Aが10μm以上になるように形成されることが好ましい。これによって、レジスト開口部24aの後退量を適切な値に制御することができる。厚みが増加する領域の幅Aが10μm未満であると、孔部形成工程後におけるレジスト開口部24aの後退量が少なくなり、後述する絶縁体層形成工程において、表面電極23の露出量が少なくなり、孔部25の側壁部全体を側壁絶縁膜28で被覆することができない恐れがある。また、厚みが増加する領域の幅Aは、前述のように15μm以下であることが好ましい。厚みが増加する領域の幅Aが15μmを超えると、レジスト開口部24aの後退量が多くなりすぎ、絶縁体層形成工程において、表面電極23の露出量が大きくなりすぎるので、表面電極23の開口部近傍だけでなく外周縁部寄りの部分に絶縁材料が付着する恐れがある。このため、キャップ電極31と表面電極23との電気的接続が不充分となり、貫通配線40となる導電プラグ30と表面電極23との電気的接続が困難になる。
In consideration of the receding amount of the resist
孔部形成工程は、半導体基板21を冷却しながら行なうことが好ましい。孔部形成工程では、プラズマによる輻射熱、イオン衝撃による発熱などによって、半導体基板21に相当量の熱量が与えられるので、半導体基板21を冷却しておかないと、半導体基板21の温度上昇による半導体回路の損傷、レジストパターン24の分解または消失という深刻な事態を招く恐れがある。また、ラジカルによる化学反応の優勢化によって、孔部25の異方性が保たれなくなる恐れもある。
The hole forming step is preferably performed while cooling the
半導体基板21を冷却することによって、孔部形成工程における半導体基板21の大幅な温度上昇を防止し、半導体回路の損傷を防ぐことができる。また、プラズマ中のラジカルによる化学的エッチング効果が大きくなりすぎることを防ぐことができるので、重合段階で孔部25aの側壁部に形成されるポリマ膜26がエッチング段階で除去されることを防止し、半導体基板21の厚み方向に垂直な方向へのエッチングを抑制することができる。これによって、孔部25が前述の図20に示すように逆テーパ状になることを防ぐことができる。また、レジストパターン24を構成するレジスト材料の分解を抑えることができるので、レジスト開口部24aの後退量が大きくなりすぎることを防ぎ、ポリマ膜26の除去後に表面電極23全体が露出されることを防止することができる。
By cooling the
半導体基板21の冷却は、たとえば、基板ステージ54に形成される液体流路に冷却水を流して基板ステージ54を冷却し、さらに半導体基板21と基板ステージ54との隙間を102Pa程度の圧力のヘリウム(He)で満たしておくことによって行なうことができる。このようにして半導体基板21を冷却することによって、半導体基板21の温度上昇を75℃程度にまで抑えることができるので、孔部25の異方性を良好なものとし、さらにレジストパターン24に対する半導体基板21のエッチング選択比を前述の好適な範囲に制御することができる。
The
以上のようにして孔部25を形成した後、重合体層であるポリマ膜26を除去する重合体層除去工程(以後、ポリマ膜除去工程とも称する)を行なう。後述するように、ポリマ膜26は、側壁絶縁膜28を形成するために用いられる絶縁材料27との濡れ性が悪いので、ポリマ膜26を除去しないと、孔部25への絶縁材料27の適切な供給が困難になる。そこで、本実施の形態では、孔部形成工程において形成されたポリマ膜26を除去してから側壁絶縁膜28の形成を行なう。
After forming the
ポリマ膜26の除去は、たとえばフッ酸などを含有する水溶液を用いたウエットプロセスでも行なうことができるけれども、ドライプロセスで行なうことが好ましい。ドライプロセスを用いると、先の孔部形成工程で用いたドライエッチング装置50をそのまま利用することができて手間がかからない上、除去効果も高いので、望ましい。
The removal of the
ポリマ膜26の除去をドライエッチングで行なう場合、孔部25の形成後に、孔部形成工程における最後の重合段階で用いたガスを排気し、再びエッチング段階と同様のガス、具体的にはSF6を含むガス、好ましくはSF6とArとを含むガスをチャンバ51内に導入する。プラズマ励起用電力および基板バイアス用電力についても、エッチング段階と同様の値に設定すればよい。
When the
ポリマ膜除去工程において、先の孔部形成工程のエッチング段階におけるエッチングと同じ時間エッチングを行なうと、半導体基板21、表面電極23およびレジストパターン24の半導体基板21の厚み方向に垂直な表面部に形成されたポリマ膜26を除去することができる。図10は、半導体基板21の厚み方向に垂直な表面部に形成されたポリマ膜26を除去した状態を示す図である。
In the polymer film removing step, if etching is performed for the same time as the etching in the etching step of the previous hole forming step, the
この状態で次の絶縁体層形成工程に進んでもよいけれども、本実施の形態では、さらにエッチングを行ない、ポリマ膜除去工程におけるエッチングの時間を、孔部形成工程におけるエッチングの時間よりも長くする。ポリマ膜除去工程において行なうエッチングの時間を、孔部形成工程において行なうエッチングの時間よりも長くすると、半導体基板21、表面電極23およびレジストパターン24の半導体基板21の厚み方向に垂直な表面部に形成されたポリマ膜26だけでなく、半導体基板21の厚み方向に平行な表面部である孔部25の側壁部に形成されたポリマ膜26も除去することができるので好ましい。図11は、半導体基板21の厚み方向に垂直な表面部および孔部25の側壁部に形成されたポリマ膜26を除去した状態を示す図である。
Although the process may proceed to the next insulator layer forming step in this state, in this embodiment, further etching is performed, and the etching time in the polymer film removing step is set longer than the etching time in the hole forming step. If the etching time performed in the polymer film removing step is longer than the etching time performed in the hole forming step, the
ポリマ膜26を除去することによって、レジストパターン24の広がったレジスト開口部24aを通して表面電極23を露出させることができる。たとえば、最初に形成されたレジスト開口部24aの直径R1が約75μmであり、孔部25の形成後におけるレジスト開口部24aの直径が約95μmである場合、表面電極23の露出する領域の幅Bは、(95−75)/2で求められ、約10μmになる。
By removing the
ポリマ膜除去工程において行なわれるエッチングの時間は、たとえば10秒間に選択される。ポリマ膜除去工程におけるエッチング時間は、これに限定されず、ポリマ膜26を形成する材料の種類などに応じて適宜選択することができる。ただし、ポリマ膜除去工程におけるエッチングを過度に行なうと、半導体基板21の等方性エッチングが進み、孔部25の高異方性が損なわれるので、好ましくない。したがって、ポリマ膜除去工程におけるエッチング時間は、5秒間以上30秒間以下であることが好ましく、より好ましくは5秒間以上20秒間以下である。
The etching time performed in the polymer film removal step is selected to be 10 seconds, for example. The etching time in the polymer film removing step is not limited to this, and can be appropriately selected according to the type of material for forming the
次いで、孔部25の側壁部に、絶縁体層である側壁絶縁膜28を形成する絶縁体層形成工程を行なう。本実施の形態では、スクリーン印刷法を用いて側壁絶縁膜28を形成する。スクリーン印刷法は、CVD法を用いる場合に比べて簡便であり、また使用する装置も安価であるので、スクリーン印刷法を用いることによって製造原価を低減することができる。また、孔部25の形状および寸法などの設計変更を行なう場合であっても、ステンシルマスクの形状および寸法などを変更するだけでよいので、設計変更に容易に対応することができる。
Next, an insulator layer forming step for forming a
図12は、スクリーン印刷法によって側壁絶縁膜28を形成する様子を示す図である。図13は、側壁絶縁膜28を形成した状態を示す図である。スクリーン印刷法を用いる場合、孔部25の軸線が、ステンシルマスク61のマスク開口部61aの軸線と略一致するようにステンシルマスク61を配置し、スキージ62を用いて、ステンシルマスク61のマスク開口部61aを介して、孔部25の開口部およびその周囲に絶縁材料27を供給する。このとき、本実施の形態では、表面電極23の表面部に形成されていたポリマ膜26が除去され、表面電極23が露出されているので、絶縁材料27は、表面電極23に接するように供給されることになる。供給された絶縁材料27は、孔部25の底部に向かって引き込まれる。これによって、図13に示すように、孔部25の内壁すなわち側壁部および底部に絶縁材料27が塗布され、孔部25の側壁部に側壁絶縁膜28が形成される。ここで、孔部の側壁部とは、孔部の軸線に対して交差する方向に臨む半導体基板の表面部のことであり、孔部の底部とは、孔部の軸線方向に臨む半導体基板の表面部のことである。
FIG. 12 is a diagram showing how the
絶縁材料27としては、ペースト状の樹脂などの流動性を有するものが用いられる。絶縁材料27として用いられるペースト状の樹脂としては、たとえば、芳香族アミン系硬化剤、酸無水物硬化剤などが添加されたビスフェノールA型のエポキシ系樹脂などの熱硬化性樹脂などが好適に用いられる。これらの樹脂には、フィラとして平均粒径がたとえば約1μmの二酸化ケイ素粒子などが含まれてもよい。
As the insulating
絶縁材料27は、第1層である表面電極23と絶縁材料27との接触角が、第2層であるレジストパターン24と絶縁材料27との接触角よりも小さくなるように、好ましくは、表面電極23と絶縁材料27との接触角が50°未満であり、かつレジストパターン24と絶縁材料27との接触角が50°以上90°未満であるように選択される。これによって、相対的に、表面電極23に対して絶縁材料27が濡れやすく、レジストパターン24に対して絶縁材料27が濡れにくくすることができる。なお、本発明における表面電極と絶縁材料との接触角およびレジストパターンと絶縁材料との接触角は、絶縁材料を硬化させる前の値である。また、表面電極と絶縁材料との接触角は、表面電極を構成する層のうち、孔部形成工程後に露出する層と絶縁材料との接触角のことである。
The insulating
また、前述の孔部形成工程における重合段階でC4F8、C3F8、CHF8などのフッ素系ガスを用いる場合、ポリマ膜26として、撥水性および撥油性に優れるフッ素系樹脂膜が形成されるので、重合体層であるポリマ膜26と絶縁材料27との接触角は、表面電極23と絶縁材料との接触角よりも大きく、かつレジストパターン24と絶縁材料27との接触角よりも大きくなる。すなわち、表面電極23の部分と絶縁材料27との接触角およびレジストパターン24の部分と絶縁材料27との接触角は、ポリマ膜26の除去後の方が、ポリマ膜26の除去前に比べて小さくなる。
Further, when a fluorine-based gas such as C 4 F 8 , C 3 F 8 , CHF 8 is used in the polymerization step in the hole forming step, a fluorine-based resin film excellent in water repellency and oil repellency is used as the
ポリマ膜26の除去前後における表面電極23の部分と絶縁材料27との接触角およびレジストパターン24の部分と絶縁材料27との接触角を例示すると、表1に示すようになる。表1では、レジストパターン24がノボラック・ジアゾナフトキノン系ポジ型レジストで形成され、表面電極23の孔部形成工程後に露出する層がAlCu合金層である場合を示す。また、表1には、単結晶ケイ素からなる半導体基板21と未硬化状態の絶縁材料27との接触角についても例示する。表1に例示する接触角は、レジストパターン24、表面電極23および半導体基板21を構成する材料をそれぞれ平板状に形成した試験片とし、大気圧中、室温下(25℃)で、該試験片の表面に対して予め定める量の未硬化の絶縁材料27を滴下し、試験片の側面側から絶縁材料27の形状を観察して測定した値である。なお、絶縁材料27には、芳香族アミン系硬化剤が添加されたビスフェノールA型エポキシ系樹脂を用いた。
Examples of the contact angle between the
表1から判るように、ポリマ膜26が付着した状態では、いずれの材料も接触角が70°以上を示している。これに対して、ポリマ膜26を除去した状態では、表面電極23と絶縁材料27との接触角、半導体基板21と絶縁材料27との接触角は、それぞれ44°、37°というように濡れ性が良くなる方向に変化している。一方、レジストパターン24と絶縁材料27との接触角は、ポリマ膜26を除去した後でも64°であり、表面電極23および半導体基板21よりも濡れ性が悪い状態が保持されている。
As can be seen from Table 1, in the state where the
すなわち、本実施の形態のように、表面電極23の表面部を被覆していたポリマ膜26を除去し、表面電極23を露出させることによって、絶縁材料27と表面電極23の部分との濡れ性を良好な状態にすることができる。これによって、絶縁材料27が孔部25の底部へ吸引される際に、絶縁材料27に対する濡れの良い表面電極23が孔部25の開口部近傍に存在することになるので、表面電極23の部分に絶縁材料27が残留しやすくなり、表面電極23上に付着した絶縁材料27がアンカーとなる。したがって、孔部25の開口部に近い側壁部分を露出させることなく、孔部25の側壁部全体を絶縁材料27で覆い、孔部25の側壁部全体に側壁絶縁膜28を形成することができる。
That is, the wettability between the insulating
また、本実施の形態では、レジストパターン24の表面部に形成されたポリマ膜26も除去されるけれども、レジストパターン24と絶縁材料27との濡れ性は、表面電極23と絶縁材料27との濡れ性よりも悪いので、絶縁材料27との濡れ性に関する表面電極23とレジストパターン24との相違が顕在化する。すなわち、絶縁材料27は、表面電極23上に濡れ広がりやすく、レジストパターン24上には濡れ広がりにくい。この表面電極23とレジストパターン24との絶縁材料27に対する濡れ性の違いによってセルフアライメント効果が発揮されるので、絶縁材料27が塗布されるべき位置に塗布される。
In the present embodiment, the
たとえば、図12に示すステンシルマスク61のマスク開口部61aの軸線位置が孔部25の軸線位置からずれ、絶縁材料27がレジストパターン24の表面部に供給された場合であっても、レジストパターン24上に供給された絶縁材料27は、レジストパターン24の表面からはじかれ、濡れ性の良い表面電極23上へ移動して留まる。これによって、レジストパターン24の表面部が絶縁材料27で被覆されることを防ぐことができるので、レジストパターン24の除去後に確実に表面電極23を露出させることができる。したがって、後述する図16に示す工程で形成されるキャップ電極31と表面電極23との接続不良を防止することができる。また、孔部25に予め定める量の絶縁材料27を確実に供給することができるので、孔部25の側壁部に未被覆箇所が生じることをより確実に防ぐことができる。
For example, even if the axial position of the mask opening 61 a of the
特に、本実施の形態では、孔部25の側壁部に形成されたポリマ膜26も除去されるので、表1の半導体基板の欄に示すように、孔部25の側壁部と絶縁材料27との濡れ性も改善される。その結果、孔部25の側壁部に絶縁材料27が付着しやすくなり、孔部25の側壁部において絶縁材料27が途切れることがないので、側壁部全体をより確実に側壁絶縁膜28で被覆することができ、未被覆箇所の発生を防止することができる。
In particular, in the present embodiment, the
絶縁体層形成工程において、レジストパターン24のレジスト開口部24aの内方で露出する表面電極23の領域の幅Bは、10μm以上15μm以下であることが好ましい。露出する表面電極23の領域の幅Bが10μm未満であると、絶縁材料27が濡れる対象領域が小さくなり、孔部25の開口部周辺に絶縁材料27が留まりにくくなるので、孔部25の開口部付近の側壁部に未被覆箇所が生じる恐れがある。露出する表面電極23の領域の幅Bが15μmを超えると、表面電極23の開口部近傍以外の部分にまで絶縁材料27が付着し、後述する工程で形成されるキャップ電極31との電気的接続が充分にとれなくなる可能性がある。
In the insulator layer forming step, the width B of the region of the
レジストパターン24のレジスト開口部24aの内方で露出する表面電極23の領域の幅Bは、レジストパターン24のレジスト開口部24aの後退量によって規定される。レジストパターン24のレジスト開口部24aの後退量を適切な値に制御することによって、表面電極23の露出する領域の幅Bを前記範囲に調整することができる。
The width B of the region of the
側壁絶縁膜28の形成は、大気圧(約100kPa)よりも低い内部圧力を有するチャンバ内で孔部25への絶縁材料27の供給を行なった後、チャンバ内の圧力を大気圧に戻し、孔部25内の圧力と孔部25の外方の圧力との差を利用して絶縁材料27を孔部25の側壁部に塗布する真空差圧印刷法を用いて行なうことが好ましい。これによって、孔部25の側壁部全体により確実に側壁絶縁膜28を形成することができる。この場合、孔部25に絶縁材料27を供給する際のチャンバ内の圧力は、1.0kPa以上5.0kPa以下であることが好ましい。絶縁材料27を供給する際のチャンバ内の圧力を前記範囲に選択することによって、チャンバ内の圧力を大気圧に戻した際の孔部25内と孔部25の外方との圧力差を好適なものとすることができるので、孔部25の側壁部および底部により確実に絶縁材料27を塗布することができる。
The
以上のようにして、孔部25の側壁部に絶縁材料27を塗布した後、加熱によって絶縁材料27を硬化させて側壁絶縁膜28を形成する。このときの加熱温度は、たとえば150℃程度である。加熱による絶縁材料27の硬化は、たとえば、孔部25の側壁部に絶縁材料27が塗布された半導体基板21を、150℃に加熱されたオーブンに投入し、1時間加熱することによって行なうことができる。
As described above, after the insulating
次いで、側壁絶縁膜28が形成された孔部25に導電材料を充填することによって、貫通配線40となる導電プラグ30を形成する導電体層形成工程を行なう。図14は、導電プラグ30を形成した状態を示す図である。導体体層形成工程では、前述の図13に示す孔部25に形成された側壁絶縁膜28の内方の空隙29に、スクリーン印刷法などを用いて導電材料を充填し、導電プラグ30を形成する。導電材料としては、たとえば数μmから数十μm程度の粒径を有する銀(Ag)粒子を含有するAgペーストが用いられる。Agペーストを孔部25内部の空隙29にスクリーン印刷法などによって供給した後、160℃程度の温度で加熱硬化を行うことによって導電プラグ30を形成する。導電プラグ30は、スパッタ法、CVD法などによって側壁絶縁膜28の内方に導電材料を充填することによって形成されてもよい。
Next, a conductor layer forming step for forming the
導電プラグ30は、半導体基板11の内部側の端部が後述する半導体基板21の裏面を後退させる工程において露出されて、半導体基板21を貫通する貫通配線40になる。このように半導体基板を貫通する状態になった導電プラグを、本発明では貫通配線と呼ぶ。
The
図15は、レジストパターン24を剥離した状態を半導体基板21の一方の表面部側から見て示す平面図である。導電プラグ30を形成した後、レジストパターン24を剥離し、レジストパターン24に覆われていた部分の表面電極23を露出させる。レジストパターン24の剥離は、たとえば市販のレジスト剥離液を用いて行なうことができる。
FIG. 15 is a plan view showing the state in which the resist
図15に示すレジストパターン24の剥離後の状態において、孔部25の開口部の直径Dは、表面電極23の外周縁部の一辺の長さCよりも小さいことが必要である。孔部25の開口部の直径Dが表面電極23の外周縁部の一辺の長さCよりも大きいと、後述する工程で作製されるキャップ電極31によって表面電極23と導電プラグ30との導通をとることができない。表面電極23とキャップ電極31との接触面積を充分に確保するためには、孔部25の開口部の直径Dは、表面電極23の外周縁部の一辺の長さCよりも40μm以上小さいことが好ましい。すなわち、表面電極23の外周縁部の一辺の長さCから孔部25の開口端部の直径Dを差引いた値は、40μm以上であることが好ましい。
In the state after peeling of the resist
また、図15に示すように、側壁絶縁膜28は、孔部25の開口部の端部から表面電極23の外周縁部に向かってはみ出して形成される。この側壁絶縁膜28のはみ出し部分の幅B’は、前述の図14に示す絶縁体層形成工程で露出する表面電極23の領域の幅B、すなわちレジストパターン24のレジスト開口部24aの後退した部分の幅Bによって規定される。レジスト開口部24aが後退して露出する表面電極23の領域の幅Bをある程度確保しておくことが、側壁絶縁膜28の安定形成に必要である。具体的には、絶縁体層形成工程で露出する表面電極23の領域の幅Bを前述のように10μm以上確保することが好ましい。
As shown in FIG. 15, the
さらに、後述する図16に示す工程で形成されるキャップ電極31による導電プラグ30と表面電極23との良好な電気的接続を保つためには、レジストパターン24の剥離後に露出する表面電極23の面積、すなわち表面電極23の側壁絶縁膜28が形成されていない部分の面積を充分に確保することが必要である。
Further, in order to maintain good electrical connection between the
表面電極23とレジストパターン24のレジスト開口部24aとの位置ずれを考慮した上で、絶縁体層形成工程で露出する表面電極23の領域の幅Bを10μm以上確保しようとすると、孔部25の開口部の直径Dは、表面電極23の外周縁部の一辺の長さCよりも40μm以上小さいことが好ましい。
In consideration of the positional deviation between the
以上のことから、孔部25の開口部の直径Dは、表面電極23の外周縁部の一辺の長さCよりも40μm以上小さいことが好ましい。孔部25の開口部の直径Dは、表面電極23の開口部23aの直径r1によって規定されるので、最初に形成するレジストパターン24のレジスト開口部24aの直径R1によって調整することができる。すなわち、前述の図3に示す工程でレジストパターン24を形成する際に、レジストパターン24の半導体基板21を臨む表面部におけるレジスト開口部24aの端部が、表面電極23の外周縁部から20μm以上内側に位置するようにレジストパターン24を形成することによって、孔部25の開口端部の直径Dを、表面電極23の外周縁部の一辺の長さCよりも40μm以上小さくすることができる。したがって、前述のように、図3に示す工程では、半導体基板21を臨む表面部におけるレジスト開口部24aの端部が、表面電極23の外周縁部から20μm以上内側に位置するようにレジストパターン24を形成することが好ましい。
From the above, the diameter D of the opening of the
なお、孔部25の開口部の直径Dは、孔部25内に形成される導電プラグ30に求められる電気特性、たとえば抵抗値などに応じて適宜選択され、これによって、表面電極23の外周縁部の一辺の長さCから孔部25の開口端部の直径Dを差引いた値の上限値が規定される。
The diameter D of the opening of the
図16は、キャップ電極31を形成した状態を示す図である。レジストパターン24を剥離した後、キャップ電極31となる金属層を形成し、形成された金属層をパターニングしてキャップ電極31を形成する。これらは、公知の手法により実現することができる。たとえば、スパッタ法などを用いてAlなどの金属層を形成し、さらにレジストを形成してウエットエッチング法などで必要箇所以外の金属層を除去し、次いでレジストを除去することによって、キャップ電極31を形成することができる。
FIG. 16 is a diagram showing a state in which the
このようにしてキャップ電極31が形成された半導体基板21を、裏面すなわち半導体素子が形成された表面部と反対側の表面部から、機械研削などによって導電プラグ30が外方に露出するまで研削し、半導体基板21の裏面を後退させる貫通配線形成工程を行う。これによって、導電プラグ30は、半導体基板21を貫通する状態となり、貫通電極40になる。
The
貫通配線形成工程は、公知の方法を用いて実行することができ、その概要を説明する図を省略する。貫通配線形成工程では、孔部25の深さがたとえば150μm程度である場合、裏面研削などによって半導体基板21の厚さをたとえば100μm程度にする。貫通配線形成工程を行った後、裏面絶縁膜13の形成、裏面配線14の形成、バンプ電極16の形成などの裏面工程を実施して前述の図1に示す半導体装置1を得る。なお、図1に示す半導体装置1aのように、半導体基板21の一方の表面部にさらに積層して部材が設けられた半導体装置を製造する場合には、裏面工程の後に必要な部材を装着する工程を経て半導体装置1aを得ることができる。
The through wiring forming process can be performed using a known method, and a diagram for explaining the outline thereof is omitted. In the through wiring forming step, when the depth of the
本実施の形態では、前述のように孔部形成工程の後にポリマ膜26の除去を行なうので、CVD法などに比べてコストの低いスクリーン印刷法などを用いても、高い歩留で孔部25の側壁部全体にわたって確実に側壁絶縁膜28を形成することができる。これによって、貫通配線40と半導体基板21との電気的絶縁を確実なものとすることができる。また、孔部形成工程後におけるレジストパターン24のレジスト開口部24aの後退量を適切な値にすることができるので、表面電極23の汚染を防止し、キャップ電極31と表面電極23との電気的接続、ひいては貫通配線40と表面電極23との電気的接続をより確実なものとすることができる。
In the present embodiment, as described above, the
また、本実施の形態では、レジストパターン24のレジスト開口部24aを、半導体基板21に形成された半導体回路に使用される表面電極23の外周縁部よりも内側の部分で開口されるように形成し、表面電極23の外周縁部よりも内側に孔部25を形成する。このことによって、孔部25の内方に形成される導電プラグ30から成る貫通配線40と表面電極23との間を接続する配線が不要になるので、構造が単純で、検査も容易な半導体装置1が実現できる。また、孔部25に絶縁材料27を供給する際に絶縁材料27が孔部の底部側に落ち込まないように保持するための層を表面電極23と別に形成する必要がないので、生産効率を向上させることができ、半導体装置1の低コスト化に貢献できる。
Further, in the present embodiment, the resist
以上に述べたように、本実施の形態では、レジストパターン24を形成した後に加熱処理を行なうけれども、レジストパターン24の形成後に加熱処理を行なわずに表面電極23のエッチング工程に進んでもよい。ただし、本実施の形態のように、加熱処理を施してレジストパターン24のレジスト開口部24の周縁部分に厚みが増加する領域を形成する方が、前述のように孔部形成工程の後に適度なレジストパターン24のレジスト開口部24aの後退量を得ることができるので望ましい。
As described above, in this embodiment, the heat treatment is performed after the resist
また、本実施の形態で用いた方法および条件は、例示的なものであり、本発明の半導体装置の製造方法は、これらに限定されるものではない。たとえば、絶縁体層形成工程において孔部25に絶縁材料27を供給する方法は、スクリーン印刷法に限定されるものではなく、流動性を有する絶縁材料27を供給することのできる方法であれば用いることができる。そのような方法としては、たとえば、スプレーコーティング法、ディップコーティング法、インクジェット法などが挙げられる。
Further, the method and conditions used in this embodiment are exemplary, and the method for manufacturing a semiconductor device of the present invention is not limited to these. For example, the method of supplying the insulating
以上のようにして得られた半導体装置1を積層して電気的に接続し、前述の図1に示す積層型半導体モジュール10を得る。積層半導体モジュール10は、たとえば100μm程度にまで薄くした半導体基板21を有する半導体装置1が複数個積層されたものであるので、電子機器回路モジュールの省スペース化に大きく寄与できる。ひいては、その電子機器回路モジュールを搭載した電子機器、たとえば携帯情報機器の小形化などに大きく寄与することができる。
The semiconductor devices 1 obtained as described above are stacked and electrically connected to obtain the
1 半導体装置
21 半導体基板
22 表面絶縁膜
23 表面電極
24 レジストパターン
25 孔部
26 ポリマ膜
27 絶縁材料
28 側壁絶縁膜
30 導電プラグ
31 キャップ電極
40 貫通配線
DESCRIPTION OF SYMBOLS 1
Claims (19)
半導体基板の厚み方向の一方の表面部に第1層を積層して形成する第1層形成工程と、
第1層に積層して、第1層の外周縁部よりも内側の予め定める部分で開口する開口部を有する第2層を形成する第2層形成工程と、
第2層の開口部を通して露出する部分の第1層をエッチングして除去することによって、第2層の開口部を通して半導体基板の前記一方の表面部を露出させる基板露出工程と、
第1層および第2層をマスクとして半導体基板をエッチングするとともに第2層の開口部を広げるエッチングと、エッチング後に露出する半導体基板、第1層および第2層の表面部に重合体層を形成する重合とを繰返し行なうことによって、半導体基板に孔部を形成する孔部形成工程と、
第1層の半導体基板の厚み方向に垂直な表面部に形成された重合体層を除去することによって、第2層の開口部を通して第1層を露出させる重合体層除去工程と、
絶縁材料を第1層の露出する部分に接するようにして孔部に供給することによって、孔部の側壁部に積層して絶縁体層を形成する絶縁体層形成工程とを含み、
第1層と絶縁材料との接触角が、重合体層と絶縁材料との接触角よりも小さく、かつ第2層と絶縁材料との接触角よりも小さいことを特徴とする半導体装置の製造方法。 Provided between the semiconductor substrate in which the hole is formed so as to extend in the thickness direction from one surface portion side in the thickness direction, the conductor layer provided inside the hole, and between the semiconductor substrate and the conductor layer. A method of manufacturing a semiconductor device comprising an insulator layer that electrically insulates a semiconductor substrate and a conductor layer,
A first layer forming step of stacking and forming a first layer on one surface portion in the thickness direction of the semiconductor substrate;
A second layer forming step of forming a second layer that is laminated on the first layer and has an opening that opens at a predetermined portion inside the outer peripheral edge of the first layer;
A substrate exposing step of exposing the one surface portion of the semiconductor substrate through the opening in the second layer by etching away the first layer exposed through the opening in the second layer;
Etching the semiconductor substrate using the first and second layers as a mask and etching to widen the opening of the second layer, and forming a polymer layer on the surface of the semiconductor substrate and the first and second layers exposed after the etching A hole forming step of forming a hole in the semiconductor substrate by repeatedly performing polymerization.
A polymer layer removing step of exposing the first layer through the opening of the second layer by removing the polymer layer formed on the surface portion perpendicular to the thickness direction of the semiconductor substrate of the first layer;
An insulating layer forming step of forming an insulating layer by laminating the insulating material on the side wall of the hole by supplying the insulating material to the hole so as to be in contact with the exposed portion of the first layer;
A method of manufacturing a semiconductor device, wherein a contact angle between the first layer and the insulating material is smaller than a contact angle between the polymer layer and the insulating material, and smaller than a contact angle between the second layer and the insulating material. .
エッチングによって重合体層を除去することを特徴とする請求項1記載の半導体装置の製造方法。 In the polymer layer removal step,
2. The method of manufacturing a semiconductor device according to claim 1, wherein the polymer layer is removed by etching.
孔部形成工程において行なわれるエッチングの時間よりも長いことを特徴とする請求項2記載の半導体装置の製造方法。 The etching time performed in the polymer layer removal step is:
3. The method of manufacturing a semiconductor device according to claim 2, wherein the time is longer than the etching time performed in the hole forming step.
スクリーン印刷法によって孔部に絶縁材料を供給することを特徴とする請求項1〜4のうちのいずれか1つに記載の半導体装置の製造方法。 In the insulator layer forming process,
The method for manufacturing a semiconductor device according to claim 1, wherein an insulating material is supplied to the hole by a screen printing method.
第2層形成工程と基板露出工程との間に、
形成された第2層に対して、100℃以上200℃以下の加熱処理を施す加熱処理工程をさらに含むことを特徴とする請求項1〜5のうちのいずれか1つに記載の半導体装置の製造方法。 The glass transition temperature of the material constituting the second layer is 90 ° C. or higher and 190 ° C. or lower,
Between the second layer forming step and the substrate exposing step,
The semiconductor device according to claim 1, further comprising a heat treatment step of performing a heat treatment of 100 ° C. or more and 200 ° C. or less on the formed second layer. Production method.
孔部形成工程において行なわれるエッチングでは、
ハロゲン系化合物を含むガスを用いて半導体基板をエッチングすることを特徴とする請求項1〜8のうちのいずれか1つに記載の半導体装置の製造方法。 The first layer includes a metal layer containing one or more selected from the group consisting of Al, Cr, Au, Fe, In and Ni,
In the etching performed in the hole forming step,
The method for manufacturing a semiconductor device according to claim 1, wherein the semiconductor substrate is etched using a gas containing a halogen compound.
第2層に対する半導体基板のエッチング選択比が、20以上50以下に選択されることを特徴とする請求項1〜9のうちのいずれか1つに記載の半導体装置の製造方法。 In the etching performed in the hole forming step,
The method for manufacturing a semiconductor device according to claim 1, wherein an etching selection ratio of the semiconductor substrate to the second layer is selected to be 20 or more and 50 or less.
チャンバの内部に前記半導体基板を載置するステップと、
チャンバの内部にSF6を含むガスを導入するステップと、
チャンバの内部圧力を1Pa以上10Pa以下に調整するステップと、
チャンバの内部にプラズマを発生させるためのプラズマ励起用コイルに、100W以上1000W以下のプラズマ励起用高周波電力を供給するステップと、
前記半導体基板に基板バイアス用高周波電力を供給することによって、−300V以上−20V以下の基板バイアス電圧を生じさせるステップとを含むことを特徴とする請求項1〜10のうちのいずれか1つに記載の半導体装置の製造方法。 Etching performed in the hole forming step is
Placing the semiconductor substrate inside a chamber;
Introducing a gas containing SF 6 into the chamber;
Adjusting the internal pressure of the chamber to 1 Pa or more and 10 Pa or less;
Supplying plasma excitation high frequency power of 100 W or more and 1000 W or less to a plasma excitation coil for generating plasma inside the chamber;
11. A step of generating a substrate bias voltage of −300 V or more and −20 V or less by supplying high frequency power for substrate bias to the semiconductor substrate is included. The manufacturing method of the semiconductor device of description.
半導体基板に供給される基板バイアス用高周波電力が、10W以上100W以下であることを特徴とする請求項11記載の半導体装置の製造方法。 The gas introduced into the chamber includes SF 6 having a flow rate of 90 sccm or more and 110 sccm or less, and Ar having a flow rate of 30 sccm or more and 50 sccm or less,
12. The method of manufacturing a semiconductor device according to claim 11, wherein the substrate bias high-frequency power supplied to the semiconductor substrate is 10 W or more and 100 W or less.
チャンバの内部に前記半導体基板を載置するステップと、
チャンバの内部にC4F8を含むガスを導入するステップと、
チャンバの内部圧力を1Pa以上10Pa以下に調整するステップと、
チャンバの内部にプラズマを発生させるためのプラズマ励起用コイルに、100W以上1000W以下のプラズマ励起用高周波電力を供給するステップと、
前記半導体基板に基板バイアス用高周波電力を供給することによって、−100V以上0V以下の基板バイアス電圧を生じさせるステップとを含むことを特徴とする請求項1〜12のうちのいずれか1つに記載の半導体装置の製造方法。 The polymerization performed in the hole forming step is
Placing the semiconductor substrate inside a chamber;
Introducing a gas containing C 4 F 8 into the chamber;
Adjusting the internal pressure of the chamber to 1 Pa or more and 10 Pa or less;
Supplying plasma excitation high frequency power of 100 W or more and 1000 W or less to a plasma excitation coil for generating plasma inside the chamber;
The substrate bias voltage of -100V or more and 0V or less is generated by supplying high frequency power for substrate bias to the semiconductor substrate, The method of any one of Claims 1-12 characterized by the above-mentioned. Semiconductor device manufacturing method.
半導体基板に供給される基板バイアス用高周波電力が、0W以上50W以下であることを特徴とする請求項13記載の半導体装置の製造方法。 The gas introduced into the chamber includes C 4 F 8 having a flow rate of 90 sccm to 110 sccm, and Ar having a flow rate of 30 sccm to 50 sccm,
14. The method of manufacturing a semiconductor device according to claim 13, wherein the substrate bias high frequency power supplied to the semiconductor substrate is 0 W or more and 50 W or less.
エッチングと重合とを、1秒間以上20秒間以下ずつ繰返し行なうことを特徴とする請求項1〜14のうちのいずれか1つに記載の半導体装置の製造方法。 In the hole forming process,
The method for manufacturing a semiconductor device according to claim 1, wherein the etching and the polymerization are repeatedly performed for 1 second or more and 20 seconds or less.
第2層の開口形状が略円形状であり、
第2層の半導体基板を臨む表面部における開口部の端部の直径が、5μm以上200μm以下であることを特徴とする請求項1〜18のうちのいずれか1つに記載の半導体装置の製造方法。
The second layer is formed of a resist;
The opening shape of the second layer is substantially circular,
19. The manufacturing method of a semiconductor device according to claim 1, wherein the diameter of the end of the opening in the surface portion facing the semiconductor substrate of the second layer is not less than 5 [mu] m and not more than 200 [mu] m. Method.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005032160A JP2006222154A (en) | 2005-02-08 | 2005-02-08 | Method for manufacturing semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005032160A JP2006222154A (en) | 2005-02-08 | 2005-02-08 | Method for manufacturing semiconductor device |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2006222154A true JP2006222154A (en) | 2006-08-24 |
Family
ID=36984275
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005032160A Pending JP2006222154A (en) | 2005-02-08 | 2005-02-08 | Method for manufacturing semiconductor device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2006222154A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009206401A (en) * | 2008-02-29 | 2009-09-10 | Tokyo Electron Ltd | Plasma etching method, plasma etching apparatus and computer storage medium |
-
2005
- 2005-02-08 JP JP2005032160A patent/JP2006222154A/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009206401A (en) * | 2008-02-29 | 2009-09-10 | Tokyo Electron Ltd | Plasma etching method, plasma etching apparatus and computer storage medium |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4275096B2 (en) | Manufacturing method of semiconductor chip | |
JP4275095B2 (en) | Manufacturing method of semiconductor chip | |
JP4288252B2 (en) | Manufacturing method of semiconductor chip | |
JP4454148B2 (en) | Improved oxide layer etching method | |
JP4546483B2 (en) | Manufacturing method of semiconductor chip | |
JP5022683B2 (en) | Manufacturing method of semiconductor device | |
US20120040132A1 (en) | Protective film, method for forming the same, semiconductor manufacturing apparatus, and plasma treatment apparatus | |
JP2011187583A (en) | Method of manufacturing semiconductor device | |
EP1118115A1 (en) | Techniques for forming contact holes through to a silicon layer of a substrate | |
JP2988455B2 (en) | Plasma etching method | |
JP4024636B2 (en) | Organic insulating film etching method and semiconductor device manufacturing method | |
JP2006269968A (en) | Semiconductor device and its manufacturing method | |
US5849641A (en) | Methods and apparatus for etching a conductive layer to improve yield | |
KR101295889B1 (en) | Method for manufacturing semiconductor device | |
US10529589B2 (en) | Method of plasma etching of silicon-containing organic film using sulfur-based chemistry | |
US6638666B2 (en) | Substrate for a transfer mask, transfer mask, and method of manufacturing the transfer mask | |
JP5011782B2 (en) | Semiconductor device manufacturing method, plasma processing apparatus, and storage medium. | |
TWI584375B (en) | Method for increasing oxide etch selectivity | |
JPH07335570A (en) | Control method of substrate temperature in plasma treatment | |
JP2006222154A (en) | Method for manufacturing semiconductor device | |
EP2148360B1 (en) | Dry etching method | |
JP2006165112A (en) | Through-electrode formation method and method for manufacturing semiconductor device using same, and semiconductor device obtained thereby | |
JP2006121092A (en) | Soi substrate, its manufacturing method, and method of manufacturing floating structure using soi substrate | |
JP2007035679A (en) | Etching mask and dry etching method | |
RU2422289C1 (en) | Method of producing fluid exhaust head |