JP2006107494A5 - - Google Patents

Download PDF

Info

Publication number
JP2006107494A5
JP2006107494A5 JP2005282568A JP2005282568A JP2006107494A5 JP 2006107494 A5 JP2006107494 A5 JP 2006107494A5 JP 2005282568 A JP2005282568 A JP 2005282568A JP 2005282568 A JP2005282568 A JP 2005282568A JP 2006107494 A5 JP2006107494 A5 JP 2006107494A5
Authority
JP
Japan
Prior art keywords
transaction
xatt
overflowed
state
transactional
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005282568A
Other languages
English (en)
Other versions
JP2006107494A (ja
Filing date
Publication date
Priority claimed from US10/956,178 external-priority patent/US7685365B2/en
Application filed filed Critical
Publication of JP2006107494A publication Critical patent/JP2006107494A/ja
Publication of JP2006107494A5 publication Critical patent/JP2006107494A5/ja
Pending legal-status Critical Current

Links

Claims (36)

  1. プロセッサ内に常駐するローカルトランザクショナルキャッシュを有するプロセッサと、
    関連するアプリケーションの要求元スレッドからのトランザクショナルメモリトランザクション要求に応答して、前記ローカルトランザクショナルキャッシュが前記トランザクショナルメモリトランザクション要求を収容可能であるか判断するリソースマネージャと、
    前記プロセッサにより実装される前記プロセッサの内部のトランザクションアドレス変換テーブル(XATT)ウォーカーと、
    から構成される装置であって、
    前記トランザクショナルメモリトランザクション要求が収容可能である場合には、前記ローカルトランザクショナルキャッシュは前記トランザクショナルメモリトランザクションを実行し、
    前記トランザクショナルメモリトランザクション要求が収容可能でない場合には、前記XATTウォーカーが、バーチャルメモリにおける前記要求元スレッドに係る前記アプリケーションの仮想アドレス空間への前記トランザクショナルメモリトランザクションのデータのオーバフローを管理し、前記アプリケーションに前記仮想アドレス空間を割当て及び追跡することを特徴とする装置。
  2. 請求項記載の装置であって、さらに、
    トランザクションアドレス変換テーブル(XATT)を有し、
    前記XATTウォーカーは、物理メモリに格納されているXATTに対し処理することにより前記データのオーバフローを管理する、
    ことを特徴とする装置。
  3. 請求項記載の装置であって、
    オーバフローが検出されると、前記XATTウォーカーは前記XATTのオーバフローされたトランザクションに対応する新しい物理アドレスと新しい仮想アドレスとを割当てることを特徴とする装置。
  4. 請求項記載の装置であって、
    前記XATTテーブルは、現在トランザクションの状態を有するトランザクションアクションポインタ(XPTR)を有することを特徴とする装置。
  5. 請求項記載の装置であって、
    前記現在トランザクションの状態は、ローカルまたはオーバフローの1つであることを特徴とする装置。
  6. 請求項記載の装置であって、
    前記現在トランザクションの状態は、アクティブまたはスワップ済の1つであることを特徴とする装置。
  7. 請求項記載の装置であって、
    前記現在トランザクションの状態は、実行中、終了またはコミット済の1つであることを特徴とする装置。
  8. 請求項記載の装置であって、
    前記XATTウォーカーは、前記XATTのXPTRをチェックし、オーバフローされたトランザクションがアクティブ状態に設定されていることを確認し、前記オーバフローされたトランザクションが終了状態に設定されているか判断し、終了状態に設定されている場合、前記オーバフローされたトランザクションは終了されることを特徴とする装置。
  9. 請求項記載の装置であって、
    前記オーバフローされたトランザクションが終了状態に設定されていない場合、前記オーバフローされたトランザクションはコミットされ、前記アプリケーション仮想アドレス空間を用いて前記トランザクショナルメモリトランザクションが実行されることを特徴とする装置。
  10. プロセッサ内に常駐するローカルトランザクショナルキャッシュが関連するアプリケーションの要求元スレッドからトランザクショナルメモリトランザクション要求を収容可能であるか判断するステップと、
    前記ローカルトランザクショナルキャッシュが前記トランザクショナルメモリトランザクションを収容可能である場合、前記ローカルトランザクショナルキャッシュとの前記トランザクショナルメモリトランザクションを実行するステップと、
    前記プロセッサが前記プロセッサの内部にトランザクションアドレス変換テーブル(XATT)ウォーカーを実装するステップと、
    前記ローカルトランザクショナルキャッシュが前記XATTウォーカーを利用して前記トランザクショナルメモリトランザクション要求を収容可能でない場合、バーチャルメモリにおける前記要求元スレッドに係る前記アプリケーション仮想アドレス空間への前記トランザクショナルメモリトランザクション要求のデータオーバフローを管理するステップと、
    から構成される方法であって、
    前記XATTウォーカーは、前記仮想アドレス空間を前記アプリケーションに割当て及び追跡することを特徴とする方法
  11. 請求項10記載の方法であって、
    前記XATTウォーカーは、物理メモリに格納されているトランザクションアドレス変換テーブル(XATT)に対し処理することにより、前記データのオーバフローを管理することを特徴とする方法。
  12. 請求項11記載の方法であって、
    オーバフローが検出されると、さらに、前記XATTのオーバフローされたトランザクションに対応する新しい物理アドレスと新しい仮想アドレスとを割当てるステップを有することを特徴とする方法。
  13. 請求項11記載の方法であって、さらに、
    現在トランザクションの状態を前記XATTに割当てるステップを有することを特徴とする方法。
  14. 請求項13記載の方法であって、
    前記現在トランザクションの状態は、ローカルまたはオーバフローの1つであることを特徴とする方法。
  15. 請求項13記載の方法であって、
    前記現在トランザクションの状態は、アクティブまたはスワップ済の1つであることを特徴とする方法。
  16. 請求項13記載の方法であって、
    前記現在トランザクションの状態は、実行中、終了またはコミット済の1つであることを特徴とする方法。
  17. 請求項13記載の方法であって、さらに、
    前記XATTをチェックし、オーバフローされたトランザクションがアクティブ状態に設定されていることを確認するステップと、
    前記オーバフローされたトランザクションが終了状態に設定されているか判断し、終了状態に設定されている場合、前記オーバフローされたトランザクションを終了するステップを
    有することを特徴とする方法。
  18. 請求項17記載の方法であって、前記オーバフローされたトランザクションが終了状態に設定されていない場合、さらに、
    前記オーバフローされたトランザクションをコミットするステップと、
    前記アプリケーション仮想アドレス空間を用いて、前記トランザクショナルメモリトランザクションを実行するステップと、
    を有することを特徴とする方法。
  19. マシーンによる実行時、
    プロセッサ内に常駐するローカルトランザクショナルキャッシュが関連するアプリケーションの要求元スレッドからトランザクショナルメモリトランザクション要求を収容可能であるか判断するステップと、
    前記ローカルトランザクショナルキャッシュが前記トランザクショナルメモリトランザクションを収容可能である場合、前記ローカルトランザクショナルキャッシュとの前記トランザクショナルメモリトランザクションを実行するステップと、
    前記プロセッサが前記プロセッサの内部にトランザクションアドレス変換テーブル(XATT)ウォーカーを実装するステップと、
    前記ローカルトランザクショナルキャッシュが前記XATTウォーカーを利用して前記トランザクショナルメモリトランザクション要求を収容可能でない場合、バーチャルメモリにおける前記要求元スレッドに係る前記アプリケーション仮想アドレス空間への前記トランザクショナルメモリトランザクション要求のデータオーバフローを管理するステップと、
    から構成される処理を前記マシーンに実行させる命令を格納するマシーン可読媒体であって、
    前記XATTウォーカーは、前記仮想アドレス空間を前記アプリケーションに割当て及び追跡することを特徴とするマシーン可読媒体
  20. 請求項19記載のマシーン可読媒体であって、
    前記XATTウォーカーは、物理メモリに格納されているトランザクションアドレス変換テーブル(XATT)に対し処理することにより、前記データのオーバフローを管理することを特徴とする媒体。
  21. 請求項20記載のマシーン可読媒体であって、
    オーバフローが検出されると、さらに、前記XATTのオーバフローされたトランザクションに対応する新しい物理アドレスと新しい仮想アドレスとを割当てるステップを前記マシーンに実行させる命令を有することを特徴とする媒体。
  22. 請求項20記載のマシーン可読媒体であって、さらに、
    現在トランザクションの状態を前記XATTに割当てるステップを前記マシーンに実行させる命令を有することを特徴とする媒体。
  23. 請求項22記載のマシーン可読媒体であって、
    前記現在トランザクションの状態は、ローカルまたはオーバフローの1つであることを特徴とする媒体。
  24. 請求項22記載のマシーン可読媒体であって、
    前記現在トランザクションの状態は、アクティブまたはスワップ済の1つであることを特徴とする媒体。
  25. 請求項22記載のマシーン可読媒体であって、
    前記現在トランザクションの状態は、実行中、終了またはコミット済の1つであることを特徴とする媒体。
  26. 請求項22記載のマシーン可読媒体であって、さらに、
    前記XATTをチェックし、オーバフローされたトランザクションがアクティブ状態に設定されていることを確認するステップと、
    前記オーバフローされたトランザクションが終了状態に設定されているか判断し、終了状態に設定されている場合、前記オーバフローされたトランザクションを終了するステップと、
    を前記マシーンに実行させる命令を有することを特徴とする媒体。
  27. 請求項22記載のマシーン可読媒体であって、前記オーバフローされたトランザクションが終了状態に設定されていない場合、さらに、
    前記オーバフローされたトランザクションをコミットするステップと、
    前記アプリケーション仮想アドレス空間を用いて、前記トランザクショナルメモリトランザクションを実行するステップと、
    を前記マシーンに実行させる命令を有することを特徴とする媒体。
  28. プロセッサ内に常駐するローカルトランザクショナルキャッシュを有するプロセッサと、
    データベースと、
    アプリケーションプログラムインタフェース(API)からの関連するアプリケーションの要求元スレッドからのトランザクショナルメモリトランザクション要求がデータベースのメモリにアクセスするよう要求することに応答して、前記ローカルトランザクショナルキャッシュが前記トランザクショナルメモリトランザクション要求を収容可能であるか判断するリソースマネージャと、
    前記プロセッサにより実装される前記プロセッサの内部のトランザクションアドレス変換テーブル(XATT)ウォーカーと、
    から構成されるコンピュータシステムであって、
    前記トランザクショナルメモリトランザクション要求が収容可能である場合には、前記ローカルトランザクショナルキャッシュは前記トランザクショナルメモリトランザクションを実行し、
    前記トランザクショナルメモリトランザクション要求が収容可能でない場合には、前記XATTウォーカーが、バーチャルメモリにおける前記要求元スレッドに係る前記アプリケーションの仮想アドレス空間への前記トランザクショナルメモリトランザクションのデータのオーバフローを管理し、前記アプリケーションに前記仮想アドレス空間を割当て及び追跡することを特徴とするコンピュータシステム。
  29. 請求項28記載のコンピュータシステムであって、さらに、
    トランザクションアドレス変換テーブル(XATT)を有し、
    前記XATTウォーカーは、物理メモリに格納されているXATTに対し処理することにより前記データのオーバフローを管理する、
    ことを特徴とするコンピュータシステム。
  30. 請求項29記載のコンピュータシステムであって、
    オーバフローが検出されると、前記XATTウォーカーは前記XATTのオーバフローされたトランザクションに対応する新しい物理アドレスと新しい仮想アドレスとを割当てることを特徴とするコンピュータシステム。
  31. 請求項29記載のコンピュータシステムであって、
    前記XATTテーブルは、現在トランザクションの状態を有するトランザクションアクションポインタ(XPTR)を有することを特徴とするコンピュータシステム。
  32. 請求項31記載のコンピュータシステムであって、
    前記現在トランザクションの状態は、ローカルまたはオーバフローの1つであることを特徴とするコンピュータシステム。
  33. 請求項31記載のコンピュータシステムであって、
    前記現在トランザクションの状態は、アクティブまたはスワップ済の1つであることを特徴とするコンピュータシステム。
  34. 請求項31記載のコンピュータシステムであって、
    前記現在トランザクションの状態は、実行中、終了またはコミット済の1つであることを特徴とするコンピュータシステム。
  35. 請求項31記載のコンピュータシステムであって、
    前記XATTウォーカーは、前記XATTのXPTRをチェックし、オーバフローされたトランザクションがアクティブ状態に設定されていることを確認し、前記オーバフローされたトランザクションが終了状態に設定されているか判断し、終了状態に設定されている場合、前記オーバフローされたトランザクションは終了されることを特徴とするコンピュータシステム。
  36. 請求項35記載のコンピュータシステムであって、
    前記オーバフローされたトランザクションが終了状態に設定されていない場合、前記オーバフローされたトランザクションはコミットされ、前記アプリケーション仮想アドレス空間を用いて前記トランザクショナルメモリトランザクションが実行されることを特徴とするコンピュータシステム。
JP2005282568A 2004-09-30 2005-09-28 仮想メモリを利用したトランザクショナルメモリ実行 Pending JP2006107494A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/956,178 US7685365B2 (en) 2004-09-30 2004-09-30 Transactional memory execution utilizing virtual memory

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2009170142A Division JP5425551B2 (ja) 2004-09-30 2009-07-21 仮想メモリを利用したトランザクショナルメモリ実行

Publications (2)

Publication Number Publication Date
JP2006107494A JP2006107494A (ja) 2006-04-20
JP2006107494A5 true JP2006107494A5 (ja) 2008-08-14

Family

ID=35502717

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2005282568A Pending JP2006107494A (ja) 2004-09-30 2005-09-28 仮想メモリを利用したトランザクショナルメモリ実行
JP2009170142A Expired - Fee Related JP5425551B2 (ja) 2004-09-30 2009-07-21 仮想メモリを利用したトランザクショナルメモリ実行

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2009170142A Expired - Fee Related JP5425551B2 (ja) 2004-09-30 2009-07-21 仮想メモリを利用したトランザクショナルメモリ実行

Country Status (5)

Country Link
US (1) US7685365B2 (ja)
EP (1) EP1643371B1 (ja)
JP (2) JP2006107494A (ja)
CN (2) CN101556559B (ja)
TW (1) TWI276958B (ja)

Families Citing this family (191)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7984248B2 (en) * 2004-12-29 2011-07-19 Intel Corporation Transaction based shared data operations in a multiprocessor environment
US7716249B2 (en) * 2005-09-16 2010-05-11 Microsoft Corporation Transaction and task scheduler
US7730286B2 (en) * 2005-12-30 2010-06-01 Intel Corporation Software assisted nested hardware transactions
US20070186056A1 (en) * 2006-02-07 2007-08-09 Bratin Saha Hardware acceleration for a software transactional memory system
US8316352B2 (en) * 2006-06-09 2012-11-20 Oracle America, Inc. Watchpoints on transactional variables
US20080005504A1 (en) * 2006-06-30 2008-01-03 Jesse Barnes Global overflow method for virtualized transactional memory
US8035650B2 (en) * 2006-07-25 2011-10-11 Qualcomm Incorporated Tiled cache for multiple software programs
US20080040524A1 (en) * 2006-08-14 2008-02-14 Zimmer Vincent J System management mode using transactional memory
US9798590B2 (en) * 2006-09-07 2017-10-24 Intel Corporation Post-retire scheme for tracking tentative accesses during transactional execution
US8924653B2 (en) * 2006-10-31 2014-12-30 Hewlett-Packard Development Company, L.P. Transactional cache memory system
US8806495B2 (en) * 2006-11-20 2014-08-12 Microsoft Corp. Lightweight transactional memory for data parallel programming
US8719807B2 (en) 2006-12-28 2014-05-06 Intel Corporation Handling precompiled binaries in a hardware accelerated software transactional memory system
US8132158B2 (en) * 2006-12-28 2012-03-06 Cheng Wang Mechanism for software transactional memory commit/abort in unmanaged runtime environment
US8060482B2 (en) * 2006-12-28 2011-11-15 Intel Corporation Efficient and consistent software transactional memory
US7802136B2 (en) 2006-12-28 2010-09-21 Intel Corporation Compiler technique for efficient register checkpointing to support transaction roll-back
US8185698B2 (en) * 2007-04-09 2012-05-22 Bratin Saha Hardware acceleration of a write-buffering software transactional memory
US7908255B2 (en) * 2007-04-11 2011-03-15 Microsoft Corporation Transactional memory using buffered writes and enforced serialization order
US8095741B2 (en) * 2007-05-14 2012-01-10 International Business Machines Corporation Transactional memory computing system with support for chained transactions
US8095750B2 (en) * 2007-05-14 2012-01-10 International Business Machines Corporation Transactional memory system with fast processing of common conflicts
US9009452B2 (en) * 2007-05-14 2015-04-14 International Business Machines Corporation Computing system with transactional memory using millicode assists
US8117403B2 (en) * 2007-05-14 2012-02-14 International Business Machines Corporation Transactional memory system which employs thread assists using address history tables
US8099719B2 (en) * 2007-06-19 2012-01-17 Microsoft Corporation Transactional debugger for a transactional memory system and detecting conflicts
US9043553B2 (en) 2007-06-27 2015-05-26 Microsoft Technology Licensing, Llc Leveraging transactional memory hardware to accelerate virtualization and emulation
US8140773B2 (en) 2007-06-27 2012-03-20 Bratin Saha Using ephemeral stores for fine-grained conflict detection in a hardware accelerated STM
US9280397B2 (en) * 2007-06-27 2016-03-08 Intel Corporation Using buffered stores or monitoring to filter redundant transactional accesses and mechanisms for mapping data to buffered metadata
US8239633B2 (en) * 2007-07-11 2012-08-07 Wisconsin Alumni Research Foundation Non-broadcast signature-based transactional memory
US20090064141A1 (en) * 2007-08-29 2009-03-05 Microsoft Corporation Efficient utilization of transactions in computing tasks
US7890472B2 (en) * 2007-09-18 2011-02-15 Microsoft Corporation Parallel nested transactions in transactional memory
CN101430650B (zh) * 2007-11-07 2013-02-06 国际商业机器公司 用于事务内存的方法和设备
US9027030B2 (en) 2007-11-29 2015-05-05 Red Hat, Inc. Commit-one-phase distributed transactions with multiple starting participants
CN101452400B (zh) * 2007-11-29 2011-12-28 国际商业机器公司 处理多处理器系统中事务缓冲器溢出的方法和系统
US8352421B2 (en) * 2008-05-28 2013-01-08 Red Hat, Inc. Recording distributed transactions using probabalistic data structures
US9239799B2 (en) 2008-06-26 2016-01-19 Qualcomm Incorporated Memory management unit directed access to system interfaces
US8341133B2 (en) 2008-06-27 2012-12-25 Microsoft Corporation Compressed transactional locks in object headers
US8180986B2 (en) * 2008-09-17 2012-05-15 Microsoft Corporation Memory conflict detection via mapping of the physical heap to control access permissions to the memory
CN101739298B (zh) * 2008-11-27 2013-07-31 国际商业机器公司 共享缓存管理方法和系统
US8127057B2 (en) * 2009-08-13 2012-02-28 Advanced Micro Devices, Inc. Multi-level buffering of transactional data
US8397052B2 (en) * 2009-08-19 2013-03-12 International Business Machines Corporation Version pressure feedback mechanisms for speculative versioning caches
US8521961B2 (en) * 2009-08-20 2013-08-27 International Business Machines Corporation Checkpointing in speculative versioning caches
US8566524B2 (en) 2009-08-31 2013-10-22 International Business Machines Corporation Transactional memory system with efficient cache support
US8255626B2 (en) * 2009-12-09 2012-08-28 International Business Machines Corporation Atomic commit predicated on consistency of watches
US8924692B2 (en) 2009-12-26 2014-12-30 Intel Corporation Event counter checkpointing and restoring
GB2489080B (en) 2010-01-11 2018-06-13 Ibm Transactional updating in dynamic distributed workloads
US8352688B2 (en) * 2010-11-15 2013-01-08 Advanced Micro Devices, Inc. Preventing unintended loss of transactional data in hardware transactional memory systems
US8732496B2 (en) * 2011-03-24 2014-05-20 Nvidia Corporation Method and apparatus to support a self-refreshing display device coupled to a graphics controller
CN102346460B (zh) * 2011-05-27 2013-11-13 运软网络科技(上海)有限公司 一种基于事务的服务控制系统及其控制方法
US10387324B2 (en) 2011-12-08 2019-08-20 Intel Corporation Method, apparatus, and system for efficiently handling multiple virtual address mappings during transactional execution canceling the transactional execution upon conflict between physical addresses of transactional accesses within the transactional execution
US9298632B2 (en) * 2012-06-28 2016-03-29 Intel Corporation Hybrid cache state and filter tracking of memory operations during a transaction
US9182986B2 (en) 2012-12-29 2015-11-10 Intel Corporation Copy-on-write buffer for restoring program code from a speculative region to a non-speculative region
US9158667B2 (en) 2013-03-04 2015-10-13 Micron Technology, Inc. Apparatuses and methods for performing logical operations using sensing circuitry
US10108424B2 (en) * 2013-03-14 2018-10-23 Nvidia Corporation Profiling code portions to generate translations
US9032152B2 (en) 2013-03-22 2015-05-12 Applied Micro Circuits Corporation Cache miss detection filter
US8964496B2 (en) 2013-07-26 2015-02-24 Micron Technology, Inc. Apparatuses and methods for performing compare operations using sensing circuitry
US8971124B1 (en) 2013-08-08 2015-03-03 Micron Technology, Inc. Apparatuses and methods for performing logical operations using sensing circuitry
US9153305B2 (en) 2013-08-30 2015-10-06 Micron Technology, Inc. Independently addressable memory array address spaces
US9019785B2 (en) 2013-09-19 2015-04-28 Micron Technology, Inc. Data shifting via a number of isolation devices
US9449675B2 (en) 2013-10-31 2016-09-20 Micron Technology, Inc. Apparatuses and methods for identifying an extremum value stored in an array of memory cells
US9430191B2 (en) 2013-11-08 2016-08-30 Micron Technology, Inc. Division operations for memory
US9971627B2 (en) 2014-03-26 2018-05-15 Intel Corporation Enabling maximum concurrency in a hybrid transactional memory system
US9934856B2 (en) 2014-03-31 2018-04-03 Micron Technology, Inc. Apparatuses and methods for comparing data patterns in memory
US9779019B2 (en) 2014-06-05 2017-10-03 Micron Technology, Inc. Data storage layout
US9496023B2 (en) 2014-06-05 2016-11-15 Micron Technology, Inc. Comparison operations on logical representations of values in memory
US9711206B2 (en) 2014-06-05 2017-07-18 Micron Technology, Inc. Performing logical operations using sensing circuitry
US9449674B2 (en) 2014-06-05 2016-09-20 Micron Technology, Inc. Performing logical operations using sensing circuitry
US9830999B2 (en) 2014-06-05 2017-11-28 Micron Technology, Inc. Comparison operations in memory
US9910787B2 (en) 2014-06-05 2018-03-06 Micron Technology, Inc. Virtual address table
US9704540B2 (en) 2014-06-05 2017-07-11 Micron Technology, Inc. Apparatuses and methods for parity determination using sensing circuitry
US10074407B2 (en) 2014-06-05 2018-09-11 Micron Technology, Inc. Apparatuses and methods for performing invert operations using sensing circuitry
US9786335B2 (en) 2014-06-05 2017-10-10 Micron Technology, Inc. Apparatuses and methods for performing logical operations using sensing circuitry
US9711207B2 (en) 2014-06-05 2017-07-18 Micron Technology, Inc. Performing logical operations using sensing circuitry
US9455020B2 (en) 2014-06-05 2016-09-27 Micron Technology, Inc. Apparatuses and methods for performing an exclusive or operation using sensing circuitry
US9904515B2 (en) 2014-09-03 2018-02-27 Micron Technology, Inc. Multiplication operations in memory
US9747961B2 (en) 2014-09-03 2017-08-29 Micron Technology, Inc. Division operations in memory
US10068652B2 (en) 2014-09-03 2018-09-04 Micron Technology, Inc. Apparatuses and methods for determining population count
US9898252B2 (en) 2014-09-03 2018-02-20 Micron Technology, Inc. Multiplication operations in memory
US9847110B2 (en) 2014-09-03 2017-12-19 Micron Technology, Inc. Apparatuses and methods for storing a data value in multiple columns of an array corresponding to digits of a vector
US9740607B2 (en) 2014-09-03 2017-08-22 Micron Technology, Inc. Swap operations in memory
US9589602B2 (en) 2014-09-03 2017-03-07 Micron Technology, Inc. Comparison operations in memory
US9836218B2 (en) 2014-10-03 2017-12-05 Micron Technology, Inc. Computing reduction and prefix sum operations in memory
US9940026B2 (en) 2014-10-03 2018-04-10 Micron Technology, Inc. Multidimensional contiguous memory allocation
US10163467B2 (en) 2014-10-16 2018-12-25 Micron Technology, Inc. Multiple endianness compatibility
US10147480B2 (en) 2014-10-24 2018-12-04 Micron Technology, Inc. Sort operation in memory
US9779784B2 (en) 2014-10-29 2017-10-03 Micron Technology, Inc. Apparatuses and methods for performing logical operations using sensing circuitry
US10073635B2 (en) 2014-12-01 2018-09-11 Micron Technology, Inc. Multiple endianness compatibility
US9747960B2 (en) 2014-12-01 2017-08-29 Micron Technology, Inc. Apparatuses and methods for converting a mask to an index
US10061590B2 (en) 2015-01-07 2018-08-28 Micron Technology, Inc. Generating and executing a control flow
US10032493B2 (en) 2015-01-07 2018-07-24 Micron Technology, Inc. Longest element length determination in memory
US9583163B2 (en) 2015-02-03 2017-02-28 Micron Technology, Inc. Loop structure for operations in memory
WO2016126472A1 (en) 2015-02-06 2016-08-11 Micron Technology, Inc. Apparatuses and methods for scatter and gather
EP3254287A4 (en) 2015-02-06 2018-08-08 Micron Technology, INC. Apparatuses and methods for memory device as a store for program instructions
EP3254286B1 (en) 2015-02-06 2019-09-11 Micron Technology, INC. Apparatuses and methods for parallel writing to multiple memory device locations
WO2016144724A1 (en) 2015-03-10 2016-09-15 Micron Technology, Inc. Apparatuses and methods for shift decisions
US9898253B2 (en) 2015-03-11 2018-02-20 Micron Technology, Inc. Division operations on variable length elements in memory
US9741399B2 (en) 2015-03-11 2017-08-22 Micron Technology, Inc. Data shift by elements of a vector in memory
US10365851B2 (en) 2015-03-12 2019-07-30 Micron Technology, Inc. Apparatuses and methods for data movement
US10146537B2 (en) 2015-03-13 2018-12-04 Micron Technology, Inc. Vector population count determination in memory
US10049054B2 (en) 2015-04-01 2018-08-14 Micron Technology, Inc. Virtual register file
US10140104B2 (en) 2015-04-14 2018-11-27 Micron Technology, Inc. Target architecture determination
US9959923B2 (en) 2015-04-16 2018-05-01 Micron Technology, Inc. Apparatuses and methods to reverse data stored in memory
US10073786B2 (en) 2015-05-28 2018-09-11 Micron Technology, Inc. Apparatuses and methods for compute enabled cache
US9704541B2 (en) 2015-06-12 2017-07-11 Micron Technology, Inc. Simulating access lines
US9921777B2 (en) 2015-06-22 2018-03-20 Micron Technology, Inc. Apparatuses and methods for data transfer from sensing circuitry to a controller
US9733689B2 (en) 2015-06-27 2017-08-15 Intel Corporation Hardware apparatuses and methods to perform transactional power management
US9996479B2 (en) 2015-08-17 2018-06-12 Micron Technology, Inc. Encryption of executables in computational memory
US9905276B2 (en) 2015-12-21 2018-02-27 Micron Technology, Inc. Control of sensing components in association with performing operations
US9952925B2 (en) 2016-01-06 2018-04-24 Micron Technology, Inc. Error code calculation on sensing circuitry
US10048888B2 (en) 2016-02-10 2018-08-14 Micron Technology, Inc. Apparatuses and methods for partitioned parallel data movement
US9892767B2 (en) 2016-02-12 2018-02-13 Micron Technology, Inc. Data gathering in memory
US9971541B2 (en) 2016-02-17 2018-05-15 Micron Technology, Inc. Apparatuses and methods for data movement
US10956439B2 (en) 2016-02-19 2021-03-23 Micron Technology, Inc. Data transfer with a bit vector operation device
US9899070B2 (en) 2016-02-19 2018-02-20 Micron Technology, Inc. Modified decode for corner turn
US9697876B1 (en) 2016-03-01 2017-07-04 Micron Technology, Inc. Vertical bit vector shift in memory
US11086660B2 (en) * 2016-03-09 2021-08-10 Hewlett Packard Enterprise Development Lp Server virtual address space
US10262721B2 (en) 2016-03-10 2019-04-16 Micron Technology, Inc. Apparatuses and methods for cache invalidate
US9997232B2 (en) 2016-03-10 2018-06-12 Micron Technology, Inc. Processing in memory (PIM) capable memory device having sensing circuitry performing logic operations
US10379772B2 (en) 2016-03-16 2019-08-13 Micron Technology, Inc. Apparatuses and methods for operations using compressed and decompressed data
US9910637B2 (en) 2016-03-17 2018-03-06 Micron Technology, Inc. Signed division in memory
US10388393B2 (en) 2016-03-22 2019-08-20 Micron Technology, Inc. Apparatus and methods for debugging on a host and memory device
US10120740B2 (en) 2016-03-22 2018-11-06 Micron Technology, Inc. Apparatus and methods for debugging on a memory device
US11074988B2 (en) 2016-03-22 2021-07-27 Micron Technology, Inc. Apparatus and methods for debugging on a host and memory device
US10474581B2 (en) 2016-03-25 2019-11-12 Micron Technology, Inc. Apparatuses and methods for cache operations
US10977033B2 (en) 2016-03-25 2021-04-13 Micron Technology, Inc. Mask patterns generated in memory from seed vectors
US10074416B2 (en) 2016-03-28 2018-09-11 Micron Technology, Inc. Apparatuses and methods for data movement
US10430244B2 (en) 2016-03-28 2019-10-01 Micron Technology, Inc. Apparatuses and methods to determine timing of operations
US10453502B2 (en) 2016-04-04 2019-10-22 Micron Technology, Inc. Memory bank power coordination including concurrently performing a memory operation in a selected number of memory regions
US10607665B2 (en) 2016-04-07 2020-03-31 Micron Technology, Inc. Span mask generation
US9818459B2 (en) 2016-04-19 2017-11-14 Micron Technology, Inc. Invert operations using sensing circuitry
US10153008B2 (en) 2016-04-20 2018-12-11 Micron Technology, Inc. Apparatuses and methods for performing corner turn operations using sensing circuitry
US9659605B1 (en) 2016-04-20 2017-05-23 Micron Technology, Inc. Apparatuses and methods for performing corner turn operations using sensing circuitry
US10042608B2 (en) 2016-05-11 2018-08-07 Micron Technology, Inc. Signed division in memory
US9659610B1 (en) 2016-05-18 2017-05-23 Micron Technology, Inc. Apparatuses and methods for shifting data
US10049707B2 (en) 2016-06-03 2018-08-14 Micron Technology, Inc. Shifting data
US10387046B2 (en) 2016-06-22 2019-08-20 Micron Technology, Inc. Bank to bank data transfer
US10037785B2 (en) 2016-07-08 2018-07-31 Micron Technology, Inc. Scan chain operation in sensing circuitry
US10388360B2 (en) 2016-07-19 2019-08-20 Micron Technology, Inc. Utilization of data stored in an edge section of an array
US10387299B2 (en) 2016-07-20 2019-08-20 Micron Technology, Inc. Apparatuses and methods for transferring data
US10733089B2 (en) 2016-07-20 2020-08-04 Micron Technology, Inc. Apparatuses and methods for write address tracking
US9767864B1 (en) 2016-07-21 2017-09-19 Micron Technology, Inc. Apparatuses and methods for storing a data value in a sensing circuitry element
US9972367B2 (en) 2016-07-21 2018-05-15 Micron Technology, Inc. Shifting data in sensing circuitry
US10303632B2 (en) 2016-07-26 2019-05-28 Micron Technology, Inc. Accessing status information
US10468087B2 (en) 2016-07-28 2019-11-05 Micron Technology, Inc. Apparatuses and methods for operations in a self-refresh state
US9990181B2 (en) 2016-08-03 2018-06-05 Micron Technology, Inc. Apparatuses and methods for random number generation
US11029951B2 (en) 2016-08-15 2021-06-08 Micron Technology, Inc. Smallest or largest value element determination
US10606587B2 (en) 2016-08-24 2020-03-31 Micron Technology, Inc. Apparatus and methods related to microcode instructions indicating instruction types
US10466928B2 (en) 2016-09-15 2019-11-05 Micron Technology, Inc. Updating a register in memory
US10387058B2 (en) 2016-09-29 2019-08-20 Micron Technology, Inc. Apparatuses and methods to change data category values
US10014034B2 (en) 2016-10-06 2018-07-03 Micron Technology, Inc. Shifting data in sensing circuitry
US10529409B2 (en) 2016-10-13 2020-01-07 Micron Technology, Inc. Apparatuses and methods to perform logical operations using sensing circuitry
US9805772B1 (en) 2016-10-20 2017-10-31 Micron Technology, Inc. Apparatuses and methods to selectively perform logical operations
CN207637499U (zh) 2016-11-08 2018-07-20 美光科技公司 用于形成在存储器单元阵列上方的计算组件的设备
US10423353B2 (en) 2016-11-11 2019-09-24 Micron Technology, Inc. Apparatuses and methods for memory alignment
US9761300B1 (en) 2016-11-22 2017-09-12 Micron Technology, Inc. Data shift apparatuses and methods
US10402340B2 (en) 2017-02-21 2019-09-03 Micron Technology, Inc. Memory array page table walk
US10268389B2 (en) 2017-02-22 2019-04-23 Micron Technology, Inc. Apparatuses and methods for in-memory operations
US10403352B2 (en) 2017-02-22 2019-09-03 Micron Technology, Inc. Apparatuses and methods for compute in data path
US10838899B2 (en) 2017-03-21 2020-11-17 Micron Technology, Inc. Apparatuses and methods for in-memory data switching networks
US11222260B2 (en) 2017-03-22 2022-01-11 Micron Technology, Inc. Apparatuses and methods for operating neural networks
US10185674B2 (en) 2017-03-22 2019-01-22 Micron Technology, Inc. Apparatus and methods for in data path compute operations
US10049721B1 (en) 2017-03-27 2018-08-14 Micron Technology, Inc. Apparatuses and methods for in-memory operations
US10043570B1 (en) 2017-04-17 2018-08-07 Micron Technology, Inc. Signed element compare in memory
US10147467B2 (en) 2017-04-17 2018-12-04 Micron Technology, Inc. Element value comparison in memory
US9997212B1 (en) 2017-04-24 2018-06-12 Micron Technology, Inc. Accessing data in memory
US10942843B2 (en) 2017-04-25 2021-03-09 Micron Technology, Inc. Storing data elements of different lengths in respective adjacent rows or columns according to memory shapes
US10236038B2 (en) 2017-05-15 2019-03-19 Micron Technology, Inc. Bank to bank data transfer
US10068664B1 (en) 2017-05-19 2018-09-04 Micron Technology, Inc. Column repair in memory
US10013197B1 (en) 2017-06-01 2018-07-03 Micron Technology, Inc. Shift skip
US10262701B2 (en) 2017-06-07 2019-04-16 Micron Technology, Inc. Data transfer between subarrays in memory
US10152271B1 (en) 2017-06-07 2018-12-11 Micron Technology, Inc. Data replication
US10318168B2 (en) 2017-06-19 2019-06-11 Micron Technology, Inc. Apparatuses and methods for simultaneous in data path compute operations
US10162005B1 (en) 2017-08-09 2018-12-25 Micron Technology, Inc. Scan chain operations
US10534553B2 (en) 2017-08-30 2020-01-14 Micron Technology, Inc. Memory array accessibility
US10416927B2 (en) 2017-08-31 2019-09-17 Micron Technology, Inc. Processing in memory
US10741239B2 (en) 2017-08-31 2020-08-11 Micron Technology, Inc. Processing in memory device including a row address strobe manager
US10346092B2 (en) 2017-08-31 2019-07-09 Micron Technology, Inc. Apparatuses and methods for in-memory operations using timing circuitry
US10409739B2 (en) 2017-10-24 2019-09-10 Micron Technology, Inc. Command selection policy
US10522210B2 (en) 2017-12-14 2019-12-31 Micron Technology, Inc. Apparatuses and methods for subarray addressing
US10332586B1 (en) 2017-12-19 2019-06-25 Micron Technology, Inc. Apparatuses and methods for subrow addressing
US10614875B2 (en) 2018-01-30 2020-04-07 Micron Technology, Inc. Logical operations using memory cells
US11194477B2 (en) 2018-01-31 2021-12-07 Micron Technology, Inc. Determination of a match between data values stored by three or more arrays
US10437557B2 (en) 2018-01-31 2019-10-08 Micron Technology, Inc. Determination of a match between data values stored by several arrays
US10725696B2 (en) 2018-04-12 2020-07-28 Micron Technology, Inc. Command selection policy with read priority
US10440341B1 (en) 2018-06-07 2019-10-08 Micron Technology, Inc. Image processor formed in an array of memory cells
US11175915B2 (en) 2018-10-10 2021-11-16 Micron Technology, Inc. Vector registers implemented in memory
US10769071B2 (en) 2018-10-10 2020-09-08 Micron Technology, Inc. Coherent memory access
US10483978B1 (en) 2018-10-16 2019-11-19 Micron Technology, Inc. Memory device processing
US11184446B2 (en) 2018-12-05 2021-11-23 Micron Technology, Inc. Methods and apparatus for incentivizing participation in fog networks
US10867655B1 (en) 2019-07-08 2020-12-15 Micron Technology, Inc. Methods and apparatus for dynamically adjusting performance of partitioned memory
US11360768B2 (en) 2019-08-14 2022-06-14 Micron Technolgy, Inc. Bit string operations in memory
US11449577B2 (en) 2019-11-20 2022-09-20 Micron Technology, Inc. Methods and apparatus for performing video processing matrix operations within a memory array
US11853385B2 (en) 2019-12-05 2023-12-26 Micron Technology, Inc. Methods and apparatus for performing diversity matrix operations within a memory array
US11227641B1 (en) 2020-07-21 2022-01-18 Micron Technology, Inc. Arithmetic operations in memory

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4819154A (en) * 1982-12-09 1989-04-04 Sequoia Systems, Inc. Memory back up system with one cache memory and two physically separated main memories
US4926317A (en) * 1987-07-24 1990-05-15 Convex Computer Corporation Hierarchical memory system with logical cache, physical cache, and address translation unit for generating a sequence of physical addresses
US5107457A (en) * 1989-04-03 1992-04-21 The Johns Hopkins University Stack data cache having a stack management hardware with internal and external stack pointers and buffers for handling underflow and overflow stack
US5133058A (en) * 1989-09-18 1992-07-21 Sun Microsystems, Inc. Page-tagging translation look-aside buffer for a computer memory system
US5428761A (en) * 1992-03-12 1995-06-27 Digital Equipment Corporation System for achieving atomic non-sequential multi-word operations in shared memory
US5566324A (en) * 1992-12-24 1996-10-15 Ncr Corporation Computer apparatus including a main memory prefetch cache and method of operation thereof
JPH06348597A (ja) * 1993-06-08 1994-12-22 Hitachi Ltd キャッシュ制御方法および回転形記憶装置
US5619673A (en) * 1994-06-29 1997-04-08 Intel Corporation Virtual access cache protection bits handling method and apparatus
JPH0816470A (ja) * 1994-07-04 1996-01-19 Hitachi Ltd 並列計算機
US6453339B1 (en) * 1999-01-20 2002-09-17 Computer Associates Think, Inc. System and method of presenting channelized data
US6799253B1 (en) * 2002-05-30 2004-09-28 Oracle Corporation Stochastic scratchpad storage management technique
US7856537B2 (en) * 2004-09-30 2010-12-21 Intel Corporation Hybrid hardware and software implementation of transactional memory access

Similar Documents

Publication Publication Date Title
JP2006107494A5 (ja)
JP5425551B2 (ja) 仮想メモリを利用したトランザクショナルメモリ実行
US8706973B2 (en) Unbounded transactional memory system and method
JP5038907B2 (ja) 仮想マシン環境のアドレス変換をサポートするための方法と装置
US10248175B2 (en) Off-line affinity-aware parallel zeroing of memory in non-uniform memory access (NUMA) servers
US9208090B2 (en) Transactional memory proxy
KR101713070B1 (ko) 메모리 관리를 위한 시스템 및 방법
WO2011082165A1 (en) Systems and methods implementing shared or non-shared page tables for sharing memory resources managed by a main operating system with accelerator devices
KR101847262B1 (ko) 하드웨어 가속기를 포함하는 메인 메모리 및 메인 메모리의 동작 방법
JP2005242598A5 (ja)
US8893126B2 (en) Binding a process to a special purpose processing element having characteristics of a processor
TWI664571B (zh) 用於進行中操作的指令排序
US20090216995A1 (en) System, method and computer program product for providing quiesce filtering for shared memory
Zhang et al. Scalable adaptive NUMA-aware lock
Gope et al. Atomic SC for simple in-order processors
US20230057633A1 (en) Systems, methods, and apparatus for transferring data between interconnected devices
WO2016119618A1 (zh) 一种远端内存分配方法、装置和系统
Aga et al. zfence: Data-less coherence for efficient fences
WO2015161804A1 (zh) 一种Cache分区的方法及装置
US10528399B2 (en) Techniques for faster loading of data for accelerators
Park et al. GCMA: Guaranteed contiguous memory allocator
Kopatschek Single Address Space Operating Systems
JP2017191564A (ja) 演算処理装置及び演算処理装置の制御方法
Kim et al. Memory management scheme to improve utilization efficiency and provide fast contiguous allocation without a statically reserved area
Lee et al. A software-SVM-based transactional memory for multicore accelerator architectures with local memory