JP2004349819A - Radio communication card - Google Patents

Radio communication card Download PDF

Info

Publication number
JP2004349819A
JP2004349819A JP2003142075A JP2003142075A JP2004349819A JP 2004349819 A JP2004349819 A JP 2004349819A JP 2003142075 A JP2003142075 A JP 2003142075A JP 2003142075 A JP2003142075 A JP 2003142075A JP 2004349819 A JP2004349819 A JP 2004349819A
Authority
JP
Japan
Prior art keywords
interface
clock signal
signal
baseband
communication card
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2003142075A
Other languages
Japanese (ja)
Inventor
Hisafumi Niitsuma
寿文 新妻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alps Alpine Co Ltd
Original Assignee
Alps Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alps Electric Co Ltd filed Critical Alps Electric Co Ltd
Priority to JP2003142075A priority Critical patent/JP2004349819A/en
Publication of JP2004349819A publication Critical patent/JP2004349819A/en
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Abstract

<P>PROBLEM TO BE SOLVED: To provide a radio communication card 1 for reducing current consumption of an interface IC 6 when a standby state is maintained through the addition of a simple configuration. <P>SOLUTION: The radio communication card 1 lodable to a card slot 2(1) of an information apparatus 2 includes: a base band IC 5 for transceiving a high frequency signal via a built-in antenna 3 and controlling the processing of a base band signal and transmission / reception of the high frequency signal; an interface IC 6 for interfacing between the interface IC 5 and the information apparatus 2; and an interfacing clock signal generation circuit 7, and when the radio communication card 1 carries out a transceiving operation of the high frequency signal, the interfacing clock signal generation circuit 7 controls it that the interface IC 6 receives a clock signal and when the radio communication card 1 carries out a waiting operation of a received signal, the interfacing clock signal generation circuit 7 controls it that the supply of the clock signal to the interface IC 6 is interrupted. Thus, when the waiting operation of the received signal is carried out, the operation of the interface ICs can substantially be stopped thereby remarkably reducing the current consumption of the interface ICs. <P>COPYRIGHT: (C)2005,JPO&NCIPI

Description

【0001】
【発明の属する技術分野】
本発明は、無線通信カードに係り、特に、情報機器のカードスロットに装着して高周波信号の送受信を行なう無線通信カードにおいて、高周波受信信号の待ち受け時に無線通信カード内で消費される電力を極力低減するようにした無線通信カードに関する。
【0002】
【従来の技術】
近年、PC(Personal Computer)やPDA(Personal Didital Assistant)等の情報機器においては、無線通信カードを装着可能なカードスロットを搭載することが汎用的に実施されるようになり、それによってカードスロットに無線通信カードを装着した当該情報機器と無線通信が可能な外部サーバー等との間において、無線通信によるインターネット通信やデータ通信が行われるようになっている。この場合、情報機器に使用される無線通信カードには、代表的なものとして、CDMA(Code Division Mutiple Access)方式のものが知られている。
【0003】
図3は、かかる既知の無線通信カードの要部構成の一例を示すブロック図である。
【0004】
図3に示されるように、この無線通信カード31は、その装着部31(1)をPC32のカードスロット32(1)に装着して使用されるもので、高周波無線信号の送受信を行う内蔵アンテナ33と、高周波信号を送信する信号送信部、高周波信号を受信する信号受信部、信号周波数を変換する周波数変換部を備えた高周波回路部34と、送信ベースバンド信号処理部、受信ベースバンド信号処理部、各部動作の制御部を備えたベースバンドIC(集積回路)35と、複数のインバータ段36(1)、36(2)及び外付け水晶振動子36(3)を有し、ベースバンドIC35とPC32との間に相互伝送されるベースバンド信号をインターフェイスするインターフェイスIC(集積回路)36とを備えている。この場合、インターフェイスIC36においては、インバータ段36(1)の入出力間に水晶振動子36(3)が接続され、インバータ段36(1)と水晶振動子36(3)によりインターフェイス用クロック発振回路36(4)が構成される。
【0005】
そして、高周波回路部34は、高周波信号入出力端が内蔵アンテナ33に接続され、ベースバンド信号入出力端がベースバンドIC35の第1入出力端に接続される。ベースバンドIC35は、制御端が制御線31(2)を通して装着部31(1)に接続され、第2入出力端がインターフェイスIC36の第1入出力端に接続される。インターフェイスIC36は、第2入出力端が装着部31(1)に接続され、電源端が電源ライン31(3)を通して装着部31(1)に接続される。
【0006】
前記構成を有する無線通信カード31は、次のように動作する。
【0007】
無線通信カード31の装着部31(1)をPC32のカードスロット32(1)内に装着すると、PC32側から電源ライン31(3)を通して無線通信カード31に電源が供給され、それにより無線通信カード31は、内部にある各回路部分がパワーオンリセットされ、初期設定状態になる。続いて、無線通信カード31は、インターフェイスIC36のデフォルト設定を行い、製品名や電源情報等を認識する。このようなデフォルト設定が行われると、PC32は、設定されたデフォルト情報や、PC32のメモリ(図示なし)に予めインストールされているドライバソフト情報、例えば、通信レート等の情報に基づいて、インターフェイスIC36の内部レジスタ(図示なし)にそれらの情報を設定する。このような動作経緯によって、無線通信カード31とPC32との間の接続設定が行われ、このような接続設定が行われ後で、無線通信カード31を介してPC32と他の情報機器(図示なし)との間で高周波無線信号による通信を行うことが可能になる。
【0008】
ここで、PC32から他の情報機器に信号(データ)を送信する場合、PC32から出力された送信用データは、カードスロット32(1)及び装着部31(1)を通して無線通信カード31に伝送され、次いで、インターフェイスIC36を通してベースバンドIC35に伝送される。ベースバンドIC35は、供給された送信用データを送信に適した形態の情報内容に変換し、高周波回路部34に供給する。高周波回路部34は、この送信用データを高周波信号に周波数変換するとともに、送信に適した信号レベルになるまで増幅し、増幅した送信用データを内蔵アンテナ33に供給し、内蔵アンテナ33から無線信号として送信する。
【0009】
一方、他の情報機器から送信された信号(データ)を受信する場合、内蔵アンテナ33が無線信号を受信すると、高周波回路部34は、受信信号を必要な信号レベルまで増幅するとともに、高周波信号をベースバンド信号に周波数変換し、そのベースバンド信号をベースバンドIC35に供給する。ベースバンドIC35は、ベースバンド信号を着信したことを検知すると、制御線31(2)を通して着信信号をPC32側に供給し、PC32を受信用データの受入れ状態に設定し、これと同時に、供給されたベースバンド信号をPC32に供給するのに適した形態の受信用データに変換し、得られた受信用データをインターフェイスIC36に供給する。インターフェイスIC36は、供給された受信用データを装着部31(1)及びカードスロット32(1)を通してPC32側に伝送し、PC32がその受信用データを処理する。
【0010】
この場合、無線通信カード31は、このような無線信号の送受信が行われている期間、無線信号の送受信を実行している通常の動作状態に保持されており、一方、無線信号の送受信が行われていない期間、無線信号の受信を待つ待ち受け状態に保持されている。
【0011】
【発明が解決しようとする課題】
前記既知の無線通信カード31が通常の動作状態を保持しているとき、高周波回路部34、ベースバンドIC35、インターフェイスIC36等の各部においては、それぞれデータまたは高周波信号等の処理が行われているため、無線通信カード31内においてそれらの処理に見合った電流が消費されている。
【0012】
一方、当該無線通信カード31が待ち受け状態を保持しているとき、高周波回路部34、ベースバンドIC35、インターフェイスIC36等の各回路部分においては、データまたは高周波信号等の処理が行われていないにも係わらず、これらの回路部分がいずれも動作可能な状態になっているため、通常の動作状態を保持しているとき程でないにしても、無線通信カード31内においてそれぞれ最小限の電流が消費されていることになる。
【0013】
この点を具体的に述べると、一例として、無線通信カード31は、待ち受け状態を保持しているとき、約6mAの電流が消費されているもので、その内訳として、インターフェイスIC36で約4mAの電流が消費され、それ以外の回路部分で約2mAの電流が消費されている。ところで、携帯用無線通信装置として代表的な携帯電話機においては、待ち受け状態を保持しているとき、約2mAの電流が消費されているに過ぎず、それに比べると待ち受け状態を保持しているときの無線通信カード31の電流消費は、インターフェイスIC36における電流消費分だけ多いことになり、この点で無線通信カード31の電流消費、とりわけインターフェイスIC36の電流消費を少なくすることが要望されている。
【0014】
本発明は、このような技術的背景に鑑みてなされたもので、その目的は、簡単な構成の付加により待ち受け状態を保持しているときのインターフェイスICの電流消費を低減することを可能にした無線通信カードを提供することにある。
【0015】
【課題を解決するための手段】
前記目的を達成するために、本発明による無線通信カードは、情報機器のカードスロットに装着可能な無線通信カードであって、アンテナを内蔵し、アンテナを介して高周波信号の送受信を行う高周波回路部と、高周波回路部に結合され、ベースバンド信号の処理や高周波信号の送受信を制御するベースバンドICと、ベースバンドICと情報機器との間をインターフェイスするインターフェイスICと、インターフェイスICを動作させるインターフェイス用クロック信号発生回路とを備え、インターフェイス用クロック信号発生回路は、無線通信カードが高周波信号の送受信動作を行っているときにインターフェイスICにクロック信号が供給され、無線通信カードが受信信号の待ち受け動作を行っているときにインターフェイスICへのクロック信号の供給が断たれるように制御される手段を具備する。
【0016】
前記手段によれば、無線通信カードが高周波信号の送受信動作を行っているとき、インターフェイス用クロック信号発生回路からインターフェイスICにクロック信号を供給し、無線通信カードが受信信号の待ち受け動作を行っているとき、インターフェイス用クロック信号発生回路からインターフェイスICへのクロック信号の供給を断つようにしたので、受信信号の待ち受け動作を行っているときには、インターフェイスICの動作を動作を実質的に停止することができ、それによりインターフェイスICの消費電流を大幅に低減させることができる。
【0017】
前記手段におけるインターフェイス用クロック信号発生回路は、独立したクロック信号発生回路であって、インターフェイスICにクロック信号を供給するときにそのクロック信号発生回路の電源がオンになり、インターフェイスICへのクロック信号の供給を断つときにそのクロック信号発生回路の電源がオフになるように制御される第1の構成を用いている。
【0018】
かかる第1の構成によれば、無線通信カードが受信信号の待ち受け動作を行っているとき、インターフェイス用クロック信号発生回路からインターフェイスICへのクロック信号の供給を断つ手段として、当該クロック信号発生回路の電源をオフにするようにしているので、簡単な構成の採用によって、インターフェイスICの消費電流を大幅に低減させることができる。
【0019】
前記手段におけるインターフェイス用クロック信号発生回路は、ベースバンドICを動作させるベースバンドIC用クロック信号発生回路と共用のものであって、インターフェイスICにクロック信号を供給するときにベースバンドIC用クロック信号発生回路からインターフェイスICに至るクロック信号の伝送経路を設定し、インターフェイスICへのクロック信号の供給を断つときにベースバンドIC用クロック信号発生回路からインターフェイスICに至るクロック信号の伝送経路を遮断するように制御される第2の構成を用いている。
【0020】
かかる第2の構成によれば、無線通信カードが受信信号の待ち受け動作を行っているとき、インターフェイス用クロック信号発生回路からインターフェイスICへのクロック信号の供給を断つ手段として、当該クロック信号発生回路からインターフェイスICに至るクロック信号の伝送経路を遮断するようにしているので、同じく簡単な構成の採用によって、インターフェイスICの消費電流を大幅に低減させることができる。
【0021】
【発明の実施の形態】
以下、本発明の実施の形態を図面を参照して説明する。
【0022】
図1は、本発明に係わる無線通信カードの第1の実施の形態を示すもので、その要部構成を示すブロック図である。
【0023】
図1に示されるように、第1の実施の形態による無線通信カード1は、その装着部1(1)をパソコン(PC)2のカードスロット2(1)に着脱自在に装着することにより使用されるもので、高周波無線信号の送受信を行う内蔵アンテナ3と、高周波信号を送信する信号送信部(図示なし)、高周波信号を受信する信号受信部(図示なし)、信号周波数を変換する周波数変換部(図示なし)を備えた高周波回路部4と、送信ベースバンド信号処理部(図示なし)、受信ベースバンド信号処理部(図示なし)、各部動作の制御部(図示なし)を備えたベースバンドIC(集積回路)5と、複数のインバータ段6(1)、6(2)を有し、ベースバンドIC5とPC2との間に相互伝送されるデータ信号をインターフェイスするインターフェイスIC(集積回路)6と、インバータ段7(1)と水晶振動子7(2)を有するインターフェイス用クロック発振回路7と、電源回路8と、第1制御線9と、第2制御線10と、電源ライン11とを備えている。
【0024】
そして、高周波回路部4は、高周波信号入出力端が内蔵アンテナ3に接続され、ベースバンド信号入出力端がベースバンドIC5の第1入出力端に接続される。ベースバンドIC5は、2つの制御端がそれぞれ第1制御線9及び第2制御線10を通して装着部1(1)に接続され、第2入出力端がインターフェイスIC6の第1入出力端に接続される。インターフェイスIC6は、第2入出力端が装着部1(1)に接続され、クロック信号入力端がインターフェイス用クロック発振回路7の出力端に接続され、電源端が電源ライン11を通して装着部1(1)に接続される。インターフェイス用クロック発振回路7は、電源端が電源回路8の出力端に接続される。電源回路8は、入力端が電源ライン11に接続され、制御端が第2制御線10に接続される。
【0025】
前記構成を有する第1の無線通信カード1は、次のように動作する。
【0026】
ただし、第1の無線通信カード1の動作においては、無線通信カード1の装着部1(1)をPC2のカードスロット2(1)内に装着したときの動作、PC2から図示されていない他の情報機器に信号(データ)を送信する場合の動作、他の情報機器から送信された信号(データ)を受信する場合の動作は、いずれも、前に説明した既知のこの種の無線通信カード31の対応するそれらの動作と同じである。このため、この無線通信カード1におけるそれらの動作の説明は、前記説明と重複することになるので、ここでは、それらの動作の説明を省略し、主としてインターフェイスIC6に関連する動作について説明する。
【0027】
いま、内蔵アンテナ3が無線信号を受信すると、高周波回路部4は、この受信信号を必要な信号レベルまで増幅するとともに、高周波信号をベースバンド信号に周波数変換し、そのベースバンド信号をベースバンドIC5に供給する。ベースバンドIC5は、ベースバンド信号が着信したことを検知すると、第1制御線9に着信信号を送出し、その着信信号を第1制御線9を通り、装着部1(1)及びカードスロット2(1)を通してPC2に供給する。PC2は、着信信号を受信すると、受信用データの受入れ状態に設定するとともに、カードスロット2(1)及び装着部1(1)を通して第2制御線10に制御信号を送出する。そのとき、この制御信号は、ベースバンドIC5及び電源回路8に供給される。ベースバンドIC5は、制御信号の供給によってベースバンド信号をインターフェイスIC6を通してPC2側に伝送するように動作し、電源回路8は、制御信号の供給によって動作電力をインターフェイス用クロック発振回路7に供給し、それによりインターフェイス用クロック発振回路7がクロック信号の発振動作を行い、得られたクロック信号をインターフェイスIC6に供給する。インターフェイスIC6は、クロック信号の供給により、ベースバンドIC5から供給されたデータ信号をクロック信号の周期に対応してPC2側に伝送する。このようにインターフェイス用クロック発振回路7がクロック信号の発振動作を行っている期間は、無線信号の送受信が逐次行われている期間であって、通常の動作状態に設定されている期間である。
【0028】
ここで、内蔵アンテナ3における無線信号を受信が一定期間途絶え、高周波回路部4からベースバンドIC5に供給されるベースバンド信号も一定期間途絶えると、ベースバンドIC5は、それまで第1制御線9に送出していた着信信号の送出を停止し、停止した旨を第1制御線9、装着部1(1)及びカードスロット2(1)を通してPC2に伝送する。PC2は、着信信号の停止を検知すると、受信用データの受入れ停止状態に設定するとともに、それまでカードスロット2(1)及び装着部1(1)を通して第2制御線10に送出していた制御信号の送出を停止する。このときも、制御信号の送出の停止は、ベースバンドIC5及び電源回路8に伝送される。ベースバンドIC5は、制御信号の供給停止によってデータ信号をインターフェイスIC6を通してPC2側に伝送する経路を閉じ、電源回路8は、制御信号の供給停止によってインターフェイス用クロック発振回路7への動作電力の供給を停止し、それによりインターフェイス用クロック発振回路7がクロック信号の発振動作を行わなくなり、クロック信号がインターフェイスIC6に供給されなくなる。このようにインターフェイス用クロック発振回路7がクロック信号の発振動作を停止している期間は、無線信号の送受信が一定期間行われていない期間であって、受信信号の待ち受け動作状態に設定されている期間である。
【0029】
ところで、インターフェイス用クロック発振回路7への電源供給が断たれ、クロック信号の発振動作が停止すると、インターフェイスIC6へのクロック信号の供給も断たれるので、インターフェイスIC6の各部も動作停止状態になり、インターフェイスIC6における電流消費が極めて小さくなるとともに、インターフェイス用クロック発振回路7における電流消費も皆無になる。
【0030】
このように、第1の実施の形態による無線通信カード1は、受信信号の待ち受け動作状態に設定されたとき、インターフェイス用クロック発振回路7への電源供給を断つという簡単な構成を用いることにより、インターフェイスIC6における電流の消費を既知のこの種の無線通信カード31に比べて大幅に低減させることができ、その結果、無線通信カード1の電力消費を大幅に低減することが可能になる。
【0031】
次に、図2は、本発明に係わる無線通信カードの第2の実施の形態を示すもので、その要部構成を示すブロック図であり、インターフェイス用クロック発振回路7を、ベースバンドICを動作させるベースバンドIC用クロック信号発生回路と共用させるようにしてより構成の簡素化を図ったものである。
【0032】
図2に示されるように、第2の実施の形態による無線通信カード1は、その装着部1(1)をパソコン(PC)2のカードスロット2(1)に着脱自在に装着することにより使用されるもので、高周波無線信号の送受信を行う内蔵アンテナ3と、高周波信号を送信する信号送信部(図示なし)、高周波信号を受信する信号受信部(図示なし)、信号周波数を変換する周波数変換部(図示なし)を備えた高周波回路部4と、インバータ段5(2)と位相同期ループ(PLL)5(3)と水晶振動子5(4)を有し、ベースバンドIC5を動作させるベースバンドIC用クロック信号発生回路5(1)と、送信ベースバンド信号処理部(図示なし)、受信ベースバンド信号処理部(図示なし)、各部動作の制御部(図示なし)を備えたベースバンドIC(集積回路)5と、複数のインバータ段6(1)、6(2)を有し、ベースバンドIC5とPC2との間に相互伝送されるベースバンド信号をインターフェイスするインターフェイスIC(集積回路)6と、第1制御線9と、第2制御線10と、電源ライン11とを備えている。
【0033】
すなわち、第2の実施の形態による無線通信カード1は、インターフェイス用クロック発振回路を、ベースバンドICを動作させるベースバンドIC用クロック信号発生回路5(1)と共用するようにしたもので、第1の実施の形態による無線通信カード1の構成と比べ、インターフェイス用クロック発振回路7及び電源回路8を省略しているものである。この場合、ベースバンドIC用クロック信号発生回路5(1)は、その出力端が切替回路(図示なし)を通してインターフェイスIC6のクロック信号入力端に接続され、インターフェイスIC6にベースバンドIC用クロック信号発生回路5(1)からのクロック信号が選択的に供給されるようにしている。
【0034】
この第2の無線通信カード1の動作においても、無線通信カード1の装着部1(1)をPC2のカードスロット2(1)内に装着したときの動作、PC2から図示されていない他の情報機器に信号(データ)を送信する場合の動作、他の情報機器から送信された信号(データ)を受信する場合の動作は、いずれも、前に説明した既知のこの種の無線通信カード31の対応するそれらの動作と同じであるので、第2の無線通信カード1におけるそれらの動作の説明を省略し、ここでは、主としてベースバンドIC及びインターフェイスIC6に関連する動作について説明する。
【0035】
内蔵アンテナ3が無線信号を受信すると、高周波回路部4は、この受信信号を必要な信号レベルまで増幅するとともに、高周波信号をベースバンド信号に周波数変換し、そのベースバンド信号をベースバンドIC5に供給する。ベースバンドIC5は、ベースバンド信号が着信したことを検知すると、第1制御線9に着信信号を送出し、その着信信号を第1制御線9を通り、装着部1(1)及びカードスロット2(1)を通してPC2に供給する。PC2は、着信信号を受信すると、受信用データの受入れ状態に設定するとともに、カードスロット2(1)及び装着部1(1)を通して第2制御線10に制御信号を送出し、制御信号をベースバンドIC5に供給する。ベースバンドIC5は、制御信号の供給によって、データ信号をインターフェイスIC6を通してPC2側に伝送するように動作するとともに、ベースバンドIC用クロック信号発生回路5(1)とインターフェイスIC6とを結合している切替回路を接続状態に切替え、それによりベースバンドIC用クロック信号発生回路5(1)が出力するクロック信号をインターフェイスIC6に供給する。インターフェイスIC6は、クロック信号の供給により、ベースバンドIC5から供給されたデータ信号をクロック信号の周期に対応してPC2側に伝送する。この場合も、ベースバンドIC用クロック信号発生回路5(1)がクロック信号をインターフェイスIC6に供給している期間は、無線信号の送受信が逐次行われている期間であって、通常の動作状態に設定されている期間である。
【0036】
このような状態のとき、内蔵アンテナ3における無線信号を受信が一定期間途絶え、高周波回路部4からベースバンドIC5に供給されるベースバンド信号も一定期間途絶えると、ベースバンドIC5は、それまで第1制御線9に送出していた着信信号の送出を停止し、停止した旨を第1制御線9、装着部1(1)及びカードスロット2(1)を通してPC2に伝送する。PC2は、着信信号の停止を検知すると、受信用データの受入れ停止状態に設定するとともに、それまでカードスロット2(1)及び装着部1(1)を通して第2制御線10に送出していた制御信号の送出を停止する。このときも、制御信号の送出の停止は、ベースバンドIC5に伝送される。ベースバンドIC5は、制御信号の供給停止によってベースバンドIC用クロック信号発生回路5(1)とインターフェイスIC6とを結合している切替回路を非接続状態に切替え、クロック信号がインターフェイスIC6に供給されなくなる。この場合も、インターフェイス用クロック発振回路7がクロック信号の発振動作を停止している期間は、無線信号の送受信が一定期間行われていない期間であって、受信信号の待ち受け動作状態に設定されている期間である。
【0037】
ベースバンドIC用クロック信号発生回路5(1)とインターフェイスIC6とを結合している切替回路が非接続状態に切替えられると、インターフェイスIC6の各部も動作停止状態になり、インターフェイスIC6における電流消費が極めて小さくなるとともに、ベースバンドIC用クロック信号発生回路5(1)における電流消費もクロック信号がインターフェイスIC6に供給されないために若干少なくなる。
【0038】
このように、第2の実施の形態による無線通信カード1は、受信信号の待ち受け動作状態に設定されたとき、インターフェイスIC6へのクロック信号の供給を断つという簡単な構成を用いることにより、インターフェイスIC6における電流の消費を既知のこの種の無線通信カード31に比べて大幅に低減させることができ、その結果、無線通信カード1の電力消費を大幅に低減することが可能になる。
【0039】
なお、本発明に適用される無線通信カード1は、CDMA(Code Division Multiple Access)通信カードに用いて好適なものであるが、その適用範囲はCDMA通信カードに限られず、CDMA伝送方式に類似の伝送方式の通信カードに用いてもよいことは勿論である。
【0040】
また、前記各実施の形態においては、情報機器がパソコン(PC)である例を挙げて説明したが、本発明による情報機器はパソコン(PC)である場合に限られるものでなく、パソコン(PC)と同機能を備えた他の情報機器であってもよいことは勿論である。
【0041】
【発明の効果】
以上のように、本発明によれば、無線通信カードが高周波信号の送受信動作を行っているとき、インターフェイス用クロック信号発生回路からインターフェイスICにクロック信号を供給し、無線通信カードが受信信号の待ち受け動作を行っているとき、インターフェイス用クロック信号発生回路からインターフェイスICへのクロック信号の供給を断つようにしたので、受信信号の待ち受け動作を行っているときには、インターフェイスICの動作を動作を実質的に停止することができ、それによりインターフェイスICの消費電流を大幅に低減させることができるという効果がある。
【図面の簡単な説明】
【図1】本発明による無線通信カードの第1の実施の形態を示すもので、その要部構成を示すブロック図である。
【図2】本発明による無線通信カードの第2の実施の形態を示すもので、その要部構成を示すブロック図である。
【図3】既知の無線通信カードの要部構成の一例を示すブロック図である。
【符号の説明】
1 無線通信カード
1(1) 装着部
2 パソコン(PC)
2(1) カードスロット
3 内蔵アンテナ
4 高周波回路部(RF)
5 ベースバンドIC(集積回路)
5(1) ベースバンドIC用クロック信号発生回路
5(2)、6(1)、6(2)、7(1) インバータ段
5(3) 位相同期ループ(PLL)
5(4)、7(2) 水晶振動子
6 インターフェイスIC(集積回路)
7 インターフェイス用クロック発振回路
8 電源回路
9 第1制御線
10 第2制御線
11 電源ライン
[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a wireless communication card, and particularly to a wireless communication card that is inserted into a card slot of an information device and transmits and receives a high-frequency signal, in which the power consumed in the wireless communication card when waiting for a high-frequency reception signal is reduced as much as possible. The present invention relates to a wireless communication card adapted to do so.
[0002]
[Prior art]
2. Description of the Related Art In recent years, in information devices such as a personal computer (PC) and a personal digital assistant (PDA), mounting a card slot in which a wireless communication card can be mounted has been widely implemented, and thereby, the card slot has been installed. Internet communication and data communication by wireless communication are performed between the information device equipped with the wireless communication card and an external server or the like capable of wireless communication. In this case, a CDMA (Code Division Multiple Access) system is known as a typical wireless communication card used for information equipment.
[0003]
FIG. 3 is a block diagram showing an example of a configuration of a main part of the known wireless communication card.
[0004]
As shown in FIG. 3, the wireless communication card 31 is used with its mounting portion 31 (1) mounted in a card slot 32 (1) of a PC 32, and has a built-in antenna for transmitting and receiving high-frequency wireless signals. 33, a signal transmitting unit for transmitting a high-frequency signal, a signal receiving unit for receiving a high-frequency signal, a high-frequency circuit unit 34 including a frequency conversion unit for converting a signal frequency, a transmission baseband signal processing unit, and a reception baseband signal processing And a baseband IC (integrated circuit) 35 having a controller for controlling the operation of each part, a plurality of inverter stages 36 (1), 36 (2) and an external crystal oscillator 36 (3). And an interface IC (integrated circuit) 36 for interfacing a baseband signal transmitted between the PC 32 and the PC 32. In this case, in the interface IC 36, the crystal oscillator 36 (3) is connected between the input and output of the inverter stage 36 (1), and the interface stage clock oscillation circuit is formed by the inverter stage 36 (1) and the crystal oscillator 36 (3). 36 (4) are configured.
[0005]
The high frequency circuit section 34 has a high frequency signal input / output terminal connected to the built-in antenna 33 and a baseband signal input / output terminal connected to a first input / output terminal of the baseband IC 35. The baseband IC 35 has a control end connected to the mounting portion 31 (1) through the control line 31 (2), and a second input / output end connected to a first input / output end of the interface IC 36. The interface IC 36 has a second input / output end connected to the mounting section 31 (1), and a power supply end connected to the mounting section 31 (1) through the power supply line 31 (3).
[0006]
The wireless communication card 31 having the above configuration operates as follows.
[0007]
When the mounting portion 31 (1) of the wireless communication card 31 is mounted in the card slot 32 (1) of the PC 32, power is supplied to the wireless communication card 31 from the PC 32 through the power supply line 31 (3). Reference numeral 31 denotes a power-on reset of each of the internal circuit parts, and the circuit enters an initial setting state. Subsequently, the wireless communication card 31 performs default setting of the interface IC 36 and recognizes a product name, power supply information, and the like. When such default settings are made, the PC 32 sets the interface IC 36 based on the set default information and driver software information pre-installed in a memory (not shown) of the PC 32, for example, information such as a communication rate. The information is set in an internal register (not shown). Through such an operation process, connection setting between the wireless communication card 31 and the PC 32 is performed. After such connection setting is performed, the PC 32 and other information devices (not shown) are connected via the wireless communication card 31. ) Can be communicated by high-frequency wireless signals.
[0008]
Here, when transmitting a signal (data) from the PC 32 to another information device, the transmission data output from the PC 32 is transmitted to the wireless communication card 31 through the card slot 32 (1) and the mounting section 31 (1). , And then transmitted to the baseband IC 35 through the interface IC 36. The baseband IC 35 converts the supplied transmission data into information suitable for transmission, and supplies the information to the high-frequency circuit unit 34. The high-frequency circuit unit 34 converts the frequency of the transmission data into a high-frequency signal, amplifies the transmission data to a signal level suitable for transmission, supplies the amplified transmission data to the built-in antenna 33, Send as
[0009]
On the other hand, when a signal (data) transmitted from another information device is received, when the built-in antenna 33 receives a wireless signal, the high-frequency circuit unit 34 amplifies the received signal to a required signal level and converts the high-frequency signal to a required signal level. The frequency is converted to a baseband signal, and the baseband signal is supplied to the baseband IC 35. When detecting that the baseband signal has been received, the baseband IC 35 supplies the incoming signal to the PC 32 through the control line 31 (2), sets the PC 32 to the reception state of the reception data, and at the same time, supplies the received signal. The baseband signal is converted into reception data in a form suitable for supply to the PC 32, and the obtained reception data is supplied to the interface IC. The interface IC 36 transmits the supplied reception data to the PC 32 through the mounting unit 31 (1) and the card slot 32 (1), and the PC 32 processes the reception data.
[0010]
In this case, the wireless communication card 31 is kept in a normal operation state in which the transmission and reception of the wireless signal is performed while the transmission and reception of the wireless signal is performed, while the transmission and reception of the wireless signal are performed. During a period during which the reception is not performed, the mobile terminal is kept in a standby state waiting for reception of a wireless signal.
[0011]
[Problems to be solved by the invention]
When the known wireless communication card 31 is in a normal operation state, each of the high-frequency circuit section 34, the baseband IC 35, the interface IC 36, and the like is processing data or a high-frequency signal. In the wireless communication card 31, a current corresponding to the processing is consumed.
[0012]
On the other hand, when the wireless communication card 31 holds the standby state, the circuit parts such as the high-frequency circuit part 34, the baseband IC 35, and the interface IC 36 do not perform processing of data or high-frequency signals. Regardless, since all of these circuit parts are in an operable state, the minimum current is consumed in the wireless communication card 31 even if the normal operation state is not maintained. Will be.
[0013]
To describe this point in detail, as an example, the wireless communication card 31 consumes a current of about 6 mA when it is in the standby state. And about 2 mA of current is consumed in other circuit parts. By the way, in a typical mobile phone as a portable wireless communication device, when a standby state is maintained, only about 2 mA of current is consumed, and in comparison, when the standby state is maintained. The current consumption of the wireless communication card 31 is increased by the amount of current consumed by the interface IC 36. In this regard, it is desired to reduce the current consumption of the wireless communication card 31, especially the current consumption of the interface IC 36.
[0014]
The present invention has been made in view of such a technical background, and an object of the present invention is to reduce the current consumption of an interface IC when a standby state is maintained by adding a simple configuration. It is to provide a wireless communication card.
[0015]
[Means for Solving the Problems]
In order to achieve the above object, a wireless communication card according to the present invention is a wireless communication card that can be inserted into a card slot of an information device, and has a built-in antenna and a high-frequency circuit unit that transmits and receives high-frequency signals via the antenna. A baseband IC coupled to the high-frequency circuit for controlling processing of the baseband signal and transmission / reception of the high-frequency signal; an interface IC for interfacing between the baseband IC and the information device; and an interface for operating the interface IC. A clock signal generation circuit, wherein the interface clock signal generation circuit is configured to supply a clock signal to the interface IC when the wireless communication card is performing a high-frequency signal transmission / reception operation, and the wireless communication card performs a standby operation for a reception signal. When going to interface IC Comprising means which is controlled so that the supply of the clock signal is interrupted.
[0016]
According to the above-mentioned means, when the wireless communication card is performing a transmitting / receiving operation of a high-frequency signal, a clock signal is supplied from the interface clock signal generating circuit to the interface IC, and the wireless communication card is performing an operation of waiting for a received signal. At this time, since the supply of the clock signal from the interface clock signal generation circuit to the interface IC is cut off, the operation of the interface IC can be substantially stopped when the standby operation of the reception signal is performed. Thus, the current consumption of the interface IC can be significantly reduced.
[0017]
The interface clock signal generation circuit in the above means is an independent clock signal generation circuit, and when the clock signal is supplied to the interface IC, the power of the clock signal generation circuit is turned on, and the clock signal to the interface IC is generated. A first configuration is used in which the power of the clock signal generation circuit is controlled to be turned off when the supply is cut off.
[0018]
According to the first configuration, when the wireless communication card is performing a standby operation for a reception signal, the clock signal generation circuit of the clock signal generation circuit is provided as means for cutting off the supply of the clock signal from the interface clock signal generation circuit to the interface IC. Since the power is turned off, the current consumption of the interface IC can be significantly reduced by adopting a simple configuration.
[0019]
The interface clock signal generation circuit in the above means is shared with the baseband IC clock signal generation circuit for operating the baseband IC, and generates a baseband IC clock signal when supplying a clock signal to the interface IC. A transmission path of a clock signal from a circuit to an interface IC is set, and a transmission path of a clock signal from a baseband IC clock signal generation circuit to an interface IC is cut off when supply of the clock signal to the interface IC is cut off. A controlled second configuration is used.
[0020]
According to the second configuration, when the wireless communication card is performing a standby operation for a reception signal, the clock signal generation circuit as a means for cutting off the supply of the clock signal from the interface clock signal generation circuit to the interface IC. Since the transmission path of the clock signal to the interface IC is cut off, the current consumption of the interface IC can be greatly reduced by adopting the same simple configuration.
[0021]
BEST MODE FOR CARRYING OUT THE INVENTION
Hereinafter, embodiments of the present invention will be described with reference to the drawings.
[0022]
FIG. 1 shows a first embodiment of a wireless communication card according to the present invention, and is a block diagram showing a configuration of a main part thereof.
[0023]
As shown in FIG. 1, the wireless communication card 1 according to the first embodiment is used by removably mounting a mounting portion 1 (1) in a card slot 2 (1) of a personal computer (PC) 2. A built-in antenna 3 for transmitting and receiving a high-frequency wireless signal, a signal transmitting unit for transmitting a high-frequency signal (not shown), a signal receiving unit for receiving a high-frequency signal (not shown), and a frequency converter for converting a signal frequency. High-frequency circuit unit 4 including a unit (not shown), a baseband including a transmission baseband signal processing unit (not shown), a reception baseband signal processing unit (not shown), and a control unit (not shown) for operation of each unit An interface having an IC (integrated circuit) 5 and a plurality of inverter stages 6 (1) and 6 (2) for interfacing data signals transmitted between the baseband IC 5 and the PC 2 An IC (integrated circuit) 6, an interface clock oscillation circuit 7 having an inverter stage 7 (1) and a crystal oscillator 7 (2), a power supply circuit 8, a first control line 9, a second control line 10, , And a power supply line 11.
[0024]
The high-frequency circuit unit 4 has a high-frequency signal input / output terminal connected to the built-in antenna 3 and a baseband signal input / output terminal connected to a first input / output terminal of the baseband IC 5. The baseband IC 5 has two control terminals connected to the mounting unit 1 (1) through the first control line 9 and the second control line 10, respectively, and has a second input / output terminal connected to a first input / output terminal of the interface IC6. You. The interface IC 6 has a second input / output terminal connected to the mounting unit 1 (1), a clock signal input terminal connected to an output terminal of the interface clock oscillation circuit 7, and a power supply terminal connected to the mounting unit 1 (1) through the power supply line 11. ). The power supply terminal of the interface clock oscillation circuit 7 is connected to the output terminal of the power supply circuit 8. The power supply circuit 8 has an input end connected to the power supply line 11 and a control end connected to the second control line 10.
[0025]
The first wireless communication card 1 having the above configuration operates as follows.
[0026]
However, in the operation of the first wireless communication card 1, the operation when the mounting section 1 (1) of the wireless communication card 1 is mounted in the card slot 2 (1) of the PC 2; The operation when transmitting a signal (data) to an information device and the operation when receiving a signal (data) transmitted from another information device are both performed by the known wireless communication card 31 described above. Are the same as their corresponding actions. Therefore, the description of these operations in the wireless communication card 1 will be the same as the above description, so that the description of those operations will be omitted here, and mainly the operations related to the interface IC 6 will be described.
[0027]
Now, when the built-in antenna 3 receives a radio signal, the high-frequency circuit unit 4 amplifies the received signal to a required signal level, converts the high-frequency signal into a baseband signal, and converts the baseband signal into a baseband IC 5. To supply. When detecting that the baseband signal has arrived, the baseband IC 5 sends the incoming signal to the first control line 9 and passes the incoming signal through the first control line 9 to the mounting section 1 (1) and the card slot 2. It supplies to PC2 through (1). When receiving the incoming signal, the PC 2 sets the receiving state of the data for reception and sends a control signal to the second control line 10 through the card slot 2 (1) and the mounting unit 1 (1). At this time, this control signal is supplied to the baseband IC 5 and the power supply circuit 8. The baseband IC 5 operates to transmit the baseband signal to the PC 2 through the interface IC 6 by supplying the control signal, and the power supply circuit 8 supplies the operating power to the interface clock oscillation circuit 7 by supplying the control signal. Thereby, the interface clock oscillation circuit 7 performs the oscillation operation of the clock signal, and supplies the obtained clock signal to the interface IC 6. By supplying the clock signal, the interface IC 6 transmits the data signal supplied from the baseband IC 5 to the PC 2 according to the cycle of the clock signal. The period during which the interface clock oscillation circuit 7 performs the oscillation operation of the clock signal is a period in which the transmission and reception of the wireless signal are sequentially performed, and is a period in which the normal operation state is set.
[0028]
Here, if the reception of the radio signal from the built-in antenna 3 is interrupted for a certain period and the baseband signal supplied from the high frequency circuit unit 4 to the baseband IC 5 is also interrupted for a certain period, the baseband IC 5 is connected to the first control line 9 until then. The transmission of the incoming signal that has been transmitted is stopped, and the fact that the transmission has been stopped is transmitted to the PC 2 through the first control line 9, the mounting unit 1 (1), and the card slot 2 (1). When the PC 2 detects the stop of the incoming signal, the PC 2 sets the reception of the reception data to a stop state, and sends the control signal to the second control line 10 through the card slot 2 (1) and the mounting unit 1 (1). Stop sending signals. At this time, the transmission of the control signal is also transmitted to the baseband IC 5 and the power supply circuit 8. The baseband IC 5 closes the path for transmitting the data signal to the PC 2 through the interface IC 6 when the supply of the control signal is stopped, and the power supply circuit 8 supplies the operating power to the interface clock oscillation circuit 7 when the supply of the control signal is stopped. This stops the operation, whereby the interface clock oscillation circuit 7 does not perform the oscillation operation of the clock signal, and the clock signal is not supplied to the interface IC 6. As described above, the period in which the interface clock oscillation circuit 7 stops the oscillation operation of the clock signal is a period in which the transmission and reception of the radio signal are not performed for a certain period, and is set to a reception signal waiting operation state. Period.
[0029]
By the way, when the power supply to the interface clock oscillation circuit 7 is cut off and the oscillation operation of the clock signal is stopped, the supply of the clock signal to the interface IC 6 is also cut off. The current consumption in the interface IC 6 is extremely small, and the current consumption in the interface clock oscillation circuit 7 is also eliminated.
[0030]
As described above, the wireless communication card 1 according to the first embodiment uses a simple configuration in which the power supply to the interface clock oscillation circuit 7 is cut off when the standby state is set for the reception signal. The current consumption in the interface IC 6 can be significantly reduced as compared with the known wireless communication card 31 of this type, and as a result, the power consumption of the wireless communication card 1 can be significantly reduced.
[0031]
Next, FIG. 2 shows a second embodiment of a wireless communication card according to the present invention, and is a block diagram showing a main part of the wireless communication card. The configuration is further simplified by sharing with a baseband IC clock signal generation circuit.
[0032]
As shown in FIG. 2, the wireless communication card 1 according to the second embodiment is used by removably mounting the mounting portion 1 (1) in a card slot 2 (1) of a personal computer (PC) 2. A built-in antenna 3 for transmitting and receiving a high-frequency wireless signal, a signal transmitting unit for transmitting a high-frequency signal (not shown), a signal receiving unit for receiving a high-frequency signal (not shown), and a frequency converter for converting a signal frequency. A high-frequency circuit unit 4 including a unit (not shown), an inverter stage 5 (2), a phase-locked loop (PLL) 5 (3), and a crystal unit 5 (4), and a base for operating the baseband IC 5 Baseband including band IC clock signal generation circuit 5 (1), transmission baseband signal processing unit (not shown), reception baseband signal processing unit (not shown), and control unit (not shown) for operation of each unit An interface IC (integrated circuit) having an IC (integrated circuit) 5 and a plurality of inverter stages 6 (1) and 6 (2), and interfacing a baseband signal mutually transmitted between the baseband IC 5 and the PC2. 6, a first control line 9, a second control line 10, and a power supply line 11.
[0033]
That is, in the wireless communication card 1 according to the second embodiment, the interface clock oscillation circuit is shared with the baseband IC clock signal generation circuit 5 (1) that operates the baseband IC. In comparison with the configuration of the wireless communication card 1 according to the first embodiment, the interface clock oscillation circuit 7 and the power supply circuit 8 are omitted. In this case, the baseband IC clock signal generation circuit 5 (1) has an output terminal connected to the clock signal input terminal of the interface IC6 through a switching circuit (not shown), and the baseband IC clock signal generation circuit is connected to the interface IC6. The clock signal from 5 (1) is selectively supplied.
[0034]
In the operation of the second wireless communication card 1, the operation when the mounting section 1 (1) of the wireless communication card 1 is mounted in the card slot 2 (1) of the PC 2 and other information not shown from the PC 2 The operation for transmitting a signal (data) to a device and the operation for receiving a signal (data) transmitted from another information device are both performed by the known wireless communication card 31 described above. Since the corresponding operations are the same, the description of those operations in the second wireless communication card 1 is omitted, and here, operations mainly related to the baseband IC and the interface IC 6 will be described.
[0035]
When the built-in antenna 3 receives the radio signal, the high-frequency circuit unit 4 amplifies the received signal to a required signal level, converts the high-frequency signal into a baseband signal, and supplies the baseband signal to the baseband IC 5. I do. When detecting that the baseband signal has arrived, the baseband IC 5 sends the incoming signal to the first control line 9 and passes the incoming signal through the first control line 9 to the mounting section 1 (1) and the card slot 2. It supplies to PC2 through (1). When receiving the incoming signal, the PC 2 sets the receiving state of the data for reception, sends a control signal to the second control line 10 through the card slot 2 (1) and the mounting unit 1 (1), and bases the control signal on the base. It is supplied to the band IC5. The baseband IC 5 operates to transmit a data signal to the PC 2 through the interface IC 6 by supplying the control signal, and switches the baseband IC clock signal generation circuit 5 (1) and the interface IC 6. The circuit is switched to the connection state, whereby the clock signal output from the baseband IC clock signal generation circuit 5 (1) is supplied to the interface IC6. By supplying the clock signal, the interface IC 6 transmits the data signal supplied from the baseband IC 5 to the PC 2 according to the cycle of the clock signal. Also in this case, the period in which the baseband IC clock signal generation circuit 5 (1) supplies the clock signal to the interface IC 6 is a period in which transmission and reception of wireless signals are sequentially performed, and is in a normal operation state. The set period.
[0036]
In such a state, if the reception of the radio signal from the built-in antenna 3 is interrupted for a certain period, and the baseband signal supplied from the high-frequency circuit unit 4 to the baseband IC 5 is also interrupted for a certain period, the baseband IC 5 is in the first position. The transmission of the incoming signal transmitted to the control line 9 is stopped, and the fact that the transmission is stopped is transmitted to the PC 2 through the first control line 9, the mounting unit 1 (1) and the card slot 2 (1). When the PC 2 detects the stop of the incoming signal, the PC 2 sets the reception of the reception data to a stop state, and sends the control signal to the second control line 10 through the card slot 2 (1) and the mounting unit 1 (1). Stop sending signals. Also at this time, the transmission of the control signal is transmitted to the baseband IC 5. The baseband IC 5 switches the switching circuit that connects the baseband IC clock signal generation circuit 5 (1) and the interface IC 6 to the disconnected state by stopping the supply of the control signal, and the clock signal is not supplied to the interface IC 6. . Also in this case, the period in which the interface clock oscillation circuit 7 stops the oscillation operation of the clock signal is a period in which the transmission and reception of the radio signal are not performed for a certain period, and the operation is set to the standby operation state of the reception signal. Period.
[0037]
When the switching circuit that connects the baseband IC clock signal generation circuit 5 (1) and the interface IC 6 is switched to the non-connection state, each part of the interface IC 6 also stops operating, and the current consumption in the interface IC 6 is extremely low. The current consumption in the baseband IC clock signal generation circuit 5 (1) is slightly reduced because the clock signal is not supplied to the interface IC 6.
[0038]
As described above, the wireless communication card 1 according to the second embodiment uses the simple configuration in which the supply of the clock signal to the interface IC 6 is stopped when the wireless communication card 1 is set in the standby state for the reception signal. Can be greatly reduced as compared with the known wireless communication card 31 of this type, and as a result, the power consumption of the wireless communication card 1 can be significantly reduced.
[0039]
Note that the wireless communication card 1 applied to the present invention is suitable for use in a CDMA (Code Division Multiple Access) communication card, but the applicable range is not limited to a CDMA communication card, and is similar to a CDMA transmission system. Of course, it may be used for a communication card of a transmission system.
[0040]
Further, in each of the above embodiments, an example in which the information device is a personal computer (PC) has been described. However, the information device according to the present invention is not limited to a personal computer (PC). Of course, another information device having the same function as in (1) may be used.
[0041]
【The invention's effect】
As described above, according to the present invention, a clock signal is supplied from an interface clock signal generation circuit to an interface IC when a wireless communication card is performing a transmission / reception operation of a high-frequency signal, and the wireless communication card waits for a reception signal. Since the supply of the clock signal from the interface clock signal generation circuit to the interface IC is cut off during the operation, the operation of the interface IC is substantially stopped when the standby operation of the reception signal is performed. The operation can be stopped, which has the effect of significantly reducing the current consumption of the interface IC.
[Brief description of the drawings]
FIG. 1 is a block diagram showing a first embodiment of a wireless communication card according to the present invention and showing a main part configuration thereof.
FIG. 2 is a block diagram showing a second embodiment of a wireless communication card according to the present invention and showing a main part configuration thereof.
FIG. 3 is a block diagram illustrating an example of a main configuration of a known wireless communication card.
[Explanation of symbols]
1 wireless communication card
1 (1) Mounting part
2 Personal computer (PC)
2 (1) Card slot
3 Built-in antenna
4 High frequency circuit (RF)
5 Baseband IC (integrated circuit)
5 (1) Clock signal generation circuit for baseband IC
5 (2), 6 (1), 6 (2), 7 (1) Inverter stage
5 (3) Phase locked loop (PLL)
5 (4), 7 (2) crystal oscillator
6. Interface IC (integrated circuit)
7 Clock oscillation circuit for interface
8 Power supply circuit
9 First control line
10 Second control line
11 Power line

Claims (3)

情報機器のカードスロットに装着可能な無線通信カードであって、アンテナを内蔵し、前記アンテナを介して高周波信号の送受信を行う高周波回路部と、前記高周波回路部に結合され、ベースバンド信号の処理や高周波信号の送受信を制御するベースバンドICと、前記ベースバンドICと前記情報機器との間をインターフェイスするインターフェイスICと、前記インターフェイスICを動作させるインターフェイス用クロック信号発生回路とを備え、前記インターフェイス用クロック信号発生回路は、無線通信カードが高周波信号の送受信動作を行っているときに前記インターフェイスICにクロック信号が供給され、無線通信カードが受信信号の待ち受け動作を行っているときに前記インターフェイスICへのクロック信号の供給が断たれるように制御されることを特徴とする無線通信カード。A radio communication card mountable in a card slot of an information device, comprising: a high-frequency circuit unit having a built-in antenna for transmitting and receiving a high-frequency signal via the antenna; and a baseband signal processing unit coupled to the high-frequency circuit unit. And a baseband IC for controlling transmission and reception of high-frequency signals, an interface IC for interfacing between the baseband IC and the information device, and an interface clock signal generation circuit for operating the interface IC. The clock signal generation circuit is configured to supply a clock signal to the interface IC when the wireless communication card is performing a high-frequency signal transmission / reception operation, and to provide the interface IC when the wireless communication card is performing a reception signal reception operation. Clock signal supply Wireless communication card being controlled such that. 前記インターフェイス用クロック信号発生回路は、独立したクロック信号発生回路であって、前記インターフェイスICにクロック信号を供給するときにそのクロック信号発生回路の電源がオンになり、前記インターフェイスICへのクロック信号の供給を断つときにそのクロック信号発生回路の電源がオフになるように制御されることを特徴とする請求項1に記載の無線通信カード。The interface clock signal generation circuit is an independent clock signal generation circuit, and when a clock signal is supplied to the interface IC, the power of the clock signal generation circuit is turned on, and the clock signal generation circuit outputs the clock signal to the interface IC. 2. The wireless communication card according to claim 1, wherein the power supply of the clock signal generation circuit is controlled to be turned off when the supply is cut off. 前記インターフェイス用クロック信号発生回路は、前記ベースバンドICを動作させるベースバンドIC用クロック信号発生回路と共用のものであって、前記インターフェイスICにクロック信号を供給するときに前記ベースバンドIC用クロック信号発生回路から前記インターフェイスICに至るクロック信号の伝送経路を設定し、前記インターフェイスICへのクロック信号の供給を断つときに前記ベースバンドIC用クロック信号発生回路から前記インターフェイスICに至るクロック信号の伝送経路を遮断するように制御されることを特徴とする請求項1に記載の無線通信カード。The interface clock signal generation circuit is shared with a baseband IC clock signal generation circuit that operates the baseband IC, and supplies the baseband IC clock signal when supplying a clock signal to the interface IC. A transmission path of a clock signal from a generation circuit to the interface IC is set, and a transmission path of a clock signal from the baseband IC clock signal generation circuit to the interface IC when the supply of the clock signal to the interface IC is cut off The wireless communication card according to claim 1, wherein the wireless communication card is controlled so as to block the communication.
JP2003142075A 2003-05-20 2003-05-20 Radio communication card Withdrawn JP2004349819A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003142075A JP2004349819A (en) 2003-05-20 2003-05-20 Radio communication card

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003142075A JP2004349819A (en) 2003-05-20 2003-05-20 Radio communication card

Publications (1)

Publication Number Publication Date
JP2004349819A true JP2004349819A (en) 2004-12-09

Family

ID=33530264

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003142075A Withdrawn JP2004349819A (en) 2003-05-20 2003-05-20 Radio communication card

Country Status (1)

Country Link
JP (1) JP2004349819A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015091118A (en) * 2013-11-07 2015-05-11 富士通株式会社 Information processing device, communication control method and communication control program

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015091118A (en) * 2013-11-07 2015-05-11 富士通株式会社 Information processing device, communication control method and communication control program

Similar Documents

Publication Publication Date Title
US7155251B2 (en) Mobile radio apparatus and radio unit
US7702371B2 (en) Low-power mode clock management for wireless communication devices
US8798571B2 (en) Method of managing power consumption of portable computer and portable computer using the same
US20080108318A1 (en) Ultra low-power wake-up receiver
JP2007096762A (en) Radio device
US8176340B2 (en) Method and system for initializing an interface between two circuits of a communication device while a processor of the first circuit is inactive and waking up the processor thereafter
KR100309941B1 (en) Wireless handset
US7496774B2 (en) Method and system for generating clocks for standby mode operation in a mobile communication device
US8437727B2 (en) Signal processing device, mobile communication terminal device, and wireless communication system
US8724758B2 (en) Power-efficient variable-clock-rate DIGRF interface
JP2006067586A (en) Serial communication control method of mobile communication terminal
JP2004349819A (en) Radio communication card
JP3694035B2 (en) Mobile communication terminal
JP2008092285A (en) Mobile communication terminal and control method therefor
KR100353460B1 (en) Method for controlling power in wireless telephone set
JP4687135B2 (en) Mobile communication terminal and clock control method thereof
KR200363911Y1 (en) Power Control Apparatus of Mobile Phone using by Dual Modeor Triple Mode
CN113676197B (en) Power supply circuit and wireless transceiver
JP2005277648A (en) Communication device and method for controlling power supply therein
US20090083571A1 (en) System on chip with low power mode and method of driving the same
JP2000286744A (en) Transmission reception switching circuit
WO2009084647A1 (en) Signal processing device, portable communication terminal, and radio communication system
JP2002185354A (en) Transmitter/receiver
JP2009111818A (en) Intermittent data receiving device
JP2002300076A (en) Mobile wireless terminal

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20060801