JP2004248266A - Phase shift circuit, analog quadrature modulation circuit, analog quadrature demodulation circuit, and adaptive array device - Google Patents

Phase shift circuit, analog quadrature modulation circuit, analog quadrature demodulation circuit, and adaptive array device Download PDF

Info

Publication number
JP2004248266A
JP2004248266A JP2004011417A JP2004011417A JP2004248266A JP 2004248266 A JP2004248266 A JP 2004248266A JP 2004011417 A JP2004011417 A JP 2004011417A JP 2004011417 A JP2004011417 A JP 2004011417A JP 2004248266 A JP2004248266 A JP 2004248266A
Authority
JP
Japan
Prior art keywords
signal
quadrature
circuit
transmission
phase shift
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004011417A
Other languages
Japanese (ja)
Inventor
Masahiro Narita
雅裕 成田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Sanyo Telecommunications Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Sanyo Telecommunications Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd, Sanyo Telecommunications Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP2004011417A priority Critical patent/JP2004248266A/en
Publication of JP2004248266A publication Critical patent/JP2004248266A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Radio Transmission System (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a frequency division type phase shift circuit and an analog quadrature modulation/demodulation circuit for generating quadrature signals of the same phase. <P>SOLUTION: In an analog quadrature demodulation circuit (A), FF 315 and 316 included in a frequency division type phase shift circuit 312 divide a frequency of a LOCAL signal into four frequencies to generate quadrature carrier signals. Analog mixers 313 and 314 use the quadrature carrier signals to quadrature demodulate a received signal R into an I received signal and a Q received signal. The FF 315 and 316 are simultaneously reset by a CLEAR signal. The frequency division type phase shift circuit 312 is realized with a one-chip IC of which a clear pin is led outside or the analog quadrature demodulation circuit is realized with such a one-chip IC as a whole. An analog quadrature modulation circuit (B) is also similar. Clear signals are simultaneously imparted from the outside to a plurality of such circuits to match phases of quadrature carrier signals. <P>COPYRIGHT: (C)2004,JPO&NCIPI

Description

本発明は、移相回路を用いて互いに位相が直交する信号(以降、単に直交信号と言う)を生成する移相回路に関し、特に、並行動作する複数のそのような移相回路から絶対位相が揃った直交信号を生成させる技術に関する。   The present invention relates to a phase shift circuit that generates signals whose phases are orthogonal to each other using a phase shift circuit (hereinafter, simply referred to as a quadrature signal). The present invention relates to a technique for generating uniform quadrature signals.

従来、フリップフロップ回路(FFと略記する)による分周回路を用いて直交信号を生成する分周型移相回路がある。   2. Description of the Related Art Conventionally, there is a frequency dividing type phase shift circuit that generates a quadrature signal using a frequency dividing circuit using a flip-flop circuit (abbreviated as FF).

そのような分周型移相回路を含んで構成される直交変調回路が、例えば特許文献1に開示されている。   A quadrature modulation circuit including such a frequency division type phase shift circuit is disclosed in, for example, Patent Document 1.

図5は、特許文献1に示されている分周型移相回路と同様の作用によって直交信号を生成する分周型移相回路を示すブロック図である。
図5に示す分周型移相回路900は、FF1、及びFF2を用いて構成される。
分周型移相回路900は、CLOCK信号を4分周することにより、直交信号φ1及び信号φ2を出力する。
FIG. 5 is a block diagram showing a frequency division type phase shift circuit that generates an orthogonal signal by the same operation as the frequency division type phase shift circuit disclosed in Patent Document 1.
The frequency dividing type phase shift circuit 900 shown in FIG. 5 is configured using FF1 and FF2.
The frequency dividing type phase shift circuit 900 outputs a quadrature signal φ1 and a signal φ2 by dividing the CLOCK signal by four.

このような直交信号は、前述した特許文献1に示されるように、直交変復調を行う際の直交搬送波信号として用いられる。   Such a quadrature signal is used as a quadrature carrier signal in performing quadrature modulation and demodulation, as described in Patent Document 1 described above.

従来、このような分周型移相回路を含む直交変調用IC及び直交復調用ICは1チップICとして製品供給されており、そのような1チップICとして、例えば非特許文献1に開示された製品の利用が可能である。
特開平6−303271号公報 μPC8194K、μPC8195Kデータシート、p.10、NEC発行、資料番号PU10016JJ01V0DS(第1版)2001年11月
Conventionally, a quadrature modulation IC and a quadrature demodulation IC including such a frequency dividing type phase shift circuit have been supplied as a one-chip IC, and such a one-chip IC has been disclosed, for example, in Non-Patent Document 1. The product can be used.
JP-A-6-303271 μPC8194K, μPC8195K data sheet, p. 10, issued by NEC, document number PU10016JJ01V0DS (1st edition) November 2001


さて、従来の分周型移相回路900から得られる信号φ1と信号φ2との相対的な位相差は必ず90゜に保たれるが、当該両信号の絶対位相は、FF1、及びFF2の初期状態に依存するので一意に定まらない。

Now, the relative phase difference between the signal φ1 and the signal φ2 obtained from the conventional frequency dividing type phase shift circuit 900 is always kept at 90 °, but the absolute phase of both signals is the initial phase of FF1 and FF2. It is not uniquely determined because it depends on the state.

図6(A)〜(D)は、FF1及びFF2のそれぞれ異なる初期状態に対応して得られる信号φ1と信号φ2との絶対位相を示すタイミングチャートである。   FIGS. 6A to 6D are timing charts showing the absolute phases of the signals φ1 and φ2 obtained corresponding to different initial states of FF1 and FF2.

ここでは、図6(A)のFF1Q出力の絶対位相を0゜としている。   Here, the absolute phase of the FF1Q output in FIG.

FFの初期状態に応じて、4種類の絶対位相が得られることが示されている。
絶対位相が一意に定まらないことは、例えば、複数の分周型移相回路をアダプティブアレイ方式による無線通信装置に適用した場合に、所望の指向性パターンを形成できないという問題を引き起こす。
It is shown that four types of absolute phases are obtained according to the initial state of the FF.
The fact that the absolute phase is not uniquely determined causes a problem that a desired directivity pattern cannot be formed, for example, when a plurality of frequency-dividing phase shift circuits are applied to a wireless communication device using an adaptive array system.

周知のように、アダプティブアレイ方式による無線通信装置は、複数のアンテナを備え、受信時には、アンテナ毎の受信信号に好適な位相差と振幅比とを与えて合成することによって所望方向に選択的に受信利得を高め、送信時には、当該好適な位相差と振幅比とをアンテナ毎の送信信号に与えることによって当該所望方向に選択的に送信利得を高める。   As is well known, a wireless communication apparatus based on the adaptive array method includes a plurality of antennas, and selectively receives signals in a desired direction by giving a suitable phase difference and an amplitude ratio to a received signal of each antenna during reception. The reception gain is increased, and at the time of transmission, the transmission gain is selectively increased in the desired direction by giving the suitable phase difference and amplitude ratio to the transmission signal for each antenna.

このため、アンテナ毎に別個の分周型移相回路から得られる直交搬送波信号を用いて送信信号を直交変復調した場合、アンテナ毎に直交搬送波信号の絶対位相を揃えることができず、その結果、指向性形成のための好適な位相差に、さらに搬送波信号の位相差が加重されることとなり、所望の指向性パターンを形成することができなくなる。   For this reason, when orthogonally modulating and demodulating a transmission signal using orthogonal carrier signals obtained from separate frequency-dividing phase shift circuits for each antenna, the absolute phases of the orthogonal carrier signals cannot be aligned for each antenna, and as a result, A suitable phase difference for forming directivity is further weighted by the phase difference of the carrier signal, so that a desired directivity pattern cannot be formed.

この問題は、前記非特許文献1に開示されているような従来の直交変調用IC及び直交復調用ICをアンテナ毎に用いてアダプティブアレイ装置を構成した場合、当該各ICに含まれる分周型移相回路のFFの状態を一致させる手段が存在しないため、不可避に発生する。   This problem arises when a conventional quadrature modulation IC and a quadrature demodulation IC as disclosed in Non-Patent Document 1 are used for each antenna to form an adaptive array device. This occurs inevitably because there is no means for matching the states of the FFs of the phase shift circuit.

アンテナ毎の送受信信号をデジタル化し、当該デジタル化された送受信信号に対して直交変復調処理を行うのであれば、当該処理用のプログラムにアンテナ毎の直交搬送波信号の位相を一致させるステップを含めて実行することにより、上述した問題は回避される。   If the transmission / reception signal for each antenna is digitized and the quadrature modulation / demodulation processing is performed on the digitized transmission / reception signal, the program for the processing includes a step of matching the phase of the orthogonal carrier signal for each antenna. By doing so, the above-mentioned problem is avoided.

しかしながら、その場合には、送受信信号をデジタル化するためにA/D変換器が必須であり、それゆえ、高い周波数帯域に設けられる昨今の搬送波に適応するためには、高い応答周波数を有する高価なA/D変換器を使わざるを得ず、通信機器の低価格化が阻害されるという、別の問題を生じる。   However, in that case, an A / D converter is essential to digitize the transmission / reception signal, and therefore, in order to adapt to recent carriers provided in a high frequency band, an expensive A / D converter having a high response frequency is required. Another problem is that a complicated A / D converter must be used, and the cost reduction of communication devices is hindered.

すなわち、デジタル直交変復調処理を行う通信機器は、低価格を訴求する低廉な携帯端末機器としては、受け入れられない。   That is, a communication device that performs digital quadrature modulation / demodulation processing is not accepted as an inexpensive portable terminal device that demands a low price.

上記の問題に鑑み、本発明は、複数並行動作する場合に、それぞれ絶対位相が揃った直交信号を生成可能な分周型移相回路、当該分周型移相回路を用いたアナログ直交変復調回路、並びに、当該アナログ変復調回路を用いたアダプティブアレイ装置を提供することを目的とする。   In view of the above problems, the present invention provides a frequency dividing type phase shift circuit capable of generating quadrature signals having the same absolute phase when a plurality of parallel operations are performed, and an analog quadrature modulation / demodulation circuit using the frequency dividing type phase shift circuit. And an adaptive array device using the analog modulation / demodulation circuit.

本発明のある態様は、直交搬送波信号生成回路である。この直交搬送波信号生成回路は、複数のアンテナを備え、所望の指向性を形成しつつ直交変調信号を送受信するアダプティブアレイ装置の直交搬送波信号生成回路であって、搬送波の基準となるクロック信号を生成するクロック信号生成手段と、クロック信号を入力して互いに位相が直交する2つの信号AとBを生成する複数の直交信号生成手段と、直交信号生成手段が出力する直交信号A及びBの位相が、複数の直交信号生成手段間でそれぞれ同期するようにする同期手段とを備える。   One embodiment of the present invention relates to a quadrature carrier signal generation circuit. The quadrature carrier signal generation circuit is a quadrature carrier signal generation circuit of an adaptive array device that includes a plurality of antennas and transmits and receives a quadrature modulation signal while forming a desired directivity, and generates a clock signal serving as a reference of a carrier. Clock signal generating means, a plurality of orthogonal signal generating means for inputting a clock signal to generate two signals A and B whose phases are orthogonal to each other, and the orthogonal signals A and B output by the orthogonal signal generating means And a synchronizing means for synchronizing each of the plurality of orthogonal signal generating means.

直交信号生成手段は、分周器を備えてクロック信号を分周することによって互いに位相が直交する信号AとBを生成し、同期手段は、複数の直交信号生成手段の分周器を同時にクリアして複数の直交信号生成手段間での位相を同期させてもよい。   The orthogonal signal generation means includes a frequency divider to divide the clock signal to generate signals A and B whose phases are orthogonal to each other, and the synchronization means simultaneously clears the frequency dividers of the plurality of orthogonal signal generation means. Then, the phases between the plurality of orthogonal signal generating means may be synchronized.

また、直交信号生成手段は、クロック信号の位相を所定量シフトさせることによって互いに位相が直交する信号AとBを生成し、同期手段は、複数の直交信号生成手段の入力端でのクロック信号の位相を一致させて複数の直交信号生成手段間での位相を同期させてもよい。   The orthogonal signal generating means generates signals A and B whose phases are orthogonal to each other by shifting the phase of the clock signal by a predetermined amount, and the synchronizing means generates the signals A and B at the input terminals of the plurality of orthogonal signal generating means. The phases may be matched to synchronize the phases among the plurality of orthogonal signal generation units.

本発明の別の態様は、アダプティブアレイ装置である。このアダプティブアレイ装置は、複数のアンテナを備え、所望の指向性を形成しつつ直交変調信号を送受信するアダプティブアレイ装置であって、搬送波の基準となるクロック信号を生成するクロック信号生成手段と、クリア信号を生成するクリア信号生成手段と、複数のアンテナそれぞれに対応して設けられ、対応するアンテナに受信された受信信号をI受信信号及びQ受信信号に直交復調するアナログ直交復調手段と、複数のアンテナそれぞれに対応して設けられ、対応するアンテナ用のI送信信号及びQ送信信号を送信信号に直交変調するアナログ直交変調手段と、各アンテナのI受信信号及びQ受信信号それぞれの位相と振幅とを調整することによって所望の受信指向性を形成し、かつ、各アンテナ用のI送信信号及びQ送信信号それぞれの位相と振幅とを調整することによって所望の送信指向性を形成する指向性処理手段とを備え、各アナログ直交復調手段は、クロック信号を取得するクロック信号取得手段と、クリア信号を取得するクリア信号取得手段と、取得されたクロック信号を分周することによって直交搬送波信号を生成し、かつクリア信号によって所定の内部状態にリセットされる分周回路と、分周回路によって生成される直交搬送波信号を用いて、対応するアンテナに受信された受信信号をI受信信号及びQ受信信号に直交復調する2つのアナログミキサ回路とを備え、各アナログ直交変調手段は、クロック信号を取得するクロック信号取得手段と、クリア信号を取得するクリア信号取得手段と、取得されたクロック信号を分周することによって直交搬送波信号を生成し、かつクリア信号によって所定の内部状態にリセットされる分周回路と、分周回路によって生成される直交搬送波信号を用いて、対応するアンテナ用のI送信信号及びQ送信信号を送信信号に直交変調する2つのアナログミキサ回路とを備える。   Another embodiment of the present invention relates to an adaptive array device. The adaptive array device includes a plurality of antennas, and transmits and receives a quadrature modulated signal while forming a desired directivity. The adaptive array device includes a clock signal generating unit that generates a clock signal serving as a reference of a carrier, and a clear signal. A clear signal generation means for generating a signal; an analog quadrature demodulation means provided for each of the plurality of antennas, for quadrature demodulating a reception signal received by the corresponding antenna into an I reception signal and a Q reception signal; Analog quadrature modulation means provided corresponding to each antenna and quadrature-modulating an I transmission signal and a Q transmission signal for the corresponding antenna into a transmission signal; and a phase and amplitude of each of the I reception signal and the Q reception signal of each antenna. , The desired reception directivity is formed, and the I transmission signal, the Q transmission signal, and the like for each antenna are formed. Directional processing means for forming a desired transmission directivity by adjusting the respective phases and amplitudes, wherein each analog quadrature demodulation means obtains a clock signal, and a clock signal acquisition means for acquiring a clear signal. A clear signal acquiring unit, a frequency dividing circuit that generates an orthogonal carrier signal by dividing the acquired clock signal, and is reset to a predetermined internal state by the clear signal, and a quadrature generated by the frequency dividing circuit. Two analog mixer circuits for quadrature demodulating a received signal received by a corresponding antenna into an I received signal and a Q received signal using a carrier signal, wherein each analog quadrature modulating means includes a clock signal for acquiring a clock signal. Acquiring means, a clear signal acquiring means for acquiring a clear signal, and a quadrature carrier by dividing the frequency of the acquired clock signal. A signal for generating a signal and transmitting the I and Q transmission signals for the corresponding antenna using a frequency divider circuit reset to a predetermined internal state by a clear signal and a quadrature carrier signal generated by the frequency divider circuit And two analog mixer circuits for orthogonally modulating the signals.

このアダプティブアレイ装置は、時分割多重アクセス方式の通信に適用され、クリア信号生成手段は、アダプティブアレイ装置が通信を行う各送信タイムスロットの開始及び各受信タイムスロットの開始に先立って、クリア信号を生成してもよい。   This adaptive array device is applied to communication of a time division multiple access system, and a clear signal generation unit outputs a clear signal prior to the start of each transmission time slot and the start of each reception time slot with which the adaptive array device performs communication. May be generated.

本発明の別の態様もアダプティブアレイ装置である。このアダプティブアレイ装置は、複数のアンテナを備え、所望の指向性を形成しつつ直交変調信号を送受信するアダプティブアレイ装置であって、搬送波の基準となるクロック信号を生成するクロック信号生成手段と、複数のアンテナそれぞれに対応して設けられ、対応するアンテナに受信された受信信号をI受信信号及びQ受信信号に直交復調するアナログ直交復調手段と、複数のアンテナそれぞれに対応して設けられ、対応するアンテナ用のI送信信号及びQ送信信号を送信信号に直交変調するアナログ直交変調手段と、各アンテナのI受信信号及びQ受信信号それぞれの位相と振幅とを調整することによって所望の受信指向性を形成し、かつ、各アンテナ用のI送信信号及びQ送信信号それぞれの位相と振幅とを調整することによって所望の送信指向性を形成する指向性処理手段とを備え、各アナログ直交復調手段は、クロック信号を取得するクロック信号取得手段と、取得されたクロック信号の位相をシフトすることによって直交搬送波信号を生成する位相シフト回路と、 位相シフト回路によって生成される直交搬送波信号を用いて、対応するアンテナに受信された受信信号をI受信信号及びQ受信信号に直交復調する2つのアナログミキサ回路とを備え、各アナログ直交変調手段は、クロック信号を取得するクロック信号取得手段と、取得されたクロック信号の位相をシフトすることによって直交搬送波信号を生成する位相シフト回路と、位相シフト回路によって生成される直交搬送波信号を用いて、対応するアンテナ用のI送信信号及びQ送信信号を送信信号に直交変調する2つのアナログミキサ回路とを備える。   Another embodiment of the present invention also relates to an adaptive array device. The adaptive array device includes a plurality of antennas, and transmits and receives a quadrature modulated signal while forming a desired directivity. The adaptive array device includes a clock signal generating unit configured to generate a clock signal serving as a reference of a carrier, And an analog quadrature demodulation means for quadrature demodulating a reception signal received by the corresponding antenna into an I reception signal and a Q reception signal, and an analog quadrature demodulation means provided for each of the plurality of antennas. Analog quadrature modulation means for quadrature-modulating the I and Q transmission signals for antennas to the transmission signal, and adjusting the phases and amplitudes of the I and Q reception signals of each antenna to obtain desired reception directivity. By forming and adjusting the phase and amplitude of each of the I and Q transmission signals for each antenna. Directivity processing means for forming a desired transmission directivity, each analog quadrature demodulation means, a clock signal acquisition means for acquiring a clock signal, and a quadrature carrier signal by shifting the phase of the acquired clock signal. A phase shift circuit for generating the signal; and two analog mixer circuits for quadrature demodulating a received signal received by a corresponding antenna into an I received signal and a Q received signal using the orthogonal carrier signal generated by the phase shift circuit. Each analog quadrature modulating means includes a clock signal obtaining means for obtaining a clock signal, a phase shift circuit for generating a quadrature carrier signal by shifting the phase of the obtained clock signal, and a quadrature signal generated by the phase shift circuit. Using the carrier signal, the I and Q transmission signals for the corresponding antenna are orthogonally transformed into transmission signals. And two analog mixer circuits to be adjusted.

また、各直交復調手段及び各直交変調手段は、それぞれ、送受信信号をダイレクト変調及びダイレクト復調してもよい。   Further, each quadrature demodulation unit and each quadrature modulation unit may perform direct modulation and direct demodulation of a transmission / reception signal, respectively.


本発明によれば、複数のアンテナを備え、所望の指向性を形成しつつ直交変調信号を送受信するアダプティブアレイ装置の直交搬送波信号生成回路は、搬送波の基準となるクロック信号を生成するクロック信号生成手段と、クロック信号を入力して互いに位相が直交する2つの信号AとBを生成する複数の直交信号生成手段と、直交信号生成手段が出力する直交信号A及びBの位相が、複数の直交信号生成手段間でそれぞれ同期するようにする同期手段とを備えるので、絶対位相が揃った直交信号を生成できる。

According to the present invention, a quadrature carrier signal generation circuit of an adaptive array device that includes a plurality of antennas and that transmits and receives quadrature modulated signals while forming desired directivity is provided. Means, a plurality of orthogonal signal generating means for inputting a clock signal to generate two signals A and B whose phases are orthogonal to each other, and the orthogonal signals A and B output from the orthogonal signal generating means Since a synchronizing means for synchronizing between the signal generating means is provided, it is possible to generate quadrature signals having the same absolute phase.

また、本発明のアダプティブアレイ装置のアナログ直交変調回路及びアナログ直交復調回路は、絶対位相が揃った直交搬送波信号を用いて送受信処理を行うので、アンテナ毎の直交搬送波信号の絶対位相の不揃いのために所望の指向性パターンが形成できなくなるという問題が解決される。   In addition, the analog quadrature modulation circuit and analog quadrature demodulation circuit of the adaptive array device of the present invention perform transmission / reception processing using quadrature carrier signals having absolute phases, so that the absolute phases of the quadrature carrier signals for each antenna are not uniform. Thus, the problem that a desired directivity pattern cannot be formed is solved.

しかも、この問題の解決にあたって、変復調処理に高価なデジタル処理技術を用いないので、低廉で、かつアダプティブアレイ方式を採用した通信機器の提供が可能となる。   Moreover, in order to solve this problem, an expensive digital processing technique is not used for the modulation / demodulation processing, so that it is possible to provide a communication device which is inexpensive and employs an adaptive array system.

また、アダプティブアレイ装置は、時分割多重アクセス方式の通信に適用され、クリア信号生成手段は、アダプティブアレイ装置が通信を行う各送信タイムスロットの開始及び各受信タイムスロットの開始に先立って、クリア信号を生成してもよい。   Further, the adaptive array device is applied to the communication of the time division multiple access system, and the clear signal generating means transmits a clear signal prior to the start of each transmission time slot and the start of each reception time slot with which the adaptive array device communicates. May be generated.

この構成によれば、アダプティブアレイ装置が時分割多重アクセス方式の通信に適用される場合、通信に用いられないタイムスロットにおいて、各アナログ直交変調回路及び各アナログ直交復調回路への給電を停止しても、通信に用いられる各タイムスロットの開始に先立って供給されるクリア信号によって、タイムスロット毎に、絶対位相が揃った直交搬送波信号が確実に得られる。   According to this configuration, when the adaptive array device is applied to the communication of the time division multiple access system, the power supply to each analog quadrature modulation circuit and each analog quadrature demodulation circuit is stopped in a time slot not used for communication. Also, a clear signal supplied prior to the start of each time slot used for communication ensures that an orthogonal carrier signal having the same absolute phase is obtained for each time slot.

それゆえ、所望の指向性パターンが形成できなくなるという問題を解決した上で、省電力化の効果が得られる。   Therefore, an effect of power saving can be obtained after solving the problem that a desired directivity pattern cannot be formed.

また、アダプティブアレイ装置において、各直交復調手段及び各直交変調手段は、それぞれ、送受信信号をダイレクト変調及びダイレクト復調してもよい。   Further, in the adaptive array device, each of the quadrature demodulation units and each of the quadrature modulation units may perform direct modulation and direct demodulation of the transmission / reception signal, respectively.

この構成によれば、中間周波数段を設ける必要がないので、上述した効果に加えて、回路規模を縮小できる効果がある。   According to this configuration, since it is not necessary to provide an intermediate frequency stage, there is an effect that the circuit scale can be reduced in addition to the effects described above.

本発明の実施の形態は、アンテナ毎の直交搬送波信号の絶対位相を揃えるための移相回路と、それを利用したアダプティブアレイ装置に関する。ここで、本実施の形態に係る移相回路の一例として、能動部品による構成例を実施例1に、また受動部品による構成例を実施例2にそれぞれ記載し説明する。   An embodiment of the present invention relates to a phase shift circuit for aligning the absolute phases of orthogonal carrier signals for each antenna, and an adaptive array device using the same. Here, as an example of the phase shift circuit according to the present embodiment, a configuration example using active components will be described in Example 1 and a configuration example using passive components will be described in Example 2, respectively.

本発明の実施の形態では、能動部品である分周器を用いた移相回路、およびその移相回路を利用したアダプティブアレイ装置について説明する。   In the embodiment of the present invention, a phase shift circuit using a frequency divider, which is an active component, and an adaptive array device using the phase shift circuit will be described.

図1(A)及び(B)はそれぞれ、当該分周型移相回路を含んで構成される直交変調回路、及び直交復調回路を示すブロック図である。従来の分周型移相回路に比べ、分周用のFFの状態を外部からリセット可能に構成している。以下に詳述する。   FIGS. 1A and 1B are block diagrams showing a quadrature modulation circuit and a quadrature demodulation circuit each including the frequency dividing type phase shift circuit. Compared with the conventional frequency dividing type phase shift circuit, the state of the frequency dividing FF can be reset from the outside. Details will be described below.

図1(A)は直交復調回路を示し、FF315及びFF316からなる分周型移相回路312、分配回路311、アナログミキサ313、及びアナログミキサ314から構成される。   FIG. 1A shows a quadrature demodulation circuit, which includes a frequency-divided phase shift circuit 312 including FFs 315 and 316, a distribution circuit 311, an analog mixer 313, and an analog mixer 314.

当該直交復調回路は通信装置に用いられ受信信号を直交復調する。   The quadrature demodulation circuit is used in a communication device to quadrature demodulate a received signal.

分周型移相回路312は、ローカル信号LOCALを4分周して、直交搬送波を生成すると共に、CLEAR信号を与えられた場合に、FF315及びFF316を同時にリセットする。   The frequency dividing type phase shift circuit 312 divides the local signal LOCAL by 4, generates a quadrature carrier, and simultaneously resets the FFs 315 and 316 when a CLEAR signal is given.

分配回路311は、受信信号Rをアナログミキサ313及びアナログミキサ314に分配し、アナログミキサ313及びアナログミキサ314は、当該分配された受信信号を、分周型移相回路312により生成された直交搬送波のそれぞれと乗算することによりI受信信号RI及びQ受信信号RQを生成する。   The distribution circuit 311 distributes the received signal R to the analog mixer 313 and the analog mixer 314, and the analog mixer 313 and the analog mixer 314 convert the distributed received signal into the quadrature carrier generated by the frequency dividing type phase shift circuit 312. To generate an I reception signal RI and a Q reception signal RQ.

なお、この直交復調回路に含まれる分周型移相回路312が、クリア信号を取得するためのクリアピンが外部に引き出された1チップICにより実現されるとしてもよいし、この直交復調回路全体がそのような1チップICにより実現されるとしてもよい。   Note that the frequency dividing type phase shift circuit 312 included in the quadrature demodulation circuit may be realized by a one-chip IC with a clear pin for acquiring a clear signal drawn out to the outside. It may be realized by such a one-chip IC.

図1(B)は直交変調回路を示し、FF325及びFF326からなる分周型移相回路321、アナログミキサ322、323、及び加算器324から構成される。
当該直交変調回路は、通信装置に用いられ送信信号を直交変調する。
FIG. 1B shows a quadrature modulation circuit, which includes a frequency-dividing phase shift circuit 321 including FFs 325 and 326, analog mixers 322 and 323, and an adder 324.
The quadrature modulation circuit is used in a communication device to quadrature modulate a transmission signal.

分周型移相回路321の構成は、分周型移相回路312と同一である。
アナログミキサ322及び323は、I送信信号SI及びQ送信信号SQを、分周型移相回路321により生成された直交搬送波とそれぞれ乗算し、さらに加算器324は、その乗算により得られる信号を加算することにより、送信信号Sを生成する。
The configuration of the frequency division type phase shift circuit 321 is the same as that of the frequency division type phase shift circuit 312.
The analog mixers 322 and 323 multiply the I transmission signal SI and the Q transmission signal SQ by the quadrature carrier generated by the frequency-dividing phase shift circuit 321 respectively, and the adder 324 adds the signals obtained by the multiplication. By doing so, the transmission signal S is generated.

なお、この直交変調回路に含まれる分周型移相回路321が、クリア信号を取得するためのクリアピンが外部に引き出された1チップICにより実現されるとしてもよいし、この直交変調回路全体がそのような1チップICにより実現されるとしてもよい。   Note that the frequency dividing type phase shift circuit 321 included in the quadrature modulation circuit may be realized by a one-chip IC in which a clear pin for acquiring a clear signal is drawn out to the outside. It may be realized by such a one-chip IC.

次に、上述した分周型移相回路を利用したアダプティブアレイ装置について説明する。   Next, an adaptive array device using the above-described frequency dividing type phase shift circuit will be described.

本発明の実施の形態におけるアダプティブアレイ装置は、複数のアンテナ、並びにアンテナ毎に分周型移相回路を含む直交変調回路及び直交復調回路を備え、無線通信装置に適用され、アダプティブアレイ方式による指向性制御を行って相手装置と無線通信を行う。   An adaptive array device according to an embodiment of the present invention includes a plurality of antennas, and a quadrature modulation circuit and a quadrature demodulation circuit each including a frequency-dividing phase shift circuit for each antenna, and is applied to a wireless communication device, and is adapted for directivity by an adaptive array system. Wireless communication with the partner device by controlling the communication.

図2は、当該アダプティブアレイ装置を含んで構成される無線通信装置を示す機能ブロック図である。   FIG. 2 is a functional block diagram showing a wireless communication device including the adaptive array device.

当該無線通信装置は、2つのアンテナ10a及び10b、温度補償型水晶発振器15、フロントエンド部20、変復調部30、指向性処理部40、ベースバンド処理部50、スピーカ60、マイク70、制御部80から構成される。   The wireless communication device includes two antennas 10a and 10b, a temperature-compensated crystal oscillator 15, a front-end unit 20, a modem unit 30, a directivity processing unit 40, a baseband processing unit 50, a speaker 60, a microphone 70, and a control unit 80. Consists of

温度補償型水晶発振器15は、当該無線通信装置の動作の基準となるクロック信号を生成する。   The temperature-compensated crystal oscillator 15 generates a clock signal serving as a reference for the operation of the wireless communication device.

フロントエンド部20は、RFローカル発振回路241、分配回路242、送受信切替スイッチ231a及び231b、バンドパスフィルタ211a及び211b、ローノイズアンプ212a及び212b、アナログミキサ213a及び213b、可変利得アンプ214a、214b、221a、及び221b、アナログミキサ222a及び222b、ハイパワーアンプ223a及び223b、並びに、バンドパスフィルタ224a及び224bから構成される。   The front end unit 20 includes an RF local oscillation circuit 241, a distribution circuit 242, transmission / reception changeover switches 231a and 231b, band pass filters 211a and 211b, low noise amplifiers 212a and 212b, analog mixers 213a and 213b, and variable gain amplifiers 214a, 214b and 221a. , 221b, analog mixers 222a and 222b, high power amplifiers 223a and 223b, and bandpass filters 224a and 224b.

フロントエンド部20において、RFローカル発振回路241は、PLL(Phase Locked Loop)回路を含んで構成され、温度補償型水晶発振器15が生成したクロック信号に基いて当該PLL回路を用いてRF局発信号を生成し、分配回路242は当該RF局発信号をアナログミキサ213a、213b、222a、及び222bへ供給する。 アンテナ10aに受信された受信信号は、送受信切替スイッチ231a、バンドパスフィルタ211a、及びローノイズアンプ212aを介してアナログミキサ213aへ供給され、前記RF局発信号を用いてIF帯へ周波数変換された後、可変利得アンプ214aによって振幅調整され、変復調部30へ供給される。   In the front end unit 20, the RF local oscillation circuit 241 includes a PLL (Phase Locked Loop) circuit, and uses the PLL circuit based on the clock signal generated by the temperature-compensated crystal oscillator 15 to generate an RF local oscillation signal. And the distribution circuit 242 supplies the RF local oscillation signal to the analog mixers 213a, 213b, 222a, and 222b. The reception signal received by the antenna 10a is supplied to the analog mixer 213a via the transmission / reception changeover switch 231a, the bandpass filter 211a, and the low noise amplifier 212a, and after being frequency-converted to the IF band using the RF local oscillation signal. The amplitude is adjusted by the variable gain amplifier 214a and supplied to the modem 30.

アンテナ10bに受信された受信信号も同様に処理される。   The received signal received by the antenna 10b is processed in the same manner.

一方、変復調部30から供給されたアンテナ10a用のIF帯の送信信号は、可変利得アンプ221aによって振幅調整された後、アナログミキサ222aへ供給され、前記RF局発信号を用いてRF帯へ周波数変換された後、ハイパワーアンプ223a、バンドパスフィルタ224a、及び送受信切替スイッチ231aを介してアンテナ10aから送信される。   On the other hand, the transmission signal in the IF band for the antenna 10a supplied from the modulation / demodulation unit 30 is subjected to amplitude adjustment by the variable gain amplifier 221a, and then supplied to the analog mixer 222a, where the frequency is changed to the RF band using the RF local oscillation signal. After the conversion, the signal is transmitted from the antenna 10a via the high power amplifier 223a, the bandpass filter 224a, and the transmission / reception switch 231a.

アンテナ10b用のIF帯の送信信号も同様に処理される。   The transmission signal in the IF band for the antenna 10b is processed in the same manner.

変復調部30は、IFローカル発振回路341、スイッチ343、分配回路342、311a、及び311b、分周型移相回路(図2では90゜と記載)312a、312b、321a、及び321b、アナログミキサ313a、313b、314a、314b、322a、322b、323a、及び323b、並びに、加算器324a及び324bから構成される。   The modulation / demodulation unit 30 includes an IF local oscillation circuit 341, a switch 343, distribution circuits 342, 311a, and 311b, a frequency-dividing phase shift circuit (described as 90 ° in FIG. 2) 312a, 312b, 321a, and 321b, and an analog mixer 313a. , 313b, 314a, 314b, 322a, 322b, 323a, and 323b, and adders 324a and 324b.

変復調部30において、IFローカル発振回路341は、PLL(Phase Locked Loop)回路を含んで構成され、温度補償型水晶発振器15が生成したクロック信号に基いて当該PLL回路を用いてIF局発基準信号を生成し、スイッチ343を介して当該IF局発基準信号を分配回路342へ供給し、分配回路342は当該IF局発基準信号を分周型移相回路312a、312b、321a、及び321bへ供給する。
分周型移相回路312a、312b、321a、及び321bはそれぞれ、当該IF局発基準信号を分周することによって、互いに位相が直交する同相IF局発信号及び直交IF局発信号を生成し、対応するアナログミキサへ供給する。
In the modulation / demodulation unit 30, the IF local oscillation circuit 341 is configured to include a PLL (Phase Locked Loop) circuit, and based on a clock signal generated by the temperature-compensated crystal oscillator 15, uses the PLL circuit to generate an IF local oscillation reference signal. And supplies the IF local oscillation reference signal to the distribution circuit 342 via the switch 343, and the distribution circuit 342 supplies the IF local oscillation reference signal to the frequency dividing type phase shift circuits 312a, 312b, 321a, and 321b. I do.
The frequency-dividing phase shifters 312a, 312b, 321a, and 321b respectively divide the IF local oscillation reference signal to generate an in-phase IF local oscillation signal and a quadrature IF local oscillation signal whose phases are orthogonal to each other, Supply to the corresponding analog mixer.

ここで、スイッチ343は、制御部80から通信実行期間にのみ供給されるイネーブル信号に応じて、通信を実行しない期間には前記IF局発基準信号の供給を停止することによって、変復調部30の省電力化を実現する。   Here, the switch 343 stops the supply of the IF local oscillation reference signal during a period in which communication is not performed, in response to an enable signal supplied only from the control unit 80 during a communication execution period, and thereby controls the modulation / demodulation unit 30. Realize power saving.

また、各分周型移相回路はそれぞれ異なる1チップICで実現されるとしてもよい。   Further, each frequency dividing type phase shift circuit may be realized by a different one-chip IC.

この場合、各1チップICは、本発明の特徴である、分周用FFのクリア信号を外部から供給可能に構成される。   In this case, each one-chip IC is configured to be able to externally supply a clear signal of the frequency-dividing FF, which is a feature of the present invention.

当該クリア信号は制御部80から供給される。   The clear signal is supplied from the control unit 80.

特に前記イネーブル信号の供給開始時には、当該クリア信号が必ず供給され、各1チップIC内の分周用FFの状態がリセットされる。
これにより、各分周用FFが生成する同相IF局発信号及び直交IF局発信号の位相が必ず一致することとなる。
In particular, when the supply of the enable signal is started, the clear signal is always supplied, and the state of the frequency dividing FF in each one-chip IC is reset.
Thus, the phases of the in-phase IF local oscillation signal and the quadrature IF local oscillation signal generated by each frequency-dividing FF always match.

アナログミキサ313a及び314aは、分配回路311aを介して、IF帯へ周波数変換されたアンテナ10aの受信信号を供給され、分周型移相回路312aによって生成された同相IF局発信号及び直交IF局発信号をそれぞれ用いて、アンテナ10aのベースバンド帯域のI受信信号及びQ受信信号に直交復調した後、指向性処理部40へ供給する。   The analog mixers 313a and 314a are supplied with the reception signal of the antenna 10a whose frequency has been converted to the IF band via the distribution circuit 311a, and generate the in-phase IF local oscillation signal and the quadrature IF station generated by the frequency dividing type phase shift circuit 312a. Each of the generated signals is subjected to quadrature demodulation into an I reception signal and a Q reception signal in the baseband of the antenna 10a, and then supplied to the directivity processing unit 40.

IF帯へ周波数変換されたアンテナ10bの受信信号も同様に処理される。   The reception signal of the antenna 10b whose frequency has been converted to the IF band is processed in the same manner.

一方、アナログミキサ322a及び323aはそれぞれ、アンテナ10a用のベースバンド帯域のI送信信号及びQ送信信号を指向性処理部40から供給され、分周型移相回路321aによって生成された同相IF局発信号及び直交IF局発信号を用いてアンテナ10a用のIF帯の送信信号に直交変調した後、フロントエンド部20へ供給する。   On the other hand, the analog mixers 322a and 323a are supplied with the baseband I transmission signal and the Q transmission signal for the antenna 10a from the directivity processing unit 40, respectively, and generate the in-phase IF station transmission generated by the frequency dividing type phase shift circuit 321a. After orthogonally modulating the transmission signal in the IF band for the antenna 10 a using the signal and the orthogonal IF local oscillation signal, the signal is supplied to the front end unit 20.

アンテナ10b用のベースバンド帯域のI送信信号及びQ送信信号も同様に処理される。   The I transmission signal and the Q transmission signal in the baseband for the antenna 10b are similarly processed.

指向性処理部40は、複素ウェイト計算部401、位相振幅調整部411、412、加算器413、分配回路421、及び、位相振幅調整部422、423から構成される。   The directivity processing unit 40 includes a complex weight calculation unit 401, phase amplitude adjustment units 411 and 412, an adder 413, a distribution circuit 421, and phase amplitude adjustment units 422 and 423.

受信時、ウェイト計算部401は、アンテナ10a、及びアンテナ10bそれぞれの受信信号の位相及び振幅の調整量を表す複素ウェイトW1R、W2Rを算出する。
位相振幅調整部411は、アンテナ10aのI受信信号及び、Q受信信号を、複素ウェイトW1Rと複素乗算することによって位相及び振幅調整し、位相及び振幅調整後の両信号成分を含む複素信号を出力する。
At the time of reception, weight calculation section 401 calculates complex weights W1R and W2R representing the amounts of adjustment of the phases and amplitudes of the received signals of antennas 10a and 10b, respectively.
The phase and amplitude adjustment unit 411 adjusts the phase and amplitude by complexly multiplying the I reception signal and the Q reception signal of the antenna 10a by a complex weight W1R, and outputs a complex signal including both signal components after the phase and amplitude adjustment. I do.

位相振幅調整部412は、アンテナ10bのI受信信号と、Q受信信号とを、複素ウェイトW2Rと複素乗算することによって位相及び振幅調整し、位相及び振幅調整後の両信号成分を含む複素信号を出力する。   The phase and amplitude adjustment unit 412 adjusts the phase and the amplitude by complexly multiplying the I reception signal and the Q reception signal of the antenna 10b by a complex weight W2R, and outputs a complex signal including both signal components after the phase and amplitude adjustment. Output.

加算器413は、それぞれの複素信号を加算し、加算結果であるベースバンド帯域の複素受信信号をベースバンド処理部50へ供給する。   The adder 413 adds the respective complex signals and supplies the baseband complex reception signal of the baseband that is the result of the addition.

この際、一例として、ウェイト計算部401は、受信信号の複素包絡線が一定であるといった信号の性質を予め知って、加算器413から得られる信号の複素包絡線を一定とする複素ウェイトを逐次算出する。   At this time, as an example, the weight calculation unit 401 knows in advance the properties of the signal such that the complex envelope of the received signal is constant, and sequentially calculates the complex weights that make the complex envelope of the signal obtained from the adder 413 constant. calculate.

また、他の例として、ウェイト計算部401は、通信相手から受信される所望信号のうち、内容が既知である部分(例えば、PHS通信におけるUW信号)について、本来受信されるべき信号と、加算器413から得られる信号とを比較し、両者の誤差を減少させる複素ウェイトを逐次算出し直してもよい。   Further, as another example, the weight calculation unit 401 adds, to a signal whose content is known (for example, a UW signal in PHS communication), of a desired signal received from a communication The signal obtained from the unit 413 may be compared with each other, and a complex weight for reducing an error between the two may be sequentially calculated.

このような制御を行うことによって、所望信号の到来方向に選択的に受信利得を高めた受信指向性が形成される。   By performing such control, reception directivity in which the reception gain is selectively increased in the arrival direction of the desired signal is formed.

一方、送信時、分配回路421は、ベースバンド処理部から供給されたベースバンド帯域の複素送信信号を、アンテナ10a用、及びアンテナ10b用に分配し、それぞれ位相振幅調整器422、423へ供給する。   On the other hand, at the time of transmission, the distribution circuit 421 distributes the complex transmission signal of the baseband supplied from the baseband processing unit to the antennas 10a and 10b, and supplies the complex transmission signals to the phase and amplitude adjusters 422 and 423, respectively. .

位相振幅調整器422は、アンテナ10a用の複素送信信号を、複素ウェイトW1Sと複素乗算することによって、複素送信信号に含まれるI送信信号、及びQ送信信号を位相及び振幅調整し、位相及び振幅調整後のそれぞれの信号を変復調部30へ供給する。   The phase and amplitude adjuster 422 adjusts the phase and amplitude of the I transmission signal and the Q transmission signal included in the complex transmission signal by complexly multiplying the complex transmission signal for the antenna 10a by the complex weight W1S. The adjusted signals are supplied to the modem 30.

位相振幅調整器423は、アンテナ10b用の複素送信信号を、複素ウェイトW2Sと複素乗算することによって、複素送信信号に含まれるI送信信号、及びQ送信信号を位相及び振幅調整し、位相及び振幅調整後のそれぞれの信号を変復調部30へ供給する。 受信時に得られた複素ウェイトW1R、W2Rをそれぞれ、複素ウェイトW1S、W2Sとすることにより、受信時の指向性と同一の指向性が送信時に形成され、送信信号は前記所望信号の到来方向へ選択的に送出される。   The phase and amplitude adjuster 423 adjusts the phase and amplitude of the I transmission signal and the Q transmission signal included in the complex transmission signal by complexly multiplying the complex transmission signal for the antenna 10b by the complex weight W2S. The adjusted signals are supplied to the modem 30. By setting the complex weights W1R and W2R obtained at the time of reception to the complex weights W1S and W2S, respectively, the same directivity as the directivity at the time of reception is formed at the time of transmission, and the transmission signal is selected in the arrival direction of the desired signal. Sent out.

ベースバンド処理部50は、図示しないD/A変換器、A/D変換器を含み、指向性処理部40から供給されたベースバンド帯域の受信信号を音声信号に変換し、スピーカ60を通して利用者に提示し、また、マイク70から取得した音声信号をベースバンドの送信信号に変換して指向性処理部40へ供給する。   The baseband processing unit 50 includes a D / A converter and an A / D converter (not shown). The baseband processing unit 50 converts a baseband reception signal supplied from the directivity processing unit 40 into an audio signal. And converts the audio signal acquired from the microphone 70 into a baseband transmission signal and supplies it to the directivity processing unit 40.

制御部80は、本無線通信装置の全体を制御し、特に、イネーブル信号を分配回路342へ供給すると共に、クリア信号を各分周型移相回路312a、312b、321a、及び321bへ供給する。   The control unit 80 controls the entire wireless communication apparatus, and particularly supplies an enable signal to the distribution circuit 342 and supplies a clear signal to each of the frequency-divided phase shift circuits 312a, 312b, 321a, and 321b.

上述したように、本発明に係る分周型移相回路は、分周用FFの状態をリセットするためのクリア信号を取得するクリア信号取得手段を有している。
特に、当該分周型移相回路が1チップICによって実現される場合、当該クリア信号取得手段は、当該1チップICの外部へ引き出されるクリアピンである。
As described above, the frequency dividing type phase shift circuit according to the present invention has the clear signal acquiring means for acquiring the clear signal for resetting the state of the frequency dividing FF.
In particular, when the frequency dividing type phase shift circuit is realized by a one-chip IC, the clear signal acquiring means is a clear pin drawn out of the one-chip IC.

この構成により、当該分周型移相回路が複数並行動作する場合に、各分周型移相回路に一斉にクリア信号を与えて全ての分周用FFの状態を一致させることにより、各分周型移相回路は、絶対位相が揃った直交信号を生成する。   With this configuration, when a plurality of frequency-dividing type phase shift circuits operate in parallel, a clear signal is given to each frequency-dividing type phase shift circuit at the same time, and the states of all frequency-dividing FFs are made to coincide with each other. The peripheral phase shift circuit generates a quadrature signal having the same absolute phase.

アダプティブアレイ装置において、アンテナ毎に当該分周型移相回路を用いることにより、各アンテナ用に絶対位相が揃った直交搬送波信号が生成されるので、直交搬送波信号の絶対位相の不揃いのために所望の指向性パターンが形成できないという問題が解決される。   In the adaptive array device, the use of the frequency dividing type phase shift circuit for each antenna generates orthogonal carrier signals having the same absolute phase for each antenna. The problem that the directivity pattern cannot be formed is solved.

しかも、この問題の解決には、直交変復調を行うために高価なデジタル処理技術を用いないので、低廉で、かつアダプティブアレイ方式を採用した通信機器を提供可能となる。
なお、本発明を上記の実施の形態に基づいて説明してきたが、本発明は、上記の実施の形態に限定されないのはもちろんである。以下のような場合も本発明に含まれる。
(1)実施の形態のアダプティブアレイ装置は、TDMA(Time Division Multiple Access:時分割多重アクセス)方式の通信を行う無線通信装置に適用されてもよく、またCDMA(Code Division Multiple Access:符号分割多重アクセス)方式の通信を行う無線通信装置に適用されてもよい。
Moreover, in order to solve this problem, an expensive digital processing technique is not used to perform quadrature modulation and demodulation, so that it is possible to provide a communication device that is inexpensive and employs an adaptive array system.
Although the present invention has been described based on the above embodiment, it is needless to say that the present invention is not limited to the above embodiment. The following cases are also included in the present invention.
(1) The adaptive array device according to the embodiment may be applied to a wireless communication device that performs TDMA (Time Division Multiple Access) communication, or CDMA (Code Division Multiple Access). Access) -type communication may be applied to a wireless communication device that performs communication.

当該アダプティブアレイ装置がTDMA方式の無線通信装置に適用され、かつ送信用のタイムスロットと受信用のタイムスロットとが間欠的に割り当てられる場合には、制御部80は、当該送受信用の各タイムスロット期間においてイネーブル信号を供給することによりローカル信号を各分周型移相器へ分配させると共に、当該送受信用の各タイムスロットの開始に先立ってクリア信号を供給してもよい。   When the adaptive array apparatus is applied to a TDMA wireless communication apparatus and transmission time slots and reception time slots are intermittently assigned, the control unit 80 A local signal may be distributed to each frequency-divided phase shifter by supplying an enable signal during the period, and a clear signal may be supplied prior to the start of each transmission / reception time slot.

この構成によれば、各分周型移相回路は通信に用いられないタイムスロットにおいて動作を停止するので消費電力を低減できる。
消費電力をさらに低減するために、イネーブル信号が与えられない期間、各分周型移相回路への電源供給を停止してもよい。
According to this configuration, each frequency dividing type phase shift circuit stops operating in a time slot not used for communication, so that power consumption can be reduced.
In order to further reduce power consumption, power supply to each frequency-dividing phase shift circuit may be stopped during a period in which no enable signal is supplied.

そして、各分周型移相回路は、通信に用いられる各タイムスロットの開始に先立ってリセットされるから確実に各アンテナ用に絶対位相が揃った直交搬送波信号を生成でき、しかも変復調部30の省電力化が実現される。   Each frequency dividing type phase shift circuit is reset before the start of each time slot used for communication, so that quadrature carrier signals with absolute phases aligned for each antenna can be reliably generated. Power saving is realized.

図3は、携帯電話システムのような移動体通信における送信用及び受信用の各タイムスロット、並びにイネーブル信号及びクリア信号それぞれの発生期間の関係の一例を示すタイミングチャートである。
ここで、上りスロットとは無線移動局から無線基地局への通信か行われるタイムスロットを言い、下りスロットとは無線基地局から無線移動局への通信が行われるタイムスロットを言う。
(2)実施の形態では、4分周型の移相回路を例示したが、2分周型の移相回路を構成してもよい。
FIG. 3 is a timing chart showing an example of the relationship between transmission and reception time slots in mobile communication such as a mobile phone system, and the generation periods of the enable signal and the clear signal.
Here, the uplink slot refers to a time slot in which communication from the wireless mobile station to the wireless base station is performed, and the downlink slot refers to a time slot in which communication from the wireless base station to the wireless mobile station is performed.
(2) In the embodiment, a divide-by-4 type phase shift circuit has been illustrated, but a divide-by-2 type phase shift circuit may be configured.

図4は、2分周型の移相回路350を示す機能ブロック図である。   FIG. 4 is a functional block diagram illustrating a divide-by-2 phase shift circuit 350.

移相回路350において、FF351はクロック信号を2分周し、後段のFF352はFF351の出力を逆相のクロック信号でラッチすることにより、直交信号φ1及びφ2を生成する。   In the phase shift circuit 350, the FF 351 divides the frequency of the clock signal by two, and the FF 352 at the subsequent stage latches the output of the FF 351 with the clock signal of the opposite phase to generate orthogonal signals φ1 and φ2.

この分周型移相回路350は、クリア信号を取得するためのクリアピンが外部に引き出された1チップICにより実現されるとしてもよいし、この分周型移相回路を含んで構成される直交復調回路全体が、そのような1チップICにより実現されるとしてもよい。
(3)実施の形態では、フリップフロップ回路により構成される分周回路を用いた分周型移相回路を例示したが、本発明は分周回路の構成を限定するものではない。例えば、ダイナミックラッチ回路により構成される分周回路を用いた分周型移相回路も本発明に含まれる。
This frequency dividing type phase shift circuit 350 may be realized by a one-chip IC in which a clear pin for acquiring a clear signal is drawn out, or a quadrature including this frequency dividing type phase shift circuit. The entire demodulation circuit may be realized by such a one-chip IC.
(3) In the embodiment, the frequency dividing type phase shift circuit using the frequency dividing circuit constituted by the flip-flop circuit is exemplified, but the present invention does not limit the configuration of the frequency dividing circuit. For example, a frequency dividing type phase shift circuit using a frequency dividing circuit constituted by a dynamic latch circuit is also included in the present invention.

本発明の実施の形態では、受動部品を用いた移相回路、およびその移相回路を利用したアダプティブアレイ装置について説明する。   In the embodiment of the present invention, a phase shift circuit using passive components and an adaptive array device using the phase shift circuit will be described.

図7(A)及び(B)はそれぞれ、受動部品としてのコンデンサや抵抗器を用いた移相回路を含んで構成される直交変調回路、及び直交復調回路を示すブロック図である。   FIGS. 7A and 7B are block diagrams showing a quadrature modulation circuit and a quadrature demodulation circuit each including a phase shift circuit using a capacitor or a resistor as a passive component.

実施例1における図1に示した分周型移相回路に比べ、分周用のFFの状態をリセットする必要が無いことから、CLEAR信号が不要な構成としている。以下に詳述する。   Compared with the frequency dividing type phase shift circuit shown in FIG. 1 according to the first embodiment, since the state of the frequency dividing FF does not need to be reset, a CLEAR signal is not required. Details will be described below.

図7(A)は直交復調回路を示し、抵抗器700と703、コンデンサ701と702からなる移相回路712、分配回路311、アナログミキサ313、及びアナログミキサ314から構成される。尚、分配回路311とアナログミキサ313、及びアナログミキサ314は、図1と同様であるため、同じ符号を付して説明を省略する。   FIG. 7A shows a quadrature demodulation circuit, which includes a phase shift circuit 712 including resistors 700 and 703, capacitors 701 and 702, a distribution circuit 311, an analog mixer 313, and an analog mixer 314. Note that the distribution circuit 311, the analog mixer 313, and the analog mixer 314 are the same as those in FIG.

当該直交復調回路は通信装置に用いられ受信信号を直交復調する。   The quadrature demodulation circuit is used in a communication device to quadrature demodulate a received signal.

移相回路712は、入力したローカル信号LOCALを、抵抗器700とコンデンサ701よるRC回路と、コンデンサ702と抵抗器703によるCR回路とをそれぞれ通過させることで位相をシフトさせ、π/2(90°)の位相差を有する2つの直交搬送波OUT_A706とOUT_B707を生成する。   The phase shift circuit 712 shifts the phase by passing the input local signal LOCAL through an RC circuit including a resistor 700 and a capacitor 701 and a CR circuit including a capacitor 702 and a resistor 703, respectively, to shift the phase by π / 2 (90 The two orthogonal carriers OUT_A 706 and OUT_B 707 having a phase difference of (°) are generated.

図8に、ローカル信号LOCALと直交搬送波OUT_A706及びOUT_B707
の位相関係を示す。
FIG. 8 shows the local signal LOCAL and the orthogonal carriers OUT_A 706 and OUT_B 707.
Shows the phase relationship.

周波数ωを有するローカル信号LOCALは、RC回路により−tan-1(RCω)の位相シフトを、また、CR回路によりπ/2−tan-1(RCω)の位相シフトをそれぞれ受け、これにより、直交搬送波OUT_A706とOUT_B707間の位相差は、π/2となる。   The local signal LOCAL having the frequency ω undergoes a phase shift of −tan-1 (RCω) by the RC circuit and a phase shift of π / 2-tan-1 (RCω) by the CR circuit. The phase difference between the carriers OUT_A 706 and OUT_B 707 is π / 2.

尚、移相回路712は、分配回路311、アナログミキサ313、アナログミキサ314らとともに直交復調回路全体としてIC化してもよく、また、移相回路のみや他の回路らとともにIC化してもよい。即ち、移相回路としてπ/2の位相差で復調動作に供する直交搬送波を出力する構成であれば、いかなる構成であってもよい。   The phase shift circuit 712 may be integrated with the distribution circuit 311, the analog mixer 313, the analog mixer 314, and the like as an entire quadrature demodulation circuit, or may be integrated with the phase shift circuit alone or with other circuits. That is, any configuration may be used as long as it outputs a quadrature carrier to be used for demodulation with a phase difference of π / 2 as a phase shift circuit.

図7(B)は直交変調回路を示し、抵抗器700と703、コンデンサ701と702からなる移相回路712、アナログミキサ322、323、及び加算器324から構成される。尚、アナログミキサ322、323、及び加算器324は、図1と同様であるため、同じ符号を付して説明を省略する。   FIG. 7B illustrates a quadrature modulation circuit, which includes a phase shift circuit 712 including resistors 700 and 703, capacitors 701 and 702, analog mixers 322 and 323, and an adder 324. The analog mixers 322 and 323 and the adder 324 are the same as those in FIG.

当該直交変調回路は、通信装置に用いられ送信信号を直交変調する。   The quadrature modulation circuit is used in a communication device to quadrature modulate a transmission signal.

移相回路721の構成は、移相回路712と同一である。   The configuration of the phase shift circuit 721 is the same as that of the phase shift circuit 712.

なお、移相回路721は、加算器324、アナログミキサ322、323らとともに直交復調回路全体としてIC化してもよく、また、移相回路のみや他の回路らとともにIC化してもよい。即ち、移相回路としてπ/2の位相差で変調動作に供する直交搬送波を出力する構成であれば、いかなる構成であってもよい。   Note that the phase shift circuit 721 may be integrated with the adder 324, the analog mixers 322, 323, and the like as an entire quadrature demodulation circuit, or may be integrated with the phase shift circuit alone or with other circuits. That is, any configuration may be used as long as the configuration is such that a quadrature carrier to be used for the modulation operation is output with a phase difference of π / 2 as the phase shift circuit.

次に、上述した移相回路を図1にて説明したアダプティブアレイ装置に適用した場合について説明する。   Next, a case where the above-described phase shift circuit is applied to the adaptive array device described with reference to FIG. 1 will be described.

図9は、図7に示す移相回路を適用した無線通信装置を示す機能ブロック図である。   FIG. 9 is a functional block diagram showing a wireless communication device to which the phase shift circuit shown in FIG. 7 is applied.

当該無線通信装置は、2つのアンテナ10a及び10b、温度補償型水晶発振器15、フロントエンド部20、変復調部30、指向性処理部40、ベースバンド処理部50、スピーカ60、マイク70、制御部80から構成される。   The wireless communication device includes two antennas 10a and 10b, a temperature-compensated crystal oscillator 15, a front-end unit 20, a modem unit 30, a directivity processing unit 40, a baseband processing unit 50, a speaker 60, a microphone 70, and a control unit 80. Consists of

図2との相違点は、直交変調回路及び直交復調回路における移相回路が、能動部品による分周型移相回路(312a、312b、321a、321b)か、あるいは受動部品による移相回路(712a、712b、721a、721b)かで異なる点、及び、移相回路の制御信号である制御部80によるリセット信号の有無である。   The difference from FIG. 2 is that the phase shift circuit in the quadrature modulation circuit and the quadrature demodulation circuit is a frequency-divided phase shift circuit (312a, 312b, 321a, 321b) using active components or a phase shift circuit (712a) using passive components. , 712b, 721a, and 721b), and the presence or absence of a reset signal by the control unit 80, which is a control signal of the phase shift circuit.

温度補償型水晶発振器15は、当該無線通信装置の動作の基準となるクロック信号を生成する。   The temperature-compensated crystal oscillator 15 generates a clock signal serving as a reference for the operation of the wireless communication device.

フロントエンド部20は、RFローカル発振回路241、分配回路242、送受信切替スイッチ231a及び231b、バンドパスフィルタ211a及び211b、ローノイズアンプ212a及び212b、アナログミキサ213a及び213b、可変利得アンプ214a、214b、221a、及び221b、アナログミキサ222a及び222b、ハイパワーアンプ223a及び223b、並びに、バンドパスフィルタ224a及び224bから構成される。   The front end unit 20 includes an RF local oscillation circuit 241, a distribution circuit 242, transmission / reception changeover switches 231a and 231b, band pass filters 211a and 211b, low noise amplifiers 212a and 212b, analog mixers 213a and 213b, and variable gain amplifiers 214a, 214b and 221a. , 221b, analog mixers 222a and 222b, high power amplifiers 223a and 223b, and bandpass filters 224a and 224b.

フロントエンド部20において、RFローカル発振回路241は、PLL(Phase Locked Loop)回路を含んで構成され、温度補償型水晶発振器15が生成したクロック信号に基いて当該PLL回路を用いてRF局発信号を生成し、分配回路242は当該RF局発信号をアナログミキサ213a、213b、222a、及び222bへ供給する。 アンテナ10aに受信された受信信号は、送受信切替スイッチ231a、バンドパスフィルタ211a、及びローノイズアンプ212aを介してアナログミキサ213aへ供給され、前記RF局発信号を用いてIF帯へ周波数変換された後、可変利得アンプ214aによって振幅調整され、変復調部30へ供給される。
アンテナ10bに受信された受信信号も同様に処理される。
In the front end unit 20, the RF local oscillation circuit 241 includes a PLL (Phase Locked Loop) circuit, and uses the PLL circuit based on the clock signal generated by the temperature-compensated crystal oscillator 15 to generate an RF local oscillation signal. And the distribution circuit 242 supplies the RF local oscillation signal to the analog mixers 213a, 213b, 222a, and 222b. The reception signal received by the antenna 10a is supplied to the analog mixer 213a via the transmission / reception changeover switch 231a, the bandpass filter 211a, and the low noise amplifier 212a, and after being frequency-converted to the IF band using the RF local oscillation signal. The amplitude is adjusted by the variable gain amplifier 214a and supplied to the modem 30.
The received signal received by the antenna 10b is processed in the same manner.

一方、変復調部30から供給されたアンテナ10a用のIF帯の送信信号は、可変利得アンプ221aによって振幅調整された後、アナログミキサ222aへ供給され、前記RF局発信号を用いてRF帯へ周波数変換された後、ハイパワーアンプ223a、バンドパスフィルタ224a、及び送受信切替スイッチ231aを介してアンテナ10aから送信される。   On the other hand, the transmission signal in the IF band for the antenna 10a supplied from the modulation / demodulation unit 30 is subjected to amplitude adjustment by the variable gain amplifier 221a, and then supplied to the analog mixer 222a, where the frequency is changed to the RF band using the RF local oscillation signal. After the conversion, the signal is transmitted from the antenna 10a via the high power amplifier 223a, the bandpass filter 224a, and the transmission / reception switch 231a.

アンテナ10b用のIF帯の送信信号も同様に処理される。   The transmission signal in the IF band for the antenna 10b is processed in the same manner.

変復調部30は、IFローカル発振回路341、スイッチ343、分配回路342、311a、及び311b、移相回路(図2では90゜と記載)712a、712b、721a、及び721b、アナログミキサ313a、313b、314a、314b、322a、322b、323a、及び323b、並びに、加算器324a及び324bから構成される。   The modulation / demodulation unit 30 includes an IF local oscillation circuit 341, a switch 343, distribution circuits 342, 311a, and 311b, a phase shift circuit (denoted by 90 ° in FIG. 2) 712a, 712b, 721a, and 721b, an analog mixer 313a, 313b, 314a, 314b, 322a, 322b, 323a, and 323b, and adders 324a and 324b.

変復調部30において、IFローカル発振回路341は、PLL(Phase Locked Loop)回路を含んで構成され、温度補償型水晶発振器15が生成したクロック信号に基いて当該PLL回路を用いてIF局発基準信号を生成し、スイッチ343を介して当該IF局発基準信号を分配回路342へ供給し、分配回路342は当該IF局発基準信号を移相回路712a、712b、721a、及び721bへ供給する。   In the modulation / demodulation unit 30, the IF local oscillation circuit 341 is configured to include a PLL (Phase Locked Loop) circuit, and based on a clock signal generated by the temperature-compensated crystal oscillator 15, uses the PLL circuit to generate an IF local oscillation reference signal. And supplies the IF local oscillation reference signal to the distribution circuit 342 via the switch 343. The distribution circuit 342 supplies the IF local oscillation reference signal to the phase shift circuits 712a, 712b, 721a, and 721b.

移相回路712a、712b、721a、及び721bはそれぞれ、当該IF局発基準信号をローカル信号LOCALとして入力し、位相をシフトすることによって、互いに位相が直交する同相IF局発信号及び直交IF局発信号を生成し、対応するアナログミキサへ供給する。   Each of the phase shift circuits 712a, 712b, 721a, and 721b inputs the IF local oscillation reference signal as a local signal LOCAL, and shifts the phase so that the in-phase IF local oscillation signal and the orthogonal IF local oscillation signal whose phases are orthogonal to each other. A signal is generated and supplied to a corresponding analog mixer.

ここで、スイッチ343は、制御部80から通信実行期間にのみ供給されるイネーブル信号に応じて、通信を実行しない期間には前記IF局発基準信号の供給を停止することによって、変復調部30の省電力化を実現する。   Here, the switch 343 stops the supply of the IF local oscillation reference signal during a period in which communication is not performed, in response to an enable signal supplied only from the control unit 80 during a communication execution period, and thereby controls the modulation / demodulation unit 30. Realize power saving.

また、各移相回路はそれぞれ異なる1チップICで実現されるとしてもよく、また統合したICで実現してもよい。即ち、移相回路としてπ/2の位相差で復調動作に供する直交搬送波を出力する構成であれば、いかなる構成であってもよい。   Further, each phase shift circuit may be realized by a different one-chip IC, or may be realized by an integrated IC. That is, any configuration may be used as long as it outputs a quadrature carrier to be used for demodulation with a phase difference of π / 2 as a phase shift circuit.

アナログミキサ313a及び314aは、分配回路711aを介して、IF帯へ周波数変換されたアンテナ10aの受信信号を供給され、移相回路712aによって生成された同相IF局発信号及び直交IF局発信号をそれぞれ用いて、アンテナ10aのベースバンド帯域のI受信信号及びQ受信信号に直交復調した後、指向性処理部40へ供給する。   The analog mixers 313a and 314a are supplied with the reception signal of the antenna 10a whose frequency has been converted to the IF band via the distribution circuit 711a, and convert the in-phase IF local signal and the quadrature IF local signal generated by the phase shift circuit 712a. Each of them is orthogonally demodulated into an I reception signal and a Q reception signal in the baseband of the antenna 10a, and then supplied to the directivity processing unit 40.

IF帯へ周波数変換されたアンテナ10bの受信信号も同様に処理される。   The reception signal of the antenna 10b whose frequency has been converted to the IF band is processed in the same manner.

一方、アナログミキサ322a及び323aはそれぞれ、アンテナ10a用のベースバンド帯域のI送信信号及びQ送信信号を指向性処理部40から供給され、移相回路721aによって生成された同相IF局発信号及び直交IF局発信号を用いてアンテナ10a用のIF帯の送信信号に直交変調した後、フロントエンド部20へ供給する。   On the other hand, the analog mixers 322a and 323a are supplied with the baseband I transmission signal and the Q transmission signal for the antenna 10a from the directivity processing unit 40, respectively, and generate the in-phase IF local oscillation signal and the quadrature quadrature signal generated by the phase shift circuit 721a. After orthogonally modulating the transmission signal in the IF band for the antenna 10 a using the IF local oscillation signal, the signal is supplied to the front end unit 20.

アンテナ10b用のベースバンド帯域のI送信信号及びQ送信信号も同様に処理される。   The I transmission signal and the Q transmission signal in the baseband for the antenna 10b are similarly processed.

指向性処理部40は、複素ウェイト計算部401、位相振幅調整部411、412、加算器413、分配回路421、及び、位相振幅調整部422、423から構成される。   The directivity processing unit 40 includes a complex weight calculation unit 401, phase amplitude adjustment units 411 and 412, an adder 413, a distribution circuit 421, and phase amplitude adjustment units 422 and 423.

受信時、ウェイト計算部401は、アンテナ10a、及びアンテナ10bそれぞれの受信信号の位相及び振幅の調整量を表す複素ウェイトW1R、W2Rを算出する。   At the time of reception, weight calculation section 401 calculates complex weights W1R and W2R representing the amounts of adjustment of the phases and amplitudes of the received signals of antennas 10a and 10b, respectively.

位相振幅調整部411は、アンテナ10aのI受信信号及び、Q受信信号を、複素ウェイトW1Rと複素乗算することによって位相及び振幅調整し、位相及び振幅調整後の両信号成分を含む複素信号を出力する。   The phase and amplitude adjustment unit 411 adjusts the phase and amplitude by complexly multiplying the I reception signal and the Q reception signal of the antenna 10a by a complex weight W1R, and outputs a complex signal including both signal components after the phase and amplitude adjustment. I do.

位相振幅調整部412は、アンテナ10bのI受信信号と、Q受信信号とを、複素ウェイトW2Rと複素乗算することによって位相及び振幅調整し、位相及び振幅調整後の両信号成分を含む複素信号を出力する。   The phase and amplitude adjustment unit 412 adjusts the phase and the amplitude by complexly multiplying the I reception signal and the Q reception signal of the antenna 10b by a complex weight W2R, and outputs a complex signal including both the phase and amplitude adjusted signal components. Output.

加算器413は、それぞれの複素信号を加算し、加算結果であるベースバンド帯域の複素受信信号をベースバンド処理部50へ供給する。   The adder 413 adds the respective complex signals and supplies the baseband complex reception signal of the baseband that is the result of the addition.

この際、一例として、ウェイト計算部401は、受信信号の複素包絡線が一定であるといった信号の性質を予め知って、加算器413から得られる信号の複素包絡線を一定とする複素ウェイトを逐次算出する。   At this time, as an example, the weight calculation unit 401 knows in advance the properties of the signal such that the complex envelope of the received signal is constant, and sequentially calculates complex weights that make the complex envelope of the signal obtained from the adder 413 constant. calculate.

また、他の例として、ウェイト計算部401は、通信相手から受信される所望信号のうち、内容が既知である部分(例えば、PHS通信におけるUW信号)について、本来受信されるべき信号と、加算器413から得られる信号とを比較し、両者の誤差を減少させる複素ウェイトを逐次算出し直してもよい。   Further, as another example, the weight calculation unit 401 adds, to a signal whose content is known (for example, a UW signal in PHS communication), of a desired signal received from a communication The signal obtained from the unit 413 may be compared with each other, and a complex weight for reducing an error between the two may be sequentially calculated.

このような制御を行うことによって、所望信号の到来方向に選択的に受信利得を高めた受信指向性が形成される。   By performing such control, reception directivity in which the reception gain is selectively increased in the arrival direction of the desired signal is formed.

一方、送信時、分配回路421は、ベースバンド処理部から供給されたベースバンド帯域の複素送信信号を、アンテナ10a用、及びアンテナ10b用に分配し、それぞれ位相振幅調整器422、423へ供給する。   On the other hand, at the time of transmission, the distribution circuit 421 distributes the complex transmission signal of the baseband supplied from the baseband processing unit to the antennas 10a and 10b, and supplies the complex transmission signals to the phase and amplitude adjusters 422 and 423, respectively. .

位相振幅調整器422は、アンテナ10a用の複素送信信号を、複素ウェイトW1Sと複素乗算することによって、複素送信信号に含まれるI送信信号、及びQ送信信号を位相及び振幅調整し、位相及び振幅調整後のそれぞれの信号を変復調部30へ供給する。   The phase and amplitude adjuster 422 adjusts the phase and amplitude of the I transmission signal and the Q transmission signal included in the complex transmission signal by complexly multiplying the complex transmission signal for the antenna 10a by the complex weight W1S. The adjusted signals are supplied to the modem 30.

位相振幅調整器423は、アンテナ10b用の複素送信信号を、複素ウェイトW2Sと複素乗算することによって、複素送信信号に含まれるI送信信号、及びQ送信信号を位相及び振幅調整し、位相及び振幅調整後のそれぞれの信号を変復調部30へ供給する。 受信時に得られた複素ウェイトW1R、W2Rをそれぞれ、複素ウェイトW1S、W2Sとすることにより、受信時の指向性と同一の指向性が送信時に形成され、送信信号は前記所望信号の到来方向へ選択的に送出される。   The phase amplitude adjuster 423 adjusts the phase and amplitude of the I transmission signal and the Q transmission signal included in the complex transmission signal by complexly multiplying the complex transmission signal for the antenna 10b by the complex weight W2S. The adjusted signals are supplied to the modem 30. By setting the complex weights W1R and W2R obtained at the time of reception to the complex weights W1S and W2S, respectively, the same directivity as the directivity at the time of reception is formed at the time of transmission, and the transmission signal is selected in the arrival direction of the desired signal. Sent out.

ベースバンド処理部50は、図示しないD/A変換器、A/D変換器を含み、指向性処理部40から供給されたベースバンド帯域の受信信号を音声信号に変換し、スピーカ60を通して利用者に提示し、また、マイク70から取得した音声信号をベースバンドの送信信号に変換して指向性処理部40へ供給する。   The baseband processing unit 50 includes a D / A converter and an A / D converter (not shown). The baseband processing unit 50 converts a baseband reception signal supplied from the directivity processing unit 40 into an audio signal. And converts the audio signal acquired from the microphone 70 into a baseband transmission signal and supplies it to the directivity processing unit 40.

制御部80は、本無線通信装置の全体を制御する。   The control unit 80 controls the entire wireless communication device.

この構成により、アダプティブアレイ装置においては、アンテナ毎に当該移相回路を用いることにより、各アンテナ用に絶対位相が揃った直交搬送波信号が生成されるので、直交搬送波信号の絶対位相の不揃いのために所望の指向性パターンが形成できないという問題が解決される。   With this configuration, in the adaptive array device, the use of the phase shift circuit for each antenna generates a quadrature carrier signal having the same absolute phase for each antenna. Thus, the problem that a desired directivity pattern cannot be formed is solved.

しかも、この問題の解決には、直交変復調を行うために高価なデジタル処理技術を用いないので、低廉で、かつアダプティブアレイ方式を採用した通信機器を提供可能となる。   Moreover, in order to solve this problem, an expensive digital processing technique is not used to perform quadrature modulation and demodulation, so that it is possible to provide a communication device that is inexpensive and employs an adaptive array system.

また、受動部品による移相回路では、分周などの周波数変換が行われないので、消費電力とノイズフロアレベルの低減を図ることができる。   Further, in a phase shift circuit using passive components, frequency conversion such as frequency division is not performed, so that power consumption and noise floor level can be reduced.

尚、本発明を上記の実施の形態に基づいて説明してきたが、本発明は、上記の実施の形態に限定されるものではない。例えば、直交変復調回路は、上述したコンデンサや抵抗器による移相回路を用いたものに限定するものではなく、以下の図10や図11に示す構成であってもよい。   Although the present invention has been described based on the above embodiment, the present invention is not limited to the above embodiment. For example, the quadrature modulation / demodulation circuit is not limited to the one using the above-described phase shift circuit using a capacitor or a resistor, and may have a configuration shown in FIGS. 10 and 11 below.

図10に、コンデンサ、コイル及び抵抗器による移相回路を用いた直交復調回路の一例を示す。   FIG. 10 shows an example of a quadrature demodulation circuit using a phase shift circuit including a capacitor, a coil, and a resistor.

図10における移相回路1012は、コンデンサ1000,1001と、コイル1002、および抵抗器1003より構成される。   The phase shift circuit 1012 in FIG. 10 includes capacitors 1000 and 1001, a coil 1002, and a resistor 1003.

本回路においても、入力されるローカル信号LOCALに対して、π/2の位相差を有する2つの直交搬送波を生成し、アナログミキサ313,314へ出力する。   Also in this circuit, two orthogonal carriers having a phase difference of π / 2 are generated with respect to the input local signal LOCAL and output to the analog mixers 313 and 314.

図11に、ブランチライン型90°ハイブリッドカプラによる移相回路を用いた直交復調回路の一例を示す。   FIG. 11 shows an example of a quadrature demodulation circuit using a phase shift circuit using a branch line type 90 ° hybrid coupler.

ブランチライン型90°ハイブリッドカプラ1101は、インピーダンスの不整合により発生する反射電力を利用して信号の位相を変化させる回路であり、入力されるローカル信号LOCALに対して、π/2の位相差を有する2つの直交搬送波を生成し、アナログミキサ313,314へ出力する。   The branch line type 90 ° hybrid coupler 1101 is a circuit that changes the phase of a signal using reflected power generated due to impedance mismatch, and generates a phase difference of π / 2 with respect to an input local signal LOCAL. It generates two orthogonal carriers having the same and outputs them to the analog mixers 313 and 314.

以上、実施例1と実施例2により本願発明における実施の形態について説明したが、上述の説明に限るものではなく、以下のような場合も本発明に含まれる。
(1)実施の形態では、2つのアンテナを備えるアダプティブアレイ装置を例示したが、アンテナの数が2に限定されないことは言うまでもない。3以上のアンテナを備え、アンテナ毎に直交搬送波信号を生成するための分周型移相回路を備えるアダプティブアレイ装置も、本発明に含まれる。
(2)実施の形態では、本発明のアダプティブアレイ装置を携帯電話機に適用する場合を想定して、通話用のスピーカ60及びマイク70を含む構成を例示した。しかしながら、本発明のアダプティブアレイ装置は、携帯電話機のみならず、携帯情報端末、無線基地局等を含む無線通信装置に広く適用できる。
The embodiment of the present invention has been described with reference to the first and second embodiments. However, the present invention is not limited to the above description, and the following cases are also included in the present invention.
(1) In the embodiment, the adaptive array device including two antennas has been exemplified. However, it is needless to say that the number of antennas is not limited to two. An adaptive array device including three or more antennas and a frequency-divided phase shift circuit for generating a quadrature carrier signal for each antenna is also included in the present invention.
(2) In the embodiment, the configuration including the speaker 60 and the microphone 70 for a telephone call has been exemplified on the assumption that the adaptive array device of the present invention is applied to a mobile phone. However, the adaptive array device of the present invention can be widely applied to not only mobile phones but also wireless communication devices including mobile information terminals, wireless base stations, and the like.

例えば、本アダプティブアレイ装置を無線基地局に適用する場合には、通話用のスピーカ60及びマイク70に代えて、公衆電話網とのインターフェース手段を備えればよい。
(3)本アダプティブアレイ装置は、空間多重方式を用いて通信を行う無線通信装置に適用できる。
For example, when the present adaptive array device is applied to a wireless base station, an interface with a public telephone network may be provided instead of the speaker 60 and the microphone 70 for a call.
(3) The adaptive array device can be applied to a wireless communication device that performs communication using a spatial multiplexing method.

この場合、指向性処理部40を複数設け、それらは並列に動作して複数の異なる指向性パターンを形成し、それぞれの指向性パターンを通して異なる方向にある通信相手と無線通信すればよい。
(4)実施の形態では、RF段とIF段とを有し、IF段において直交変復調するスーパーヘテロダイン構成の無線通信装置を例示したが、IF段を設けず、RF段においてダイレクト直交変復調する構成とした無線通信装置も、本発明に含まれる。
(5)実施の形態では、複素乗算を用いて位相及び振幅を調整する位相振幅調整部を例示したが、本発明は、位相及び振幅を調整するための構成を、本例に限定するものではない。
In this case, a plurality of directivity processing units 40 may be provided, operate in parallel to form a plurality of different directivity patterns, and wirelessly communicate with communication partners in different directions through the respective directivity patterns.
(4) In the embodiment, a radio communication apparatus having a superheterodyne configuration having an RF stage and an IF stage and performing quadrature modulation and demodulation in the IF stage has been exemplified. However, a configuration in which the IF stage is not provided and direct quadrature modulation and demodulation is performed in the RF stage. The wireless communication device described above is also included in the present invention.
(5) In the embodiment, the phase / amplitude adjustment unit that adjusts the phase and the amplitude by using the complex multiplication is illustrated. However, the present invention does not limit the configuration for adjusting the phase and the amplitude to this example. Absent.

例えば、送受信信号の位相と振幅とを、移相器と振幅調整器とを用いて直接に調整する構成も、本発明に含まれる。
(6)実施の形態では、分配回路342から移相回路(312、321、712、721、1012、1112等)へ、IF局発基準信号を直接供給する方法としているが、これに限定するものではない。例えば、IF局発基準信号を増幅するためのドライバ回路や、分配回路342と全ての移相回路間の線路長を等しく配線した等長線路、更には、分配回路342から移相回路への線路を移相回路の入力端で終端するライン終端回路などを構成し、各移相回路へ接続してもよい。即ち、分配回路342から出力されたIF局発基準信号が、複数の移相回路の入力端において、位相同期するように接続されれば接続の方法は、如何なる方法であってもよい。
For example, a configuration in which the phase and amplitude of a transmission / reception signal are directly adjusted using a phase shifter and an amplitude adjuster is also included in the present invention.
(6) In the embodiment, the method of directly supplying the IF local oscillation reference signal from the distribution circuit 342 to the phase shift circuit (312, 321, 712, 721, 1012, 1112, etc.) is used. is not. For example, a driver circuit for amplifying the IF local oscillation reference signal, an equal length line in which the line length between the distribution circuit 342 and all the phase shift circuits are equal, and a line from the distribution circuit 342 to the phase shift circuit. May be configured as a line termination circuit that terminates at the input end of the phase shift circuit, and connected to each phase shift circuit. That is, any connection method may be used as long as the IF local oscillation reference signal output from the distribution circuit 342 is connected so as to be phase-synchronized at the input terminals of the plurality of phase shift circuits.

(A)本発明の分周型移相回路を用いたアナログ直交復調回路を示す機能ブロック図である。(B)本発明の分周型移相回路を用いたアナログ直交変調回路を示す機能ブロック図である。FIG. 2A is a functional block diagram showing an analog quadrature demodulation circuit using a frequency dividing type phase shift circuit of the present invention. FIG. 3B is a functional block diagram showing an analog quadrature modulation circuit using the frequency dividing type phase shift circuit of the present invention. 当該直交復調回路及び直交変調回路をアンテナ毎に用いたアダプティブアレイ装置を含む無線通信装置を示す機能ブロック図である。FIG. 2 is a functional block diagram illustrating a wireless communication device including an adaptive array device using the quadrature demodulation circuit and the quadrature modulation circuit for each antenna. 当該無線通信装置の動作タイミングを表すタイミングチャートである。4 is a timing chart illustrating operation timing of the wireless communication device. 本発明の分周型移相回路の他の例を示す機能ブロック図である。FIG. 9 is a functional block diagram showing another example of the frequency-dividing phase shift circuit of the present invention. 従来の分周型移相回路を示す機能ブロック図である。FIG. 9 is a functional block diagram showing a conventional frequency-dividing phase shift circuit. (A)〜(D)従来の分周型移相回路から出力される直交信号の位相バリエーションである。(A) to (D) are phase variations of a quadrature signal output from a conventional frequency dividing type phase shift circuit. (A)本発明の受動部品による移相回路を用いたアナログ直交復調回路を示す機能ブロック図である。(A) is a functional block diagram showing an analog quadrature demodulation circuit using a phase shift circuit using passive components of the present invention.

(B)本発明の受動部品による移相回路を用いたアナログ直交変調回路を示す機能ブロック図である。
移相回路における、入力信号と出力信号の関係を示す図である。 図8の移相回路を当該直交復調回路及び直交変調回路に適用した無線通信装置を示す機能ブロック図である。 本発明の受動部品による移相回路の他の例を示す機能ブロック図である。 本発明の受動部品による移相回路の他の例を示す機能ブロック図である。
(B) is a functional block diagram showing an analog quadrature modulation circuit using a phase shift circuit using passive components of the present invention.
FIG. 3 is a diagram illustrating a relationship between an input signal and an output signal in a phase shift circuit. FIG. 9 is a functional block diagram illustrating a wireless communication device in which the phase shift circuit of FIG. 8 is applied to the quadrature demodulation circuit and the quadrature modulation circuit. It is a functional block diagram showing other examples of a phase shift circuit by passive components of the present invention. It is a functional block diagram showing other examples of a phase shift circuit by passive components of the present invention.

符号の説明Explanation of reference numerals


10a、10b アンテナ
20 フロントエンド部
30 変復調部
40 指向性処理部
50 ベースバンド処理部
60 スピーカ
70 マイク
80 制御部
211a、211b、224a、224b バンドパスフィルタ
212a、212b ローノイズアンプ
213a、213b、222a、222b アナログミキサ
214a、214b、221a、221b 可変利得アンプ
223a、223b ハイパワーアンプ
231a、231b 送受信切替スイッチ
241 RFローカル発振回路
242 分配回路
311、311a、311b 分配回路
312、312a、312b、321、321a、321b 分周型移相回路
313、313a、313b、314、314a、314b アナログミキサ
315、316、325、326 FF 322、322a、322b、323、323a、323b アナログミキサ
324、324a、324b 加算器
341 IFローカル発振回路
342 分配回路
343 スイッチ
350 分周型移相回路
351、352 FF
401 複素ウェイト計算部
411、412、422、423 位相振幅調整器
415 加算器
421 分配回路
700、703 抵抗器
701、702 コンデンサ
706 直交搬送波OUT_A
707 直交搬送波OUT_B
712、712a、712b、721、721a、721b 移相回路
900 分周型移相回路
1000、1001 コンデンサ
1002 コイル
1003 抵抗器
1012 移相回路
1101 ブランチライン型90°ハイブリッドカプラ
1102 抵抗器
1112 移相回路

10a, 10b Antenna 20 Front end unit 30 Modulation / demodulation unit 40 Directivity processing unit 50 Baseband processing unit 60 Speaker 70 Microphone 80 Control unit 211a, 211b, 224a, 224b Bandpass filter 212a, 212b Low noise amplifier 213a, 213b, 222a, 222b Analog mixers 214a, 214b, 221a, 221b Variable gain amplifiers 223a, 223b High power amplifiers 231a, 231b Transmission / reception switch 241 RF local oscillation circuit 242 Distribution circuit 311, 311a, 311b Distribution circuit 312, 312a, 312b, 321, 321a, 321b Frequency dividing type phase shift circuits 313, 313a, 313b, 314, 314a, 314b analog mixers 315, 316, 325, 326 FF 322, 322a, 322b, 323, 323a, 323b Analog mixer 324, 324a, 324b Adder 341 IF local oscillation circuit 342 Distribution circuit 343 Switch 350 Frequency dividing type phase shift circuit 351, 352 FF
401 Complex weight calculator 411, 412, 422, 423 Phase amplitude adjuster 415 Adder 421 Distribution circuit 700, 703 Resistor 701, 702 Capacitor 706 Quadrature carrier OUT_A
707 Quadrature carrier OUT_B
712, 712a, 712b, 721, 721a, 721b Phase shift circuit 900 Frequency division type phase shift circuit 1000, 1001 Capacitor 1002 Coil 1003 Resistor 1012 Phase shift circuit 1101 Branch line 90 ° hybrid coupler 1102 Resistor 1112 Phase shift circuit

Claims (7)

複数のアンテナを備え、所望の指向性を形成しつつ直交変調信号を送受信するアダプティブアレイ装置の直交搬送波信号生成回路であって、
搬送波の基準となるクロック信号を生成するクロック信号生成手段と、
前記クロック信号を入力して互いに位相が直交する2つの信号AとBを生成する複数の直交信号生成手段と、
前記直交信号生成手段が出力する直交信号A及びBの位相が、複数の直交信号生成手段間でそれぞれ同期するようにする同期手段と
を備えることを特徴とする直交搬送波信号生成回路。
A quadrature carrier signal generation circuit of an adaptive array device that includes a plurality of antennas and transmits and receives a quadrature modulation signal while forming a desired directivity,
A clock signal generating means for generating a clock signal serving as a reference of the carrier,
A plurality of orthogonal signal generating means for receiving the clock signal and generating two signals A and B having phases orthogonal to each other;
A quadrature carrier signal generating circuit, comprising: a synchronizing means for synchronizing the phases of the quadrature signals A and B output by the quadrature signal generating means among the plural quadrature signal generating means.
前記直交信号生成手段は、分周器を備えて前記クロック信号を分周することによって互いに位相が直交する信号AとBを生成し、
前記同期手段は、複数の直交信号生成手段の分周器を同時にクリアして複数の直交信号生成手段間での位相が同期するようにすることを特徴とする請求項1に記載の直交搬送波信号生成回路。
The quadrature signal generation means includes a frequency divider to generate the signals A and B whose phases are orthogonal to each other by dividing the clock signal,
The quadrature carrier signal according to claim 1, wherein the synchronization unit clears the frequency dividers of the plurality of orthogonal signal generation units at the same time so that the phases of the plurality of orthogonal signal generation units are synchronized. Generation circuit.
前記直交信号生成手段は、前記クロック信号の位相を所定量シフトさせることによって互いに位相が直交する信号AとBを生成し、
前記同期手段は、複数の直交信号生成手段の入力端でのクロック信号の位相を一致させて複数の直交信号生成手段間での位相が同期するようにすることを特徴とする請求項1に記載の直交搬送波信号生成回路。
The orthogonal signal generation means generates signals A and B having phases orthogonal to each other by shifting the phase of the clock signal by a predetermined amount,
2. The apparatus according to claim 1, wherein the synchronizing means matches the phases of the clock signals at the input terminals of the plurality of orthogonal signal generating means so that the phases of the plurality of orthogonal signal generating means are synchronized. A quadrature carrier signal generation circuit.
複数のアンテナを備え、所望の指向性を形成しつつ直交変調信号を送受信するアダプティブアレイ装置であって、
搬送波の基準となるクロック信号を生成するクロック信号生成手段と、
クリア信号を生成するクリア信号生成手段と、
前記複数のアンテナそれぞれに対応して設けられ、対応するアンテナに受信された受信信号をI受信信号及びQ受信信号に直交復調するアナログ直交復調手段と、
前記複数のアンテナそれぞれに対応して設けられ、対応するアンテナ用のI送信信号及びQ送信信号を送信信号に直交変調するアナログ直交変調手段と、
前記各アンテナのI受信信号及びQ受信信号それぞれの位相と振幅とを調整することによって所望の受信指向性を形成し、かつ、前記各アンテナ用のI送信信号及びQ送信信号それぞれの位相と振幅とを調整することによって所望の送信指向性を形成する指向性処理手段と
を備え、
前記各アナログ直交復調手段は、
前記クロック信号を取得するクロック信号取得手段と、
前記クリア信号を取得するクリア信号取得手段と、
当該取得されたクロック信号を分周することによって直交搬送波信号を生成し、かつ当該クリア信号によって所定の内部状態にリセットされる分周回路と、
当該分周回路によって生成される直交搬送波信号を用いて、前記対応するアンテナに受信された受信信号をI受信信号及びQ受信信号に直交復調する2つのアナログミキサ回路とを備え、
前記各アナログ直交変調手段は、
前記クロック信号を取得するクロック信号取得手段と、
前記クリア信号を取得するクリア信号取得手段と、
当該取得されたクロック信号を分周することによって直交搬送波信号を生成し、かつ当該クリア信号によって所定の内部状態にリセットされる分周回路と、
当該分周回路によって生成される直交搬送波信号を用いて、前記対応するアンテナ用のI送信信号及びQ送信信号を送信信号に直交変調する2つのアナログミキサ回路とを備えることを特徴とするアダプティブアレイ装置。
An adaptive array device that includes a plurality of antennas and transmits and receives a quadrature modulated signal while forming a desired directivity,
A clock signal generating means for generating a clock signal serving as a reference of the carrier,
Clear signal generating means for generating a clear signal;
Analog quadrature demodulation means provided corresponding to each of the plurality of antennas and quadrature-demodulating a reception signal received by the corresponding antenna into an I reception signal and a Q reception signal;
Analog quadrature modulation means provided corresponding to each of the plurality of antennas and quadrature-modulating an I transmission signal and a Q transmission signal for the corresponding antenna into a transmission signal;
The desired reception directivity is formed by adjusting the phase and amplitude of each of the I reception signal and Q reception signal of each antenna, and the phase and amplitude of each of the I transmission signal and Q transmission signal for each antenna. And directivity processing means for forming a desired transmission directivity by adjusting
Each analog quadrature demodulation means,
Clock signal acquisition means for acquiring the clock signal,
Clear signal acquisition means for acquiring the clear signal,
A frequency divider circuit that generates a quadrature carrier signal by dividing the obtained clock signal, and is reset to a predetermined internal state by the clear signal;
Using two orthogonal mixer circuits that orthogonally demodulate a received signal received by the corresponding antenna into an I received signal and a Q received signal using the orthogonal carrier signal generated by the frequency dividing circuit,
Each analog quadrature modulation means,
Clock signal acquisition means for acquiring the clock signal,
Clear signal acquisition means for acquiring the clear signal,
A frequency divider circuit that generates a quadrature carrier signal by dividing the obtained clock signal, and is reset to a predetermined internal state by the clear signal;
An adaptive array, comprising: two analog mixer circuits for orthogonally modulating the I and Q transmission signals for the corresponding antenna into transmission signals by using the orthogonal carrier signal generated by the frequency dividing circuit. apparatus.
前記アダプティブアレイ装置は、時分割多重アクセス方式の通信に適用され、
前記クリア信号生成手段は、前記アダプティブアレイ装置が通信を行う各送信タイムスロットの開始及び各受信タイムスロットの開始に先立って、前記クリア信号を生成する
ことを特徴とする請求項4に記載のアダプティブアレイ装置。
The adaptive array device is applied to communication of a time division multiple access method,
The adaptive signal according to claim 4, wherein the clear signal generating means generates the clear signal prior to the start of each transmission time slot and the start of each reception time slot in which the adaptive array apparatus performs communication. Array device.
複数のアンテナを備え、所望の指向性を形成しつつ直交変調信号を送受信するアダプティブアレイ装置であって、
搬送波の基準となるクロック信号を生成するクロック信号生成手段と、
前記複数のアンテナそれぞれに対応して設けられ、対応するアンテナに受信された受信信号をI受信信号及びQ受信信号に直交復調するアナログ直交復調手段と、
前記複数のアンテナそれぞれに対応して設けられ、対応するアンテナ用のI送信信号及びQ送信信号を送信信号に直交変調するアナログ直交変調手段と、
前記各アンテナのI受信信号及びQ受信信号それぞれの位相と振幅とを調整することによって所望の受信指向性を形成し、かつ、前記各アンテナ用のI送信信号及びQ送信信号それぞれの位相と振幅とを調整することによって所望の送信指向性を形成する指向性処理手段と
を備え、
前記各アナログ直交復調手段は、
前記クロック信号を取得するクロック信号取得手段と、
当該取得されたクロック信号の位相をシフトすることによって直交搬送波信号を生成する位相シフト回路と、
当該位相シフト回路によって生成される直交搬送波信号を用いて、前記対応するアンテナに受信された受信信号をI受信信号及びQ受信信号に直交復調する2つのアナログミキサ回路とを備え、
前記各アナログ直交変調手段は、
前記クロック信号を取得するクロック信号取得手段と、
当該取得されたクロック信号の位相をシフトすることによって直交搬送波信号を生成する位相シフト回路と、
当該位相シフト回路によって生成される直交搬送波信号を用いて、前記対応するアンテナ用のI送信信号及びQ送信信号を送信信号に直交変調する2つのアナログミキサ回路とを備える
ことを特徴とするアダプティブアレイ装置。
An adaptive array device that includes a plurality of antennas and transmits and receives a quadrature modulated signal while forming a desired directivity,
A clock signal generating means for generating a clock signal serving as a reference of the carrier,
Analog quadrature demodulation means provided corresponding to each of the plurality of antennas and quadrature-demodulating a reception signal received by the corresponding antenna into an I reception signal and a Q reception signal;
Analog quadrature modulation means provided corresponding to each of the plurality of antennas and quadrature-modulating an I transmission signal and a Q transmission signal for the corresponding antenna into a transmission signal;
The desired reception directivity is formed by adjusting the phase and amplitude of each of the I reception signal and Q reception signal of each antenna, and the phase and amplitude of each of the I transmission signal and Q transmission signal for each antenna. And directivity processing means for forming a desired transmission directivity by adjusting
Each analog quadrature demodulation means,
Clock signal acquisition means for acquiring the clock signal,
A phase shift circuit that generates a quadrature carrier signal by shifting the phase of the obtained clock signal,
Using a quadrature carrier signal generated by the phase shift circuit, comprising two analog mixer circuits for quadrature demodulating the reception signal received by the corresponding antenna into an I reception signal and a Q reception signal,
Each analog quadrature modulation means,
Clock signal acquisition means for acquiring the clock signal,
A phase shift circuit that generates a quadrature carrier signal by shifting the phase of the obtained clock signal,
An adaptive array, comprising: two analog mixer circuits that quadrature-modulate the corresponding I and Q transmission signals for the antenna into transmission signals using the quadrature carrier signals generated by the phase shift circuit. apparatus.
前記各直交復調手段及び前記各直交変調手段は、それぞれ、送受信信号をダイレクト変調及びダイレクト復調する
ことを特徴とする請求項4又は請求項6のいずれかに記載のアダプティブアレイ装置。
The adaptive array apparatus according to claim 4, wherein each of the quadrature demodulation units and the quadrature modulation units directly modulate and directly demodulate a transmission / reception signal, respectively.
JP2004011417A 2003-01-24 2004-01-20 Phase shift circuit, analog quadrature modulation circuit, analog quadrature demodulation circuit, and adaptive array device Pending JP2004248266A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004011417A JP2004248266A (en) 2003-01-24 2004-01-20 Phase shift circuit, analog quadrature modulation circuit, analog quadrature demodulation circuit, and adaptive array device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003016461 2003-01-24
JP2004011417A JP2004248266A (en) 2003-01-24 2004-01-20 Phase shift circuit, analog quadrature modulation circuit, analog quadrature demodulation circuit, and adaptive array device

Publications (1)

Publication Number Publication Date
JP2004248266A true JP2004248266A (en) 2004-09-02

Family

ID=33032075

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004011417A Pending JP2004248266A (en) 2003-01-24 2004-01-20 Phase shift circuit, analog quadrature modulation circuit, analog quadrature demodulation circuit, and adaptive array device

Country Status (1)

Country Link
JP (1) JP2004248266A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2600529A3 (en) * 2011-11-30 2016-02-24 Sequans Communications Limited Control circuitry

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2600529A3 (en) * 2011-11-30 2016-02-24 Sequans Communications Limited Control circuitry

Similar Documents

Publication Publication Date Title
US8005436B2 (en) Method and system for integrated bluetooth transceiver, FM transmitter and FM receiver
CN100590979C (en) Double spots modulating type frequency modulation device, wireless transmit device and wireless communication device
US5825813A (en) Transceiver signal processor for digital cordless communication apparatus
JPH08223071A (en) Transmitter and transmitter-receiver
EP2106082A2 (en) Method and system for chip-to-chip communications using frequency shifts
US6925294B2 (en) Antenna receiver in which carrier-to-noise ratio of demodulation signal is improved
US6356770B1 (en) Composite mobile communication device
EP1434358A1 (en) WIRELESS APPARATUS CAPABLE OF COMMUNICATING IN TWO FREQUENCY BANDS&amp;comma; AND LOCAL OSCILLATION SIGNAL GENERATING METHOD IN THE WIRELESS APPARATUS
RU2348104C2 (en) Frequency synthesiser for support of voice communication standards and wireless networks standards
KR100527844B1 (en) High Frequency Transceiver
WO1998051015A1 (en) Multi-channel base station/terminal design covering complete system frequency range
EP1503509A1 (en) Mobile communication apparatus
JP2004248266A (en) Phase shift circuit, analog quadrature modulation circuit, analog quadrature demodulation circuit, and adaptive array device
JP3090152B2 (en) Transceiver
KR20040032890A (en) Multi-band transceivers with reduced frequency sources for digital transmissions
US20040077321A1 (en) Radio transmission device and method for aligning parameters thereof
US20020186713A1 (en) Communication system with frequency modulation and a single local oscillator
JPH09233143A (en) Digital radio communication equipment
JP2004032446A (en) Local oscillation signal generating circuit and radio device using it
CN113556145B (en) Data processing method and device, electronic equipment and storage medium
JP2003179531A (en) Ofdm signal receiver
CN110661741B (en) Synchronous carrier frequency signal sending method, receiving method and device
JP3387112B2 (en) Transmission device
JP2010011142A (en) Modulator, demodulator, modem and communication instrument
JP2001189678A (en) Synthesizer radio equipment

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20040922

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20051226

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070110

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20080801

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090427

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090526

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20091006