JP2004228748A - Offset voltage output digital/analog conversion circuit and offset voltage output digital/analog converter - Google Patents

Offset voltage output digital/analog conversion circuit and offset voltage output digital/analog converter Download PDF

Info

Publication number
JP2004228748A
JP2004228748A JP2003012190A JP2003012190A JP2004228748A JP 2004228748 A JP2004228748 A JP 2004228748A JP 2003012190 A JP2003012190 A JP 2003012190A JP 2003012190 A JP2003012190 A JP 2003012190A JP 2004228748 A JP2004228748 A JP 2004228748A
Authority
JP
Japan
Prior art keywords
voltage
output
signal
output signal
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003012190A
Other languages
Japanese (ja)
Inventor
Masaomi Tomii
昌臣 冨井
Shinichiro Fujino
伸一郎 藤野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2003012190A priority Critical patent/JP2004228748A/en
Publication of JP2004228748A publication Critical patent/JP2004228748A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To attain downsizing and low power consumption of an offset voltage output digital/analog conversion circuit. <P>SOLUTION: The digital/analog converter includes: a digital/analog conversion circuit for generating a noninverting output signal and an inverting output signal on the basis of a digital input signal; an offset voltage generating circuit for using the noninverting output signal and the inverting output signal to generate a constant offset voltage; and a voltage summation output circuit for using the noninverting output signal to generate a summing voltage increased/decreased in response to the digital input signal and for outputting a signal with a voltage resulting from adding the offset voltage to the summing voltage as an analog output signal. <P>COPYRIGHT: (C)2004,JPO&NCIPI

Description

【0001】
【発明の属する技術分野】
本発明は、オフセット電圧出力型ディジタル/アナログ変換回路及びオフセット電圧出力型ディジタル/アナログ変換装置に関するものである。
【0002】
【従来の技術】
従来より電子機器においては、ノイズの影響を受けにくいディジタル信号を用いて信号処理を行っており、出力信号としてアナログ信号が必要な場合には、ディジタル信号処理回路の出力部にディジタル/アナログ変換装置を接続していた。
【0003】
このディジタル/アナログ変換装置としては、従来より、ディジタル信号に対応したアナログ信号として電流を出力する電流出力型のものと、電圧を出力する電圧出力型のものが存在しているが、近年の電子機器の動作速度の高速化に伴って、高速動作可能な差動電流出力型ディジタル/アナログ変換装置が利用されるようになってきている。
【0004】
特に、QPSK(Quadrature Phase Shift Keying:4相位相偏移変調)変換器やCDMA(Code Division Multiple Access:符号分割多元接続)変換器などの通信機器では、ベースバンド信号を出力する必要があるために、ベースバンド信号に対応したオフセット電圧を加算したアナログ出力電圧をディジタル/アナログ変換装置から出力できる機能(図2参照。)を有することが要求されている。
【0005】
かかるオフセット電圧を出力できる機能を有する差動電流出力型ディジタル/アナログ変換装置(オフセット電圧出力型ディジタル/アナログ変換装置)としては、図3に示す構成のものが知られている(たとえば、特許文献1参照)。
【0006】
すなわち、オフセット電圧出力型ディジタル/アナログ変換装置51は、ディジタル/アナログ変換回路52に差電圧生成回路53を接続し、同差電圧生成回路53に増幅回路54を接続して構成していた。
【0007】
ここで、ディジタル/アナログ変換回路52は、入力端子55から入力されるディジタル入力信号S51に基づいて増大する正転出力信号S52を正転出力端子56から出力するとともに、ディジタル入力信号S51に基づいて減少する反転出力信号S53を反転出力端子57から出力するように構成している。
【0008】
また、差電圧生成回路53は、正転出力信号S52と反転出力信号S53との電圧差に対応した差電圧信号S54を生成するように構成している。
【0009】
また、増幅回路54は、差電圧信号S54と基準電圧信号S55との電圧差を所定のゲインで増幅して出力端子58から出力するように構成している。
【0010】
そして、オフセット電圧出力型ディジタル/アナログ変換装置51は、ディジタル/アナログ変換回路52でディジタル入力信号S51に基づいて生成した正転出力信号S52と反転出力信号S53とを生成した後に、差電圧生成回路53で正転出力信号S52と反転出力信号S53との電圧差に対応した差電圧信号S54を生成し、その後、増幅回路54で差電圧信号S54と基準電圧信号S55との電圧差を増幅して出力端子58から出力するようにしている。
【0011】
このように、オフセット電圧出力型ディジタル/アナログ変換装置51では、正転出力信号S52と反転出力信号S53との電圧差を求め、さらにその電圧差と基準電圧との電圧差を増幅することによって、一定のオフセット電圧を有する出力電圧を出力するようにしている。
【0012】
【特許文献1】
特開平11−122110号公報
【0013】
【発明が解決しようとする課題】
ところが、上記従来のオフセット電圧出力型ディジタル/アナログ変換装置51では、正転出力信号S52と反転出力信号S53との電圧差を求め、さらにその電圧差と基準電圧との電圧差を増幅することによって、一定のオフセット電圧を有する出力電圧を出力するように構成していたため、正転出力信号S52と反転出力信号S53との電圧差に対応した差電圧信号S54を生成するための差電圧生成回路53や差電圧信号S54と基準電圧信号S55との電圧差を増幅するための増幅回路54といった複雑な構成の回路が必要となり、回路規模が増大してしまい、オフセット電圧出力型ディジタル/アナログ変換装置51の小型化や低消費電力化を図ることができなかった。
【0014】
【課題を解決するための手段】
そこで、請求項1に係る本発明では、ディジタル入力信号に応じて増減する電圧に所定のオフセット電圧を加算したアナログ出力信号を出力するオフセット電圧出力型ディジタル/アナログ変換回路において、ディジタル入力信号に基づいて正転出力信号と反転出力信号とを生成するディジタル/アナログ変換回路と、前記正転出力信号と反転出力信号との総和電流を用いて一定のオフセット電圧を発生させるオフセット電圧発生回路と、前記正転出力信号を用いて前記ディジタル入力信号に応じて増減する加算電圧を生成するとともに、同加算電圧に前記オフセット電圧を加算した電圧を有する信号を前記アナログ出力信号として出力する電圧加算出力回路とを有することにした。
【0015】
また、請求項2に係る本発明では、前記請求項1に係る本発明において、前記アナログ信号を出力する出力端子に前記正転出力信号を出力する正転出力端子を接続するとともに、同正転出力端子と前記反転出力信号を出力する反転出力端子との間に抵抗を接続することによって前記電圧加算出力回路を形成し、さらに、前記反転出力端子と電源との間に抵抗を接続することによって前記オフセット電圧発生回路を形成することにした。
【0016】
また、請求項3に係る本発明では、前記請求項1又は請求項2に係る本発明において、所定のスタンバイ電圧を有するスタンバイ信号を発生するスタンバイ信号発生回路と前記電圧加算出力回路とを前記出力端子に選択回路を介して接続して、前記スタンバイ信号又は前記アナログ出力信号を選択的に出力できるように構成することにした。
【0017】
また、請求項4に係る本発明では、前記請求項1〜請求項3のいずれかに係る本発明において、前記スタンバイ電圧は、前記ディジタル/アナログ変換回路で前記正転出力信号及び前記反転出力信号を生成する時に用いる基準電圧であることにした。
【0018】
また、請求項5に係る本発明では、ディジタル入力信号に応じて増減する電圧に所定のオフセット電圧を加算して出力端子からアナログ出力信号を出力するように構成したオフセット電圧出力型ディジタル/アナログ変換装置において、ディジタル入力信号に基づいて正転出力信号と反転出力信号とを生成するディジタル/アナログ変換回路と、前記正転出力信号と反転出力信号との総和電流を用いて一定のオフセット電圧を発生させるオフセット電圧発生回路と、前記正転出力信号を用いて前記ディジタル入力信号に応じて増減する加算電圧を生成するとともに、同加算電圧に前記オフセット電圧を加算した電圧を有する信号を前記アナログ出力信号として出力する電圧加算出力回路とを有することにした。
【0019】
また、請求項6に係る本発明では、前記請求項5に係る本発明において、前記出力端子に前記正転出力信号を出力する正転出力端子を接続するとともに、同正転出力端子と前記反転出力信号を出力する反転出力端子との間に抵抗を接続することによって前記電圧加算出力回路を形成し、さらに、前記反転出力端子と電源との間に抵抗を接続することによって前記オフセット電圧発生回路を形成することにした。
【0020】
また、請求項7に係る本発明では、前記請求項5又は請求項6に係る本発明において、所定のスタンバイ電圧を有するスタンバイ信号を発生するスタンバイ信号発生回路と前記電圧加算出力回路とを前記出力端子に選択回路を介して接続して、前記スタンバイ信号又は前記アナログ出力信号を選択的に出力できるように構成することにした。
【0021】
また、請求項8に係る本発明では、前記請求項5〜請求項7に係る本発明において、前記スタンバイ電圧は、前記ディジタル/アナログ変換回路で前記正転出力信号及び前記反転出力信号を生成する時に用いる基準電圧であることにした。
【0022】
【発明の実施の形態】
本発明に係るオフセット電圧出力型ディジタル/アナログ変換装置は、ディジタル入力信号に応じて増減する電圧に所定のオフセット電圧を加算して出力端子からアナログ出力信号を出力するように構成したものであり、装置内部に配設した半導体基板上にオフセット電圧出力型ディジタル/アナログ変換回路を形成したものである。
【0023】
かかるオフセット電圧出力型ディジタル/アナログ変換回路は、ディジタル入力信号に基づいて正転出力信号と反転出力信号とを生成するディジタル/アナログ変換回路と、正転出力信号と反転出力信号との総和電流を用いて一定のオフセット電圧を発生させるオフセット電圧発生回路と、正転出力信号を用いてディジタル入力信号に応じて増減する加算電圧を生成するとともに、同加算電圧にオフセット電圧を加算した電圧を有する信号をアナログ出力信号として出力する電圧加算出力回路とを有している。
【0024】
このように、本オフセット電圧出力型ディジタル/アナログ変換回路においては、オフセット電圧発生回路を正転出力信号の電流と反転出力信号の電流とを加算する加算回路で構成するとともに、電圧加算出力回路もオフセット電圧と加算電圧とを加算する加算回路で構成しているため、オフセット電圧出力型ディジタル/アナログ変換回路の構成を簡略化することができ、回路規模を小さくすることができるので、オフセット電圧出力型ディジタル/アナログ変換装置の小型化や低消費電力化を図ることができる。
【0025】
特に、出力端子に正転出力信号を出力する正転出力端子を接続するとともに、同正転出力端子と反転出力信号を出力する反転出力端子との間に抵抗を接続することによって電圧加算出力回路を形成し、さらに、反転出力端子と電源との間に抵抗を接続することによってオフセット電圧発生回路を形成した場合には、ディジタル/アナログ変換回路に抵抗を付加するだけでオフセット電圧出力型ディジタル/アナログ変換回路を構成することができるので、オフセット電圧出力型ディジタル/アナログ変換装置の低廉化を図ることができる。
【0026】
また、所定のスタンバイ電圧を有するスタンバイ信号を発生するスタンバイ信号発生回路と電圧加算出力回路とを出力端子に選択回路を介して接続して、スタンバイ信号又はアナログ出力信号を選択的に出力できるように構成した場合には、スタンバイ時に所定のスタンバイ電圧を出力させることができ、オフセット電圧出力型ディジタル/アナログ変換装置の使い勝手を向上させることができる。
【0027】
また、スタンバイ電圧としてディジタル/アナログ変換回路で正転出力信号及び反転出力信号を生成する時に用いる基準電圧を用いた場合には、スタンバイ信号発生回路で基準電圧も生成することができ、基準電圧を生成するための回路を別途用意する必要がなくなり、これによっても、オフセット電圧出力型ディジタル/アナログ変換回路の構成を簡略化することができ、回路規模を小さくすることができるので、オフセット電圧出力型ディジタル/アナログ変換装置の小型化や低消費電力化を図ることができる。
【0028】
以下に、オフセット電圧出力型ディジタル/アナログ変換回路の構成について図面に基づいて説明する。
【0029】
オフセット電圧出力型ディジタル/アナログ変換回路1は、図1に示すように、ディジタル/アナログ変換回路2とオフセット電圧発生回路3と電圧加算出力回路4と選択回路5とから構成している。
【0030】
そして、ディジタル/アナログ変換回路2は、入力端子6から入力されるディジタル入力信号S1に基づいて正転出力信号S2と反転出力信号S3とを生成する差動電流出力型の変換回路となっている。
【0031】
具体的には、ディジタル/アナログ変換回路2は、ディジタル入力信号S1とクロック信号S4とチップイネーブル信号S5とを用いてディジタル入力信号S1をデコードして制御信号S6を生成するためのデコーダ回路7と、基準電圧を有する基準信号S7とスタンバイ時のスタンバイ電圧Vstbを有するスタンバイ信号S8とを発生するためのスタンバイ信号発生回路8と、基準信号S7の基準電圧を用いて基準電流信号S9を生成するための基準電流生成回路9と、基準電流信号S9と制御信号S6とを用いて正転出力信号S2と反転出力信号S3とを生成するとともに、正転出力信号S2を正転出力端子10から出力する一方、反転出力信号S3を反転出力端子11から出力するための差動電流出力回路12とから構成している。図中、17はクロック端子、18はチップイネーブル端子である。
【0032】
ここで、スタンバイ信号発生回路8は、電源端子VCCとグランド端子GNDとの間に直列接続した2個の抵抗R1,R2を接続し、これらの抵抗R1,R2の間にスタンバイ信号出力端子13を形成しており、電源電圧を抵抗R1,R2で分圧して基準電圧及びスタンバイ電圧Vstbを発生するようにしている。なお、このスタンバイ信号発生回路8では、基準電圧とスタンバイ電圧Vstbとを同電圧としているが、複数個の抵抗で電源電圧を分圧することによって、基準電圧とスタンバイ電圧Vstbとを異ならせることもできる。
【0033】
また、オフセット電圧発生回路3は、正転出力信号S2と反転出力信号S3との総和電流を用いて一定のオフセット電圧Voffを発生させるように構成している。
【0034】
具体的には、オフセット電圧発生回路3は、反転出力端子11とグランド端子GNDとの間に抵抗R3を接続して形成している。
【0035】
また、電圧加算出力回路4は、正転出力信号S2を用いてディジタル入力信号S1に応じて増減する加算電圧を生成するとともに、同加算電圧にオフセット電圧を加算した電圧を有する信号をアナログ出力信号S10として出力端子14から出力するように構成している。
【0036】
具体的には、電圧加算出力回路4は、正転出力端子10と反転出力端子11との間に抵抗R4を接続するとともに、正転出力端子10に出力端子14を間に選択回路5を介して接続して形成している。
【0037】
また、選択回路5は、スタンバイ信号S8又はアナログ出力信号S10のいずれか一方だけを選択的に出力端子14から出力するように構成している。
【0038】
具体的には、選択回路5は、2個のスイッチ回路15,16にチップイネーブル信号S5を接続して、チップイネーブル信号S5に基づいて2個のスイッチ回路15,16のうちの一方のみが接続状態となり他方が切断状態となるようにしており、スタンバイ信号出力端子13と出力端子との間にスイッチ回路15を接続するとともに、正転出力端子10と出力端子14との間にスイッチ回路16を接続している。
【0039】
そして、通常動作時には、スイッチ回路15を切断状態とするとともに、スイッチ回路16を接続状態として、出力端子14からアナログ出力信号S10を出力し、一方、スタンバイ時には、スイッチ回路15を接続状態とするとともに、スイッチ回路16を切断状態として、出力端子14からスタンバイ信号S8を出力するようにしている。
【0040】
オフセット電圧出力型ディジタル/アナログ変換回路1は、以上のように構成しており、ディジタル/アナログ変換回路2で生成した正転出力信号S2は、電圧加算出力回路4の抵抗R4とオフセット電圧発生回路3の抵抗R3とを流れ、一方、反転出力信号S3は、オフセット電圧発生回路3の抵抗R3を流れる。
【0041】
そして、差動電流出力型のディジタル/アナログ変換回路2では、正転出力信号S2の電流値I2がディジタル入力信号S1に応じて増大する一方、反転出力信号S3の電流値I3がディジタル入力信号S1に応じて減少するが、正転出力信号S2の電流値I2と反転出力信号S3の電流値I3との総和電流は常に一定の電流値I1である。
【0042】
そのため、オフセット電圧発生回路3の抵抗R3で発生するオフセット電圧Voff=I1・R3は、常に一定の電圧となる。一方、抵抗R4で発生する加算電圧Vadd=I2・R4は、正転出力信号S2の電流値I2に応じて増減する電圧となる。さらに、アナログ出力信号S10の電圧Voutは、抵抗R3と抵抗R4とで発生する電圧となり、オフセット電圧Voffと加算電圧Vaddとを加算した電圧、すなわち、I1・R3+I2・R4となる。
【0043】
したがって、ディジタル入力信号S1の電圧Vinとアナログ出力信号S10の電圧Voutとの関係を図示すると、図2に示すような関係となる。
【0044】
このように、オフセット電圧出力型ディジタル/アナログ変換回路1では、オフセット電圧発生回路3を正転出力信号S2の電流と反転出力信号S3の電流とを加算する加算回路で構成するとともに、電圧加算出力回路4もオフセット電圧Voffと加算電圧Vaddとを加算する加算回路で構成しているため、オフセット電圧出力型ディジタル/アナログ変換回路1の構成を簡略化することができ、回路規模を小さくすることができるので、オフセット電圧出力型ディジタル/アナログ変換回路1の小型化や低消費電力化を図ることができる。
【0045】
また、出力端子14に正転出力端子10を接続するとともに、同正転出力端子10と反転出力端子11との間に抵抗R4を接続することによって電圧加算出力回路4を形成し、さらに、反転出力端子11と電源(グランド端子GND)との間に抵抗R3を接続することによってオフセット電圧発生回路3を形成しているため、差動出力型のディジタル/アナログ変換回路2に抵抗R3,R4を付加するだけでオフセット電圧出力型ディジタル/アナログ変換回路1を構成することができるので、オフセット電圧出力型ディジタル/アナログ変換回路1を安価に構成することができる。
【0046】
また、スタンバイ信号発生回路8と電圧加算出力回路4とを出力端子14に選択回路5を介して接続して、スタンバイ信号S8又はアナログ出力信号S10を選択的に出力できるように構成しているため、スタンバイ時に所定のスタンバイ電圧Vstbを出力させることができ、オフセット電圧出力型ディジタル/アナログ変換回路1の使い勝手を向上させることができる。
【0047】
また、スタンバイ電圧Vstbとしてディジタル/アナログ変換回路2で正転出力信号S2及び反転出力信号S3を生成する時に用いる基準電圧を用いているため、スタンバイ信号発生回路8で基準電圧も生成することができ、基準電圧を生成するための回路を別途用意する必要がなくなり、これによっても、オフセット電圧出力型ディジタル/アナログ変換回路1の構成を簡略化することができ、回路規模を小さくすることができるので、オフセット電圧出力型ディジタル/アナログ変換回路1の小型化や低消費電力化を図ることができる。
【0048】
【発明の効果】
本発明は、以上に説明したような形態で実施され、以下に記載されるような効果を奏する。
【0049】
すなわち、本発明では、ディジタル入力信号に基づいて正転出力信号と反転出力信号とを生成するディジタル/アナログ変換回路と、正転出力信号と反転出力信号との総和電流を用いて一定のオフセット電圧を発生させるオフセット電圧発生回路と、正転出力信号を用いてディジタル入力信号に応じて増減する加算電圧を生成するとともに、同加算電圧にオフセット電圧を加算した電圧を有する信号をアナログ出力信号として出力する電圧加算出力回路とを有しているため、オフセット電圧出力型ディジタル/アナログ変換回路の構成を簡略化することができ、回路規模を小さくすることができるので、オフセット電圧出力型ディジタル/アナログ変換回路の小型化や低消費電力化を図ることができる。
【0050】
特に、出力端子に正転出力信号を出力する正転出力端子を接続するとともに、同正転出力端子と反転出力信号を出力する反転出力端子との間に抵抗を接続することによって電圧加算出力回路を形成し、さらに、反転出力端子と電源との間に抵抗を接続することによってオフセット電圧発生回路を形成した場合には、ディジタル/アナログ変換回路に抵抗を付加するだけでオフセット電圧出力型ディジタル/アナログ変換回路を構成することができるので、オフセット電圧出力型ディジタル/アナログ変換回路を安価に構成することができる。
【0051】
また、所定のスタンバイ電圧を有するスタンバイ信号を発生するスタンバイ信号発生回路と電圧加算出力回路とを出力端子に選択回路を介して接続して、スタンバイ信号又はアナログ出力信号を選択的に出力できるように構成した場合には、スタンバイ時に所定のスタンバイ電圧を出力させることができ、オフセット電圧出力型ディジタル/アナログ変換装置の使い勝手を向上させることができる。
【0052】
また、スタンバイ電圧としてディジタル/アナログ変換回路で正転出力信号及び反転出力信号を生成する時に用いる基準電圧を用いた場合には、スタンバイ信号発生回路で基準電圧も生成することができ、基準電圧を生成するための回路を別途用意する必要がなくなり、これによっても、オフセット電圧出力型ディジタル/アナログ変換回路の構成を簡略化することができ、回路規模を小さくすることができるので、オフセット電圧出力型ディジタル/アナログ変換回路の小型化や低消費電力化を図ることができる。
【図面の簡単な説明】
【図1】本発明に係るオフセット電圧出力型ディジタル/アナログ変換回路を示す回路。
【図2】ディジタル入力信号の電圧とアナログ出力信号の電圧との関係を示す説明図。
【図3】従来のオフセット電圧出力型ディジタル/アナログ変換回路を示す回路。
【符号の説明】
1 オフセット電圧出力型ディジタル/アナログ変換回路
2 ディジタル/アナログ変換回路
3 オフセット電圧発生回路
4 電圧加算出力回路
5 選択回路
6 入力端子
7 デコーダ回路
8 スタンバイ信号発生回路
9 基準電流生成回路
10 正転出力端子
11 反転出力端子
12 差動電流出力回路
13 スタンバイ信号出力端子
14 出力端子
15,16 スイッチ回路
S1 ディジタル入力信号
S2 正転出力信号
S3 反転出力信号
S6 制御信号
S7 基準信号
S8 スタンバイ信号
S9 基準電流信号
S10 アナログ出力信号
[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to an offset voltage output type digital / analog conversion circuit and an offset voltage output type digital / analog conversion device.
[0002]
[Prior art]
Conventionally, in electronic equipment, signal processing is performed using a digital signal which is not easily affected by noise. If an analog signal is required as an output signal, a digital / analog conversion device is provided at the output of the digital signal processing circuit. Was connected.
[0003]
As the digital / analog conversion device, there are a current output type device that outputs a current as an analog signal corresponding to a digital signal and a voltage output type device that outputs a voltage. With an increase in the operating speed of the device, a differential current output type digital / analog converter capable of operating at a high speed has been used.
[0004]
In particular, communication devices such as a QPSK (Quadrature Phase Shift Keying) converter and a CDMA (Code Division Multiple Access) converter need to output a baseband signal. It is required to have a function (see FIG. 2) capable of outputting an analog output voltage obtained by adding an offset voltage corresponding to a baseband signal from a digital / analog converter.
[0005]
As a differential current output type digital / analog converter having the function of outputting such an offset voltage (offset voltage output type digital / analog converter), one having the configuration shown in FIG. 1).
[0006]
That is, the offset voltage output type digital / analog converter 51 has a configuration in which the difference voltage generation circuit 53 is connected to the digital / analog conversion circuit 52, and the amplification circuit 54 is connected to the same difference voltage generation circuit 53.
[0007]
Here, the digital / analog conversion circuit 52 outputs a normal output signal S52 that increases based on the digital input signal S51 input from the input terminal 55 from the normal output terminal 56, and also outputs the digital output signal S51 based on the digital input signal S51. It is configured to output the decreasing inverted output signal S53 from the inverted output terminal 57.
[0008]
Further, the difference voltage generation circuit 53 is configured to generate a difference voltage signal S54 corresponding to a voltage difference between the normal output signal S52 and the inverted output signal S53.
[0009]
The amplification circuit 54 is configured to amplify the voltage difference between the difference voltage signal S54 and the reference voltage signal S55 with a predetermined gain and output the amplified voltage from the output terminal 58.
[0010]
The offset voltage output type digital / analog converter 51 generates a non-inversion output signal S52 and an inverted output signal S53 generated based on the digital input signal S51 by the digital / analog conversion circuit 52, and then outputs the difference voltage generation circuit. At 53, a difference voltage signal S54 corresponding to the voltage difference between the normal output signal S52 and the inverted output signal S53 is generated, and then the voltage difference between the difference voltage signal S54 and the reference voltage signal S55 is amplified by the amplifier circuit 54. Output is made from the output terminal 58.
[0011]
As described above, the offset voltage output type digital / analog conversion device 51 obtains the voltage difference between the normal output signal S52 and the inverted output signal S53, and further amplifies the voltage difference between the voltage difference and the reference voltage. An output voltage having a constant offset voltage is output.
[0012]
[Patent Document 1]
JP-A-11-122110
[Problems to be solved by the invention]
However, the conventional offset voltage output type digital / analog converter 51 obtains the voltage difference between the normal output signal S52 and the inverted output signal S53, and further amplifies the voltage difference between the voltage difference and the reference voltage. And a difference voltage generating circuit 53 for generating a difference voltage signal S54 corresponding to the voltage difference between the non-inversion output signal S52 and the inverted output signal S53. And a circuit having a complicated configuration such as an amplifier circuit 54 for amplifying the voltage difference between the difference voltage signal S54 and the reference voltage signal S55 is required, and the circuit scale is increased, and the offset voltage output type digital / analog converter 51 is used. It was not possible to reduce the size and power consumption of the device.
[0014]
[Means for Solving the Problems]
Therefore, in the present invention according to claim 1, an offset voltage output type digital / analog conversion circuit that outputs an analog output signal obtained by adding a predetermined offset voltage to a voltage that increases or decreases according to a digital input signal, based on the digital input signal A digital / analog conversion circuit for generating a non-inverted output signal and an inverted output signal, an offset voltage generating circuit for generating a constant offset voltage using a total current of the non-inverted output signal and the inverted output signal, A voltage addition output circuit that generates an addition voltage that increases or decreases according to the digital input signal using the non-inversion output signal, and outputs a signal having a voltage obtained by adding the offset voltage to the addition voltage as the analog output signal; Was decided.
[0015]
According to a second aspect of the present invention, in the first aspect of the present invention, a normal output terminal for outputting the normal output signal is connected to an output terminal for outputting the analog signal. The voltage addition output circuit is formed by connecting a resistor between the output terminal and an inverted output terminal that outputs the inverted output signal, and further, by connecting a resistor between the inverted output terminal and a power supply. The offset voltage generating circuit is formed.
[0016]
According to a third aspect of the present invention, in the first or second aspect of the present invention, the standby signal generation circuit for generating a standby signal having a predetermined standby voltage and the voltage addition output circuit are connected to the output terminal. A terminal is connected via a selection circuit so that the standby signal or the analog output signal can be selectively output.
[0017]
Also, in the present invention according to claim 4, in the present invention according to any one of claims 1 to 3, the standby voltage is the normal output signal and the inverted output signal in the digital / analog conversion circuit. Is used as a reference voltage for generating the reference voltage.
[0018]
Further, according to the present invention, an offset voltage output type digital / analog converter configured to add a predetermined offset voltage to a voltage that increases or decreases according to a digital input signal and output an analog output signal from an output terminal. In the apparatus, a digital / analog conversion circuit for generating a non-inverted output signal and an inverted output signal based on a digital input signal, and a constant offset voltage using a total current of the non-inverted output signal and the inverted output signal An offset voltage generating circuit that generates an addition voltage that increases or decreases in accordance with the digital input signal using the normal output signal, and outputs a signal having a voltage obtained by adding the offset voltage to the addition voltage to the analog output signal. And a voltage addition output circuit for outputting the same.
[0019]
In the invention according to claim 6, in the invention according to claim 5, a normal output terminal for outputting the normal output signal is connected to the output terminal, and the normal output terminal and the inverting terminal are connected to the output terminal. The voltage addition output circuit is formed by connecting a resistor between the inverted output terminal that outputs an output signal, and the offset voltage generation circuit is connected by connecting a resistor between the inverted output terminal and a power supply. Was formed.
[0020]
According to a seventh aspect of the present invention, in the fifth or sixth aspect of the present invention, the standby signal generation circuit for generating a standby signal having a predetermined standby voltage and the voltage addition output circuit are connected to the output terminal. A terminal is connected via a selection circuit so that the standby signal or the analog output signal can be selectively output.
[0021]
In the invention according to claim 8, in the invention according to claims 5 to 7, the standby voltage generates the normal output signal and the inverted output signal in the digital / analog conversion circuit. The reference voltage is sometimes used.
[0022]
BEST MODE FOR CARRYING OUT THE INVENTION
An offset voltage output type digital / analog converter according to the present invention is configured to add a predetermined offset voltage to a voltage that increases or decreases according to a digital input signal and output an analog output signal from an output terminal. An offset voltage output type digital / analog conversion circuit is formed on a semiconductor substrate provided inside the device.
[0023]
Such an offset voltage output type digital / analog conversion circuit includes a digital / analog conversion circuit for generating a normal output signal and an inverted output signal based on a digital input signal, and a total current of the normal output signal and the inverted output signal. An offset voltage generating circuit for generating a constant offset voltage using the same, and a signal having a voltage obtained by adding an offset voltage to the added voltage while generating an additional voltage that increases or decreases according to a digital input signal using a non-inverted output signal. As an analog output signal.
[0024]
As described above, in the present offset voltage output type digital / analog conversion circuit, the offset voltage generation circuit is constituted by the addition circuit for adding the current of the normal output signal and the current of the inverted output signal, and the voltage addition output circuit is also provided. Since it is composed of an addition circuit for adding the offset voltage and the addition voltage, the configuration of the offset voltage output type digital / analog conversion circuit can be simplified, and the circuit scale can be reduced. It is possible to reduce the size and power consumption of the digital-to-analog converter.
[0025]
In particular, by connecting a normal output terminal for outputting a normal output signal to the output terminal and connecting a resistor between the normal output terminal and an inverted output terminal for outputting an inverted output signal, a voltage addition output circuit is provided. In addition, when an offset voltage generating circuit is formed by connecting a resistor between the inverted output terminal and the power supply, the offset voltage output type digital / analog conversion circuit can be obtained simply by adding a resistor to the digital / analog conversion circuit. Since an analog conversion circuit can be configured, the cost of the offset voltage output type digital / analog conversion device can be reduced.
[0026]
Also, a standby signal generation circuit for generating a standby signal having a predetermined standby voltage and a voltage addition output circuit are connected to an output terminal via a selection circuit so that a standby signal or an analog output signal can be selectively output. With this configuration, a predetermined standby voltage can be output during standby, and the usability of the offset voltage output type digital / analog converter can be improved.
[0027]
When a reference voltage used for generating a normal output signal and an inverted output signal in a digital / analog conversion circuit is used as a standby voltage, a reference voltage can also be generated in a standby signal generation circuit. It is not necessary to separately prepare a circuit for generating the offset voltage output type digital-to-analog conversion circuit, which can be simplified and the circuit scale can be reduced. The size and power consumption of the digital / analog converter can be reduced.
[0028]
Hereinafter, the configuration of the offset voltage output type digital / analog conversion circuit will be described with reference to the drawings.
[0029]
As shown in FIG. 1, the offset voltage output type digital / analog conversion circuit 1 includes a digital / analog conversion circuit 2, an offset voltage generation circuit 3, a voltage addition output circuit 4, and a selection circuit 5.
[0030]
The digital / analog conversion circuit 2 is a differential current output type conversion circuit that generates a normal output signal S2 and an inverted output signal S3 based on a digital input signal S1 input from the input terminal 6. .
[0031]
Specifically, the digital / analog conversion circuit 2 includes a decoder circuit 7 for decoding the digital input signal S1 using the digital input signal S1, the clock signal S4, and the chip enable signal S5 to generate the control signal S6. A standby signal generation circuit 8 for generating a reference signal S7 having a reference voltage and a standby signal S8 having a standby voltage Vstb during standby, and a reference current signal S9 using the reference voltage of the reference signal S7. A non-inversion output signal S2 and an inversion output signal S3 are generated using the reference current generation circuit 9 and the reference current signal S9 and the control signal S6, and the non-inversion output signal S2 is output from the non-inversion output terminal 10. On the other hand, it comprises a differential current output circuit 12 for outputting the inverted output signal S3 from the inverted output terminal 11. In the figure, 17 is a clock terminal, and 18 is a chip enable terminal.
[0032]
Here, the standby signal generating circuit 8 connects two resistors R1 and R2 connected in series between the power supply terminal VCC and the ground terminal GND, and connects the standby signal output terminal 13 between these resistors R1 and R2. The reference voltage and the standby voltage Vstb are generated by dividing the power supply voltage by the resistors R1 and R2. In the standby signal generation circuit 8, the reference voltage and the standby voltage Vstb are the same, but the reference voltage and the standby voltage Vstb can be made different by dividing the power supply voltage with a plurality of resistors. .
[0033]
Further, the offset voltage generation circuit 3 is configured to generate a constant offset voltage Voff by using a total current of the normal output signal S2 and the inverted output signal S3.
[0034]
Specifically, the offset voltage generation circuit 3 is formed by connecting a resistor R3 between the inverted output terminal 11 and the ground terminal GND.
[0035]
The voltage addition output circuit 4 uses the non-inversion output signal S2 to generate an addition voltage that increases or decreases according to the digital input signal S1, and outputs a signal having a voltage obtained by adding the offset voltage to the addition voltage to an analog output signal. It is configured to output from the output terminal 14 as S10.
[0036]
Specifically, the voltage addition output circuit 4 connects the resistor R4 between the non-inverting output terminal 10 and the inverting output terminal 11, and interposes the output terminal 14 with the non-inverting output terminal 10 via the selection circuit 5. Connected.
[0037]
The selection circuit 5 is configured to selectively output only one of the standby signal S8 and the analog output signal S10 from the output terminal 14.
[0038]
Specifically, the selection circuit 5 connects the chip enable signal S5 to the two switch circuits 15 and 16, and only one of the two switch circuits 15 and 16 is connected based on the chip enable signal S5. And the other is disconnected. A switch circuit 15 is connected between the standby signal output terminal 13 and the output terminal, and a switch circuit 16 is connected between the non-inversion output terminal 10 and the output terminal 14. Connected.
[0039]
During normal operation, the switch circuit 15 is turned off, the switch circuit 16 is turned on, and the analog output signal S10 is output from the output terminal 14. On the other hand, during standby, the switch circuit 15 is turned on. The switch circuit 16 is turned off to output the standby signal S8 from the output terminal 14.
[0040]
The offset voltage output type digital / analog conversion circuit 1 is configured as described above. The normal output signal S2 generated by the digital / analog conversion circuit 2 is connected to the resistor R4 of the voltage addition output circuit 4 and the offset voltage generation circuit. 3, while the inverted output signal S3 flows through the resistor R3 of the offset voltage generating circuit 3.
[0041]
In the digital / analog conversion circuit 2 of the differential current output type, the current value I2 of the non-inversion output signal S2 increases according to the digital input signal S1, while the current value I3 of the inverted output signal S3 increases. However, the total current of the current value I2 of the normal output signal S2 and the current value I3 of the inverted output signal S3 is always a constant current value I1.
[0042]
Therefore, the offset voltage Voff = I1 · R3 generated by the resistor R3 of the offset voltage generation circuit 3 is always a constant voltage. On the other hand, the added voltage Vadd = I2 · R4 generated by the resistor R4 is a voltage that increases or decreases according to the current value I2 of the non-inversion output signal S2. Further, the voltage Vout of the analog output signal S10 becomes a voltage generated by the resistors R3 and R4, and becomes a voltage obtained by adding the offset voltage Voff and the addition voltage Vadd, that is, I1 · R3 + I2 · R4.
[0043]
Accordingly, the relationship between the voltage Vin of the digital input signal S1 and the voltage Vout of the analog output signal S10 is as shown in FIG.
[0044]
As described above, in the offset voltage output type digital / analog conversion circuit 1, the offset voltage generation circuit 3 is constituted by an addition circuit for adding the current of the normal output signal S2 and the current of the inverted output signal S3, and the voltage addition output. Since the circuit 4 is also configured by an addition circuit that adds the offset voltage Voff and the addition voltage Vadd, the configuration of the offset voltage output type digital / analog conversion circuit 1 can be simplified, and the circuit scale can be reduced. Therefore, the size and power consumption of the offset voltage output type digital / analog conversion circuit 1 can be reduced.
[0045]
In addition, the normal output terminal 10 is connected to the output terminal 14, and the resistor R4 is connected between the normal output terminal 10 and the inverted output terminal 11, thereby forming the voltage addition output circuit 4. Since the offset voltage generation circuit 3 is formed by connecting the resistor R3 between the output terminal 11 and the power supply (ground terminal GND), the resistors R3 and R4 are connected to the digital / analog conversion circuit 2 of the differential output type. Since the offset voltage output type digital / analog conversion circuit 1 can be configured only by adding, the offset voltage output type digital / analog conversion circuit 1 can be configured at low cost.
[0046]
Further, the standby signal generation circuit 8 and the voltage addition output circuit 4 are connected to the output terminal 14 via the selection circuit 5, so that the standby signal S8 or the analog output signal S10 can be selectively output. In addition, a predetermined standby voltage Vstb can be output during standby, and the usability of the offset voltage output type digital / analog conversion circuit 1 can be improved.
[0047]
In addition, since the reference voltage used when the digital / analog conversion circuit 2 generates the normal output signal S2 and the inverted output signal S3 is used as the standby voltage Vstb, the standby signal generation circuit 8 can also generate the reference voltage. It is not necessary to separately prepare a circuit for generating the reference voltage. This also simplifies the configuration of the offset voltage output type digital / analog conversion circuit 1 and reduces the circuit scale. Also, the size and power consumption of the offset voltage output type digital / analog conversion circuit 1 can be reduced.
[0048]
【The invention's effect】
The present invention is implemented in the form described above, and has the following effects.
[0049]
That is, in the present invention, a digital / analog conversion circuit for generating a non-inverted output signal and an inverted output signal based on a digital input signal, and a constant offset voltage using a sum current of the non-inverted output signal and the inverted output signal And an offset voltage generating circuit for generating an additional voltage that increases or decreases according to the digital input signal using the non-inverted output signal, and outputs a signal having a voltage obtained by adding the offset voltage to the added voltage as an analog output signal And an offset voltage output type digital / analog converter, since the configuration of the offset voltage output type digital / analog conversion circuit can be simplified and the circuit scale can be reduced. Circuit size and power consumption can be reduced.
[0050]
In particular, by connecting a normal output terminal for outputting a normal output signal to the output terminal and connecting a resistor between the normal output terminal and an inverted output terminal for outputting an inverted output signal, a voltage addition output circuit is provided. In addition, when an offset voltage generating circuit is formed by connecting a resistor between the inverted output terminal and the power supply, the offset voltage output type digital / analog conversion circuit can be obtained simply by adding a resistor to the digital / analog conversion circuit. Since an analog conversion circuit can be configured, an offset voltage output type digital / analog conversion circuit can be configured at low cost.
[0051]
Also, a standby signal generation circuit for generating a standby signal having a predetermined standby voltage and a voltage addition output circuit are connected to an output terminal via a selection circuit so that a standby signal or an analog output signal can be selectively output. With this configuration, a predetermined standby voltage can be output during standby, and the usability of the offset voltage output type digital / analog converter can be improved.
[0052]
When a reference voltage used for generating a normal output signal and an inverted output signal in a digital / analog conversion circuit is used as a standby voltage, a reference voltage can also be generated in a standby signal generation circuit. It is not necessary to separately prepare a circuit for generating the offset voltage output type digital-to-analog conversion circuit, which can be simplified and the circuit scale can be reduced. The size and power consumption of the digital / analog conversion circuit can be reduced.
[Brief description of the drawings]
FIG. 1 is a circuit diagram showing an offset voltage output type digital / analog conversion circuit according to the present invention.
FIG. 2 is an explanatory diagram showing a relationship between a voltage of a digital input signal and a voltage of an analog output signal.
FIG. 3 is a circuit diagram showing a conventional offset voltage output type digital / analog conversion circuit.
[Explanation of symbols]
REFERENCE SIGNS LIST 1 offset voltage output type digital / analog conversion circuit 2 digital / analog conversion circuit 3 offset voltage generation circuit 4 voltage addition output circuit 5 selection circuit 6 input terminal 7 decoder circuit 8 standby signal generation circuit 9 reference current generation circuit 10 forward output terminal REFERENCE SIGNS LIST 11 inverted output terminal 12 differential current output circuit 13 standby signal output terminal 14 output terminal 15, 16 switch circuit S1 digital input signal S2 forward output signal S3 inverted output signal S6 control signal S7 reference signal S8 standby signal S9 reference current signal S10 Analog output signal

Claims (8)

ディジタル入力信号に応じて増減する電圧に所定のオフセット電圧を加算したアナログ出力信号を出力するオフセット電圧出力型ディジタル/アナログ変換回路において、
前記ディジタル入力信号に基づいて正転出力信号と反転出力信号とを生成するディジタル/アナログ変換回路と、前記正転出力信号と反転出力信号との総和電流を用いて一定のオフセット電圧を発生させるオフセット電圧発生回路と、前記正転出力信号を用いて前記ディジタル入力信号に応じて増減する加算電圧を生成するとともに、同加算電圧に前記オフセット電圧を加算した電圧を有する信号を前記アナログ出力信号として出力する電圧加算出力回路とを有することを特徴とするオフセット電圧出力型ディジタル/アナログ変換回路。
An offset voltage output type digital / analog conversion circuit that outputs an analog output signal obtained by adding a predetermined offset voltage to a voltage that increases or decreases according to a digital input signal,
A digital / analog conversion circuit for generating a non-inverted output signal and an inverted output signal based on the digital input signal, and an offset for generating a constant offset voltage using a total current of the non-inverted output signal and the inverted output signal A voltage generating circuit, using the non-inversion output signal to generate an addition voltage that increases or decreases according to the digital input signal, and outputs a signal having a voltage obtained by adding the offset voltage to the addition voltage as the analog output signal And an offset voltage output type digital / analog conversion circuit.
前記アナログ出力信号を出力する出力端子に前記正転出力信号を出力する正転出力端子を接続するとともに、同正転出力端子と前記反転出力信号を出力する反転出力端子との間に抵抗を接続することによって前記電圧加算出力回路を形成し、さらに、前記反転出力端子と電源との間に抵抗を接続することによって前記オフセット電圧発生回路を形成したことを特徴とする請求項1に記載のオフセット電圧出力型ディジタル/アナログ変換回路。A normal output terminal that outputs the normal output signal is connected to an output terminal that outputs the analog output signal, and a resistor is connected between the normal output terminal and an inverted output terminal that outputs the inverted output signal. 2. The offset voltage generating circuit according to claim 1, wherein the voltage addition output circuit is formed by performing the above operation, and the offset voltage generating circuit is formed by connecting a resistor between the inverted output terminal and a power supply. Voltage output type digital / analog conversion circuit. 所定のスタンバイ電圧を有するスタンバイ信号を発生するスタンバイ信号発生回路と前記電圧加算出力回路とを前記出力端子に選択回路を介して接続して、前記スタンバイ信号又は前記アナログ出力信号を選択的に出力できるように構成したことを特徴とする請求項1又は請求項2に記載のオフセット電圧出力型ディジタル/アナログ変換回路。A standby signal generation circuit that generates a standby signal having a predetermined standby voltage and the voltage addition output circuit can be connected to the output terminal via a selection circuit to selectively output the standby signal or the analog output signal. 3. The offset voltage output type digital / analog conversion circuit according to claim 1, wherein the digital / analog conversion circuit is configured as described above. 前記スタンバイ電圧は、前記ディジタル/アナログ変換回路で前記正転出力信号及び前記反転出力信号を生成する時に用いる基準電圧であることを特徴とする請求項1〜請求項3のいずれかに記載のオフセット電圧出力型ディジタル/アナログ変換回路。The offset according to any one of claims 1 to 3, wherein the standby voltage is a reference voltage used when the digital / analog conversion circuit generates the normal output signal and the inverted output signal. Voltage output type digital / analog conversion circuit. ディジタル入力信号に応じて増減する電圧に所定のオフセット電圧を加算して出力端子からアナログ出力信号を出力するように構成したオフセット電圧出力型ディジタル/アナログ変換装置において、
前記ディジタル入力信号に基づいて正転出力信号と反転出力信号とを生成するディジタル/アナログ変換回路と、前記正転出力信号と反転出力信号との総和電流を用いて一定のオフセット電圧を発生させるオフセット電圧発生回路と、前記正転出力信号を用いて前記ディジタル入力信号に応じて増減する加算電圧を生成するとともに、同加算電圧に前記オフセット電圧を加算した電圧を有する信号を前記アナログ出力信号として出力する電圧加算出力回路とを有することを特徴とするオフセット電圧出力型ディジタル/アナログ変換装置。
An offset voltage output type digital / analog converter configured to add a predetermined offset voltage to a voltage that increases or decreases according to a digital input signal and output an analog output signal from an output terminal,
A digital / analog conversion circuit for generating a non-inverted output signal and an inverted output signal based on the digital input signal, and an offset for generating a constant offset voltage using a total current of the non-inverted output signal and the inverted output signal A voltage generating circuit, using the non-inversion output signal to generate an addition voltage that increases or decreases according to the digital input signal, and outputs a signal having a voltage obtained by adding the offset voltage to the addition voltage as the analog output signal And an offset voltage output type digital-to-analog converter.
前記出力端子に前記正転出力信号を出力する正転出力端子を接続するとともに、同正転出力端子と前記反転出力信号を出力する反転出力端子との間に抵抗を接続することによって前記電圧加算出力回路を形成し、さらに、前記反転出力端子と電源との間に抵抗を接続することによって前記オフセット電圧発生回路を形成したことを特徴とする請求項5に記載のオフセット電圧出力型ディジタル/アナログ変換装置。By connecting a normal output terminal for outputting the normal output signal to the output terminal and connecting a resistor between the normal output terminal and the inverted output terminal for outputting the inverted output signal, the voltage addition is performed. 6. An offset voltage output type digital / analog according to claim 5, wherein an output circuit is formed, and said offset voltage generation circuit is formed by connecting a resistor between said inverted output terminal and a power supply. Conversion device. 所定のスタンバイ電圧を有するスタンバイ信号を発生するスタンバイ信号発生回路と前記電圧加算出力回路とを前記出力端子に選択回路を介して接続して、前記スタンバイ信号又は前記アナログ出力信号を選択的に出力できるように構成したことを特徴とする請求項5又は請求項6に記載のオフセット電圧出力型ディジタル/アナログ変換装置。A standby signal generation circuit that generates a standby signal having a predetermined standby voltage and the voltage addition output circuit can be connected to the output terminal via a selection circuit to selectively output the standby signal or the analog output signal. 7. An offset voltage output type digital / analog converter according to claim 5, wherein the digital / analog converter is configured as described above. 前記スタンバイ電圧は、前記ディジタル/アナログ変換回路で前記正転出力信号及び前記反転出力信号を生成する時に用いる基準電圧であることを特徴とする請求項5〜請求項7のいずれかに記載のオフセット電圧出力型ディジタル/アナログ変換装置。8. The offset according to claim 5, wherein the standby voltage is a reference voltage used when the digital / analog conversion circuit generates the normal output signal and the inverted output signal. Voltage output digital / analog converter.
JP2003012190A 2003-01-21 2003-01-21 Offset voltage output digital/analog conversion circuit and offset voltage output digital/analog converter Pending JP2004228748A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003012190A JP2004228748A (en) 2003-01-21 2003-01-21 Offset voltage output digital/analog conversion circuit and offset voltage output digital/analog converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003012190A JP2004228748A (en) 2003-01-21 2003-01-21 Offset voltage output digital/analog conversion circuit and offset voltage output digital/analog converter

Publications (1)

Publication Number Publication Date
JP2004228748A true JP2004228748A (en) 2004-08-12

Family

ID=32900880

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003012190A Pending JP2004228748A (en) 2003-01-21 2003-01-21 Offset voltage output digital/analog conversion circuit and offset voltage output digital/analog converter

Country Status (1)

Country Link
JP (1) JP2004228748A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008042812A (en) * 2006-08-10 2008-02-21 Matsushita Electric Ind Co Ltd Current addition type d/a converter

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008042812A (en) * 2006-08-10 2008-02-21 Matsushita Electric Ind Co Ltd Current addition type d/a converter

Similar Documents

Publication Publication Date Title
CN109270983B (en) Envelope tracking current bias circuit with offset cancellation function and power amplifier
TW201004132A (en) Amplifier with gain expansion stage
JP2007027895A (en) Current-voltage conversion circuit, and power consumption detection circuit and electronic equipment using the same
JP2007312391A (en) Baseband processor, radio frequency digital-to-analog converter and baseband signal processing method
JP2007181032A (en) Transconductor, integrator and filter circuit
JP2007049220A (en) Amplifier circuit of btl system
JP2006238447A (en) Variable amplifier and its use
JP2003163556A (en) Signal intensity detection circuit
JP2010136377A (en) Improved exponential current generator and method
JP2011091572A (en) Variable-gain amplifier circuit
TWI358122B (en) Color sensor circuit with integrated programmable
JP2004228748A (en) Offset voltage output digital/analog conversion circuit and offset voltage output digital/analog converter
JP2011151705A (en) Differential amplifier circuit
JP2009232185A (en) Input circuit and semiconductor integrated circuit including the input circuit
TW201025833A (en) Voltage clamp
JP2006191278A5 (en)
JP2010085319A (en) Sensor signal detection circuit, ratiometric correction circuit, and sensor device
JP2008016927A (en) Amplifier circuit
JP2007037387A (en) Motor drive circuit
JPH0529845A (en) Current mirror circuit
JP2010004675A (en) Motor drive circuit
KR101496818B1 (en) Apparatus and method for detecting back electro-motive force of sensorless motor
JP4961163B2 (en) DC coupled amplifier circuit
JP2007164259A (en) Constant current device
JP2005064826A (en) Voice signal output unit

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20040818