JP2004030028A - Pcカードコントローラ及びpcカードアダプタ - Google Patents

Pcカードコントローラ及びpcカードアダプタ Download PDF

Info

Publication number
JP2004030028A
JP2004030028A JP2002182956A JP2002182956A JP2004030028A JP 2004030028 A JP2004030028 A JP 2004030028A JP 2002182956 A JP2002182956 A JP 2002182956A JP 2002182956 A JP2002182956 A JP 2002182956A JP 2004030028 A JP2004030028 A JP 2004030028A
Authority
JP
Japan
Prior art keywords
card
controller
memory
adapter
pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002182956A
Other languages
English (en)
Other versions
JP4125554B2 (ja
Inventor
Hiromasa Kusakabe
日下部 弘昌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2002182956A priority Critical patent/JP4125554B2/ja
Publication of JP2004030028A publication Critical patent/JP2004030028A/ja
Application granted granted Critical
Publication of JP4125554B2 publication Critical patent/JP4125554B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Abstract

【課題】1つのPCカードスロットで同時に複数の小型メモリカード等を動作させる、小型メモリカード対応のPCカードコントローラ及びPCカードアダプタを提供する。
【解決手段】本発明の提供するPCカードコントローラは、異なる複数のメモリカードに係るピンの役割におけるメモリカード毎の重複を避け、且つ、個別のメモリカードの挿入を検出するピンを設置するための、ピン配置の定義を有し、よって、異なる複数のメモリカードを同時に動作させる、PCカードコントローラである。更に、本発明に提供するPCカードアダプタは、上記のピン配置の定義に対応し、且つ、個別のメモリカードの挿入を検知する、異なる複数のメモリカードのためのPCカードアダプタである。
【選択図】図1

Description

【0001】
【発明の属する技術分野】
本発明は、パーソナルコンピュータにおける小型メモリカード対応のPCカードコントローラ及びPCカードアダプタに関する。
【0002】
【従来の技術】
PCMCIA(Personal Computer Memory CardInternational Association)規格では、小型メモリカード対応のPCカードコントローラが議論されている。この小型メモリカード対応のPCカードコントローラは、より廉価なPCカードアダプタによって、各種の小型メモリカードやICカードをサポートする機能を備えるPCカードコントローラである。
【0003】
例えば、現在、小型メモリカードをパソコンで動作させる際に必要とされるPCカードアダプタの内部には、メモリカード用のコントローラLSIが内蔵されている。図5は、そのようなPCカードアダプタ、及びそれに係るパーソナルコンピュータ(パソコン)部分の、概略の構成図である。
【0004】
図5において、PCカードソケット12は、一般的なパソコンに備わるPCカードソケットである。図5のパソコンには、PCIバス2及びPCカードコントローラデバイス54が備わる。PCカードは、PCカードソケット12に挿入されると、PCカードコントローラデバイス54及びPCIバス2を介してパソコンとのデータのやりとりを行う。よって、小型メモリカード6がパソコンとデータのやりとりを行う際には、その小型メモリカード6専用のPCカードアダプタ58がPCカードソケット12に挿入され、更に小型メモリカード6がPCカードアダプタ58に備わる小型メモリカード用ソケット14に挿入される。
【0005】
上述のように、PCカードアダプタ58にはメモリカード用コントローラデバイス(LSI)60が内蔵されることが必須であるが、このことが現在のPCカードアダプタ58の価格を押し上げる要因ともなっている。
【0006】
このことを踏まえて、小型メモリカード対応PCカードコントローラでは、図6のようにパソコン側のPCカードコントローラ5’にメモリカードコントローラデバイスの機能等を備えさせ(メモリカードコントローラブロック10’)、PCカードアダプタ8’の廉価化が図られる。この図6は、CardBay対応のPCカードアダプタ、及びそれに係るパソコン部分の概略の構成図である。
【0007】
ところで、現存する小型メモリカード対応のPCカードコントローラにおいては、PCカードコントローラ5’内に複数種類の小型メモリカードに係るコントローラの機能が備わっているとしても、1つのPCカードスロットで同時に複数の小型メモリカード6を動作させることが想定されていない。1つのPCカードスロットでは、1つの小型メモリカードを動作させるのみである。
【0008】
なお、小型メモリカードとしては現在、メモリスティック(Memory_Stick)(ソニー株式会社)、SDカード(SD/MMC)(株式会社東芝、松下電器産業株式会社)、スマートメディア(Smart_Media)(株式会社東芝)、マルチメディアカード(サンディスク株式会社など)などが知られている。
【0009】
【発明が解決しようとする課題】
本発明は、1つのPCカードスロットで同時に複数の小型メモリカード等を動作させる、小型メモリカード対応のPCカードコントローラ及びPCカードアダプタを提供することを目的とする。
【0010】
【課題を解決するための手段】
本発明は、上記の目的を達成するために為されたものである。本発明に係る請求項1に記載のPCカードコントローラは、
小型メモリカード対応のPCカードコントローラである。そのPCカードコントローラにおいて、
異なる複数のメモリカードに係るピンの役割におけるメモリカード毎の重複を避け、且つ、個別のメモリカードの挿入を検出するピンを設置するための、ピン配置の定義を有し、
よって、異なる複数のメモリカードを同時に動作させる。
【0011】
本発明に係る請求項2に記載のPCカードアダプタは、
請求項1に記載のピン配置の定義に対応し、且つ、個別のメモリカードの挿入を検知する、
異なる複数のメモリカードのためのPCカードアダプタである。
【0012】
【発明の実施の形態】
以下において、添付の図面を参照しつつ本発明に係る好適な実施の形態を説明する。
【0013】
≪第1の実施形態≫
本発明は、小型メモリカード対応のPCカードコントローラ及びPCカードアダプタに関するものである。即ち、PCMCIA規格であるPC Card Standard Release 8に記載されているCardBay仕様と、現存する小型メモリカード対応のPCカードコントローラを基礎にして、本発明は構築されている。従って、CardBay仕様と、現存する小型メモリカード対応のPCカードコントローラの仕様を踏まえつつ、本発明の第1の実施形態に係るPCカードコントローラ及びPCカードアダプタの説明を進める。
【0014】
図1は、本発明の第1の実施形態に係るPCカードアダプタ8、PCカードコントローラ5及びそれらに係るパソコン部分の概略の構成図である。図5の従来のPCカードアダプタ58、PCカードコントローラ(デバイス)54及びそれらに係るパソコン部分と概ね同じ構成であり、よって同一部分には同一の符号を付し説明を略し、差異部分を中心に述べる。
【0015】
図5の従来の形態のPCカードアダプタ58には、メモリカードコントローラデバイス60が内蔵されているが、図1の実施形態では、パソコン側の小型メモリカード対応PCカードコントローラ5の内部にメモリカードコントローラブロック10が含まれる。更に、従来形態のメモリカードコントローラデバイス60は特定の1つのメモリカードに対応するコントローラデバイスであるが、本発明のメモリカードコントローラブロック10には、複数種類のメモリカードに対応するコントローラの機能が含まれている。もちろんPCカードコントローラ5の内部には、従来のPCカードコントローラデバイス54に相当するPCカードコントローラブロック4も含まれる。但し、これらのことは、図6の構成図に示されるように、小型メモリカード対応PCカードコントローラの仕様内容である。
【0016】
更に、図1の第1の実施形態では、PCカードアダプタ8に小型メモリカード用ソケット(14a、14b)が2つ備わり、よって小型メモリカードも2種類挿入され得る。本明細書の例では、メモリスティック6aとSD/MMCカード6bとが挿入されるものとする。
【0017】
ところで、図7は、小型メモリカード対応PCカードコントローラでのピン配置のPin1〜Pin34までを示し、図8はそのPin35〜Pin68までを示す。ここで、複数の小型メモリカードを同時に動作させるには、図7及び図8内で機能が重複しているピンにおけるそれら機能を、分散させることが必要である。図9及び図10は、その分散の対応を行ったピン配置の例を示す。図7及び図8と同様に、図9はPin1〜Pin34までを示し、図10はPin35〜Pin68までを示す。(図7及び図8と、)図9及び図10については更に後で説明する。
【0018】
図1に示されるように1つのPCカードアダプタ8にて2つの小型メモリカード(6a、6b)を同時に動作させるには、メモリカード挿入の検出の手順を変更・追加する必要がある。図2は、第1の実施形態にて利用される、メモリスティック6aとSD/MMCカード6bとが同時に動作可能なPCカードアダプタ8の概略図であり、図3はこのアダプタ8を使用した場合のカード検出の手順の例である。
【0019】
図3において、まず、PCカードアダプタ8がPCカードソケット12に挿入されると、CCD1#ピン及びCCD2#ピンがLowになり、PCカードコントローラ5がPCカードの検出ルーチンをスタートさせる。
【0020】
この時(即ち、PCカード検出期間)、PCカードコントローラ5は、CVS1ピン、CVS2ピンを順番にHighにドライブして、CCD1#、CCD2#、CVS1、CVS2各ピンの状態をモニタする。ここでのモニタ結果が、以下の表1に示される組み合わせに当て嵌まる場合には、小型メモリカード対応の(例えばCardBay対応の)PCカードとして認識される。
【表1】
Figure 2004030028
【0021】
小型メモリカード対応PCカードと認識された場合には、PCカードコントローラ5は、図7及び図8に示すピン配置の定義を利用することになり、ここでのPin53(MC_CD)をモニタする。メモリスティック6aが挿入され、(後で説明するように図3のメモリスティックソケット14aのスイッチが接触して)MC_CDピン(Pin53)がLowになったら、挿入されたPCカードアダプタ8がどのメディアをサポートしているかを検出する検出ルーチンを実行する(図3・メディアカード組み合わせ検出期間)。
【0022】
図3のメディアカード組み合わせ検出期間にて、PCカードコントローラ5は、SQRYDRピンをHighにドライブし、SQRYx(SQRY1〜SQRY10)ピンの接続状態をモニタする。つまり、SQRYxピンの接続状態によりPCカードアダプタ8がサポートするメディアが判別(検出)されるように構成されている。下の表2に、CardBay仕様でのSQRYxピンの接続状態の組み合わせが示される。この検出ルーチンまでは、PC Card StandardのRelease8に記載される。
【表2】
Figure 2004030028
【0023】
上記の表2に対し、サポートメディアが複数(2つ)の場合を追加した本発明の第1の実施形態でのSQRYxピンの接続状態の組み合わせを、下の表3に示す。
【表3】
Figure 2004030028
【0024】
本明細書における例では、図4のように、「SQRY4」と「SQRY6」とが接続されているものとされる。つまり、メディアカード組み合わせは、“MMC/SD and Memory Stick Interface”、即ち、SD/MMCとメモリスティックとである。
【0025】
“MMC/SD and Memory Stick Interface”を含む、サポートメディアが複数(2つ)の場合の、追加されたSQRYxピンの接続状態の場合、図7及び図8に示されたピン配置から、図9及び図10に定義されたピン配置に再定義される。
【0026】
本明細書の例では、1つめのメモリスティック6aがPCカードアダプタ8に挿入されると、図2に示されたメモリスティックソケット14aのスイッチが接触し、Pin53(MC_CD)とPin32が“Low”となる。Pin53(MC_CD)が“Low”になると、上述のCardBay対応PCカードに対するメディア検出ルーチンが実行され、上記の“MMC/SD and Memory Stick Interface”の組み合わせと認識される。この時点で図9及び図10に示されたピン配置に再定義される。
【0027】
本発明の第1の実施形態では、次に、Pin32(MS_CD)とPin31(SD_CD)とがモニタされる。この時点で、MS_CD(Pin32)がLowになっているので、メモリスティックが挿入されていることがPCカードコントローラ5に検出される。PCカードコントローラ5は、メモリスティックに係るメモリカードコントローラブロック10などにより、メモリスティック6aを動作させ得る状態となる。
【0028】
その後に、SD/MMCカード6bがSD/MMCカードソケット14bに挿入されると、スイッチの接触によりSD_CD(Pin31)が“High”から“Low”に変化し、SD/MMCカード6bが挿入されていることがPCカードコントローラ5に検出される。PCカードコントローラ5は、SD/MMCカードに係るメモリカードコントローラブロック10などにより、SDカードを動作させることも可能となる。
【0029】
上記のPin32とPin31とは、図7及び図8に示されたピン配置では何ら定義が与えられていない。図9及び図10に示されるピン配置では、小型メモリカードの挿入を検出するためのピンとして新たな定義が与えられている。然も、メモリスティック6aの挿入とSD/MMCカード6bの挿入とを区別して検出するため、分散して定義が与えられている。
【0030】
Pin30とPin33も、上記のPin32、Pin31と同様に、小型メモリカードの挿入を検出するために新たに定義が与えられたピンである。一方、Pin2、Pin3、Pin4、Pin5、Pin6、Pin7、Pin15、Pin19、Pin20、Pin22、Pin23、Pin24、Pin25、Pin26、Pin27、Pin28、Pin29、Pin55は、図7及び図8に示されるピン配置の重複を避けるため、第1の実施形態に係る図9及び図10のピン配置では分散して定義されている。
【0031】
≪その他の実施形態≫
本発明は、上記の実施形態に限定されるものではない。例えば、ピン配置は、図9及び図10に示されるものでなくてもよい。また、PCカードアダプタにおいては、3種類以上のメモリカードに対応可能であるものも想定され得る。
【0032】
【発明の効果】
本発明を利用することにより、以下の効果を得ることができる。
【0033】
複数のメモリカードを同時に動作できる小型メモリカード対応のPCカードコントローラを実現することができる。これにより、パソコン等のユーザは、個別のPCカードアダプタを複数枚購入する必要が無くなる。
【0034】
複数のメモリカードに対応した、PCカードアダプタを実現することができる。これにより、異なった複数のメモリカードを同時に動作させる環境が実現される。
【図面の簡単な説明】
【図1】本発明の第1の実施形態に係るPCカードアダプタ、PCカードコントローラ及びそれらに係るパソコン部分の概略の構成図である。
【図2】第1の実施形態にて利用されるメモリスティックとSD/MMCカードとが同時に動作可能なPCカードアダプタの概略の構成図である。
【図3】図2のPCカードアダプタを使用した場合のカード検出の手順の例である。
【図4】本発明の第1の実施形態でのSQRYxピンの接続状態の組み合わせの例である。
【図5】従来の、メモリカード用のコントローラLSIが内蔵されているPCカードアダプタ、及びそれに係るパソコン部分の概略の構成図である。
【図6】小型メモリカード対応のPCカードアダプタ、及びそれに係るパソコン部分の概略の構成図である。
【図7】小型メモリカード対応PCカードコントローラでのピン配置のPin1〜Pin34までを示す。
【図8】小型メモリカード対応PCカードコントローラでのピン配置のPin35〜Pin68までを示す。
【図9】本発明の第1の実施形態での小型メモリカード対応PCカードコントローラのピン配置のPin1〜Pin34までを示す。
【図10】本発明の第1の実施形態での小型メモリカード対応PCカードコントローラのピン配置のPin35〜Pin68までを示す。
【符号の説明】
2・・・PCIバス、4、4’・・・PCカードコントローラブロック、5、5’・・・小型メモリカード対応PCカードコントローラ、6、6a、6b・・・小型メモリカード、8、8’、58・・・PCカードアダプタ、10、10’・・・メモリカードコントローラブロック、12・・・PCカードソケット、14、14a、14b・・・小型メモリカード用ソケット、54・・・PCカードコントローラデバイス、60・・・メモリカードコントローラデバイス。

Claims (2)

  1. 小型メモリカード対応のPCカードコントローラにおいて、異なる複数のメモリカードに係るピンの役割におけるメモリカード毎の重複を避け、且つ、個別のメモリカードの挿入を検出するピンを設置するための、ピン配置の定義を有し、
    よって、異なる複数のメモリカードを同時に動作させる、
    PCカードコントローラ。
  2. 請求項1に記載のピン配置の定義に対応し、且つ、個別のメモリカードの挿入を検知する、
    異なる複数のメモリカードのためのPCカードアダプタ。
JP2002182956A 2002-06-24 2002-06-24 Pcカードコントローラ及びpcカードアダプタ Expired - Fee Related JP4125554B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002182956A JP4125554B2 (ja) 2002-06-24 2002-06-24 Pcカードコントローラ及びpcカードアダプタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002182956A JP4125554B2 (ja) 2002-06-24 2002-06-24 Pcカードコントローラ及びpcカードアダプタ

Publications (2)

Publication Number Publication Date
JP2004030028A true JP2004030028A (ja) 2004-01-29
JP4125554B2 JP4125554B2 (ja) 2008-07-30

Family

ID=31179311

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002182956A Expired - Fee Related JP4125554B2 (ja) 2002-06-24 2002-06-24 Pcカードコントローラ及びpcカードアダプタ

Country Status (1)

Country Link
JP (1) JP4125554B2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005293444A (ja) * 2004-04-05 2005-10-20 Renesas Technology Corp メモリカードアダプタ及びメモリカード
WO2009118807A1 (ja) * 2008-03-24 2009-10-01 株式会社ルネサステクノロジ ソケットおよび半導体装置
JP2011528827A (ja) * 2008-07-23 2011-11-24 珠海艾派克微▲電▼子有限公司 イメージング設備の補助装置のための情報入力方法、装置及びシステム
US9357091B2 (en) 2008-07-23 2016-05-31 Apex Microelectronics Co., Ltd. Information input method, apparatus and system for associated apparatus of imaging device

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005293444A (ja) * 2004-04-05 2005-10-20 Renesas Technology Corp メモリカードアダプタ及びメモリカード
JP4599081B2 (ja) * 2004-04-05 2010-12-15 ルネサスエレクトロニクス株式会社 メモリカードアダプタ及びメモリカード
WO2009118807A1 (ja) * 2008-03-24 2009-10-01 株式会社ルネサステクノロジ ソケットおよび半導体装置
JP2011528827A (ja) * 2008-07-23 2011-11-24 珠海艾派克微▲電▼子有限公司 イメージング設備の補助装置のための情報入力方法、装置及びシステム
US8666263B2 (en) 2008-07-23 2014-03-04 Apex Microelectronics Co., Ltd Information input method, apparatus and system for associated apparatus of imaging device
US9357091B2 (en) 2008-07-23 2016-05-31 Apex Microelectronics Co., Ltd. Information input method, apparatus and system for associated apparatus of imaging device

Also Published As

Publication number Publication date
JP4125554B2 (ja) 2008-07-30

Similar Documents

Publication Publication Date Title
US9898437B2 (en) Host for use with dual interface card with backward and forward compatibility
US8862790B2 (en) Method for identifying version type of windows operating system on a host by a USB device
US20070250564A1 (en) Method And System For Providing A Modular Server On USB Flash Storage
US7600112B2 (en) Method and system of supporting multi-plugging in X8 and X16 PCI express slots
US7412553B2 (en) Enhanced protocol conversion system capable of providing offloaded protocol instruction processing
US10515040B2 (en) Data bus host and controller switch
US20030038177A1 (en) Passive flash media adapter system
US20140207924A1 (en) Systems and methods for communicating and switching between components in a hybrid computing environment
US20060236015A1 (en) Information processing apparatus and operation control method
JP4893130B2 (ja) 情報処理装置、データ処理方法およびプログラム
US20140280960A1 (en) Methods and apparatus for dynamically allocating devices between multiple controllers
US7467290B2 (en) Method and system for providing a modular server on USB flash storage
US20090132798A1 (en) Electronic device and method for resuming from suspend-to-memory state thereof
JP3882920B2 (ja) コンピュータ装置、カード媒体制御方法、およびプログラム
CN213365380U (zh) 一种服务器主板及服务器
EP1496436A2 (en) Method and apparatus for autoreset of a usb smart card device in a mute mode
US20010027032A1 (en) Mode-switchable PC card and PC card input/output control device
US7124235B2 (en) USB apparatus with switchable host/hub functions and control method thereof
US6930655B2 (en) Display monitor has stand-alone mode and PC peripheral mode
JP2004030028A (ja) Pcカードコントローラ及びpcカードアダプタ
US20030172263A1 (en) Passive adapter for portable memory cards
CN101114214A (zh) 图形卡转接模块及具有该图形卡转接模块的主机板装置
JP2004030315A (ja) インターフェース拡張装置、これを備えたpos端末およびposシステム
KR20050120856A (ko) Usb 메모리 장치를 이용한 임베디드 시스템의 장애복구 및 업그레이드 방법
KR200420506Y1 (ko) 이동형 저장장치에 대한 보안 기능을 갖는 네트워크 전환장치 및 상기 네트워크 전환 장치에 의한 보안 컴퓨터시스템

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050607

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20071012

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20071023

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071225

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080430

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080508

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110516

Year of fee payment: 3

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120516

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120516

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130516

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130516

Year of fee payment: 5

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees