JP2003195807A - アクティブマトリクスoledの整合電流駆動構造 - Google Patents

アクティブマトリクスoledの整合電流駆動構造

Info

Publication number
JP2003195807A
JP2003195807A JP2001381078A JP2001381078A JP2003195807A JP 2003195807 A JP2003195807 A JP 2003195807A JP 2001381078 A JP2001381078 A JP 2001381078A JP 2001381078 A JP2001381078 A JP 2001381078A JP 2003195807 A JP2003195807 A JP 2003195807A
Authority
JP
Japan
Prior art keywords
current
active matrix
pixel
sample holder
current sample
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001381078A
Other languages
English (en)
Inventor
Kenshi Chin
建志 陳
Shoritsu Chin
尚立 陳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Industrial Technology Research Institute ITRI
Original Assignee
Industrial Technology Research Institute ITRI
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Industrial Technology Research Institute ITRI filed Critical Industrial Technology Research Institute ITRI
Priority to JP2001381078A priority Critical patent/JP2003195807A/ja
Publication of JP2003195807A publication Critical patent/JP2003195807A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】 アクティブマトリクスOLEDの整合電流駆
動構造の提供。 【解決手段】 一層の電流サンプル保持回路を利用し、
電流源供給器とアクティブマトリクス式画素を連接し、
一つの電流源入力の輪流により多条のデータ信号線を駆
動する方式により、電流源入力の数を減らし、外部駆動
集積回路の数とシステムパワーの消耗を減らすが、しか
し各一つのデータ線或いは画素の充電放電の時間を短縮
でき、もし二層の電流サンプル保持回路を利用するな
ら、電流源入力数を減らし、外部駆動集積回路の数とシ
ステムパワーの消耗を減らせ、並びにデータ線或いは画
素の充電放電の時間を水平線の時間に維持でき、高解析
度のアクティブマトリクスOLEDディスプレイに適合
する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は整合電流駆動構造に
係り、特に、有機発光ダイオードアクティブマトリクス
運用方面に関する。
【0002】
【従来の技術】情報媒体中、ディスプレイが人類の視覚
器官と電子機械の間で演じるインタフェース機能はます
ます重要になっている。20世紀の情報時代に入り、伝
統的なCRTディスプレイはすでに市場の要求を満足さ
せることができなくなり、軽薄、節電、高画質のフラッ
トディスプレイが次世代のディスプレイの主流となる。
特に、有機発光ダイオードの有する自動発光、反応速度
の速さ、視覚の広さ、良好な解析度及び高輝度の多くの
長所はディスプレイの新興応用技術と認められている。
現在市場にある有機発光ダイオード製品の大部分は受動
式とされ、有機発光ダイオードの輝度は電流により制御
され、受動式(passive)駆動方式を使用してお
り、高い解析度になるほど極めて大きな電流を消費す
る。ゆえにもし有機発光ダイオードにより高解析度の製
品を製造するなら、アクティブマトリクスの方式を採用
することが必要である。現在あるアクティブマトリクス
式の有機発光ダイオードの多くは低温ポリシリコン(L
ow TemperaturePoly Silico
n:LTPS)、TFTと液晶ディスプレイ(LCD)
の製造工程を結合させ、低温ポリシリコン利用のTFT
(LTPS TFT)をアクティブデバイススイッチと
している。
【0003】低温ポリシリコンのTFTのデバイス特性
は均一性(uniformity)上良好ではなく、ゆ
えに多くの駆動方式が提出され、デバイス特性の不均一
の与える影響を減らしている。周知の電流駆動アクティ
ブマトリクス式有機発光ダイオード構造は図1に示され
るようであり、通常はスキャンドライバでプログラミン
グと複製(reproduce)時間を制御し、各1条
のデータ信号線は一つの電流源入力を必要とし、高解析
度となるほど多くの電流源入力を必要とした。
【0004】
【発明が解決しようとする課題】本発明の主要な目的
は、上述の欠点を解決し、上述の欠点の存在を回避する
ことにあり、即ち、本発明は一種のアクティブマトリク
スOLEDの整合電流駆動構造を提供し、電流分式切り
換え装置により、一つの電流入力の輪流で多条のデータ
信号線を駆動し、電流源入力数を減らし、電流消耗を減
らし、及び外部駆動集積回路の数を減らす。
【0005】本発明のもう一つの目的は、一種のアクテ
ィブマトリクスOLEDの整合電流駆動構造を提供する
ことにあり、それは画素を電流モードで駆動するのに適
合し、パネルと外部ピン、システムパワー消耗を減少
し、並びにパッケージコストを節約できるものとする。
【0006】
【課題を解決するための手段】請求項1の発明は、電流
駆動構造によりパネル上のアクティブマトリクス式画素
(8)を整合配列するアクティブマトリクスOLEDの
整合電流駆動構造において、複数の画素(1)がマトリ
クス方式で該パネル上に配列されてなり、各画素(1)
中に有機発光ダイオード(9)或いは大分子発光ダイオ
ード或いは電流で輝度が制御される任意の発光装置を含
む、アクティブマトリクス式画素(8)と、電流サンプ
ル保持器の電流データ更新を制御する、複数の電流切り
換え信号コントロール(3)と、各電流入力線(2)が
第1列電流サンプル保持器(4)の入力に連接する、複
数の電流入力線(2)と、定比例で電流を複製し、並び
に電流切り換えスイッチを具えて複数の電流サンプル保
持器で組成されて該パネル上の第1列に位置し、各一つ
の電流サンプル保持器の一端が電流入力線に連接され、
もう一端がデータ信号線(7)で縦列の画素(1)に連
接する、第1列電流サンプル保持器(4)と、該パネル
の複数の画素(1)に連接され、画素(1)のデータ書
き込みを制御し、該パネル上或いはパネル外に形成可能
でる、スキャンドライバ(6)と、を具えたことを特徴
とする、アクティブマトリクスOLEDの整合電流駆動
構造としている。請求項2の発明は、電流駆動構造によ
りパネル上のアクティブマトリクス式画素(8)を整合
配列するアクティブマトリクスOLEDの整合電流駆動
構造において、複数の画素(1)がマトリクス方式で該
パネル上に配列されてなり、各画素(1)中に有機発光
ダイオード(9)或いは大分子発光ダイオード或いは電
流で輝度が制御される任意の発光装置を含む、アクティ
ブマトリクス式画素(8)と、第1列電流サンプル保持
器(4)と第2列電流サンプル保持器(5)の電流デー
タ更新を制御する、複数の電流切り換え信号コントロー
ル(3)と、各電流入力線(2)が第1列電流サンプル
保持器(4)の入力に連接する、複数の電流入力線
(2)と、定比例で電流を複製し、並びに電流切り換え
スイッチを具えて複数の電流サンプル保持器で組成され
て該パネル上の第1列に位置し、第1列の各一つの電流
サンプル保持器の一端が電流入力線(2)に連接され、
もう一端が第2列電流サンプル保持器(5)に連接され
た、第1列電流サンプル保持器(4)と、複数の電流サ
ンプル保持器で組成されて該パネル上の第2列に位置
し、第2列の各一つの電流サンプル保持器の一端が第1
列電流サンプル保持器(4)に連接され、もう一端がデ
ータ信号線(7)で縦列の画素(1)に連接された、第
2列電流サンプル保持器(5)と、該パネルの複数の画
素(1)に連接され、画素(1)のデータ書き込みを制
御する、スキャンドライバ(6)と、を具えたことを特
徴とする、アクティブマトリクスOLEDの整合電流駆
動構造としている。
【0007】
【発明の実施の形態】本発明のアクティブマトリクスO
LEDの整合電流駆動構造は、一層の電流サンプル保持
回路を利用し、電流源供給器とアクティブマトリクス式
画素を連接し、一つの電流源入力の輪流により多条のデ
ータ信号線を駆動する方式により、電流源入力の数を減
らし、外部駆動集積回路の数とシステムパワーの消耗を
減らすが、しかし各一つのデータ線或いは画素の充電放
電の時間を短縮でき、もし二層の電流サンプル保持回路
を利用するなら、電流源入力数を減らし、外部駆動集積
回路の数とシステムパワーの消耗を減らせ、並びにデー
タ線或いは画素の充電放電の時間を水平線の時間に維持
でき、高解析度のアクティブマトリクスOLEDディス
プレイに適合する。
【0008】
【実施例】図2は本発明のアクティブマトリクスOLE
Dの整合電流駆動構造を示し、その構造は、複数の画素
(1)がマトリクス方式でパネル上に配列されて、一つ
のアクティブマトリクス式画素(8)を形成し、各一つ
の画素(1)がそれぞれ一つの有機発光ダイオード
(9)を具え、電流の大きさにより該有機発光ダイオー
ド(9)の輝度が制御される。一つの電流源供給器が、
複数条の電流入力線(2)を画素(1)に提供し、各1
条の電流入力線(2)が第1列電流サンプル保持器
(4)の入力に連接され、そのうち、第1列電流サンプ
ル保持器(4)は複数の電流サンプル保持器が単列に横
向きに整然とパネル上に配列されてなり、各一つの電流
サンプル保持器は縦列の画素(1)に連接され、並びに
複数の電流切り換え信号コントロール(3)により、電
流サンプル保持器の電流データ更新が制御される。
【0009】各一つの画素(1)はスキャンドライバ
(6)を透過して表示データの更新を制御し、同一水平
線上の画素(1)がいずれも同一の走査線に連接し、各
一つの画素(1)がいずれもデータ信号線(7)により
その輝度が対応するデータを提供され、同一垂直線上の
画素(1)はいずれも同一データ信号線(7)に連接さ
れている。これらの電流サンプル保持器の作用は、実際
には画素(1)内の構造作用と同様であり、その制御信
号がONの時、電流入力信号に対してサンプリングし、
並びにその出力するデータ線上に複製する。制御信号が
OFFのときには、続けて該電流を保持する。電流サン
プル保持器は、実際にOLEDに流れる電流に僅かな誤
差を発生するが、しかし電流サンプル保持器の面積の大
きさは画素(1)の面積の大きさのように解析度に制限
されることがなく、ゆえに電流サンプル保持器を設計す
る時は正確度を考慮するのを第一とし、その面積は次に
考えればよい。
【0010】図2に示されるように、電流サンプル保持
器により、電流入力線(2)がN条のデータ信号線
(7)を輪流駆動し、即ち電流源供給器の提供するM条
の電流入力線(2)が全ての、全部でN×M条のデータ
線のプログラミング量を完成する。これにより、この複
数の電流サンプル保持器がN個のブロックに分けられ、
各一つの独立したブロックがM個の電流サンプル保持器
を含み、並びに同一の制御信号を受け取り、同一の時間
内に、各電流源入力はただN個のブロックの一つに流れ
る。充電時間については図4を参照されたい。1条の水
平走査線内の真正データの時間はTactive とされ、デ
ータのない期間は前廊と後廊を含みTblanki ngとされ、
即ちN個のブロック中、各ブロックの電流サンプル保持
器がTactive/Nの時間にプログラミングを行う。
【0011】第2実施例:図3に示されるのは本発明の
第2実施例のアクティブマトリクスOLEDの整合電流
駆動構造であり、その構造は、一つの電流源供給器によ
り、複数条の電流入力線(2)が画素(1)に提供さ
れ、各1条の電流入力線(2)が第1列電流サンプル保
持器(4)の入力に連接され、そのうち、第1列電流サ
ンプル保持器(4)は複数の電流サンプル保持器で組成
されてパネル上の第1列に位置し、一端が電流入力線
(2)に連接され、もう一端が第2列電流サンプル保持
器(5)に連接されている。該第2列電流サンプル保持
器(5)は複数の電流サンプル保持器で組成されてパネ
ル上の第2列に位置し、一端が第1列電流サンプル保持
器(4)に連接され、もう一端がデータ信号線(7)で
縦列の画素(1)に連接され、並びに複数の電流切り換
え信号コントロール(3)により、電流サンプル保持器
の電流データ更新が制御される。
【0012】各一つの画素(1)はスキャンドライバ
(6)を透過して表示データの更新を制御し、同一水平
線上の画素(1)がいずれも同一の走査線に連接し、各
一つの画素(1)がいずれもデータ信号線(7)により
その輝度が対応するデータを提供され、同一垂直線上の
画素(1)はいずれも同一データ信号線(7)に連接さ
れている。これらの電流サンプル保持器の作用は、実際
には画素(1)内の構造作用と同様であり、その制御信
号がONの時、電流入力信号に対してサンプリングし、
並びにその出力するデータ線上に複製する。制御信号が
OFFのときには、続けて該電流を保持する。
【0013】第1実施例のTimingに示されるよう
に、解析度が高くなるほど高くなるほど水平走査の時間
は短くなる。Tactive/N或いはTblakin
gのこのような充電時間は画素(1)に対するプログラ
ミングが難しくなりうる。このため第2実施例では、図
3に示されるように、第2列電流サンプル保持器(5)
を第1列電流サンプル保持器(4)とアクティブマトリ
クス式画素(8)の間に増設し、第2列電流サンプル保
持器(5)の一端と第1列電流サンプル保持器(4)の
出力が連接され、別の一端にデータ信号線(7)で縦列
の画素(1)が連接され、その制御信号は水平同期信号
を利用して第2列電流サンプル保持器(5)に第1列電
流サンプル保持器(4)の出力する1条の水平線画素
(1)の必要とする電流をサンプリングさせる。第1列
電流サンプル保持器(4)が次の1条の水平線画素
(1)のデータをサンプリングする時、第2列電流サン
プル保持器(5)が一条の水平線の時間にデータ信号線
(7)と画素(1)に対する充電を行い、その充電時間
はいずれも一致し、その時間の制御については図6を参
照されたい。入力される電流が二つの電流サンプル保持
器を透過することにより、誤差が増大する可能性がある
ため、電流サンプル保持器を設計する時には、その正確
度を更に考慮する。
【0014】
【発明の効果】本発明はアクティブマトリクスOLED
の整合電流駆動構造を提供し、画素を電流モードで駆動
するのに適合し、特に、アクティブマトリクスの有機発
光ダイオード方面に運用され、一つの電流切り換え信号
装置により、一つの電流源入力且つ輪流により多条のデ
ータ信号線を駆動し、パネルと外部ピンを減少し、パッ
ケージコストを減少でき、更に電流源入力の数を減ら
し、電流消耗を減らし外部の駆動集積回路の数を減少す
る。
【図面の簡単な説明】
【図1】周知の電流駆動構造図である。
【図2】本発明の第1実施例の電流駆動構造図である。
【図3】本発明の第2実施例の電流駆動構造図である。
【図4】本発明の第1実施例の電流駆動構造の第1タイ
ミング図である。
【図5】本発明の第1実施例の電流駆動構造の第2タイ
ミング図である。
【図6】本発明の第2実施例の電流駆動構造のタイミン
グ図である。
【符号の説明】
1 画素 2 電流入力線 3 電流切り換え信号コントロール 4 第1列電流サンプル保持器 5 第2列電流サンプル保持器 6 スキャンドライバ 7 データ信号線 8 アクティブマトリクス式画素 9 有機発光ダイオード(OLED)
フロントページの続き Fターム(参考) 3K007 AB05 AB17 AB18 BA06 DB03 GA04 5C080 AA06 BB05 DD23 DD26 DD27 EE28 FF11 JJ02 JJ04

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 電流駆動構造によりパネル上のアクティ
    ブマトリクス式画素(8)を整合配列するアクティブマ
    トリクスOLEDの整合電流駆動構造において、 複数の画素(1)がマトリクス方式で該パネル上に配列
    されてなり、各画素(1)中に有機発光ダイオード
    (9)或いは大分子発光ダイオード或いは電流で輝度が
    制御される任意の発光装置を含む、アクティブマトリク
    ス式画素(8)と、 電流サンプル保持器の電流データ更新を制御する、複数
    の電流切り換え信号コントロール(3)と、 各電流入力線(2)が第1列電流サンプル保持器(4)
    の入力に連接する、複数の電流入力線(2)と、 定比例で電流を複製し、並びに電流切り換えスイッチを
    具えて複数の電流サンプル保持器で組成されて該パネル
    上の第1列に位置し、各一つの電流サンプル保持器の一
    端が電流入力線に連接され、もう一端がデータ信号線
    (7)で縦列の画素(1)に連接する、第1列電流サン
    プル保持器(4)と、 該パネルの複数の画素(1)に連接され、画素(1)の
    データ書き込みを制御し、該パネル上或いはパネル外に
    形成可能でる、スキャンドライバ(6)と、 を具えたことを特徴とする、アクティブマトリクスOL
    EDの整合電流駆動構造。
  2. 【請求項2】 電流駆動構造によりパネル上のアクティ
    ブマトリクス式画素(8)を整合配列するアクティブマ
    トリクスOLEDの整合電流駆動構造において、 複数の画素(1)がマトリクス方式で該パネル上に配列
    されてなり、各画素(1)中に有機発光ダイオード
    (9)或いは大分子発光ダイオード或いは電流で輝度が
    制御される任意の発光装置を含む、アクティブマトリク
    ス式画素(8)と、 第1列電流サンプル保持器(4)と第2列電流サンプル
    保持器(5)の電流データ更新を制御する、複数の電流
    切り換え信号コントロール(3)と、 各電流入力線(2)が第1列電流サンプル保持器(4)
    の入力に連接する、複数の電流入力線(2)と、 定比例で電流を複製し、並びに電流切り換えスイッチを
    具えて複数の電流サンプル保持器で組成されて該パネル
    上の第1列に位置し、第1列の各一つの電流サンプル保
    持器の一端が電流入力線(2)に連接され、もう一端が
    第2列電流サンプル保持器(5)に連接された、第1列
    電流サンプル保持器(4)と、 複数の電流サンプル保持器で組成されて該パネル上の第
    2列に位置し、第2列の各一つの電流サンプル保持器の
    一端が第1列電流サンプル保持器(4)に連接され、も
    う一端がデータ信号線(7)で縦列の画素(1)に連接
    された、第2列電流サンプル保持器(5)と、 該パネルの複数の画素(1)に連接され、画素(1)の
    データ書き込みを制御する、スキャンドライバ(6)
    と、 を具えたことを特徴とする、アクティブマトリクスOL
    EDの整合電流駆動構造。
JP2001381078A 2001-12-14 2001-12-14 アクティブマトリクスoledの整合電流駆動構造 Pending JP2003195807A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001381078A JP2003195807A (ja) 2001-12-14 2001-12-14 アクティブマトリクスoledの整合電流駆動構造

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001381078A JP2003195807A (ja) 2001-12-14 2001-12-14 アクティブマトリクスoledの整合電流駆動構造

Publications (1)

Publication Number Publication Date
JP2003195807A true JP2003195807A (ja) 2003-07-09

Family

ID=27591879

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001381078A Pending JP2003195807A (ja) 2001-12-14 2001-12-14 アクティブマトリクスoledの整合電流駆動構造

Country Status (1)

Country Link
JP (1) JP2003195807A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004046135A (ja) * 2002-05-17 2004-02-12 Semiconductor Energy Lab Co Ltd 発光装置及び発光装置の駆動方法
JP2004318144A (ja) * 2003-04-10 2004-11-11 Toppoly Optoelectronics Corp エレクトロルミネッセンスディスプレイのデータ線伝送回路装置
JP2005114993A (ja) * 2003-10-07 2005-04-28 Sony Corp 表示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004046135A (ja) * 2002-05-17 2004-02-12 Semiconductor Energy Lab Co Ltd 発光装置及び発光装置の駆動方法
JP4574128B2 (ja) * 2002-05-17 2010-11-04 株式会社半導体エネルギー研究所 発光装置
JP2004318144A (ja) * 2003-04-10 2004-11-11 Toppoly Optoelectronics Corp エレクトロルミネッセンスディスプレイのデータ線伝送回路装置
JP2005114993A (ja) * 2003-10-07 2005-04-28 Sony Corp 表示装置

Similar Documents

Publication Publication Date Title
TW518543B (en) Integrated current driving framework of active matrix OLED
JP4150998B2 (ja) 表示装置
US20050264500A1 (en) Display drive apparatus and display apparatus
WO2001073737A1 (fr) Affichage
JPH02148687A (ja) Elストレージディスプレイ装置
TW200405751A (en) Electronic device, driving method of electronic device, and electronic apparatus
JP2004287349A (ja) 表示駆動装置及び表示装置並びにその駆動制御方法
TW200410323A (en) Image display apparatus
JP2005196116A (ja) エレクトロルミネセンス表示装置及びその駆動方法
JP2005049838A (ja) 表示装置とその駆動方法
JP2004062161A (ja) 電気光学装置、電気光学装置の駆動方法、電気光学装置の走査線選択方法及び電子機器
US11615752B2 (en) Backlight driver, backlight device including the same, and operating method of the backlight device
CN108694907A (zh) 用于显示面板的控制集成电路、和显示装置
JP2005331891A (ja) 表示装置
US20200327843A1 (en) Redundant sub-pixels in a light-emitting diode display
TW200532621A (en) Driver apparatus, display device and drive control method
US11501730B2 (en) Display driving apparatus and method capable of supplying flexible porch signal in blank period
US11676534B2 (en) Light emitting display device and method for driving ihe same
JP2012047894A (ja) 表示装置
US10559286B2 (en) Display device
US6989813B2 (en) Active matrix display device
CN107665668A (zh) 显示装置
JP2003195807A (ja) アクティブマトリクスoledの整合電流駆動構造
KR102255752B1 (ko) 표시장치 및 그 구동방법
KR20080046343A (ko) 표시 장치 및 그의 구동 방법

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050208

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20050628