JP2003191520A - Imaging apparatus - Google Patents

Imaging apparatus

Info

Publication number
JP2003191520A
JP2003191520A JP2001392195A JP2001392195A JP2003191520A JP 2003191520 A JP2003191520 A JP 2003191520A JP 2001392195 A JP2001392195 A JP 2001392195A JP 2001392195 A JP2001392195 A JP 2001392195A JP 2003191520 A JP2003191520 A JP 2003191520A
Authority
JP
Japan
Prior art keywords
detection signal
circuit
forming apparatus
image forming
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001392195A
Other languages
Japanese (ja)
Inventor
Hidetoshi Kanai
英俊 金井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2001392195A priority Critical patent/JP2003191520A/en
Publication of JP2003191520A publication Critical patent/JP2003191520A/en
Pending legal-status Critical Current

Links

Abstract

<P>PROBLEM TO BE SOLVED: To shorten a time elapsing before the quantity of light reaches an appropriate level by raising light emission of an LD quickly. <P>SOLUTION: An APC circuit 100 for writing an image by performing main scanning on the surface of a photosensitive body with a laser beam being outputted from an LD1, outputting a sync detection signal defining a writing start position from a sync detection signal sensor by detecting the laser beam on the outside of main scanning region on the surface of the photosensitive body, and controlling the quantity of light of the LD1 based on the sync detection signal is provided with a hold capacitor circuit 9 subjected to charge/ discharge control based on the sync detection signal, and a feed forward circuit 5 arranged to output an addition current being fed to the LD1 at the time of sampling mode for controlling charge/discharge. <P>COPYRIGHT: (C)2003,JPO

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】この発明は、レーザダイオー
ド(以下「LD」という)から出力されるレーザビーム
で感光体を帯電させて画像を形成し、その光量が一定値
になるようにする自動光量出力制御(Automatic Power
Control:以下「APC」という)を行うデジタル複
写機、レーザプリンタ、ファクシミリ装置等の画像形成
装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an automatic light quantity for charging a photosensitive member with a laser beam output from a laser diode (hereinafter referred to as "LD") to form an image and keeping the light quantity at a constant value. Output control (Automatic Power
Control: hereinafter referred to as "APC"), and relates to an image forming apparatus such as a digital copying machine, a laser printer, or a facsimile machine.

【0002】[0002]

【従来の技術】従来から、LDから出力されるレーザビ
ームで感光体表面上を走査することによって画像の書込
みを行う画像形成装置が知られている。このような画像
形成装置の中には、LDが温度依存性を有し、周囲の温
度変化や自己発熱などにより一定の電流で駆動しても出
力される光量が変動してしまうことから、その光量が一
定値になるようにAPCを行うAPC回路を備えている
ものがある。例えば、特開平8−88429号公報に
は、フォトダイオード(以下「PD」という)を用いた
モニタダイオードによりLDの出力する光量を検知し、
その検知結果に応じてLDの出力する光量を制御するA
PC回路に関する技術が開示されている。このAPC回
路は、ホールドコンデンサの充放電を切替えることによ
って駆動電流の大きさを変え、レーザビームの光出力が
目標値に達するように制御するように構成されている。
2. Description of the Related Art Conventionally, there has been known an image forming apparatus for writing an image by scanning the surface of a photosensitive member with a laser beam output from an LD. In such an image forming apparatus, the LD has temperature dependency, and the amount of light output varies even when driven by a constant current due to ambient temperature changes, self-heating, etc. Some include an APC circuit that performs APC so that the light amount becomes a constant value. For example, in Japanese Unexamined Patent Publication No. 8-88429, the amount of light output from an LD is detected by a monitor diode using a photodiode (hereinafter referred to as “PD”),
A for controlling the amount of light output from the LD according to the detection result
Techniques relating to PC circuits are disclosed. This APC circuit is configured to change the magnitude of the drive current by switching the charge and discharge of the hold capacitor, and control so that the optical output of the laser beam reaches the target value.

【0003】[0003]

【発明が解決しようとする課題】しかし、上述の従来技
術のように、APCを行うのにコンデンサの充放電を利
用する場合、そのコンデンサの電位が充電後のホールド
時において放電により低下してしまうことにより、LD
の出力する光量がサンプリングモードの開始時点で直ち
に増加せず、適正な値に到達するまでに時間を要してし
まうという問題点があった。
However, when the charge / discharge of the capacitor is used to perform the APC as in the above-mentioned conventional technique, the potential of the capacitor is lowered by the discharge during the hold after the charge. By LD
However, there is a problem that the amount of light output by does not increase immediately at the start of the sampling mode and it takes time to reach an appropriate value.

【0004】この発明は上記の問題点を解決するために
なされたものであり、コンデンサの充放電を利用してA
PCを行うように構成された画像形成装置において、L
Dの発光を速やかに立ち上げ、その光量が適正な値に到
達するまでの時間を短縮することを目的とするものであ
る。
The present invention has been made in order to solve the above problems, and utilizes charge / discharge of a capacitor to
In an image forming apparatus configured to perform PC, L
The purpose is to quickly raise the light emission of D and shorten the time until the amount of light reaches an appropriate value.

【0005】[0005]

【課題を解決するための手段】この発明は上記の目的を
達成するため、半導体レーザから出力されるレーザビー
ムを回転多面鏡により周期的に偏向させて感光体表面上
を主走査する光走査手段と、上記感光体表面に対する主
走査書込領域外で上記レーザビームを検知してレーザビ
ームによる主走査方向の書込開始位置を規定する同期検
知信号を生成して出力する同期検知信号生成手段と、そ
の手段から出力される同期検知信号に基づいて上記半導
体レーザの光量を制御するAPC手段とを有する画像形
成装置において、上記APC手段が、上記同期検知信号
生成手段から出力される同期検知信号に基づいて充放電
が制御される保持手段を備え、上記保持手段の充放電が
制御されるサンプリングモード時に、上記半導体レーザ
に流すための加算電流を出力するように構成された先行
制御手段を設けたことを特徴とするものである。この画
像形成装置は、上記半導体レーザに流す電流を制御する
ための制御電圧を上記保持手段により保持し得るように
構成されているとよい。また、同期検知信号生成手段
が、上記同期検知信号を出力するコンパレータを有し、
そのコンパレータの入力電圧を可変する可変抵抗の抵抗
値を画素密度に応じて切替える手段を設けたものがよ
い。
SUMMARY OF THE INVENTION In order to achieve the above object, the present invention provides an optical scanning means for periodically deflecting a laser beam output from a semiconductor laser by means of a rotating polygon mirror to perform main scanning on the surface of a photosensitive member. And a synchronization detection signal generating means for detecting the laser beam outside the main scanning writing area on the surface of the photoconductor and generating and outputting a synchronization detection signal defining a writing start position by the laser beam in the main scanning direction. And an APC means for controlling the light quantity of the semiconductor laser on the basis of the synchronization detection signal output from the means, the APC means outputs the synchronization detection signal to the synchronization detection signal. A holding means for controlling charging / discharging on the basis of the holding means, and an addition for flowing to the semiconductor laser in a sampling mode in which charging / discharging of the holding means is controlled. It is characterized in the provision of the configured pre-controlling means to output the flow. This image forming apparatus is preferably configured so that the holding means can hold a control voltage for controlling the current flowing through the semiconductor laser. Further, the synchronization detection signal generation means has a comparator for outputting the synchronization detection signal,
It is preferable to provide a means for switching the resistance value of the variable resistor for varying the input voltage of the comparator according to the pixel density.

【0006】[0006]

【発明の実施の形態】以下、この発明の実施の形態を図
面に基づいて詳細に説明する。図2は、この発明による
画像形成装置の光走査光学系(光走査手段)について、
その機構部分の構成を示す斜視図である。この光走査光
学系は、LD1及びこれを制御するLD制御板1aから
順に、コリメートレンズ12と、アパーチャ13及びシ
リンドリカルレンズ14を配置して構成され、ポリゴン
ミラー(回転多面鏡)15を介して、一対のFθレンズ
16と、補正用レンズ17及び反射ミラー18を配列
し、さらに、同期ミラー20を感光体ドラム19の表面
に対する主走査書込領域外(所定主走査幅の外)の主走
査始点側レーザ光路に設置し、同期検知センサ2を有し
て構成されている。
BEST MODE FOR CARRYING OUT THE INVENTION Embodiments of the present invention will now be described in detail with reference to the drawings. FIG. 2 shows the optical scanning optical system (optical scanning means) of the image forming apparatus according to the present invention.
It is a perspective view which shows the structure of the mechanism part. This optical scanning optical system is configured by arranging a collimating lens 12, an aperture 13 and a cylindrical lens 14 in this order from the LD 1 and an LD control plate 1a for controlling the LD 1, and a polygon mirror (rotating polygonal mirror) 15 through A pair of Fθ lenses 16, a correction lens 17, and a reflection mirror 18 are arranged, and further, a synchronization mirror 20 is placed on the surface of the photosensitive drum 19 in a main scanning start point outside a main scanning writing area (outside a predetermined main scanning width). It is installed in the side laser optical path and has a synchronization detection sensor 2.

【0007】そして、この画像形成装置では、LD制御
板1aに制御されるLD1からレーザビームが射出され
ると、そのレーザビームがコリメートレンズ12、アパ
ーチャ13及びシリンドリカルレンズ14により細径で
横断面が所定形状に整形されて所定の回転速度で回転し
ているポリゴンミラー15に照射される。ポリゴンミラ
ー15がその照射されるレーザビームを周期的に偏向さ
せると、その反射されたレーザビームがFθレンズ16
により等角運動から等速運動へと変換され、補正用レン
ズ17による面倒補正が行われ、反射ミラー18により
角度を変えられ、感光体ドラム19の表面に照射され
る。こうして、感光体ドラム19の表面上に静電潜像が
形成され、画像の書込みが行われる。
In this image forming apparatus, when a laser beam is emitted from the LD 1 controlled by the LD control plate 1a, the laser beam is narrowed by the collimator lens 12, the aperture 13 and the cylindrical lens 14 and has a cross section. The polygon mirror 15 which is shaped into a predetermined shape and rotates at a predetermined rotation speed is irradiated with the polygon mirror 15. When the polygon mirror 15 periodically deflects the irradiated laser beam, the reflected laser beam is reflected by the Fθ lens 16
Is converted to a uniform velocity motion by the correction lens 17, and the correction lens 17 corrects the trouble, the reflection mirror 18 changes the angle, and the surface of the photosensitive drum 19 is irradiated. In this way, an electrostatic latent image is formed on the surface of the photoconductor drum 19, and an image is written.

【0008】一方、図3に示すように、レーザビーム
は、ポリゴンミラー15により偏向された後、感光体ド
ラム19の表面上を主走査方向に走査する直前で同期検
知センサ2を通過する。すると、同期検知センサ2は、
その通過するレーザビームを後述するフォトセンサ(P
D)2aにより検知して、レーザビームによる主走査方
向の書込開始位置を規定する同期検知信号XDETPを
生成する。図4は同期検知センサ2内部の回路構成を示
すブロック図である。同期検知センサ2は、同期検知を
行うPD2aと、PD2aの電流出力を検知電圧に変換
するための抵抗2bと、コンパレータ2cと、基準電圧
源2dとを有して構成されている。そのPD2aと抵抗
2bとの接続ラインがコンパレータ2cの入力端子に接
続され、基準電圧源2dも入力端子に接続されている。
そして、PD2aが受光することにより電流Iが流れる
と、抵抗2bにより検知電圧Vが発生し、コンパレー
タ2cがその検知電圧Vと基準電圧源2dの基準電位
Vrefとを比較し、その比較結果に応じて(検知電圧
が基準電位Vrefより大きくなると)出力端子か
ら同期検知信号XDETPをパルス出力する。このと
き、同期検知信号XDETPは、図5に示すように幅T
1の周期T2で出力される。
On the other hand, as shown in FIG. 3, after being deflected by the polygon mirror 15, the laser beam passes through the synchronization detecting sensor 2 immediately before scanning the surface of the photosensitive drum 19 in the main scanning direction. Then, the synchronization detection sensor 2
A laser beam passing through the photosensor (P
D) 2a is detected to generate a synchronization detection signal XDETP that defines the writing start position in the main scanning direction by the laser beam. FIG. 4 is a block diagram showing a circuit configuration inside the synchronization detection sensor 2. The synchronization detection sensor 2 includes a PD 2a that performs synchronization detection, a resistor 2b for converting the current output of the PD 2a into a detection voltage, a comparator 2c, and a reference voltage source 2d. The connection line between the PD 2a and the resistor 2b is connected to the input terminal of the comparator 2c, and the reference voltage source 2d is also connected to the input terminal.
Then, when the current I flows due to the light received by the PD 2a, a detection voltage V 2 is generated by the resistor 2b, the comparator 2c compares the detection voltage V 2 with the reference potential Vref of the reference voltage source 2d, and the comparison result In response to this (when the detection voltage V 2 becomes higher than the reference potential Vref), the synchronization detection signal XDETP is pulsed from the output terminal. At this time, the synchronization detection signal XDETP has a width T as shown in FIG.
It is output in a cycle T2 of 1.

【0009】図1は、この発明による画像形成装置内に
設けられたAPC回路100の構成を示すブロック図で
ある。APC回路100は、LD1の光量を調整する手
段であって、LD1と、上述の同期検知センサ2に対応
する同期検知センサ回路3と、バイアス電源回路4と、
フィードフォワード回路5と、コントロール回路6と、
充電用定電流回路7と、放電用定電流回路8と、ホール
ドコンデンサ回路9と、誤差増幅回路10とを有して構
成されている。同期検知センサ回路3は、PD2aと、
第1のスイッチ3aと、第2のスイッチ3bと、コンパ
レータ2cと、抵抗2bに対応する光量設定用の可変抵
抗VR ,VRと、基準電圧源2dに対応して2つの
基準電位Vref,Vref を発生する基準電圧源
3dとを有して構成されている。そして、PD2aが第
1のスイッチ3aを介して可変抵抗VR,VRと接
続され、PD2aと第1のスイッチ3aの接続ラインが
コンパレータ2cの入力端子に接続し、さらに、基準電
圧源3dが第2のスイッチ3bを介して入力端子に接続
されている。コンパレータ2cの出力端子は、コントロ
ール回路6の入力端子に接続されている。
FIG. 1 shows an image forming apparatus according to the present invention.
FIG. 3 is a block diagram showing the configuration of an APC circuit 100 provided
is there. The APC circuit 100 is used to adjust the light amount of the LD1.
Corresponding to LD1 and the synchronization detection sensor 2 described above
A synchronous detection sensor circuit 3, a bias power supply circuit 4,
Feed forward circuit 5, control circuit 6,
Constant current circuit for charging 7, Constant current circuit for discharging 8, Hall
It has a capacitor circuit 9 and an error amplifier circuit 10.
Is made. The synchronization detection sensor circuit 3 includes a PD 2a,
The first switch 3a, the second switch 3b, and the
A variable resistor for setting the light amount corresponding to the light source 2c and the resistor 2b.
Anti-VR 1, VRTwoAnd two corresponding to the reference voltage source 2d
Reference potential Vref1, Vref TwoGenerating a reference voltage source
And 3d. And PD2a is
Variable resistor VR via switch 3a of No. 11, VRTwoContact with
The connection line between the PD 2a and the first switch 3a
Connect to the input terminal of the comparator 2c, and
The pressure source 3d is connected to the input terminal via the second switch 3b.
Has been done. The output terminal of the comparator 2c is
Connected to the input terminal of the loop circuit 6.

【0010】バイアス電源回路4は、LD1と接続さ
れ、バイアス電流源4aと、抵抗Rとを有して構成さ
れている。フィードフォワード回路5は、この発明によ
る画像形成装置の特徴とする先行制御回路であって、誤
差増幅回路10に接続されている。コントロール回路6
は、コンパレータ2cの出力端子が接続され、サンプリ
ング/ホールド信号(S/H信号)を入力し、その出力
端子が充電用定電流回路7と、放電用定電流回路8とに
それぞれ接続されている。ホールドコンデンサ回路9
は、同期検知信号XDETPに基づいて充放電が制御さ
れる保持手段であって、第3のスイッチ9aと、ホール
ドコンデンサC,Cとを有している。誤差増幅回路
10は、誤差増幅器10aと、トランジスタtrと、
抵抗Rとを有している。次に、以上のように構成され
たAPC回路100の動作について説明する。LD1が
発光してその発光をPD2aが受光すると、対応するモ
ニタ電流Imが出力される。このモニタ電流Imは、第
1のスイッチ3aに入力するが、第1のスイッチ3aは
入力信号INにより2つのスイッチを切替え、モニタ
電流Imを可変抵抗VR又はVRに入力する。コン
パレータ2cに入力する検知電圧Vは、モニタ電流I
mがVRに入力する場合はV=Im×VRにな
り、VRに入力する場合はV=Im×VRにな
る。
The bias power supply circuit 4 is connected to the LD 1 and has a bias current source 4a and a resistor R 2 . The feedforward circuit 5 is a preceding control circuit which is a feature of the image forming apparatus according to the present invention, and is connected to the error amplification circuit 10. Control circuit 6
Is connected to the output terminal of the comparator 2c, inputs the sampling / hold signal (S / H signal), and has its output terminals connected to the charging constant current circuit 7 and the discharging constant current circuit 8, respectively. . Hold capacitor circuit 9
Is a holding means whose charging / discharging is controlled based on the synchronization detection signal XDETP, and has a third switch 9a and hold capacitors C 1 and C 2 . The error amplification circuit 10 includes an error amplifier 10a, a transistor tr 1 and
And a resistor R 1 . Next, the operation of the APC circuit 100 configured as above will be described. When the LD1 emits light and the PD2a receives the emitted light, the corresponding monitor current Im is output. The monitor current Im is input to the first switch 3a, and the first switch 3a switches two switches according to the input signal IN 1 and inputs the monitor current Im to the variable resistor VR 1 or VR 2 . The detection voltage V 2 input to the comparator 2c is the monitor current I
When m is input to VR 1 , V 2 = Im × VR 1 , and when m is input to VR 2 , V 2 = Im × VR 2 .

【0011】また、コンパレータ2cには基準電圧V
として、第2のスイッチ3bを介して基準電圧源3dに
よるVref又はVrefが入力する。そのVre
とVrefとは、第2のスイッチ3bの入力信号
INにより切替られるが、VrefとVref
を切替ることにより、LD1の光量を切替ることができ
る。コンパレータ2cは、検知電圧Vが基準電位V
よりも小さいときはその出力電圧VをHIGH(ハイ
レベル)で出力し、逆に、検知電圧Vが基準電位V
より大きいときは出力電圧VをLOW(ローレベル)
で出力する。その出力電圧Vは、コントロ−ル回路6
に入力される。コントロ−ル回路6はサンプリング/ホ
ールド信号(S/H信号)により、制御電圧のサンプリ
ングモードとホ−ルドモードとが切替られている。つま
り、S/H信号がLOWのときはサンプリングモードで
あり、出力電圧VのレベルがHIGHかLOWかに応
じ、スイッチ7aか8aのいずれか一方をクロ−ズ(閉
鎖)させる。また、サンプリング/ホールド信号(S/
H信号)がHIGHのときはホ−ルドモ−ドであり、ス
イッチ7a及び8aをともにオ−プンに(開放)し、誤
差増幅器10aに入力される制御電圧Vの電位を一定
値にホ−ルドする。
Further, the reference voltage V 1 is applied to the comparator 2c.
As input, Vref 1 or Vref 2 from the reference voltage source 3d is input via the second switch 3b. That Vre
Although f 1 and Vref 2 are switched by the input signal IN 2 of the second switch 3b, the light amount of the LD 1 can be switched by switching between Vref 1 and Vref 2 . The comparator 2c detects that the detection voltage V 2 is the reference potential V 1
When the output voltage V 3 is smaller than the above, the output voltage V 3 is output HIGH (high level), and conversely, the detection voltage V 2 is the reference potential V 1
When it is larger, the output voltage V 3 is LOW (low level)
To output. The output voltage V 3 is the control circuit 6
Entered in. The control circuit 6 is switched between a control voltage sampling mode and a hold mode by a sampling / holding signal (S / H signal). That is, when the S / H signal is LOW is a sampling mode, depending on level or HIGH or LOW of the output voltage V 3, black either of the switches 7a or 8a - make's (closed). In addition, the sampling / hold signal (S /
E when H signal) is HIGH - Rudomo - a de, Oh both switches 7a and 8a - and (open) in Pung, e the potential of the control voltage V 4 to be input to the error amplifier 10a to a constant value - I'll do it.

【0012】そして、スイッチ7aがオン(ON)にな
ると、ホールドコンデンサC又はCに充電用定電流
源7bから電流が供給されて制御電圧Vの電位が上昇
する。逆に、放電用定電流回路8のスイッチ8aがオン
になると、放電用定電流源8bからホールドコンデンサ
又はCに蓄積されていた電荷が放電され、制御電
圧Vの電位が下降する。なお、ホールドコンデンサC
又はCに流れる電流は第3のスイッチ9aによって
切替られている。誤差増幅器10aには制御電圧V
基準電位Vrefとが入力していて、制御電圧V
電位が基準電位Vrefと誤差増幅されることによ
り、トランジスタTrのコレクタ電流が増減する。こ
れにより、LD1に流れる電流が増減して、LD1の光
量が一定の設定値に保持されるようになっている。つま
り、LD1の光量が設定光量よりも少なければLD電流
が増加し、LD1の光量が設定光量よりも多ければLD
電流が減少する。
[0012] When the switch 7a is turned on (ON), the current from the charging constant current source 7b is supplied to the hold capacitor C 1 or C 2 potential of the control voltage V 4 and rises. On the contrary, when the switch 8a of the discharging constant current circuit 8 is turned on, the electric charge accumulated in the hold capacitor C 1 or C 2 is discharged from the discharging constant current source 8b, and the potential of the control voltage V 4 drops. . In addition, hold capacitor C
The current flowing through 1 or C 2 is switched by the third switch 9a. The error amplifier 10a is not input and the control voltage V 4 and the reference potential Vref 3 is, by the potential of the control voltage V 4 is the reference potential Vref 3 and the error amplifier, the collector current of the transistor Tr 1 is increased or decreased. As a result, the current flowing through the LD1 increases or decreases, and the light amount of the LD1 is maintained at a constant set value. That is, if the light amount of LD1 is smaller than the set light amount, the LD current increases, and if the light amount of LD1 is larger than the set light amount, LD
The current decreases.

【0013】LD1にはバイアス電源回路4のバイアス
電流源4aによりバイアス電流が供給されているが、そ
のバイアス電流の値は抵抗Rの値を変更することによ
り、変更することができる。このバイアス電流を流すこ
とによって、LD1のLD変調の速度を高速にすること
ができる。また、誤差増幅器10aに入力するXDAT
Aはビデオデ−タである。このXDATAがL(ロー)
の場合は誤差増幅器10aがアクテイブになり、トラン
ジスタTrのベ−スに電流が流れる。その一方、XD
ATAがH(ハイ)の時、LD1の電流はIB(ベース
電流)のみとなって、オフセット発光するのみで画像は
形成されない。この発明では、コンパレータ2cが出力
する同期検知信号XDETPに基づいてホールドコンデ
ンサ回路9の充放電を制御し、APCのサンプリングと
ホ−ルドを行う。その同期検知信号XDETPがLOW
のときがサンプリングモ−ドになり、HIGHの時がホ
−ルドモ−ドになる。
A bias current is supplied to the LD 1 from the bias current source 4a of the bias power supply circuit 4, and the value of the bias current can be changed by changing the value of the resistor R 2 . By passing this bias current, the LD modulation speed of the LD1 can be increased. In addition, the XDAT input to the error amplifier 10a
A is video data. This XDATA is L (low)
For the error amplifier 10a becomes Akuteibu, the transistor Tr 1 base - scan the current flows. On the other hand, XD
When ATA is H (high), the current of LD1 is only IB (base current), and only offset light emission occurs, and an image is not formed. In the present invention, charging / discharging of the hold capacitor circuit 9 is controlled based on the synchronization detection signal XDETP output from the comparator 2c, and APC sampling and hold are performed. The synchronization detection signal XDETP is LOW
In the case of, the sampling mode is set, and in the case of HIGH, the hold mode is set.

【0014】ところが、ホ−ルドモ−ドの終了時にホー
ルドコンデンサC又はCの電荷が放電されて制御電
圧Vの電位が低下すると、サンプリングモ−ドを開始
する時に直ぐにはLD1の光量が増加せず、適正な光量
に到達するのに時間を要してしまう。APC回路100
ではこのような不都合を防止するため、上述のようにし
てフィ−ドフォワ−ド回路(先行制御回路)5を設け、
そのフィ−ドフォワ−ド回路5により、APCのサンプ
リングモードを開始する時に一定の加算電流I を一定
の時間(以下この一定の時間を「電流加算時間」とい
う)出力させ、その間加算電流IがLD1に流れるよ
うにしている。こうすると、APCのサンプリングモ−
ド時において、電流加算時間T3が経過するまでの間、
LD1に流れる電流は、バイアス電流、加算電流I
び誤差増幅器10aからの電流の和になる。ただし、電
流加算時間の経過後は、フィ−ドフォワ−ド回路5から
の加算電流Iの出力が停止するので、LD1に流れる
電流は、バイアス電流及び誤差増幅器10aからの電流
の和になる。
However, at the end of the hold mode, the hold
Cold capacitor C1Or CTwoControl charge is discharged.
Pressure VFourSampling mode starts when the potential of
The light intensity of LD1 does not increase immediately when the
It will take time to reach. APC circuit 100
Then, in order to prevent such inconvenience,
And a feed forward circuit (advance control circuit) 5 is provided,
The feed forward circuit 5 allows the APC sump
A constant added current I when starting the ring mode 1Constant
Time (hereinafter, this fixed time is referred to as "current addition time")
Output), and the addition current I1Will flow to LD1
I am sorry. In this way, the sampling mode of APC
At the time of current, until the current addition time T3 elapses,
The current flowing through LD1 is the bias current and the added current I1Over
And the current from the error amplifier 10a. However,
After the flow addition time has passed, the feed forward circuit 5
Current I of1Output to LD1 stops, so it flows to LD1
The current is the bias current and the current from the error amplifier 10a.
Is the sum of

【0015】以上のようにして、APC回路100で
は、APCサンプリングモード開始時において、フィ−
ドフォワ−ド回路5の加算電流Iを加えることによ
り、LD1に流れる電流の不足分を補ってその発光を速
やかに立ち上げることとし、LD1の光量が一定値に到
達するまでの時間を短縮している。こうして、LD1か
ら所定の光量を速やかに出力させることができることと
なり、LDの光量低下を防止して高品質な画像を形成す
ることができる。上述のとおり、コントロール回路6に
入力するS/H信号がハイ(H)の時は、制御電圧のホ
−ルドモ−ドであって、スイッチ7a、8aともにオ−
プンになるため、制御電圧Vの電位がホールドコンデ
ンサC又はCに蓄えられている電荷の充電電圧(ホ
ールドコンデンサC又はCの端子電圧)によりホ−
ルドされる。この場合、ホールドコンデンサC又はC
の容量値が大きければ制御電圧Vの電位が長時間一
定値にホ−ルドされるが、容量値が小さければ制御電圧
の電位は短時間一定値にホ−ルドされる。ただし、
容量値が小さい時は制御電圧Vの電位の設定値に充電
されるまでの時間が短縮されるという利点がある。
As described above, in the APC circuit 100, at the time of starting the APC sampling mode, the signal is fed.
By adding the addition current I 1 of the deforwarding circuit 5, the shortage of the current flowing through the LD1 is compensated for and the light emission thereof is quickly started up, and the time until the light quantity of the LD1 reaches a constant value is shortened. ing. In this way, a predetermined amount of light can be promptly output from the LD 1, and a reduction in the amount of light of the LD can be prevented and a high-quality image can be formed. As described above, when the S / H signal input to the control circuit 6 is high (H), it is in the hold mode of the control voltage and both switches 7a and 8a are turned on.
To become Pung, E by the charging voltage of the charge potential of the control voltage V 4 is stored in the hold capacitor C 1 or C 2 (the terminal voltage of the hold capacitor C 1 or C 2) -
Be killed. In this case, hold capacitor C 1 or C
If the capacitance value of 2 is large, the potential of the control voltage V 4 is held at a constant value for a long time, but if the capacitance value is small, the potential of the control voltage V 4 is held at a constant value for a short time. However,
When the capacitance value is small, there is an advantage that the time required to charge to the set value of the potential of the control voltage V 4 is shortened.

【0016】このように、この発明による画像形成装置
は、制御電圧のホールドがホールドコンデンサ回路9に
より行われ、APC回路100によるAPCをCPU等
を用いることのない簡単な構成で実現することができ
る。また、APC回路100によるAPCが精度よく行
われるようになるから、濃度変動の少ない画像を形成す
ることができる。ところで、この発明による画像形成装
置において、画素密度を切替える方式として、例えば、
線速を半分にしてLD1の光量を半分にする方式があ
る。その場合、入力信号INにより切替えようとする
画素密度に応じて第1のスイッチ3aを切替え、可変抵
抗VRとVRとを切替えると良い。例えば、VR
の抵抗値をVRの抵抗値の2倍に設定しておくと、画
素密度が1200dpiの場合におけるLD1の光量が
画素密度が600dpiの場合の半分になるとして、画
素密度を1200dpiにしたいときは入力信号IN
をHIGHにして可変抵抗VRを選択すればよい。そ
うすると、検知電圧VがVRを選択したときの半分
になるから、LD1の光量を半分(1/2)にすること
ができる。
As described above, in the image forming apparatus according to the present invention, the control voltage is held by the hold capacitor circuit 9, and the APC by the APC circuit 100 can be realized with a simple structure without using a CPU or the like. . Further, since the APC by the APC circuit 100 is performed with high accuracy, it is possible to form an image with little density fluctuation. By the way, in the image forming apparatus according to the present invention, as a method of switching the pixel density, for example,
There is a system in which the linear velocity is halved and the light amount of LD1 is halved. In this case, switching the first switch 3a in accordance with the pixel density to be to switch the input signal IN 1, may switch between variable resistor VR 1 and VR 2. For example, VR 1
If the resistance value of is set to twice the resistance value of VR 2 , the light quantity of LD1 when the pixel density is 1200 dpi is half that when the pixel density is 600 dpi, and when the pixel density is to be 1200 dpi, Input signal IN 1
Is set to HIGH and the variable resistor VR 2 may be selected. Then, the detection voltage V 2 becomes half that when the VR 1 is selected, so that the light amount of the LD 1 can be halved (1/2).

【0017】また、入力信号INを切替えてVref
とVrefとを切替えることによっても、LD1の
光量を切替えることができる。例えば、Vrefの値
をVrefの半分(1/2)に設定してVref
選択すれば、LD1の光量をVrefを選択した時の
半分(1/2)の光量にすることができる。このよう
に、この発明による画像形成装置は、LDの光量を画素
密度に応じて切替える手段を有するので、簡単な構成で
LD1の光量を切替えられ、簡単な構成で高品質な画像
を得ることができる。
Further, the input signal IN 2 is switched to Vref.
The light amount of the LD 1 can also be switched by switching between 1 and Vref 2 . For example, if the value of Vref 1 is set to half (1/2) of Vref 2 and Vref 1 is selected, the light amount of LD 1 can be half (1/2) of that when Vref 2 is selected. it can. As described above, since the image forming apparatus according to the present invention has the means for switching the light amount of the LD according to the pixel density, the light amount of the LD1 can be switched with a simple structure, and a high quality image can be obtained with a simple structure. it can.

【0018】[0018]

【発明の効果】以上説明してきたように、この発明によ
る画像形成装置によれば、先行制御回路の加算電流を加
えてLDに流れる電流の不足分を補うため、その発光を
速やかに立ち上げ、光量が一定値に到達するまでの時間
を短縮することができる。
As described above, according to the image forming apparatus of the present invention, in order to compensate for the shortage of the current flowing through the LD by adding the addition current of the preceding control circuit, the light emission is quickly started. It is possible to shorten the time until the light amount reaches a constant value.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明による画像形成装置内に設けられたA
PCを行うAPC回路の構成を示すブロック図である。
FIG. 1 is a view of an A provided in an image forming apparatus according to the present invention
It is a block diagram which shows the structure of the APC circuit which performs PC.

【図2】この発明による画像形成装置の光走査光学系に
ついて、その機構部分の構成を示す斜視図である。
FIG. 2 is a perspective view showing a configuration of a mechanical portion of the optical scanning optical system of the image forming apparatus according to the present invention.

【図3】同じく、その機構部分の要部を示した平面図で
ある。
FIG. 3 is also a plan view showing the main part of the mechanical portion.

【図4】同期検知センサ内部の回路構成を示すブロック
図である。
FIG. 4 is a block diagram showing a circuit configuration inside a synchronization detection sensor.

【図5】同期検知信号XDETPの一例となるタイミン
グチャートである。
FIG. 5 is a timing chart showing an example of a synchronization detection signal XDETP.

【符号の説明】[Explanation of symbols]

1:LD 2:同期検知センサ 3:同期検知センサ回路 4:バイアス電源回路 5:フィードフォワード回路 6:コントロール回路 7:充電用定電流回路 8:放電用定電流回路 9:ホールドコンデンサ回路 10:誤差増幅回路 2a:PD 2b:抵抗 2c:コンパレータ 2d:基準電圧源 3a:第1のスイッチ 3b:第2のスイッチ 4a:バイアス電流源 7a,8a:スイッ
チ 9a:第3のスイッチ 10a:誤差増幅器 100:APC回路
1: LD 2: Synchronous detection sensor 3: Synchronous detection sensor circuit 4: Bias power supply circuit 5: Feed forward circuit 6: Control circuit 7: Constant current circuit for charging 8: Constant current circuit for discharging 9: Hold capacitor circuit 10: Error Amplifier circuit 2a: PD 2b: Resistor 2c: Comparator 2d: Reference voltage source 3a: First switch 3b: Second switch 4a: Bias current source 7a, 8a: Switch 9a: Third switch 10a: Error amplifier 100: APC circuit

───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 2C362 AA03 AA55 AA56 BA04 BB29 BB37 2H045 AA01 CA88 CB42 5C051 AA02 CA07 DB14 DB15 DB22 DB30 DE30 5C072 AA03 HA02 HA09 HA13 HB02 HB13 XA05    ─────────────────────────────────────────────────── ─── Continued front page    F-term (reference) 2C362 AA03 AA55 AA56 BA04 BB29                       BB37                 2H045 AA01 CA88 CB42                 5C051 AA02 CA07 DB14 DB15 DB22                       DB30 DE30                 5C072 AA03 HA02 HA09 HA13 HB02                       HB13 XA05

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 半導体レーザから出力されるレーザビー
ムを回転多面鏡により周期的に偏向させて感光体表面上
を主走査する光走査手段と、前記感光体表面に対する主
走査書込領域外で前記レーザビームを検知してレーザビ
ームによる主走査方向の書込開始位置を規定する同期検
知信号を生成して出力する同期検知信号生成手段と、該
手段から出力される同期検知信号に基づいて前記半導体
レーザの光量を制御するAPC手段とを有する画像形成
装置において、 前記APC手段が、前記同期検知信号生成手段から出力
される同期検知信号に基づいて充放電が制御される保持
手段を備え、前記保持手段の充放電が制御されるサンプ
リングモード時に、前記半導体レーザに流すための加算
電流を出力するように構成された先行制御手段を設けた
ことを特徴とする画像形成装置。
1. A light scanning device for periodically scanning a laser beam output from a semiconductor laser by a rotating polygon mirror to perform main scanning on a surface of a photoconductor, and the optical scanning means outside the main scanning writing area on the surface of the photoconductor. Synchronous detection signal generation means for detecting a laser beam and generating and outputting a synchronous detection signal for defining a writing start position in the main scanning direction by the laser beam, and the semiconductor based on the synchronous detection signal output from the means. An image forming apparatus having an APC unit for controlling a light amount of a laser, wherein the APC unit includes a holding unit for controlling charging / discharging based on a synchronization detection signal output from the synchronization detection signal generating unit, and the holding unit. In the sampling mode in which the charging / discharging of the means is controlled, the preceding control means configured to output the added current for flowing to the semiconductor laser is provided. An image forming apparatus comprising.
【請求項2】 請求項1記載の画像形成装置において、 前記半導体レーザに流す電流を制御するための制御電圧
を前記保持手段により保持し得るように構成されている
ことを特徴とする画像形成装置。
2. The image forming apparatus according to claim 1, wherein the holding unit can hold a control voltage for controlling a current flowing through the semiconductor laser. .
【請求項3】 請求項1又は2記載の画像形成装置にお
いて、 前記同期検知信号生成手段が、前記同期検知信号を出力
するコンパレータを有し、該コンパレータの入力電圧を
可変する可変抵抗の抵抗値を画素密度に応じて切替える
手段を設けたことを特徴とする画像形成装置。
3. The image forming apparatus according to claim 1, wherein the synchronization detection signal generation unit has a comparator that outputs the synchronization detection signal, and a resistance value of a variable resistor that changes an input voltage of the comparator. An image forming apparatus, characterized in that a means for switching on and off according to the pixel density is provided.
JP2001392195A 2001-12-25 2001-12-25 Imaging apparatus Pending JP2003191520A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001392195A JP2003191520A (en) 2001-12-25 2001-12-25 Imaging apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001392195A JP2003191520A (en) 2001-12-25 2001-12-25 Imaging apparatus

Publications (1)

Publication Number Publication Date
JP2003191520A true JP2003191520A (en) 2003-07-09

Family

ID=27599586

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001392195A Pending JP2003191520A (en) 2001-12-25 2001-12-25 Imaging apparatus

Country Status (1)

Country Link
JP (1) JP2003191520A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100392582C (en) * 2005-12-01 2008-06-04 北京北大方正电子有限公司 Processing method for automatic marking
US7692678B2 (en) * 2006-08-23 2010-04-06 Canon Kabushiki Kaisha Laser light control device for image forming apparatus, and image forming apparatus
JP2017021131A (en) * 2015-07-09 2017-01-26 株式会社リコー Optical scanner, image display device, object device and optical scanning method

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100392582C (en) * 2005-12-01 2008-06-04 北京北大方正电子有限公司 Processing method for automatic marking
US7692678B2 (en) * 2006-08-23 2010-04-06 Canon Kabushiki Kaisha Laser light control device for image forming apparatus, and image forming apparatus
JP2017021131A (en) * 2015-07-09 2017-01-26 株式会社リコー Optical scanner, image display device, object device and optical scanning method

Similar Documents

Publication Publication Date Title
JP2006069205A (en) Light beam scanning apparatus and image forming apparatus
JP2011066089A (en) Semiconductor laser control device, and image formation device
JP4125032B2 (en) Laser control apparatus and image forming apparatus
JP2007158022A (en) Semiconductor laser driver circuit
JP2003191520A (en) Imaging apparatus
US6144680A (en) Laser driving apparatus and image forming apparatus using the same
JPH09193467A (en) Raster output scan station
JP5717402B2 (en) Image forming apparatus
JP3424429B2 (en) Optical scanning device
JP4165314B2 (en) Image forming apparatus
JP3710389B2 (en) Image forming apparatus
JP4408007B2 (en) Laser output apparatus and image forming apparatus having the same
JP3542472B2 (en) Laser driving method and adjustment method, and image forming apparatus using the same
JP3728090B2 (en) Image forming apparatus
JP6602123B2 (en) Image forming apparatus
JP2002190641A (en) Image generator
JPH09183248A (en) Image forming device
JP2002090671A (en) Light beam scanner
JP2001138566A (en) Image-forming apparatus
JP2000307356A (en) Negative feedback control circuit, light emitting means driving circuit, semiconductor laser driving circuit and electronic photographic device
JP2001230485A (en) Automatic luminous quantity controller and automatic luminous quantity control method
JP2003165245A (en) Laser driving circuit, imaging apparatus and laser driving method
JP2002086794A (en) Imaging apparatus
JP3515806B2 (en) Image forming device
JPH09193459A (en) Light-emitting element control device and image exposure device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040927

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070209

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070220

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070619