JP2003035833A - Quartz type optical waveguide circuit and method for manufacturing the same - Google Patents

Quartz type optical waveguide circuit and method for manufacturing the same

Info

Publication number
JP2003035833A
JP2003035833A JP2002137761A JP2002137761A JP2003035833A JP 2003035833 A JP2003035833 A JP 2003035833A JP 2002137761 A JP2002137761 A JP 2002137761A JP 2002137761 A JP2002137761 A JP 2002137761A JP 2003035833 A JP2003035833 A JP 2003035833A
Authority
JP
Japan
Prior art keywords
core
input
layer
thickness
optical waveguide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002137761A
Other languages
Japanese (ja)
Other versions
JP3602514B2 (en
Inventor
Mikitaka Itou
幹隆 井藤
Takashi Saida
隆志 才田
Yasuhiro Hida
安弘 肥田
Yasuyuki Inoue
靖之 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP2002137761A priority Critical patent/JP3602514B2/en
Publication of JP2003035833A publication Critical patent/JP2003035833A/en
Application granted granted Critical
Publication of JP3602514B2 publication Critical patent/JP3602514B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Optical Integrated Circuits (AREA)

Abstract

PROBLEM TO BE SOLVED: To shorten the manufacturing time for a quartz type optical waveguide circuit while sufficiently keeping the spot size conversion function. SOLUTION: In the quartz type optical waveguide circuit which is provided with a lower clad layer 12 mounted on a substrate 11, a core 13a for guiding light formed from a core layer 13 mounted on the lower clad layer 12 and an upper clad layer 14 which covers the lower clad layer 12 and the core 13a, a core 13b of input/output part of which the thickness is formed larger than that D of the inner core and a tapered part which connects the core 13b of the input/output part and the inner core 13a, a core layer of the input/output part is formed at the side face of the core 13b of the input/output part and the thickness T of the layer of the input/output part which comes into contact with the side face of the core 13b of the input/output part of the core layer of the input/output part is smaller than the thickness H of the core 13b of the input/output part.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、石英系光導波回路
及びその作製方法に関し、より詳細には、他の光導波路
または光ファイバとの結合損失を低減しうる石英系光導
波回路及びその作製方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a silica-based optical waveguide circuit and a method for manufacturing the same, and more particularly, a silica-based optical waveguide circuit capable of reducing coupling loss with other optical waveguides or optical fibers and a method for manufacturing the same. Regarding the method.

【0002】[0002]

【従来の技術】光通信の急速な進展に伴い、半導体光導
波路と同様に、石英系光導波路の大規模化、高集積化、
低コスト化、および量産性の向上などの要求が高まって
いる。大規模化や高集積化のためには、コアへの光の閉
じ込めを強くしなければならない。これにより隣り合う
光導波路の距離を近づけたり、光導波路の曲げ半径を小
さくすることができ、限られた面積の中により多くの光
導波路を配置することができる。
2. Description of the Related Art With the rapid progress of optical communication, as in the case of semiconductor optical waveguides, quartz optical waveguides have become larger and more highly integrated.
There are increasing demands for cost reduction and mass productivity improvement. For large scale and high integration, the confinement of light in the core must be strengthened. As a result, the distance between adjacent optical waveguides can be reduced, the bending radius of the optical waveguides can be reduced, and more optical waveguides can be arranged in a limited area.

【0003】石英系導波路において、光の閉じ込めを強
くすると、光ファイバや他の光部品との結合損失が増加
する。この結合損失の低減方法がいくつか知られてい
る。例えば、入出力部におけるコアサイズをファイバの
スポットサイズに合わせるように拡大する方法は、製造
上のトレランスやファイバ接続時のトレランスを大きく
取れるという点から実用的である。一例として、特開2
001−56415号公報には、縦横テーパ導波路を用
いたスポットサイズ変換構造が記載されている。
Increasing the confinement of light in the silica-based waveguide increases the coupling loss with the optical fiber and other optical components. There are several known methods for reducing this coupling loss. For example, a method of expanding the core size in the input / output unit to match the spot size of the fiber is practical in terms of manufacturing tolerance and tolerance when connecting fibers. As an example,
Japanese Patent Publication No. 001-56415 discloses a spot size conversion structure using vertical and horizontal tapered waveguides.

【0004】図7に、従来のスポットサイズ変換構造を
示す。スポットサイズ変換構造は、基板51上に下部ク
ラッド層52を形成し、下部クラッド層52上にコア5
3aが形成されている。コア53aは、さらに上部クラ
ッド層54に覆われている。このようなスポットサイズ
変換構造は、構造が単純であり、結合損失の低減効果も
大きい。例えば、ファイバとスポットサイズの違いによ
り、2dBほどの結合損失が発生するコア仕様におい
て、縦横テーパを用いてスポット拡大を行うことによ
り、0.2dB以下の結合損失にすることができる。
FIG. 7 shows a conventional spot size conversion structure. In the spot size conversion structure, the lower clad layer 52 is formed on the substrate 51, and the core 5 is formed on the lower clad layer 52.
3a is formed. The core 53a is further covered with the upper cladding layer 54. Such a spot size conversion structure has a simple structure and has a large effect of reducing the coupling loss. For example, in a core specification in which a coupling loss of about 2 dB occurs due to a difference between the fiber and the spot size, it is possible to reduce the coupling loss to 0.2 dB or less by performing spot expansion using a vertical and horizontal taper.

【0005】[0005]

【発明が解決しようとする課題】しかしながら、このよ
うなスポットサイズ変換構造を有する光導波路は、通常
の光導波路と比較して、入出力部でコアの厚さが厚くな
っているため、反応性イオンエッチングによるコアの加
工に費やす時間が長くなってしまうという問題があっ
た。すなわち、通常のプロセスよりも量産性が低下する
ことになる。
However, an optical waveguide having such a spot size conversion structure has a larger core thickness at the input / output portion as compared with a normal optical waveguide, so that it has a high reactivity. There is a problem that the time spent for processing the core by ion etching becomes long. That is, the mass productivity is lower than that in the normal process.

【0006】本発明は、このような問題に鑑みてなされ
たもので、その目的とするところは、スポットサイズ変
換機能を十分に機能させつつ、作製時間を短縮すること
ができる石英系導波回路及びその作製方法を提供するこ
とにある。
The present invention has been made in view of the above problems, and an object of the present invention is to make a silica-based waveguide circuit capable of shortening the manufacturing time while sufficiently operating the spot size conversion function. And a method for manufacturing the same.

【0007】[0007]

【課題を解決するための手段】本発明は、このような目
的を達成するために、請求項1に記載の発明は、基板上
に載置された下部クラッド層と、該下部クラッド層上に
載置されたコア層から形成された光を導波するためのコ
アと、前記下部クラッド層と前記コアとを被装する上部
クラッド層とを備え、内部のコアの厚さよりも厚く形成
された入出力部のコアと、該入出力部のコアと前記内部
のコアとを接続するテーパ部とを有する石英系光導波回
路において、前記入出力部のコアの側面に形成された入
出力部のコア層を有し、該入出力部のコア層の前記入出
力部のコアの側面に接する層厚Tが、前記入出力部のコ
アの厚さH未満であることを特徴とする。
In order to achieve such an object, the present invention provides a lower clad layer placed on a substrate and an upper clad layer on the lower clad layer. A core for guiding light formed from a placed core layer, and an upper clad layer covering the lower clad layer and the core are provided, and are formed thicker than the thickness of the inner core. In a silica-based optical waveguide circuit having a core of the input / output section and a taper section connecting the core of the input / output section and the core of the inside, an input / output section formed on a side surface of the core of the input / output section It is characterized in that it has a core layer, and a layer thickness T of the core layer of the input / output unit in contact with a side surface of the core of the input / output unit is less than a thickness H of the core of the input / output unit.

【0008】この構成によれば、入出力部のコアの厚さ
H未満であるコア層を入出力部のコアの側面に形成する
ことにより、スポットサイズ変換機能を十分に機能させ
つつ、石英系導波回路の作製時間を短縮することができ
る。
According to this structure, the core layer having a thickness less than the thickness H of the core of the input / output section is formed on the side surface of the core of the input / output section, so that the silica-based material is made to function sufficiently while the spot size conversion function is sufficiently functioning. The manufacturing time of the waveguide circuit can be shortened.

【0009】請求項2に記載の発明は、請求項1に記載
の前記基板の材質は、シリコンまたは石英であることを
特徴とする。
The invention according to claim 2 is characterized in that the material of the substrate according to claim 1 is silicon or quartz.

【0010】請求項3に記載の発明は、石英基板を下部
クラッド層とし、該下部クラッド層上に載置されたコア
層から形成された光を導波するためのコアと、前記下部
クラッド層と前記コアとを被装する上部クラッド層とを
備え、内部のコアの厚さよりも厚く形成された入出力部
のコアと、該入出力部のコアと前記内部のコアとを接続
するテーパ部とを有する石英系光導波回路において、前
記入出力部のコアの側面に形成された入出力部のコア層
を有し、該入出力部のコア層の前記入出力部のコアの側
面に接する層厚Tが、前記入出力部のコアの厚さH未満
であることを特徴とする。
According to a third aspect of the present invention, a quartz substrate is used as a lower cladding layer, a core for guiding light formed from a core layer placed on the lower cladding layer, and the lower cladding layer. And an upper clad layer covering the core, the core of the input / output section formed thicker than the thickness of the internal core, and the tapered section connecting the core of the input / output section and the internal core. And a core layer of the input / output section formed on the side surface of the core of the input / output section, and in contact with the side surface of the core of the input / output section of the core layer of the input / output section. The layer thickness T is less than the thickness H of the core of the input / output unit.

【0011】請求項4に記載の発明は、請求項1、2ま
たは3に記載の前記入出力部のコアの側面に接する層厚
Tは、 T≦H/2 であることを特徴とする。
The invention according to claim 4 is characterized in that the layer thickness T in contact with the side surface of the core of the input / output part according to claim 1, 2 or 3 is T≤H / 2.

【0012】請求項5に記載の発明は、請求項4に記載
の前記入出力部のコアの厚さHと前記内部のコアの厚さ
Dとは、前記入出力部のコアの側面に接する層厚Tに対
して、 0<T<H−D(D>H/2のとき) 0<T≦H/2(D≦H/2のとき) であることを特徴とする。
According to a fifth aspect of the present invention, the core thickness H of the input / output unit and the internal core thickness D of the fourth aspect are in contact with the side surface of the core of the input / output unit. It is characterized in that 0 <T <HD (when D> H / 2) and 0 <T ≦ H / 2 (when D ≦ H / 2) with respect to the layer thickness T.

【0013】請求項6に記載の発明は、請求項1ないし
5のいずれかに記載の前記テーパ部の長さは、光の導波
する方向に100μm以上であることを特徴とする。
The invention according to claim 6 is characterized in that the length of the taper portion according to any one of claims 1 to 5 is 100 μm or more in the light guiding direction.

【0014】請求項7に記載の発明は、請求項1ないし
6のいずれかに記載の前記入出力部のコアの厚さは、前
記入出力部の端面から光の導波する方向に100μm以
上の長さにわたって一定であることを特徴とする。
According to a seventh aspect of the present invention, the core of the input / output section according to any one of the first to sixth aspects has a thickness of 100 μm or more in a direction in which light is guided from an end face of the input / output section. Is constant over the length of.

【0015】請求項8に記載の発明は、請求項1ないし
7のいずれかに記載の石英系光導波回路において、前記
入出力部のコアと、前記入出力部のコア層とにより、前
記入出力部は、凸型の断面形状を有することを特徴とす
る。
According to an eighth aspect of the present invention, in the silica-based optical waveguide circuit according to any one of the first to seventh aspects, the core of the input / output section and the core layer of the input / output section provide the input. The output part is characterized by having a convex cross-sectional shape.

【0016】請求項9に記載の発明は、基板上に載置さ
れた下部クラッド層と、該下部クラッド層上に載置され
たコア層から形成された光を導波するためのコアと、前
記下部クラッド層と前記コアとを被装する上部クラッド
層とを備え、内部のコアの厚さよりも厚く形成された入
出力部のコアと、該入出力部のコアと前記内部のコアと
を接続するテーパ部とを有する石英系光導波回路の作製
方法において、前記下部クラッド層上に前記入出力部の
コアの厚さと同じ厚さの前記コア層を堆積する堆積工程
と、前記コア層の一部をエッチングして、前記入出力部
のコアと前記内部のコアとが異なる厚さとなるように、
前記コア層の層厚の変化を形成する層厚変化形成工程
と、前記コア層をエッチングして、前記入出力部のコア
と前記内部のコアとを形成するコア形成工程とを有し、
該コア形成工程は、前記入出力部のコアの側面に接する
層厚Tが、前記入出力部のコアの厚さH未満である入出
力部のコア層を、前記入出力部のコアの側面に形成する
ことを特徴とする。
According to a ninth aspect of the present invention, a lower clad layer placed on the substrate, a core for guiding light formed from the core layer placed on the lower clad layer, The core of the input / output unit, which comprises the lower clad layer and the upper clad layer covering the core, and is formed thicker than the thickness of the inner core, and the core of the I / O unit and the inner core. In a method of manufacturing a silica-based optical waveguide circuit having a connecting taper portion, a deposition step of depositing the core layer having the same thickness as the core thickness of the input / output portion on the lower cladding layer, By etching a part of the core of the input / output unit and the core of the inside to have different thicknesses,
A layer thickness change forming step of forming a change in layer thickness of the core layer; and a core forming step of etching the core layer to form a core of the input / output unit and the internal core,
In the core forming step, a core layer of the input / output unit whose layer thickness T in contact with the side face of the core of the input / output unit is less than a thickness H of the core of the input / output unit It is characterized in that it is formed.

【0017】請求項10に記載の発明は、基板上に載置
された下部クラッド層と、該下部クラッド層上に載置さ
れたコア層から形成された光を導波するためのコアと、
前記下部クラッド層と前記コアとを被装する上部クラッ
ド層とを備え、内部のコアの厚さよりも厚く形成された
入出力部のコアと、該入出力部のコアと前記内部のコア
とを接続するテーパ部とを有する石英系光導波回路の作
製方法において、前記下部クラッド層上に前記内部のコ
アの厚さと同じ厚さの前記コア層を堆積する堆積工程
と、前記コア層をさらに堆積して、前記入出力部のコア
と前記内部のコアとが異なる厚さとなるように形成する
層厚変化形成工程と、前記コア層をエッチングして、前
記入出力部のコアと前記内部のコアとを形成するコア形
成工程とを有し、該コア形成工程は、前記入出力部のコ
アの側面に接する層厚Tが、前記入出力部のコアの厚さ
H未満であるコア層を、前記入出力部のコアの側面に形
成することを特徴とする。
According to a tenth aspect of the present invention, a lower clad layer placed on the substrate, a core for guiding light formed from the core layer placed on the lower clad layer,
The core of the input / output unit, which comprises the lower clad layer and the upper clad layer covering the core, and is formed thicker than the thickness of the inner core, and the core of the I / O unit and the inner core. In a method for manufacturing a silica-based optical waveguide circuit having a connecting taper portion, a deposition step of depositing the core layer having the same thickness as the thickness of the inner core on the lower cladding layer, and further depositing the core layer. Then, a layer thickness change forming step of forming the input / output unit core and the internal core to have different thicknesses, and etching the core layer to form the input / output unit core and the internal core. And a core forming step of forming a core layer in which a layer thickness T in contact with a side surface of the core of the input / output unit is less than a thickness H of the core of the input / output unit. It is formed on the side surface of the core of the input / output unit, That.

【0018】請求項11に記載の発明は、請求項9また
は10に記載の前記層厚変化形成工程は、前記コア層の
上方に配置したマスクを用いて、前記コア層の層厚の変
化を形成することを特徴とする。
According to an eleventh aspect of the present invention, in the step of forming the layer thickness change according to the ninth or tenth aspect, a mask arranged above the core layer is used to change the layer thickness of the core layer. It is characterized by forming.

【0019】請求項12に記載の発明は、請求項11に
記載の前記マスクは、前記コア層から100μm以上離
れていることを特徴とする。
The invention described in claim 12 is characterized in that the mask according to claim 11 is separated from the core layer by 100 μm or more.

【0020】請求項13に記載の発明は、請求項11ま
たは12に記載の前記マスクは、前記コア形成工程にお
ける位置合わせのためのマーカ形成部を有することを特
徴とする。
According to a thirteenth aspect of the present invention, the mask according to the eleventh or twelfth aspect has a marker forming portion for alignment in the core forming step.

【0021】請求項14に記載の発明は、請求項13に
記載の前記マーカ形成部は、前記コア層と接するように
形成されていることを特徴とする。
According to a fourteenth aspect of the present invention, the marker forming portion according to the thirteenth aspect is formed so as to be in contact with the core layer.

【0022】[0022]

【発明の実施の形態】以下、図面を参照しながら本発明
の実施形態について詳細に説明する。以下の実施形態に
おいては、コア層、下部クラッド層および上部クラッド
層となる石英系ガラス膜を火炎堆積法を用いて形成する
場合について説明するが、本発明は、ガラス膜の作製方
法には限定されず、一部または全部のガラス層をスパッ
タ法またはCVD(Chemical Vapor Deposition)法な
どのガラス膜形成法で作製することもできる。また、本
実施形態では、1.55μm帯域の光通信波長とシング
ルモード光ファイバを前提に説明する。
BEST MODE FOR CARRYING OUT THE INVENTION Embodiments of the present invention will be described in detail below with reference to the drawings. In the following embodiments, description will be made on the case where the silica-based glass film to be the core layer, the lower clad layer and the upper clad layer is formed by using the flame deposition method, but the present invention is not limited to the method for producing the glass film. Alternatively, a part or all of the glass layer can be formed by a glass film forming method such as a sputtering method or a CVD (Chemical Vapor Deposition) method. Further, the present embodiment will be described on the premise of an optical communication wavelength in the 1.55 μm band and a single mode optical fiber.

【0023】図1は、本発明の一実施形態にかかるスポ
ットサイズ変換構造を示した構造図である。スポットサ
イズ変換構造は、基板11上に下部クラッド層12を形
成し、下部クラッド層12上に堆積されたコア層13か
ら形成された光を導波するための導波路コア13a(内
部のコア)と、入出力部コア13bと、入出力部コア1
3b以外の部分に一定の層厚で残されたコア層13と
は、さらに上部クラッド層14に覆われている。
FIG. 1 is a structural diagram showing a spot size conversion structure according to an embodiment of the present invention. In the spot size conversion structure, the lower clad layer 12 is formed on the substrate 11, and the waveguide core 13a (inner core) for guiding the light formed from the core layer 13 deposited on the lower clad layer 12 is used. And the input / output unit core 13b and the input / output unit core 1
The core layer 13 left with a constant layer thickness in the portions other than 3b is further covered with the upper clad layer 14.

【0024】ここで、入出力部コア13bは、上面と両
側面をテーパ構造として、スポット拡大を行い、導波路
コア13aと入出力部コア13bとを接続している。図
1において、入出力部コア13bの断面形状は矩形で示
したが、台形であってもよいし、上縁を直線または円弧
で面取を行った形状でもよい。また、一定の層厚で残さ
れたコア層13も矩形で示したが、一定の層厚である必
要はなく、台形であってもよい。なお、テーパ構造にお
けるテーパ部分の長さは、損失を抑えてスポットを拡大
するために、光の導波する方向に100μm以上である
ことが好ましい。また、拡大したスポットサイズを安定
させるために、入出力端面から光の導波する方向に10
0μm以上の長さにわたって、入出力部コア13bの厚
さと幅とが一定であることが望ましい。
Here, the input / output core 13b has a taper structure on the upper surface and both side surfaces to perform spot enlargement and connect the waveguide core 13a and the input / output core 13b. In FIG. 1, the cross-sectional shape of the input / output unit core 13b is shown as a rectangle, but it may be trapezoidal or may have a shape in which the upper edge is chamfered with a straight line or an arc. Further, although the core layer 13 left with a constant layer thickness is also shown as a rectangle, it does not have to have a constant layer thickness and may be a trapezoid. The length of the tapered portion in the tapered structure is preferably 100 μm or more in the light guiding direction in order to suppress the loss and enlarge the spot. In addition, in order to stabilize the enlarged spot size, 10
It is desirable that the thickness and width of the input / output core 13b be constant over the length of 0 μm or more.

【0025】図2は、本発明の第1の実施形態にかかる
スポットサイズ変換構造の作製方法を示した図である。
最初に、シリコンまたは石英からなる基板11上に、火
炎堆積法によって、Sを主成分とする下部クラッ
ド層12を堆積し(図2(a)参照。)、次に、G
をドーパントして添加したSを主成分とするコ
ア層13を堆積した(図2(b)参照。)後、電気炉で
透明ガラス化する。下部クラッド層12の層厚は20μ
m、コア層13の層厚は11μmである。
FIG. 2 is a diagram showing a method of manufacturing the spot size conversion structure according to the first embodiment of the present invention.
First, on a substrate 11 made of silicon or quartz, by flame hydrolysis deposition, depositing a lower cladding layer 12 composed mainly of S i O 2 (see FIG. 2 (a).), Then, G e O
After 2 was deposited core layer 13 consisting primarily of S i O 2 was added with dopant (see FIG. 2 (b).), Vitrification is performed in an electric furnace. The thickness of the lower clad layer 12 is 20μ
m, and the layer thickness of the core layer 13 is 11 μm.

【0026】下部クラッド層12とコア層13とを形成
した基板11上から、1mm離して浮かせた状態で、シ
ャドウマスク15を設置する(図2(c)参照。)。こ
の状態で、反応性イオンエッチング法を用いて、入出力
部以外の場所のコア層を一定量除去する(図2(d)参
照。)。第1の実施形態では、6μm除去し、導波路コ
ア13aの層厚を5μmとした。このとき、シャドウマ
スク15の境界では、プラズマがシャドウマスク15の
下に回り込み、この部分もわずかにエッチングが進行し
て縦方向のなだらかなテーパ構造が形成される。このよ
うにして、入出力部コアと導波路コアとが異なる厚さと
なり、入出力部コアと導波路コアとが滑らかなテーパ状
に接続された光導波回路が形成される。
A shadow mask 15 is set in a state of being separated by 1 mm from the substrate 11 on which the lower clad layer 12 and the core layer 13 are formed (see FIG. 2C). In this state, the reactive ion etching method is used to remove a certain amount of the core layer other than the input / output portion (see FIG. 2D). In the first embodiment, 6 μm is removed and the thickness of the waveguide core 13a is set to 5 μm. At this time, at the boundary of the shadow mask 15, the plasma wraps under the shadow mask 15, and etching also slightly progresses in this part, so that a gentle taper structure in the vertical direction is formed. In this way, the input / output core and the waveguide core have different thicknesses, and an optical waveguide circuit in which the input / output core and the waveguide core are connected in a smooth tapered shape is formed.

【0027】そして、フォトリソグラフィーと反応性イ
オンエッチングを用いて、光を導波するためのコアをパ
ターン化する(図2(e)参照。)。このとき、入出力
部のコア層13の層厚11μmをすべて除去せずに、一
定の層厚を残してエッチングを終了する。従って、入出
力部のコアの断面形状、すなわち図2(e)に示したX
の断面は、凸型の断面形状を有することとなる。第1の
実施形態における一定の層厚Tは、2.5μmと5μm
の2種類で、それぞれエッチング時間を23%と45%
を削減することができた。
Then, the core for guiding the light is patterned by using photolithography and reactive ion etching (see FIG. 2E). At this time, the etching is finished while leaving a constant layer thickness without removing all the layer thickness 11 μm of the core layer 13 of the input / output section. Therefore, the cross-sectional shape of the core of the input / output section, that is, X shown in FIG.
The cross section has a convex cross-sectional shape. The constant layer thickness T in the first embodiment is 2.5 μm and 5 μm.
The etching time is 23% and 45% respectively.
Could be reduced.

【0028】最後に、上部クラッド層14を堆積し、透
明ガラス化して図1に示したスポットサイズ変換構造を
作製した(図2(f)参照。)。なお、第1の実施形態
に使用した光導波路の諸元は、コアとクラッドの比屈折
率差が1.5%であり、導波路コア13aの幅が5μ
m、導波路コア13aの厚さDが5μmであり、入出力
部コア13bの幅が11μm、入出力部コア13bの厚
さHが11μmである。
Finally, the upper clad layer 14 was deposited and made into a transparent glass to manufacture the spot size conversion structure shown in FIG. 1 (see FIG. 2F). The specifications of the optical waveguide used in the first embodiment are as follows: the relative refractive index difference between the core and the clad is 1.5%, and the width of the waveguide core 13a is 5 μm.
m, the thickness D of the waveguide core 13a is 5 μm, the width of the input / output core 13b is 11 μm, and the thickness H of the input / output core 13b is 11 μm.

【0029】図3は、本発明の一実施形態にかかるスポ
ットサイズ変換構造の結合損失を示した図である。図2
に示した方法で作製した石英系光導波回路とシングルモ
ード光ファイバとの結合損失を示した図である。入出力
部におけるコア層の一定の層厚Tが0μmのとき、結合
損失は、0.21dB/点である。一定の層厚Tが2.
5μmのとき、結合損失は、0.22dB/点、一定の
層厚Tが5μmのとき、結合損失は、0.25dB/点
となる。すなわち、入出力部において、入出力部コア以
外の部分のコア層を5μm残しておいても、結合損失
は、0.04dB増加するにすぎない。
FIG. 3 is a diagram showing the coupling loss of the spot size conversion structure according to one embodiment of the present invention. Figure 2
FIG. 6 is a diagram showing coupling loss between a silica-based optical waveguide circuit and a single mode optical fiber manufactured by the method shown in FIG. When the constant layer thickness T of the core layer in the input / output section is 0 μm, the coupling loss is 0.21 dB / point. The constant layer thickness T is 2.
When the thickness is 5 μm, the coupling loss is 0.22 dB / point, and when the constant layer thickness T is 5 μm, the coupling loss is 0.25 dB / point. That is, in the input / output unit, even if the core layer other than the core of the input / output unit is left with a thickness of 5 μm, the coupling loss only increases by 0.04 dB.

【0030】この結果は、有限差分法を用いて行った数
値計算結果とも良く一致している。図3には、比屈折率
差が3%と5%、入出力部コアの幅が11μm、入出力
部コアの厚さHが11μmの導波路についても示した。
比屈折率差が1.5%のときと同様に、一定の層厚Tが
5μmを越えたところから結合損失が増加していること
がわかる。すなわち、比屈折率差によらず、入出力部コ
ア以外のコア層における一定の層厚Tは、入出力部コア
の厚さHの半分以下であれば結合損失が過剰に増加しな
いことがわかる。
This result is in good agreement with the result of numerical calculation performed using the finite difference method. FIG. 3 also shows a waveguide in which the relative refractive index difference is 3% and 5%, the width of the input / output core is 11 μm, and the thickness H of the input / output core is 11 μm.
As in the case where the relative refractive index difference is 1.5%, it can be seen that the coupling loss increases when the constant layer thickness T exceeds 5 μm. That is, regardless of the relative refractive index difference, it can be seen that the coupling loss does not increase excessively if the constant layer thickness T in the core layer other than the input / output core is less than half the thickness H of the input / output core. .

【0031】なお、本実施形態において、入出力部コア
以外の部分の層厚は一定としたが、上述したように、断
面形状が矩形である必要はない。入出力部コア以外の部
分の層厚は、入出力部コアの側面に接する層厚Tが、入
出力部のコアの厚さH未満であればよい。また、入出力
部コアを伝搬する光が、入出力部コア以外の部分にしみ
出して、結合損失が増加しないためには、入出力部コア
の側面に接する層厚Tが、入出力部コアの厚さHの半分
以下であればよい。
Although the layer thickness of the portion other than the input / output portion core is constant in this embodiment, as described above, the cross-sectional shape need not be rectangular. The layer thickness of the portion other than the input / output unit core may be such that the layer thickness T in contact with the side surface of the input / output unit core is less than the thickness H of the core of the input / output unit. Further, in order that the light propagating through the input / output unit core does not seep out to the portion other than the input / output unit core and the coupling loss does not increase, the layer thickness T in contact with the side surface of the input / output unit core is The thickness may be half or less than the thickness H of the above.

【0032】図4は、本発明の第2の実施形態にかかる
スポットサイズ変換構造の作製方法を示した図である。
最初に、シリコンまたは石英からなる基板11上に、火
炎堆積法によって、Sを主成分とする下部クラッ
ド層12を堆積し(図4(a)参照。)、次に、G
をドーパントして添加したSを主成分とするコ
ア層13を堆積した(図4(b)参照。)後、電気炉で
透明ガラス化する。ここで、コア層13の層厚は、導波
路コアの厚さDと同じとする。
FIG. 4 is a diagram showing a method for manufacturing the spot size conversion structure according to the second embodiment of the present invention.
First, on a substrate 11 made of silicon or quartz, by flame hydrolysis deposition, depositing a lower cladding layer 12 composed mainly of S i O 2 (see FIG. 4 (a).), Then, G e O
After depositing the core layer 13 whose main component is S i O 2 to which 2 is added as a dopant (see FIG. 4B), it is made into transparent glass by an electric furnace. Here, the layer thickness of the core layer 13 is the same as the thickness D of the waveguide core.

【0033】基板11上の入出力部以外の場所に、1m
m離して浮かせた状態で、シャドウマスク17を設置す
る(図4(c)参照。)。この状態で、H−Dの層厚を
有するコア層13を追加して堆積する(図4(d)参
照。)。以下、コアの形成は、図2に示した方法と同じ
である。(図4(e)、(f)参照。)。
1 m at a place other than the input / output section on the substrate 11
The shadow mask 17 is installed in a state of being separated by a distance of m (see FIG. 4C). In this state, the core layer 13 having a layer thickness of HD is additionally deposited (see FIG. 4D). Hereinafter, formation of the core is the same as the method shown in FIG. (See FIGS. 4 (e) and 4 (f).).

【0034】シャドウマスク17を設置して、H−Dの
層厚を有するコア層13を堆積する方法は、火炎堆積法
による作製方法では、縦方向のなだらかな層厚変化部を
形成することが難しいため、スパッタ法またはプラズマ
CVD法などの気相製膜法が適している。
The method of depositing the core layer 13 having a layer thickness of HD by setting the shadow mask 17 is a flame deposition method, and it is possible to form a gentle layer thickness change portion in the vertical direction. Since it is difficult, a vapor phase film forming method such as a sputtering method or a plasma CVD method is suitable.

【0035】上述したシャドウマスクについて、詳細に
説明する。第1および2の実施形態にかかる作製方法お
いて、シャドウマスクを用いて作製するテーパと、フォ
トリソグラフィーと反応性イオンエッチングにより作製
する導波路コアのパターンとを、正確に位置合わせしな
ければならない。
The shadow mask described above will be described in detail. In the manufacturing methods according to the first and second embodiments, the taper formed using the shadow mask and the waveguide core pattern formed by photolithography and reactive ion etching must be accurately aligned. .

【0036】図5(a)および(b)に、本発明の第1
の実施形態にかかる作製方法に用いるシャドウマスクを
示す。シャドウマスク15は、図5(c)に示すフォト
マスク16で作製される回路パターン16aの入出力部
16bに、テーパを設けるためのものである。シャドウ
マスク15は、回路パターン16aが作製される中央部
に設けられた開口部15aと、入出力部16bに対応す
るマスク15bと、位置合わせのためのマーカ形成部1
5cとを有している。なお、マーカ形成部15cが形成
されている部分のシャドウマスク15の厚さは、中央部
の厚さよりも厚い。
FIG. 5A and FIG. 5B show the first embodiment of the present invention.
7 shows a shadow mask used in the manufacturing method according to the embodiment. The shadow mask 15 is for providing a taper on the input / output portion 16b of the circuit pattern 16a formed by the photomask 16 shown in FIG. 5C. The shadow mask 15 includes an opening 15a provided in a central portion where the circuit pattern 16a is formed, a mask 15b corresponding to the input / output unit 16b, and a marker forming unit 1 for alignment.
5c and. In addition, the thickness of the shadow mask 15 in the portion where the marker forming portion 15c is formed is thicker than the thickness of the central portion.

【0037】このようなシャドウマスク15を、図5
(d)に示したように、マーカ形成部15cがコア層1
3に接するように配置する。この状態で、シャドウエッ
チングすることにより、入出力部にはなだらかなテーパ
構造が形成され、マーカ形成部15cには急峻な凹構造
13cが形成される(図5(e)参照)。マーカ形成部
15cによる急峻な凹構造13cは、フォトリソグラフ
ィーに用いるフォトマスク16のマーカ部16cとの位
置合わせを容易にすることができる。
Such a shadow mask 15 is shown in FIG.
As shown in (d), the marker forming portion 15c has the core layer 1
Place it so that it touches 3. By performing shadow etching in this state, a gentle taper structure is formed in the input / output portion, and a steep concave structure 13c is formed in the marker forming portion 15c (see FIG. 5 (e)). The steep concave structure 13c formed by the marker forming portion 15c can facilitate alignment with the marker portion 16c of the photomask 16 used for photolithography.

【0038】図6(a)および(b)に、本発明の第2
の実施形態にかかる作製方法に用いるシャドウマスクを
示す。シャドウマスク17は、図6(c)に示すフォト
マスク16で作製される回路パターン16aの入出力部
16bに、テーパを設けるためのものである。シャドウ
マスク17は、回路パターン16aが作製される中央部
のマスク17aと、入出力部16bに対応する部分に設
けられた開口部17bと、位置合わせのためのマーカ形
成部17cとを有している。なお、マーカ形成部17c
が形成されている部分のシャドウマスク17の厚さは、
中央部の厚さよりも厚い。
FIGS. 6A and 6B show the second embodiment of the present invention.
7 shows a shadow mask used in the manufacturing method according to the embodiment. The shadow mask 17 is for providing a taper to the input / output portion 16b of the circuit pattern 16a formed by the photomask 16 shown in FIG. 6C. The shadow mask 17 has a mask 17a at the center where the circuit pattern 16a is formed, an opening 17b provided in a portion corresponding to the input / output section 16b, and a marker forming section 17c for alignment. There is. The marker forming unit 17c
The thickness of the shadow mask 17 in the portion where is formed is
Thicker than the central part.

【0039】このようなシャドウマスク17を、図6
(d)に示したように、マーカ形成部17cがコア層1
3に接するように配置する。この状態で、さらにコア層
を堆積することにより、入出力部にはなだらかなテーパ
構造が形成され、マーカ形成部17cには急峻な凸構造
13dが形成される(図6(e)参照)。マーカ形成部
17cによる急峻な凸構造13dは、フォトリソグラフ
ィーに用いるフォトマスク16のマーカ部16cとの位
置合わせを容易にすることができる。
Such a shadow mask 17 is shown in FIG.
As shown in (d), the marker forming portion 17c has the core layer 1
Place it so that it touches 3. In this state, by further depositing a core layer, a gentle taper structure is formed in the input / output portion and a steep convex structure 13d is formed in the marker forming portion 17c (see FIG. 6 (e)). The steep convex structure 13d formed by the marker forming portion 17c can facilitate alignment with the marker portion 16c of the photomask 16 used for photolithography.

【0040】なお、シャドウマスクとフォトマスクの位
置合わせ用のマーカを同じ形状としたが、位置合わせに
支障がなければ異なる形状でも構わない。また、本実施
形態においては、シャドウマスク15,17の中央部と
コア層13との距離を1mmとしたが、コアの仕様、回
路パターン、製造条件等により、100μm以上の任意
の距離を設定すればよい。さらに、シャドウマスク1
5,17を、マーカ形成部15c,17cがコア層13
に接するように配置したが、位置合わせを行うために十
分な凹凸が形成できれば、離して配置しても構わない。
Although the shadow mask and the photomask have the same marker for alignment, they may have different shapes as long as they do not interfere with the alignment. Further, in the present embodiment, the distance between the central portions of the shadow masks 15 and 17 and the core layer 13 is set to 1 mm, but it is possible to set an arbitrary distance of 100 μm or more depending on the specifications of the core, the circuit pattern, the manufacturing conditions and the like. Good. Furthermore, shadow mask 1
5 and 17, the marker forming portions 15c and 17c are arranged in the core layer 13
Although they are arranged so as to be in contact with each other, they may be arranged apart from each other as long as sufficient irregularities can be formed for performing alignment.

【0041】上述した第1および第2の実施形態を、
1.3μm帯域の光通信波長に使用したり、分散シフト
ファイバとの接続に用いる場合には、光導波路の諸元を
変えることにより、適用できることはいうまでもない。
The first and second embodiments described above are
Needless to say, when used for an optical communication wavelength in the 1.3 μm band or used for connection with a dispersion shift fiber, it can be applied by changing specifications of the optical waveguide.

【0042】本実施形態において、入出力部のコアの厚
さHと内部のコアの厚さDとは、入出力部のコアの側面
に接する層厚Tに対して、 0<T<H−D(D>H/2のとき) 0<T≦H/2(D≦H/2のとき) の範囲であるならば、プロセス上の負担と使用する光導
波路の諸元を考慮して任意に設定してもよい。
In this embodiment, the thickness H of the core of the input / output portion and the thickness D of the inner core are 0 <T <H− with respect to the layer thickness T in contact with the side surface of the core of the input / output portion. D (when D> H / 2) 0 <T ≦ H / 2 (when D ≦ H / 2) The range is arbitrary considering the process burden and the specifications of the optical waveguide to be used. It may be set to.

【0043】また、基板が石英であったり、石英基板上
に直接コアを形成する構造であっても同じ効果が得られ
ることは明らかである。本発明は、スポットサイズ変換
構造を必要とする全ての石英系光導波回路に適用するこ
とができる。
Further, it is clear that the same effect can be obtained even if the substrate is quartz or the structure in which the core is directly formed on the quartz substrate. The present invention can be applied to all silica-based optical waveguide circuits that require a spot size conversion structure.

【0044】さらに、本発明にかるスポットサイズ変換
構造は、入出力部のコアの厚さが内部のコアの厚さより
厚く形成され、なだらかなテーパ構造で接続されている
ならば、石英系光導波回路のガラス組成やその製造方法
によらず適用することができる。
Furthermore, in the spot size conversion structure according to the present invention, if the core of the input / output portion is formed thicker than the thickness of the internal core and the connection is made by a gentle taper structure, the silica-based optical waveguide is used. It can be applied regardless of the glass composition of the circuit or the manufacturing method thereof.

【0045】[0045]

【発明の効果】以上説明したように、本発明によれば、
入出力部のコアの厚さ未満であるコア層を入出力部のコ
アの側面に形成することにより、スポットサイズ変換機
能を十分に機能させつつ、石英系導波回路の作製時間を
短縮することが可能となる。
As described above, according to the present invention,
By forming a core layer that is less than the thickness of the core of the input / output section on the side surface of the core of the input / output section, it is possible to fully function the spot size conversion function and reduce the fabrication time of the silica-based waveguide circuit. Is possible.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施形態にかかるスポットサイズ変
換構造を示した構造図である。
FIG. 1 is a structural diagram showing a spot size conversion structure according to an embodiment of the present invention.

【図2】本発明の第1の実施形態にかかるスポットサイ
ズ変換構造の作製方法を示した図である。
FIG. 2 is a diagram showing a method for manufacturing the spot size conversion structure according to the first embodiment of the present invention.

【図3】本発明の一実施形態にかかるスポットサイズ変
換構造の結合損失を示した図である。
FIG. 3 is a diagram showing a coupling loss of the spot size conversion structure according to the embodiment of the present invention.

【図4】本発明の第2の実施形態にかかるスポットサイ
ズ変換構造の作製方法を示した図である。
FIG. 4 is a diagram showing a method for manufacturing the spot size conversion structure according to the second embodiment of the present invention.

【図5】本発明の第1の実施形態にかかる作製方法に用
いるシャドウマスクを示した図である。
FIG. 5 is a diagram showing a shadow mask used in the manufacturing method according to the first embodiment of the present invention.

【図6】本発明の第2の実施形態にかかる作製方法に用
いるシャドウマスクを示した図である。
FIG. 6 is a view showing a shadow mask used in the manufacturing method according to the second embodiment of the present invention.

【図7】従来のスポットサイズ変換構造を示した構造図
である。
FIG. 7 is a structural diagram showing a conventional spot size conversion structure.

【符号の説明】[Explanation of symbols]

11,51 基板 12,52 下部クラッド層 13 コア層 13a 導波路コア 13b 入出力部コア 14,54 上部クラッド層 15,17 シャドウマスク 16 フォトマスク 53a コア 11,51 substrate 12,52 Lower clad layer 13 core layer 13a Waveguide core 13b I / O core 14,54 Upper clad layer 15,17 Shadow mask 16 Photomask 53a core

───────────────────────────────────────────────────── フロントページの続き (72)発明者 肥田 安弘 東京都千代田区大手町二丁目3番1号 日 本電信電話株式会社内 (72)発明者 井上 靖之 東京都千代田区大手町二丁目3番1号 日 本電信電話株式会社内 Fターム(参考) 2H047 KA03 PA05 PA24 TA32    ─────────────────────────────────────────────────── ─── Continued front page    (72) Inventor Yasuhiro Hida             2-3-1, Otemachi, Chiyoda-ku, Tokyo             Inside Telegraph and Telephone Corporation (72) Inventor Yasuyuki Inoue             2-3-1, Otemachi, Chiyoda-ku, Tokyo             Inside Telegraph and Telephone Corporation F term (reference) 2H047 KA03 PA05 PA24 TA32

Claims (14)

【特許請求の範囲】[Claims] 【請求項1】 基板上に載置された下部クラッド層と、
該下部クラッド層上に載置されたコア層から形成された
光を導波するためのコアと、前記下部クラッド層と前記
コアとを被装する上部クラッド層とを備え、内部のコア
の厚さよりも厚く形成された入出力部のコアと、該入出
力部のコアと前記内部のコアとを接続するテーパ部とを
有する石英系光導波回路において、 前記入出力部のコアの側面に形成された入出力部のコア
層を有し、 該入出力部のコア層の前記入出力部のコアの側面に接す
る層厚Tが、前記入出力部のコアの厚さH未満であるこ
とを特徴とする石英系光導波回路。
1. A lower cladding layer mounted on a substrate,
A core for guiding light, which is formed from a core layer placed on the lower clad layer, and an upper clad layer covering the lower clad layer and the core. In a silica optical waveguide circuit having a core of an input / output section formed thicker than the core and a taper section connecting the core of the input / output section and the internal core, the silica-based optical waveguide circuit is formed on a side surface of the core of the input / output section. And a layer thickness T of the core layer of the input / output unit in contact with the side surface of the core of the input / output unit is less than the thickness H of the core of the input / output unit. Characteristic quartz optical waveguide circuit.
【請求項2】 前記基板の材質は、シリコンまたは石英
であることを特徴とする請求項1に記載の石英系光導波
回路。
2. The silica-based optical waveguide circuit according to claim 1, wherein the material of the substrate is silicon or quartz.
【請求項3】 石英基板を下部クラッド層とし、該下部
クラッド層上に載置されたコア層から形成された光を導
波するためのコアと、前記下部クラッド層と前記コアと
を被装する上部クラッド層とを備え、内部のコアの厚さ
よりも厚く形成された入出力部のコアと、該入出力部の
コアと前記内部のコアとを接続するテーパ部とを有する
石英系光導波回路において、 前記入出力部のコアの側面に形成された入出力部のコア
層を有し、 該入出力部のコア層の前記入出力部のコアの側面に接す
る層厚Tが、前記入出力部のコアの厚さH未満であるこ
とを特徴とする石英系光導波回路。
3. A quartz substrate serving as a lower clad layer, and a core for guiding light formed from a core layer mounted on the lower clad layer, the lower clad layer and the core are mounted. A silica-based optical waveguide having an input / output section core formed thicker than the internal core and a taper section connecting the input / output section core and the internal core. In the circuit, the core layer of the input / output unit is formed on the side surface of the core of the input / output unit, and the layer thickness T of the core layer of the input / output unit in contact with the side surface of the core of the input / output unit is A silica-based optical waveguide circuit, wherein the core thickness of the output portion is less than H.
【請求項4】 前記入出力部のコアの側面に接する層厚
Tは、 T≦H/2 であることを特徴とする請求項1、2または3に記載の
石英系光導波回路。
4. The silica-based optical waveguide circuit according to claim 1, wherein a layer thickness T in contact with the side surface of the core of the input / output unit is T ≦ H / 2.
【請求項5】 前記入出力部のコアの厚さHと前記内部
のコアの厚さDとは、前記入出力部のコアの側面に接す
る層厚Tに対して、 0<T<H−D(D>H/2のとき) 0<T≦H/2(D≦H/2のとき) であることを特徴とする請求項4に記載の石英系光導波
回路。
5. The thickness H of the core of the input / output unit and the thickness D of the inner core are 0 <T <H− with respect to the layer thickness T in contact with the side surface of the core of the input / output unit. The silica-based optical waveguide circuit according to claim 4, wherein D (when D> H / 2) 0 <T ≦ H / 2 (when D ≦ H / 2).
【請求項6】 前記テーパ部の長さは、光の導波する方
向に100μm以上であることを特徴とする請求項1な
いし5のいずれかに記載の石英系光導波回路。
6. The silica-based optical waveguide circuit according to claim 1, wherein a length of the tapered portion is 100 μm or more in a light guiding direction.
【請求項7】 前記入出力部のコアの厚さは、前記入出
力部の端面から光の導波する方向に100μm以上の長
さにわたって一定であることを特徴とする請求項1ない
し6のいずれかに記載の石英系光導波回路。
7. The thickness of the core of the input / output unit is constant over a length of 100 μm or more from the end face of the input / output unit in the light guiding direction. The silica-based optical waveguide circuit according to any one of claims.
【請求項8】 前記入出力部のコアと、前記入出力部の
コア層とにより、前記入出力部は、凸型の断面形状を有
することを特徴とする請求項1ないし7のいずれかに記
載の石英系光導波回路。
8. The input / output part has a convex cross-sectional shape by the core of the input / output part and the core layer of the input / output part. The silica-based optical waveguide circuit described.
【請求項9】 基板上に載置された下部クラッド層と、
該下部クラッド層上に載置されたコア層から形成された
光を導波するためのコアと、前記下部クラッド層と前記
コアとを被装する上部クラッド層とを備え、内部のコア
の厚さよりも厚く形成された入出力部のコアと、該入出
力部のコアと前記内部のコアとを接続するテーパ部とを
有する石英系光導波回路の作製方法において、 前記下部クラッド層上に前記入出力部のコアの厚さと同
じ厚さの前記コア層を堆積する堆積工程と、 前記コア層の一部をエッチングして、前記入出力部のコ
アと前記内部のコアとが異なる厚さとなるように、前記
コア層の層厚の変化を形成する層厚変化形成工程と、 前記コア層をエッチングして、前記入出力部のコアと前
記内部のコアとを形成するコア形成工程とを有し、 該コア形成工程は、前記入出力部のコアの側面に接する
層厚Tが、前記入出力部のコアの厚さH未満である入出
力部のコア層を、前記入出力部のコアの側面に形成する
ことを特徴とする石英系光導波回路の作製方法。
9. A lower cladding layer mounted on the substrate,
A core for guiding light, which is formed from a core layer placed on the lower clad layer, and an upper clad layer covering the lower clad layer and the core. In a method of manufacturing a silica-based optical waveguide circuit having a core of an input / output section formed thicker than a core and a taper section connecting the core of the input / output section and the internal core, A deposition step of depositing the core layer having the same thickness as the core of the writing / outputting section; and etching a part of the core layer so that the core of the input / output section and the core of the inside have different thicknesses. As described above, a layer thickness change forming step of forming a change in the layer thickness of the core layer, and a core forming step of etching the core layer to form the core of the input / output unit and the inner core are included. In the core forming step, the core of the input / output unit is A silica-based optical waveguide circuit, characterized in that a core layer of the input / output portion having a layer thickness T in contact with the side surface is less than the thickness H of the core of the input / output portion is formed on the side surface of the core of the input / output portion. Of manufacturing.
【請求項10】 基板上に載置された下部クラッド層
と、該下部クラッド層上に載置されたコア層から形成さ
れた光を導波するためのコアと、前記下部クラッド層と
前記コアとを被装する上部クラッド層とを備え、内部の
コアの厚さよりも厚く形成された入出力部のコアと、該
入出力部のコアと前記内部のコアとを接続するテーパ部
とを有する石英系光導波回路の作製方法において、 前記下部クラッド層上に前記内部のコアの厚さと同じ厚
さの前記コア層を堆積する堆積工程と、 前記コア層をさらに堆積して、前記入出力部のコアと前
記内部のコアとが異なる厚さとなるように形成する層厚
変化形成工程と、 前記コア層をエッチングして、前記入出力部のコアと前
記内部のコアとを形成するコア形成工程とを有し、 該コア形成工程は、前記入出力部のコアの側面に接する
層厚Tが、前記入出力部のコアの厚さH未満であるコア
層を、前記入出力部のコアの側面に形成することを特徴
とする石英系光導波回路の作製方法。
10. A lower clad layer mounted on a substrate, a core for guiding light formed from a core layer mounted on the lower clad layer, the lower clad layer and the core. And an upper clad layer for covering the core of the input / output portion formed thicker than the thickness of the internal core, and a taper portion connecting the core of the input / output portion and the internal core. In the method for manufacturing a silica-based optical waveguide circuit, a depositing step of depositing the core layer having the same thickness as the inner core on the lower cladding layer, further depositing the core layer, and the input / output unit Layer thickness change forming step of forming the core and the inner core to have different thicknesses; and a core forming step of etching the core layer to form the core of the input / output unit and the inner core. And the core forming step, A silica-based optical waveguide, characterized in that a core layer having a layer thickness T in contact with the side surface of the core of the output section is less than the thickness H of the core of the input / output section is formed on the side surface of the core of the input / output section. How to make a circuit.
【請求項11】 前記層厚変化形成工程は、前記コア層
の上方に配置したマスクを用いて、前記コア層の層厚の
変化を形成することを特徴とする請求項9または10に
記載の石英系光導波回路の作製方法。
11. The layer thickness change forming step according to claim 9, wherein the layer thickness change of the core layer is formed by using a mask arranged above the core layer. Manufacturing method of silica-based optical waveguide circuit.
【請求項12】 前記マスクは、前記コア層から100
μm以上離れていることを特徴とする請求項11に記載
の石英系光導波回路の作製方法。
12. The mask comprises 100 from the core layer.
The method for manufacturing a silica-based optical waveguide circuit according to claim 11, wherein the optical waveguide circuits are separated by at least μm.
【請求項13】 前記マスクは、前記コア形成工程にお
ける位置合わせのためのマーカ形成部を有することを特
徴とする請求項11または12に記載の石英系光導波回
路の作製方法。
13. The method for manufacturing a silica-based optical waveguide circuit according to claim 11, wherein the mask has a marker forming portion for alignment in the core forming step.
【請求項14】 前記マーカ形成部は、前記コア層と接
するように形成されていることを特徴とする請求項13
に記載の石英系光導波回路の作製方法。
14. The marker forming portion is formed so as to be in contact with the core layer.
7. A method for manufacturing a silica-based optical waveguide circuit according to.
JP2002137761A 2001-05-14 2002-05-13 Fabrication method of quartz optical waveguide circuit Expired - Fee Related JP3602514B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002137761A JP3602514B2 (en) 2001-05-14 2002-05-13 Fabrication method of quartz optical waveguide circuit

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2001143572 2001-05-14
JP2001-143572 2001-05-14
JP2002137761A JP3602514B2 (en) 2001-05-14 2002-05-13 Fabrication method of quartz optical waveguide circuit

Publications (2)

Publication Number Publication Date
JP2003035833A true JP2003035833A (en) 2003-02-07
JP3602514B2 JP3602514B2 (en) 2004-12-15

Family

ID=26615058

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002137761A Expired - Fee Related JP3602514B2 (en) 2001-05-14 2002-05-13 Fabrication method of quartz optical waveguide circuit

Country Status (1)

Country Link
JP (1) JP3602514B2 (en)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007093743A (en) * 2005-09-27 2007-04-12 Hitachi Cable Ltd Spot size conversion waveguide and its manufacturing method
WO2009096321A1 (en) * 2008-01-31 2009-08-06 Nec Corporation Optical coupler capable of connecting thin wire waveguide and ridge waveguide with low loss
JP2010128109A (en) * 2008-11-26 2010-06-10 Furukawa Electric Co Ltd:The Ssc chip, fiber array with ssc, plc module with ssc, and method for manufacturing ssc chip
JP2011064793A (en) * 2009-09-15 2011-03-31 Fujitsu Ltd Optical semiconductor element and method for manufacturing the same
WO2012070585A1 (en) * 2010-11-22 2012-05-31 日立化成工業株式会社 Optical waveguide
JP2015084019A (en) * 2013-10-25 2015-04-30 富士通株式会社 Spot size converter and optical device
KR20210137249A (en) * 2019-04-11 2021-11-17 어플라이드 머티어리얼스, 인코포레이티드 Multi-depth film for optical devices
WO2022044102A1 (en) * 2020-08-25 2022-03-03 日本電信電話株式会社 Optical waveguide component and method for manufacturing same

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4552821B2 (en) * 2005-09-27 2010-09-29 日立電線株式会社 Method for manufacturing spot size conversion waveguide
JP2007093743A (en) * 2005-09-27 2007-04-12 Hitachi Cable Ltd Spot size conversion waveguide and its manufacturing method
WO2009096321A1 (en) * 2008-01-31 2009-08-06 Nec Corporation Optical coupler capable of connecting thin wire waveguide and ridge waveguide with low loss
JP5370678B2 (en) * 2008-01-31 2013-12-18 日本電気株式会社 Optical coupler capable of connecting a thin wire waveguide and a ridge waveguide with low loss
US8538213B2 (en) 2008-11-26 2013-09-17 Furukawa Electric Co., Ltd. SSC chip, fiber array attached with SSC, PLC module attached with SSC and method for manufacturing SSC
JP2010128109A (en) * 2008-11-26 2010-06-10 Furukawa Electric Co Ltd:The Ssc chip, fiber array with ssc, plc module with ssc, and method for manufacturing ssc chip
JP2011064793A (en) * 2009-09-15 2011-03-31 Fujitsu Ltd Optical semiconductor element and method for manufacturing the same
CN103221856A (en) * 2010-11-22 2013-07-24 日立化成株式会社 Optical waveguide
WO2012070585A1 (en) * 2010-11-22 2012-05-31 日立化成工業株式会社 Optical waveguide
US8891921B2 (en) 2010-11-22 2014-11-18 Hitachi Chemical Company, Ltd. Optical waveguide
JP2015084019A (en) * 2013-10-25 2015-04-30 富士通株式会社 Spot size converter and optical device
KR20210137249A (en) * 2019-04-11 2021-11-17 어플라이드 머티어리얼스, 인코포레이티드 Multi-depth film for optical devices
JP2022527005A (en) * 2019-04-11 2022-05-27 アプライド マテリアルズ インコーポレイテッド Multiple depth membranes for optical devices
JP7322175B2 (en) 2019-04-11 2023-08-07 アプライド マテリアルズ インコーポレイテッド Multi-depth film for optical devices
KR102608899B1 (en) * 2019-04-11 2023-11-30 어플라이드 머티어리얼스, 인코포레이티드 Multi-depth films for optical devices
WO2022044102A1 (en) * 2020-08-25 2022-03-03 日本電信電話株式会社 Optical waveguide component and method for manufacturing same
JPWO2022044102A1 (en) * 2020-08-25 2022-03-03
JP7401824B2 (en) 2020-08-25 2023-12-20 日本電信電話株式会社 Optical waveguide components and their manufacturing method

Also Published As

Publication number Publication date
JP3602514B2 (en) 2004-12-15

Similar Documents

Publication Publication Date Title
US9417388B2 (en) Spot-size conversion optical waveguide
JP2809517B2 (en) Branch and multiplex optical waveguide circuit
JPH09166716A (en) Planar optical waveguide element
US6775454B2 (en) Silica-based optical waveguide circuit and fabrication method thereof
US20060193584A1 (en) Optical waveguide and method of fabricating the same
JP3602514B2 (en) Fabrication method of quartz optical waveguide circuit
KR100322126B1 (en) Optical waveguide wafer and method of forming the same
US20040184756A1 (en) Method of manufacturing optical waveguide and the optical waveguide
JPH095549A (en) Optical circuit and method for manufacturing the same
AU729257B2 (en) Method of fabricating an optical component and optical component made thereby
JP3196797B2 (en) Manufacturing method of laminated quartz optical waveguide
JP2001350045A (en) Optical waveguide
JP2001091775A (en) Manufacturing of laminated type quartz system waveguide
EP1174763A2 (en) Method of fabricating a nickel etching mask
JPH0980244A (en) Branch and confluence optical waveguide
JP2000121859A (en) Production of buried optical fiber
JPH0980246A (en) Production of quartz-glass waveguide
JP3795848B2 (en) Optical planar circuit type optical element manufacturing method
JPH10197737A (en) Production of optical waveguide circuit
JP2743847B2 (en) Optical fiber mounted optical waveguide circuit and method of manufacturing the same
JP3783924B2 (en) Manufacturing method of laminated interlayer optical directional coupler
JP2003131054A (en) Planar optical circuit
JPH0593813A (en) Optical directional coupler
JP2001056415A (en) Quartz based optical waveguide and its production
JP2738121B2 (en) Method for manufacturing silica-based optical waveguide

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20040618

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040728

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20040830

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040921

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040922

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081001

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091001

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101001

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111001

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121001

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131001

Year of fee payment: 9

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees