JP2002538732A - バス上のデータを該バスにより制御される装置に転送、又は装置から転送するための方法及び装置 - Google Patents

バス上のデータを該バスにより制御される装置に転送、又は装置から転送するための方法及び装置

Info

Publication number
JP2002538732A
JP2002538732A JP2000603214A JP2000603214A JP2002538732A JP 2002538732 A JP2002538732 A JP 2002538732A JP 2000603214 A JP2000603214 A JP 2000603214A JP 2000603214 A JP2000603214 A JP 2000603214A JP 2002538732 A JP2002538732 A JP 2002538732A
Authority
JP
Japan
Prior art keywords
bus
link layer
data
layer
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2000603214A
Other languages
English (en)
Other versions
JP2002538732A5 (ja
JP4398592B2 (ja
Inventor
ヘイウェイ,ティモシー
ゲードケ,クラオス
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson Licensing SAS
Original Assignee
Thomson Licensing SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing SAS filed Critical Thomson Licensing SAS
Publication of JP2002538732A publication Critical patent/JP2002538732A/ja
Publication of JP2002538732A5 publication Critical patent/JP2002538732A5/ja
Application granted granted Critical
Publication of JP4398592B2 publication Critical patent/JP4398592B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/40Network security protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/40Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass for recovering from a failure of a protocol instance or entity, e.g. service redundancy protocols, protocol state redundancy or protocol service redirection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
    • H04L69/322Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
    • H04L69/324Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the data link layer [OSI layer 2], e.g. HDLC

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)
  • Information Transfer Systems (AREA)

Abstract

(57)【要約】 IEEE1394バスの通信プロトコルは、物理層(PLI1,PLI2)、リンク層(LLI1,LLI2)、及びトランザクション層の3つの層を有する。リンク層は、外部アプリケーションへのインタフェースを実現し、バスへの送出のためのデータ準備、又はIEEE1394バスからのデータパケットの到来の解釈を行う。物理層は、バスへの直接の電気的な接続を実現し、バスへのデータ送出のための調停を含めた多くの機能を制御する。本発明ではリンク層ICにおいて付加的なタイマ機能TIMが実現される。この「バス許可を失わせる」タイマ機能は、リンク層ICを制御する。これにより、その間にリンク層ICがバス上にデータを送出しない所定の時間期間が経過された後に、リンク層ICは物理層ICにバス制御を自動的に返す。

Description

【発明の詳細な説明】
【0001】 本発明は、バスブロッキングが回避することができる、バス上のデータを該バ
スにより制御される装置に転送、又は装置から転送するための方法及び装置に関
する。
【0002】 [発明の背景] IEEE1394バスは、低コスト、高パフォーマンスなシリアルバスである
。該バスは、読出し/書込みメモリアーキテクチャ、及び高く洗練された通信プ
ロトコルを有している。100、200又は400メガビット/秒のデータレー
トは、リアルタイムで送信することができる。
【0003】 同時に、データは、双方向的に送信することができる。送信されたアドレス値
のうちの最初の10ビットは、可能なIEEE1394バスクラスタの1023
に達する1つを言及する。送信されたアドレス値のうちの次の6ビットは、特定
のクラスタ内で、アプリケーション又は装置が割当てられる63ノードに達する
1つを言及する。
【0004】 ノード間のデータは、ホストコントローラの相互作用なしに交換することがで
きる。装置は、プラグ及びプレイビヘービア(plug and play behavior)を許容
して、何時でもネットワークに接続したり、停止したりすることができる。ノー
ドについての標準的なケーブル接続は、4.5mの長さであり、3つのツイスト
ペアケーブルを含んでいる。2つのペアがデータ及び制御情報の転送の役目をし
、さらなる1つが8ボルト〜40ボルトの供給電圧を搬送する。
【0005】 3つのレベル符号化が使用され、ハイ(H)、ロウ(L)、及びハイインピー
ダンス(Z)である。HはLを超え、LはZを超える。特性インピーダンスは1
10Ωである。また、バス特性のIEEE1394−1995バージョンは、2
つのみのツイストペアケーブルを含んでおり、そこには電力供給電圧が存在しな
い。
【0006】 通信プロトコルは、物理層、リンク層、トランザクション層の3つの層を有し
ている。典型的にトランザクション層は、ファームウェアにより実現され、他の
層はチップセットを使用して実現される。
【0007】 物理層は、アナログトランシーバとデジタルステートマシンを含んでいる。物
理層は、バスの自動配置及びホットプラグを扱う。物理層は、リクロックし、再
発生し、全てのパケットを繰り返し、全てのパケットをローカルのリンクレイヤ
に送る。物理層は、たとえばスピードコード、プレフィックス及びパケットエン
ドアセンブリングといった、アウトパケットのフレーミングを転送する。物理層
は、調停し、ローカルリンクからのパケットを送信する。
【0008】 利用できるICタイプは、たとえばTexas Instruments社のTSB11C01,TSB11LV
01,TSB21LV03,及びTSB41LV03、富士通社のMB86611、IBM社の21S750である
【0009】 リンク層は、全てのデジタルロジックを実現する。リンク層は、アドレス認識
によりノードにアドレス指定されたパケットを認識し、パケットヘッダをデコー
ドする。リンク層は、パケットを高い層に送出し、高い層からのパケットを生成
する。リンク層は、AVデータの使用については等時的に、制御データの使用に
ついては非同期的に、そのいずれかで作用する。
【0010】 等時的なモードでは、保証された帯域幅を有するチャネルが確立される。そこ
には、画定された潜在能力がある。データ転送は、125μs時間スロット又は
サイクルで実行される。パケットのヘッダ及びデータブロックは、分離したCR
Cs(巡回冗長検査)を有している。このモードは、非同期データ転送モードよ
りも高い優先度を有する。
【0011】 非同期転送モードは、時間重視(time critical)ではないが、安全である。
非同期転送モードは、ビジー及びリトライプロトコルを有する承認されたサービ
スとして動作する。固定されたアドレスが使用される。データ転送は、バスがア
イドルである時に行われる。非同期モードは、読出し要求/応答、書込み要求/
応答、及びロック要求/応答を扱う。非同期モードは、巡回制御、CRC生成、
及び有効にすることを実行する。
【0012】 利用できるリンク層のICタイプは、たとえばTexas Instruments社のTSB12C0
1A,TSB12LV21,TSB12LV31,及びTSB12LV41、フィリップス社のPDI1394L11であ
る。
【0013】 トランザクション層は、非同期のバストランザクション、読出し要求/読出し
応答、書込み要求/書込み応答、ロック要求/ロック応答を実現する。
【0014】 上述したように、トランザクション層は、たとえば、SparcLite社のi960のよ
うなマイクロコントローラ上でのソフトウェアの実行により実現することができ
る。
【0015】 また、装置制御、接続管理、タイムスタンピング、及びパケット化を実行する
AV(audio video)層が存在する場合がある。
【0016】 [発明の概要] リンク層ICは、たとえばVCRのような外部アプリケーションに対するイン
タフェースを実現し、IEEE1394バス上に送出するためのIEEE139
4データを準備するか、又はIEEE1394バスからのIEEE1394デー
タパケットの到来を解釈する。
【0017】 物理層ICは、上記バスへの直接の電気的な接続を実現し、該バス上へのデー
タ送出のための調停を含めて、上述したような多くの機能を制御する。リンク層
ICから該バスへのデータ送出のための手順は、リンク層ICが該バスへのアク
セス要求を行い、次いで、物理層ICが所望のアクセスを許可するまで待つ。許
可状態が検出されると、リンク層ICは該バス上へのデータ送出がフリーになる
【0018】 しかし、フリーの間にリンク層の状態が変化した場合、すなわちリンク層IC
が該バス上へのデータ送出を抑制された場合、許可されたバスアクセスは、現在
のIEEE1394バス仕様に従って放棄されることはない。結果として、不定
の時間期間の間、バスはブロックされる。これは、物理層ICにより許可された
バスアクセスを上書きすることができないためである。バスのロックアップ(lo
ck-up)は非常に重要であり、バスがジャムされると、他のノードはデータ転送
のために該バスへのアクセスを得ることができない。
【0019】 本発明によれば、リンク層ICにおいて付加的なタイマ機能が実現される。こ
の「バスの許可を失わせる(bus grant missed)」タイマ機能は、リンク層IC
を制御する。これにより、その間にリンク層ICが該バス上にデータを送出して
いない所定の固定された時間期間が経過された後に、リンク層ICは物理層IC
にバス制御を自動的に戻す。所定の固定された時間期間は、所定のバス配置、又
はアプリケーションのそれぞれに該時間期間を適合するために、ユーザ設定によ
るプログラム化することもできる。
【0020】 本発明の目的は、許可されたバスアクセスがバス上へのデータ送出のために使
用されない場合に、バスのブロッキングを回避するための方法を開示することに
ある。この目的は、請求項1において開示される方法により達成される。
【0021】 本発明の更なる目的は、上記発明の方法を利用した装置を開示することにある
。この目的は、請求項3において開示される装置により達成される。
【0022】 概要として、本発明による方法は、バス上のデータを該バスにより制御される
装置に転送するか、該装置からの該バス上のデータを転送するかに適している。
ここでは、該バスと該装置の間をインタフェースするために、物理層IC及びリ
ンク層ICが使用される。該物理層ICは、該バス上へのデータ送出のための該
バスに対するアクセスを該リンク層ICに許可するための許可信号を発生する。
該許可信号に続いて、該リンク層ICが該バスへのデータ送出を終了するまで、
該バスは該リンク層ICにより占有される。
【0023】 該リンク層ICは、タイマ機能を含んでいる。該物理層ICが該バスへのデー
タ送出のためのアクセスを該リンク層ICに許可したが、該リンク層ICが該バ
ス上にデータを送出しない場合、該許可信号に続く所定の時間期間が経過された
後に、該リンク層ICがバス占有を解除するために、該タイマ機能はリンク解除
信号を発生する。 本発明による方法の付加的な実施の形態による利点は、それぞれの従属的な請
求項において開示される。 概要として、本発明によるバスインタフェースは、該バスにより制御される装
置にデータを転送するか、該装置からのデータを転送するかに適している。
【0024】 このインタフェースは、該装置への接続のためのリンク層ICと、該バスへの
接続のための物理層ICと、該リンク層において含まれるタイマを含んでいる。
ここで、該バス上にデータを送出するための該バスに対するアクセスを該リンク
層ICに許可するための許可信号を該物理層ICは発生する。該許可信号に続い
て、該リンク層ICが該バスへのデータ送出を終了するまで、該リンク層ICは
該バスを占有し続ける。該物理層ICが該バスへのデータ送出のためのアクセス
を該リンク層ICに許可したが、該リンク層ICが該バス上にデータを送出しな
い場合、該許可信号に続く所定の時間期間が経過された後に、該リンク層ICが
バス占有を解除するために、該タイマはリンク解除信号を発生する。
【0025】 本発明による装置の付加的な実施の形態による利点は、それぞれの従属的な請
求項において開示される。
【0026】 [発明の実施の形態] 本発明の実施の形態は、添付図面を参照しながら記載される。
【0027】 図1において、第1物理層IC-PLI1は、IEEE1394バスケーブル
接続を介して第2物理層IC-PLI2に接続されており、第2物理層IC-PL
I2それ自身もまた、更なるIEEE1394バスケーブルBに接続されている
【0028】 PLI1は、他方の側でデータ入力のために第1リンク層IC-LLI1に割
当てられており、PLI2は、データ出力のために第2リンク層IC-LLI2
に割当てられている。LLI1及びLLI2は、同じアプリケーション装置AP
Pに共に割当てられている。LLI1、及びLLI1を介してのPLI1は、第
1マイクロコントローラμP1により制御される。LLI2、及びLLI2を介
してのPLI2は、第2マイクロコントローラμP2により制御される。
【0029】 アプリケーション装置APPは、μP1及びμP2により、又はそれらの1つに
より制御することができる。両者のケースにおいて、μP1及びμP2は、互いに
相互作用してもよい(図示せず)。
【0030】 本発明は、たとえば、図2において示されるような応用について使用すること
ができる。これらは、受信ユニットRUを有するセットトップボックスSTB、
MPEGデコーダMDEC、及び衛星又はケーブルを介してデジタルTVプログ
ラムを受信するIEEE1394インタフェース1394Sである。
【0031】 受信ユニットの出力信号は、IEEE1394バスを介して、IEEE139
4インタフェース1394Vを含んでいるビデオレコーダVCRRに記録を目的
に送信される。
【0032】 同時にして、DVDプレーヤDVDPは、DVDディスクを再生する。また、
MPEGデコーダMDECによりデコードされ、テレビジョン受信機TVのスク
リーン上に表示されるように、DVDデータは、IEEE1394バスインタフ
ェース1394Dを介して、セットトップボックスのIEEE1394バスイン
タフェース1394Sに転送される。
【0033】 TVは、セットトップボックスへのアナログ信号の接続をなお有していてもよ
いが、IEEE1394バスインタフェースによりSTBに接続されてもよい。
セットトップボックスのIEEE1394バスノード1394Sは、双方向の機
能を必要とする。
【0034】 図3において、クロックCLK、物理層の状態PHST、リンク層ICの状態
LIST、物理層及びリンク層ICのバス制御時間期間BCTLが示されている
【0035】 物理層ICは、PHYGRTビット又はインパルスを送出することにより、リ
ンク層ICにバスのアクセスを許可する。それにより、データ送出のための該バ
スの制御がそのリンク層ICに割当てられる。該バスへのデータ送出後、リンク
層ICは、バスアクセスの必要がもはやないことを物理層ICに対して合図する
。その結果、物理層は、バスアクセスを要求する別の装置にアクセスを許可する
ことができる。
【0036】 しかし、リンク層ICが該バスにデータを送出しない間、たとえば、その間に
ユーザが該装置のスイッチをオフしてしまうと、該バスは、物理層IC及び該バ
スに接続されている全ての他の装置についてブロックされる。
【0037】 かかる状況を回避するために、リンク層ICに付加的なタイマ機能が追加され
る。該機能は、基本的にはPHYGRTの開始から所定の時間期間が経過された
後、リンク解除ビット又はインパルスLIRLを送出する。
【0038】 LIRLは、図4に示されるように、たとえば、クロックCLKの傾斜TLR
に関連して送出される。結果として、バス制御BCTLは、物理層に返される。
図4の他の詳細は、図3の詳細に対応する。対応するタイマTIMは、図1のブ
ロック図において示されている。
【0039】 また、本発明は、スパイク保護を達成するために使用することもできる。スパ
イクは、物理層/リンク層ICの接続の制御信号に関するスパイク信号のために
、物理層ICが意図されないバスアクセスをリンク層ICに許可した時に発生す
る。
【0040】 また、かかるケースにおいて、上述されたリンク層上のタイマ機能は、たとえ
リンク層ICがバスアクセスを要求していなくても、所定の時間期間が経過され
た後に、リンク層ICにより該バスが再び解除されることを保証する。その時間
期間は、カレントアプリケーション又はバス環境に従って上述した時間期間と異
なっていてもよい。時間期間の長さは、リンク層ICからの優先的なバス要求の
有無により制御される。
【図面の簡単な説明】
【図1】 双方向のリアルタイムビデオアプリケーションのためのIEEE1394ダブ
ルノードを示す図である。
【図2】 IEEE1394バス接続されたセットトップボックス、VCR及びDVDプ
レーヤを示す図である。
【図3】 ブロックされたバスを例示する図である。
【図4】 ブロッキングが回避されるバスを例示する図である。
【手続補正書】特許協力条約第34条補正の翻訳文提出書
【提出日】平成13年3月6日(2001.3.6)
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】特許請求の範囲
【補正方法】変更
【補正の内容】
【特許請求の範囲】
【手続補正2】
【補正対象書類名】明細書
【補正対象項目名】0008
【補正方法】変更
【補正の内容】
【0008】 利用できるIC(integrated circuit)タイプは、たとえばTexas Instrument
s社のTSB11C01,TSB11LV01,TSB21LV03,及びTSB41LV03、富士通社のMB86611、
IBM社の21S750である。
【手続補正3】
【補正対象書類名】明細書
【補正対象項目名】0009
【補正方法】変更
【補正の内容】
【0009】 リンク層は、全てのデジタルロジックを実現する。リンク層は、アドレス認識
によりノードにアドレス指定されたパケットを認識し、パケットヘッダをデコー
ドする。リンク層は、パケットを高い層に送出し、高い層からのパケットを生成
する。リンク層は、AV(audio/video)データの使用については等時的に、制
御データの使用については非同期的に、そのいずれかで作用する。
【手続補正4】
【補正対象書類名】明細書
【補正対象項目名】0015
【補正方法】変更
【補正の内容】
【0015】 また、装置制御、接続管理、タイムスタンピング、及びパケット化を実行する
AV(audio video)層が存在する場合がある。 米国特許第5802057号は、P1394バスを開示しており、ここでは、 高い優先度を有するマスタルート/ノードが、調停目的のためにタイマを管理す る。固定されたサイクル間隔の後にタイマが始動した時、バスアクセスを得るた めに、そのルートは特別な優先度のバス要求を送出する。 米国特許第5845097号は、マルチマスタバスシステムを開示している。 該システムには複数のカウンタを含む分離バス回復ロジックが割当てられている 。最大の時間値の満了に応じて該マスタのバスオーナシップを緩和するために、 該カウンタは、一旦アクセスが要求されると最大時間値からカウントダウンし、 調停手段によりカレントマスタに対して許可される。 American National Institute/Institute of Electrical and Electronics En gineers「Logical Link Control-IEEE std802.2-1985」、1984,IEEE,New York ,USA,XP002111181号は、データネットワークを開示している。ここでは、デー タの送者がタイマを始動する。固定されたタイムアウト期間までに応答を受信し なければ、該送者がエラー回復動作を開始する。
【手続補正5】
【補正対象書類名】明細書
【補正対象項目名】0020
【補正方法】変更
【補正の内容】
【0020】 本発明の目的は、バスの制御信号に関するスパイク信号による、リンク層IC に対するバスアクセスの意図しない許可の場合と共に、物理層ICによりリンク 層ICに対して 許可されたバスアクセスがバス上へのデータ送出のために使用さ
れない場合に、IEEE1394バスにより制御される装置にバスデータを転送 するか、該装置からのバスデータを転送し、これにより、 バスのブロッキングを
回避するための方法を開示することにある。これにより、両方のケースについて リンク層ICに含まれるタイマ機能を利用する。 この目的は、請求項1の特徴
より達成される。
【手続補正6】
【補正対象書類名】明細書
【補正対象項目名】0021
【補正方法】変更
【補正の内容】
【0021】 本発明の更なる目的は、上記発明の方法を利用したバスインタフェースを開示
することにある。この目的は、請求項2の特徴により達成される。
【手続補正7】
【補正対象書類名】明細書
【補正対象項目名】0023
【補正方法】変更
【補正の内容】
【0023】 該リンク層ICは、タイマ機能を含んでいる。該物理層ICが該バスへのデー
タ送出のためのアクセスを該リンク層ICに許可したが、該リンク層ICが該バ
ス上にデータを送出しない場合、該許可信号に続く所定の時間期間が経過された
後に、該リンク層ICがバス占有を解除するために、該タイマ機能はリンク解除
信号を発生する 要として、本発明によるバスインタフェースは、該バスにより制御される装
置にデータを転送するか、該装置からのデータを転送するかに適している。
───────────────────────────────────────────────────── フロントページの続き (81)指定国 EP(AT,BE,CH,CY, DE,DK,ES,FI,FR,GB,GR,IE,I T,LU,MC,NL,PT,SE),OA(BF,BJ ,CF,CG,CI,CM,GA,GN,GW,ML, MR,NE,SN,TD,TG),AP(GH,GM,K E,LS,MW,SD,SL,SZ,TZ,UG,ZW ),EA(AM,AZ,BY,KG,KZ,MD,RU, TJ,TM),AE,AL,AU,BA,BB,BG, BR,CA,CN,CR,CU,CZ,DM,EE,G D,GE,HR,HU,ID,IL,IN,IS,JP ,KP,KR,LC,LK,LR,LT,LU,LV, MA,MG,MK,MN,MX,NO,NZ,PL,R O,SG,SI,SK,TR,TT,UA,US,UZ ,VN,YU,ZA (72)発明者 ゲードケ,クラオス ドイツ連邦共和国,30659 ハノーヴァー, シャオマンヴェーク 22 Fターム(参考) 5K032 CA00 5K033 CA00

Claims (8)

    【特許請求の範囲】
  1. 【請求項1】 バスにより制御される装置にバス上のデータを転送するか、
    前記装置からの前記バス上のデータを転送するための方法であって、前記バスと
    前記装置の間をインタフェースするために物理層IC及びリンク層ICが使用さ
    れ、 前記物理層ICが、前記バス上へのデータ送出のための前記バスに対するアク
    セスをリンク層ICに許可するために許可信号を発生し、前記リンク層ICが前
    記許可信号に続いて前記バスへの前記データの送出を終了するまで、前記バスが
    前記リンク層ICにより占有され、 前記リンク層ICはタイマ機能を含んでおり、前記物理層ICが前記バスへの
    データ送出のためのアクセスを前記リンク層ICに許可したが、前記リンク層I
    Cが前記バス上へデータを送出しない場合、前記許可信号に続く第1所定の時間
    期間が経過された後に、前記リンク層ICがバスの占有を解除するためのリンク
    解除信号を前記タイマ機能が発生する、ことを特徴とする方法。
  2. 【請求項2】 前記バスはIEEE1394バスである、請求項1記載の方
    法。
  3. 【請求項3】 前記バスの制御信号に関するスパイク信号による前記リンク
    層ICへのバスのアクセスの意図しない許可に続いて、前記許可信号に続く第2
    所定の時間期間が経過された後に前記リンク層ICがバスの占有を解除するため
    に、前記リンク層ICに含まれる前記タイマ機能はリンク解除信号を発生する、
    請求項1又は2記載の方法。
  4. 【請求項4】 前記第2所定の時間期間は前記第1所定の時間期間とは異な
    り、前記第1又は第2の時間期間の長さは、前記リンク層ICからの優先的なバ
    ス要求の有無により制御される、請求項3記載の方法。
  5. 【請求項5】 バスにより制御される装置にデータを転送するか、前記装置
    からの前記データを転送するためのバスインタフェースであって、 前記バス上へデータを送出するための前記バスに対するアクセスをリンク層I
    Cに許可するために許可信号を発生する、前記バスへの接続のための物理層IC
    と、 前記許可信号に続いて前記バスへの前記データの送出が終了するまで、前記バ
    スを占有し続ける、前記装置への接続のためのリンク層ICとを備え、 前記リンク層ICに含まれ、物理層ICが前記バスへのデータ送出のためのア
    クセスを前記リンク層ICに許可したが、前記リンク層ICが前記バス上へデー
    タを送出しない場合、前記許可信号に続く第1所定の時間期間が経過された後に
    、前記リンク層ICがバスの占有を解除するためのリンク解除信号を発生するタ
    イマ、を特徴とするバスインタフェース。
  6. 【請求項6】 前記バスはIEEE1394バスである、請求項5記載のバ
    スインタフェース。
  7. 【請求項7】 前記バスの制御信号に関するスパイク信号による前記リンク
    層ICへのバスアクセスの意図しない許可に続いて、前記許可信号に続く第2所
    定の時間期間が経過した後に前記リンク層ICのバス占有を解除するために、前
    記リンク層ICに含まれる前記タイマ機能はリンク解除信号を発生する、請求項
    5又は6記載のバスインタフェース。
  8. 【請求項8】 前記第2所定の時間期間は前記第1所定の時間期間とは異な
    り、前記第1及び第2時間期間の長さは、前記リンク層ICからの優先的なバス
    要求の有無により制御される、請求項7記載のバスインタフェース。
JP2000603214A 1999-03-03 2000-02-21 バス上のデータを該バスにより制御される装置に転送、又は装置から転送するための方法及び装置 Expired - Fee Related JP4398592B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP99250060.3 1999-03-03
EP99250060A EP1033855A1 (en) 1999-03-03 1999-03-03 Method and apparatus for transferring data on a bus to or from a device to be controlled by said bus
PCT/EP2000/001413 WO2000052899A1 (en) 1999-03-03 2000-02-21 Method and apparatus for transferring data on a bus to or from a device to be controlled by said bus

Publications (3)

Publication Number Publication Date
JP2002538732A true JP2002538732A (ja) 2002-11-12
JP2002538732A5 JP2002538732A5 (ja) 2007-04-05
JP4398592B2 JP4398592B2 (ja) 2010-01-13

Family

ID=8241141

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000603214A Expired - Fee Related JP4398592B2 (ja) 1999-03-03 2000-02-21 バス上のデータを該バスにより制御される装置に転送、又は装置から転送するための方法及び装置

Country Status (7)

Country Link
US (1) US6643723B1 (ja)
EP (2) EP1033855A1 (ja)
JP (1) JP4398592B2 (ja)
CN (1) CN1130058C (ja)
AU (1) AU3158100A (ja)
DE (1) DE60021355T2 (ja)
WO (1) WO2000052899A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100344125C (zh) * 2003-11-26 2007-10-17 华为技术有限公司 一种数据传输死锁的解决方法
US7792137B2 (en) * 2006-07-05 2010-09-07 Abidanet, Llc Self-organized and self-managed ad hoc communications network
KR101410625B1 (ko) * 2007-03-28 2014-06-20 가부시키가이샤 야스카와덴키 통신 장치, 동기 통신 시스템 및 동기 통신 방법
KR101836219B1 (ko) * 2013-07-26 2018-04-19 인텔 코포레이션 비휘발성 메모리 인터페이스
CN105391643B (zh) * 2015-12-09 2018-05-25 中国航空工业集团公司西安航空计算技术研究所 基于IEEE_std 1394-2008协议链路层等时级联包流量控制电路及方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5167019A (en) * 1989-06-23 1992-11-24 Digital Equipment Corporation Apparatus and method for interconnecting a plurality of devices to a single node in a node-limited serial data bus computer network
US5274700A (en) * 1989-11-27 1993-12-28 Unifi Communications Corporation Methods of automatically rerouting an incoming telephone call placed over a network
US5579486A (en) * 1993-01-14 1996-11-26 Apple Computer, Inc. Communication node with a first bus configuration for arbitration and a second bus configuration for data transfer
US5815678A (en) * 1995-07-14 1998-09-29 Adaptec, Inc. Method and apparatus for implementing an application programming interface for a communications bus
US5802057A (en) * 1995-12-01 1998-09-01 Apple Computer, Inc. Fly-by serial bus arbitration
US5845097A (en) * 1996-06-03 1998-12-01 Samsung Electronics Co., Ltd. Bus recovery apparatus and method of recovery in a multi-master bus system
JP3601205B2 (ja) * 1996-08-26 2004-12-15 ソニー株式会社 電子機器及びその動作モード制御方法
US6032211A (en) * 1998-06-17 2000-02-29 Advanced Micro Devices, Inc. Method of mode control in a bus optimized for personal computer data traffic
US6519223B1 (en) * 1999-04-06 2003-02-11 Telefonaktiebolaget L M Ericsson (Publ) System and method for implementing a semi reliable retransmission protocol
KR100866931B1 (ko) * 2001-05-08 2008-11-04 노텔 네트웍스 리미티드 패킷 데이터 네트워크에서의 비사용 리소스들의 확인

Also Published As

Publication number Publication date
CN1350740A (zh) 2002-05-22
CN1130058C (zh) 2003-12-03
DE60021355D1 (de) 2005-08-25
EP1157516B1 (en) 2005-07-20
WO2000052899A1 (en) 2000-09-08
EP1157516A1 (en) 2001-11-28
US6643723B1 (en) 2003-11-04
AU3158100A (en) 2000-09-21
EP1033855A1 (en) 2000-09-06
JP4398592B2 (ja) 2010-01-13
DE60021355T2 (de) 2006-04-27

Similar Documents

Publication Publication Date Title
US6813651B1 (en) Interface device for ethernet transceiver and 1394 controller
US8094678B2 (en) Method of and apparatus for providing reserved bandwidth to ethernet devices over switched ethernet including a home network wall plate having a combined IEEE 1394 and ethernet modified HUB
US6397277B1 (en) Method and apparatus for transmitting data over data bus at maximum speed
US8379654B2 (en) Method of and apparatus for providing isochronous services over switched ethernet including a home network wall plate having a combined IEEE 1394 and ethernet modified hub
US20060002314A1 (en) Information communication system, information communication method, information signal processing device and information signal processing method, and storage medium
US20010047475A1 (en) Data transfer system, communication device, radio device, dishonest copy preventive method, and record medium having recorded program
US20020010824A1 (en) Electronic equipment and method for processing digital serial data at bus initialization phase in interface unit
KR19990087389A (ko) 응용 장치와 버스 구조 사이의 비동기 데이터 전달을 자동으로관리하기 위한 비동기 데이터 파이프
US6754184B2 (en) Information processing apparatus and method, and distribution medium
JP4504497B2 (ja) バスとアプリケーション装置を連結するためメモリを利用する方法及びバスインタフェース
KR100746900B1 (ko) 전자장치, 및 전자장치의 물리층 회로의 상태를 제어하는방법
US20040057448A1 (en) Information processing system, information processing apparatus, and information processing method
JP2003174486A (ja) 情報通信装置、情報通信方法および情報通信処理プログラム
US6272114B1 (en) Data processing apparatus/method and electronic apparatus with such apparatus/method
JP2002538732A (ja) バス上のデータを該バスにより制御される装置に転送、又は装置から転送するための方法及び装置
US20030169772A1 (en) Method for any speed dubbing using isochronous packets on isochronous channels or on asynchronous streams over an IEEE 1394-2000 serial bus network
JP2003518803A (ja) マルチメディア機器に関するデータを制御し交換する方法とシステム並びにこの方法とシステムに適した機器
KR20010007376A (ko) 제어장치, 통신시스템 및 제어방법
JP2003229857A (ja) シリアルバスシステム、シリアルバスの帯域管理機器および通信機器
KR100763716B1 (ko) 정보 제어 방법, 정보 처리 장치, 및 정보 제어 시스템
US20030065865A1 (en) Data processing method, data processing apparatus, communications device, communications method, communications protocol and program
Canosa Fundamentals of firewire
KR100294671B1 (ko) 시리얼버스 매니지먼트장치 및 방법
Kobayashi Design and Implementation of a Firewire Device Driver on FreeBSD.
JP3560522B2 (ja) Ieee1394上のデータ受信装置における受信方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070219

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070219

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090828

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20091006

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20091023

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121030

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121030

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131030

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees