JP2002368566A - Phase shift circuit and phase shifter - Google Patents

Phase shift circuit and phase shifter

Info

Publication number
JP2002368566A
JP2002368566A JP2001169450A JP2001169450A JP2002368566A JP 2002368566 A JP2002368566 A JP 2002368566A JP 2001169450 A JP2001169450 A JP 2001169450A JP 2001169450 A JP2001169450 A JP 2001169450A JP 2002368566 A JP2002368566 A JP 2002368566A
Authority
JP
Japan
Prior art keywords
capacitor
circuit
phase shift
fet
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001169450A
Other languages
Japanese (ja)
Inventor
Kenichi Miyaguchi
賢一 宮口
Morishige Hieda
護重 檜枝
Michiaki Kasahara
通明 笠原
Sunao Takagi
直 高木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2001169450A priority Critical patent/JP2002368566A/en
Publication of JP2002368566A publication Critical patent/JP2002368566A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To provide a phase shift circuit and a phase shifter, with which multi- bit operation can be achieved by one circuit, a circuit configuration can be made compact and simple and costs can be reduced. SOLUTION: This device is provided with a capacitor 3a, a first serial circuit composed of an FET 2a and a capacitor 3b connected serially and a second serial circuit composed of an FET 2b and a capacitor 3c connected serially, one terminal of each of capacitor 3a, first serial circuit and second serial circuit is connected to a high frequency signal input/output terminal 1 and the other terminal is connected to the ground.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】この発明は、1つの回路で多
ビット動作を実現、かつ小型な移相回路および移相器に
関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a small-sized phase shift circuit and a phase shifter which realize a multi-bit operation with one circuit.

【0002】[0002]

【従来の技術】図10は、例えば信学技報、MW94-164,
pp.67-71,Feb.1995.に掲載されている従来の移相回路
を示す構成図である 図において、101は高周波信号の入出力端子、102
aは第1の電界効果トランジスタ(以下、FETと略
す)、102bは第2のFET、103aは第1のキャ
パシタ、103bは第2のキャパシタである。106a
は第1のFETのバイアス端子、106bは第2のFE
Tのバイアス端子である。
2. Description of the Related Art FIG. 10 shows, for example, IEICE Technical Report, MW94-164,
pp. 67-71, Feb. 1995. This is a configuration diagram showing a conventional phase shift circuit. In FIG.
a is a first field-effect transistor (hereinafter abbreviated as FET), 102b is a second FET, 103a is a first capacitor, and 103b is a second capacitor. 106a
Is the bias terminal of the first FET, and 106b is the second FE
T bias terminal.

【0003】キャパシタ103aの一方の端子はFET
102aのドレイン電極(またはソース電極)に、他方
の端子は接地されている。キャパシタ103bの一方の
端子はFET102bのドレイン電極(またはソース電
極)に、他方の端子は接地されている。FET102a
のソース電極(またはドレイン電極)およびFET10
2bのソース電極(またはドレイン電極)はともに高周
波信号の入出力端子101に接続されている。FET1
02aとキャパシタ103aから成る直列回路と、FET
102bとキャパシタ103bから成る直列回路とは、
互いに並列接続の関係にある。
One terminal of the capacitor 103a is an FET
The other terminal is grounded to the drain electrode (or source electrode) of 102a. One terminal of the capacitor 103b is connected to the drain electrode (or source electrode) of the FET 102b, and the other terminal is grounded. FET102a
Source electrode (or drain electrode) and FET 10
The source electrode (or drain electrode) 2b is connected to the input / output terminal 101 for a high-frequency signal. FET1
02a and a capacitor 103a in series with a FET
The series circuit including the capacitor 102b and the capacitor 103b is:
They are connected in parallel with each other.

【0004】FET102a、FET102bはオン状
態とオフ状態を切り替えるスイッチとして動作する。バ
イアス端子106aはFET102aのゲート電極に、バ
イアス端子106bはFET102bのゲート電極に接
続されている。FET102aのドレイン電圧およびソ
ース電圧と同電位のゲート電圧をバイアス端子106a
に印加すると、FET102aはオン状態となり抵抗性
(以下、オン抵抗という)を示す。一方、ピンチオフ電
圧以下のゲート電圧をバイアス端子106aに印加する
と、FET102aはオフ状態となり容量性(以下、オ
フ容量という)を示す。FET102bも同様の動作を
する。
[0004] The FETs 102a and 102b operate as switches for switching between an on state and an off state. The bias terminal 106a is connected to the gate electrode of the FET 102a, and the bias terminal 106b is connected to the gate electrode of the FET 102b. A gate voltage having the same potential as the drain voltage and the source voltage of the FET 102a is supplied to the bias terminal 106a.
, The FET 102a is turned on and exhibits resistance (hereinafter referred to as on-resistance). On the other hand, when a gate voltage equal to or lower than the pinch-off voltage is applied to the bias terminal 106a, the FET 102a is turned off and exhibits a capacitance (hereinafter, referred to as off-capacitance). The FET 102b operates similarly.

【0005】次に、動作について説明する。まず、FE
T102aをオン状態、FET102bをオフ状態とし
たときの等価回路図を示す図11を参照して説明する。
図において、104aはFET102aのオン抵抗、10
5bはFET102bのオフ容量である。オフ容量10
5bとキャパシタ103bの直列回路が呈するアドミッ
タンスが十分小さいとすると、図11に示す回路はオン
抵抗104aとキャパシタ103aから成る回路とみなす
ことができる。オン抵抗104aが十分小さいとする
と、高周波信号入出力端子101から入力された信号
は、キャパシタ103aが呈するキャパシタンスにより
位相回転が生じ、高周波信号入出力端子101から出力
される。
Next, the operation will be described. First, FE
This will be described with reference to FIG. 11 which shows an equivalent circuit diagram when T102a is turned on and the FET 102b is turned off.
In the figure, reference numeral 104a denotes the on-resistance of the FET 102a;
5b is the off capacitance of the FET 102b. Off capacity 10
Assuming that the admittance exhibited by the series circuit of the capacitor 5b and the capacitor 103b is sufficiently small, the circuit shown in FIG. 11 can be regarded as a circuit including the on-resistance 104a and the capacitor 103a. Assuming that the ON resistance 104a is sufficiently small, the signal input from the high frequency signal input / output terminal 101 undergoes phase rotation due to the capacitance of the capacitor 103a, and is output from the high frequency signal input / output terminal 101.

【0006】次に、FET102aをオフ状態、FET
102bをオン状態としたときの等価回路図を示す図1
2を参照して説明する。図において、105aはFET
102aのオフ容量、104bはFET102bのオン
抵抗である。オフ容量105aとキャパシタ103aの直
列回路が呈するアドミッタンスが十分小さいとすると、
図12に示す回路はオン抵抗104bとキャパシタ10
3bから成る回路とみなすことができる。オン抵抗10
4bが十分小さいとすると、高周波信号入出力端子10
1から入力された信号は、キャパシタ103bが呈する
キャパシタンスにより位相回転が生じ、高周波信号入出
力端子101から出力される。
Next, the FET 102a is turned off, and the FET 102a is turned off.
FIG. 1 shows an equivalent circuit diagram when the transistor 102b is turned on.
This will be described with reference to FIG. In the figure, 105a is an FET
The off-capacitance 102a and the on-resistance 104b of the FET 102b. Assuming that the admittance exhibited by the series circuit of the off-capacitance 105a and the capacitor 103a is sufficiently small,
The circuit shown in FIG.
3b. ON resistance 10
4b is sufficiently small, the high-frequency signal input / output terminal 10
The signal input from 1 is phase-rotated by the capacitance of the capacitor 103b and output from the high-frequency signal input / output terminal 101.

【0007】ここで、キャパシタ103aが呈するキャ
パシタンスにより生じる反射位相と、キャパシタ103
bが呈するキャパシタンスにより生じる反射位相の差を
所要移相量とする。そうすることにより、高周波信号入
出力端子1から入力された信号は、FET102aおよ
びFET102bのオン/オフ状態を切り替えることに
よって、所要の移相量を得て反射され、高周波信号入出
力端子101から出力される。
Here, the reflection phase caused by the capacitance exhibited by the capacitor 103a and the
The difference in the reflection phase caused by the capacitance of b is taken as the required phase shift amount. By doing so, the signal input from the high-frequency signal input / output terminal 1 is reflected by obtaining a required phase shift amount by switching the on / off state of the FET 102a and the FET 102b. Is done.

【0008】[0008]

【発明が解決しようとする課題】ところで、上記のよう
な従来の移相回路では、1ビット分の移相回路しか構成
できないという問題点があった。また、入射波と反射波
を分離するために、90°ハイブリッドカプラを用いて
多ビット移相器を構成する場合、回路が大型化するとい
う問題点があった。
However, the conventional phase shift circuit as described above has a problem that only one bit phase shift circuit can be formed. Further, when a multi-bit phase shifter is configured using a 90 ° hybrid coupler to separate an incident wave and a reflected wave, there is a problem that the circuit becomes large.

【0009】この発明は、上記のような課題を解決する
ためになされたもので、1つの回路で多ビット動作を実
現、かつ小型な移相回路および移相器を得ることを目的
とする。
SUMMARY OF THE INVENTION The present invention has been made to solve the above-described problems, and has as its object to realize a multi-bit operation with one circuit and to obtain a compact phase shift circuit and a phase shifter.

【0010】[0010]

【課題を解決するための手段】請求項1の発明に係る移
相回路は、第1のキャパシタと、直列接続された第1の
スイッチおよび第2のキャパシタからなる第1の直列回
路と、直列接続された第2のスイッチおよび第3のキャ
パシタからなる第2の直列回路とを備え、上記第1のキ
ャパシタと上記第1の直列回路と上記第2の直列回路の
各一方の端子を高周波信号入出力端子に接続し、各他方
の端子をグランドに接続したものである。
According to a first aspect of the present invention, there is provided a phase shift circuit comprising: a first capacitor; a first series circuit including a first switch and a second capacitor connected in series; A second series circuit comprising a second switch and a third capacitor connected to each other, and each of the first capacitor, the first series circuit, and one terminal of the second series circuit being connected to a high-frequency signal. It is connected to an input / output terminal and the other terminal is connected to the ground.

【0011】請求項2の発明に係る移相回路は、請求項
1の発明において、上記第1のキャパシタに第3のスイ
ッチを直列接続して第3の直列回路を構成し、該第3の
直列回路の一方の端子を上記高周波信号入出力端子に接
続し、他方の端子をグランドに接続したものである。
According to a second aspect of the present invention, in the phase shift circuit according to the first aspect of the present invention, a third switch is connected in series to the first capacitor to form a third series circuit. One terminal of the series circuit is connected to the high-frequency signal input / output terminal, and the other terminal is connected to the ground.

【0012】請求項3の発明に係る移相回路は、請求項
1の発明において、上記第1および第2の直列回路の少
なくとも一方を複数個設けたものである。
According to a third aspect of the present invention, in the phase shift circuit of the first aspect, at least one of the first and second series circuits is provided in plural.

【0013】請求項4の発明に係る移相回路は、請求項
1の発明において、上記第1〜第3の直列回路の少なく
とも1つを複数個設けたものである。
A phase shift circuit according to a fourth aspect of the present invention is the phase shift circuit according to the first aspect of the present invention, wherein at least one of the first to third series circuits is provided in plurality.

【0014】請求項5の発明に係る移相器は、請求項1
〜4のいずれか1項に記載の移相回路と、該移相回路と
組み合わされた90°ハイブリッドカプラとを備えたも
のである。
According to a fifth aspect of the present invention, there is provided a phase shifter according to the first aspect.
5. A phase shift circuit according to any one of (1) to (4), and a 90 ° hybrid coupler combined with the phase shift circuit.

【0015】請求項6の発明に係る移相器は、請求項5
記載の移相器を多段接続して構成したものである。
According to a sixth aspect of the present invention, there is provided a phase shifter according to the fifth aspect.
The above-described phase shifters are connected in multiple stages.

【0016】[0016]

【発明の実施の形態】以下、この発明の実施の形態を、
図に基づいて説明する。 実施の形態1.図1は、この発明の実施の形態1による
移相回路を示す構成図である。図において、1は高周波
信号入出力端子、2aは第1のスイッチとしてのFE
T、2bは第2のスイッチとしてのFET、3aは第1
のキャパシタとしてのMIMキャパシタ、3bは第2のキ
ャパシタとしてのMIMキャパシタ、3cは第3のキャパ
シタとしてのMIMキャパシタ、4a,4bはバイアス端
子、5a〜5cはスルーホール、6a,6bは抵抗、7
は半導体基板である。図1に示す移相回路は、半導体基
板7上にモノリシックに構成されている。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, embodiments of the present invention will be described.
Description will be made based on the drawings. Embodiment 1 FIG. FIG. 1 is a configuration diagram showing a phase shift circuit according to Embodiment 1 of the present invention. In the figure, 1 is a high frequency signal input / output terminal, 2a is FE as a first switch.
T, 2b are FETs as second switches, 3a are first FETs
MIM capacitor as a capacitor, 3b as a MIM capacitor as a second capacitor, 3c as a MIM capacitor as a third capacitor, 4a and 4b as bias terminals, 5a to 5c as through holes, 6a and 6b as resistors,
Is a semiconductor substrate. The phase shift circuit shown in FIG. 1 is monolithically formed on a semiconductor substrate 7.

【0017】また、FET2aとMIMキャパシタ3bは
直列接続されて第1の直列回路を構成し、FET2bと
MIMキャパシタ3cは直列接続されて第2の直列回路を
構成する。そして、MIMキャパシタ3aと第1の直列回
路と第2の直列回路の各一方の端子を高周波信号入出力
端子1に接続し、各他方の端子をグランドに接続する。
The FET 2a and the MIM capacitor 3b are connected in series to form a first series circuit.
The MIM capacitors 3c are connected in series to form a second series circuit. Then, one terminal of each of the MIM capacitor 3a, the first series circuit, and the second series circuit is connected to the high frequency signal input / output terminal 1, and the other terminals are connected to the ground.

【0018】図2は、図1の等価回路図である。図1と
同一または相当する構成については、同一の符号を付し
て重複する説明を省略する。FET2a、FET2bは
オン/オフ状態を切り替えるスイッチとして動作する。
バイアス端子6aはFET2aのゲート電極に、バイアス
端子6bはFET2bのゲート電極に接続されている。
FIG. 2 is an equivalent circuit diagram of FIG. The same or corresponding components as those in FIG. 1 are denoted by the same reference numerals, and redundant description will be omitted. The FETs 2a and 2b operate as switches for switching between ON and OFF states.
The bias terminal 6a is connected to the gate electrode of the FET 2a, and the bias terminal 6b is connected to the gate electrode of the FET 2b.

【0019】FET2aのドレイン電圧およびソース電
圧と同電位のゲート電圧をバイアス端子6aに印加する
と、FET2aはオン状態となり抵抗性(以下、オン抵
抗という)を示す。一方、ピンチオフ電圧以下のゲート
電圧をバイアス端子6aに印加すると、FET2aはオフ
状態となり容量性(以下、オフ容量という)を示す。F
ET2bも同様の動作をする。
When a gate voltage having the same potential as the drain voltage and the source voltage of the FET 2a is applied to the bias terminal 6a, the FET 2a is turned on and exhibits a resistance (hereinafter referred to as on-resistance). On the other hand, when a gate voltage equal to or lower than the pinch-off voltage is applied to the bias terminal 6a, the FET 2a is turned off and exhibits a capacitive property (hereinafter, referred to as off-capacity). F
ET2b performs the same operation.

【0020】次に、図1の動作について、図2を用い、
図3〜図6を参照しながら説明する。図3は、FET2
aおよびFET2bがともにオフ状態のときの等価回路
図である。図において、8aはFET2aのオフ容量、8
bはFET2bのオフ容量である。ここで、オフ容量8
aとキャパシタ3bから構成される直列回路のアドミッ
タンスが十分小さい、かつオフ容量8bとキャパシタ3
cから構成される直列回路のアドミッタンスが十分小さ
いとすると、図3に示す回路はキャパシタ3aのみから
構成される。キャパシタ3aのキャパシタンスをCaとお
くと、高周波信号の入出力端子1から入力された信号
は、Caによる位相回転を生じて反射され、高周波信号
の入出力端子1に出力される。
Next, the operation of FIG. 1 will be described with reference to FIG.
This will be described with reference to FIGS. FIG.
FIG. 6 is an equivalent circuit diagram when both a and FET2b are off. In the figure, 8a is the off-capacity of the FET 2a, 8
b is the off capacitance of the FET 2b. Here, the off-capacity 8
The admittance of the series circuit composed of the capacitor a and the capacitor 3b is sufficiently small, and the off capacitance 8b and the capacitor 3
Assuming that the admittance of the series circuit composed of c is sufficiently small, the circuit shown in FIG. 3 is composed of only the capacitor 3a. Assuming that the capacitance of the capacitor 3a is Ca, the signal input from the input / output terminal 1 of the high-frequency signal is reflected by causing phase rotation by Ca, and is output to the input / output terminal 1 of the high-frequency signal.

【0021】図4は、FET2aがオン状態およびFE
T2bがオフ状態のときの等価回路図である。図におい
て、9aはFET2aのオン抵抗である。ここで、オフ容
量8bとキャパシタ3cから構成される直列回路のアド
ミッタンスが十分小さい、かつオン抵抗9aが十分小さ
いとすると、図4に示す回路はキャパシタ3aとオフ容
量3bから構成される。オフ容量3bのキャパシタンス
をCbとおくと、高周波信号の入出力端子1から入力さ
れた信号は、Ca+Cbによる位相回転を生じて反射さ
れ、高周波信号の入出力端子1に出力される。
FIG. 4 shows that the FET 2a is in the ON state and the FE
FIG. 9 is an equivalent circuit diagram when T2b is off. In the figure, reference numeral 9a denotes the ON resistance of the FET 2a. Here, assuming that the admittance of the series circuit including the off-capacitance 8b and the capacitor 3c is sufficiently small and the on-resistance 9a is sufficiently small, the circuit shown in FIG. 4 includes the capacitor 3a and the off-capacitance 3b. Assuming that the capacitance of the off-capacitance 3b is Cb, the signal input from the input / output terminal 1 for the high-frequency signal is reflected by causing phase rotation by Ca + Cb, and is output to the input / output terminal 1 for the high-frequency signal.

【0022】図5は、FET2aがオフ状態およびFE
T2bがオン状態のときの等価回路図である。図におい
て、9bはFET2bのオン抵抗である。ここで、オフ
容量8aとキャパシタ3bから構成される直列回路のア
ドミッタンスが十分小さい、かつオン抵抗9bが十分小
さいとすると、図5に示す回路はキャパシタ3aとオフ
容量3cから構成される。オフ容量3cのキャパシタン
スをCcとおくと、高周波信号の入出力端子1から入力
された信号は、Ca+Ccによる位相回転を生じて反射
され、高周波信号の入出力端子1に出力される。
FIG. 5 shows that the FET 2a is off and the FE
It is an equivalent circuit diagram when T2b is in an ON state. In the figure, 9b is the on-resistance of the FET 2b. Here, assuming that the admittance of the series circuit including the off-capacitance 8a and the capacitor 3b is sufficiently small and the on-resistance 9b is sufficiently small, the circuit shown in FIG. 5 includes the capacitor 3a and the off-capacitance 3c. Assuming that the capacitance of the off-capacitance 3c is Cc, the signal input from the input / output terminal 1 of the high-frequency signal is reflected by causing phase rotation by Ca + Cc, and is output to the input / output terminal 1 of the high-frequency signal.

【0023】図6は、FET2aおよびFET2bがと
もにオン状態のときの等価回路図をである。ここで、オ
ン抵抗9aとオン抵抗9bが十分小さいとすると、図6
に示す回路はキャパシタ3aとオフ容量3bとオフ容量
3cから構成される。高周波信号の入出力端子1から入
力された信号は、Ca+Cb+Ccによる位相回転を生
じて反射され、高周波信号の入出力端子1に出力され
る。
FIG. 6 is an equivalent circuit diagram when both the FETs 2a and 2b are on. Here, assuming that the ON resistance 9a and the ON resistance 9b are sufficiently small, FIG.
Is composed of a capacitor 3a, an off capacitance 3b, and an off capacitance 3c. The signal input from the high frequency signal input / output terminal 1 is reflected by causing phase rotation by Ca + Cb + Cc, and is output to the high frequency signal input / output terminal 1.

【0024】以上により、図1に示す実施の形態1の移
相回路は、FET2aとFET2bのオン/オフ状態を
切り替えて高周波信号入出力端子1からみたキャパシタ
ンスを変化させることによって、高周波信号入出力端子
1から入力された信号が反射される際に生じる位相回転
量を変化させる。一例としてCb<Ccとしたとき、高
周波信号入出力端子1からみたキャパシタンスをCa
(状態a)→Ca+Cb(状態b)→Ca+Cc(状態
c)→Ca+Cb+Cc(状態d)の順に変化させた場
合、4通りの位相回転量を得ることができる。
As described above, the phase shift circuit according to the first embodiment shown in FIG. 1 switches the on / off state of the FETs 2a and 2b to change the capacitance viewed from the high frequency signal input / output terminal 1, thereby providing high frequency signal input / output. The phase rotation amount generated when the signal input from the terminal 1 is reflected is changed. As an example, when Cb <Cc, the capacitance viewed from the high frequency signal input / output terminal 1 is Ca.
When changing in the order of (state a) → Ca + Cb (state b) → Ca + Cc (state c) → Ca + Cb + Cc (state d), four kinds of phase rotation amounts can be obtained.

【0025】以上のように、この実施の形態1によれ
ば、キャパシタンスを適切に設定すれば、状態b〜dそ
れぞれの位相回転量と状態1の位相回転量の差により所
要の移相量を得ることができる。つまり、1つの移相回
路で3つの所要移相量を得ることができ、2ビット動作
を1つの回路で実現することができるという効果が得ら
れる。また、2ビットの移相回路を1ビットづつ別個に
構成する場合に比べて小型化できるという効果が得られ
る。
As described above, according to the first embodiment, if the capacitance is appropriately set, the required phase shift amount is determined by the difference between the phase rotation amount in each of the states b to d and the phase rotation amount in the state 1. Obtainable. In other words, three phase shift amounts can be obtained by one phase shift circuit, and the effect that two-bit operation can be realized by one circuit can be obtained. Further, there is an effect that the size can be reduced as compared with a case where the 2-bit phase shift circuit is configured separately for each bit.

【0026】なお、本実施の形態では、FET2a,2
bはスイッチとして用いているが、オン/オフ状態を切
り替えることができるようなスイッチング機能を有する
ものであればどのような形式でもよい。
In this embodiment, the FETs 2a, 2
Although b is used as a switch, any type may be used as long as it has a switching function capable of switching on / off states.

【0027】また、本実施の形態では、モノリシックに
構成されているが、受動素子を誘電体基板に、能動素子
を半導体基板に構成して、金属ワイヤで両基板を電気的
に接続して移相回路を構成してもよい。
In this embodiment, the passive element is formed on a dielectric substrate, the active element is formed on a semiconductor substrate, and both substrates are electrically connected to each other by metal wires. A phase circuit may be configured.

【0028】実施の形態2.図7は、この発明の実施の
形態2による移相回路を示す構成図である。本実施の形
態は、上記実施の形態1による移相回路の構成を示す図
2において、高周波信号入出力端子1とキャパシタ3a
の間に、ゲート端子に抵抗6cを介してバイアス端子4
cを備えた第3のスイッチとしてのFET2cを接続し
たものである。
Embodiment 2 FIG. 7 is a configuration diagram showing a phase shift circuit according to Embodiment 2 of the present invention. In this embodiment, the high-frequency signal input / output terminal 1 and the capacitor 3a in FIG.
Between the gate terminal and the bias terminal 4 via the resistor 6c.
In this example, an FET 2c is connected as a third switch having a switch c.

【0029】ここで、キャパシタ3aとFET2cは直
列接続されて第3の直列回路を構成し、この第3の直列
回路の一方の端子を高周波信号入出力端子1に接続し、
他方の端子をグランドに接続する。FET2cは、FE
T2aおよびFET2bと同様、オン/オフ状態を切り
替えるスイッチとして動作する。なお、図7において、
図1と同一または相当する構成については、同一の符号
を付して重複する説明を省略する。
Here, the capacitor 3a and the FET 2c are connected in series to form a third series circuit, and one terminal of the third series circuit is connected to the high frequency signal input / output terminal 1.
Connect the other terminal to ground. FET2c is FE
Like T2a and FET2b, it operates as a switch to switch on / off state. In FIG. 7,
The same or corresponding components as those in FIG. 1 are denoted by the same reference numerals, and redundant description will be omitted.

【0030】次に、動作について説明する。上記実施の
形態1と同様、FET2a、FET2bおよびFET2
cのオン/オフ動作を切り替えて、高周波信号入出力端
子1からみたキャパシタンスを変化させることによっ
て、高周波信号入出力端子1から入力された信号が反射
される際に生じる位相回転量を変化させる。一例とし
て、FET2a、FET2bおよびFET2cのオン/
オフ動作をそれぞれ独立に切り替えた場合、高周波信号
入出力端子1からみたキャパシタンスは8通り存在する
ため、8通りの位相回転量を得ることができる。
Next, the operation will be described. FET2a, FET2b and FET2 as in the first embodiment.
By switching the on / off operation of c and changing the capacitance viewed from the high frequency signal input / output terminal 1, the amount of phase rotation generated when the signal input from the high frequency signal input / output terminal 1 is reflected is changed. As an example, ON / OFF of the FETs 2a, 2b and 2c
When the off operations are independently switched, there are eight capacitances as viewed from the high-frequency signal input / output terminal 1, and thus eight types of phase rotation amounts can be obtained.

【0031】以上のように、この実施の形態2によれ
ば、キャパシタンスを適切に設定することにより、1つ
の移相回路で7つの所要移相量を得ることができ、3ビ
ット動作を1つの回路で実現することができるという効
果が得られる。また、3ビットの移相回路を1ビットづ
つ別個に構成する場合に比べて小型化できるという効果
が得られる。
As described above, according to the second embodiment, by setting the capacitance appropriately, seven required phase shift amounts can be obtained with one phase shift circuit, and three-bit operation can be performed with one The effect that it can be realized by a circuit is obtained. Further, there is an effect that the size can be reduced as compared with a case where the 3-bit phase shift circuit is configured separately for each bit.

【0032】なお、FET2a、FET2bおよびFE
T2cのオン/オフ状態を一部連動して切り替えて動作
させてもよい。また、本実施の形態では、FET2a〜
2cはスイッチとして用いているが、オン/オフ状態を
切り替えることができるようなスイッチング機能を有す
るものであればどのような形式でもよい。
The FET 2a, FET 2b and FE
The on / off state of T2c may be partially switched and operated. In the present embodiment, the FETs 2a to
Although 2c is used as a switch, any type may be used as long as it has a switching function capable of switching on / off states.

【0033】実施の形態3.図8は、この発明の実施の
形態3による移相回路を示す構成図である。本実施の形
態は、上記実施の形態1による移相回路の構成を示す図
2において、高周波信号入出力端子1とグランドの間
に、ゲート端子に抵抗6a〜6cを介してバイアス端子
4a〜4cを備えたFET2a〜2cとキャパシタ3b
〜3dから構成される直列回路を複数個接続したもので
ある。FET2a〜2cは、オン/オフ状態を切り替え
るスイッチとして動作する。なお、図8において、図1
と同一または相当する構成については、同一の符号を付
して重複する説明を省略する。
Embodiment 3 FIG. 8 is a configuration diagram showing a phase shift circuit according to Embodiment 3 of the present invention. In the present embodiment, in FIG. 2 showing the configuration of the phase shift circuit according to the first embodiment, the bias terminals 4a to 4c are connected between the high-frequency signal input / output terminal 1 and the ground via the resistors 6a to 6c. FETs 2a to 2c provided with a capacitor 3b
3d are connected in series. The FETs 2a to 2c operate as switches for switching on / off states. In FIG. 8, FIG.
The same or corresponding components are denoted by the same reference numerals, and redundant description will be omitted.

【0034】次に、動作について説明する。上記実施の
形態1と同様、FET2a〜2cのオン/オフ動作を切
り替えて、高周波信号入出力端子1からみたキャパシタ
ンスを変化させることによって、高周波信号入出力端子
1から入力された信号が反射される際に生じる位相回転
量を変化させる。FET2a〜2cとキャパシタ3b〜
3dが直列接続されて構成される直列回路の数がn個と
する。一例として、FET2a〜2cのオン/オフ動作
をそれぞれ独立に切り替えた場合、高周波信号入出力端
子1からみたキャパシタンスはn2通り存在するため、
2通りの位相回転量を得ることができる。
Next, the operation will be described. As in the first embodiment, the signals input from the high-frequency signal input / output terminal 1 are reflected by switching on / off operations of the FETs 2a to 2c to change the capacitance viewed from the high-frequency signal input / output terminal 1. The amount of phase rotation that occurs at the time is changed. FETs 2a to 2c and capacitors 3b to
It is assumed that the number of series circuits composed of 3d connected in series is n. As an example, when the on / off operations of the FETs 2a to 2c are independently switched, there are n 2 capacitances as viewed from the high frequency signal input / output terminal 1.
It is possible to obtain n 2 kinds of phase rotation amounts.

【0035】以上のように、この実施の形態3によれ
ば、キャパシタンスを適切に設定することにより、1つ
の移相回路で(n2−1)通りの所要移相量を得ること
ができ、nビット動作を1つの回路で実現することがで
きるという効果が得られる。また、nビットの移相回路
を1ビットづつ別個に構成する場合に比べて小型化でき
るという効果が得られる。
As described above, according to the third embodiment, (n 2 -1) required phase shift amounts can be obtained with one phase shift circuit by appropriately setting the capacitance. The effect is obtained that the n-bit operation can be realized by one circuit. Further, an effect is obtained that the size can be reduced as compared with a case where the n-bit phase shift circuits are individually configured for each bit.

【0036】なお、FET2a〜2cのオン/オフ状態
を一部連動して切り替えて動作させてもよい。また、本
実施の形態では、FET2a〜2cはスイッチとして用
いているが、オン/オフ状態を切り替えることができる
ようなスイッチング機能を有するものであればどのよう
な形式でもよい。
It is to be noted that the on / off states of the FETs 2a to 2c may be partially switched and operated. Further, in the present embodiment, the FETs 2a to 2c are used as switches, but may be of any type as long as they have a switching function capable of switching on / off states.

【0037】実施の形態4.本実施の形態は、図示せず
も、上記実施の形態2の移相回路において、高周波信号
入出力端子1とグランドの間に、ゲート端子に抵抗を介
してバイアス端子を備えたFET2とキャパシタ3から
構成される直列回路を複数個接続して移相回路を構成す
る場合である。FET2は、オン/オフ状態を切り替え
るスイッチとして動作する。
Embodiment 4 FIG. In the present embodiment, although not shown, in the phase shift circuit of the second embodiment, the FET 2 and the capacitor 3 are provided between the high-frequency signal input / output terminal 1 and the ground, and have a bias terminal via a resistor at the gate terminal. Are connected to form a phase shift circuit. The FET 2 operates as a switch that switches on / off state.

【0038】次に、動作について説明する。上記実施の
形態2と同様、FET2のオン/オフ動作を切り替え
て、高周波信号入出力端子1からみたキャパシタンスを
変化させることによって、高周波信号入出力端子1から
入力された信号が反射される際に生じる位相回転量を変
化させる。FET2とキャパシタが直列接続されて構成
される直列回路の数がn個とする。一例として、FET
2のオン/オフ動作をそれぞれ独立に切り替えた場合、
高周波信号入出力端子1からみたキャパシタンスはn2
通り存在するため、n2通りの位相回転量を得ることが
できる。
Next, the operation will be described. As in the second embodiment, the on / off operation of the FET 2 is switched to change the capacitance viewed from the high-frequency signal input / output terminal 1 so that the signal input from the high-frequency signal input / output terminal 1 is reflected. Change the amount of phase rotation that occurs. It is assumed that the number of series circuits configured by connecting the FET2 and the capacitor in series is n. As an example, FET
When the on / off operation of the 2 is switched independently,
The capacitance viewed from the high frequency signal input / output terminal 1 is n 2
Therefore, n 2 kinds of phase rotation amounts can be obtained.

【0039】以上のように、この実施の形態4によれ
ば、キャパシタンスを適切に設定することにより、1つ
の移相回路で(n2−1)通りの所要移相量を得ること
ができ、nビット動作を1つの回路で実現することがで
きるという効果が得られる。また、nビットの移相回路
を1ビットづつ別個に構成する場合に比べて小型化でき
るという効果が得られる。
As described above, according to the fourth embodiment, (n 2 -1) required phase shift amounts can be obtained with one phase shift circuit by appropriately setting the capacitance. The effect is obtained that the n-bit operation can be realized by one circuit. Further, an effect is obtained that the size can be reduced as compared with a case where the n-bit phase shift circuits are individually configured for each bit.

【0040】なお、FET2のオン/オフ状態を一部連
動して切り替えて動作させてもよい。また、本実施の形
態では、FET2はスイッチとして用いているが、オン
/オフ状態を切り替えることができるようなスイッチン
グ機能を有するものであればどのような形式でもよい。
Note that the on / off state of the FET 2 may be switched and operated in part. Further, in the present embodiment, the FET 2 is used as a switch, but may be of any type as long as it has a switching function capable of switching on / off states.

【0041】実施の形態5.図9は、この発明の実施の
形態5による移相器を示す構成図である。図において、
10は高周波信号入力端子、11は高周波信号出力端
子、12は90°ハイブリッドカプラ、13a,13b
は反射性終端回路である。図9に示す移相器は、半導体
基板7上にモノリシックに構成されている。反射性終端
回路13a,13bとして、上記実施の形態1〜4のい
ずれかに記載の移相回路を用いる。
Embodiment 5 FIG. FIG. 9 is a configuration diagram showing a phase shifter according to Embodiment 5 of the present invention. In the figure,
10 is a high-frequency signal input terminal, 11 is a high-frequency signal output terminal, 12 is a 90 ° hybrid coupler, 13a, 13b
Is a reflective termination circuit. The phase shifter shown in FIG. 9 is configured monolithically on the semiconductor substrate 7. As the reflective termination circuits 13a and 13b, the phase shift circuits described in any of the first to fourth embodiments are used.

【0042】次に、動作について説明する。高周波信号
入力端子10から高周波信号が90°ハイブリッドカプ
ラ12に入力される。90°ハイブリッドカプラ12に
入力された高周波信号と同相の信号が反射性終端回路1
3aに、90°位相が遅れた信号が反射性終端回路13
bに入力される。位相が互いに90°異なる高周波信号
が、それぞれ反射性終端回路13a、13bで所望の位
相回転を生じて反射される。反射された高周波信号は、
再び90°ハイブリッドカプラ12に入力される。高周
波信号入力端子10においては、反射性終端回路13
a、13bで反射された信号の位相が互いに180°異
なるため出力は現れず、高周波信号出力端子11におい
てのみ出力が得られる。
Next, the operation will be described. A high-frequency signal is input from the high-frequency signal input terminal 10 to the 90 ° hybrid coupler 12. A signal having the same phase as the high-frequency signal input to the 90 ° hybrid coupler 12 is applied to the reflective termination circuit 1.
3a, the signal whose phase is delayed by 90 °
b. High-frequency signals having phases different from each other by 90 ° are reflected by the desired phase rotation in the reflective termination circuits 13a and 13b, respectively. The reflected high frequency signal is
It is input to the 90 ° hybrid coupler 12 again. In the high-frequency signal input terminal 10, the reflective termination circuit 13
Since the phases of the signals reflected by a and 13b are different from each other by 180 °, no output appears and an output is obtained only at the high frequency signal output terminal 11.

【0043】ここで、反射性終端回路13a、13bに
は上記実施の形態1〜4のいずれかに記載の移相回路を
用いており、反射性終端回路13aおよび13bの状態
を同時に切り替えることにより、各状態の反射位相の差
から所望の移相量を得るものである。これにより、入力
信号と出力信号を分離し、反射性終端回路13a,13
bで反射された信号のみを出力信号として取り出すこと
ができる。
Here, the phase shift circuit described in any of the first to fourth embodiments is used for the reflective termination circuits 13a and 13b, and the states of the reflective termination circuits 13a and 13b are simultaneously switched. A desired phase shift amount is obtained from the difference between the reflection phases in each state. Thereby, the input signal and the output signal are separated, and the reflective termination circuits 13a, 13a
Only the signal reflected by b can be extracted as an output signal.

【0044】以上のように、この実施の形態5によれ
ば、反射性終端回路13a,13bで反射された信号の
みを出力信号とする移相器を構成でき、多ビット動作を
1つの移相器で実現することができるという効果が得ら
れる。また、1ビット分の移相器を多段接続して多ビッ
ト移相器を構成する場合に比べて90°ハイブリッドカ
プラの個数が減るため、構成が小型化され、また、カプ
ラの低損失化ができるという効果が得られる。
As described above, according to the fifth embodiment, it is possible to configure a phase shifter that outputs only the signals reflected by the reflective termination circuits 13a and 13b, and performs multi-bit operation by one phase shift. The effect that it can be realized with a container is obtained. Further, the number of 90 ° hybrid couplers is reduced as compared with the case where a 1-bit phase shifter is connected in multiple stages to form a multi-bit phase shifter, so that the configuration is downsized and the loss of the coupler is reduced. The effect that it can be obtained is obtained.

【0045】なお、本実施の形態では、移相器はモノリ
シックに構成されているが、受動素子および90°ハイ
ブリッドカプラを誘電体基板に、能動素子を半導体基板
に構成して、金属ワイヤで両基板を電気的に接続して移
相器を構成してもよい。
In the present embodiment, the phase shifter is monolithically configured, but the passive element and the 90 ° hybrid coupler are formed on a dielectric substrate, the active element is formed on a semiconductor substrate, and both are formed by metal wires. The phase shifters may be configured by electrically connecting the substrates.

【0046】実施の形態6.1ビットの移相器を多段接
続して構成される多ビット移相器において、数ビット分
に上記実施の形態5の移相器を用いて多ビット移相器を
構成する。これにより、上記実施の形態5と同様の効果
が得られる。
Embodiment 6.1 In a multi-bit phase shifter configured by connecting multiple stages of 1-bit phase shifters, a multi-bit phase shifter is used for several bits by using the phase shifter of the fifth embodiment. Is configured. Thereby, an effect similar to that of the fifth embodiment can be obtained.

【0047】[0047]

【発明の効果】以上のように、請求項1の発明によれ
ば、第1のキャパシタと、直列接続された第1のスイッ
チおよび第2のキャパシタからなる第1の直列回路と、
直列接続された第2のスイッチおよび第3のキャパシタ
からなる第2の直列回路とを備え、上記第1のキャパシ
タと上記第1の直列回路と上記第2の直列回路の各一方
の端子を高周波信号入出力端子に接続し、各他方の端子
をグランドに接続したので、1つの移相回路で2ビット
動作を実現でき、回路構成の小型化と簡略化、コストの
低廉化を図ることができるという効果がある。
As described above, according to the first aspect of the present invention, a first capacitor, a first series circuit including a first switch and a second capacitor connected in series,
A second series circuit comprising a second switch and a third capacitor connected in series, wherein one terminal of each of the first capacitor, the first series circuit, and the second series circuit is connected to a high frequency. Since it is connected to the signal input / output terminal and the other terminal is connected to the ground, two-bit operation can be realized by one phase shift circuit, and the circuit configuration can be reduced in size and simplification, and the cost can be reduced. This has the effect.

【0048】また、請求項2の発明によれば、上記第1
のキャパシタに第3のスイッチを直列接続して第3の直
列回路を構成し、該第3の直列回路の一方の端子を上記
高周波信号入出力端子に接続し、他方の端子をグランド
に接続したので、1つの移相回路で3ビット動作を実現
でき、回路構成の小型化と簡略化、コストの低廉化を図
ることができるという効果がある。
According to the second aspect of the present invention, the first
A third switch is connected in series to the capacitor of the third series circuit, one terminal of the third series circuit is connected to the high-frequency signal input / output terminal, and the other terminal is connected to the ground. Therefore, there is an effect that a 3-bit operation can be realized by one phase shift circuit, and the circuit configuration can be reduced in size and simplified, and the cost can be reduced.

【0049】また、請求項3の発明によれば、上記第1
および第2の直列回路の少なくとも一方を複数個設けた
ので、1つの移相回路で多ビット動作を実現でき、回路
構成の小型化と簡略化、コストの低廉化を図ることがで
きるという効果がある。
According to the third aspect of the present invention, the first
In addition, since at least one of the second series circuits is provided in a plurality, the multi-bit operation can be realized by one phase shift circuit, and the effect that the circuit configuration can be reduced in size and simplified, and the cost can be reduced. is there.

【0050】また、請求項4の発明によれば、上記第1
〜第3の直列回路の少なくとも1つを複数個設けたの
で、1つの移相回路で多ビット動作を実現でき、回路構
成の小型化と簡略化、コストの低廉化を図ることができ
るという効果がある。
According to the fourth aspect of the present invention, the first
Since at least one of the third to third series circuits is provided, a multi-bit operation can be realized by one phase shift circuit, and the circuit configuration can be reduced in size and simplified, and the cost can be reduced. There is.

【0051】また、請求項5の発明によれば、請求項1
〜4のいずれか1項に記載の移相回路と、該移相回路と
組み合わされた90°ハイブリッドカプラとを備えたの
で、1つの移相器で多ビット動作を実現でき、回路構成
の小型化と簡略化、コストの低廉化を図ることができる
と共に、カプラの低損失化を図ることができるという効
果がある。
According to the invention of claim 5, according to claim 1,
5. Since the phase shift circuit according to any one of (1) to (4) and the 90 ° hybrid coupler combined with the phase shift circuit are provided, multi-bit operation can be realized with one phase shifter, and the circuit configuration is compact. It is possible to reduce the cost and cost of the coupler, and to reduce the loss of the coupler.

【0052】さらに、請求項6の発明によれば、請求項
5記載の移相器を多段接続して構成したので、多ビット
動作が可能な移相器の多段接続で数ビット分に容易に対
応でき、さらに、回路構成の小型化と簡略化、コストの
低廉化を図ることができると共に、カプラの低損失化を
図ることができるという効果がある。
Further, according to the invention of claim 6, since the phase shifters of claim 5 are connected in multiple stages, the phase shifters capable of multi-bit operation can be easily connected to several bits by the multi-stage connection. In addition, the circuit configuration can be reduced in size and simplified, the cost can be reduced, and the loss of the coupler can be reduced.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 この発明の実施の形態1による移相回路を示
す構成図である。
FIG. 1 is a configuration diagram showing a phase shift circuit according to Embodiment 1 of the present invention.

【図2】 この発明の実施の形態1による移相回路の等
価回路図である。
FIG. 2 is an equivalent circuit diagram of the phase shift circuit according to the first embodiment of the present invention.

【図3】 この発明の実施の形態1におけるFET2a
をオフ状態、FET2bをオフ状態としたときの等価回
路図である。
FIG. 3 shows an FET 2a according to the first embodiment of the present invention.
FIG. 4 is an equivalent circuit diagram when is turned off and the FET 2b is turned off.

【図4】 この発明の実施の形態1におけるFET2a
をオン状態、FET2bをオフ状態としたときの等価回
路図である。
FIG. 4 is an FET 2a according to the first embodiment of the present invention.
FIG. 4 is an equivalent circuit diagram when is turned on and the FET 2b is turned off.

【図5】 この発明の実施の形態1におけるFET2a
をオフ状態、FET2bをオン状態としたときの等価回
路図である。
FIG. 5 is an FET 2a according to the first embodiment of the present invention.
FIG. 4 is an equivalent circuit diagram when is turned off and the FET 2b is turned on.

【図6】 この発明の実施の形態1におけるFET2a
をオン状態、FET2bをオン状態としたときの等価回
路図である。
FIG. 6 shows an FET 2a according to the first embodiment of the present invention.
FIG. 4 is an equivalent circuit diagram when is turned on and the FET 2b is turned on.

【図7】 この発明の実施の形態2による移相回路を示
す構成図である。
FIG. 7 is a configuration diagram showing a phase shift circuit according to a second embodiment of the present invention.

【図8】 この発明の実施の形態3による移相回路を示
す構成図である。
FIG. 8 is a configuration diagram showing a phase shift circuit according to a third embodiment of the present invention.

【図9】 この発明の実施の形態5による移相器を示す
構成図である。
FIG. 9 is a configuration diagram illustrating a phase shifter according to a fifth embodiment of the present invention.

【図10】 従来の移相回路を示す構成図である。FIG. 10 is a configuration diagram showing a conventional phase shift circuit.

【図11】 従来の移相回路におけるFET102aを
オン状態、FET102bをオフ状態としたときの等価
回路図である。
FIG. 11 is an equivalent circuit diagram when the FET 102a in the conventional phase shift circuit is turned on and the FET 102b is turned off.

【図12】 従来の移相回路におけるFET102aを
オフ状態、FET102bをオン状態としたときの等価
回路図である。
FIG. 12 is an equivalent circuit diagram when the FET 102a in the conventional phase shift circuit is turned off and the FET 102b is turned on.

【符号の説明】[Explanation of symbols]

1 高周波信号入出力端子、2a〜2c FET、3a
〜3d MIMキャパシタもしくは相当するキャパシ
タ、4a〜4c バイアス端子、5a〜5c スルーホ
ール、6a〜6c 抵抗、7 半導体基板、8a,8b
オン抵抗、9a,9b オフ容量、10 高周波信号
入力端子、11 高周波信号出力端子、12 90°ハ
イブリッドカプラ、13a,13b 反射性終端回路。
1 High frequency signal input / output terminal, 2a to 2c FET, 3a
-3d MIM capacitor or equivalent capacitor, 4a-4c bias terminal, 5a-5c through hole, 6a-6c resistor, 7 semiconductor substrate, 8a, 8b
On-resistance, 9a, 9b Off-capacitance, 10 High-frequency signal input terminal, 11 High-frequency signal output terminal, 12 90 ° hybrid coupler, 13a, 13b Reflective termination circuit.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 笠原 通明 東京都千代田区丸の内二丁目2番3号 三 菱電機株式会社内 (72)発明者 高木 直 東京都千代田区丸の内二丁目2番3号 三 菱電機株式会社内 Fターム(参考) 5J012 HA05  ──────────────────────────────────────────────────続 き Continuing on the front page (72) Inventor Michiaki Kasahara 2-3-2 Marunouchi, Chiyoda-ku, Tokyo Mitsui Electric Co., Ltd. (72) Inventor Nao Takagi 2-3-2 Marunouchi, Chiyoda-ku, Tokyo 3 Rishi Electric Co., Ltd. F-term (reference) 5J012 HA05

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】 第1のキャパシタと、 直列接続された第1のスイッチおよび第2のキャパシタ
からなる第1の直列回路と、 直列接続された第2のスイッチおよび第3のキャパシタ
からなる第2の直列回路と を備え、上記第1のキャパシタと上記第1の直列回路と
上記第2の直列回路の各一方の端子を高周波信号入出力
端子に接続し、各他方の端子をグランドに接続したこと
を特徴とする移相回路。
1. A first series circuit comprising a first capacitor, a first switch and a second capacitor connected in series, and a second series circuit comprising a second switch and a third capacitor connected in series. Wherein one terminal of each of the first capacitor, the first series circuit, and the second series circuit is connected to a high-frequency signal input / output terminal, and the other terminal is connected to ground. A phase shift circuit, characterized in that:
【請求項2】 上記第1のキャパシタに第3のスイッチ
を直列接続して第3の直列回路を構成し、該第3の直列
回路の一方の端子を上記高周波信号入出力端子に接続
し、他方の端子をグランドに接続したことを特徴とする
請求項1記載の移相回路。
2. A third switch is connected in series to the first capacitor to form a third series circuit, and one terminal of the third series circuit is connected to the high frequency signal input / output terminal. 2. The phase shift circuit according to claim 1, wherein the other terminal is connected to a ground.
【請求項3】 上記第1および第2の直列回路の少なく
とも一方を複数個設けたことを特徴とする請求項1記載
の移相回路。
3. The phase shift circuit according to claim 1, wherein a plurality of at least one of the first and second series circuits are provided.
【請求項4】 上記第1〜第3の直列回路の少なくとも
1つを複数個設けたことを特徴とする請求項2記載の移
相回路。
4. The phase shift circuit according to claim 2, wherein a plurality of at least one of the first to third series circuits are provided.
【請求項5】 請求項1〜4のいずれか1項に記載の移
相回路と、該移相回路と組み合わされた90°ハイブリ
ッドカプラとを備えたことを特徴とする移相器。
5. A phase shifter comprising: the phase shift circuit according to claim 1; and a 90 ° hybrid coupler combined with the phase shift circuit.
【請求項6】 請求項5記載の移相器を多段接続して構
成したことを特徴とする移相器。
6. A phase shifter comprising the phase shifter according to claim 5 connected in multiple stages.
JP2001169450A 2001-06-05 2001-06-05 Phase shift circuit and phase shifter Pending JP2002368566A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001169450A JP2002368566A (en) 2001-06-05 2001-06-05 Phase shift circuit and phase shifter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001169450A JP2002368566A (en) 2001-06-05 2001-06-05 Phase shift circuit and phase shifter

Publications (1)

Publication Number Publication Date
JP2002368566A true JP2002368566A (en) 2002-12-20

Family

ID=19011520

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001169450A Pending JP2002368566A (en) 2001-06-05 2001-06-05 Phase shift circuit and phase shifter

Country Status (1)

Country Link
JP (1) JP2002368566A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7538635B2 (en) 2005-04-11 2009-05-26 Ntt Docomo, Inc. Quadrature hybrid circuit having variable reactances at the four ports thereof
JP2010016551A (en) * 2008-07-02 2010-01-21 Mitsubishi Electric Corp Phase shift circuit
RU2460183C1 (en) * 2011-02-21 2012-08-27 Федеральное государственное унитарное предприятие "Научно-производственное предприятие "Исток" (ФГУП НПП "Исток") Microwave phase changer
RU2715910C1 (en) * 2019-05-07 2020-03-04 Российская Федерация, от имени которой выступает Государственная корпорация по атомной энергии "Росатом" Phase shifter

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7538635B2 (en) 2005-04-11 2009-05-26 Ntt Docomo, Inc. Quadrature hybrid circuit having variable reactances at the four ports thereof
JP2010016551A (en) * 2008-07-02 2010-01-21 Mitsubishi Electric Corp Phase shift circuit
RU2460183C1 (en) * 2011-02-21 2012-08-27 Федеральное государственное унитарное предприятие "Научно-производственное предприятие "Исток" (ФГУП НПП "Исток") Microwave phase changer
RU2715910C1 (en) * 2019-05-07 2020-03-04 Российская Федерация, от имени которой выступает Государственная корпорация по атомной энергии "Росатом" Phase shifter

Similar Documents

Publication Publication Date Title
JP4814089B2 (en) Phase shift circuit and multi-bit phase shifter
US7764142B2 (en) Series connected bit phase shifter having first and second impedance adjusting circuits
JP2007049309A (en) Switch circuit
JPH1174703A (en) Switch circuit and semiconductor device
US7123116B2 (en) Phase shifter and multibit phase shifter
EP1351388A1 (en) Phase shifter and multibit phase shifter
JPWO2006011198A1 (en) Phase shift circuit and multi-bit phase shifter
US4963773A (en) Low pass/high pass filter phase shifter
JP2002368566A (en) Phase shift circuit and phase shifter
US6664870B2 (en) Compact 180 degree phase shifter
US7167064B2 (en) Phase shift circuit and phase shifter
JP3146094B2 (en) Microwave semiconductor circuit
JP2001326558A (en) Phase shifter
JP3634223B2 (en) Phase shifter
KR20040043291A (en) Switched coupler type digital phase shifter using quadrature generator
JP2679331B2 (en) Microwave circuit switch and phase shifter with microwave circuit switch
JP3074798B2 (en) Phase shifter
JP2001339276A (en) Phase shifter
JP2001284904A (en) Phase shifter
JP2001168602A (en) Reflection type phase shifter
JPH10200302A (en) Variable phase shifter
JPH0733026U (en) Phase shifter
WO2023135663A1 (en) Phase-shift circuit
JP2005020284A (en) Phase-shifter circuit and phase shifter
JPH11205086A (en) Phase shifter

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20051129

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060130

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20060221