JP2002343874A - Series regulator circuit - Google Patents
Series regulator circuitInfo
- Publication number
- JP2002343874A JP2002343874A JP2001147558A JP2001147558A JP2002343874A JP 2002343874 A JP2002343874 A JP 2002343874A JP 2001147558 A JP2001147558 A JP 2001147558A JP 2001147558 A JP2001147558 A JP 2001147558A JP 2002343874 A JP2002343874 A JP 2002343874A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- voltage
- series regulator
- regulator circuit
- diode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
- Amplifiers (AREA)
Abstract
Description
【0001】[0001]
【発明の属する技術分野】本発明は、半導体集積回路に
係り、特に、微細MOSデバイスによって1チップ、ま
たはオンチップで構成される電源回路に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor integrated circuit, and more particularly, to a power supply circuit formed on a single chip or on a chip by a fine MOS device.
【0002】[0002]
【従来の技術】外部電源から、所定の回路に電源を供給
する電源回路には、スイッチングレギュレータ・シリー
ズレギュレーダの2種類があるが、アナログ回路のよう
な安定した電源を求められる場合には、シリーズレギュ
レータが用いられる。2. Description of the Related Art There are two types of power supply circuits for supplying power from an external power supply to a predetermined circuit: switching regulators and series regulators. When a stable power supply such as an analog circuit is required, A series regulator is used.
【0003】図4は、従来のシリーズレギュレータ回路
SR11を示す回路図である。FIG. 4 is a circuit diagram showing a conventional series regulator circuit SR11.
【0004】従来のシリーズレギュレータ回路SR11
は、特開2000−284843公報に開示されている
回路であり、パワーMOSトランジスタ12を介して、
入力電圧VINから負荷回路に所望の電圧VOUTを供
給する回路である。Conventional series regulator circuit SR11
Is a circuit disclosed in Japanese Patent Application Laid-Open No. 2000-284843.
This is a circuit for supplying a desired voltage VOUT from an input voltage VIN to a load circuit.
【0005】シリーズレギュレータ回路SR11は、演
算増幅器11と、パワーMOSトランジスタ12と、基
準電圧発生回路13と、出力電圧変動を検出するための
分圧回路14とによって構成されている。[0005] The series regulator circuit SR11 comprises an operational amplifier 11, a power MOS transistor 12, a reference voltage generating circuit 13, and a voltage dividing circuit 14 for detecting an output voltage fluctuation.
【0006】演算増幅器11は、2つの入力端子と、出
力端子とを持ち、2つの入力端子のうちの一方の入力端
子に基準電圧発生回路13の出力電圧Vrefが印加さ
れ、他方の入力端子には、分圧回路14の抵抗R1・R
2によって検出された出力電圧が印加され、その差を増
幅し、パワートランジスタ12のゲート電圧を制御し、
出力電圧VOUTを一定に保つ。The operational amplifier 11 has two input terminals and an output terminal. The output voltage Vref of the reference voltage generating circuit 13 is applied to one of the two input terminals, and the other input terminal. Are the resistors R1 and R of the voltage dividing circuit 14.
2 is applied, the difference is amplified, the gate voltage of the power transistor 12 is controlled,
The output voltage VOUT is kept constant.
【0007】ここで、演算増幅器11の電源には、入力
電圧VINとGNDとが使われる。Here, the input voltage VIN and GND are used as the power supply of the operational amplifier 11.
【0008】シリーズレギュレータ回路SR11は、出
力電圧の安定性が優れている点と、回路構成が簡易であ
るという点とが挙げられる。これによって、オンチップ
化、すなわち負荷回路と同じウエハ上に構成することが
できる。The series regulator circuit SR11 has excellent stability of output voltage and simple circuit configuration. Thereby, it can be formed on-chip, that is, configured on the same wafer as the load circuit.
【0009】[0009]
【発明が解決しようとする課題】シリーズレギュレータ
回路SR11をオンチップ化する場合、負荷回路と同じ
プロセスで作製されるので、レギュレータを構成する演
算増幅器11と、パワーMOSトランジスタとは、微細
トランジスタとおなじ耐圧条件になり、別チップで構成
されるシリーズレギュレータよりも、耐圧が低い条件に
なり、入力電圧VINとGNDとの差が、パワーMOS
トランジスタの耐圧よりも大きくなることがある。When the series regulator circuit SR11 is formed on-chip, it is manufactured in the same process as the load circuit. Therefore, the operational amplifier 11 and the power MOS transistor which constitute the regulator are the same as the fine transistors. Withstand voltage condition, the withstand voltage is lower than that of the series regulator composed of another chip, and the difference between the input voltage VIN and GND is the power MOS
It may be higher than the withstand voltage of the transistor.
【0010】上記の条件では、シリーズレギュレータ回
路SR11の起動時、すなわち入力電圧VINの立ち上
がり時に、入力電圧VINとパワーMOSトランジスタ
のゲート電圧(シリーズレギュレータ回路SR11の出
力電圧)との間で、立ち上がり時間に差が生じるので、
パワーMOSトランジスタのソース/ドレイン間の耐圧
と、ソース/ゲート間の耐圧とを超える過剰な電圧差に
よって、パワーMOSトランジスタが破壊する可能性が
あるという問題がある。Under the above conditions, when the series regulator circuit SR11 is started, that is, when the input voltage VIN rises, the rise time between the input voltage VIN and the gate voltage of the power MOS transistor (the output voltage of the series regulator circuit SR11) increases. Because there is a difference in
There is a problem that the power MOS transistor may be broken by an excessive voltage difference exceeding the withstand voltage between the source / drain and the withstand voltage between the source / gate of the power MOS transistor.
【0011】本発明は、基準電圧回路と、演算増幅器
と、パワートランジスタと、抵抗とを含み、所定の入力
電圧から所望の出力電圧に電圧値を変換するシリーズレ
ギュレータ回路において、パワーMOSトランジスタの
ソース/ドレイン間の耐圧と、ソース/ゲート間の耐圧
とを確保することができるシリーズレギュレータ回路を
提供することを目的とするものである。According to the present invention, there is provided a series regulator circuit including a reference voltage circuit, an operational amplifier, a power transistor, and a resistor for converting a voltage value from a predetermined input voltage to a desired output voltage. It is an object of the present invention to provide a series regulator circuit capable of securing a withstand voltage between a drain / source and a withstand voltage between a source and a gate.
【0012】[0012]
【課題を解決するための手段】本発明は、演算増幅器、
パワートランジスタ、基準電圧回路、抵抗を含み、入力
端子に印加する所定の入力電圧から所望の出力電圧に電
圧値を変換するシリーズレギュレータ回路において、上
記演算増幅器の出力端子と上記入力端子とが、クランプ
手段を介して接続されていることを特徴とするシリーズ
レギュレータ回路。SUMMARY OF THE INVENTION The present invention comprises an operational amplifier,
In a series regulator circuit including a power transistor, a reference voltage circuit, and a resistor, and converting a voltage value from a predetermined input voltage applied to an input terminal to a desired output voltage, an output terminal of the operational amplifier and the input terminal are clamped. A series regulator circuit, wherein the series regulator circuit is connected via means.
【0013】[0013]
【発明の実施の形態および実施例】図1は、本発明の第
1の実施例であるシリーズレギュレータ回路SR1を示
す回路図である。DESCRIPTION OF THE PREFERRED EMBODIMENTS FIG. 1 is a circuit diagram showing a series regulator circuit SR1 according to a first embodiment of the present invention.
【0014】シリーズレギュレータ回路SR1は、演算
増幅器1と、パワーMOSトランジスタ2と、基準電圧
発生回路3、出力電圧変動を検出するための分圧回路4
と、クランプ回路5とによって構成されている。The series regulator circuit SR1 includes an operational amplifier 1, a power MOS transistor 2, a reference voltage generating circuit 3, and a voltage dividing circuit 4 for detecting output voltage fluctuation.
And a clamp circuit 5.
【0015】演算増幅器1は、2つの入力端子と、出力
端子とを持ち、2つの入力端子のうちの一方の入力端子
に、基準電圧発生回路3が出力する基準電圧Vrefが
印加され、他方の入力端子には、分圧回路4の抵抗R1
・R2によって検出された分圧電圧Vdが印加され、基
準電圧Vrefと分圧Vdとの差の電圧を増幅する。The operational amplifier 1 has two input terminals and an output terminal. The reference voltage Vref output from the reference voltage generating circuit 3 is applied to one of the two input terminals, and the other input terminal. The input terminal includes a resistor R1 of the voltage dividing circuit 4.
The divided voltage Vd detected by R2 is applied to amplify the difference voltage between the reference voltage Vref and the divided voltage Vd.
【0016】パワーMOSトランジスタ2は、そのゲー
トに、演算増幅回路1の出力電圧を受け、安定した電圧
Voutを出力するものである。The power MOS transistor 2 receives the output voltage of the operational amplifier circuit 1 at its gate and outputs a stable voltage Vout.
【0017】分圧回路4は、抵抗R1とR2との直列回
路によって構成されている。The voltage dividing circuit 4 comprises a series circuit of resistors R1 and R2.
【0018】クランプ回路5は、演算増幅器1の後段に
設けられている。つまり、クランプ回路5は、演算増幅
器1出力端子と入力端子VINとの間に接続されてい
る。The clamp circuit 5 is provided after the operational amplifier 1. That is, the clamp circuit 5 is connected between the output terminal of the operational amplifier 1 and the input terminal VIN.
【0019】ここで、演算増幅器1の電源には、入力電
圧VINとGNDとが使われる。Here, the input voltage VIN and GND are used as the power supply of the operational amplifier 1.
【0020】図2は、本発明の第2の実施例であるシリ
ーズレギュレータ回路SR2を示す回路図である。FIG. 2 is a circuit diagram showing a series regulator circuit SR2 according to a second embodiment of the present invention.
【0021】シリーズレギュレータ回路SR2は、シリ
ーズレギュレータ回路SR1において、クランプ回路5
として、順方向接続のダイオード51が使用されている
回路である。The series regulator circuit SR2 is different from the series regulator circuit SR1 in that the clamp circuit 5
Is a circuit in which a diode 51 connected in the forward direction is used.
【0022】次に、シリーズレギュレータ回路SR2の
動作について説明する。Next, the operation of the series regulator circuit SR2 will be described.
【0023】入力電圧VINが立ち上がるのと同時に、
パワーMOSトランジスタ2のゲートには、(VIN−
Vf)の電圧が印加される。なお、Vfは、ダイオード
51の閾値電圧である。これによって、MOSトランジ
スタ2のドレイン/ソース間にも、入力電圧VINによ
ってONするのに十分な電圧が印加されているので、演
算増幅器1の出力によらず、パワーMOSトランジスタ
はONすることができる。At the same time as the input voltage VIN rises,
The gate of the power MOS transistor 2 has (VIN−
Vf) is applied. Vf is the threshold voltage of the diode 51. As a result, a voltage sufficient to be turned on by the input voltage VIN is applied between the drain and source of the MOS transistor 2, so that the power MOS transistor can be turned on regardless of the output of the operational amplifier 1. .
【0024】なお、シリーズレギュレータ回路SR2に
おいて、順方向接続のダイオード51の代わりに、MO
Sトランジスタを使用するようにしてもよい。In the series regulator circuit SR2, instead of the diode 51 connected in the forward direction, an MO
An S transistor may be used.
【0025】図3は、本発明の第3の実施例であるシリ
ーズレギュレータ回路SR3を示す回路図である。FIG. 3 is a circuit diagram showing a series regulator circuit SR3 according to a third embodiment of the present invention.
【0026】シリーズレギュレータ回路SR3は、シリ
ーズレギュレータ回路SR1において、クランプ回路5
として、順方向接続のダイオードを多段に縦列接続した
ダイオード多段接続回路52を使用した回路である。The series regulator circuit SR3 is different from the series regulator circuit SR1 in that the clamp circuit 5
This is a circuit using a diode multi-stage connection circuit 52 in which forward-connected diodes are connected in cascade in multiple stages.
【0027】シリーズレギュレータ回路SR3は、ダイ
オード多段接続回路52が接続されていることによっ
て、そのダイオード多段接続回路52による容量とイン
ピーダンスとによって、一種のフィルタが形成され、こ
のフィルタにノイズが吸収され、入力電圧に重畳された
ノイズの影響を低減することができる。In the series regulator circuit SR3, since the diode multi-stage connection circuit 52 is connected, a kind of filter is formed by the capacitance and the impedance of the diode multi-stage connection circuit 52, and the filter absorbs noise. The effect of noise superimposed on the input voltage can be reduced.
【0028】つまり、シリーズレギュレータ回路SR2
においては、パワーMOSトランジスタのゲートに入力
電圧VINから、1つのダイオード51のみで電圧が印
加されるので、入力電圧にノイズが重畳されたとき、パ
ワーMOSトランジスタ2のゲートにノイズが残り、こ
のノイズによって、出力電圧の安定性が阻害される。That is, the series regulator circuit SR2
Since the voltage is applied to the gate of the power MOS transistor from the input voltage VIN by only one diode 51, when noise is superimposed on the input voltage, the noise remains at the gate of the power MOS transistor 2 and this noise This hinders the stability of the output voltage.
【0029】そこで、ダイオード51のかわりに、ダイ
オードを多段に接続したダイオード多段接続回路52を
使用することによって、ノイズを抑制したものである。Therefore, the noise is suppressed by using a diode multi-stage connection circuit 52 in which diodes are connected in multiple stages, instead of the diode 51.
【0030】ここで、ダイオード多段接続回路52を構
成するダイオードの接続数nには制限があり、(VIN
−n・Vf)が、パワーMOSトランジスタ2のゲート
/ソース間耐圧を超えないようにする必要がある。Here, there is a limit to the number n of diodes connected to the multi-stage diode connection circuit 52.
−n · Vf) must not exceed the gate / source withstand voltage of the power MOS transistor 2.
【0031】また、ノイズの除去率とクランプの能力と
によって、多段接続すべきダイオードの段数が変わり、
つまり、使用する条件に応じて、多段接続すべきダイオ
ードの段数が、個々に変化する。Further, the number of diodes to be connected in multiple stages changes depending on the noise removal rate and the clamping ability.
That is, the number of diodes to be connected in multiple stages changes individually according to the conditions used.
【0032】なお、シリーズレギュレータ回路SR3に
おいて、ダイオード多段接続回路52の代わりに、MO
Sトランジスタを多段に接続したMOSトランジスタ多
段接続回路を使用するようにしてもよい。In the series regulator circuit SR3, instead of the diode multi-stage connection circuit 52, an MO
A MOS transistor multi-stage connection circuit in which S transistors are connected in multiple stages may be used.
【0033】ダイオード51の形成法としては、PN接
合ダイオード、MOS型ダイオードのどちらを使用する
ようにしてもよい。また、ダイオード多段接続回路52
を構成するダイオードの形成法としては、PN接合ダイ
オード、MOS型ダイオードのどちらを使用するように
してもよい。As a method of forming the diode 51, either a PN junction diode or a MOS diode may be used. Also, a diode multi-stage connection circuit 52
As a method for forming the diode constituting the above, either a PN junction diode or a MOS diode may be used.
【0034】なお、クランプ回路に用いるダイオード接
続したMOSトランジスタは、Pチャネル、Nチャネル
どちらを使用するようにしてももよい。The diode-connected MOS transistor used in the clamp circuit may use either a P-channel or an N-channel.
【0035】[0035]
【発明の効果】請求項1、2記載の発明によれば、基準
電圧回路と、演算増幅器と、パワートランジスタと、抵
抗とを含み、所定の入力電圧から所望の出力電圧に電圧
値を変換するシリーズレギュレータ回路において、微細
MOSプロセスで作製されるパワーMOSトランジスタ
の耐圧を超える電源電圧が印加されても、安全に動作す
るという効果を奏する。According to the first and second aspects of the present invention, a reference voltage circuit, an operational amplifier, a power transistor, and a resistor are included, and a voltage value is converted from a predetermined input voltage to a desired output voltage. In a series regulator circuit, even if a power supply voltage exceeding a withstand voltage of a power MOS transistor manufactured by a fine MOS process is applied, an effect of operating safely can be obtained.
【0036】請求項3記載の発明によれば、基準電圧回
路と、演算増幅器と、パワートランジスタと、抵抗とを
含み、所定の入力電圧から所望の出力電圧に電圧値を変
換するシリーズレギュレータ回路において、微細MOS
プロセスで作製されるパワーMOSトランジスタの耐圧
を超える電源電圧が印加されても、安全に動作し、しか
も、入力電圧に重畳されるノイズの影響が小さいという
効果を奏する。According to the third aspect of the present invention, there is provided a series regulator circuit which includes a reference voltage circuit, an operational amplifier, a power transistor, and a resistor and converts a voltage value from a predetermined input voltage to a desired output voltage. , Micro MOS
Even if a power supply voltage exceeding the withstand voltage of the power MOS transistor manufactured in the process is applied, it operates safely and the effect of noise superimposed on the input voltage is small.
【図1】本発明の第1の実施例であるシリーズレギュレ
ータ回路SR1を示す回路図である。FIG. 1 is a circuit diagram showing a series regulator circuit SR1 according to a first embodiment of the present invention.
【図2】本発明の第2の実施例であるシリーズレギュレ
ータ回路SR2を示す回路図である。FIG. 2 is a circuit diagram showing a series regulator circuit SR2 according to a second embodiment of the present invention.
【図3】本発明の第3の実施例であるシリーズレギュレ
ータ回路SR3を示す回路図である。FIG. 3 is a circuit diagram showing a series regulator circuit SR3 according to a third embodiment of the present invention.
【図4】従来のシリーズレギュレータ回路SR11を示
す回路図である。FIG. 4 is a circuit diagram showing a conventional series regulator circuit SR11.
SR1、SR2、SR3…シリーズレギュレータ回路、 1…演算増幅器、 2…パワーMOSトランジスタ、 3…基準電圧発生回路、 4…分圧回路、 5…クランプ回路、 51…ダイオード、 52…ダイオード多段接続回路。 SR1, SR2, SR3: series regulator circuit, 1: operational amplifier, 2: power MOS transistor, 3: reference voltage generation circuit, 4: voltage divider circuit, 5: clamp circuit, 51: diode, 52: diode multi-stage connection circuit.
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H01L 27/088 H01L 27/04 H H03F 3/345 (72)発明者 大友 祐輔 東京都千代田区大手町二丁目3番1号 日 本電信電話株式会社内 Fターム(参考) 5F038 BB08 BH04 BH12 EZ20 5F048 AA05 AB10 AC05 AC06 AC10 5H430 BB02 BB05 BB09 BB13 EE06 FF02 FF13 HH03 LA01 LB01 5J091 AA03 AA11 AA58 CA41 CA57 FA01 HA10 HA19 HA25 KA00 KA01 KA11 KA21 MA21 SA00──────────────────────────────────────────────────の Continued on the front page (51) Int.Cl. 7 Identification code FI Theme coat ゛ (Reference) H01L 27/088 H01L 27/04 H H03F 3/345 (72) Inventor Yusuke Otomo Otemachi 2 Chiyoda-ku, Tokyo F-term (reference) 3-1, Nippon Telegraph and Telephone Co., Ltd. KA01 KA11 KA21 MA21 SA00
Claims (3)
電圧回路、抵抗を含み、入力端子に印加する所定の入力
電圧から所望の出力電圧に電圧値を変換するシリーズレ
ギュレータ回路において、 上記演算増幅器の出力端子と上記入力端子とが、クラン
プ手段を介して接続されていることを特徴とするシリー
ズレギュレータ回路。1. A series regulator circuit that includes an operational amplifier, a power transistor, a reference voltage circuit, and a resistor, and converts a voltage value from a predetermined input voltage applied to an input terminal to a desired output voltage. A series regulator circuit, wherein the input terminal and the input terminal are connected via a clamp means.
ード接続されたPチャネルまたはNチャネルMOSトラ
ンジスタを使用している手段であることを特徴とするシ
リーズレギュレータ回路。2. The series regulator circuit according to claim 1, wherein said clamp means is a means using a forward diode or a diode-connected P-channel or N-channel MOS transistor.
続されたPチャネルまたはNチャネルMOSトランジス
タが、複数個縦列接続されている手段であることを特徴
とするシリーズレギュレータ回路。3. The series regulator circuit according to claim 1, wherein said clamp means is a means in which a plurality of diodes or a plurality of diode-connected P-channel or N-channel MOS transistors are connected in cascade.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001147558A JP2002343874A (en) | 2001-05-17 | 2001-05-17 | Series regulator circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001147558A JP2002343874A (en) | 2001-05-17 | 2001-05-17 | Series regulator circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2002343874A true JP2002343874A (en) | 2002-11-29 |
Family
ID=18993026
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001147558A Pending JP2002343874A (en) | 2001-05-17 | 2001-05-17 | Series regulator circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2002343874A (en) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2007066681A1 (en) * | 2005-12-08 | 2007-06-14 | Rohm Co., Ltd. | Regulator circuit and car provided with the same |
JP2008532108A (en) * | 2005-01-25 | 2008-08-14 | サンディスク コーポレイション | Voltage regulator with bypass mode |
US7414384B2 (en) | 2006-03-27 | 2008-08-19 | Freescale Semiconductor, Inc. | Series regulator circuit |
JP2009037303A (en) * | 2007-07-31 | 2009-02-19 | Ricoh Co Ltd | Arithmetic amplifier circuit, constant voltage circuit using the arithmetic amplifier circuit and equipment using the constant voltage circuit |
US7573247B2 (en) | 2006-07-13 | 2009-08-11 | Freescale Semiconductor, Inc | Series regulator circuit |
JP2012003678A (en) * | 2010-06-21 | 2012-01-05 | Renesas Electronics Corp | Regulator circuit |
US8174251B2 (en) | 2007-09-13 | 2012-05-08 | Freescale Semiconductor, Inc. | Series regulator with over current protection circuit |
WO2012164794A1 (en) * | 2011-06-01 | 2012-12-06 | パナソニック株式会社 | Low-noise amplifier with through mode |
KR20150086185A (en) | 2014-01-17 | 2015-07-27 | 세이코 인스트루 가부시키가이샤 | Voltage regulator and semiconductor device |
JP6344583B1 (en) * | 2017-07-24 | 2018-06-20 | リコー電子デバイス株式会社 | Constant voltage circuit |
JP2019518282A (en) * | 2016-06-17 | 2019-06-27 | クアルコム,インコーポレイテッド | Low dropout compensation with high supply rejection and short circuit protection |
CN112130612A (en) * | 2020-09-23 | 2020-12-25 | 中国电子科技集团公司第五十八研究所 | Large-current linear voltage regulator circuit with stability compensation |
-
2001
- 2001-05-17 JP JP2001147558A patent/JP2002343874A/en active Pending
Cited By (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008532108A (en) * | 2005-01-25 | 2008-08-14 | サンディスク コーポレイション | Voltage regulator with bypass mode |
JP2007157071A (en) * | 2005-12-08 | 2007-06-21 | Rohm Co Ltd | Regulator circuit, and automobile mounted therewith |
US7863881B2 (en) | 2005-12-08 | 2011-01-04 | Rohm Co., Ltd. | Regulator circuit and car provided with the same |
WO2007066681A1 (en) * | 2005-12-08 | 2007-06-14 | Rohm Co., Ltd. | Regulator circuit and car provided with the same |
US7414384B2 (en) | 2006-03-27 | 2008-08-19 | Freescale Semiconductor, Inc. | Series regulator circuit |
US7573247B2 (en) | 2006-07-13 | 2009-08-11 | Freescale Semiconductor, Inc | Series regulator circuit |
JP2009037303A (en) * | 2007-07-31 | 2009-02-19 | Ricoh Co Ltd | Arithmetic amplifier circuit, constant voltage circuit using the arithmetic amplifier circuit and equipment using the constant voltage circuit |
US8174251B2 (en) | 2007-09-13 | 2012-05-08 | Freescale Semiconductor, Inc. | Series regulator with over current protection circuit |
US8432144B2 (en) | 2010-06-21 | 2013-04-30 | Renesas Electronics Corporation | Regulator circuit |
JP2012003678A (en) * | 2010-06-21 | 2012-01-05 | Renesas Electronics Corp | Regulator circuit |
US8917071B2 (en) | 2010-06-21 | 2014-12-23 | Renesas Electronics Corporation | Regulator circuit |
US9274537B2 (en) | 2010-06-21 | 2016-03-01 | Renesas Electronics Corporation | Regulator circuit |
WO2012164794A1 (en) * | 2011-06-01 | 2012-12-06 | パナソニック株式会社 | Low-noise amplifier with through mode |
US8648656B2 (en) | 2011-06-01 | 2014-02-11 | Panasonic Corporation | Low-noise amplifier with through-mode |
KR20150086185A (en) | 2014-01-17 | 2015-07-27 | 세이코 인스트루 가부시키가이샤 | Voltage regulator and semiconductor device |
US9798341B2 (en) | 2014-01-17 | 2017-10-24 | Sii Semiconductor Corporation | Voltage regulator and semiconductor device |
JP2019518282A (en) * | 2016-06-17 | 2019-06-27 | クアルコム,インコーポレイテッド | Low dropout compensation with high supply rejection and short circuit protection |
JP6344583B1 (en) * | 2017-07-24 | 2018-06-20 | リコー電子デバイス株式会社 | Constant voltage circuit |
JP2019023814A (en) * | 2017-07-24 | 2019-02-14 | リコー電子デバイス株式会社 | Constant voltage circuit |
CN112130612A (en) * | 2020-09-23 | 2020-12-25 | 中国电子科技集团公司第五十八研究所 | Large-current linear voltage regulator circuit with stability compensation |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100700406B1 (en) | Voltage Regulator | |
KR101818313B1 (en) | Two-stage low-dropout linear power supply systems and methods | |
JP2002343874A (en) | Series regulator circuit | |
US20050052231A1 (en) | Transimpedance amplifier with adjustable output amplitude and wide input dynamic-range | |
US4965469A (en) | Input circuit operable under different source voltages in semiconductor integrated circuit | |
US5530394A (en) | CMOS circuit with increased breakdown strength | |
US10193337B2 (en) | Semiconductor device | |
US20090224804A1 (en) | Detecting circuit and electronic apparatus using detecting circuit | |
US6377120B1 (en) | Regulated-cascode amplifier with clamping circuit | |
US6940985B2 (en) | Shock sound prevention circuit | |
US7199606B2 (en) | Current limiter of output transistor | |
US5914626A (en) | Voltage clamping circuit for semiconductor devices | |
EP0254323A2 (en) | Differential amplifier circuit improved to shorten a circuit recovery time thereof | |
US5945877A (en) | Power amplifier with bootstrap voltage clamp | |
US20120049954A1 (en) | Amplification circuit with low quiescent current | |
US7391252B2 (en) | Circuit arrangement with a short-circuit protective circuit | |
CN118302732A (en) | Technique for limiting overshoot after a droop condition in a voltage regulator | |
US6525602B1 (en) | Input stage for a buffer with negative feed-back | |
US7656217B2 (en) | Voltage level clamping circuit and comparator module | |
JPH07194099A (en) | Reference voltage generating circuit | |
US6043703A (en) | Low power active input circuit | |
JP3907640B2 (en) | Overcurrent protection circuit | |
US20060145671A1 (en) | Circuit for preventing latch-up in DC-DC converter | |
JP5640441B2 (en) | Semiconductor integrated circuit for DC power supply and regulator | |
US7642754B2 (en) | Method of forming a voltage regulator and structure therefor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20040910 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050128 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20050527 |