JP2002218278A - Synchronizing separation circuit and method, display device and method and signal processing device and method - Google Patents

Synchronizing separation circuit and method, display device and method and signal processing device and method

Info

Publication number
JP2002218278A
JP2002218278A JP2001010166A JP2001010166A JP2002218278A JP 2002218278 A JP2002218278 A JP 2002218278A JP 2001010166 A JP2001010166 A JP 2001010166A JP 2001010166 A JP2001010166 A JP 2001010166A JP 2002218278 A JP2002218278 A JP 2002218278A
Authority
JP
Japan
Prior art keywords
signal
synchronization signal
horizontal
vertical
detected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001010166A
Other languages
Japanese (ja)
Inventor
Tetsuro Tanaka
鉄朗 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2001010166A priority Critical patent/JP2002218278A/en
Publication of JP2002218278A publication Critical patent/JP2002218278A/en
Pending legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)

Abstract

PROBLEM TO BE SOLVED: To constitute a synchronizing separation circuit capable of stably outputting vertical synchronizing signals by using a digital circuit. SOLUTION: In an up counter 22, the position of the vertical synchronizing signal is counted from the front edge of a horizontal synchronizing signal H by a clock CLK. Whether the vertical synchronizing signal is an equal phase or a shift phase is discriminated on the basis of a count value in a circuit 24. Stable horizontal data which are the number of the clocks corresponding to one horizontal cycle are multiplied by 1 and 1.5 and the count value of the position of the vertical synchronizing signal is subtracted respectively in subtractors 34 and 35. In a down counter 25, the output of the subtractors 34 and 35 is selected on the basis of an equal/shift discriminated result and down counting is performed by the clock CLK with the selected output as an initial value. The position at which the count value by the down counter 25 is O is defined as the front edge of the vertical synchronizing signal V to be outputted. In a vertical synchronizing signal preparation circuit 27, the signal of a prescribed width is attained and the vertical synchronizing signal V is generated and outputted.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】この発明は、ディジタル回路
を用いて安定的に垂直同期信号を出力することができる
同期分離回路および方法、表示装置および方法、ならび
に、信号処理装置および方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a synchronization separation circuit and method, a display device and method, and a signal processing device and method capable of stably outputting a vertical synchronization signal using a digital circuit.

【0002】[0002]

【従来の技術】ビデオ信号をディジタル方式で同期分離
処理する場合、垂直同期信号は、奇数フィールドおよび
偶数フィールドとで、水平同期信号のタイミングで、あ
るいは、水平同期信号から1/2水平周期だけ遅れたタ
イミングでそれぞれ出力される。
2. Description of the Related Art When a video signal is subjected to synchronization separation processing in a digital system, a vertical synchronization signal is delayed by a half horizontal period between an odd field and an even field at the timing of a horizontal synchronization signal or from the horizontal synchronization signal. Are output at the respective timings.

【0003】水平同期信号は、例えばNTSC方式に対
応したビデオ信号の場合には、図15に一例が示される
ように、水平同期パルスを所定のレベルでスライスして
得ることができる。
[0005] For example, in the case of a video signal corresponding to the NTSC system, the horizontal synchronizing signal can be obtained by slicing a horizontal synchronizing pulse at a predetermined level as shown in an example in FIG.

【0004】近年では、テレビジョン放送は、従来のN
TSC方式による放送の他にも、例えばNTSC方式よ
りもより高精細で画像を伝送することが可能とされたハ
イビジョン(HDTV)方式や、ディジタル方式による
テレビジョン放送などが実用化されている。そのため、
各家庭などに導入されるテレビジョン放送のモニタ装置
は、これら各方式によるビデオ信号に対応できることが
求められている。
In recent years, television broadcasting has been
In addition to broadcasting using the TSC system, for example, a high-definition (HDTV) system capable of transmitting images with higher definition than the NTSC system, television broadcasting using a digital system, and the like have been put into practical use. for that reason,
It is required that a television broadcast monitor installed in each home or the like be able to support video signals in each of these systems.

【0005】例えばHDTV方式によるビデオ信号は、
図16に一例が示されるように、水平同期信号が3値両
極性波形であるため、所定のレベルでスライスしても、
水平周期毎のパルスとしての水平同期信号が得られない
ため、水平同期信号の検出にNTSC方式とは異なった
方法を用いる必要がある。
For example, a video signal according to the HDTV system is
As shown in an example in FIG. 16, since the horizontal synchronizing signal has a ternary bipolar waveform, even when sliced at a predetermined level,
Since a horizontal synchronization signal as a pulse for each horizontal period cannot be obtained, it is necessary to use a method different from the NTSC system for detecting the horizontal synchronization signal.

【0006】さらに、ディジタル方式によるテレビジョ
ン放送の一つとして、720/60システムと称される
方式がある。これは、フレーム周波数が60Hzのノン
インタレース方式によるビデオ信号であって、水平同期
信号が3値両極性波形となっている。また、これら3方
式の水平周期は、例えばNTSC方式で略64μse
c、HDTV方式で略30μsec、720/60シス
テムで略20μsecと、それぞれ異なっている。
Further, as one of the digital television broadcasting, there is a method called a 720/60 system. This is a non-interlaced video signal with a frame frequency of 60 Hz, and the horizontal synchronization signal has a ternary bipolar waveform. The horizontal cycle of these three systems is, for example, approximately 64 μsec in the NTSC system.
c, approximately 30 μsec for the HDTV system, and approximately 20 μsec for the 720/60 system.

【0007】さらにまた、近年では、パーソナルコンピ
ュータから出力されたビデオ信号をテレビジョン受像機
に入力し、表示させることも多く見受けられる。パーソ
ナルコンピュータから出力されたビデオ信号は、ノンイ
ンタレース方式であって、垂直および水平同期周波数
も、様々に選択可能となっている。
In recent years, video signals output from a personal computer are often input to a television receiver and displayed. The video signal output from the personal computer is of a non-interlaced type, and the vertical and horizontal synchronizing frequencies can be variously selected.

【0008】[0008]

【発明が解決しようとする課題】ところで、例えば家庭
用のVTR(ビデオテープレコーダ)装置で、記録時の
テープ速度よりも高速なテープ速度で再生する変速再生
などを行った場合、出力されるビデオ信号において、垂
直同期信号の中にセレーションパルス(水平同期信号に
相当する)が無い場合がある。この場合、同期分離回路
から出力される垂直同期信号が遅れたり、ジッタなどが
生じたりするという問題点があった。垂直同期信号に生
じたジッタは、CRT(Cathode Ray Tube)モニタにおけ
る縦方向の画面の揺れとなって現れる。
By the way, for example, in a home VTR (Video Tape Recorder) device, when a variable speed reproduction for reproducing at a tape speed higher than the tape speed at the time of recording is performed, the output video is output. In some signals, a serration pulse (corresponding to a horizontal synchronization signal) is not included in a vertical synchronization signal in some cases. In this case, there is a problem that the vertical synchronization signal output from the synchronization separation circuit is delayed or jitter occurs. The jitter generated in the vertical synchronization signal appears as a vertical screen shake in a CRT (Cathode Ray Tube) monitor.

【0009】また、上述したように、複数の方式による
ビデオ信号は、それぞれ水平同期信号の波形や水平周期
が異なっている。そのため、従来のように、アナログ方
式でビデオ信号の同期分離を行った場合、上述したよう
な複数の方式によるビデオ信号に対応するためには、そ
れぞれ対応する同期分離回路を用意し、切り替えて使用
する必要があったという問題点があった。
As described above, the video signals of a plurality of systems have different horizontal synchronizing signal waveforms and different horizontal periods. Therefore, in the case where video signals are synchronized and separated by an analog method as in the conventional case, in order to support video signals of a plurality of methods as described above, corresponding sync separation circuits are prepared and switched to be used. There was a problem that it was necessary to do.

【0010】そのため、ディジタル回路で構成されると
共に、垂直方向のジッタが生じにくい同期分離回路が求
められていた。同期分離回路をディジタル回路で構成す
ることで、例えば設定するデータを変更するだけで、1
つの回路で上述したような複数のビデオ信号に対応させ
ることが可能となる。
Therefore, there has been a demand for a sync separation circuit which is constituted by a digital circuit and which does not easily cause vertical jitter. By constructing the sync separation circuit with a digital circuit, for example, only by changing the set data,
It is possible to support a plurality of video signals as described above with one circuit.

【0011】ディジタル方式でビデオ信号の同期分離を
行う構成は、例えば、特願平5−172271(特開平
7−7633)に提案されている。この構成によれば、
垂直同期信号出力は、垂直同期信号を検出した次の水平
同期信号出力(次H信号とする)に影響される。次H信
号は、入力ビデオ信号から取り出された水平同期信号の
場合もあるし、擬似的にそれらしい位置に挿入された水
平同期信号である場合もある。これら2種類の水平同期
信号は、正確にタイミングが一致することはない。これ
は、これら2種類の水平同期信号の存在を判定してスイ
ッチングして出力するため、タイミングを僅かにずらし
ておく必要があるためである。そのため、この提案のよ
うに、次H信号を用いて垂直同期信号を作る場合、出力
される垂直同期信号に僅かに乱れが生じることになる。
CRTを表示デバイスとして用いた場合には、僅かな垂
直同期信号のズレも、表示画面に影響してしまうという
問題点があった。
A configuration for synchronizing a video signal by a digital system has been proposed, for example, in Japanese Patent Application No. 5-172271 (Japanese Patent Application Laid-Open No. 7-7633). According to this configuration,
The vertical synchronizing signal output is affected by the horizontal synchronizing signal output (next H signal) following detection of the vertical synchronizing signal. The next H signal may be a horizontal synchronizing signal extracted from the input video signal, or may be a horizontal synchronizing signal inserted at a pseudo position. The timings of these two types of horizontal synchronization signals do not exactly match. This is because it is necessary to slightly shift the timing in order to determine the existence of these two types of horizontal synchronization signals and to perform switching and output. Therefore, when a vertical synchronizing signal is generated using the next H signal as in this proposal, the output vertical synchronizing signal is slightly disturbed.
When a CRT is used as a display device, there is a problem that even a slight deviation of the vertical synchronization signal affects the display screen.

【0012】したがって、この発明の目的は、ディジタ
ル回路を用いて構成され、安定的に垂直同期信号を出力
することができる同期分離回路および方法、表示装置お
よび方法、ならびに、信号処理装置および方法を提供す
ることにある。
Therefore, an object of the present invention is to provide a sync separation circuit and method, a display device and method, and a signal processing device and method which are constituted by using a digital circuit and can stably output a vertical sync signal. To provide.

【0013】[0013]

【課題を解決するための手段】この発明は、上述した課
題を解決するために、入力されたビデオ信号に対応する
水平同期信号および垂直同期信号を出力する同期分離回
路において、入力されたビデオ信号の水平同期信号に相
当する信号を検出する水平同期信号検出手段と、ビデオ
信号の垂直同期信号の存在を検出する垂直同期信号検出
手段と、水平同期信号検出手段で検出された水平同期信
号に相当する信号に基づき、垂直同期信号検出手段で検
出された垂直同期信号の位置を検出する位置検出手段
と、水平同期信号に相当する信号と位置検出手段により
検出された垂直同期信号の位置とに基づき、出力する垂
直同期信号の開始位置を決定する垂直同期信号出力手段
とを有することを特徴とする同期分離回路である。
SUMMARY OF THE INVENTION In order to solve the above-mentioned problems, the present invention provides a sync separation circuit for outputting a horizontal sync signal and a vertical sync signal corresponding to an input video signal. Horizontal sync signal detecting means for detecting a signal corresponding to the horizontal sync signal, a vertical sync signal detecting means for detecting the presence of a vertical sync signal of the video signal, and a horizontal sync signal detected by the horizontal sync signal detecting means. Position detecting means for detecting the position of the vertical synchronizing signal detected by the vertical synchronizing signal detecting means on the basis of the signal which corresponds to the horizontal synchronizing signal and the position of the vertical synchronizing signal detected by the position detecting means. And a vertical synchronizing signal output means for determining a start position of the vertical synchronizing signal to be output.

【0014】また、この発明は、入力されたビデオ信号
に対応する水平同期信号および垂直同期信号を出力する
同期分離方法において、入力されたビデオ信号の水平同
期信号に相当する信号を検出する水平同期信号検出のス
テップと、ビデオ信号の垂直同期信号の存在を検出する
垂直同期信号検出のステップと、水平同期信号検出のス
テップで検出された水平同期信号に相当する信号に基づ
き、垂直同期信号検出のステップで検出された垂直同期
信号の位置を検出する位置検出のステップと、水平同期
信号に相当する信号と位置検出のステップにより検出さ
れた垂直同期信号の位置とに基づき、出力する垂直同期
信号の開始位置を決定する垂直同期信号出力のステップ
とを有することを特徴とする同期分離方法である。
According to the present invention, in a sync separation method for outputting a horizontal sync signal and a vertical sync signal corresponding to an input video signal, a horizontal sync signal for detecting a signal corresponding to the horizontal sync signal of the input video signal is provided. A signal detection step, a vertical synchronization signal detection step for detecting the presence of a vertical synchronization signal of the video signal, and a signal corresponding to the horizontal synchronization signal detected in the horizontal synchronization signal detection step. A step of detecting the position of the vertical synchronization signal detected in the step; a signal corresponding to the horizontal synchronization signal and a position of the vertical synchronization signal detected in the position detection step; And a step of outputting a vertical synchronization signal for determining a start position.

【0015】また、この発明は、入力されたビデオ信号
を表示手段に表示させる表示装置において、入力された
ビデオ信号の水平同期信号に相当する信号を検出する水
平同期信号検出手段と、ビデオ信号の垂直同期信号の存
在を検出する垂直同期信号検出手段と、水平同期信号検
出手段で検出された水平同期信号に相当する信号に基づ
き、垂直同期信号検出手段で検出された垂直同期信号の
位置を検出する位置検出手段と、水平同期信号に相当す
る信号と位置検出手段により検出された垂直同期信号の
位置とに基づき、出力する垂直同期信号の開始位置を決
定する垂直同期信号出力手段と、水平時信号検出手段で
検出された水平同期信号に相当する信号と、垂直同期信
号出力手段から出力される垂直同期信号とに基づき入力
されたビデオ信号に所定の信号処理を施す信号処理手段
と、信号処理手段から出力されたビデオ信号を表示する
表示手段とを有することを特徴とする表示装置である。
According to the present invention, in a display device for displaying an input video signal on a display means, a horizontal synchronization signal detection means for detecting a signal corresponding to a horizontal synchronization signal of the input video signal; A vertical synchronization signal detecting means for detecting the presence of a vertical synchronization signal, and a position of the vertical synchronization signal detected by the vertical synchronization signal detecting means based on a signal corresponding to the horizontal synchronization signal detected by the horizontal synchronization signal detecting means. A vertical synchronizing signal output means for determining a starting position of a vertical synchronizing signal to be output based on a signal corresponding to the horizontal synchronizing signal and a position of the vertical synchronizing signal detected by the position detecting means. A video signal input based on a signal corresponding to the horizontal synchronization signal detected by the signal detection unit and a vertical synchronization signal output from the vertical synchronization signal output unit A display device characterized in that it comprises a signal processing means for performing predetermined signal processing, and display means for displaying the video signal outputted from the signal processing means.

【0016】また、この発明は、入力されたビデオ信号
を表示手段に表示させる表示方法において、入力された
ビデオ信号の水平同期信号に相当する信号を検出する水
平同期信号検出のステップと、ビデオ信号の垂直同期信
号の存在を検出する垂直同期信号検出のステップと、水
平同期信号検出のステップで検出された水平同期信号に
相当する信号に基づき、垂直同期信号検出のステップで
検出された垂直同期信号の位置を検出する位置検出のス
テップと、水平同期信号に相当する信号と位置検出のス
テップにより検出された垂直同期信号の位置とに基づ
き、出力する垂直同期信号の開始位置を決定する垂直同
期信号出力のステップと、水平時信号検出のステップで
検出された水平同期信号に相当する信号と、垂直同期信
号出力のステップから出力される垂直同期信号とに基づ
き入力されたビデオ信号に所定の信号処理を施す信号処
理のステップと、信号処理のステップから出力されたビ
デオ信号を表示する表示のステップとを有することを特
徴とする表示方法である。
According to the present invention, in a display method for displaying an input video signal on a display means, a step of detecting a horizontal synchronization signal for detecting a signal corresponding to a horizontal synchronization signal of the input video signal, The vertical synchronization signal detected in the vertical synchronization signal detection step based on the signal corresponding to the horizontal synchronization signal detected in the vertical synchronization signal detection step for detecting the presence of the vertical synchronization signal, and the horizontal synchronization signal detected in the horizontal synchronization signal detection step A vertical synchronization signal for determining a start position of a vertical synchronization signal to be output based on a position detection step for detecting the position of the vertical synchronization signal and a position of the vertical synchronization signal detected in the position detection step. The output step, the signal corresponding to the horizontal sync signal detected in the horizontal signal detection step, and the vertical sync signal output step A signal processing step of performing predetermined signal processing on the input video signal based on the output vertical synchronization signal, and a display step of displaying the video signal output from the signal processing step. Display method.

【0017】また、この発明は、入力されたビデオ信号
に所定の信号処理を施す信号処理装置において、入力さ
れたビデオ信号の水平同期信号に相当する信号を検出す
る水平同期信号検出手段と、ビデオ信号の垂直同期信号
の存在を検出する垂直同期信号検出手段と、水平同期信
号検出手段で検出された水平同期信号に相当する信号に
基づき、垂直同期信号検出手段で検出された垂直同期信
号の位置を検出する位置検出手段と、水平同期信号に相
当する信号と位置検出手段により検出された垂直同期信
号の位置とに基づき、出力する垂直同期信号の開始位置
を決定する垂直同期信号出力手段と、水平時信号検出手
段で検出された水平同期信号に相当する信号と、垂直同
期信号出力手段から出力される垂直同期信号とに基づき
入力されたビデオ信号に所定の信号処理を施す信号処理
手段とを有することを特徴とする信号処理装置である。
Further, according to the present invention, in a signal processing device for performing predetermined signal processing on an input video signal, a horizontal synchronization signal detecting means for detecting a signal corresponding to a horizontal synchronization signal of the input video signal, A vertical synchronizing signal detecting means for detecting the presence of a vertical synchronizing signal of the signal; and a position of the vertical synchronizing signal detected by the vertical synchronizing signal detecting means based on a signal corresponding to the horizontal synchronizing signal detected by the horizontal synchronizing signal detecting means. A vertical synchronization signal output unit that determines a start position of the output vertical synchronization signal based on a signal corresponding to the horizontal synchronization signal and a position of the vertical synchronization signal detected by the position detection unit, Video input based on a signal corresponding to the horizontal synchronization signal detected by the horizontal time signal detection means and a vertical synchronization signal output from the vertical synchronization signal output means A signal processing apparatus characterized by a signal processing means for performing predetermined signal processing to issue.

【0018】また、この発明は、入力されたビデオ信号
に所定の信号処理を施す信号処理方法において、入力さ
れたビデオ信号の水平同期信号に相当する信号を検出す
る水平同期信号検出のステップと、ビデオ信号の垂直同
期信号の存在を検出する垂直同期信号検出のステップ
と、水平同期信号検出のステップで検出された水平同期
信号に相当する信号に基づき、垂直同期信号検出のステ
ップで検出された垂直同期信号の位置を検出する位置検
出のステップと、水平同期信号に相当する信号と位置検
出のステップにより検出された垂直同期信号の位置とに
基づき、出力する垂直同期信号の開始位置を決定する垂
直同期信号出力のステップと、水平時信号検出のステッ
プで検出された水平同期信号に相当する信号と、垂直同
期信号出力のステップから出力される垂直同期信号とに
基づき入力されたビデオ信号に所定の信号処理を施す信
号処理のステップとを有することを特徴とする信号処理
方法である。
Further, according to the present invention, in a signal processing method for performing predetermined signal processing on an input video signal, a horizontal synchronization signal detecting step for detecting a signal corresponding to a horizontal synchronization signal of the input video signal, Based on a vertical synchronization signal detection step for detecting the presence of a vertical synchronization signal in the video signal and a signal corresponding to the horizontal synchronization signal detected in the horizontal synchronization signal detection step, the vertical synchronization signal detected in the vertical synchronization signal detection step is determined. A position detecting step for detecting the position of the synchronizing signal, and a vertical position for determining a starting position of the vertical synchronizing signal to be output based on the signal corresponding to the horizontal synchronizing signal and the position of the vertical synchronizing signal detected in the position detecting step. A step of synchronizing signal output, a signal corresponding to the horizontal synchronizing signal detected in the horizontal signal detection step, and a step of outputting vertical synchronizing signal. A signal processing method characterized by a step of the signal processing for performing predetermined signal processing on the input video signal based on the vertical sync signal outputted from the.

【0019】上述したように、この発明は、入力された
ビデオ信号の水平同期信号に相当する信号を検出すると
共に、ビデオ信号の垂直同期信号の存在を検出し、水平
同期信号に相当する信号に基づき垂直同期信号の位置が
検出され、水平同期信号に相当する信号と垂直同期信号
の位置とに基づき、出力する垂直同期信号の開始位置を
決定するようにしているため、垂直同期信号中にセレー
ションパルスが無いような場合でも、必要なタイミング
で垂直同期信号を出力することができる。
As described above, the present invention detects a signal corresponding to a horizontal synchronization signal of an input video signal, detects the presence of a vertical synchronization signal of the video signal, and converts the signal to a signal corresponding to a horizontal synchronization signal. The position of the vertical synchronization signal is detected based on the vertical synchronization signal, and the start position of the output vertical synchronization signal is determined based on the signal corresponding to the horizontal synchronization signal and the position of the vertical synchronization signal. Even when there is no pulse, a vertical synchronization signal can be output at a necessary timing.

【0020】[0020]

【発明の実施の形態】以下、この発明の実施の一形態
を、図面を参照しながら説明する。図1は、この発明を
適用可能な映像表示装置100の一例の構成を示す。こ
の例では、映像表示装置100は、テレビジョン放送に
よるビデオ信号とコンピュータ装置から出力されたビデ
オ信号(以下、PC信号と称する)とを切り替えて出力
することができるようにされている。なお、特に説明が
ない場合、テレビジョン放送によるビデオ信号は、NT
SC方式に対応しているものとして説明する。
Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 shows a configuration of an example of a video display device 100 to which the present invention can be applied. In this example, the video display device 100 can switch and output a video signal by television broadcast and a video signal (hereinafter, referred to as a PC signal) output from a computer device. Unless otherwise specified, a video signal by television broadcasting is NT
The description will be made assuming that it corresponds to the SC system.

【0021】ビデオ信号およびPC信号がそれぞれ切替
器10に入力される。PC信号は、例えばR(Red)、G
(Green)、B(Blue)各色の信号が所定に複合されたRG
B信号である。切替器10によって、入力されたビデオ
信号およびPC信号が所望に切り替えられた出力信号
は、映像処理回路11に供給されると共に、アナログ方
式の同期信号抽出回路13に供給される。
The video signal and the PC signal are input to the switch 10 respectively. The PC signal is, for example, R (Red), G
(Green), RG in which signals of each color B (Blue) are compounded in a predetermined manner
This is the B signal. The output signal from which the input video signal and PC signal are switched as desired by the switch 10 is supplied to the video processing circuit 11 and also to the analog synchronization signal extraction circuit 13.

【0022】同期信号抽出回路13では、供給された信
号からアナログ的に同期信号が抽出される。供給された
信号がビデオ信号であれば、図2に一例が示されるよう
に、ビデオ信号を所定のレベルでスライスすることで映
像部分を取り除き水平および垂直同期信号が抽出され
る。供給された信号がRGB信号であれば、図3に一例
が示されるように、RGB各成分の同期信号が複合され
た複合同期信号が所定のレベルでスライスされ、同期信
号が抽出される。PC信号の場合は、水平/垂直のセパ
レート同期信号が抽出されるようにもできる。
The synchronizing signal extracting circuit 13 extracts a synchronizing signal from the supplied signal in an analog manner. If the supplied signal is a video signal, as shown in an example in FIG. 2, the video signal is sliced at a predetermined level to remove the video portion and extract the horizontal and vertical synchronization signals. If the supplied signal is an RGB signal, as shown in an example in FIG. 3, a composite synchronizing signal in which the synchronizing signals of the respective RGB components are composited is sliced at a predetermined level, and the synchronizing signal is extracted. In the case of a PC signal, a horizontal / vertical separate synchronization signal can be extracted.

【0023】図4は、同期信号抽出回路13から出力さ
れる信号の例を示す。図4Aおよび図4Bは、上述の図
2および図3に示したようにして、ビデオ信号およびP
C信号が所定のレベルでスライスされ抽出された同期信
号である。図4Cは、ハイビジョン信号から抽出された
信号の例である。これは、上述の従来の技術で説明し
た、図16に示される波形を点線のレベルでスライスし
た信号に対応する。
FIG. 4 shows an example of a signal output from the synchronization signal extraction circuit 13. FIGS. 4A and 4B show the video signal and the P signal as shown in FIGS. 2 and 3 described above.
The C signal is a synchronization signal that is sliced and extracted at a predetermined level. FIG. 4C is an example of a signal extracted from the Hi-Vision signal. This corresponds to the signal obtained by slicing the waveform shown in FIG.

【0024】同期信号抽出回路13の出力は、ディジタ
ル同期分離回路14に供給される。ディジタル同期分離
回路14では、供給された信号から映像信号処理回路1
1における信号処理に不要な成分が取り除かれ、水平同
期信号Hおよび垂直同期信号Vが分離および生成され出
力される。例えば、ディジタル同期分離回路14では、
供給された信号から等化パルスが除去される。また、供
給された信号にダビング防止用信号が挿入されている場
合、これが除去される。ディジタル同期分離回路14か
ら出力された水平同期信号Hおよび垂直同期信号Vは、
それぞれ映像信号処理回路11に供給される。
The output of the synchronization signal extraction circuit 13 is supplied to a digital synchronization separation circuit 14. In the digital sync separation circuit 14, the video signal processing circuit 1
The components unnecessary for the signal processing in 1 are removed, and the horizontal synchronizing signal H and the vertical synchronizing signal V are separated and generated and output. For example, in the digital sync separation circuit 14,
Equalization pulses are removed from the supplied signal. If a dubbing prevention signal is inserted in the supplied signal, it is removed. The horizontal synchronization signal H and the vertical synchronization signal V output from the digital synchronization separation circuit 14 are
Each is supplied to the video signal processing circuit 11.

【0025】切替器10から供給されたビデオ信号ある
いはPC信号は、映像信号処理回路11において、ディ
ジタル同期分離回路14から供給された水平同期信号H
および垂直同期信号Vに基づき所定の信号処理が施され
て出力される。映像信号処理回路11から出力された映
像信号は、例えばCRT(Cathode Ray Tube)が表示デバ
イスとして用いられる映像表示装置12に供給され、所
定の表示が映出される。
The video signal or the PC signal supplied from the switch 10 is converted by the video signal processing circuit 11 into the horizontal synchronization signal H supplied from the digital synchronization separation circuit 14.
The signal is subjected to predetermined signal processing based on the vertical synchronization signal V and is output. The video signal output from the video signal processing circuit 11 is supplied to a video display device 12 using, for example, a CRT (Cathode Ray Tube) as a display device, and a predetermined display is displayed.

【0026】図5は、ディジタル同期分離回路14の一
例の構成をより詳細に示す。なお、図5において、記号
「/」が付してある信号経路は、ディジタルデータが伝
送される経路であることを示す。同期信号抽出回路13
から出力された信号は、水平同期信号分離回路20およ
び垂直同期信号検出回路21に共に供給される。水平同
期信号分離回路20では、供給された信号から水平同期
信号を検出し、供給された信号を映像処理回路11で必
要とされるきれいな水平同期信号Hに変換し出力する。
例えば、水平同期信号分離回路20には、所定周期のク
ロックCLKが供給され、クロック単位で水平同期信号
の間隔を計測することで、入力された信号をきれいな水
平同期信号Hに変換する。
FIG. 5 shows an example of the digital sync separation circuit 14 in more detail. In FIG. 5, the signal path with the symbol “/” indicates that the digital data is transmitted. Synchronous signal extraction circuit 13
Are supplied to a horizontal synchronizing signal separating circuit 20 and a vertical synchronizing signal detecting circuit 21 together. The horizontal synchronizing signal separation circuit 20 detects a horizontal synchronizing signal from the supplied signal, converts the supplied signal into a clean horizontal synchronizing signal H required by the video processing circuit 11, and outputs the same.
For example, a clock CLK having a predetermined cycle is supplied to the horizontal synchronizing signal separating circuit 20, and the input signal is converted into a clean horizontal synchronizing signal H by measuring the interval of the horizontal synchronizing signal in clock units.

【0027】水平同期信号分離回路20による処理の例
を、図6〜図9を用いて説明する。これらのうち、図6
〜図9は、それぞれビデオ信号、PC信号およびハイビ
ジョン方式によるビデオ信号(ハイビジョン信号)の、
垂直同期信号が含まれる期間(垂直ブランキング期間)
が示されている。
An example of processing by the horizontal synchronizing signal separating circuit 20 will be described with reference to FIGS. Of these, FIG.
9 show a video signal, a PC signal, and a video signal (high-definition signal) according to the high-definition system, respectively.
Period including vertical synchronization signal (vertical blanking period)
It is shown.

【0028】図6は、ビデオ信号に基づく信号が供給さ
れた場合の入力および出力信号の例を示す。上述したよ
うに、ビデオ信号が所定のレベルでスライスされ、水平
同期信号分離回路20に入力される。垂直ブランキング
期間では、図6Aに一例が示されるように、水平同期信
号の1/2周期で等化パルスが挿入されているので、こ
れが抜かれ、図6Bに示されるように、水平同期周期の
パルスとされる。
FIG. 6 shows an example of input and output signals when a signal based on a video signal is supplied. As described above, the video signal is sliced at a predetermined level and input to the horizontal synchronizing signal separation circuit 20. In the vertical blanking period, as shown in an example of FIG. 6A, an equalizing pulse is inserted in a half cycle of the horizontal synchronizing signal. Therefore, the equalizing pulse is removed, and as shown in FIG. Pulsed.

【0029】図7は、PC信号に基づく信号が供給され
た場合の入出力信号の例を示す。PC信号の場合は、図
7Aに一例が示されるように、垂直ブランキング期間に
セレーションが無い。そのため、垂直ブランキング期間
に対して疑似水平同期信号が打ち込まれ、図7Bのよう
にされて出力される。
FIG. 7 shows an example of input / output signals when a signal based on the PC signal is supplied. In the case of a PC signal, there is no serration during the vertical blanking period, as shown in an example in FIG. 7A. Therefore, a pseudo-horizontal synchronizing signal is input for the vertical blanking period, and output as shown in FIG. 7B.

【0030】図8は、ハイビジョン方式のビデオ信号
(ハイビジョン信号)に基づく信号が供給された場合の
入出力信号の例を示す。図8Aに一例が示されるよう
な、ハイビジョン信号が所定のレベルでスライスされた
信号が入力される。この信号から、同期周期や等化パル
スに相当する部分が抜き出されて図8Bに示されるよう
にされ、さらに、垂直ブランキング期間においては、等
化パルスが抜かれて図8Cに示されるように、水平同期
周期のパルスとされて出力される。
FIG. 8 shows an example of input / output signals when a signal based on a high definition video signal (high definition signal) is supplied. As shown in FIG. 8A, a signal obtained by slicing a high-definition signal at a predetermined level is input. From this signal, a portion corresponding to the synchronization cycle and the equalization pulse is extracted as shown in FIG. 8B, and further, during the vertical blanking period, the equalization pulse is extracted as shown in FIG. 8C. , And output as a pulse of a horizontal synchronization cycle.

【0031】ビデオ信号に、例えばビデオテープからの
ダビング防止のためのダビング防止信号が挿入されてい
る場合がある。図9Aは、水平同期周期毎にダビング防
止信号が挿入されている例である。この場合も、所定の
レベルでスライスされ図9Bに示されるような信号とさ
れる。この信号からダビング防止信号の部分が抜かれ、
図9Cに示されるように、水平同期周期のパルスとされ
て出力される。
In some cases, for example, a dubbing prevention signal for preventing dubbing from a video tape is inserted into a video signal. FIG. 9A is an example in which a dubbing prevention signal is inserted for each horizontal synchronization cycle. Also in this case, the signal is sliced at a predetermined level to obtain a signal as shown in FIG. 9B. The part of the anti-dubbing signal is removed from this signal,
As shown in FIG. 9C, it is output as a pulse having a horizontal synchronization cycle.

【0032】なお、水平同期分離回路20における、こ
れらの水平同期信号の検出および分離処理は、従来の技
術を用いてアナログ方式で行うことができる。
The detection and separation processing of these horizontal synchronization signals in the horizontal synchronization separation circuit 20 can be performed by an analog method using a conventional technique.

【0033】水平同期信号分離回路20から上述のよう
にして分離され出力された水平同期信号Hは、映像処理
回路11およびアップカウンタ22に供給される。ま
た、水平同期分離回路20において、検出された水平同
期信号に対応した水平周期データが生成される。水平周
期データは、1水平周期の間に所定の周期のクロックC
LKがカウントされたデータである。一例として、NT
SC方式のビデオ信号の場合、水平周期が略64μse
cに対し、クロック周波数を10MHzとすると、1水
平周期期間で(64μsec)×(10MHz)=64
0だけカウントされるデータである。すなわち、水平周
期データは、水平同期パルスでリセットされ、1水平周
期で640、カウントされる。この水平周期データは、
ダウンカウンタ初期値生成部30内の安定水平データ回
路31に供給される。
The horizontal synchronization signal H separated and output from the horizontal synchronization signal separation circuit 20 as described above is supplied to the video processing circuit 11 and the up counter 22. Further, the horizontal sync separation circuit 20 generates horizontal cycle data corresponding to the detected horizontal sync signal. The horizontal cycle data is a clock C having a predetermined cycle during one horizontal cycle.
LK is the counted data. As an example, NT
In the case of SC video signals, the horizontal cycle is approximately 64 μs
Assuming that the clock frequency is 10 MHz, (64 μsec) × (10 MHz) = 64 in one horizontal period.
This is data counted by 0. That is, the horizontal cycle data is reset by the horizontal synchronization pulse, and 640 counts are performed in one horizontal cycle. This horizontal cycle data is
It is supplied to the stable horizontal data circuit 31 in the down counter initial value generation section 30.

【0034】一方、垂直同期信号検出回路21では、入
力された信号から垂直同期信号を検出する。垂直同期信
号は、信号レベルを、正極性の場合なら所定の期間の
正、負極性の場合なら所定の期間の負とすることで挿入
される。例えば検出期間を1/4水平周期とした場合、
正極性ならば1/4水平期間の正レベルが検出されるこ
とで、垂直同期信号が検出される。同様に、負極性なら
ば、1/4水平期間の負レベルが検出されることで、垂
直同期信号が検出される。
On the other hand, the vertical synchronizing signal detecting circuit 21 detects a vertical synchronizing signal from the input signal. The vertical synchronizing signal is inserted when the signal level is positive for a predetermined period in the case of positive polarity and negative for a predetermined period in the case of negative polarity. For example, if the detection period is a 1 / horizontal cycle,
If the polarity is positive, a vertical synchronization signal is detected by detecting a positive level in a 水平 horizontal period. Similarly, if the polarity is negative, the vertical synchronization signal is detected by detecting the negative level in the 水平 horizontal period.

【0035】図10は、水平同期信号の幅の2倍の幅の
信号検出によって垂直同期信号を検出する様子を示す。
図10Aは、ビデオ信号の例であり、図10Bは、PC
信号の例である。負レベルが水平同期信号の2倍の幅以
上、連続的に検出された位置が垂直同期信号の検出位置
とされる。
FIG. 10 shows how the vertical synchronizing signal is detected by detecting a signal having a width twice the width of the horizontal synchronizing signal.
FIG. 10A is an example of a video signal, and FIG.
It is an example of a signal. The position where the negative level is continuously detected at least twice the width of the horizontal synchronization signal is set as the detection position of the vertical synchronization signal.

【0036】図11は、垂直同期信号検出回路21の一
例の構成を示す。垂直同期信号検出回路21には、動作
クロックとして水平同期信号分離回路20と同一周波数
および同一位相のクロックCLK(上述の例では10M
Hz)が供給される。また、上述の図5では省略されて
いるが、垂直同期信号検出回路21には、水平同期信号
分離回路で分離された水平同期信号Hが供給されると共
に、クロックCLKに基づく1水平周期のデータがセッ
トされる。
FIG. 11 shows an example of the configuration of the vertical synchronization signal detection circuit 21. The vertical synchronizing signal detecting circuit 21 supplies a clock CLK (10M in the above example) having the same frequency and the same phase as the horizontal synchronizing signal separating circuit 20 as an operating clock.
Hz). Although not shown in FIG. 5 described above, the horizontal synchronization signal H separated by the horizontal synchronization signal separation circuit is supplied to the vertical synchronization signal detection circuit 21 and the data of one horizontal cycle based on the clock CLK is supplied. Is set.

【0037】垂直同期信号検出回路21に供給された信
号は、L区間カウンタ50に供給される。L区間カウン
タ50は、供給された信号のローレベルの期間を検出す
るカウンタであって、水平同期信号Hによってリセット
され、信号がローレベルの間、クロックCLKでカウン
トアップされる。L区間カウンタ50のカウント値は、
比較回路53の一方の入力端に供給される。
The signal supplied to the vertical synchronizing signal detection circuit 21 is supplied to the L section counter 50. The L section counter 50 is a counter that detects the low level period of the supplied signal, is reset by the horizontal synchronization signal H, and counts up with the clock CLK while the signal is at the low level. The count value of the L section counter 50 is
It is supplied to one input terminal of the comparison circuit 53.

【0038】一方、比較回路53の他方の入力端には、
垂直同期信号を検出する期間を示す検出期間データが供
給される。NTSC方式のビデオ信号に対応し、クロッ
ク周波数が10MHzであるこの例では、上述のよう
に、1水平周期のクロック数が640とされる。垂直同
期信号の検出期間が1/4水平周期とされているこの例
では、セットされたクロック数データが1/4にされ、
値が「160」にされる。この検出期間データが比較回
路53の他方の入力端に供給される。
On the other hand, the other input terminal of the comparison circuit 53
Detection period data indicating a period for detecting the vertical synchronization signal is supplied. In this example corresponding to an NTSC video signal and having a clock frequency of 10 MHz, the number of clocks in one horizontal cycle is 640 as described above. In this example in which the detection period of the vertical synchronization signal is set to 1/4 horizontal cycle, the set clock number data is reduced to 1/4,
The value is set to "160". This detection period data is supplied to the other input terminal of the comparison circuit 53.

【0039】比較回路53では、L区間カウンタ50か
ら出力されたカウント値と検出期間データとが比較され
る。比較の結果、カウント値が検出期間データ以上であ
るとされれば、入力された信号が垂直同期信号であると
され、垂直同期信号検出パルスが出力される。垂直同期
信号検出パルスは、例えば1クロック幅のパルスであ
る。
The comparison circuit 53 compares the count value output from the L section counter 50 with the detection period data. If the result of the comparison indicates that the count value is equal to or longer than the detection period data, the input signal is determined to be a vertical synchronization signal, and a vertical synchronization signal detection pulse is output. The vertical synchronization signal detection pulse is, for example, a pulse having a width of one clock.

【0040】垂直同期信号検出回路21から出力された
垂直同期信号検出パルスは、アップカウンタ22に供給
される。上述したように、アップカウンタ22には、水
平同期信号分離回路20で分離された水平同期信号Hも
供給されている。アップカウンタ22では、水平同期信
号Hの前縁を開始点として、「0」よりクロックCLK
でカウントアップされる。垂直同期信号検出パルスが入
力された時点のカウント値が出力され、垂直信号検出レ
ジスタ23に記憶される。
The vertical synchronizing signal detection pulse output from the vertical synchronizing signal detecting circuit 21 is supplied to an up counter 22. As described above, the horizontal synchronization signal H separated by the horizontal synchronization signal separation circuit 20 is also supplied to the up counter 22. The up counter 22 starts the clock signal CLK from “0” with the leading edge of the horizontal synchronization signal H as a starting point.
Is counted up. The count value at the time when the vertical synchronization signal detection pulse is input is output and stored in the vertical signal detection register 23.

【0041】図12は、垂直同期信号検出回路21によ
る垂直同期信号検出パルスの出力例を示す。この例で
は、図12Aのように水平同期信号Hの前縁がカウント
値「0」とされて「1」、「2」、「3」、・・・とカ
ウントされ、カウント値が「25」のときに、図12B
に示されるように、垂直同期信号検出パルスが入力され
ている。このカウント値「25」がアップカウンタ22
から出力される。
FIG. 12 shows an example of the output of the vertical synchronization signal detection pulse by the vertical synchronization signal detection circuit 21. In this example, as shown in FIG. 12A, the leading edge of the horizontal synchronizing signal H is counted as “0” and counted as “1”, “2”, “3”,. At the time of FIG.
As shown in FIG. 7, a vertical synchronizing signal detection pulse is input. This count value “25” is stored in the up counter 22.
Output from

【0042】なお、アップカウンタ22では、カウント
値は、次の水平同期信号Hの前縁でリセットされ、カウ
ントアップが再開される。若し、図13Aに一例が示さ
れるように、次の水平同期信号Hが期待されるタイミン
グで来なかった場合でも、カウント値が1水平周期に相
当する値(この例では「640」)に達したら、水平同
期信号Hが検出されたと見なされる(図13B参照)。
そして、カウント値がリセットされ、カウントアップが
再開される。したがって、水平同期信号分離回路20に
おいて水平同期信号Hの分離に成功しなかった場合で
も、アップカウンタ22のカウント値として水平周期が
保持される。
In the up counter 22, the count value is reset at the leading edge of the next horizontal synchronizing signal H, and the count up is restarted. As shown in an example in FIG. 13A, even if the next horizontal synchronization signal H does not come at the expected timing, the count value becomes a value corresponding to one horizontal cycle (“640” in this example). When it reaches, it is considered that the horizontal synchronization signal H has been detected (see FIG. 13B).
Then, the count value is reset, and the count up is restarted. Therefore, even when the horizontal synchronization signal H is not successfully separated in the horizontal synchronization signal separation circuit 20, the horizontal period is held as the count value of the up counter 22.

【0043】垂直信号検出レジスタ23に記憶されたカ
ウント値は、減算器34および35にそれぞれ供給され
ると共に、equal−shift判別回路24に供給
される。equal−shift判別回路24では、供
給されたカウント値に基づき、水平同期と垂直同期とが
同相(以下、「equal」と称する)であるか、水平
同期と垂直同期とが1/2水平周期ずれている異相(以
下、「shift」と称する)であるかが判別される。
equal−shift判別回路24の判別結果は、ダ
ウンカウンタ25に供給される。
The count value stored in the vertical signal detection register 23 is supplied to the subtracters 34 and 35 and also to the equal-shift discriminating circuit 24. In the equal-shift determination circuit 24, based on the supplied count value, whether the horizontal synchronization and the vertical synchronization are in phase (hereinafter, referred to as “equal”), or the horizontal synchronization and the vertical synchronization are shifted by 1 / horizontal period. (Hereinafter, referred to as “shift”).
The determination result of the equal-shift determination circuit 24 is supplied to a down counter 25.

【0044】この判別の際のしきい値は、適宜選択する
ことができる。この例では、垂直同期検出の際に1/4
水平周期以上のローレベルが条件とされている。この場
合、1/2水平周期に相当するカウント値(例えば「3
20」)を判別のしきい値として用いることができる。
すなわち、垂直信号検出レジスタ23に記憶されている
値が「0」以上且つ1/2水平周期未満のときに「eq
ual」、1/2水平周期以上且つ1水平周期未満のと
きに「shift」とする。
The threshold for this determination can be appropriately selected. In this example, 1/4
A low level that is equal to or longer than the horizontal cycle is required. In this case, the count value (for example, “3
20 ") can be used as the threshold for discrimination.
That is, when the value stored in the vertical signal detection register 23 is equal to or more than “0” and less than 水平 horizontal cycle, “eq”
uaal ”and“ shift ”when it is equal to or more than 1 / horizontal cycle and less than 1 horizontal cycle.

【0045】例えば、上述した図12のように、カウン
ト値が「25」のときに垂直同期信号検出パルスが入力
される場合、「equal」位相であれば、垂直信号検
出レジスタ23には値「25」が記憶されており、「s
hift」位相であれば、垂直信号検出レジスタ23に
は値「345」(=320+25)が記憶されているこ
とになる。
For example, as shown in FIG. 12, when the vertical synchronization signal detection pulse is input when the count value is “25”, if the phase is “equal”, the vertical signal detection register 23 stores the value “ 25 ”is stored and“ s
In the case of the “high” phase, the value “345” (= 320 + 25) is stored in the vertical signal detection register 23.

【0046】equal−shift判別回路24の判
別結果は、ダウンカウンタ25に供給される。また、ダ
ウンカウンタ初期値生成部30の2つの出力がダウンカ
ウンタ25に供給される。ダウンカウンタ25は、上述
したクロックCLKによりダウンカウントを行うカウン
タである。ダウンカウンタ25では、equal−sh
ift判別回路24の判別結果に基づき、ダウンカウン
タ初期値生成部30から供給された2系統の出力のうち
一方がカウンタの初期値としてセットされ、その初期値
からクロックCLKによりダウンカウントされる。
The determination result of the equal-shift determination circuit 24 is supplied to a down counter 25. Further, two outputs of the down counter initial value generation unit 30 are supplied to the down counter 25. The down counter 25 is a counter that counts down using the clock CLK described above. In the down counter 25, equal-sh
Based on the determination result of the if determination circuit 24, one of the outputs of the two systems supplied from the down counter initial value generation unit 30 is set as an initial value of the counter, and the initial value is counted down by the clock CLK.

【0047】図14は、ダウンカウンタ25以降の処理
を概略的に示す。図14Aは、入力信号、図14Bは、
垂直同期信号の検出タイミングをそれぞれ示す。水平周
期データが値「25」のときに垂直同期信号が検出され
たことが示されている。ダウンカウンタ25では、垂直
同期信号が検出されたタイミングから、セットされた初
期値がクロックCLKによりカウントダウンされる(図
14C参照)。カウントダウンされたカウント値は、ゼ
ロ一致検出回路26に供給されゼロ一致検出される。ゼ
ロ一致検出の結果、図14Dに示されるように、カウン
ト値の「0」が検出されたタイミングが垂直同期信号出
力の前縁とされる。
FIG. 14 schematically shows the processing after the down counter 25. FIG. 14A is an input signal, and FIG.
The detection timing of the vertical synchronization signal is shown. This indicates that the vertical synchronization signal is detected when the horizontal cycle data has the value “25”. In the down counter 25, the set initial value is counted down by the clock CLK from the timing at which the vertical synchronization signal is detected (see FIG. 14C). The counted-down count value is supplied to the zero coincidence detection circuit 26, and the zero coincidence is detected. As a result of the zero coincidence detection, as shown in FIG. 14D, the timing at which the count value “0” is detected is set as the leading edge of the vertical synchronization signal output.

【0048】ダウンカウンタ初期値生成部30について
説明する。上述したが、安定水平データ回路31では、
水平同期信号分離回路20から出力された水平周期デー
タが供給される。この水平周期データは、倍率がそれぞ
れ1倍、1.5倍の乗算器32および33を介して減算
器34および35に供給され、それぞれ垂直信号レジス
タ23に記憶されている値(この例では「25」)を減
算されて、ダウンカウンタ25に供給される。
The down counter initial value generator 30 will be described. As described above, in the stable horizontal data circuit 31,
The horizontal cycle data output from the horizontal synchronization signal separation circuit 20 is supplied. The horizontal cycle data is supplied to subtracters 34 and 35 via multipliers 32 and 33 having magnifications of 1 and 1.5, respectively, and the values stored in the vertical signal register 23 (in this example, " 25 ”) is decremented and supplied to the down counter 25.

【0049】乗算器32により値を1倍とされた、すな
わち、入力された値そのままのデータは、減算器34を
介して「equal」位相の初期値として、ダウンカウ
ンタ25に設定される。一方、乗算器33により値を
1.5倍とされたデータは、減算器35を介して「sh
ift」位相の初期値として、ダウンカウンタ25に設
定される。
The data whose value has been multiplied by 1 by the multiplier 32, that is, the data as it is, is set in the down counter 25 as the initial value of the “equal” phase via the subtractor 34. On the other hand, the data whose value has been multiplied by 1.5 by the multiplier 33 is output to the sh
The initial value of the “if” phase is set in the down counter 25.

【0050】例えば、水平同期データの最大値が「64
0」である場合、乗算器32の出力データは、値「64
0」であり、減算器34で値「25」が減算されて値
「615」となる。一方、乗算器33の出力データは、
値「960」(=640×1.5)であり、減算器35
で値「345」(=320+25)が減算されて値「6
15」となる。
For example, if the maximum value of the horizontal synchronization data is “64”
If “0”, the output data of the multiplier 32 has the value “64”.
0 ", and the value" 25 "is subtracted by the subtractor 34 to become the value" 615 ". On the other hand, the output data of the multiplier 33 is
The value is “960” (= 640 × 1.5) and the subtractor 35
Subtracts the value “345” (= 320 + 25) to obtain the value “6”.
15 ".

【0051】ゼロ一致検出回路26で垂直同期信号の前
縁が求められると、その前縁のタイミングに基づき垂直
同期信号作成回路27で垂直同期信号の幅が与えられ、
垂直同期信号Vが生成される(図14E参照)。与えら
れる垂直同期信号の幅は、例えば1水平周期Hの幅であ
る。生成された垂直同期信号Vは、映像処理回路11に
供給される。
When the leading edge of the vertical synchronizing signal is obtained by the zero coincidence detecting circuit 26, the vertical synchronizing signal generation circuit 27 gives the width of the vertical synchronizing signal based on the timing of the leading edge.
A vertical synchronization signal V is generated (see FIG. 14E). The width of the given vertical synchronizing signal is, for example, the width of one horizontal cycle H. The generated vertical synchronization signal V is supplied to the video processing circuit 11.

【0052】このように、この発明によれば、垂直同期
信号の検出タイミングによらず、且つ垂直同期信号期間
に入って水平同期信号が分離できなかった場合でも、
「equal」および「shift」位相を用いて垂直
同期信号を適切に出力することができる。
As described above, according to the present invention, even if the horizontal synchronization signal cannot be separated in the vertical synchronization signal period regardless of the detection timing of the vertical synchronization signal,
The vertical synchronization signal can be appropriately output using the “equal” and “shift” phases.

【0053】また、この発明では、水平同期信号分離回
路20で分離された水平同期信号Hに対する垂直同期信
号検出回路21で検出された垂直同期信号のズレ分が求
められ、このズレ分が補正されたタイミングで垂直同期
信号Vが生成され出力される。そのため、ハイビジョン
信号の3値両極性波形による同期信号を検出した場合
に、NTSC方式などの2値波形による同期信号を検出
した場合と垂直同期信号検出回路21による垂直同期信
号の検出位相が水平周期に対して異なる場合でも、正し
い位相で垂直同期信号を出力することができる。
Further, according to the present invention, a deviation of the vertical synchronization signal detected by the vertical synchronization signal detection circuit 21 from the horizontal synchronization signal H separated by the horizontal synchronization signal separation circuit 20 is obtained, and this deviation is corrected. The vertical synchronization signal V is generated and output at the same timing. Therefore, when a synchronization signal with a ternary bipolar waveform of a Hi-Vision signal is detected, when a synchronization signal with a binary waveform such as the NTSC system is detected, and when the detection phase of the vertical synchronization signal by the vertical synchronization signal detection circuit 21 is the horizontal cycle , The vertical synchronization signal can be output with the correct phase.

【0054】なお、上述では、減算器34および35を
それぞれ設けているが、これはこの例に限られない。例
えば、スイッチ回路などで切り替えて使用することで、
減算器34および35は共用することが可能である。
In the above description, the subtracters 34 and 35 are provided, respectively. However, the present invention is not limited to this example. For example, by switching and using a switch circuit,
The subtractors 34 and 35 can be shared.

【0055】また、アップカウンタ22は、初期値の設
定とカウント終了判定を変更することで、ダウンカウン
タを用いることができる。同様に、ダウンカウンタ25
は、アップカウンタを用いてもよい。
The up counter 22 can use a down counter by changing the setting of the initial value and the determination of the end of counting. Similarly, the down counter 25
May use an up-counter.

【0056】さらに、上述では、入力信号の垂直同期信
号位相に対して1水平周期分遅延して、垂直同期信号V
が出力される関係が想定されているが、これはこの例に
限定されない。例えば、入力信号の垂直同期信号位相に
対して2水平周期分遅延させて垂直同期信号Vを出力す
るようにしてもよい。
Further, in the above description, the vertical synchronizing signal V is delayed by one horizontal cycle with respect to the vertical synchronizing signal phase of the input signal.
Is assumed, but this is not limited to this example. For example, the vertical synchronization signal V may be output with a delay of two horizontal periods with respect to the vertical synchronization signal phase of the input signal.

【0057】さらにまた、垂直同期信号検出回路21で
行われる垂直同期信号の検出は、所定期間連続しての検
出でもよいし、1/2水平周期の中に1/4水平周期期
間以上のローレベルの検出などで行ってもよい。
Further, the detection of the vertical synchronizing signal performed by the vertical synchronizing signal detecting circuit 21 may be continuous detection for a predetermined period, or may be performed for a low period of one-half horizontal period or more in a half horizontal period. This may be performed by detecting the level.

【0058】また、上述では、この発明をCRTを表示
デバイスとして用いる映像表示装置に適用しているが、
これはこの例に限定されない。すなわち、映像表示装置
の表示デバイスとしては、プラズマディスプレイ、LC
D(Liquid Crystal Display)、PALC、FEDなど
の、固定画素を持つ映像表示装置のための同期分離回路
として用いることもできる。
In the above description, the present invention is applied to a video display device using a CRT as a display device.
This is not limited to this example. That is, as a display device of the image display device, a plasma display, an LC
It can also be used as a sync separation circuit for a video display device having fixed pixels, such as D (Liquid Crystal Display), PALC, FED, and the like.

【0059】さらに、この発明は、映像信号処理装置や
映像信号処理LSI(Large Scale Integrated circuit)
に適用することができる。例えば、この発明を、スキャ
ンコンバータやタイムベースコレクタ、タイムシフタな
どの映像処理を行う装置あるいはLSIに組み込んで使
用することができる。さらにまた、映像データキャプチ
ャ装置の同期信号処理回路にこの発明を適用することも
できる。
Further, the present invention provides a video signal processing device and a video signal processing LSI (Large Scale Integrated circuit).
Can be applied to For example, the present invention can be used by being incorporated in an apparatus for performing video processing such as a scan converter, a time base collector, a time shifter, or an LSI. Furthermore, the present invention can be applied to a synchronization signal processing circuit of a video data capture device.

【0060】さらにまた、この発明を、ビデオ信号の記
録および/または再生を行う、VTRといった記録再生
装置に適用することもできる。入力されたビデオ信号を
記録する際の同期分離に、この発明による同期分離回路
を適用することができる。
Further, the present invention can be applied to a recording / reproducing apparatus such as a VTR for recording and / or reproducing a video signal. The sync separation circuit according to the present invention can be applied to the sync separation when recording the input video signal.

【0061】[0061]

【発明の効果】以上説明したように、この発明は、検出
された垂直同期信号について、水平同期信号Hに対する
ズレ分および位相が求められ、このズレ分および位相が
補正されたタイミングで垂直同期信号Vが生成され出力
される。そのため、VTRの変速再生の際に垂直同期信
号中にセレーションパルスが無かったり、垂直同期信号
の手前にフィールドの切り替わりによるスキューの影響
などで、垂直同期信号中の水平同期信号を正しく分離で
きないような場合でも、望ましいタイミングおよび位相
で、垂直同期信号を出力することができるという効果が
ある。
As described above, according to the present invention, a deviation and a phase of the detected vertical synchronization signal with respect to the horizontal synchronization signal H are obtained, and the vertical synchronization signal is corrected at the timing when the deviation and the phase are corrected. V is generated and output. Therefore, when the VTR is variable-speed reproduced, there is no serration pulse in the vertical synchronizing signal, or the horizontal synchronizing signal in the vertical synchronizing signal cannot be correctly separated due to skew caused by switching of a field before the vertical synchronizing signal. Even in such a case, there is an effect that a vertical synchronization signal can be output at a desired timing and phase.

【0062】また、この発明の実施の一形態では、水平
同期信号を、クロックCLKにより動作するカウンタに
基づいて出力することができるようにされているため、
入力信号の垂直同期信号中にセレーションパルスが無い
場合でも水平同期信号を得ることができる効果がある。
そのため、この実施の一形態は、疑似水平同期信号の打
ち込みなどに応用できるという効果がある。
In the embodiment of the present invention, the horizontal synchronizing signal can be output based on the counter operated by the clock CLK.
There is an effect that a horizontal synchronizing signal can be obtained even when there is no serration pulse in the vertical synchronizing signal of the input signal.
Therefore, this embodiment has an effect that it can be applied to driving of a pseudo horizontal synchronization signal and the like.

【0063】さらに、この発明の実施の一形態では、カ
ウンタにより垂直同期信号を出力するタイミングを調整
するようにされているため、入力信号の垂直同期信号に
ノイズが多く含まれていても、正しいタイミングで垂直
同期信号を出力することができる。
Further, according to the embodiment of the present invention, the timing for outputting the vertical synchronizing signal is adjusted by the counter. Therefore, even if the vertical synchronizing signal of the input signal contains much noise, it is correct. A vertical synchronization signal can be output at the timing.

【0064】さらにまた、この発明では、検出された垂
直同期信号について、水平同期信号Hに対するズレ分お
よび位相が求められ、このズレ分および位相が補正され
たタイミングで垂直同期信号Vが生成され出力される。
それと共に、水平同期信号を、クロックCLKにより動
作するカウンタに基づいて出力することができるように
されている。そのため、インタレース方式の非標準信号
において、ジッタが無い安定的な信号出力を得ることが
できるという効果がある。
Further, in the present invention, a deviation and a phase of the detected vertical synchronization signal with respect to the horizontal synchronization signal H are obtained, and a vertical synchronization signal V is generated and output at a timing at which the deviation and the phase are corrected. Is done.
At the same time, the horizontal synchronizing signal can be output based on a counter operated by the clock CLK. Therefore, there is an effect that a stable signal output having no jitter can be obtained in the non-standard signal of the interlace system.

【0065】そのため、特にCRTモニタやテレビジョ
ン受像機のように、垂直同期信号中に存在する僅かなジ
ッタが表示に影響を与えるような機器に用いて好適であ
るという効果がある。
Therefore, there is an effect that it is suitable for use in a device such as a CRT monitor or a television receiver in which a slight jitter existing in the vertical synchronizing signal affects the display.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明を適用可能な映像表示装置の一例の構
成を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of an example of a video display device to which the present invention can be applied.

【図2】ビデオ信号から同期信号を抜き出す方法を説明
するための略線図である。
FIG. 2 is a schematic diagram for explaining a method of extracting a synchronization signal from a video signal.

【図3】PC信号から同期信号を抜き出す方法を説明す
るための略線図である。
FIG. 3 is a schematic diagram for explaining a method of extracting a synchronization signal from a PC signal.

【図4】同期信号抽出回路から出力される信号の例を示
す略線図である。
FIG. 4 is a schematic diagram illustrating an example of a signal output from a synchronization signal extraction circuit.

【図5】ディジタル同期分離回路の一例の構成をより詳
細に示すブロック図である。
FIG. 5 is a block diagram showing the configuration of an example of a digital sync separation circuit in more detail;

【図6】ビデオ信号に基づく信号が供給された場合の入
力および出力信号の例を示す略線図である。
FIG. 6 is a schematic diagram illustrating an example of input and output signals when a signal based on a video signal is supplied.

【図7】PC信号に基づく信号が供給された場合の入出
力信号の例を示す略線図である。
FIG. 7 is a schematic diagram illustrating an example of input / output signals when a signal based on a PC signal is supplied.

【図8】ハイビジョン信号に基づく信号が供給された場
合の入出力信号の例を示す略線図である。
FIG. 8 is a schematic diagram illustrating an example of input / output signals when a signal based on a Hi-Vision signal is supplied.

【図9】ダビング防止信号が挿入された信号が供給され
た場合の入出力信号の例を示し略線図である。
FIG. 9 is a schematic diagram illustrating an example of input / output signals when a signal into which a dubbing prevention signal is inserted is supplied.

【図10】水平同期信号の幅の2倍の幅の信号検出によ
って垂直同期信号を検出する様子を示す略線図である。
FIG. 10 is a schematic diagram illustrating a state in which a vertical synchronization signal is detected by detecting a signal having a width twice the width of the horizontal synchronization signal.

【図11】垂直同期信号検出回路の一例の構成を示すブ
ロック図である。
FIG. 11 is a block diagram illustrating a configuration example of a vertical synchronization signal detection circuit;

【図12】垂直同期信号検出回路による垂直同期信号検
出パルスの出力例を示す略線図である。
FIG. 12 is a schematic diagram illustrating an example of output of a vertical synchronization signal detection pulse by a vertical synchronization signal detection circuit.

【図13】アップカウンタの動作を説明するための略線
図である。
FIG. 13 is a schematic diagram illustrating the operation of an up counter.

【図14】ダウンカウンタ以降の動作を説明するための
略線図である。
FIG. 14 is a schematic diagram for explaining the operation after the down counter.

【図15】NTSC方式に対応したビデオ信号の例を示
す略線図である。
FIG. 15 is a schematic diagram illustrating an example of a video signal compatible with the NTSC system.

【図16】HDTV方式に対応したビデオ信号の例を示
す略線図である。
FIG. 16 is a schematic diagram illustrating an example of a video signal compatible with the HDTV system.

【符号の説明】 11・・・映像処理回路、13・・・同期信号抽出回
路、14・・・ディジタル同期分離回路、20・・・水
平同期信号分離回路、21・・・垂直同期信号検出回
路、22・・・アップカウンタ、23・・・垂直信号検
出レジスタ、24・・・equal−shift判別回
路、25・・・ダウンカウンタ、26・・・ゼロ一致検
出回路、27・・・垂直同期信号作成回路、30・・・
ダウンカウンタ初期値生成部、34,35・・・減算
器、50・・・L区間カウンタ、53・・・比較回路
[Description of Signs] 11 ... Video processing circuit, 13 ... Synchronization signal extraction circuit, 14 ... Digital synchronization separation circuit, 20 ... Horizontal synchronization signal separation circuit, 21 ... Vertical synchronization signal detection circuit , 22 ... Up counter, 23 ... Vertical signal detection register, 24 ... Equal-shift discrimination circuit, 25 ... Down counter, 26 ... Zero match detection circuit, 27 ... Vertical synchronization signal Creation circuit, 30 ...
Down counter initial value generation unit, 34, 35 ... subtractor, 50 ... L section counter, 53 ... comparison circuit

Claims (18)

【特許請求の範囲】[Claims] 【請求項1】 入力されたビデオ信号に対応する水平同
期信号および垂直同期信号を出力する同期分離回路にお
いて、 入力されたビデオ信号の水平同期信号に相当する信号を
検出する水平同期信号検出手段と、 上記ビデオ信号の垂直同期信号の存在を検出する垂直同
期信号検出手段と、 上記水平同期信号検出手段で検出された上記水平同期信
号に相当する信号に基づき、上記垂直同期信号検出手段
で検出された上記垂直同期信号の位置を検出する位置検
出手段と、 上記水平同期信号に相当する信号と上記位置検出手段に
より検出された上記垂直同期信号の位置とに基づき、出
力する垂直同期信号の開始位置を決定する垂直同期信号
出力手段とを有することを特徴とする同期分離回路。
1. A synchronizing separation circuit for outputting a horizontal synchronizing signal and a vertical synchronizing signal corresponding to an input video signal, a horizontal synchronizing signal detecting means for detecting a signal corresponding to a horizontal synchronizing signal of the input video signal, A vertical synchronizing signal detecting means for detecting the presence of a vertical synchronizing signal of the video signal; and a signal detected by the vertical synchronizing signal detecting means based on a signal corresponding to the horizontal synchronizing signal detected by the horizontal synchronizing signal detecting means. Position detection means for detecting the position of the vertical synchronization signal, and a start position of a vertical synchronization signal to be output based on a signal corresponding to the horizontal synchronization signal and a position of the vertical synchronization signal detected by the position detection means. And a vertical synchronizing signal output means for determining the synchronization signal.
【請求項2】 請求項1に記載の同期分離回路におい
て、 上記同期信号出力手段は、上記位置検出手段により検出
された上記垂直同期信号の位置に対して、次の上記水平
同期信号に相当する信号の前縁を、上記出力する垂直同
期信号の上記開始位置とすることを特徴とする同期分離
回路。
2. The synchronization separation circuit according to claim 1, wherein the synchronization signal output means corresponds to the next horizontal synchronization signal with respect to the position of the vertical synchronization signal detected by the position detection means. A synchronization separation circuit wherein a leading edge of a signal is the start position of the output vertical synchronization signal.
【請求項3】 請求項1に記載の同期分離回路におい
て、 上記位置検出手段で検出された上記垂直同期信号の位置
に基づき、上記垂直同期信号の位相が上記水平同期信号
と同位相で開始される第1の位相か、上記垂直同期信号
が上記水平同期信号の中間で開始される第2の位相かを
判別する位相判別手段をさらに有することを特徴とする
同期分離回路。
3. The synchronization separation circuit according to claim 1, wherein the phase of the vertical synchronization signal is started at the same phase as the horizontal synchronization signal based on the position of the vertical synchronization signal detected by the position detection means. And a phase determining unit for determining whether the vertical synchronizing signal is a second phase started in the middle of the horizontal synchronizing signal.
【請求項4】 請求項3に記載の同期分離回路におい
て、 上記垂直同期信号出力手段は、 上記位相判別手段により上記垂直同期信号の位相が上記
第1の位相であると判別された場合には、上記位置検出
手段で検出された上記位置から、上記位置検出手段で検
出された上記位置を水平周期から減じた期間後を上記出
力する垂直同期信号の開始位置に決定し、 上記位相判別手段により上記垂直同期信号の位相が上記
第2の位相であると判別された場合には、上記位置検出
手段で検出された上記位置から、上記位置検出手段で検
出された上記位置を水平周期を1.5倍した期間から減
じた期間後を上記出力する垂直同期信号の開始位置に決
定するようにしたことを特徴とする同期分離回路。
4. The synchronization separating circuit according to claim 3, wherein said vertical synchronization signal output means is configured to determine whether a phase of said vertical synchronization signal is said first phase by said phase determination means. From the position detected by the position detection means, determine the start position of the vertical synchronization signal to be output after a period obtained by subtracting the position detected by the position detection means from the horizontal cycle, and the phase determination means When it is determined that the phase of the vertical synchronization signal is the second phase, the horizontal position of the position detected by the position detecting means is set to 1. A synchronization separation circuit characterized in that a start position of the vertical synchronization signal to be output is determined after a period reduced from a period multiplied by five.
【請求項5】 請求項1に記載の同期分離回路におい
て、 上記水平同期信号検出手段で検出された上記水平同期信
号に相当する信号の前縁から1水平周期よりも十分短い
周期のクロック周波数を有するクロックでカウントを行
い、該カウント値に基づき次の上記水平同期信号に相当
する信号を生成するようにしたことを特徴とする同期分
離回路。
5. The synchronization separation circuit according to claim 1, wherein a clock frequency having a cycle sufficiently shorter than one horizontal cycle from a leading edge of a signal corresponding to the horizontal synchronization signal detected by the horizontal synchronization signal detection means is set to be one. A synchronization separation circuit which counts with a clock having the same and generates a signal corresponding to the next horizontal synchronization signal based on the count value.
【請求項6】 入力されたビデオ信号に対応する水平同
期信号および垂直同期信号を出力する同期分離方法にお
いて、 入力されたビデオ信号の水平同期信号に相当する信号を
検出する水平同期信号検出のステップと、 上記ビデオ信号の垂直同期信号の存在を検出する垂直同
期信号検出のステップと、 上記水平同期信号検出のステップで検出された上記水平
同期信号に相当する信号に基づき、上記垂直同期信号検
出のステップで検出された上記垂直同期信号の位置を検
出する位置検出のステップと、 上記水平同期信号に相当する信号と上記位置検出のステ
ップにより検出された上記垂直同期信号の位置とに基づ
き、出力する垂直同期信号の開始位置を決定する垂直同
期信号出力のステップとを有することを特徴とする同期
分離方法。
6. A sync separation method for outputting a horizontal sync signal and a vertical sync signal corresponding to an input video signal, wherein a step of detecting a horizontal sync signal for detecting a signal corresponding to the horizontal sync signal of the input video signal. A step of detecting a vertical synchronization signal of the video signal; and a step of detecting the vertical synchronization signal based on a signal corresponding to the horizontal synchronization signal detected in the step of detecting the horizontal synchronization signal. Outputting a position based on a position corresponding to the horizontal synchronization signal and a position of the vertical synchronization signal detected by the position detection step, wherein the position is detected by detecting a position of the vertical synchronization signal detected in the step; A step of outputting a vertical synchronization signal for determining a start position of the vertical synchronization signal.
【請求項7】 入力されたビデオ信号を表示手段に表示
させる表示装置において、 入力されたビデオ信号の水平同期信号に相当する信号を
検出する水平同期信号検出手段と、 上記ビデオ信号の垂直同期信号の存在を検出する垂直同
期信号検出手段と、 上記水平同期信号検出手段で検出された上記水平同期信
号に相当する信号に基づき、上記垂直同期信号検出手段
で検出された上記垂直同期信号の位置を検出する位置検
出手段と、 上記水平同期信号に相当する信号と上記位置検出手段に
より検出された上記垂直同期信号の位置とに基づき、出
力する垂直同期信号の開始位置を決定する垂直同期信号
出力手段と、 上記水平時信号検出手段で検出された上記水平同期信号
に相当する信号と、上記垂直同期信号出力手段から出力
される上記垂直同期信号とに基づき上記入力されたビデ
オ信号に所定の信号処理を施す信号処理手段と、 上記信号処理手段から出力されたビデオ信号を表示する
表示手段とを有することを特徴とする表示装置。
7. A display device for displaying an input video signal on a display means, a horizontal synchronization signal detection means for detecting a signal corresponding to a horizontal synchronization signal of the input video signal, and a vertical synchronization signal of the video signal. Vertical sync signal detecting means for detecting the presence of the signal, and a position of the vertical sync signal detected by the vertical sync signal detecting means based on a signal corresponding to the horizontal sync signal detected by the horizontal sync signal detecting means. Position detecting means for detecting, and a vertical synchronizing signal output means for determining a start position of a vertical synchronizing signal to be output based on a signal corresponding to the horizontal synchronizing signal and a position of the vertical synchronizing signal detected by the position detecting means And a signal corresponding to the horizontal synchronization signal detected by the horizontal signal detection means, and the vertical synchronization signal output from the vertical synchronization signal output means. Display device characterized in that it comprises a signal processing means for performing predetermined signal processing to the input video signal based on the item, and display means for displaying the video signal outputted from said signal processing means.
【請求項8】 請求項7に記載の表示装置において、 上記同期信号出力手段は、上記位置検出手段により検出
された上記垂直同期信号の位置に対して、次の上記水平
同期信号に相当する信号の前縁を、上記出力する垂直同
期信号の上記開始位置とすることを特徴とする表示装
置。
8. The display device according to claim 7, wherein the synchronization signal output means outputs a signal corresponding to the next horizontal synchronization signal with respect to the position of the vertical synchronization signal detected by the position detection means. A leading edge of the vertical synchronization signal as the start position of the vertical synchronization signal to be output.
【請求項9】 請求項7に記載の表示装置において、 上記位置検出手段で検出された上記垂直同期信号の位置
に基づき、上記垂直同期信号の位相が上記水平同期信号
と同位相で開始される第1の位相か、上記垂直同期信号
が上記水平同期信号の中間で開始される第2の位相かを
判別する位相判別手段をさらに有することを特徴とする
表示装置。
9. The display device according to claim 7, wherein the phase of the vertical synchronization signal is started at the same phase as the horizontal synchronization signal based on the position of the vertical synchronization signal detected by the position detection means. A display device, further comprising a phase discriminating means for discriminating a first phase or a second phase in which the vertical synchronizing signal starts in the middle of the horizontal synchronizing signal.
【請求項10】 請求項9に記載の表示装置において、 上記垂直同期信号出力手段は、 上記位相判別手段により上記垂直同期信号の位相が上記
第1の位相であると判別された場合には、上記位置検出
手段で検出された上記位置から、上記位置検出手段で検
出された上記位置を水平周期から減じた期間後を上記出
力する垂直同期信号の開始位置に決定し、 上記位相判別手段により上記垂直同期信号の位相が上記
第2の位相であると判別された場合には、上記位置検出
手段で検出された上記位置から、上記位置検出手段で検
出された上記位置を水平周期を1.5倍した期間から減
じた期間後を上記出力する垂直同期信号の開始位置に決
定するようにしたことを特徴とする表示装置。
10. The display device according to claim 9, wherein said vertical synchronizing signal output means, when said phase judging means judges that the phase of said vertical synchronizing signal is said first phase, From the position detected by the position detecting means, a period after subtracting the position detected by the position detecting means from the horizontal cycle is determined as a start position of the vertical synchronization signal to be output, and the phase determining means determines When it is determined that the phase of the vertical synchronization signal is the second phase, the horizontal period is set to 1.5 times the position detected by the position detection means from the position detected by the position detection means. A display device, wherein a start position of the output vertical synchronizing signal is determined after a period subtracted from the multiplied period.
【請求項11】 請求項7に記載の表示装置において、 上記水平同期信号検出手段で検出された上記水平同期信
号に相当する信号の前縁から1水平周期よりも十分短い
周期のクロック周波数を有するクロックでカウントを行
い、該カウント値に基づき次の上記水平同期信号に相当
する信号を生成するようにしたことを特徴とする表示装
置。
11. The display device according to claim 7, wherein a clock frequency of a cycle sufficiently shorter than one horizontal cycle from a leading edge of a signal corresponding to the horizontal synchronization signal detected by the horizontal synchronization signal detection means is provided. A display device which counts with a clock and generates a signal corresponding to the next horizontal synchronization signal based on the count value.
【請求項12】 入力されたビデオ信号を表示手段に表
示させる表示方法において、 入力されたビデオ信号の水平同期信号に相当する信号を
検出する水平同期信号検出のステップと、 上記ビデオ信号の垂直同期信号の存在を検出する垂直同
期信号検出のステップと、 上記水平同期信号検出のステップで検出された上記水平
同期信号に相当する信号に基づき、上記垂直同期信号検
出のステップで検出された上記垂直同期信号の位置を検
出する位置検出のステップと、 上記水平同期信号に相当する信号と上記位置検出のステ
ップにより検出された上記垂直同期信号の位置とに基づ
き、出力する垂直同期信号の開始位置を決定する垂直同
期信号出力のステップと、 上記水平時信号検出のステップで検出された上記水平同
期信号に相当する信号と、上記垂直同期信号出力のステ
ップから出力される上記垂直同期信号とに基づき上記入
力されたビデオ信号に所定の信号処理を施す信号処理の
ステップと、 上記信号処理のステップから出力されたビデオ信号を表
示する表示のステップとを有することを特徴とする表示
方法。
12. A display method for displaying an input video signal on a display means, the method comprising: detecting a signal corresponding to a horizontal synchronization signal of the input video signal; and detecting a vertical synchronization of the video signal. A vertical synchronization signal detection step of detecting the presence of a signal; and the vertical synchronization signal detected in the vertical synchronization signal detection step based on a signal corresponding to the horizontal synchronization signal detected in the horizontal synchronization signal detection step. A position detection step for detecting the position of the signal; and a start position of the output vertical synchronization signal is determined based on the signal corresponding to the horizontal synchronization signal and the position of the vertical synchronization signal detected in the position detection step. A vertical synchronization signal output step, and a signal corresponding to the horizontal synchronization signal detected in the horizontal signal detection step. A signal processing step of performing predetermined signal processing on the input video signal based on the vertical synchronization signal output from the vertical synchronization signal output step; and displaying the video signal output from the signal processing step. And a display step.
【請求項13】 入力されたビデオ信号に所定の信号処
理を施す信号処理装置において、 入力されたビデオ信号の水平同期信号に相当する信号を
検出する水平同期信号検出手段と、 上記ビデオ信号の垂直同期信号の存在を検出する垂直同
期信号検出手段と、 上記水平同期信号検出手段で検出された上記水平同期信
号に相当する信号に基づき、上記垂直同期信号検出手段
で検出された上記垂直同期信号の位置を検出する位置検
出手段と、 上記水平同期信号に相当する信号と上記位置検出手段に
より検出された上記垂直同期信号の位置とに基づき、出
力する垂直同期信号の開始位置を決定する垂直同期信号
出力手段と、 上記水平時信号検出手段で検出された上記水平同期信号
に相当する信号と、上記垂直同期信号出力手段から出力
される上記垂直同期信号とに基づき上記入力されたビデ
オ信号に所定の信号処理を施す信号処理手段とを有する
ことを特徴とする信号処理装置。
13. A signal processing device for performing predetermined signal processing on an input video signal, a horizontal synchronization signal detection means for detecting a signal corresponding to a horizontal synchronization signal of the input video signal, Vertical synchronization signal detection means for detecting the presence of a synchronization signal; and a signal corresponding to the horizontal synchronization signal detected by the horizontal synchronization signal detection means, based on a signal corresponding to the horizontal synchronization signal detected by the vertical synchronization signal detection means. Position detection means for detecting a position; a vertical synchronization signal for determining a start position of a vertical synchronization signal to be output based on a signal corresponding to the horizontal synchronization signal and a position of the vertical synchronization signal detected by the position detection means. Output means; a signal corresponding to the horizontal synchronization signal detected by the horizontal signal detection means; and the vertical signal output from the vertical synchronization signal output means. Signal processing apparatus characterized by a signal processing means for performing predetermined signal processing to the input video signal based on the synchronizing signal.
【請求項14】 請求項13に記載の信号処理装置にお
いて、 上記同期信号出力手段は、上記位置検出手段により検出
された上記垂直同期信号の位置に対して、次の上記水平
同期信号に相当する信号の前縁を、上記出力する垂直同
期信号の上記開始位置とすることを特徴とする信号処理
装置。
14. The signal processing device according to claim 13, wherein the synchronization signal output means corresponds to the next horizontal synchronization signal with respect to the position of the vertical synchronization signal detected by the position detection means. A signal processing device wherein a leading edge of a signal is the start position of the output vertical synchronizing signal.
【請求項15】 請求項13に記載の信号処理装置にお
いて、 上記位置検出手段で検出された上記垂直同期信号の位置
に基づき、上記垂直同期信号の位相が上記水平同期信号
と同位相で開始される第1の位相か、上記垂直同期信号
が上記水平同期信号の中間で開始される第2の位相かを
判別する位相判別手段をさらに有することを特徴とする
信号処理装置。
15. The signal processing apparatus according to claim 13, wherein the phase of the vertical synchronization signal is started at the same phase as the horizontal synchronization signal based on the position of the vertical synchronization signal detected by the position detection means. A signal processing apparatus, further comprising: a phase determination unit configured to determine whether the first phase is a second phase or the second phase starts in the middle of the horizontal synchronization signal.
【請求項16】 請求項13に記載の信号処理装置にお
いて、 上記垂直同期信号出力手段は、 上記位相判別手段により上記垂直同期信号の位相が上記
第1の位相であると判別された場合には、上記位置検出
手段で検出された上記位置から、上記位置検出手段で検
出された上記位置を水平周期から減じた期間後を上記出
力する垂直同期信号の開始位置に決定し、 上記位相判別手段により上記垂直同期信号の位相が上記
第2の位相であると判別された場合には、上記位置検出
手段で検出された上記位置から、上記位置検出手段で検
出された上記位置を水平周期を1.5倍した期間から減
じた期間後を上記出力する垂直同期信号の開始位置に決
定するようにしたことを特徴とする信号処理装置。
16. The signal processing device according to claim 13, wherein the vertical synchronizing signal output means is configured to determine whether the phase of the vertical synchronizing signal is the first phase by the phase determining means. From the position detected by the position detection means, determine the start position of the vertical synchronization signal to be output after a period obtained by subtracting the position detected by the position detection means from the horizontal cycle, and the phase determination means When it is determined that the phase of the vertical synchronization signal is the second phase, the horizontal position of the position detected by the position detecting means is set to 1. A signal processing device, wherein a start position of the vertical synchronizing signal to be output is determined after a period subtracted from the period multiplied by five.
【請求項17】 請求項13に記載の信号処理装置にお
いて、 上記水平同期信号検出手段で検出された上記水平同期信
号に相当する信号の前縁から1水平周期よりも十分短い
周期のクロック周波数を有するクロックでカウントを行
い、該カウント値に基づき次の上記水平同期信号に相当
する信号を生成するようにしたことを特徴とする信号処
理装置。
17. The signal processing device according to claim 13, wherein a clock frequency having a cycle sufficiently shorter than one horizontal cycle from a leading edge of a signal corresponding to the horizontal synchronization signal detected by the horizontal synchronization signal detection means is set. A signal processing device which counts with a clock having the same and generates a signal corresponding to the next horizontal synchronizing signal based on the count value.
【請求項18】 入力されたビデオ信号に所定の信号処
理を施す信号処理方法において、 入力されたビデオ信号の水平同期信号に相当する信号を
検出する水平同期信号検出のステップと、 上記ビデオ信号の垂直同期信号の存在を検出する垂直同
期信号検出のステップと、 上記水平同期信号検出のステップで検出された上記水平
同期信号に相当する信号に基づき、上記垂直同期信号検
出のステップで検出された上記垂直同期信号の位置を検
出する位置検出のステップと、 上記水平同期信号に相当する信号と上記位置検出のステ
ップにより検出された上記垂直同期信号の位置とに基づ
き、出力する垂直同期信号の開始位置を決定する垂直同
期信号出力のステップと、 上記水平時信号検出のステップで検出された上記水平同
期信号に相当する信号と、上記垂直同期信号出力のステ
ップから出力される上記垂直同期信号とに基づき上記入
力されたビデオ信号に所定の信号処理を施す信号処理の
ステップとを有することを特徴とする信号処理方法。
18. A signal processing method for performing predetermined signal processing on an input video signal, comprising: a step of detecting a horizontal synchronization signal corresponding to a horizontal synchronization signal of the input video signal; A step of detecting a vertical synchronization signal that detects the presence of a vertical synchronization signal; and a step of detecting the vertical synchronization signal based on a signal corresponding to the horizontal synchronization signal detected in the step of detecting the horizontal synchronization signal. A position detection step for detecting a position of the vertical synchronization signal; and a start position of a vertical synchronization signal to be output based on a signal corresponding to the horizontal synchronization signal and a position of the vertical synchronization signal detected in the position detection step. And a signal corresponding to the horizontal synchronization signal detected in the horizontal signal detection step. , The signal processing method characterized by a step of the signal processing for performing predetermined signal processing to the input video signal based on the above vertical synchronizing signal output from the step of the vertical synchronizing signal output.
JP2001010166A 2001-01-18 2001-01-18 Synchronizing separation circuit and method, display device and method and signal processing device and method Pending JP2002218278A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001010166A JP2002218278A (en) 2001-01-18 2001-01-18 Synchronizing separation circuit and method, display device and method and signal processing device and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001010166A JP2002218278A (en) 2001-01-18 2001-01-18 Synchronizing separation circuit and method, display device and method and signal processing device and method

Publications (1)

Publication Number Publication Date
JP2002218278A true JP2002218278A (en) 2002-08-02

Family

ID=18877527

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001010166A Pending JP2002218278A (en) 2001-01-18 2001-01-18 Synchronizing separation circuit and method, display device and method and signal processing device and method

Country Status (1)

Country Link
JP (1) JP2002218278A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101028736B1 (en) 2010-02-10 2011-04-14 엘아이지넥스원 주식회사 Signal processing apparatus and method thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101028736B1 (en) 2010-02-10 2011-04-14 엘아이지넥스원 주식회사 Signal processing apparatus and method thereof

Similar Documents

Publication Publication Date Title
WO2000016561A1 (en) Method and apparatus for video signal processing
JPH0795444A (en) Vertical synchronizing circuit
JP3043307B2 (en) Synchronization signal determination method and device
JP2002218278A (en) Synchronizing separation circuit and method, display device and method and signal processing device and method
US7382413B2 (en) Apparatus and method of extracting sync signal from analog composite video signal
JP4906199B2 (en) Image format conversion pre-processing device and image display device
JP3536409B2 (en) Vertical deflection control circuit and television receiver
US7580078B2 (en) Sync separator apparatus
US7321397B2 (en) Composite color frame identifier system and method
KR20040013092A (en) Method for obtaining line synchronization information items from a video signal, and apparatus for carrying out the method
JP3475773B2 (en) Video signal processing device and liquid crystal display device
JP3871901B2 (en) Video display device
JP3642187B2 (en) Television receiver
JP3322992B2 (en) Field discrimination circuit
JP2001292339A (en) Synchronizing signal processing circuit, image processing apparatus using it and synchronizing signal discrimination method
JP3140202B2 (en) Ghost removal device
JPH09154082A (en) Vertical synchronization detector
JP3024725B2 (en) Skew pulse detection circuit
KR100453067B1 (en) Apparatus and method for generating video-reproducing clock from 480p
JPH08202329A (en) Display device
JPH06164975A (en) Vertical canning period fluctuation detecting circuit
KR19980043397A (en) Aspect ratio automatic conversion display apparatus and method of television receiver
JP2005236760A (en) Video signal distinction device
JP2001045433A (en) Video signal generator and video signal generating method
JPS6097780A (en) Horizontal synchronizing extraction circuit