JP2002183105A5 - - Google Patents

Download PDF

Info

Publication number
JP2002183105A5
JP2002183105A5 JP2001321305A JP2001321305A JP2002183105A5 JP 2002183105 A5 JP2002183105 A5 JP 2002183105A5 JP 2001321305 A JP2001321305 A JP 2001321305A JP 2001321305 A JP2001321305 A JP 2001321305A JP 2002183105 A5 JP2002183105 A5 JP 2002183105A5
Authority
JP
Japan
Prior art keywords
rendezvous
partition
cells
state
cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2001321305A
Other languages
English (en)
Other versions
JP2002183105A (ja
JP3947381B2 (ja
Filing date
Publication date
Priority claimed from US09/730,221 external-priority patent/US7103639B2/en
Application filed filed Critical
Publication of JP2002183105A publication Critical patent/JP2002183105A/ja
Publication of JP2002183105A5 publication Critical patent/JP2002183105A5/ja
Application granted granted Critical
Publication of JP3947381B2 publication Critical patent/JP3947381B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Claims (10)

  1. パーティションを形成するようにセルの構成済みセットのうちのセルの一部を同期させる方法であって、(a)第1のランデブ状態に達するステップと、(b)前記一部の他のセルが該初期ランデブ状態に達することができるように遅延するステップと、(c)第2のランデブ状態に遷移するステップと、を含み、前記一部のセルは、前記ステップ(a)〜(c)を独立して並列に実行する方法。
  2. 前記ステップ(b)は、(i)所定時間、(ii)前記一部の他のセルが前記第2のランデブ状態に達する時、および(iii)セルの前記構成済みセットのすべてのセルが前記第1のランデブ状態に達する時、のうちの早い方の時まで遅延する請求項1に記載の方法。
  3. (d)前記第2のランデブ状態に達した前記一部の検出されたセルを含むローカルランデブセットを構成するステップと、(e)前記ローカルランデブセットを可視の場所に書込むステップと、を更に含み、前記第2のランデブ状態に達した前記一部のセルは、前記ステップ(d)〜(e)を独立して並列に実行する請求項1に記載の方法。
  4. 構成されたローカルランデブセットから、該構成されたローカルランデブセットの論理的共通部分を表すグローバルランデブセットを構成するステップを更に含む請求項2に記載の方法。
  5. 前記グローバルランデブセットからコアセルを決定するステップを更に含む請求項4に記載の方法。
  6. 前記グローバルランデブセットの互換性のあるセルをアライブセットとして決定するステップを更に含み、互換性のあるセルを決定する該ステップを前記コアセルによって実行する請求項5に記載の方法。
  7. 前記アライブセットに対しパーティションに関連する不都合なトランザクションを制限するようパーティションゲーティングコントローラをプログラムするステップを更に含む請求項6に記載の方法。
  8. 前記パーティションにオペレーティングシステムを確立するステップを更に含む請求項7に記載の方法。
  9. 前記構成済みセットの他のセルを識別するためにコンプレックス情報を利用する請求項1に記載の方法。
  10. マルチパーティションコンピュータシステムで使用されるセルであって、パーティションに参加するために利用されるパーティション命令を含み、該パーティション命令を実行するプロセッサと、前記パーティション命令を格納するファームウェア装置と、第1のランデブ状態を反映するレジスタをセットするコードと、該レジスタを前記第1のランデブ状態を反映するようにセットした後にパーティション形成動作を遅延させるコードと、パーティション形成動作を遅延させた後に第2のランデブ状態に遷移するコードと、を具備するセル。
JP2001321305A 2000-12-05 2001-10-19 スケーラブルパラレル処理のためのユニット同期化を処理する方法 Expired - Lifetime JP3947381B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/730221 2000-12-05
US09/730,221 US7103639B2 (en) 2000-12-05 2000-12-05 Method and apparatus for processing unit synchronization for scalable parallel processing

Publications (3)

Publication Number Publication Date
JP2002183105A JP2002183105A (ja) 2002-06-28
JP2002183105A5 true JP2002183105A5 (ja) 2005-03-17
JP3947381B2 JP3947381B2 (ja) 2007-07-18

Family

ID=24934451

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001321305A Expired - Lifetime JP3947381B2 (ja) 2000-12-05 2001-10-19 スケーラブルパラレル処理のためのユニット同期化を処理する方法

Country Status (2)

Country Link
US (1) US7103639B2 (ja)
JP (1) JP3947381B2 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7320035B2 (en) * 2002-03-01 2008-01-15 Sun Microsystems, Inc. Object mutation determination for incremental state saves
US7673125B2 (en) * 2003-06-26 2010-03-02 Hewlett-Packard Development Company, L.P. Resetting multiple cells within a partition of a multiple partition computer system
US7356678B2 (en) * 2004-01-12 2008-04-08 Hewlett-Packard Development Company, L.P. Security measures in a partitionable computing system
US7987464B2 (en) * 2006-07-25 2011-07-26 International Business Machines Corporation Logical partitioning and virtualization in a heterogeneous architecture
US9207990B2 (en) * 2007-09-28 2015-12-08 Hewlett-Packard Development Company, L.P. Method and system for migrating critical resources within computer systems
US8713350B2 (en) * 2009-12-08 2014-04-29 Hewlett-Packard Development Company, L.P. Handling errors in a data processing system
US8839032B2 (en) 2009-12-08 2014-09-16 Hewlett-Packard Development Company, L.P. Managing errors in a data processing system
US8239539B2 (en) * 2009-12-16 2012-08-07 Hewlett-Packard Development Company, L.P. Management processors cooperating to control partition resources
US8407447B2 (en) * 2009-12-16 2013-03-26 Hewlett-Packard Development Company, L.P. Dynamically reallocating computing components between partitions
US8745629B2 (en) * 2010-01-11 2014-06-03 Qualcomm Incorporated System and method of controlling power in an electronic device

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6269390B1 (en) * 1996-12-17 2001-07-31 Ncr Corporation Affinity scheduling of data within multi-processor computer systems
US6226734B1 (en) * 1998-06-10 2001-05-01 Compaq Computer Corporation Method and apparatus for processor migration from different processor states in a multi-processor computer system
US20020016891A1 (en) * 1998-06-10 2002-02-07 Karen L. Noel Method and apparatus for reconfiguring memory in a multiprcessor system with shared memory
US6633916B2 (en) * 1998-06-10 2003-10-14 Hewlett-Packard Development Company, L.P. Method and apparatus for virtual resource handling in a multi-processor computer system
US6260068B1 (en) * 1998-06-10 2001-07-10 Compaq Computer Corporation Method and apparatus for migrating resources in a multi-processor computer system
US6542926B2 (en) * 1998-06-10 2003-04-01 Compaq Information Technologies Group, L.P. Software partitioned multi-processor system with flexible resource sharing levels
US6247109B1 (en) * 1998-06-10 2001-06-12 Compaq Computer Corp. Dynamically assigning CPUs to different partitions each having an operation system instance in a shared memory space
US6594756B1 (en) * 1999-09-08 2003-07-15 Intel Corporation Multi-processor system for selecting a processor which has successfully written it's ID into write-once register after system reset as the boot-strap processor
US6675324B2 (en) * 1999-09-27 2004-01-06 Intel Corporation Rendezvous of processors with OS coordination
US6625749B1 (en) * 1999-12-21 2003-09-23 Intel Corporation Firmware mechanism for correcting soft errors
US6622260B1 (en) * 1999-12-30 2003-09-16 Suresh Marisetty System abstraction layer, processor abstraction layer, and operating system error handling
US6701360B1 (en) * 2000-04-13 2004-03-02 Hewlett-Packard Development Company, L.P. Method and system for independent console access with tracking in a server system

Similar Documents

Publication Publication Date Title
CN106790599B (zh) 一种基于多核无锁环形缓冲区的共生虚拟机通信方法
TWI283370B (en) System controlling method, microprocessor, information storage apparatus, and controlling system
TW577019B (en) Microcomputer
JP2008507201A5 (ja)
TWI298443B (ja)
JP2002183105A5 (ja)
JP2011530731A5 (ja)
CN106648758B (zh) 一种多核处理器boot启动系统及方法
JP2007518174A5 (ja)
WO2014000497A1 (zh) 一种虚拟系统的平滑关闭方法及系统
RU2475818C2 (ru) Способы и системы обмена данными
WO2010000101A1 (zh) 用于嵌入式系统扩展存储空间的装置和方法
CN104572941B (zh) 数据存储方法、装置和设备
CN100403246C (zh) 模拟硬盘的装置及其方法
CN101154202A (zh) 管理多处理器计算机系统中的系统管理中断的系统和方法
TWI259361B (en) Semiconductor memory device
WO2022237419A1 (zh) 任务执行方法、装置及存储介质
JP2024508129A (ja) オリジナルシステムに基づく派生ソフトウェアの構築方法、システム及び装置
JPH0784848A (ja) 情報処理システム
CN105892350B (zh) 在微控制器单元和主处理器之间通信的电子设备及其方法
CN107209712A (zh) 存储系统、存储设备及硬盘调度方法
CN110335599A (zh) 一种语音控制方法、系统、设备及计算机可读存储介质
CN102301307B (zh) 用于控制最优时钟和电压切换的分布式表格驱动电源模式计算
WO2024196431A1 (en) Early read operation for storage devices with independent planes and plane groups
CN102937923A (zh) 一种自动保存用户界面状态的方法