JP2001217699A - Drive device for current control type element - Google Patents

Drive device for current control type element

Info

Publication number
JP2001217699A
JP2001217699A JP2000022031A JP2000022031A JP2001217699A JP 2001217699 A JP2001217699 A JP 2001217699A JP 2000022031 A JP2000022031 A JP 2000022031A JP 2000022031 A JP2000022031 A JP 2000022031A JP 2001217699 A JP2001217699 A JP 2001217699A
Authority
JP
Japan
Prior art keywords
current
transistor
terminal
driving transistor
drive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000022031A
Other languages
Japanese (ja)
Inventor
Toshiro Karaki
俊郎 唐木
Tronnamchai Kleison
トロンナムチャイ クライソン
Yoshio Shimoida
良雄 下井田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nissan Motor Co Ltd
Original Assignee
Nissan Motor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nissan Motor Co Ltd filed Critical Nissan Motor Co Ltd
Priority to JP2000022031A priority Critical patent/JP2001217699A/en
Publication of JP2001217699A publication Critical patent/JP2001217699A/en
Pending legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

PROBLEM TO BE SOLVED: To limit the current which flows to the base terminal of a drive transistor(TR), when the TR is turned on reversely. SOLUTION: When the output of a drive circuit 33 decreases to low level, while a drive TR T1 is off, a drive TR T2 turns off and an inductive load L1 generates a counterelectromotive force. With the generated counterelectromotive force, the potential at a point P in the figure rises. When the voltage at the point P exceeds the value obtained by adding the forward drop voltages of diodes 11 and 12 to the potential at the base terminal of the drive TR T1, the diodes 11 and 12 are biased forward to turn on the drive TR T1 reversely. When the output of a drive circuit 33 rises to high level, the drive TR T2 is turned on and the drive TR T1 enters reverse recovering operation. Current, flowing to the base terminal of the drive TR T1, is limited by the impedance of the diodes 11 and 12, and then electric charges accumulated in the drive TR T1 are small, so that it is turned off in a short time.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、誘導性負荷に駆動
電流を供給するための電流制御形素子の駆動装置に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a driving device for a current control element for supplying a driving current to an inductive load.

【0002】[0002]

【従来の技術】誘導性負荷を駆動する電流制御型素子用
の駆動装置は、たとえば、誘導モータを制御するチョッ
パ回路およびHブリッジ回路などに用いられる。これら
の回路では、誘導性負荷で発生される逆起電力から電流
制御型素子を保護するために保護回路が設けられる。図
9は、保護回路が設けられたHブリッジ回路の一部を表
した図であり、たとえば、特開平8−84060号公報
に記載されている。図9において、T101,T102はモー
タなどから成る誘導性負荷L1に駆動電流を供給する電
流制御形スイッチングトランジスタ(以下、単に駆動用
トランジスタと略する)であり、それぞれベース端子に
接続された駆動回路103,133で駆動される。駆動用トラ
ンジスタT101のコレクタ端子に電源電圧Vccが接続さ
れ、駆動用トランジスタT102のエミッタ端子は接地さ
れている。駆動用トランジスタT101のエミッタ端子と
駆動用トランジスタT102のコレクタ端子との間に誘導
性負荷L1が接続されている。
2. Description of the Related Art A drive device for a current control type element for driving an inductive load is used, for example, in a chopper circuit and an H-bridge circuit for controlling an induction motor. In these circuits, a protection circuit is provided to protect the current control type element from a back electromotive force generated by an inductive load. FIG. 9 is a diagram showing a part of an H-bridge circuit provided with a protection circuit, which is described in, for example, Japanese Patent Application Laid-Open No. 8-84060. In FIG. 9, T101 and T102 are current control type switching transistors (hereinafter simply abbreviated as drive transistors) for supplying a drive current to an inductive load L1 such as a motor, and drive circuits connected to base terminals, respectively. It is driven by 103 and 133. The power supply voltage Vcc is connected to the collector terminal of the driving transistor T101, and the emitter terminal of the driving transistor T102 is grounded. An inductive load L1 is connected between the emitter terminal of the driving transistor T101 and the collector terminal of the driving transistor T102.

【0003】駆動用トランジスタT101,T102のエミッ
タ端子−ベース端子間には、それぞれダイオード102,1
22が接続されている。誘導性負荷L1から発生された逆
起電力による電流をこれらダイオード102,122に流すこ
とにより、駆動用トランジスタT101,T102の破壊が防
止される。たとえば、駆動用トランジスタT102が駆動
回路133によりオンされると、電流が図中Aで示す方向
に流れる。その後、駆動用トランジスタT102が駆動回
路133によりターンオフされると、誘導性負荷L1から
逆起電力が発生され、この逆起電力により図中P点の電
位が上昇する。P点の電位が駆動用トランジスタT101
のベース端子の電位より高くなると、ダイオード102が
順バイアスされて図中Cで示す方向に電流が流れる。そ
して、駆動用トランジスタT101が逆方向にターンオン
して、上記逆起電力による環流電流が図中Bで示す方向
に流れる。
The diodes 102, 1 are connected between the emitter terminals and the base terminals of the driving transistors T101, T102, respectively.
22 is connected. By flowing a current due to the back electromotive force generated from the inductive load L1 to these diodes 102 and 122, the destruction of the driving transistors T101 and T102 is prevented. For example, when the driving transistor T102 is turned on by the driving circuit 133, a current flows in a direction indicated by A in the figure. Thereafter, when the driving transistor T102 is turned off by the driving circuit 133, a back electromotive force is generated from the inductive load L1, and the potential at point P in the figure rises due to the back electromotive force. The potential at point P is the driving transistor T101
When the potential becomes higher than the potential of the base terminal, the diode 102 is forward-biased, and a current flows in a direction indicated by C in FIG. Then, the driving transistor T101 is turned on in the reverse direction, and the circulating current due to the back electromotive force flows in the direction indicated by B in the drawing.

【0004】[0004]

【発明が解決しようとする課題】駆動用トランジスタT
101を逆方向にターンオンさせる図中C方向の電流は、
ダイオード102を介した低インピーダンスの状態で駆動
用トランジスタT101のベース端子に流れ込む。したが
って、駆動用トランジスタT101の内部は電荷が過剰な
状態となっている。駆動用トランジスタT101が逆方向
にオンしている間に、再び駆動用トランジスタT102が
ターンオンされると、駆動用トランジスタT101が逆回
復動作に入り、P点には再びA方向に電流が流れる。こ
のとき、駆動用トランジスタT101内に蓄積されている
電荷がそのまま滞留してしまう。したがって、駆動用ト
ランジスタT101は逆回復動作に時間がかかり、オフ状
態でありながらコレクタ→エミッタ方向、すなわち順方
向に電流が流れる状態にされる。この結果、駆動用トラ
ンジスタT101および駆動用トランジスタT102を貫通す
る大きな貫通電流が流れてしまうという問題がある。
SUMMARY OF THE INVENTION A driving transistor T
The current in the direction C in the figure to turn on 101 in the reverse direction is
The current flows into the base terminal of the driving transistor T101 in a low impedance state via the diode 102. Therefore, the inside of the driving transistor T101 is in an excessively charged state. When the driving transistor T102 is turned on again while the driving transistor T101 is turned on in the reverse direction, the driving transistor T101 enters a reverse recovery operation, and a current flows in the P direction again in the A direction. At this time, the electric charge accumulated in the driving transistor T101 stays as it is. Therefore, the reverse recovery operation of the driving transistor T101 takes a long time, and a current flows in a direction from the collector to the emitter, that is, in the forward direction, while being in the off state. As a result, there is a problem that a large through current flows through the driving transistor T101 and the driving transistor T102.

【0005】本発明の目的は、電流制御形トランジスタ
を逆方向にターンオンさせる場合に電流制御型トランジ
スタの制御端子に流れる電流を制限するようにした電流
制御形素子用駆動装置を提供することにある。
SUMMARY OF THE INVENTION An object of the present invention is to provide a drive device for a current control element which limits the current flowing to the control terminal of the current control transistor when the current control transistor is turned on in the reverse direction. .

【0006】[0006]

【課題を解決するための手段】一実施の形態を示す図
1、図6、図7に対応づけて本発明を説明する。 (1)請求項1に記載の発明は、駆動用端子(エミッタ
端子)に接続された誘導性負荷L1に駆動電流を供給す
る電流制御型トランジスタT1と、電流制御型トランジ
スタT1が誘導性負荷L1を駆動する向きと逆方向にオ
ンするように誘導性負荷L1から生じる逆起電力による
電流を電流制御型トランジスタT1の制御端子(ベース
端子)に供給する保護手段12とを備えた電流制御型素
子用駆動装置に適用される。そして、保護手段12(1
6)を介して電流制御型トランジスタT1の制御端子(ベ
ース端子)に供給される電流を制限する電流制限手段1
1(17)を備えることにより、上述した目的を達成す
る。 (2)請求項2に記載の発明は、請求項1に記載の電流
制御型素子用駆動装置において、電流制限手段は、保護
手段12を介して電流制御型トランジスタT1の制御端
子(ベース端子)に供給される電流の向きを順方向とする
少なくとも1つのダイオード11を備えることを特徴と
する。 (3)請求項3に記載の発明は、請求項1に記載の電流
制御型素子用駆動装置において、電流制限手段は、保護
手段16を介して電流制御型トランジスタT1の制御端
子(ベース端子)に供給される電流の向きを逆方向とする
ツェナダイオード17を備えることを特徴とする。 (4)請求項4に記載の発明は、請求項1に記載の電流
制御型素子用駆動装置において、電流制限手段は、保護
手段16と直列に接続される抵抗器を備えることを特徴
とする。 (5)請求項5に記載の発明による電流制御型素子用駆
動装置は、駆動用端子(エミッタ端子)に接続された誘導
性負荷L1に対して駆動電流を供給する電流制御型トラ
ンジスタT1と、MOS型トランジスタ52を用いたイ
ンバータにより電流制御型トランジスタT1を駆動する
駆動手段105と、MOS型トランジスタ52に寄生す
るダイオード52aを用いて、電流制御型トランジスタ
T1が誘導性負荷L1を駆動する向きと逆方向にオンす
るように誘導性負荷L1から生じる逆起電力による電流
を電流制御型トランジスタT1の制御端子(ベース端子)
に供給する保護手段52aと、保護手段52aと別に設
けられ、逆起電力による電流を電流制御型トランジスタ
T1の制御端子(ベース端子)に制限して供給する保護
手段52aより高インピーダンスの電流制限手段11,
12と、駆動手段105と制御端子(ベース端子)との間
に介挿されるスイッチング手段15と、電流制御型トラ
ンジスタT1を逆方向にオンさせるとき、保護手段52
aを介して電流制御型トランジスタT1の制御端子(ベ
ース端子)に電流を供給する一方、電流制御型トランジ
スタT1が逆方向にオンしているとき、電流制限手段1
1,12を介して制御端子(ベース端子)に電流を供給す
るようにスイッチング手段15を切換え制御する制御手
段106とを備えることにより、上述した目的を達成す
る。
The present invention will be described with reference to FIGS. 1, 6, and 7 showing one embodiment. (1) The invention according to claim 1 is a current control type transistor T1 for supplying a drive current to an inductive load L1 connected to a drive terminal (emitter terminal), and the current control type transistor T1 is connected to the inductive load L1. And a protection means 12 for supplying a current due to a back electromotive force generated from the inductive load L1 to the control terminal (base terminal) of the current control type transistor T1 so as to turn on in a direction opposite to the driving direction of the current control type transistor T1 It is applied to the driving device for Then, the protection means 12 (1
6) current limiting means 1 for limiting the current supplied to the control terminal (base terminal) of the current control transistor T1
By providing 1 (17), the above object is achieved. (2) According to a second aspect of the present invention, in the current control type element driving device according to the first aspect, the current limiting means includes a control terminal (base terminal) of the current control type transistor T1 via the protection means 12. And at least one diode 11 having a forward direction of a current supplied to the diode. (3) According to a third aspect of the present invention, in the current control type element driving device according to the first aspect, the current limiting means includes a control terminal (base terminal) of the current control type transistor T1 via the protection means 16. And a zener diode 17 that reverses the direction of the current supplied to the power supply. (4) According to a fourth aspect of the present invention, in the current controlling element driving device according to the first aspect, the current limiting means includes a resistor connected in series with the protection means 16. . (5) The current controlling element driving device according to the fifth aspect of the present invention includes a current controlling transistor T1 for supplying a driving current to an inductive load L1 connected to a driving terminal (emitter terminal); The driving means 105 for driving the current control transistor T1 by the inverter using the MOS transistor 52, and the direction in which the current control transistor T1 drives the inductive load L1 using the diode 52a parasitic on the MOS transistor 52. The current generated by the back electromotive force generated from the inductive load L1 so as to turn on in the reverse direction is supplied to the control terminal (base terminal) of the current control transistor T1
52a, which is provided separately to the protection means 52a, and a current limiting means having a higher impedance than the protection means 52a which supplies the current generated by the back electromotive force to the control terminal (base terminal) of the current control type transistor T1 by limiting the current. 11,
12, the switching means 15 interposed between the driving means 105 and the control terminal (base terminal), and the protection means 52 when the current control transistor T1 is turned on in the reverse direction.
a, the current is supplied to the control terminal (base terminal) of the current control transistor T1 via the current control transistor T1.
The above-mentioned object is achieved by providing a control means 106 for switching and controlling the switching means 15 so as to supply a current to a control terminal (base terminal) via the terminals 1 and 12.

【0007】なお、上記課題を解決するための手段の項
では、本発明をわかりやすく説明するために実施の形態
の図と対応づけたが、これにより本発明が実施の形態に
限定されるものではない。
In the section of the means for solving the above-mentioned problems, the present invention is associated with the drawings of the embodiments for easy understanding of the present invention, but the present invention is not limited to the embodiments. is not.

【0008】[0008]

【発明の効果】以上詳細に説明したように請求項1〜5
に記載の発明によれば、電流制御型トランジスタを逆方
向にオンさせることにより、駆動用端子に接続された誘
導性負荷で生じる逆起電力から電流制御型トランジスタ
を保護する電流制御型素子用駆動装置において、電流制
御型トランジスタの制御端子に供給される電流を制限す
るようにした。したがって、制御端子に流れる電流に応
じて電流制御型トランジスタ内に電荷が蓄積される場合
には、電流が制限された分だけ電流制御型トランジスタ
に蓄積される電荷が少なくなる。この結果、電流制御型
トランジスタがより早くオフされるから、電流制御型ト
ランジスタを貫通するような大きな電流が流れにくくな
り、このような貫通電流による損失を抑えることができ
る上に、貫通電流により電流制御型トランジスタが損傷
を受けることが防止される。
As described in detail above, claims 1 to 5
According to the invention described in (1), the current control transistor is turned on in the reverse direction, thereby protecting the current control transistor from the back electromotive force generated by the inductive load connected to the driving terminal. In the device, the current supplied to the control terminal of the current control transistor is limited. Therefore, when electric charges are accumulated in the current control type transistor in accordance with the current flowing through the control terminal, the electric charge accumulated in the current control type transistor is reduced by the limited amount of the current. As a result, since the current-controlled transistor is turned off earlier, a large current that passes through the current-controlled transistor is less likely to flow, so that the loss due to such a through-current can be suppressed and the current can be reduced by the through-current. The control type transistor is prevented from being damaged.

【0009】とくに、請求項5に記載の発明では、電流
制御型トランジスタの制御端子に供給する電流につい
て、電流制御型トランジスタを逆方向にオンさせるとき
より逆方向にオンしているときのインピーダンスを高く
して制限するようにした。したがって、電流制御型トラ
ンジスタの制御端子に供給される電流を常に制限する場
合に比べて、電流制御型トランジスタがより早く逆方向
にオンする。この結果、電流制御型トランジスタの制御
端子に供給される電流が少なくなるから、上述したよう
に電流制御型トランジスタに蓄積される電荷が少なくな
り、電流制御型トランジスタを貫通するような大きな電
流が流れにくくなり、このような貫通電流による損失を
抑えることができる。
In particular, according to the present invention, the impedance of the current supplied to the control terminal of the current control type transistor when the current control type transistor is turned on in the reverse direction is lower than when the current control type transistor is turned on in the reverse direction. Increased the limit. Therefore, the current control type transistor is turned on in the reverse direction faster than in the case where the current supplied to the control terminal of the current control type transistor is always limited. As a result, the current supplied to the control terminal of the current control transistor decreases, so that the charge stored in the current control transistor decreases as described above, and a large current flows through the current control transistor. The loss due to such a through current can be suppressed.

【0010】[0010]

【発明の実施の形態】以下、図面を参照して本発明の実
施の形態を説明する。 −第一の実施の形態− 図1は、たとえば、誘導モータを制御するHブリッジ回
路の一部であり、本発明の第一の実施の形態による電流
制御形半導体装置の回路図である。図1において、電流
制御形スイッチングトランジスタ(以下、単に駆動用ト
ランジスタと略する)T1,T2は、モータなどの誘導
性負荷L1に駆動電流を供給するスイッチングデバイス
であり、それぞれベース端子に接続された駆動回路1
3,33で駆動される。駆動用トランジスタT1のコレ
クタ端子に電源電圧V1が接続され、駆動用トランジス
タT2のエミッタ端子は接地されている。駆動用トラン
ジスタT1のエミッタ端子と駆動用トランジスタT2の
コレクタ端子との間に誘導性負荷L1が接続されてい
る。
Embodiments of the present invention will be described below with reference to the drawings. First Embodiment FIG. 1 is a circuit diagram of a current control type semiconductor device according to a first embodiment of the present invention, which is a part of an H-bridge circuit for controlling an induction motor, for example. In FIG. 1, current-controlled switching transistors (hereinafter simply referred to as driving transistors) T1 and T2 are switching devices that supply a driving current to an inductive load L1 such as a motor, and are each connected to a base terminal. Drive circuit 1
Driven by 3, 33. The power supply voltage V1 is connected to the collector terminal of the driving transistor T1, and the emitter terminal of the driving transistor T2 is grounded. An inductive load L1 is connected between the emitter terminal of the driving transistor T1 and the collector terminal of the driving transistor T2.

【0011】駆動用トランジスタT1のエミッタ端子−
ベース端子間には、環流用のダイオード11とダイオー
ド12とが直列に接続されている。ダイオード11およ
び12は、それぞれ駆動用トランジスタT1のエミッタ
端子側にアノード、駆動用トランジスタT1のベース端
子側にカソードが接続される。
The emitter terminal of the driving transistor T1
Between the base terminals, a circulating diode 11 and a diode 12 are connected in series. The diodes 11 and 12 each have an anode connected to the emitter terminal of the driving transistor T1 and a cathode connected to the base terminal of the driving transistor T1.

【0012】駆動用トランジスタT2のエミッタ端子−
ベース端子間にも駆動用トランジスタT1と同様に、環
流用のダイオード31とダイオード32とが直列に接続
されている。ダイオード31および32は、それぞれ駆
動用トランジスタT2のエミッタ端子側にアノード、駆
動用トランジスタT2のベース端子側にカソードが接続
される。
The emitter terminal of the driving transistor T2
Similarly to the driving transistor T1, a circulating diode 31 and a diode 32 are connected in series between the base terminals. The diodes 31 and 32 have an anode connected to the emitter terminal side of the driving transistor T2 and a cathode connected to the base terminal side of the driving transistor T2, respectively.

【0013】図2は駆動回路13および33を構成する
回路の一例を示す。図2において、駆動回路13および
33は、スイッチングトランジスタ21および抵抗器2
2によるスイッチング回路SCと、トランジスタ24,コ
ンデンサ23,抵抗器25およびダイオード26による
インピーダンス調整回路IAとで構成される。スイッチン
グ回路SCは、駆動回路13および33の入力端子20か
ら入力される電圧信号のレベルに応じて、出力端子27
から駆動用トランジスタT1およびT2を駆動する駆動
電流を出力する。インピーダンス調整回路IAは、入力端
子20から入力される電圧信号のレベルに基づいて、駆
動回路13および33の出力端子と接地間のインピーダ
ンスを変える。
FIG. 2 shows an example of a circuit constituting the driving circuits 13 and 33. In FIG. 2, drive circuits 13 and 33 include a switching transistor 21 and a resistor 2
2 and a impedance adjustment circuit IA including a transistor 24, a capacitor 23, a resistor 25, and a diode 26. The switching circuit SC outputs an output terminal 27 according to the level of the voltage signal input from the input terminal 20 of the drive circuits 13 and 33.
Outputs a driving current for driving the driving transistors T1 and T2. The impedance adjustment circuit IA changes the impedance between the output terminals of the drive circuits 13 and 33 and the ground based on the level of the voltage signal input from the input terminal 20.

【0014】駆動回路13の動作について説明する。入
力端子20にハイレベルの電圧信号が入力されると、ス
イッチング回路SCのスイッチングトランジスタ21がオ
ンすることにより、抵抗器22およびダイオード26に
駆動電流が流れる。この駆動電流は、出力端子27から
駆動用トランジスタT1(図1)のベース端子に供給され
て、駆動用トランジスタT1(図1)を駆動する。このと
き、インピーダンス調整回路IAのコンデンサ23が充電
されることにより、所定時間が経過するとトランジスタ
24がターンオンする。トランジスタ24がターンオン
すると、出力端子27と接地間、すなわち、駆動用トラ
ンジスタT1(図1)のベース端子と接地間のインピーダ
ンスが低下する。
The operation of the drive circuit 13 will be described. When a high-level voltage signal is input to the input terminal 20, the switching transistor 21 of the switching circuit SC is turned on, so that a driving current flows through the resistor 22 and the diode 26. This drive current is supplied from the output terminal 27 to the base terminal of the drive transistor T1 (FIG. 1) to drive the drive transistor T1 (FIG. 1). At this time, by charging the capacitor 23 of the impedance adjustment circuit IA, the transistor 24 is turned on after a lapse of a predetermined time. When the transistor 24 is turned on, the impedance between the output terminal 27 and the ground, that is, the impedance between the base terminal of the driving transistor T1 (FIG. 1) and the ground decreases.

【0015】次に、駆動回路13の入力端子20にロー
レベルの電圧信号が入力されると、スイッチングトラン
ジスタ21がオフすることにより、出力端子27から駆
動用トランジスタT1(図1)のベース端子に駆動電流が
流れなくなる。このとき、コンデンサ23に蓄積されて
いる電荷がトランジスタ24および抵抗器25を介して
放電され、スイッチングトランジスタ21がオフしてか
らしばらくの間はトランジスタ24のオン状態が保持さ
れる。すなわち、駆動用トランジスタT1(図1)がター
ンオフしてからしばらくの間は、駆動用トランジスタT
1(図1)のベース端子−接地間インピーダンスは低い
状態が保持される。そこで、この期間を利用して駆動用
トランジスタT1(図1)のコレクタ領域に蓄積されてい
る電荷をベース領域に素早く引き出すことが可能にな
る。この結果、駆動用トランジスタT1(図1)のターン
オフ時間が短縮される。
Next, when a low-level voltage signal is input to the input terminal 20 of the drive circuit 13, the switching transistor 21 is turned off, so that the output terminal 27 is connected to the base terminal of the drive transistor T1 (FIG. 1). The drive current stops flowing. At this time, the electric charge accumulated in the capacitor 23 is discharged through the transistor 24 and the resistor 25, and the on state of the transistor 24 is maintained for a while after the switching transistor 21 is turned off. That is, for a while after the driving transistor T1 (FIG. 1) is turned off, the driving transistor T1 is turned off.
1 (FIG. 1) maintains a low impedance between the base terminal and the ground. Therefore, by utilizing this period, it is possible to quickly extract the charge accumulated in the collector region of the driving transistor T1 (FIG. 1) to the base region. As a result, the turn-off time of the driving transistor T1 (FIG. 1) is reduced.

【0016】コンデンサ23の放電が終了すると、トラ
ンジスタ24のベース端子に電流が流れなくなり、トラ
ンジスタ24がターンオフする。これにより、駆動用ト
ランジスタT1(図1)のベース端子−接地間インピーダ
ンスが高くなる。
When the discharge of the capacitor 23 is completed, no current flows to the base terminal of the transistor 24, and the transistor 24 is turned off. As a result, the impedance between the base terminal and the ground of the driving transistor T1 (FIG. 1) increases.

【0017】駆動回路33も駆動回路13と同様に動作
する。すなわち、駆動回路33の入力端子20に入力さ
れる電圧信号のレベルに応じて、出力端子27から駆動
用トランジスタT2(図1)を駆動する駆動電流を出力
し、駆動回路33の入力端子20に入力される電圧信号
のレベルに基づいて、駆動用トランジスタT2(図1)の
ベース端子−接地間インピーダンスを変化させる。
The driving circuit 33 operates similarly to the driving circuit 13. That is, a driving current for driving the driving transistor T2 (FIG. 1) is output from the output terminal 27 in accordance with the level of the voltage signal input to the input terminal 20 of the driving circuit 33, and the driving current is input to the input terminal 20 of the driving circuit 33. The impedance between the base terminal and the ground of the driving transistor T2 (FIG. 1) is changed based on the level of the input voltage signal.

【0018】以上の電流制御形半導体装置の動作につい
て詳細に説明する。 −上側アーム− 図3は、図1の上側アーム部分、すなわち、駆動回路1
3の出力端子27から出力される信号Sig13および駆
動回路33の出力端子27から出力される信号Sig33
のタイムチャートである。駆動回路13の出力信号Sig
13がハイレベルになると(図3のt1)、駆動用トラン
ジスタT1のベース端子に駆動電流が流れ、駆動用トラ
ンジスタT1が順方向にオンして図1のZに示す方向に
電流が流れる。このとき、上述した駆動回路13内のイ
ンピーダンス調整回路IAの作用により、駆動用トランジ
スタT1のベース端子−接地間インピーダンスが低下す
る。
The operation of the above-described current control type semiconductor device will be described in detail. -Upper Arm-FIG. 3 shows an upper arm portion of FIG.
3 and the signal Sig33 output from the output terminal 27 of the driving circuit 33.
It is a time chart. Output signal Sig of drive circuit 13
When 13 goes high (t1 in FIG. 3), a drive current flows through the base terminal of the drive transistor T1, the drive transistor T1 turns on in the forward direction, and a current flows in the direction indicated by Z in FIG. At this time, the impedance between the base terminal and the ground of the driving transistor T1 is reduced by the operation of the impedance adjusting circuit IA in the driving circuit 13 described above.

【0019】駆動回路13の出力信号Sig13がローレ
ベルになると(図3のt2)、駆動用トランジスタT1の
ベース端子に駆動電流が流れなくなり、駆動用トランジ
スタT1はターンオフする。制御回路13の出力信号Si
g13がローレベルに変化してしばらくの間、つまり、
駆動用トランジスタT1がターンオフしてしばらくの間
は、上述した駆動回路13内のインピーダンス調整回路
IAの作用により、駆動用トランジスタT1のベース端子
−接地間インピーダンスの低い状態が保持される。この
期間に、駆動用トランジスタT1のコレクタ領域に蓄積
されている電荷が、駆動用トランジスタT1のベース端
子を経て図1のDに示す方向へ引き出される。インピー
ダンス調整回路IAのコンデンサ23(図2)の放電が終了
すると、駆動用トランジスタT1のベース端子−接地間
インピーダンスが高くなる。
When the output signal Sig13 of the drive circuit 13 goes low (t2 in FIG. 3), no drive current flows through the base terminal of the drive transistor T1, and the drive transistor T1 turns off. Output signal Si of control circuit 13
g13 changes to low level for a while, that is,
For a while after the driving transistor T1 is turned off, the impedance adjustment circuit in the driving circuit 13 described above is used.
By the action of IA, the state where the impedance between the base terminal and the ground of the driving transistor T1 is low is maintained. During this period, the electric charge accumulated in the collector region of the driving transistor T1 is drawn out in the direction shown in FIG. 1D via the base terminal of the driving transistor T1. When the discharge of the capacitor 23 (FIG. 2) of the impedance adjustment circuit IA ends, the impedance between the base terminal and the ground of the driving transistor T1 increases.

【0020】一方、図1において、下側アーム部分の動
作も合わせて考えると、駆動用トランジスタT1のコレ
クタ領域に蓄積されている電荷を引き出して駆動用トラ
ンジスタT1をオフしようとしている状態の間に、駆動
回路33により駆動用トランジスタT2がオフ状態から
ターンオンされると(図3のt11)、図1のAに示す方
向に電流が流れる。その後、駆動回路33により駆動用
トランジスタT2がターンオフされると(図3のt3)、
誘導性負荷L1から逆起電力が発生され、この逆起電力
によって図1のP点の電位が上昇する。P点の電位が、
{(駆動用トランジスタT1のベース端子の電位)+(ダ
イオード11の順方向のドロップ電圧)+(ダイオード1
2の順方向のドロップ電圧)}より高くなると、ダイオ
ード11および12が順バイアスされて図1のC→Eで
示す方向に電流が流れる。
On the other hand, in FIG. 1, considering the operation of the lower arm portion, the electric charge stored in the collector region of the driving transistor T1 is extracted to turn off the driving transistor T1. When the driving transistor T2 is turned on from the off state by the driving circuit 33 (t11 in FIG. 3), a current flows in the direction indicated by A in FIG. Thereafter, when the driving transistor T2 is turned off by the driving circuit 33 (t3 in FIG. 3),
Back electromotive force is generated from the inductive load L1, and the potential at point P in FIG. 1 rises due to the back electromotive force. The potential at point P is
{(Potential of base terminal of driving transistor T1) + (forward drop voltage of diode 11) + (diode 1
2, the diodes 11 and 12 are forward-biased, and a current flows in the direction indicated by C → E in FIG.

【0021】このとき、上述したように駆動用トランジ
スタT1のベース端子−接地間インピーダンスが高くさ
れている結果、駆動用トランジスタT1が逆方向にター
ンオンされて、エミッタ端子からコレクタ端子に向けて
逆方向に、すなわち、図1のBに示す方向に電流が流れ
る。定常状態になると、主としてBに示す方向に電流が
流れ、エミッタ端子からベース端子、すなわちC→Eで
示す方向に流れる電流はわずかである。
At this time, as described above, as the impedance between the base terminal and the ground of the driving transistor T1 is increased, the driving transistor T1 is turned on in the reverse direction, and the driving transistor T1 is turned on in the reverse direction from the emitter terminal to the collector terminal. In other words, the current flows in the direction shown in FIG. In the steady state, current flows mainly in the direction indicated by B, and a small amount of current flows from the emitter terminal to the base terminal, that is, the direction indicated by C → E.

【0022】さらに、ダイオード11とダイオード12
とを直列に接続したことにより、ダイオードが1つの場
合に比べてインピーダンスが高くなるので、エミッタ端
子からベース端子へ流れる電流が流れにくくなる。この
結果、ベース端子から駆動用トランジスタT1内に流入
する電荷が少なくなる。
Further, the diode 11 and the diode 12
Are connected in series, the impedance is higher than in the case of one diode, so that the current flowing from the emitter terminal to the base terminal is less likely to flow. As a result, the amount of charge flowing from the base terminal into the driving transistor T1 is reduced.

【0023】上記BおよびCで示される方向に流れる電
流、すなわち、環流電流が流れている状態で、駆動回路
33により駆動用トランジスタT2を再びターンオンさ
せる信号が出力されると(図3のt4)、駆動用トランジ
スタT2がターンオンする。駆動用トランジスタT2が
ターンオンすると、駆動用トランジスタT1が逆回復動
作に移行する。この時点において、駆動用トランジスタ
T1のベース端子−接地間インピーダンスは高い状態で
あるが、上述したように駆動用トランジスタT1内に蓄
積されている電荷が少なく抑えられている。この結果、
駆動用トランジスタT1はすみやかにオフ状態になり、
駆動用トランジスタT1のコレクタ端子からエミッタ端
子に向けて貫通する大きな貫通電流を減少させることが
できる。
When the drive circuit 33 outputs a signal to turn on the drive transistor T2 again while the current flowing in the directions indicated by B and C, that is, the circulating current is flowing (t4 in FIG. 3). , The driving transistor T2 is turned on. When the driving transistor T2 is turned on, the driving transistor T1 shifts to the reverse recovery operation. At this point, although the impedance between the base terminal and the ground of the driving transistor T1 is in a high state, the electric charge accumulated in the driving transistor T1 is suppressed as described above. As a result,
The driving transistor T1 is immediately turned off,
A large through current flowing from the collector terminal of the driving transistor T1 to the emitter terminal can be reduced.

【0024】その後、駆動回路33により駆動用トラン
ジスタT2が再びターンオフされると(図3のt5)、上
述したタイミングt3の場合と同様に、駆動用トランジ
スタT1が逆方向にターンオンされて、エミッタ端子か
らコレクタ端子に向けて、環流電流が流れる。さらにそ
の後、駆動回路13の出力信号Sig13がハイレベルに
なると(図3のt6)、駆動用トランジスタT1のベース
端子に駆動電流が流れる。この結果、駆動用トランジス
タT1が順方向にオンすることにより、上述したタイミ
ングt1と同様の動作が繰り返される。
Thereafter, when the driving transistor T2 is turned off again by the driving circuit 33 (t5 in FIG. 3), the driving transistor T1 is turned on in the reverse direction, similarly to the case of the above-described timing t3, and the emitter terminal is turned on. Circulating current flows from the collector terminal to the collector terminal. After that, when the output signal Sig13 of the drive circuit 13 goes high (t6 in FIG. 3), a drive current flows through the base terminal of the drive transistor T1. As a result, when the driving transistor T1 is turned on in the forward direction, the same operation as at the timing t1 described above is repeated.

【0025】−下側アーム− 図4は、駆動回路33の出力端子27から出力される信
号Sig33および駆動回路13の出力端子27から出力
される信号Sig13のタイムチャートである。図5は、
図1の回路図の下側アーム部分の動作を説明する図であ
る。図4において、駆動回路33の出力信号Sig33が
ハイレベルになると(図4のt1')、駆動用トランジス
タT2のベース端子に駆動電流が流れ、駆動用トランジ
スタT2が順方向にオンして図5のGに示す方向に電流
が流れる。このとき、上述した駆動回路33内のインピ
ーダンス調整回路IAの作用により、駆動用トランジスタ
T2のベース端子−接地間インピーダンスが低下する。
FIG. 4 is a time chart of the signal Sig 33 output from the output terminal 27 of the drive circuit 33 and the signal Sig 13 output from the output terminal 27 of the drive circuit 13. FIG.
FIG. 2 is a diagram illustrating an operation of a lower arm portion of the circuit diagram of FIG. 1. In FIG. 4, when the output signal Sig33 of the drive circuit 33 becomes high level (t1 ′ in FIG. 4), a drive current flows through the base terminal of the drive transistor T2, and the drive transistor T2 turns on in the forward direction. Current flows in the direction indicated by G in FIG. At this time, the impedance between the base terminal and the ground of the driving transistor T2 is reduced by the action of the impedance adjusting circuit IA in the driving circuit 33 described above.

【0026】駆動回路33の出力信号Sig33がローレ
ベルになると(図4のt2')、駆動用トランジスタT2
のベース端子に駆動電流が流れなくなり、駆動用トラン
ジスタT2はターンオフする。制御回路33の出力信号
Sig33がローレベルに変化してしばらくの間、つま
り、駆動用トランジスタT2がターンオフしてしばらく
の間は、上述した駆動回路33内のインピーダンス調整
回路IAの作用により、駆動用トランジスタT2のベース
端子−接地間インピーダンスの低い状態が保持される。
この期間に、駆動用トランジスタT2のコレクタ領域に
蓄積されている電荷が、駆動用トランジスタT2のベー
ス端子を経て接地側へ引き出される。インピーダンス調
整回路IAのコンデンサ23(図2)の放電が終了すると、
駆動用トランジスタT2のベース端子−接地間インピー
ダンスが高くなる。
When the output signal Sig33 of the driving circuit 33 goes low (t2 'in FIG. 4), the driving transistor T2
No drive current flows through the base terminal of the drive transistor T2, and the drive transistor T2 is turned off. Output signal of control circuit 33
For a while after the Sig 33 changes to the low level, that is, for a while after the driving transistor T2 is turned off, the operation of the impedance adjustment circuit IA in the driving circuit 33 described above causes the base terminal of the driving transistor T2 to have a negative polarity. The state where the impedance between the grounds is low is maintained.
During this period, the electric charge accumulated in the collector region of the driving transistor T2 is drawn out to the ground through the base terminal of the driving transistor T2. When the discharge of the capacitor 23 (FIG. 2) of the impedance adjustment circuit IA is completed,
The impedance between the base terminal and the ground of the driving transistor T2 increases.

【0027】一方、図5において、上側アーム部分の動
作も合わせて考えると、駆動用トランジスタT2のコレ
クタ領域に蓄積されている電荷を引き出して駆動用トラ
ンジスタT2をオフしようとしている状態の間に、駆動
回路13により駆動用トランジスタT1がオフ状態から
ターンオンされると(図4のt11')、図5のDに示す
方向に電流が流れる。その後、駆動回路13により駆動
用トランジスタT1がターンオフされると(図4のt
3')、誘導性負荷L1から逆起電力が発生され、この逆
起電力によって図5のP点の電位が下降する。P点の電
位が駆動用トランジスタT2のエミッタ端子の電位、す
なわち、接地電位より低くなると、駆動用トランジスタ
T2のベース端子の電位はエミッタ端子の電位より低く
なる。駆動用トランジスタT2のベース端子の電位が、
{(接地電位)−(ダイオード32の順方向のドロップ電
圧)−(ダイオード31の順方向のドロップ電圧)}より
低くなると、ダイオード31および32が順バイアスさ
れて図5のI→Jに示す方向に電流が流れる。
On the other hand, in FIG. 5, considering the operation of the upper arm portion, the electric charge accumulated in the collector region of the driving transistor T2 is drawn out to turn off the driving transistor T2. When the drive transistor T1 is turned on from the off state by the drive circuit 13 (t11 'in FIG. 4), a current flows in the direction indicated by D in FIG. Thereafter, when the driving transistor T1 is turned off by the driving circuit 13 (t in FIG. 4).
3 '), a back electromotive force is generated from the inductive load L1, and the back electromotive force lowers the potential at point P in FIG. When the potential at the point P becomes lower than the potential of the emitter terminal of the driving transistor T2, that is, the ground potential, the potential of the base terminal of the driving transistor T2 becomes lower than the potential of the emitter terminal. When the potential of the base terminal of the driving transistor T2 is
When it is lower than {(ground potential)-(forward drop voltage of diode 32)-(forward drop voltage of diode 31)}, diodes 31 and 32 are forward-biased, and the direction shown by I → J in FIG. Current flows through

【0028】このとき、上述したように駆動用トランジ
スタT2のベース端子−接地間インピーダンスが高くさ
れている結果、駆動用トランジスタT2が逆方向にター
ンオンされて、エミッタ端子からコレクタ端子に向けて
逆方向に、すなわち、図5のHに示す方向に電流が流れ
る。定常状態になると、主としてHに示す方向に電流が
流れ、エミッタ端子からベース端子、すなわちI→Jで
示す方向に流れる電流はわずかである。
At this time, as described above, as the impedance between the base terminal and the ground of the driving transistor T2 is increased, the driving transistor T2 is turned on in the reverse direction, and the driving transistor T2 is turned on in the reverse direction from the emitter terminal to the collector terminal. , That is, the current flows in the direction indicated by H in FIG. In the steady state, current flows mainly in the direction indicated by H, and a small amount of current flows from the emitter terminal to the base terminal, that is, in the direction indicated by I → J.

【0029】さらに、ダイオード31とダイオード32
とを直列に接続したことにより、ダイオードが1つの場
合に比べてインピーダンスが高くなるので、エミッタ端
子からベース端子へ流れる電流が流れにくくなる。この
結果、ベース端子から駆動用トランジスタT2内に流入
する電荷が少なくなる。
Further, a diode 31 and a diode 32
Are connected in series, the impedance is higher than in the case of one diode, so that the current flowing from the emitter terminal to the base terminal is less likely to flow. As a result, the charge flowing from the base terminal into the driving transistor T2 is reduced.

【0030】上記HおよびIで示される方向に流れる電
流、すなわち、環流電流が流れている状態で、駆動回路
13により駆動用トランジスタT1を再びターンオンさ
せる信号が出力されると(図5のt4')、駆動用トラン
ジスタT1がターンオンする。駆動用トランジスタT1
がターンオンすると、駆動用トランジスタT2が逆回復
動作に移行する。この時点において、駆動用トランジス
タT2のベース端子−接地間インピーダンスは高い状態
であるが、上述したように駆動用トランジスタT2内に
蓄積されている電荷が少なく抑えられている。この結
果、駆動用トランジスタT2はすみやかにオフ状態にな
り、駆動用トランジスタT2のコレクタ端子からエミッ
タ端子に向けて貫通する大きな貫通電流を減少させるこ
とができる。
When the drive circuit 13 outputs a signal to turn on the drive transistor T1 again while the current flowing in the directions indicated by H and I, that is, the circulating current is flowing (t4 'in FIG. 5). ), The driving transistor T1 is turned on. Driving transistor T1
Is turned on, the driving transistor T2 shifts to a reverse recovery operation. At this point, although the impedance between the base terminal and the ground of the driving transistor T2 is in a high state, the electric charge accumulated in the driving transistor T2 is reduced as described above. As a result, the driving transistor T2 is immediately turned off, and a large through current flowing from the collector terminal to the emitter terminal of the driving transistor T2 can be reduced.

【0031】その後、駆動回路13により駆動用トラン
ジスタT1が再びターンオフされると(図5のt5')、
上述したタイミングt3'の場合と同様に、駆動用トラ
ンジスタT2が逆方向にターンオンされて、エミッタ端
子からコレクタ端子に向けて、環流電流が流れる。さら
にその後、駆動回路33の出力信号Sig33がハイレベ
ルになると(図5のt6')、駆動用トランジスタT2の
ベース端子に駆動電流が流れる。この結果、駆動用トラ
ンジスタT2が順方向にオンすることにより、上述した
タイミングt1'と同様の動作が繰り返される。
Thereafter, when the driving transistor T1 is turned off again by the driving circuit 13 (t5 'in FIG. 5),
As in the case of the timing t3 'described above, the driving transistor T2 is turned on in the reverse direction, and a circulating current flows from the emitter terminal to the collector terminal. After that, when the output signal Sig33 of the drive circuit 33 becomes high level (t6 'in FIG. 5), a drive current flows through the base terminal of the drive transistor T2. As a result, when the driving transistor T2 is turned on in the forward direction, the same operation as the above-described timing t1 'is repeated.

【0032】以上説明した第一の実施の形態によれば、
以下の作用効果が得られる。 (1)駆動用トランジスタT1のベース端子およびエミ
ッタ端子間にダイオード11とダイオード12とを直列
に接続し、駆動用トランジスタT2のベース端子および
エミッタ端子間にダイオード31とダイオード32とを
直列に接続した。したがって、ダイオードが1つ接続さ
れる場合に比べてインピーダンスを大きくできるので、
駆動用トランジスタT1およびT2を逆方向にターンオ
ンさせるときにそれぞれのベース端子から流入される電
流が少なくなり、駆動用トランジスタT1およびT2内
に蓄積される電荷を少なく抑えることができる。このた
め、駆動用トランジスタT1およびT2の逆回復時間が
短縮されてすみやかにオフ状態になるから、駆動用トラ
ンジスタT1およびT2のコレクタ端子からエミッタ端
子に向けて流れる大きな貫通電流を減少させることがで
きる。この結果、無駄な損失を減少させ、逆回復動作を
していない方の駆動用トランジスタを保護する効果が得
られる。
According to the first embodiment described above,
The following operational effects can be obtained. (1) The diode 11 and the diode 12 are connected in series between the base terminal and the emitter terminal of the driving transistor T1, and the diode 31 and the diode 32 are connected in series between the base terminal and the emitter terminal of the driving transistor T2. . Therefore, the impedance can be increased as compared with the case where one diode is connected.
When the driving transistors T1 and T2 are turned on in the reverse direction, the current flowing from the respective base terminals is reduced, and the electric charge stored in the driving transistors T1 and T2 can be reduced. For this reason, the reverse recovery time of the driving transistors T1 and T2 is shortened and the transistor is immediately turned off, so that a large through current flowing from the collector terminal to the emitter terminal of the driving transistors T1 and T2 can be reduced. . As a result, it is possible to obtain an effect of reducing useless loss and protecting the driving transistor that is not performing the reverse recovery operation.

【0033】(2)上側アームおよび下側アームを対称
な回路にしたので、駆動用トランジスタT1およびT2
の動作が逆、すなわち、図1および図5において誘導性
負荷L1に流れる電流の向きが左右いずれの場合でも、
上記(1)の効果が得られる。 (3)インピーダンス調整回路IAにより、スイッチング
トランジスタ21がオフしてからしばらくの間は、トラ
ンジスタ24のオン状態が保持されるようにしたので、
駆動用トランジスタT1およびT2のベース端子−接地
間インピーダンスが低い状態に保持される。この結果、
駆動用トランジスタT1およびT2のコレクタ領域に蓄
積されている電荷をベース領域に逃がせるので、駆動用
トランジスタT1およびT2のターンオフ時間が短縮さ
れる。
(2) Since the upper and lower arms are formed into symmetrical circuits, the driving transistors T1 and T2
1 is different from the operation of the inductive load L1 in FIGS. 1 and 5,
The effect of the above (1) is obtained. (3) Because the on state of the transistor 24 is maintained for a while after the switching transistor 21 is turned off by the impedance adjustment circuit IA,
The impedance between the base terminals and the ground of the driving transistors T1 and T2 is kept low. As a result,
Since the charges accumulated in the collector regions of the driving transistors T1 and T2 can escape to the base region, the turn-off time of the driving transistors T1 and T2 is reduced.

【0034】上記の説明では、電流制御型半導体装置の
上下両方のアーム、すなわち、駆動用トランジスタT1
およびT2の両方に対して、そのエミッタ端子およびベ
ース端子間にそれぞれ複数のダイオードを直列に接続す
るようにした。しかしながら、駆動用トランジスタT1
およびT2の少なくとも一方についてのみ、そのエミッ
タ端子およびベース端子間に複数のダイオードを直列に
接続するようにすることもできる。この場合には、ダイ
オードが直列に接続された駆動用トランジスタの貫通電
流が減少するので、他方の駆動用トランジスタを貫通電
流で破壊することを防止できる。
In the above description, both the upper and lower arms of the current control type semiconductor device, that is, the driving transistor T1
For both T2 and T2, a plurality of diodes were respectively connected in series between the emitter terminal and the base terminal. However, the driving transistor T1
And at least one of T2 and T2, a plurality of diodes may be connected in series between the emitter terminal and the base terminal. In this case, since the through current of the driving transistor having the diode connected in series decreases, it is possible to prevent the other driving transistor from being destroyed by the through current.

【0035】また、上記の説明では、図1および図5に
おいて、ダイオード11と12,ダイオード31と32
をそれぞれ2つずつ直列に接続するようにしたが、ダイ
オードを3つ以上直列に接続して構成するようにしても
よい。
In the above description, the diodes 11 and 12 and the diodes 31 and 32 in FIGS.
Are connected in series two by two, but three or more diodes may be connected in series.

【0036】−第二の実施の形態− 第二の実施の形態では、第一の実施の形態に比べて、駆
動用トランジスタのベース端子およびエミッタ端子間に
ツェナダイオードとダイオードとが直列に接続される点
が異なる。図6は、第二の実施の形態による電流制御形
半導体装置の回路図である。第一の実施の形態と同様の
構成については同じ記号で表わす。図6において、駆動
用トランジスタT1のエミッタ端子−ベース端子間に
は、環流用のダイオード16とインピーダンス増大用の
ツェナダイオード17とが直列に接続されている。ダイ
オード16のアノードが駆動用トランジスタT1のエミ
ッタ端子側に、ツェナダイオード17のアノードが駆動
用トランジスタT1のベース端子側に接続される。
Second Embodiment In the second embodiment, a Zener diode and a diode are connected in series between the base terminal and the emitter terminal of the driving transistor as compared with the first embodiment. Is different. FIG. 6 is a circuit diagram of a current control type semiconductor device according to the second embodiment. The same components as those in the first embodiment are represented by the same symbols. In FIG. 6, a circulating diode 16 and a Zener diode 17 for increasing impedance are connected in series between an emitter terminal and a base terminal of the driving transistor T1. The anode of the diode 16 is connected to the emitter terminal of the driving transistor T1, and the anode of the Zener diode 17 is connected to the base terminal of the driving transistor T1.

【0037】駆動用トランジスタT2のエミッタ端子−
ベース端子間にも駆動用トランジスタT1と同様に、環
流用のダイオード36とインピーダンス増大用のツェナ
ダイオード37とが直列に接続されている。ダイオード
36のアノードが駆動用トランジスタT2のエミッタ端
子側に、ツェナダイオード37のアノードが駆動用トラ
ンジスタT2のベース端子側に接続される。ダイオード
16および36は、それぞれ駆動用トランジスタT1お
よびT2を順方向にオンさせる場合に、駆動用トランジ
スタT1,T2のベース端子に駆動電流を十分流すよう
に設けられている。
The emitter terminal of the driving transistor T2
Similarly to the driving transistor T1, a circulating diode 36 and a zener diode 37 for increasing impedance are connected in series between the base terminals. The anode of the diode 36 is connected to the emitter terminal of the driving transistor T2, and the anode of the Zener diode 37 is connected to the base terminal of the driving transistor T2. The diodes 16 and 36 are provided so that a sufficient drive current flows through the base terminals of the drive transistors T1 and T2 when the drive transistors T1 and T2 are turned on in the forward direction, respectively.

【0038】以上の電流制御形半導体装置の動作につい
て、上述した図3のタイムチャートを参照して詳細に説
明する。なお、第一の実施の形態と同様に、駆動用トラ
ンジスタT1を駆動する上側アームと駆動用トランジス
タT2を駆動する下側アームとは対称なので、本説明で
は上側アームについてのみ説明を行う。
The operation of the above-described current control type semiconductor device will be described in detail with reference to the time chart of FIG. Note that, similarly to the first embodiment, the upper arm for driving the driving transistor T1 and the lower arm for driving the driving transistor T2 are symmetrical. Therefore, in this description, only the upper arm will be described.

【0039】駆動回路13の出力信号Sig13がハイレ
ベルになると(図3のt1)、駆動用トランジスタT1の
ベース端子に駆動電流が流れ、駆動用トランジスタT1
が順方向にオンして図6のZに示す方向に電流が流れ
る。このとき、上述した駆動回路13内のインピーダン
ス調整回路IAの作用により、駆動用トランジスタT1の
ベース端子−接地間インピーダンスが低下する。
When the output signal Sig13 of the drive circuit 13 goes high (t1 in FIG. 3), a drive current flows through the base terminal of the drive transistor T1 and the drive transistor T1
Turn on in the forward direction, and a current flows in the direction indicated by Z in FIG. At this time, the impedance between the base terminal and the ground of the driving transistor T1 is reduced by the operation of the impedance adjusting circuit IA in the driving circuit 13 described above.

【0040】駆動回路13の出力信号Sig13がローレ
ベルになると(図3のt2)、駆動用トランジスタT1の
ベース端子に駆動電流が流れなくなり、駆動用トランジ
スタT1はターンオフする。制御回路13の出力信号Si
g13がローレベルに変化してしばらくの間、つまり、
駆動用トランジスタT1がターンオフしてしばらくの間
は、上述した駆動回路13内のインピーダンス調整回路
IAの作用により、駆動用トランジスタT1のベース端子
−接地間インピーダンスの低い状態が保持される。この
期間に、駆動用トランジスタT1のコレクタ領域に蓄積
されている電荷が、駆動用トランジスタT1のベース端
子を経て図6のDに示す方向へ引き出される。インピー
ダンス調整回路IAのコンデンサ23(図2)の放電が終了
すると、駆動用トランジスタT1のベース端子−接地間
インピーダンスが高くなる。
When the output signal Sig13 of the drive circuit 13 goes low (t2 in FIG. 3), no drive current flows through the base terminal of the drive transistor T1, and the drive transistor T1 is turned off. Output signal Si of control circuit 13
g13 changes to low level for a while, that is,
For a while after the driving transistor T1 is turned off, the impedance adjustment circuit in the driving circuit 13 described above is used.
By the action of IA, the state where the impedance between the base terminal and the ground of the driving transistor T1 is low is maintained. During this period, the electric charge accumulated in the collector region of the driving transistor T1 is drawn out in the direction shown in FIG. 6D via the base terminal of the driving transistor T1. When the discharge of the capacitor 23 (FIG. 2) of the impedance adjustment circuit IA ends, the impedance between the base terminal and the ground of the driving transistor T1 increases.

【0041】一方、図6において、下側アーム部分の動
作も合わせて考えると、駆動用トランジスタT1のコレ
クタ領域に蓄積されている電荷を引き出して駆動用トラ
ンジスタT1をオフしようとしている状態の間に、駆動
回路33により駆動用トランジスタT2がオフ状態から
ターンオンされると(図3のt11)、図6のAに示す方
向に電流が流れる。その後、駆動回路33により駆動用
トランジスタT2がターンオフされると(図3のt3)、
誘導性負荷L1から逆起電力が発生され、この逆起電力
によって図6のP点の電位が上昇する。P点の電位が、
{(駆動用トランジスタT1のベース端子の電位)+(ツ
ェナダイオード17のツェナ電圧)+(ダイオード16の
順方向のドロップ電圧)}より高くなると、ダイオード
16が順バイアスされて図6のC→Eで示す方向に電流
が流れる。
On the other hand, in FIG. 6, considering the operation of the lower arm portion, the electric charge accumulated in the collector region of the driving transistor T1 is extracted to turn off the driving transistor T1. When the driving transistor T2 is turned on from the off state by the driving circuit 33 (t11 in FIG. 3), a current flows in the direction indicated by A in FIG. Thereafter, when the driving transistor T2 is turned off by the driving circuit 33 (t3 in FIG. 3),
A counter electromotive force is generated from the inductive load L1, and the potential at the point P in FIG. 6 increases due to the counter electromotive force. The potential at point P is
When the voltage is higher than {(potential of the base terminal of the driving transistor T1) + (zener voltage of the zener diode 17) + (forward drop voltage of the diode 16)}, the diode 16 is forward-biased and C → E in FIG. A current flows in the direction shown by.

【0042】このとき、上述したように駆動用トランジ
スタT1のベース端子−接地間インピーダンスが高くさ
れている結果、駆動用トランジスタT1が逆方向にター
ンオンされて、エミッタ端子からコレクタ端子に向けて
逆方向に、すなわち、図6のBに示す方向に電流が流れ
る。定常状態になると、主としてBに示す方向に電流が
流れ、エミッタ端子からベース端子、すなわちC→Eで
示す方向に流れる電流はわずかである。
At this time, as described above, as the impedance between the base terminal and the ground of the driving transistor T1 is increased, the driving transistor T1 is turned on in the reverse direction, and the driving transistor T1 is turned on in the reverse direction from the emitter terminal to the collector terminal. In other words, the current flows in the direction shown in FIG. In the steady state, current flows mainly in the direction indicated by B, and a small amount of current flows from the emitter terminal to the base terminal, that is, the direction indicated by C → E.

【0043】さらに、ツェナダイオード17とダイオー
ド16とを直列に接続したことにより、ダイオードが1
つの場合に比べてインピーダンスが高くなるので、エミ
ッタ端子からベース端子へ流れる電流が流れにくくな
る。この結果、ベース端子から駆動用トランジスタT1
内に流入する電荷が少なくなる。
Further, by connecting the Zener diode 17 and the diode 16 in series, the diode becomes 1
Since the impedance is higher than in the two cases, the current flowing from the emitter terminal to the base terminal is less likely to flow. As a result, the driving transistor T1 is connected from the base terminal.
The charge flowing into the inside is reduced.

【0044】上記BおよびCで示される方向に流れる電
流、すなわち、環流電流が流れている状態で、駆動回路
33により駆動用トランジスタT2を再びターンオンさ
せる信号が出力されると(図3のt4)、駆動用トランジ
スタT2がターンオンする。駆動用トランジスタT2が
ターンオンすると、駆動用トランジスタT1が逆回復動
作に移行する。この時点において、駆動用トランジスタ
T1のベース端子−接地間インピーダンスは高い状態で
あるが、上述したように駆動用トランジスタT1内に蓄
積されている電荷が少なく抑えられている。この結果、
駆動用トランジスタT1はすみやかにオフ状態になり、
駆動用トランジスタT1のコレクタ端子からエミッタ端
子に向けて貫通する大きな貫通電流を減少させることが
できる。
When the drive circuit 33 outputs a signal to turn on the drive transistor T2 again while the current flowing in the directions indicated by B and C, that is, the circulating current is flowing (t4 in FIG. 3). , The driving transistor T2 is turned on. When the driving transistor T2 is turned on, the driving transistor T1 shifts to the reverse recovery operation. At this point, although the impedance between the base terminal and the ground of the driving transistor T1 is in a high state, the electric charge accumulated in the driving transistor T1 is suppressed as described above. As a result,
The driving transistor T1 is immediately turned off,
A large through current flowing from the collector terminal of the driving transistor T1 to the emitter terminal can be reduced.

【0045】その後、駆動回路33により駆動用トラン
ジスタT2が再びターンオフされると(図3のt5)、上
述したタイミングt3の場合と同様に、駆動用トランジ
スタT1が逆方向にターンオンされて、エミッタ端子か
らコレクタ端子に向けて、環流電流が流れる。さらにそ
の後、駆動回路13の出力信号Sig13がハイレベルに
なると(図3のt6)、駆動用トランジスタT1のベース
端子に駆動電流が流れる。この結果、駆動用トランジス
タT1が順方向にオンすることにより、上述したタイミ
ングt1と同様の動作が繰り返される。
Thereafter, when the driving transistor T2 is turned off again by the driving circuit 33 (t5 in FIG. 3), the driving transistor T1 is turned on in the opposite direction as in the case of the above-mentioned timing t3, and the emitter terminal is turned on. Circulating current flows from the collector terminal to the collector terminal. After that, when the output signal Sig13 of the drive circuit 13 goes high (t6 in FIG. 3), a drive current flows through the base terminal of the drive transistor T1. As a result, when the driving transistor T1 is turned on in the forward direction, the same operation as at the timing t1 described above is repeated.

【0046】以上説明した第二の実施の形態によれば、
駆動用トランジスタT1のベース端子およびエミッタ端
子間にツェナダイオード17とダイオード16とを直列
に接続し、駆動用トランジスタT2のベース端子および
エミッタ端子間にツェナダイオード37とダイオード3
6とを直列に接続した。したがって、第一の実施の形態
と同様に、ダイオードが1つ接続される場合に比べてイ
ンピーダンスを大きくできるので、駆動用トランジスタ
T1およびT2内に蓄積される電荷を少なく抑えること
ができる。このため、駆動用トランジスタT1およびT
2の逆回復時間が短縮されてすみやかにオフ状態になる
から、駆動用トランジスタT1およびT2のコレクタ端
子からエミッタ端子に向けて流れる大きな貫通電流を減
少させることができる。この結果、無駄な損失を減少さ
せ、逆回復動作をしていない方の駆動用トランジスタを
保護する効果が得られる。
According to the second embodiment described above,
A zener diode 17 and a diode 16 are connected in series between the base terminal and the emitter terminal of the driving transistor T1, and a zener diode 37 and a diode 3 are connected between the base terminal and the emitter terminal of the driving transistor T2.
6 were connected in series. Therefore, similarly to the first embodiment, the impedance can be increased as compared with the case where one diode is connected, so that the electric charge accumulated in the driving transistors T1 and T2 can be reduced. Therefore, the driving transistors T1 and T1
Since the reverse recovery time of the transistor 2 is shortened and the transistor is immediately turned off, a large through current flowing from the collector terminal to the emitter terminal of the driving transistors T1 and T2 can be reduced. As a result, it is possible to obtain an effect of reducing useless loss and protecting the driving transistor that is not performing the reverse recovery operation.

【0047】上述した電流制御型半導体装置において、
ツェナダイオード17,37の代わりに抵抗器を用いる
こともできる。この場合には、抵抗器の抵抗分により駆
動用トランジスタT1およびT2のベース端子−エミッ
タ端子間のインピーダンスが大きくなる。そして、図6
のP点の電位が上昇したとき、P点の電位が{(駆動用
トランジスタT1のベース端子の電位)+(抵抗器による
電圧降下分)+(ダイオード16の順方向のドロップ電
圧)}より高くなると、ダイオード16が順バイアスさ
れて図6のC→Eで示す方向に電流が流れる。
In the above-described current control type semiconductor device,
A resistor can be used instead of the Zener diodes 17 and 37. In this case, the impedance between the base terminal and the emitter terminal of the driving transistors T1 and T2 increases due to the resistance of the resistor. And FIG.
When the potential at point P rises, the potential at point P is higher than {(potential of the base terminal of the driving transistor T1) + (voltage drop by resistor) + (forward drop voltage of diode 16)}. Then, the diode 16 is forward-biased and a current flows in the direction indicated by C → E in FIG.

【0048】−第三の実施の形態− 第三の実施の形態では、第一および第二の実施の形態に
比べて駆動用トランジスタの駆動回路が異なる点、およ
び駆動回路と駆動用トランジスタのベース端子との間に
スイッチが設けられている点が異なる。なお、第一およ
び第二の実施の形態と同様に、駆動用トランジスタT1
を駆動する上側アームと駆動用トランジスタT2を駆動
する下側アームとは対称なので、本説明では上側アーム
についてのみ説明を行う。
Third Embodiment A third embodiment is different from the first and second embodiments in that the driving circuit of the driving transistor is different, and that the driving circuit and the base of the driving transistor are different. The difference is that a switch is provided between the terminal. Note that, similarly to the first and second embodiments, the driving transistor T1
Since the upper arm for driving the driving transistor T2 and the lower arm for driving the driving transistor T2 are symmetrical, only the upper arm will be described in this description.

【0049】図7は、第三の実施の形態による電流制御
形半導体装置の回路図であり、下側アーム部分は省略さ
れている。図7において、電流制御型半導体装置は、駆
動用トランジスタT1、駆動用トランジスタT1を駆動
する駆動回路105とを有し、誘導性負荷L1を駆動す
る。駆動用トランジスタT1のコレクタ端子に電源電圧
V1が接続され、駆動用トランジスタT1のエミッタ端
子に誘導性負荷L1および下側アームを構成する不図示
の駆動用トランジスタのコレクタ端子が接続されてい
る。
FIG. 7 is a circuit diagram of a current control type semiconductor device according to the third embodiment, in which the lower arm portion is omitted. 7, the current control type semiconductor device includes a driving transistor T1 and a driving circuit 105 for driving the driving transistor T1, and drives an inductive load L1. The power supply voltage V1 is connected to the collector terminal of the driving transistor T1, and the inductive load L1 and the collector terminal of a driving transistor (not shown) forming the lower arm are connected to the emitter terminal of the driving transistor T1.

【0050】駆動回路105の出力端子53と駆動用ト
ランジスタT1のベース端子との間にP型MOSスイッ
チ15が設けられており、P型MOSスイッチ15は制
御回路106により開閉制御される。制御回路106
は、駆動回路105の入力端子50に入力される駆動用
トランジスタT1の駆動信号のタイミングを用いて、後
述するように駆動用トランジスタT1のオン/オフ状態
に合わせてP型MOSスイッチ15を開閉制御する。駆
動用トランジスタT1のベース端子およびエミッタ端子
間には、第一の実施の形態と同様に、環流用のダイオー
ド11とダイオード12とが直列に接続されている。ダ
イオード11および12は、それぞれ駆動用トランジス
タT1のエミッタ端子側にアノード、駆動用トランジス
タT1のベース端子側にカソードが接続されている。
The P-type MOS switch 15 is provided between the output terminal 53 of the driving circuit 105 and the base terminal of the driving transistor T 1, and the P-type MOS switch 15 is controlled to open and close by the control circuit 106. Control circuit 106
Uses the timing of the drive signal of the drive transistor T1 input to the input terminal 50 of the drive circuit 105 to open and close the P-type MOS switch 15 in accordance with the on / off state of the drive transistor T1 as described later. I do. As in the first embodiment, a circulating diode 11 and a diode 12 are connected in series between the base terminal and the emitter terminal of the driving transistor T1. The diodes 11 and 12 have an anode connected to the emitter terminal of the driving transistor T1 and a cathode connected to the base terminal of the driving transistor T1, respectively.

【0051】駆動回路105は、第一および第二の実施
の形態における駆動回路13に代わる回路であり、駆動
用トランジスタT1を駆動してオン/オフさせる。駆動
回路105は、接地電位に対してフローティングされ、
駆動用トランジスタT1のエミッタ端子の電位を基準に
する正の電圧源V3と、スイッチング用のP型MOSス
イッチ51と、N型MOSスイッチ52とを含む。P型
MOSスイッチ51およびN型MOSスイッチ52に
は、デバイスの構造上スイッチと並列に寄生ダイオード
51aおよび52aがそれぞれ存在する。駆動回路10
5の電圧が高い側の出力端子53が駆動用トランジスタ
T1のベース端子に接続され、駆動回路105の電圧が
低い側の出力端子54が駆動用トランジスタT1のエミ
ッタ端子に接続される。
The drive circuit 105 is a circuit replacing the drive circuit 13 in the first and second embodiments, and drives the drive transistor T1 to turn on / off. The drive circuit 105 is floating with respect to the ground potential,
It includes a positive voltage source V3 based on the potential of the emitter terminal of the driving transistor T1, a switching P-type MOS switch 51, and an N-type MOS switch 52. The P-type MOS switch 51 and the N-type MOS switch 52 have parasitic diodes 51a and 52a, respectively, in parallel with the switches due to the structure of the device. Drive circuit 10
5 is connected to the base terminal of the driving transistor T1, and the lower output terminal 54 of the driving circuit 105 is connected to the emitter terminal of the driving transistor T1.

【0052】駆動回路105において、入力端子50が
ローレベルになると、P型MOSスイッチ51がオン、
N型MOSスイッチ52がオフされて駆動用トランジス
タT1がオンされる。一方、入力端子50がハイレベル
になると、P型MOSスイッチ51がオフ、N型MOS
スイッチ52がオンされて駆動用トランジスタT1がオ
フされる。制御回路106は、駆動用トランジスタT1
が上述した誘導性負荷L1に生じた逆起電力により逆方
向のオン状態にあるとき、ハイレベルの信号を出力して
P型MOSスイッチ15をオフにし、駆動用トランジス
タT1が逆方向のオン状態以外にあるとき、ローレベル
の信号を出力してP型MOSスイッチ15をオンさせる
ように開閉制御を行う。
In the drive circuit 105, when the input terminal 50 goes low, the P-type MOS switch 51 is turned on,
The N-type MOS switch 52 is turned off, and the driving transistor T1 is turned on. On the other hand, when the input terminal 50 goes high, the P-type MOS switch 51 is turned off and the N-type
The switch 52 is turned on and the driving transistor T1 is turned off. The control circuit 106 includes a driving transistor T1
Is in the reverse ON state due to the back electromotive force generated in the inductive load L1 described above, a high level signal is output to turn off the P-type MOS switch 15, and the driving transistor T1 is turned ON in the reverse direction. Otherwise, open / close control is performed so that a low-level signal is output to turn on the P-type MOS switch 15.

【0053】以上の電流制御形半導体装置の動作につい
て、上述した図3のタイムチャートを参照して詳細に説
明する。第三の実施の形態では、図3における駆動回路
13の出力信号Sig13を駆動回路105の出力端子5
3から出力される出力信号Sig53に置き換え、駆動回
路33の出力信号Sig33を不図示の駆動用トランジス
タT2を駆動する駆動回路の出力信号に置き換えればよ
い。駆動回路105の出力信号Sig53がハイレベルに
なると(図3のt1)、このとき、P型MOSスイッチ1
5がオンしているので、駆動用トランジスタT1のベー
ス端子に駆動電流が流れ、駆動用トランジスタT1が順
方向にオンして図1のZに示す方向に電流が流れる。
The operation of the above-described current control type semiconductor device will be described in detail with reference to the time chart of FIG. In the third embodiment, the output signal Sig13 of the drive circuit 13 in FIG.
3 and the output signal Sig33 of the drive circuit 33 may be replaced with the output signal of the drive circuit for driving the drive transistor T2 (not shown). When the output signal Sig53 of the drive circuit 105 becomes high level (t1 in FIG. 3), at this time, the P-type MOS switch 1
5 is on, the drive current flows to the base terminal of the drive transistor T1, the drive transistor T1 turns on in the forward direction, and the current flows in the direction indicated by Z in FIG.

【0054】駆動回路105の出力信号Sig53がロー
レベルになると(図3のt2)、駆動用トランジスタT1
のベース端子に駆動電流が流れなくなり、駆動用トラン
ジスタT1はターンオフする。一方、不図示の下側アー
ム部分の動作も合わせて考えると、駆動用トランジスタ
T1をオフしようとしている状態の間に、不図示の駆動
回路により不図示の駆動用トランジスタがオフ状態から
ターンオンされると(図3のt11)、図7のAに示す方
向に電流が流れる。その後、不図示の駆動回路により不
図示の駆動用トランジスタがターンオフされると(図3
のt3)、誘導性負荷L1から逆起電力が発生され、こ
の逆起電力によって図7のP点の電位が上昇する。この
時点においてP型MOSスイッチ15がオンされている
ので、P点の電位が、{(駆動用トランジスタT1のベ
ース端子の電位)+(N型MOSスイッチ52に存在する
ダイオード52aの順方向のドロップ電圧)}より高く
なると、ダイオード52aが順バイアスされて図7のD
→Eで示す方向に電流が流れる。
When the output signal Sig53 of the drive circuit 105 goes low (t2 in FIG. 3), the drive transistor T1
No drive current flows through the base terminal of the drive transistor T1, and the drive transistor T1 is turned off. On the other hand, considering the operation of the lower arm portion (not shown), the drive transistor (not shown) is turned on from the off state by the drive circuit (not shown) while the drive transistor T1 is being turned off. Then (t11 in FIG. 3), a current flows in the direction indicated by A in FIG. Thereafter, when a drive transistor (not shown) is turned off by a drive circuit (not shown) (FIG. 3).
At t3), a back electromotive force is generated from the inductive load L1, and the back electromotive force causes the potential at point P in FIG. 7 to rise. At this point, since the P-type MOS switch 15 is turned on, the potential at the point P becomes {(the potential of the base terminal of the driving transistor T1) + (the forward drop of the diode 52a existing in the N-type MOS switch 52). Voltage)}, the diode 52a is forward-biased and D
→ A current flows in the direction indicated by E.

【0055】この結果、駆動用トランジスタT1が逆方
向にターンオンされて、エミッタ端子からコレクタ端子
に向けて逆方向に、すなわち、図7のBに示す方向に電
流が流れる。上述したように、駆動用トランジスタT1
が逆方向にオンされるとP型MOSスイッチ15がオフ
するように制御される。したがって、駆動用トランジス
タT1のベース端子へ流入する電流の経路はダイオード
11とダイオード12とを直列に接続したインピーダン
スが高い経路、すなわち、図7のC→Eで示す経路だけ
になるので、エミッタ端子からベース端子へ流れる電流
が流れにくくなる。この結果、ベース端子から駆動用ト
ランジスタT1内に流入する電荷が少なくなる。
As a result, the driving transistor T1 is turned on in the reverse direction, and a current flows in the reverse direction from the emitter terminal to the collector terminal, that is, in the direction shown in FIG. 7B. As described above, the driving transistor T1
Are turned on in the reverse direction, the P-type MOS switch 15 is controlled to be turned off. Therefore, the path of the current flowing into the base terminal of the driving transistor T1 is only the path having a high impedance in which the diode 11 and the diode 12 are connected in series, that is, the path indicated by C → E in FIG. The current flowing from the terminal to the base terminal is less likely to flow. As a result, the amount of charge flowing from the base terminal into the driving transistor T1 is reduced.

【0056】上記BおよびCで示される方向に流れる電
流、すなわち、環流電流が流れている状態で、不図示の
駆動回路により駆動用トランジスタT2が再びターンオ
ンされると(図3のt4)、駆動用トランジスタT1が逆
回復動作に移行する。上述したように駆動用トランジス
タT1内に蓄積されている電荷が少なく抑えられている
結果、駆動用トランジスタT1はすみやかにオフ状態に
なり、駆動用トランジスタT1のコレクタ端子からエミ
ッタ端子に向けて貫通する大きな貫通電流を減少させる
ことができる。
When the driving transistor T2 is turned on again by a driving circuit (not shown) in the state where the current flowing in the directions indicated by B and C, that is, the circulating current is flowing (t4 in FIG. 3), The transistor T1 shifts to the reverse recovery operation. As described above, the electric charge stored in the driving transistor T1 is suppressed to a small level. As a result, the driving transistor T1 is immediately turned off, and penetrates from the collector terminal of the driving transistor T1 to the emitter terminal. Large through current can be reduced.

【0057】その後、不図示の駆動回路により不図示の
駆動用トランジスタが再びターンオフされると(図3の
t5)、上述したタイミングt3の場合と同様に、駆動
用トランジスタT1が逆方向にターンオンされて、エミ
ッタ端子からコレクタ端子に向けて、環流電流が流れ
る。さらにその後、駆動回路105の出力信号Sig53
がハイレベルになると(図3のt6)、駆動用トランジス
タT1のベース端子に駆動電流が流れる。この結果、駆
動用トランジスタT1が順方向にオンすることにより、
上述したタイミングt1と同様の動作が繰り返される。
Thereafter, when the drive transistor (not shown) is turned off again by the drive circuit (not shown) (t5 in FIG. 3), the drive transistor T1 is turned on in the reverse direction, as in the case of the above-described timing t3. Thus, a circulating current flows from the emitter terminal to the collector terminal. Further thereafter, the output signal Sig53 of the drive circuit 105
Becomes high level (t6 in FIG. 3), a drive current flows through the base terminal of the drive transistor T1. As a result, when the driving transistor T1 is turned on in the forward direction,
The same operation as at the timing t1 described above is repeated.

【0058】以上説明した第三の実施の形態によれば、
以下の作用効果が得られる。駆動用トランジスタT1の
ベース端子およびエミッタ端子間に、フローティングさ
れたエミッタ端子の電位を基準にする電圧源V3と、P
型MOSスイッチ51およびN型MOSスイッチ52を
有する駆動回路105と、P型MOSスイッチ15と、
ダイオード11および12とを設けた。そして、駆動用
トランジスタT1が逆方向にオンするまでは、P型MO
Sスイッチ15をオンさせて駆動用トランジスタT1の
ベース端子に流れる電流経路をインピーダンスが低い経
路(図7のD)にして素早く逆方向にオンさせる。駆動用
トランジスタT1が逆方向にオンしている間は、P型M
OSスイッチ15をオフにして駆動用トランジスタT1
のベース端子に流れる電流経路をダイオード11および
12によるインピーダンスが高い経路(図7のC)のみと
するようにした。このため、駆動用トランジスタT1の
逆回復時間が短縮されてすみやかにオフ状態になるか
ら、駆動用トランジスタT1のコレクタ端子からエミッ
タ端子に向けて流れる大きな貫通電流を減少させること
ができる。この結果、無駄な損失を減少させ、逆回復動
作をしていない方の駆動用トランジスタを保護する効果
が得られる。
According to the third embodiment described above,
The following operational effects can be obtained. A voltage source V3 between the base terminal and the emitter terminal of the driving transistor T1 with reference to the potential of the floating emitter terminal;
A driving circuit 105 having a P-type MOS switch 51 and an N-type MOS switch 52;
Diodes 11 and 12 were provided. Until the driving transistor T1 turns on in the reverse direction, the P-type MO
By turning on the S switch 15, the current path flowing to the base terminal of the driving transistor T1 is changed to a path having a low impedance (D in FIG. 7), and is quickly turned on in the reverse direction. While the driving transistor T1 is turned on in the reverse direction, the P-type
Turn off the OS switch 15 and turn on the driving transistor T1.
The current path flowing through the base terminal is only a path having a high impedance by the diodes 11 and 12 (C in FIG. 7). For this reason, the reverse recovery time of the driving transistor T1 is shortened and the transistor is immediately turned off, so that a large through current flowing from the collector terminal to the emitter terminal of the driving transistor T1 can be reduced. As a result, it is possible to obtain an effect of reducing useless loss and protecting the driving transistor that is not performing the reverse recovery operation.

【0059】上記の説明では、駆動回路105が単純な
インバータで構成されるようにしたが、他の構成による
駆動回路が用いられる場合においても、電圧が低い側の
端子から電圧が高い側の端子へ向けて図7のDで示すよ
うな電流経路が形成されるときは本発明を適用すること
ができる。
In the above description, the drive circuit 105 is configured by a simple inverter. However, even when a drive circuit having another configuration is used, the terminal having the lower voltage is connected to the terminal having the higher voltage. The present invention can be applied when a current path as shown by D in FIG.

【0060】また、駆動用トランジスタT1のベース端
子−エミッタ端子間のインピーダンスを大きくするため
に2つのダイオード11,12を直列に接続するように
したが、第一および第二の実施の形態で説明したよう
に、ダイオードの1つをツェナダイオードまたは抵抗器
に置き換えても本実施の形態と同様の効果を得ることが
できる。
Further, the two diodes 11 and 12 are connected in series in order to increase the impedance between the base terminal and the emitter terminal of the driving transistor T1, but will be described in the first and second embodiments. As described above, even if one of the diodes is replaced with a Zener diode or a resistor, the same effect as in the present embodiment can be obtained.

【0061】−第四の実施の形態− 第四の実施の形態では、第三の実施の形態に比べて駆動
用トランジスタを駆動する駆動回路のN型MOSスイッ
チが複数個用いられる点、駆動回路と駆動用トランジス
タのベース端子との間のスイッチが省略されている点、
および駆動用トランジスタのベース端子−エミッタ端子
間のダイオードが省略されている点が異なる。なお、第
一〜第三の実施の形態と同様に、駆動用トランジスタT
1を駆動する上側アームと駆動用トランジスタT2を駆
動する下側アームとは対称なので、本説明では上側アー
ムについてのみ説明を行う。
Fourth Embodiment A fourth embodiment is different from the third embodiment in that a plurality of N-type MOS switches are used in a driving circuit for driving a driving transistor. The switch between the drive transistor and the base terminal of the drive transistor is omitted,
And that the diode between the base terminal and the emitter terminal of the driving transistor is omitted. Note that, similarly to the first to third embodiments, the driving transistor T
1 is symmetrical with the lower arm that drives the driving transistor T2, and therefore, only the upper arm will be described in this description.

【0062】図8は、第四の実施の形態による電流制御
形半導体装置の回路図であり、下側アーム部分は省略さ
れている。図8において、電流制御型半導体装置は、駆
動用トランジスタT1、駆動用トランジスタT1を駆動
する駆動回路107とを有し、誘導性負荷L1を駆動す
る。駆動用トランジスタT1のコレクタ端子に電源電圧
V1が接続され、駆動用トランジスタT1のエミッタ端
子に誘導性負荷L1および下側アームを構成する不図示
の駆動用トランジスタのコレクタ端子が接続されてい
る。
FIG. 8 is a circuit diagram of the current control type semiconductor device according to the fourth embodiment, in which the lower arm portion is omitted. 8, the current control type semiconductor device includes a driving transistor T1, a driving circuit 107 for driving the driving transistor T1, and drives an inductive load L1. The power supply voltage V1 is connected to the collector terminal of the driving transistor T1, and the inductive load L1 and the collector terminal of a driving transistor (not shown) forming the lower arm are connected to the emitter terminal of the driving transistor T1.

【0063】駆動回路107は、第三の実施の形態にお
ける駆動回路105に代わる回路であり、駆動用トラン
ジスタT1を駆動してオン/オフさせる。駆動回路10
7は、接地電位に対してフローティングされ、駆動用ト
ランジスタT1のエミッタ端子の電位を基準にする正の
電圧源V3と、スイッチング用のP型MOSスイッチ7
1と、直列に接続された2つのN型MOSスイッチ72
および73とを含む。P型MOSスイッチ71、N型M
OSスイッチ72および73には、デバイスの構造上ス
イッチと並列に寄生ダイオード71a、72aおよび7
3aがそれぞれ存在する。駆動回路107の電圧が高い
側の出力端子74が駆動用トランジスタT1のベース端
子に接続され、駆動回路107の電圧が低い側の出力端
子75が駆動用トランジスタT1のエミッタ端子に接続
される。
The drive circuit 107 is a circuit replacing the drive circuit 105 in the third embodiment, and drives the drive transistor T1 to turn on / off. Drive circuit 10
Reference numeral 7 denotes a positive voltage source V3 floating with respect to the ground potential and based on the potential of the emitter terminal of the driving transistor T1, and a P-type MOS switch 7 for switching.
1 and two N-type MOS switches 72 connected in series.
And 73. P-type MOS switch 71, N-type M
The OS switches 72 and 73 include parasitic diodes 71a, 72a and 7
3a are present. The output terminal 74 of the drive circuit 107 on the higher voltage side is connected to the base terminal of the drive transistor T1, and the output terminal 75 of the drive circuit 107 on the lower voltage side is connected to the emitter terminal of the drive transistor T1.

【0064】駆動回路107において、入力端子70が
ローレベルになると、P型MOSスイッチ71がオン、
N型MOSスイッチ72および73がオフされて駆動用
トランジスタT1がオンされる。一方、入力端子70が
ハイレベルになると、P型MOSスイッチ71がオフ、
N型MOSスイッチ72および73がオンされて駆動用
トランジスタT1がオフされる。
In the drive circuit 107, when the input terminal 70 goes low, the P-type MOS switch 71 is turned on,
The N-type MOS switches 72 and 73 are turned off, and the driving transistor T1 is turned on. On the other hand, when the input terminal 70 goes high, the P-type MOS switch 71 is turned off,
The N-type MOS switches 72 and 73 are turned on, and the driving transistor T1 is turned off.

【0065】以上の電流制御形半導体装置の動作につい
て、第三の実施の形態と異なる部分を中心に図3のタイ
ムチャートに関連づけて説明する。図3のt3の時点に
おいて、不図示の駆動回路により不図示の駆動用トラン
ジスタがターンオフされると、誘導性負荷L1から逆起
電力が発生される。この逆起電力によって図8のP点の
電位が上昇する。P点の電位が、{(駆動用トランジス
タT1のベース端子の電位)+(N型MOSスイッチ72
に存在するダイオード72aの順方向のドロップ電圧)
+(N型MOSスイッチ73に存在するダイオード73
aの順方向のドロップ電圧)}より高くなると、ダイオ
ード72aおよび73aが順バイアスされて図8のC→
Eで示す方向に電流が流れる。
The operation of the above-described current control type semiconductor device will be described with reference to the time chart of FIG. 3 focusing on parts different from the third embodiment. At time t3 in FIG. 3, when the driving transistor (not shown) is turned off by the driving circuit (not shown), the back electromotive force is generated from the inductive load L1. The potential at point P in FIG. 8 increases due to the back electromotive force. The potential at the point P is {(potential of the base terminal of the driving transistor T1) + (N-type MOS switch 72
(The forward drop voltage of the diode 72a existing at
+ (Diode 73 existing in N-type MOS switch 73
a), the diodes 72a and 73a are forward-biased and C → in FIG.
A current flows in the direction indicated by E.

【0066】この結果、駆動用トランジスタT1が逆方
向にターンオンされて、エミッタ端子からコレクタ端子
に向けて逆方向に、すなわち、図8のBに示す方向に電
流が流れる。駆動用トランジスタT1のベース端子へ流
入する電流の経路は、ダイオード72aとダイオード7
3aとが直列に接続されたインピーダンスが高い経路で
あるので、エミッタ端子からベース端子へ流れる電流が
流れにくくなる。この結果、ベース端子から駆動用トラ
ンジスタT1内に流入する電荷が少なくなるから、駆動
用トランジスタT1の逆回復時間が短縮される。
As a result, the driving transistor T1 is turned on in the reverse direction, and a current flows in the reverse direction from the emitter terminal to the collector terminal, that is, in the direction shown in FIG. 8B. The path of the current flowing into the base terminal of the driving transistor T1 is a diode 72a and a diode 7a.
3a is connected in series and has a high impedance, so that the current flowing from the emitter terminal to the base terminal hardly flows. As a result, the amount of charge flowing from the base terminal into the driving transistor T1 is reduced, and the reverse recovery time of the driving transistor T1 is reduced.

【0067】以上説明した第四の実施の形態によれば、
駆動回路107内のN型MOSスイッチ72および73
を2段重ねて接続するようにした。したがって、N型M
OSスイッチ72および73に寄生するダイオード72
aおよび73aにより駆動用トランジスタT1のベース
端子−エミッタ端子間のインピーダンスが大きくなるの
で、駆動用トランジスタT1が逆方向のオン状態におい
て駆動用トランジスタT1内に蓄積される電荷を少なく
抑えることができる。このため、駆動用トランジスタT
1の逆回復時間が短縮されてすみやかにオフ状態になる
から、駆動用トランジスタT1のコレクタ端子からエミ
ッタ端子に向けて流れる大きな貫通電流を減少させるこ
とができる。この結果、無駄な損失を減少させ、逆回復
動作をしていない方の駆動用トランジスタを保護する効
果が得られる。さらに、寄生ダイオード72a,73a
を用いるようにしたので、別にダイオードを設ける場合
に比べて実装スペースを小さくできるから小型化でき、
コストも低減できる。
According to the fourth embodiment described above,
N-type MOS switches 72 and 73 in drive circuit 107
Were connected in a two-tiered manner. Therefore, N-type M
Diode 72 parasitic to OS switches 72 and 73
Since a and 73a increase the impedance between the base terminal and the emitter terminal of the driving transistor T1, the charge accumulated in the driving transistor T1 when the driving transistor T1 is turned on in the reverse direction can be reduced. Therefore, the driving transistor T
Since the reverse recovery time of the transistor 1 is shortened and the transistor is immediately turned off, a large through current flowing from the collector terminal to the emitter terminal of the driving transistor T1 can be reduced. As a result, it is possible to obtain an effect of reducing useless loss and protecting the driving transistor that is not performing the reverse recovery operation. Furthermore, parasitic diodes 72a and 73a
Is used, so the mounting space can be reduced as compared with the case where a diode is separately provided, so that the size can be reduced.
Cost can also be reduced.

【0068】上記の説明では、N型MOSスイッチ72
および73を2段重ねとしたが、2段に限らず3段以上
重ねて構成することもできる。
In the above description, the N-type MOS switch 72
And 73 are stacked in two stages, but the present invention is not limited to two stages, and may be formed by stacking three or more stages.

【0069】以上の第一〜第四の実施の形態の説明で
は、駆動用トランジスタT1およびT2のエミッタ端子
からコレクタ端子に向けて逆方向に大きな環流電流を流
す必要があるため、駆動用トランジスタT1およびT2
の逆方向電流増幅率h’FEが十分に大きいことが望まれ
る。この点、上述した駆動用トランジスタT1およびT
2は、たとえば、一般的なパワーバイポーラ形トランジ
スタが考えられるが、とくに、特開平6−252408
号公報に開示されている半導体装置(電流制御型トラン
ジスタであり、いわゆるGTBTと呼ばれる)は、逆方向電
流増幅率h’FEが順方向の電流増幅率hFEと同程度であ
るため、本発明の駆動用トランジスタとして特に有効で
ある。
In the above description of the first to fourth embodiments, it is necessary to flow a large circulating current in the reverse direction from the emitter terminals of the driving transistors T1 and T2 to the collector terminals. And T2
Is desired to be sufficiently large. In this regard, the driving transistors T1 and T
2 is, for example, a general power bipolar transistor.
The semiconductor device disclosed in Japanese Patent Application Laid-Open Publication No. H10 (1995) is a current-controlled transistor, which is called a so-called GTBT, the reverse current amplification factor h′FE is substantially equal to the forward current amplification factor hFE. It is particularly effective as a driving transistor.

【0070】特許請求の範囲における各構成要素と、発
明の実施の形態における各構成要素との対応について説
明すると、エミッタ端子が駆動用端子に、駆動用トラン
ジスタT1が電流制御型トランジスタに、ベース端子が
制御端子に、ダイオード12,16,32,36が保護
手段に、ダイオード11、ツェナダイオード17および
抵抗器が電流制限手段に、P型MOSスイッチ51およ
びN型MOSスイッチ52がMOS型トランジスタに、
駆動回路105が駆動手段に、P型MOSスイッチ15
がスイッチング手段に、制御回路106が制御手段に、
それぞれ対応する。
The correspondence between each component in the claims and each component in the embodiment of the invention will be described. The emitter terminal is a drive terminal, the drive transistor T1 is a current control transistor, the base terminal Is a control terminal, diodes 12, 16, 32, and 36 are protection means, diode 11, zener diode 17 and a resistor are current limiting means, P-type MOS switch 51 and N-type MOS switch 52 are MOS-type transistors,
The driving circuit 105 includes a P-type MOS switch 15
Is the switching means, the control circuit 106 is the control means,
Each corresponds.

【図面の簡単な説明】[Brief description of the drawings]

【図1】第一の実施の形態による電流制御形半導体装置
の回路図である。
FIG. 1 is a circuit diagram of a current control type semiconductor device according to a first embodiment.

【図2】駆動回路13および33を構成する回路例を表
す図である。
FIG. 2 is a diagram illustrating an example of a circuit constituting drive circuits 13 and 33.

【図3】図1の上側アーム部分の信号のタイムチャート
である。
FIG. 3 is a time chart of signals of an upper arm portion of FIG. 1;

【図4】図1の下側アーム部分の信号のタイムチャート
である。
FIG. 4 is a time chart of signals of a lower arm portion of FIG. 1;

【図5】図1の下側アーム部分の説明をする図である。FIG. 5 is a diagram illustrating a lower arm portion of FIG. 1;

【図6】第二の実施の形態による電流制御形半導体装置
の回路図である。
FIG. 6 is a circuit diagram of a current control type semiconductor device according to a second embodiment.

【図7】第三の実施の形態による電流制御形半導体装置
の回路図である。
FIG. 7 is a circuit diagram of a current control type semiconductor device according to a third embodiment.

【図8】第四の実施の形態による電流制御形半導体装置
の回路図である。
FIG. 8 is a circuit diagram of a current control type semiconductor device according to a fourth embodiment.

【図9】従来の技術による保護回路が設けられたHブリ
ッジ回路の一部を表した回路図である。
FIG. 9 is a circuit diagram showing a part of an H-bridge circuit provided with a protection circuit according to a conventional technique.

【符号の説明】[Explanation of symbols]

11,12,16,31,32,36…ダイオード、13,3
3,105,107…駆動用トランジスタの駆動回路、1
5,51,71…P型MOSスイッチ、17,37…ツェ
ナダイオード、52,72,73…N型MOSスイッチ、
15a,51a,52a,71a,72a,73a…寄生ダ
イオード、106…制御回路、 L1
…誘導性負荷、T1,T2…駆動用トランジスタ、
V1,V3…電圧源
11,12,16,31,32,36 ... Diode, 13,3
3, 105, 107: driving circuit of driving transistor, 1
5, 51, 71 ... P-type MOS switch, 17, 37 ... Zener diode, 52, 72, 73 ... N-type MOS switch,
15a, 51a, 52a, 71a, 72a, 73a: parasitic diode, 106: control circuit, L1
... Inductive load, T1, T2 ... Drive transistor,
V1, V3 ... voltage source

───────────────────────────────────────────────────── フロントページの続き (72)発明者 下井田 良雄 神奈川県横浜市神奈川区宝町2番地 日産 自動車株式会社内 Fターム(参考) 5J055 AX27 AX32 AX55 AX64 BX16 CX13 CX20 DX04 DX53 DX60 DX84 EX04 EX07 EX11 EY01 EY10 EY12 EY13 EY17 EY21 EY29 EZ07 EZ21 EZ63 GX01 GX04  ────────────────────────────────────────────────── ─── Continuing on the front page (72) Inventor Yoshio Shimoda 2 Takaracho, Kanagawa-ku, Yokohama-shi, Kanagawa Prefecture F-term (reference) 5J055 AX27 AX32 AX55 AX64 BX16 CX13 CX20 DX04 DX53 DX60 DX84 EX04 EX07 EX11 EY01 EY10 EY12 EY13 EY17 EY21 EY29 EZ07 EZ21 EZ63 GX01 GX04

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】駆動用端子に接続された誘導性負荷に駆動
電流を供給する電流制御型トランジスタと、前記電流制
御型トランジスタが前記誘導性負荷を駆動する向きと逆
方向にオンするように前記誘導性負荷から生じる逆起電
力による電流を前記電流制御型トランジスタの制御端子
に供給する保護手段とを備えた電流制御型素子用駆動装
置において、 前記保護手段を介して前記電流制御型トランジスタの制
御端子に供給される電流を制限する電流制限手段を備え
ることを特徴とする電流制御型素子用駆動装置。
A current control transistor for supplying a drive current to an inductive load connected to a drive terminal; and a current control type transistor that is turned on in a direction opposite to a direction in which the current control type transistor drives the inductive load. A current control type element driving device comprising: protection means for supplying a current generated by a back electromotive force generated from an inductive load to a control terminal of the current control type transistor, wherein the current control type transistor is controlled via the protection means. A current control type element driving device, comprising: current limiting means for limiting a current supplied to a terminal.
【請求項2】請求項1に記載の電流制御型素子用駆動装
置において、 前記電流制限手段は、前記保護手段を介して前記電流制
御型トランジスタの制御端子に供給される電流の向きを
順方向とする少なくとも1つのダイオードを備えること
を特徴とする電流制御型素子用駆動装置。
2. The current controlling element driving device according to claim 1, wherein said current limiting means sets a forward direction of a current supplied to a control terminal of said current controlling transistor via said protection means. A current-control-type element driving device comprising at least one diode.
【請求項3】請求項1に記載の電流制御型素子用駆動装
置において、 前記電流制限手段は、前記保護手段を介して前記電流制
御型トランジスタの制御端子に供給される電流の向きを
逆方向とするツェナダイオードを備えることを特徴とす
る電流制御型素子用駆動装置。
3. The current controlling element driving device according to claim 1, wherein said current limiting means reverses a direction of a current supplied to a control terminal of said current controlling transistor via said protection means. A driving device for a current control type device, comprising: a Zener diode described below.
【請求項4】請求項1に記載の電流制御型素子用駆動装
置において、 前記電流制限手段は、前記保護手段と直列に接続される
抵抗器を備えることを特徴とする電流制御型素子用駆動
装置。
4. The current controlling element driving device according to claim 1, wherein said current limiting means includes a resistor connected in series with said protection means. apparatus.
【請求項5】駆動用端子に接続された誘導性負荷に対し
て駆動電流を供給する電流制御型トランジスタと、 MOS型トランジスタを用いたインバータにより前記電
流制御型トランジスタを駆動する駆動手段と、 前記MOS型トランジスタに寄生するダイオードを用い
て、前記電流制御型トランジスタが前記誘導性負荷を駆
動する向きと逆方向にオンするように前記誘導性負荷か
ら生じる逆起電力による電流を前記電流制御型トランジ
スタの制御端子に供給する保護手段と、 前記保護手段と別に設けられ、前記逆起電力による電流
を前記電流制御型トランジスタの制御端子に制限して供
給する前記保護手段より高インピーダンスの電流制限手
段と、 前記駆動手段と前記制御端子との間に介挿されるスイッ
チング手段と、 前記電流制御型トランジスタを前記逆方向にオンさせる
とき、前記保護手段を介して前記電流制御型トランジス
タの制御端子に電流を供給する一方、前記電流制御型ト
ランジスタが逆方向にオンしているとき、前記電流制限
手段を介して前記制御端子に電流を供給するように前記
スイッチング手段を切換え制御する制御手段とを備える
ことを特徴とする電流制御型素子用駆動装置。
5. A current controlling transistor for supplying a driving current to an inductive load connected to a driving terminal; a driving means for driving the current controlling transistor by an inverter using a MOS transistor; A current generated by the back electromotive force generated from the inductive load is applied to the current control type transistor so that the current control type transistor is turned on in a direction opposite to a direction in which the inductive load is driven by using a diode parasitic on a MOS type transistor. Protection means for supplying the control terminal of the current control transistor, and a current limiting means having a higher impedance than the protection means, which is provided separately from the protection means and supplies the current by the back electromotive force to the control terminal of the current control transistor. A switching unit interposed between the driving unit and the control terminal; When the transistor is turned on in the reverse direction, a current is supplied to the control terminal of the current control type transistor through the protection means, and when the current control type transistor is turned on in the reverse direction, the current limiting means is supplied. And a control means for switching and controlling the switching means so as to supply a current to the control terminal via the control terminal.
JP2000022031A 2000-01-31 2000-01-31 Drive device for current control type element Pending JP2001217699A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000022031A JP2001217699A (en) 2000-01-31 2000-01-31 Drive device for current control type element

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000022031A JP2001217699A (en) 2000-01-31 2000-01-31 Drive device for current control type element

Publications (1)

Publication Number Publication Date
JP2001217699A true JP2001217699A (en) 2001-08-10

Family

ID=18548376

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000022031A Pending JP2001217699A (en) 2000-01-31 2000-01-31 Drive device for current control type element

Country Status (1)

Country Link
JP (1) JP2001217699A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018088772A (en) * 2016-11-29 2018-06-07 トヨタ自動車株式会社 Switching module

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018088772A (en) * 2016-11-29 2018-06-07 トヨタ自動車株式会社 Switching module

Similar Documents

Publication Publication Date Title
US8040162B2 (en) Switch matrix drive circuit for a power element
KR101863014B1 (en) Short-circuit protection circuit for self-arc-extinguishing semiconductor element
EP2323260B1 (en) Power supply control apparatus
JP4313658B2 (en) Inverter circuit
JPH08213619A (en) Device including circuit for protecting load from excessive input voltage,and method for protecting load from excessive input voltage
JP4951907B2 (en) Semiconductor circuit, inverter circuit, and semiconductor device
US9503073B2 (en) Power semiconductor device
JP4779549B2 (en) A gate driving circuit of a voltage driven semiconductor element.
US20090085542A1 (en) Drive system for power semiconductor device
US7046040B2 (en) Bootstrap driver
JPH0213115A (en) Field effect power transistor driving circuit
EP0703667A1 (en) An integrated control circuit with a level shifter for switching an electronic switch
US11496125B2 (en) Switch circuit capable of overcurrent protection with small and simple circuit, and with simple operation, without affecting normal operation
JP4727360B2 (en) Gate circuit of insulated gate semiconductor device
WO2001059918A1 (en) Inverter device
EP1276238A1 (en) Gate drive circuit device for voltage-driven semiconductor element
US6683777B2 (en) Semiconductor protective control unit for controlling output transistors connected to inductive load
JP2004072942A (en) Power device drive circuit
JP2001217699A (en) Drive device for current control type element
JP3627605B2 (en) Drive device for current control element
JP5226474B2 (en) Semiconductor output circuit
JPH0678525A (en) Driver circuit
JPH11220877A (en) Switching power-supply apparatus
JPH0438164B2 (en)
CN113708747B (en) Controlled switch switching circuit and switching device

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040730

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041207

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050124

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050510

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20050913