JP2000150536A - Field effect transistor - Google Patents

Field effect transistor

Info

Publication number
JP2000150536A
JP2000150536A JP10321853A JP32185398A JP2000150536A JP 2000150536 A JP2000150536 A JP 2000150536A JP 10321853 A JP10321853 A JP 10321853A JP 32185398 A JP32185398 A JP 32185398A JP 2000150536 A JP2000150536 A JP 2000150536A
Authority
JP
Japan
Prior art keywords
finger
waveguide
fingers
fet
gate electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10321853A
Other languages
Japanese (ja)
Other versions
JP4122600B2 (en
Inventor
Yoshitada Iyama
義忠 伊山
Eiji Taniguchi
英司 谷口
Hiroaki Nakaaze
弘晶 中畔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP32185398A priority Critical patent/JP4122600B2/en
Publication of JP2000150536A publication Critical patent/JP2000150536A/en
Application granted granted Critical
Publication of JP4122600B2 publication Critical patent/JP4122600B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Junction Field-Effect Transistors (AREA)

Abstract

PROBLEM TO BE SOLVED: To extend the impedance-variable function of an FET, and at the same time to miniaturize a semiconductor circuit of a semiconductor phase shifter and a semiconductor amplifier and the like and to increase functions. SOLUTION: A field effect transistor is provided with a waveguide finger 16 where one end is connected to either a drain or source electrode by bridging, and the other end is connected to the other electrode in a structure being connected or extended by bridging as in the above one end, and a gate electrode finger 11 that is divided into two portions between a drain electrode finger 9 that is adjacent to the waveguide finger 16 or a source electrode finger 10, thus applying a bias independently of the divided gate electrode finger 11.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】この発明は、インピーダンス
可変機能を拡張した電解効果トランジスタ(以下FET
と称す)、あるいはこのFETを回路素子として用いた
半導体移相器、半導体増幅器などの半導体回路に関する
ものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a field effect transistor (hereinafter referred to as an FET) having an extended impedance variable function.
Or a semiconductor circuit such as a semiconductor phase shifter or a semiconductor amplifier using the FET as a circuit element.

【0002】[0002]

【従来の技術】FETやこれを用いた半導体回路は、マ
イクロ波帯やミリ波帯等の各種装置に広く用いられてお
り、移動体通信、車載、衛星通信の分野などへの適用が
図られている。図28は従来のFETを用いて構成され
る、スイッチドライン形移相器と呼ばれる半導体回路の
金属パターン構造の一例である。この図の構成は、「X
帯5ビットモノリシックGaAsFET移相器」、伊山
他、昭和59年度電子通信学会光・電波部門全国大会、
pp1−143にて開示されたものである。
2. Description of the Related Art FETs and semiconductor circuits using the same are widely used in various devices such as a microwave band and a millimeter wave band, and are applied to mobile communication, on-vehicle, satellite communication, and the like. ing. FIG. 28 shows an example of a metal pattern structure of a semiconductor circuit called a switched line type phase shifter, which is configured using a conventional FET. The configuration of FIG.
Band 5 bit monolithic GaAs FET phase shifter ”, Iyama et al.
pp1-143.

【0003】この図に示される移相器は、入力線路1、
出力線路2、2個のSPDTスイッチ3及び4、基準伝
送線路5及び遅延伝送線路6から構成されており、2つ
の位相状態を実現する機能を有している。入力側のSP
DTスイッチ3は、2個のFETQ1及びQ2ならびに
ドレイン・ソース間に接続された2個の共振用インダク
タ線路7から構成されており、入力線路1を基準伝送線
路5あるいは遅延伝送線路6のいずれかに選択接続する
ための手段である。一方、出力側のSPDTスイッチ4
は、上記SPDTスイッチ3と同様にして、2個のFE
TQ3及びQ4ならびにドレイン・ソース間に接続され
た2個の共振用インダクタ線路7から構成されており、
出力線路2を基準伝送線路5あるいは遅延伝送線路6の
いずれかに選択接続するための手段である。上記のFE
TQ1〜Q4には、それぞれ外部よりゲートバイアス端
子8を介してバイアスが印加されるが、ここではそのた
めのバイアス回路等は図示を省略している。
The phase shifter shown in FIG.
It comprises an output line 2, two SPDT switches 3 and 4, a reference transmission line 5, and a delay transmission line 6, and has a function of realizing two phase states. Input side SP
The DT switch 3 includes two FETs Q1 and Q2 and two resonance inductor lines 7 connected between the drain and the source. The input line 1 is connected to either the reference transmission line 5 or the delay transmission line 6. Means for selectively connecting to On the other hand, the output side SPDT switch 4
Are the two FEs in the same manner as the SPDT switch 3.
TQ3 and Q4 and two resonance inductor lines 7 connected between the drain and the source.
This is a means for selectively connecting the output line 2 to either the reference transmission line 5 or the delay transmission line 6. FE above
A bias is applied to each of TQ1 to Q4 from the outside via a gate bias terminal 8, but a bias circuit and the like for this are omitted in the drawing.

【0004】上記FETの構造についてさらに詳しく説
明する。上記4個のFETは同様の構造であるので、こ
こではこの内のFETQ1をとりあげて、その電極構造
例を図29に示す。ドレイン電極フィンガ9とソース電
極フィンガ10を指交叉状に形成し、さらに、上記ドレ
イン電極フィンガ9とソース電極フィンガ10との間に
ゲート電極フィンガ11を配置した形状である。ゲート
電極フィンガ11はゲート接続配線12によって相互に
接続され外部に引き出され、ゲートバイアス端子11に
接続されている。また、ゲート接続配線12との競合・
干渉を避けるため、ソース電極フィンガ10はエアブリ
ッジ13を介して外部に引き出されている。
The structure of the above FET will be described in more detail. Since the four FETs have the same structure, an example of the electrode structure of the FET Q1 is shown in FIG. 29 here. The drain electrode fingers 9 and the source electrode fingers 10 are formed in a cross shape with fingers, and the gate electrode fingers 11 are arranged between the drain electrode fingers 9 and the source electrode fingers 10. The gate electrode fingers 11 are connected to each other by a gate connection wiring 12, are led out, and are connected to the gate bias terminal 11. Further, competition with the gate connection wiring 12
In order to avoid interference, the source electrode fingers 10 are drawn out through the air bridge 13.

【0005】次に上記の従来の半導体移相器の動作につ
いて説明する。まず、FETQ1及びQ3のゲート
(G)に0Vを印加し、FETQ2及びQ4のゲート
(G)にピンチオフ電圧を印加した通過状態の場合に
は、FETQ1及びQ3のドレイン(D)とソース
(S)間は、図30(a)に示すように等価抵抗14で
表される抵抗性の低インピーダンス(ON状態)となっ
ており、一方、FETQ2及びQ4のドレイン(D)と
ソース(S)間は、図30(b)に示すように等価容量
15で表される容量性の高インピーダンス(OFF状
態)となっている。ON状態では、ドレイン電極(D)
とソース電極(S)間が一面同電位となって低抵抗とな
り、共振用インダクタ線路7の影響が残るものの、この
間は導通状態となる。一方、OFF状態では、FETQ
2及びQ4が呈する容量とそれぞれのFETに接続され
た共振用インダクタ線路7とが並列共振する周波数にお
いては、ドレイン電極(D)とソース電極(S)間は遮
断状態となる。従って、入力線路1と遅延伝送線路6と
の間、および、遅延伝送線路6と出力線路2との間は遮
断され、一方、FETQ1及びQ3は導通となっている
ので、入力線路1から入射した信号は、基準伝送線路5
を通過して出力線路2に現れる。
Next, the operation of the conventional semiconductor phase shifter will be described. First, in a passing state in which 0 V is applied to the gates (G) of the FETs Q1 and Q3 and a pinch-off voltage is applied to the gates (G) of the FETs Q2 and Q4, the drains (D) and the sources (S) of the FETs Q1 and Q3 As shown in FIG. 30A, a low impedance (ON state) represented by an equivalent resistor 14 is provided between the drains (D) and the sources (S) of the FETs Q2 and Q4. As shown in FIG. 30B, the capacitive high impedance (OFF state) represented by the equivalent capacitance 15 is obtained. In the ON state, the drain electrode (D)
And the source electrode (S) have the same potential on one surface and have a low resistance, and the effect of the resonance inductor line 7 remains. On the other hand, in the OFF state, the FET Q
At a frequency at which the capacitances represented by 2 and Q4 and the resonance inductor line 7 connected to each FET resonate in parallel, the state between the drain electrode (D) and the source electrode (S) is cut off. Therefore, the connection between the input line 1 and the delay transmission line 6 and the connection between the delay transmission line 6 and the output line 2 are cut off. On the other hand, since the FETs Q1 and Q3 are conducting, the light enters from the input line 1. The signal is transmitted to the reference transmission line 5
And appears on the output line 2.

【0006】ついで、それぞれのFETに印加するバイ
アスを逆転させる。この場合には、上述とは逆に、入力
線路1と基準伝送線路5との間、および、基準伝送線路
5と出力線路2との間が遮断となる。この時、FETQ
2及びQ4は低インピーダンスとなっているので、入力
線路1から入射した信号は、遅延伝送線路6を通過して
出力線路2に現れる。基準伝送線路5に比べ遅延伝送線
路6はその電気長が長く、従ってSPDTスイッチ3及
び4がともに基準伝送線路5側に切り換えられていると
きに比べ、遅延伝送線路6側に切り換えられているとき
のほうが、移相器内での伝搬遅延が大きくなる。このよ
うに、4個のFETに印加するバイアス電圧を変えるこ
とにより、SPDTスイッチ3および4の通過端子を切
り換え、信号の伝搬経路を切り換えることによって遅延
位相を変えて移相器として動作させている。
Then, the bias applied to each FET is reversed. In this case, on the contrary, the connection between the input line 1 and the reference transmission line 5 and the connection between the reference transmission line 5 and the output line 2 are cut off. At this time, FET Q
Since signals 2 and Q4 have low impedance, a signal incident from the input line 1 passes through the delay transmission line 6 and appears on the output line 2. The electrical length of the delay transmission line 6 is longer than that of the reference transmission line 5, and therefore, when the SPDT switches 3 and 4 are both switched to the delay transmission line 6 compared to when they are switched to the reference transmission line 5 side. Has a longer propagation delay in the phase shifter. As described above, by changing the bias voltage applied to the four FETs, the passing terminals of the SPDT switches 3 and 4 are switched, and by switching the signal propagation path, the delay phase is changed to operate as a phase shifter. .

【0007】[0007]

【発明が解決しようとする課題】以上説明した従来技術
のように、共振用インダクタ線路や基準伝送線路、遅延
伝送線路などの線路とFETとを組み合わせて位相制御
作用を施す構成においては、線路構造を必要とすること
から、配線パターン占有面積に応じた基板面積が必要と
なり、回路規模ならびにデバイスが大型化する問題があ
った。また、FETの外部にインダクタ線路を設ける構
造であることから、近接したインダクタ線路相互間の結
合による電波の漏洩が生じやすく、その干渉作用によっ
てスイッチ特性や移相器性能が劣化する電気的問題があ
った。これらの問題は、多数の位相状態の実現が必要と
なる多ビット移相器などでは一層顕著になっていた。
As in the prior art described above, in a configuration in which a line such as a resonance inductor line, a reference transmission line, and a delay transmission line is combined with an FET to perform a phase control action, the line structure Therefore, a substrate area corresponding to the area occupied by the wiring pattern is required, and there is a problem that the circuit scale and the device become large. Also, since the structure is such that the inductor line is provided outside the FET, radio waves are likely to leak due to the coupling between the adjacent inductor lines, and there is an electrical problem that the switch action and the phase shifter performance are deteriorated due to the interference. there were. These problems have become more prominent in a multi-bit phase shifter or the like that needs to realize a large number of phase states.

【0008】この発明は上記のような問題点を解決する
ためになされたもので、FETのインピーダンス可変機
能を拡張すると共に、これを用いて構成される半導体移
相器、半導体増幅器などの半導体回路の小形化、多機能
化、を目的とする。
SUMMARY OF THE INVENTION The present invention has been made to solve the above-described problems. The present invention expands the variable impedance function of an FET, and uses such a semiconductor circuit such as a semiconductor phase shifter or a semiconductor amplifier. The purpose of this is to reduce the size and increase the functionality of the product.

【0009】[0009]

【課題を解決するための手段】第1の発明によるFET
は、ゲート配線との競合ないし接触が生じないような配
線方法によって、一端がドレイン電極あるいはソース電
極のうちの一方に橋絡接続されて、他端が前記一端と同
様な橋絡接続あるいは延設された構造で他方の電極に接
続された導波路フィンガを有し、かつ、上記導波路フィ
ンガと隣接するドレイン電極フィンガないしソース電極
フィンガとの間に、長さ方向で2分割されたゲート電極
フィンガを設け、上記分割されたゲート電極フィンガに
独立してバイアスを印加するように構成したことを特徴
とする。
An FET according to the first invention
Is connected at one end to one of the drain electrode and the source electrode by a wiring method that does not cause competition or contact with the gate wiring, and the other end is bridged or extended similarly to the one end. Having a waveguide finger connected to the other electrode in the structure described above, and a gate electrode finger divided into two in the length direction between the waveguide finger and an adjacent drain electrode finger or source electrode finger. And the bias is applied independently to the divided gate electrode fingers.

【0010】また、第2の発明によるFETは、導波路
フィンガが長さ方向で2分割されてスタブ形状となって
おり、かつ、上記分割された導波路フィンガの長さと、
それに隣接して設けられている分割されたゲート電極フ
ィンガの長さとを、ほぼ等しくするようにして、形成し
ていることを特徴とする。
In the FET according to the second aspect of the present invention, the waveguide finger is divided into two in the length direction to form a stub, and the length of the divided waveguide finger is:
It is characterized in that the divided gate electrode fingers provided adjacent thereto are formed so as to have substantially the same length.

【0011】また、第3の発明によるFETは、複数の
導波路フィンガを有しており、上記それぞれの導波路フ
ィンガに隣接して設けられた分割されたゲート電極フィ
ンガの長さがそれぞれ異なることを特徴とする。
Further, the FET according to the third invention has a plurality of waveguide fingers, and the lengths of the divided gate electrode fingers provided adjacent to the respective waveguide fingers are different from each other. It is characterized by.

【0012】また、第4の発明によるFETは、第1〜
3の発明によるFETを、ドレイン電極あるいはソース
電極が互いに電気的に接続されるようにして直列接続し
たことを特徴とする。
Further, the FET according to the fourth aspect of the present invention comprises
The FET according to the third aspect is characterized in that the FETs are connected in series such that the drain electrode or the source electrode is electrically connected to each other.

【0013】また、第5の発明によるFETは、ドレイ
ン電極及びソース電極のうち一方から延設されて、ゲー
ト配線との競合ないし接触が生じないような配線方法に
よって他方に橋絡接続された3つの導波路フィンガを有
し、かつ、上記導波路フィンガ間に、ゲート電極フィン
ガを設けており、さらに、中央の導波路フィンガの幅に
比べて他の導波路フィンガの幅が広いことを特徴とす
る。
The FET according to the fifth aspect of the present invention extends from one of the drain electrode and the source electrode and is bridged to the other by a wiring method that does not cause competition or contact with the gate wiring. It has two waveguide fingers, and a gate electrode finger is provided between the waveguide fingers, and the width of the other waveguide fingers is wider than the width of the center waveguide finger. I do.

【0014】また、第6の発明によるFETは、ドレイ
ン電極及びソース電極のうち一方から延設されて、ゲー
ト配線との競合ないし接触が生じないような配線方法に
よって他方に橋絡接続された3つの導波路フィンガを有
し、上記導波路フィンガ間に、ゲート電極フィンガを設
けており、かつ、このうち中央の導波路フィンガが2分
割されてスタブ形状となっており、さらに、中央の導波
路フィンガの幅が他の導波路フィンガの幅より広いこと
を特徴とする。
The FET according to the sixth aspect of the present invention extends from one of the drain electrode and the source electrode and is connected to the other by a wiring method that does not cause competition or contact with the gate wiring. And a gate electrode finger is provided between the waveguide fingers, and the center waveguide finger is divided into two to form a stub shape. The width of the finger is wider than the width of the other waveguide finger.

【0015】また、第7の発明によるFETは、最外部
に配置されたドレイン電極フィンガあるいはソース電極
フィンガに並列になるようにして、上記フィンガーと同
種の電極フィンガを設け、かつ、上記複数のドレイン電
極フィンガあるいはソース電極フィンガ間に、ゲート電
極フィンガを設けたことを特徴とする。
Further, in the FET according to the seventh aspect of the invention, an electrode finger of the same type as the finger is provided so as to be in parallel with the drain electrode finger or the source electrode finger arranged at the outermost position. A gate electrode finger is provided between the electrode finger or the source electrode finger.

【0016】また、第8の発明による半導体回路は、第
1〜7のこの発明による複数のFETが、概略所要周波
数において1/4波長となる長さの線路を介して接続さ
れていることを特徴とする。
Further, in the semiconductor circuit according to the eighth invention, the plurality of FETs according to the first to seventh inventions are connected via a line having a length of 1 / wavelength at a substantially required frequency. Features.

【0017】また、第9の発明による半導体回路は、第
1〜7のこの発明による複数のFETのゲート電極フィ
ンガが、互いに接続された形状を有することを特徴とす
る。
A semiconductor circuit according to a ninth aspect of the present invention is characterized in that gate electrode fingers of a plurality of FETs according to the first to seventh aspects of the present invention have a shape connected to each other.

【0018】また、第10の発明による半導体回路は、
ハイブリッド結合器の電力が分配される2つの出力端子
それぞれに、第1〜7のこの発明によるFETのドレイ
ン電極あるいはソース電極を接続してなることを特徴と
する。
A semiconductor circuit according to a tenth aspect of the present invention comprises:
The invention is characterized in that a drain electrode or a source electrode of the first to seventh FETs according to the present invention is connected to each of two output terminals of the hybrid coupler to which power is distributed.

【0019】また、第11の発明による半導体回路は、
線路切り換え形半導体移相器の基準位相側伝送路および
遅延位相側伝送路中に、この発明によるFETを設けた
構成を有することを特徴とする。
Further, a semiconductor circuit according to an eleventh aspect of the present invention comprises:
The line switching type semiconductor phase shifter is characterized in that the FET according to the present invention is provided in the reference phase transmission line and the delay phase transmission line.

【0020】また、第12の発明による半導体回路は、
第7の発明による2つのFETを用い、互いのドレイン
電極あるいはソース電極フィンガ同士を接続してなるこ
とを特徴とする。
Further, a semiconductor circuit according to a twelfth aspect of the present invention comprises:
According to a seventh aspect of the present invention, two FETs are connected to each other by connecting their drain or source electrode fingers.

【0021】また、第13の発明による半導体回路は、
この発明によるFETを整合回路の一部に用いてなるこ
とを特徴とする。
Further, a semiconductor circuit according to a thirteenth aspect of the present invention comprises:
It is characterized in that the FET according to the present invention is used for a part of a matching circuit.

【0022】[0022]

【発明の実施の形態】以下、この発明の好適な実施例に
ついて図面に基づき説明する。なお、図28、図29に
示される従来例と同様の構成又は対応する構成には同一
の符号を付し、説明を省略する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Preferred embodiments of the present invention will be described below with reference to the drawings. The same reference numerals are given to the same or corresponding components as those in the conventional example shown in FIGS. 28 and 29, and the description will be omitted.

【0023】実施の形態1.図1は、第1の発明によ
る、この発明の実施の形態1を示すFET構成図であ
る。この図に示されるFETは、その中央に第1導波路
フィンガ16を配しており、その両端はゲート接続配線
12と競合しないようエアブリッジ13を介して、それ
ぞれドレイン電極(D)、ソース電極(S)に接続され
ている。上記第1導波路フィンガ16とこれに隣接する
ソース電極フィンガ10との間には、ソース電極(S)
側に第1隣接ゲート電極フィンガ17が、ドレイン電極
(D)側に第2隣接ゲート電極フィンガ18が、それぞ
れ設けられて、ゲート接続配線12を介して第1ゲート
バイアス端子19と第2ゲートバイアス端子20とにそ
れぞれ電気的に接続されている。
Embodiment 1 FIG. 1 is an FET configuration diagram showing a first embodiment of the present invention according to the first invention. In the FET shown in this figure, a first waveguide finger 16 is disposed at the center thereof, and both ends thereof are respectively connected to a drain electrode (D) and a source electrode via an air bridge 13 so as not to compete with the gate connection wiring 12. (S). A source electrode (S) is provided between the first waveguide finger 16 and the source electrode finger 10 adjacent thereto.
A first adjacent gate electrode finger 17 is provided on the side, and a second adjacent gate electrode finger 18 is provided on the drain electrode (D) side. The first gate bias terminal 19 and the second gate bias It is electrically connected to the terminals 20 respectively.

【0024】この図に示されるFETのすべてのゲート
に0[V]を印加した状態の等価回路を図2(a)に示
す。この場合には、ゲート電極フィンガ11および第
1、第2隣接ゲート電極フィンガ17、18直下近傍の
チャネルが導通となることから、ドレイン電極フィンガ
9、ソース電極フィンガ10、ならびに第1導波路フィ
ンガ16は同電位となる。従って、これらフィンガが設
けられた部分が一面導体として作用することになり、こ
の場合は微少な抵抗を有する等価抵抗14−1で表され
る。この結果、FETは全体として伝送路として機能す
ることになり、FETのドレイン電極(D)とソース電
極(S)との間は通過状態となる。
FIG. 2A shows an equivalent circuit in a state where 0 [V] is applied to all the gates of the FET shown in FIG. In this case, since the gate electrode finger 11 and the channel immediately below the first and second adjacent gate electrode fingers 17 and 18 become conductive, the drain electrode finger 9, the source electrode finger 10, and the first waveguide finger 16 Have the same potential. Therefore, the portion provided with these fingers acts as a one-sided conductor, and in this case, it is represented by an equivalent resistance 14-1 having a small resistance. As a result, the FET functions as a transmission path as a whole, and a state is established between the drain electrode (D) and the source electrode (S) of the FET.

【0025】一方、図1に示されるFETのすべてのゲ
ートにピンチオフ電圧相当のバイアス電圧を印加した状
態の等価回路を図2(b)に示す。ゲート電極フィンガ
11および第1、第2隣接ゲート電極フィンガ17、1
8直下近傍のチャネルが遮断されることから、ドレイン
電極フィンガ9、ソース電極フィンガ10、ならびに第
1導波路フィンガ16はそれぞれ独立した回路要素とし
て機能する。この際、ドレイン電極フィンガ9、ソース
電極フィンガ10間は、従来のFETで図30(b)に
示した場合と同様に等価容量15であらわされる。ま
た、第1導波路フィンガ16は独立導波路導体21−1
として表される。この結果、上記導波路導体が呈するイ
ンダクタンスと上記容量との並列共振周波数より低い周
波数において、この回路は誘導性のリアクタンスを呈す
ることになる。また、並列共振周波数より高い周波数に
おいて、この回路は容量性のリアクタンスを呈すること
になる。
On the other hand, FIG. 2B shows an equivalent circuit in which a bias voltage equivalent to a pinch-off voltage is applied to all the gates of the FET shown in FIG. Gate electrode finger 11 and first and second adjacent gate electrode fingers 17, 1
Since the channel immediately below 8 is cut off, the drain electrode finger 9, the source electrode finger 10, and the first waveguide finger 16 function as independent circuit elements. At this time, a space between the drain electrode finger 9 and the source electrode finger 10 is represented by an equivalent capacitance 15 as in the case of the conventional FET shown in FIG. Further, the first waveguide finger 16 is formed of an independent waveguide conductor 21-1.
It is expressed as As a result, at a frequency lower than the parallel resonance frequency of the inductance and the capacitance of the waveguide conductor, the circuit exhibits inductive reactance. Also, at frequencies higher than the parallel resonance frequency, the circuit will exhibit capacitive reactance.

【0026】さらに、図1に示されるFETの第1ゲー
トバイアス端子19に0[V]を印加し、第2ゲートバ
イアス端子20にピンチオフ電圧相当のバイアス電圧を
印加した状態の等価回路を図2(c)に示す。この場合
には、ゲート電極フィンガ11および第1隣接ゲート電
極フィンガ17直下近傍のチャネルのみが導通となるこ
とから、ドレイン電極フィンガ9、ソース電極フィンガ
10、ならびに第1導波路フィンガ16の第1隣接ゲー
ト電極フィンガ17に沿った部分のみが同電位となる。
従って、上記の図2(a)で示した場合とは異なり、こ
れらフィンガが設けられた部分のみが一面導体として作
用し、この部分のみが等価抵抗14−2で表される低抵
抗の伝送路として機能する。一方、第2隣接ゲート電極
フィンガ18直下近傍のチャネルが遮断されることか
ら、第1導波路フィンガ16の第2隣接ゲート電極フィ
ンガ18に沿った部分は独立した回路要素として機能
し、独立導波路導体21−2としてあらわされる。ただ
し、その長さは、第1導波路フィンガ16全体の長さよ
り短い。ここで、上記の独立した導波路導体の両端がほ
ぼ同相で励振されることから、この部分は等価的に図2
(d)に示すように、等価的に先端開放スタブ22とし
て表示される。従って、この部分の電気長が1/4波長
より短い場合には容量性のサセプタンスが装荷され、こ
れを超えて1/2波長の長さまでは誘導性のサセプタン
スが装荷されることになる。
Further, FIG. 2 shows an equivalent circuit in which 0 [V] is applied to the first gate bias terminal 19 and a bias voltage equivalent to a pinch-off voltage is applied to the second gate bias terminal 20 of the FET shown in FIG. It is shown in (c). In this case, since only the channel immediately below the gate electrode finger 11 and the first adjacent gate electrode finger 17 becomes conductive, the first adjacent one of the drain electrode finger 9, the source electrode finger 10, and the first waveguide finger 16 is formed. Only the portion along the gate electrode finger 17 has the same potential.
Therefore, unlike the case shown in FIG. 2A, only the portion where these fingers are provided acts as a one-sided conductor, and only this portion is a low-resistance transmission line represented by an equivalent resistance 14-2. Function as On the other hand, since the channel immediately below the second adjacent gate electrode finger 18 is cut off, the portion of the first waveguide finger 16 along the second adjacent gate electrode finger 18 functions as an independent circuit element, and It is represented as a conductor 21-2. However, the length is shorter than the entire length of the first waveguide finger 16. Here, since both ends of the independent waveguide conductor are excited in substantially the same phase, this portion is equivalent to FIG.
As shown in (d), it is equivalently displayed as an open-end stub 22. Therefore, when the electrical length of this portion is shorter than 1 / wavelength, a capacitive susceptance is loaded, and beyond this, an inductive susceptance is loaded up to 1 / wavelength.

【0027】以上で述べたように、この実施例のFET
は、ゲートバイアス端子への印加バイアスを切り換える
ことによって、その呈するインピーダンスを3種に変え
ることができる。従って、3種の異なる通過位相を得る
ことができて、これを位相制御素子として用いることに
より、小形な移相器が実現される。ここで、インピーダ
ンスの決定要素である導波路フィンガをFET中に形成
していることから、FET外部におけるパターン占有が
なく小型であり、これを複数個用いて構成される回路も
小型にできる。また、このFET構成によって線路要素
である導波路フィンガ間の結合が妨げられるため、FE
Tを複数個用いた場合の電波の漏洩や結合を少なくでき
る。さらに、すべての印加バイアスを0[V]とするF
ETのON状態で、上記線路要素がFETの導通部(ド
レイン・ソース間伝送線路)の一部となり、反射源とな
るスタブとならないため、この状態で良好な反射特性を
実現できる。加えて、導波路フィンガの長さだけでな
く、第1、第2隣接ゲート電極フィンガの長さに応じて
のサセプタンス装荷が可能であることから、FETのサ
イズ、ドレイン電極フィンガやソース電極フィンガの形
状、本数などと独立して、インピーダンスを設定でき、
要求性能に見合った回路特性を実現できる利点がある。
特に、第2隣接ゲート電極フィンガの長さを非常に短く
することによって、非常に小さなサセプタンスの装荷が
可能であることから、移相量の小さい移相器の実現に効
果的である。
As described above, the FET of this embodiment
By changing the bias applied to the gate bias terminal, the impedance presented can be changed to three types. Therefore, three types of different passing phases can be obtained, and by using these as phase control elements, a small phase shifter can be realized. Here, since the waveguide finger, which is a determining factor of the impedance, is formed in the FET, the pattern is not occupied by the outside of the FET. In addition, this FET configuration prevents the coupling between the waveguide fingers that are the line elements, so that the FE
Leakage and coupling of radio waves when a plurality of Ts are used can be reduced. Further, F which sets all applied biases to 0 [V]
In the ON state of the ET, the line element becomes a part of the conductive portion (drain-source transmission line) of the FET and does not become a stub serving as a reflection source, so that good reflection characteristics can be realized in this state. In addition, since the susceptance can be loaded not only according to the length of the waveguide finger but also according to the length of the first and second adjacent gate electrode fingers, the size of the FET, the drain electrode finger and the source electrode finger can be reduced. Impedance can be set independently of shape, number, etc.
There is an advantage that circuit characteristics that meet the required performance can be realized.
In particular, by making the length of the second adjacent gate electrode finger very short, a very small susceptance can be loaded, which is effective for realizing a phase shifter with a small phase shift amount.

【0028】なお、この発明においては、FETを構成
するドレインとソースは電気的に等価な働きを行うこと
から、上記構成、説明におけるドレインとソースを逆と
しても、上記説明と同等な効果が得られる。同様に、上
記のドレイン電極フィンガーとソース電極フィンガーと
を互いに逆にしても、上記説明と同等な効果が得られる
ことは明らかである。
In the present invention, since the drain and the source constituting the FET have an electrically equivalent function, even if the drain and the source in the above configuration and description are reversed, the same effect as in the above description can be obtained. Can be Similarly, it is clear that the same effect as described above can be obtained even if the drain electrode finger and the source electrode finger are reversed.

【0029】実施の形態2.図3は、第1の発明によ
る、この発明の実施の形態2を示すFET構成図であ
る。前記実施の形態1では、ゲート電極フィンガ11が
第1、第2隣接ゲート電極フィンガ17、18と異なる
長さで構成されていた。しかし、この実施例では、ゲー
ト電極フィンガ11も分割し、このうちのドレイン電極
(D)側の部分を第2隣接ゲート電極フィンガ18と同
時に制御し、ソース電極(S)側の部分を第1隣接ゲー
ト電極フィンガ17と同時に制御するように構成してい
る。この場合、すべてのゲートに同一のバイアスを印加
する場合には、上記実施の形態1と同様にして、図2
(a)、図2(b)に示す等価回路が実現される。さら
に、第1ゲートバイアス端子19にピンチオフ電圧相当
のバイアス電圧を印加し、第2ゲートバイアス端子20
に0[V]を印加した状態では、図4(a)に示す等価
回路が実現される。この場合には、等価抵抗14−1が
ドレイン(D)側に形成され、かつ、独立導波路導体1
2−1と等価容量15−1との並列回路がソース(S)
側に形成されている。一方、印加バイアスを逆転して、
第1ゲートバイアス端子19に0[V]を印加し、第2
ゲートバイアス端子20にピンチオフ電圧相当のバイア
ス電圧を印加した状態では、図4(b)に示す等価回路
が実現される。この場合には、等価抵抗14−2がソー
ス(S)側に形成され、かつ、独立導波路導体21−2
と等価容量15−2との並列回路がドレイン(D)側に
形成されている。従って、第1、第2隣接ゲート電極フ
ィンガ17、18の長さを適切に選定することによっ
て、4種の異なる通過位相を得ることができる。
Embodiment 2 FIG. 3 is an FET configuration diagram showing a second embodiment of the present invention according to the first invention. In the first embodiment, the gate electrode finger 11 has a different length from the first and second adjacent gate electrode fingers 17 and 18. However, in this embodiment, the gate electrode finger 11 is also divided, and the portion on the drain electrode (D) side is controlled simultaneously with the second adjacent gate electrode finger 18, and the portion on the source electrode (S) side is divided into the first electrode. It is configured to control simultaneously with the adjacent gate electrode finger 17. In this case, when the same bias is applied to all the gates, the same as in the first embodiment, FIG.
2A and 2B are realized. Further, a bias voltage equivalent to the pinch-off voltage is applied to the first gate bias terminal 19, and the second gate bias terminal 20
In a state where 0 [V] is applied to the circuit, the equivalent circuit shown in FIG. In this case, the equivalent resistance 14-1 is formed on the drain (D) side, and the independent waveguide conductor 1 is formed.
The parallel circuit of 2-1 and the equivalent capacitance 15-1 is a source (S)
Formed on the side. On the other hand, by reversing the applied bias,
When 0 [V] is applied to the first gate bias terminal 19, the second
When a bias voltage equivalent to a pinch-off voltage is applied to the gate bias terminal 20, an equivalent circuit shown in FIG. 4B is realized. In this case, the equivalent resistance 14-2 is formed on the source (S) side, and the independent waveguide conductor 21-2 is formed.
Is formed on the drain (D) side. Therefore, by appropriately selecting the lengths of the first and second adjacent gate electrode fingers 17 and 18, four different passing phases can be obtained.

【0030】実施の形態3.図5は、第2の発明によ
る、この発明の実施の形態3を示すFET構成図であ
る。導波路フィンガが長さ方向で2分割されてスタブ形
状となって第1分割導波路フィンガ23と第2分割導波
路フィンガ24とを形成しており、かつ、上記分割され
た導波路フィンガの長さと、それに隣接して設けられて
いる分割された第1隣接ゲート電極17、第2隣接ゲー
ト電極18の長さとを、ほぼ等しくするようにして形成
している。この結果、FET中に図6に示した等価回路
のように等価抵抗14とともに先端開放スタブ22を実
現できることから、比較的大きな容量性サセプタンスの
実現が容易になる。
Embodiment 3 FIG. 5 is an FET configuration diagram showing a third embodiment of the present invention according to the second invention. The waveguide finger is divided into two in the longitudinal direction to form a stub shape to form the first divided waveguide finger 23 and the second divided waveguide finger 24, and the length of the divided waveguide finger is set. And the lengths of the divided first adjacent gate electrode 17 and second adjacent gate electrode 18 provided adjacent thereto are made substantially equal. As a result, since the open-end stub 22 can be realized together with the equivalent resistor 14 in the FET as in the equivalent circuit shown in FIG. 6, a relatively large capacitive susceptance can be easily realized.

【0031】実施の形態4.図7は、第2の発明によ
る、この発明の実施の形態4を示すFET構成図であ
る。前記の実施の形態3に比べて、さらに第1隣接ゲー
ト電極フィンガ17を独立に制御するための第3ゲート
バイアス端子25を設けた点が特長である。これによっ
て、図8に示すように、実施の形態3の場合に加えて、
さらに異なるサセプタンスの装荷が可能となる利点があ
る。なお、ここではゲート接続配線の輻輳を避けるため
に、特に、第4ゲートバイアス端子26を別個設けた場
合を示している。
Embodiment 4 FIG. FIG. 7 is an FET configuration diagram showing a fourth embodiment of the present invention according to the second invention. The third embodiment is characterized in that a third gate bias terminal 25 for independently controlling the first adjacent gate electrode finger 17 is provided, as compared with the third embodiment. Thereby, as shown in FIG. 8, in addition to the case of Embodiment 3,
Further, there is an advantage that different susceptances can be loaded. Here, in order to avoid congestion of the gate connection wiring, a case where the fourth gate bias terminal 26 is provided separately is particularly shown.

【0032】実施の形態5.図9は、第3の発明によ
る、この発明の実施の形態5を示すFET構成図であ
る。前記の実施の形態1、2の場合に比べて、さらに第
2導波路フィンガ27を設けており、それぞれの導波路
フィンガに隣接して設けられた分割された構造の第2隣
接ゲート電極フィンガ18と第3隣接ゲート電極フィン
ガ28の長さがそれぞれ異なっており、かつ、それらを
個別に制御するための第2、第3ゲートバイアス端子2
0、25を設けている。このように、制御可能な複数の
導波路フィンガを有しているので、FETサイズを増大
させることなく、実施の形態1、2の場合に比べて、さ
らに多数のインピーダンス状態を実現できる。なお、こ
こでは導波路フィンガの数が2本の場合を示している
が、これに限らず、さらに多数の導波路フィンガが、さ
らに多数のドレイン電極フィンガ、ソース電極フィンガ
とともに設けられてもよい。
Embodiment 5 FIG. 9 is an FET configuration diagram showing a fifth embodiment of the present invention according to the third invention. As compared with the first and second embodiments, a second waveguide finger 27 is further provided, and a second adjacent gate electrode finger 18 having a divided structure provided adjacent to each waveguide finger. And third adjacent gate electrode fingers 28 have different lengths, and second and third gate bias terminals 2 for individually controlling them.
0 and 25 are provided. As described above, since there are a plurality of controllable waveguide fingers, a larger number of impedance states can be realized as compared with the first and second embodiments without increasing the FET size. Although the case where the number of waveguide fingers is two is shown here, the invention is not limited to this, and a greater number of waveguide fingers may be provided together with a greater number of drain electrode fingers and source electrode fingers.

【0033】実施の形態6.図10は、第4の発明によ
る、この発明の実施の形態6を示すFET構成図であ
る。前記の実施の形態5の場合に比べて、さらに第4ゲ
ートバイアス端子26を設けて、第4隣接ゲート電極フ
ィンガ29に個別バイアス印加を可能とし、独立制御可
能な導波路フィンガ部分を増したものである。これによ
って、FETを大きくすることなく、より多数の位相状
態が実現できる。
Embodiment 6 FIG. FIG. 10 is an FET configuration diagram showing a sixth embodiment of the present invention according to the fourth invention. Compared with the case of the fifth embodiment, the fourth gate bias terminal 26 is further provided to enable individual bias application to the fourth adjacent gate electrode finger 29, and the number of independently controllable waveguide fingers is increased. It is. Thereby, a larger number of phase states can be realized without increasing the size of the FET.

【0034】実施の形態7.図11は、第4の発明によ
る、この発明の実施の形態7を示すFET構成図であ
る。ここでは一例として実施の形態4に係わるこの発明
によるFETQ1,Q2を2個用い、そのソース電極S
1とドレイン電極D1が互いに電気的に接続されるよう
にして直列接続している。狭いエリアに制御可能な電極
フィンガを一層多数設けることができる構成であるの
で、一段と多数のインピーダンス状態を実現される。ま
た、周期的なインピーダンス不連続を実現できるので、
形状に応じた周波数応答特性の実現が可能となる。な
お、上記実施例では、実施の形態4に係わるFETを用
いた場合について説明したが、これに限らず、実施の形
態1〜6のいずれのFETを用いても良い。
Embodiment 7 FIG. 11 is an FET configuration diagram showing a seventh embodiment of the present invention according to the fourth invention. Here, as an example, two FETs Q1 and Q2 according to the present invention according to the fourth embodiment are used, and their source electrodes S
1 and the drain electrode D1 are connected in series such that they are electrically connected to each other. Since the configuration is such that more controllable electrode fingers can be provided in a small area, more impedance states can be realized. In addition, since periodic impedance discontinuity can be realized,
Frequency response characteristics according to the shape can be realized. In the above example, the case where the FET according to the fourth embodiment is used has been described. However, the invention is not limited to this, and any of the FETs according to the first to sixth embodiments may be used.

【0035】実施の形態8.図12は、第5の発明によ
る、この発明の実施の形態8を示すFET構成図であ
る。ドレイン電極(D)から延設されて、ソース電極
(S)に接続された第3導波路フィンガ30と、ソース
電極(S)から延設されて、ゲート配線との競合ないし
接触が生じないようエアブリッジ13を介してドレイン
電極(D)に橋絡接続された第4導波路フィンガ31
と、これら2つの導波路フィンガの間に設けられて、両
端をドレイン電極及びソース電極にエアブリッジ13を
介してあるいは直接に接続された第5導波路フィンガ3
2の3つの導波路フィンガを有し、かつ、上記導波路フ
ィンガ間に、第5隣接ゲート電極フィンガ33を設け
て、第2ゲートバイアス端子20よりバイアス印加する
構成としている。さらに、中央の第5導波路フィンガ3
2の幅に比べて他の導波路フィンガの幅を広くして構成
している。この構成では、リアクタンス特性を呈しない
ドレイン・ソース電極間の導体部分が広いため、この間
が低抵抗になる。従って、通過損失の小さいFETが実
現される。
Embodiment 8 FIG. FIG. 12 is an FET configuration diagram showing an eighth embodiment of the present invention according to the fifth invention. The third waveguide finger 30 extended from the drain electrode (D) and connected to the source electrode (S) and the third waveguide finger 30 extended from the source electrode (S) to prevent competition or contact with the gate wiring. Fourth waveguide finger 31 bridge-connected to drain electrode (D) via air bridge 13
And a fifth waveguide finger 3 provided between the two waveguide fingers and having both ends connected to a drain electrode and a source electrode via an air bridge 13 or directly.
2 and three fifth waveguide fingers, and a fifth adjacent gate electrode finger 33 is provided between the waveguide fingers to apply a bias from the second gate bias terminal 20. Further, the central fifth waveguide finger 3
The width of the other waveguide finger is wider than the width of the second waveguide finger. In this configuration, since the conductor portion between the drain and source electrodes that does not exhibit the reactance characteristics is wide, the resistance between them is low. Therefore, an FET having a small passage loss is realized.

【0036】実施の形態9.図13は、第5の発明によ
る、この発明の実施の形態9を示すFET構成図であ
る。前記実施の形態8に比べて、第5隣接ゲート電極フ
ィンガ33の長さを短くしたものである。これによっ
て、印加バイアスを変化させて、寄生抵抗の小さい2つ
の異なる装荷サセプタンスを実現できる。
Embodiment 9 FIG. 13 is an FET configuration diagram showing a ninth embodiment of the present invention according to the fifth invention. The length of the fifth adjacent gate electrode finger 33 is shorter than that of the eighth embodiment. As a result, by changing the applied bias, two different loading susceptances with small parasitic resistance can be realized.

【0037】実施の形態10.図14は、第6の発明に
よる、この発明の実施の形態10を示すFET構成図で
ある。ドレイン電極(D)から延設されてエアブリッジ
13を介してソース電極(S)に接続された第6導波路
フィンガ34と、ソース電極から延設されてエアブリッ
ジ13を介してドレイン電極(D)に接続された第7導
波路フィンガ35と、これら2つの導波路フィンガ間に
設けられて、それぞれ一端がドレイン電極とソース電極
とにエアブリッジ13を介して電気的に接続された第
3、第4分割導波路フィンガ36、37とを設けて、上
記導波路フィンガ間にはゲート電極フィンガを設けて、
第1、第2ゲートバイアス端子19、20より独立にバ
イアス印加する構成としている。さらに、中央の導波路
フィンガの幅を他の導波路フィンガの幅より広くして形
成してある。この構成によって、幅の広いストリップ導
体でスタブを構成できるので、比較的大きな容量性サセ
プタンスの実現が可能となる。
Embodiment 10 FIG. FIG. 14 is an FET configuration diagram showing a tenth embodiment according to the sixth invention. A sixth waveguide finger 34 extending from the drain electrode (D) and connected to the source electrode (S) via the air bridge 13 and a drain electrode (D) extending from the source electrode and via the air bridge 13 ) And a third waveguide finger 35 provided between the two waveguide fingers and having one end electrically connected to the drain electrode and the source electrode via the air bridge 13. Fourth divided waveguide fingers 36 and 37 are provided, and a gate electrode finger is provided between the waveguide fingers.
The bias is applied independently from the first and second gate bias terminals 19 and 20. Further, the width of the central waveguide finger is made wider than the width of the other waveguide fingers. With this configuration, since the stub can be configured by a wide strip conductor, a relatively large capacitive susceptance can be realized.

【0038】実施の形態11.図15は、第7の発明に
よる、この発明の実施の形態11を示すFET構成図で
ある。内部には、第1導波路フィンガ16が設けてあ
り、さらに、最外部に配置された最外部ソース電極フィ
ンガ38に並列になるようにして、上記フィンガと同種
の外部電極フィンガ39を設け、かつ、上記複数のソー
ス電極フィンガ間に、外部ゲート電極フィンガ40を設
けたものである。この構成においては、第1、第2ゲー
トバイアス端子19、20からの印加バイアスに応じ
て、図16(a)に示す等価容量15−1ならびに独立
導波路導体の呈する等価インダクタ41からなる従来と
同様な並列回路のほかに、図16(b)に示すように、
外部電極フィンガ39が先端開放スタブとして機能する
ことによる等価容量15−2をも実現できる。この結果
としてキャパシタンス、インダクタンスからなる逆L形
回路をFET自身で形成できるので、寄生分の小さい小
型なフィルタ回路を実現できる効果がある。
Embodiment 11 FIG. FIG. 15 is an FET configuration diagram showing an eleventh embodiment of the present invention according to the seventh invention. Inside, a first waveguide finger 16 is provided, and further, an external electrode finger 39 of the same kind as the above-mentioned finger is provided so as to be in parallel with the outermost source electrode finger 38 arranged at the outermost position, and An external gate electrode finger 40 is provided between the plurality of source electrode fingers. In this configuration, in accordance with the bias applied from the first and second gate bias terminals 19 and 20, the conventional capacitor including the equivalent capacitance 15-1 shown in FIG. In addition to a similar parallel circuit, as shown in FIG.
The equivalent capacitance 15-2 by the external electrode finger 39 functioning as the open-end stub can also be realized. As a result, since an inverted L-shaped circuit composed of a capacitance and an inductance can be formed by the FET itself, there is an effect that a small filter circuit with small parasitic components can be realized.

【0039】実施の形態12.図17は、第7の発明に
よる、この発明の実施の形態12を示すFET構成図で
ある。前記実施の形態11とは異なり、内部はたとえば
図29に示したような従来FETと同様な電極フィンガ
構造であり、外辺部に、エアブリッジ13を利用した折
り返し構造を用いて外部電極フィンガ39−1,39−
2と、外部ゲート電極フィンガ40−1,40−2とを
設けたものである。外部電極フィンガ39−1,39−
2の全体の長さが1/4波長より長くなる周波数におい
て、第1、第2ゲートバイアス端子19、20にピンチ
オフ電圧を印加した場合の等価回路を図18に示す。こ
の場合には、前記の実施の形態11に係わるFETでは
実現が困難であった、等価容量15と等価インダクタ4
1とからなるハイパス型の逆L回路が新たに実現でき
る。
Embodiment 12 FIG. FIG. 17 is an FET configuration diagram showing a twelfth embodiment of the present invention according to the seventh invention. Unlike the eleventh embodiment, the inside has an electrode finger structure similar to that of a conventional FET as shown in FIG. 29, for example, and external electrode fingers 39 are formed on the outer periphery by using a folded structure using the air bridge 13. -1,39-
2 and external gate electrode fingers 40-1 and 40-2. External electrode fingers 39-1, 39-
FIG. 18 shows an equivalent circuit when a pinch-off voltage is applied to the first and second gate bias terminals 19 and 20 at a frequency at which the entire length of 2 is longer than 1 / wavelength. In this case, the equivalent capacitance 15 and the equivalent inductor 4 were difficult to realize with the FET according to the eleventh embodiment.
1 can be newly realized as a high-pass type inverted L circuit.

【0040】実施の形態13.図19は、第8の発明に
よる、この発明の実施の形態13を示す半導体回路構成
図である。ここでは、この発明による複数の電解効果ト
ランジスタとして、発明の形態1に関わる2つのFET
Q1,Q2を、概略所要周波数において1/4波長とな
る長さの第1線路42を介して接続している。この構成
では、第1線路42の効果によって、サセプタンスある
いはリアクタンスが装荷される状態における反射を打ち
消すことができ、反射特性の良好な半導体回路が実現で
きる。ここで重要な点は、この発明によるFETでは、
いわゆるON状態では反射が抵抗成分によるものだけ
で、きわめて小さい点である。したがって、2つの位相
状態が実現される中で、そのうちの一つの状態に対して
は反射の悪影響を考慮する必要がない。このため、ここ
で示した構成によって、2つの位相状態においてともに
反射の良好な位相制御回路が実現される。なお、FET
はこれに限らず、この発明による他のFETであっても
良い。
Embodiment 13 FIG. FIG. 19 is a semiconductor circuit configuration diagram showing the thirteenth embodiment of the present invention according to the eighth invention. Here, two FETs according to the first embodiment of the present invention are used as the plurality of field effect transistors according to the present invention.
Q1 and Q2 are connected via a first line 42 having a length of と wavelength at a substantially required frequency. In this configuration, the effect of the first line 42 can cancel the reflection in the state where the susceptance or the reactance is loaded, and a semiconductor circuit having good reflection characteristics can be realized. The important point here is that in the FET according to the present invention,
In the so-called ON state, the reflection is only due to the resistance component and is extremely small. Therefore, while the two phase states are realized, it is not necessary to consider the adverse effect of reflection on one of the states. For this reason, the configuration shown here realizes a phase control circuit with good reflection in both phase states. In addition, FET
Is not limited to this, and may be another FET according to the present invention.

【0041】実施の形態14.図20には、第9の発明
による、この発明の実施の形態14を示す半導体回路構
成図である。ここでは、複数の電解効果トランジスタと
して、実施の形態1に関わるFETQ1,Q2を用い、
第1線路42を介してそれぞれを接続し、かつ、その同
種のゲート電極フィンガを、互いに電気的に接続して、
第1、第2ゲートバイアス端子19、20より一括して
バイアス印加するようにしたものである。隣接する複数
のFETが一体化される構成となるので、半導体回路の
一層の小型化が可能となる。
Embodiment 14 FIG. FIG. 20 is a semiconductor circuit configuration diagram showing a fourteenth embodiment of the present invention according to the ninth invention. Here, FETs Q1 and Q2 according to the first embodiment are used as the plurality of field effect transistors,
Each is connected via the first line 42, and the same kind of gate electrode fingers are electrically connected to each other,
The bias is applied collectively from the first and second gate bias terminals 19 and 20. Since the configuration is such that a plurality of adjacent FETs are integrated, the size of the semiconductor circuit can be further reduced.

【0042】実施の形態15.図21は、第10の発明
による、この発明の実施の形態15を示す半導体回路構
成図である。ハイブリッド結合器43の電力が分配され
る2つの出力端子44それぞれに、上記実施例記載の構
成を有するFETとして、図9に示した構成の実施の形
態5に係わるFETQ1,Q2のドレイン電極(D)を
接続し、そのソース電極(S)をバイアホール45に接
続して接地している。ハイブリッド結合器43の電力合
成特性を利用して入力側への反射を低減できるので、複
数の位相状態を実現する場合でも、FET相互間の影響
がなく低反射で小形な半導体回路が可能になる。なお、
ここではハイブリッド結合器43として、いわゆるラン
ゲカプラを用いた場合について示しているが、これに限
らず、ブランチライン形ハイブリッドやラットレース回
路、ブロードサイドカプラなど他のハイブリッド結合器
であってもよい。
Embodiment 15 FIG. FIG. 21 is a semiconductor circuit configuration diagram showing a fifteenth embodiment of the present invention according to the tenth invention. Each of the two output terminals 44 to which the power of the hybrid coupler 43 is distributed has a drain electrode (D) of the FET Q1, Q2 according to the fifth embodiment having the configuration shown in FIG. ), And the source electrode (S) is connected to the via hole 45 to be grounded. Since the reflection on the input side can be reduced by utilizing the power combining characteristic of the hybrid coupler 43, even when a plurality of phase states are realized, a small-sized semiconductor circuit with low reflection without influence between FETs can be realized. . In addition,
Here, the case where a so-called Lange coupler is used as the hybrid coupler 43 is shown, but the present invention is not limited to this, and another hybrid coupler such as a branch line type hybrid, a rat race circuit, or a broadside coupler may be used.

【0043】実施の形態16.図22は、第11の発明
による、この発明の実施の形態16を示す半導体回路構
成図である。従来例で説明した構造の、従来のFETQ
1〜Q4を用いてなる線路切り換え形半導体移相器の基
準伝送路5および遅延伝送路6中に、たとえば図5に示
した構成の実施の形態3に係わるFETを設けた構成を
有している。異なる位相状態を実現できる本発明による
FETを、線路切り換え形移相器中の伝送線路に設けて
いるので、パターン専有面積を増加させることなく、移
相器の多ビット化が可能になる。特に、大きな移相量を
線路切り換え形半導体移相器で実現し、小さな移相量を
本発明によるFETで実現すれば、互いの長所が生かせ
て効果的である。
Embodiment 16 FIG. FIG. 22 is a semiconductor circuit configuration diagram showing the sixteenth embodiment according to the eleventh invention. Conventional FET Q having the structure described in the conventional example
In the line switching type semiconductor phase shifter using 1 to Q4, the reference transmission line 5 and the delay transmission line 6 have, for example, a configuration in which the FET according to the third embodiment of the configuration shown in FIG. 5 is provided. I have. Since the FET according to the present invention capable of realizing different phase states is provided in the transmission line in the line switching type phase shifter, it is possible to increase the number of bits of the phase shifter without increasing the area occupied by the pattern. In particular, if a large amount of phase shift is realized by the line switching type semiconductor phase shifter and a small amount of phase shift is realized by the FET according to the present invention, the advantages of each other can be used effectively.

【0044】実施の形態17.図23は、第12の発明
による、この発明の実施の形態17を示す半導体回路構
成図である。図11に示した実施の形態7に係わる2つ
のFETQ1,Q2を用い、互いのドレイン電極(D)
同士を接続している。これまでに示してきた発明による
1つのFETで通過状態とリアクタンスならびにサセプ
タンス装荷状態とを切り換えることができることを利用
して、2つのFETを組み合わせて図24に示すよう
な、等価インダクタ41と等価容量15とから成るπ形
の低域通過形回路を形成してインピーダンス整合がとれ
るようにし、小型な低域通過形フィルタを実現できる
上、印加バイアスの切り換えによって、通過振幅特性や
通過位相特性を切り換えることのできる半導体回路を実
現できる。
Embodiment 17 FIG. FIG. 23 is a semiconductor circuit configuration diagram showing a seventeenth embodiment of the present invention according to the twelfth invention. Using two FETs Q1 and Q2 according to the seventh embodiment shown in FIG.
Are connected to each other. Utilizing the fact that one FET according to the invention described so far can switch between the passing state and the reactance and susceptance loading states, the two FETs are combined to form an equivalent inductor 41 and an equivalent capacitance as shown in FIG. 15 to form a low-pass circuit of the π type so that impedance matching can be achieved, and a small-sized low-pass filter can be realized. In addition, the switching of the applied amplitude switches the passing amplitude characteristic and the passing phase characteristic. And a semiconductor circuit capable of performing such operations.

【0045】実施の形態18.図25は、第12の発明
による、この発明の実施の形態18を示す半導体回路構
成図である。図17に示した実施の形態12に係わる2
つのFETQ1,Q2を用い、互いのドレイン電極
(D)同士を接続している。この発明による1つのFE
Tで通過状態とリアクタンスならびにサセプタンス装荷
状態とを切り換えることができることを利用して、2つ
のFETを組み合わせて図26に示すような、等価容量
15と等価インダクタ41とから成るπ形の高域通過形
回路を形成してインピーダンス整合がとれるようにし、
小型な高域通過形フィルタを実現できる上、印加バイア
スの切り換えによって、通過振幅特性や通過位相特性を
切り換えることのできる半導体回路を実現できる。
Embodiment 18 FIG. FIG. 25 is a semiconductor circuit configuration diagram showing an eighteenth embodiment according to the twelfth invention. 17 according to the twelfth embodiment shown in FIG.
Two FETs Q1 and Q2 are used to connect the drain electrodes (D) of each other. One FE according to the invention
Using the ability to switch between the passing state and the reactance and susceptance loading states at T, a π-type high-pass composed of an equivalent capacitance 15 and an equivalent inductor 41 as shown in FIG. Form a circuit so that impedance matching can be achieved,
In addition to realizing a small high-pass filter, it is possible to realize a semiconductor circuit capable of switching pass amplitude characteristics and pass phase characteristics by switching an applied bias.

【0046】実施の形態19.図27は、第13の発明
による、この発明の実施の形態19を示す半導体回路構
成図である。ここでは、増幅器を一例としてとりあげ
て、その入力整合回路の一部に前記発明によるFETを
用いた場合を示している。ソース接地の増幅FET46
のゲートに第1、第2の整合線路47、48、整合スタ
ブ49を介して、たとえば実施の形態1に係わる図1に
示したFETQ1が接続されて、入力整合回路50が構
成されている。FETQ1のすべてのゲートに0[V]
を印加した場合には、このFET部分は伝送線路と同様
の状態となって入力信号が増幅FETに伝送される。一
方、この状態で第2ゲートバイアス端子20のみにピン
チオフ電圧を印加すると、このFET部分にたとえば容
量性スタブが形成される。したがって、温度変化や経年
変化などによって増幅FETの特性に変化が合った場合
でも、あるいは増幅FETの特性が製造条件でばらつい
た場合でも、電気的な手段によって入力整合回路のイン
ピーダンス特性を変化させて、良好な整合条件を維持す
ることが可能となる。このように、この発明によるFE
Tによって、任意の範囲で装荷リアクタンスあるいは装
荷サセプタンスを段階的に切り換えることができること
を利用し、整合特性を電気的手段によって調整・制御で
きる機能を半導体回路に付与できる。上記実施例では、
この発明によるFETを1つ用いた場合について示した
が、これに限らず、さらに複数のこの発明によるFET
を用いて、さらに精密あるいは広範囲な補償を行うこと
ができる。また、上記実施例では、増幅器の入力整合回
路にこの発明によるFETを用いた場合について述べた
が、これに限らず、出力整合回路であっても良く、増幅
器以外のミクサや変調器、発振器、逓倍器などのデバイ
スであっても良い。さらに、これらデバイスが複合され
てなる、モジュールやBFN回路などの複合化した半導
体回路で用いても、有効であることは明らかである。
Embodiment 19 FIG. FIG. 27 is a semiconductor circuit configuration diagram showing a nineteenth embodiment according to the thirteenth invention. Here, an amplifier is taken as an example, and the case where the FET according to the invention is used as a part of the input matching circuit is shown. Common source amplification FET46
For example, the FET Q1 shown in FIG. 1 according to the first embodiment is connected to the gate through the first and second matching lines 47 and 48 and the matching stub 49 to form an input matching circuit 50. 0 [V] is applied to all gates of the FET Q1.
Is applied, this FET portion is in the same state as the transmission line, and the input signal is transmitted to the amplification FET. On the other hand, when a pinch-off voltage is applied only to the second gate bias terminal 20 in this state, for example, a capacitive stub is formed in this FET portion. Therefore, even when the characteristics of the amplification FETs change due to temperature changes or aging, or even when the characteristics of the amplification FETs vary under manufacturing conditions, the impedance characteristics of the input matching circuit can be changed by electrical means. , Good matching conditions can be maintained. Thus, the FE according to the present invention
By utilizing the fact that the loading reactance or loading susceptance can be switched stepwise within an arbitrary range by T, a function of adjusting and controlling the matching characteristics by electrical means can be provided to the semiconductor circuit. In the above embodiment,
Although the case where one FET according to the present invention is used has been described, the present invention is not limited to this, and a plurality of FETs according to the present invention
Can be used to provide more precise or broader compensation. Further, in the above embodiment, the case where the FET according to the present invention is used for the input matching circuit of the amplifier has been described. However, the present invention is not limited thereto, and an output matching circuit may be used. A device such as a multiplier may be used. Further, it is apparent that the device is effective even when used in a composite semiconductor circuit such as a module or a BFN circuit in which these devices are composited.

【0047】[0047]

【発明の効果】第1の発明によれば、ゲート配線との競
合ないし接触が生じないような配線方法によって、一端
がドレイン電極あるいはソース電極のうちの一方に橋絡
接続されて、他端が前記一端と同様にして橋絡接続ある
いは延設された構造で他方の電極に接続された導波路フ
ィンガを有し、かつ、上記導波路フィンガと隣接するド
レイン電極フィンガないしソース電極フィンガとの間
に、長さ方向で2分割されたゲート電極フィンガを設
け、上記分割されたゲート電極フィンガに独立してバイ
アスを印加する手段を具備しているので、ゲートバイア
ス端子への印加バイアスを切り換えることによって、F
ETの呈するインピーダンスを3種に変えることができ
る。従って、3種あるいは4種の異なる通過位相を得る
ことができて、これを位相制御素子として用いることに
より、小形な移相器が実現される。ここで、インピーダ
ンスの決定要素である導波路フィンガをFET中に形成
していることから、FET外部におけるパターン占有が
なく小型であり、これを複数個用いて構成される回路も
小型にできる。また、このFET構成によって線路要素
である導波路フィンガ間の結合が妨げられるため、FE
Tを複数個用いた場合の電波の漏洩や結合を少なくでき
る。さらに、すべての印加バイアスを0[V]とするF
ETのON状態で、上記線路要素がFETの導通部(ド
レイン・ソース間伝送線路)の一部となり、反射源とな
るスタブとならないため、この状態で良好な反射特性を
実現できる。加えて、導波路フィンガの長さだけでな
く、第1、第2隣接ゲート電極フィンガの長さに応じて
のサセプタンス装荷が可能であることから、FETのサ
イズ、ドレイン電極フィンガやソース電極フィンガの形
状、本数などと独立して、インピーダンスを設定でき、
要求性能に見合った回路特性を実現できる利点がある。
特に、第2隣接ゲート電極フィンガの長さを非常に短く
することによって、非常に小さなサセプタンスの装荷が
可能であることから、移相量の小さい移相器の実現に効
果的である。
According to the first aspect of the invention, one end is bridge-connected to one of the drain electrode and the source electrode and the other end is connected by a wiring method that does not cause competition or contact with the gate wiring. It has a waveguide finger connected to the other electrode in a bridging connection or an extended structure in the same manner as the one end, and between the waveguide finger and the adjacent drain electrode finger or source electrode finger. A gate electrode finger divided into two in the length direction, and a means for independently applying a bias to the divided gate electrode finger is provided. By switching the bias applied to the gate bias terminal, F
The impedance exhibited by the ET can be changed to three types. Therefore, three or four different passing phases can be obtained, and a small phase shifter can be realized by using these as phase control elements. Here, since the waveguide finger, which is a determining factor of the impedance, is formed in the FET, the pattern is not occupied by the outside of the FET. In addition, this FET configuration prevents the coupling between the waveguide fingers that are the line elements, so that the FE
Leakage and coupling of radio waves when a plurality of Ts are used can be reduced. Further, F which sets all applied biases to 0 [V]
In the ON state of the ET, the line element becomes a part of the conductive portion (drain-source transmission line) of the FET and does not become a stub serving as a reflection source, so that good reflection characteristics can be realized in this state. In addition, since the susceptance can be loaded not only according to the length of the waveguide finger but also according to the length of the first and second adjacent gate electrode fingers, the size of the FET, the drain electrode finger and the source electrode finger can be reduced. Impedance can be set independently of shape, number, etc.
There is an advantage that circuit characteristics that meet the required performance can be realized.
In particular, by making the length of the second adjacent gate electrode finger very short, a very small susceptance can be loaded, which is effective for realizing a phase shifter with a small phase shift amount.

【0048】また、第2の発明によれば、導波路フィン
ガが長さ方向で2分割されてスタブ形状となっており、
かつ、上記分割された導波路フィンガの長さと、それに
隣接して設けられている分割されたゲート電極フィンガ
の長さとを、ほぼ等しくするようにして形成している。
この結果、先端開放スタブを実現できることから、比較
的大きな容量性サセプタンスの実現が容易になる。
According to the second aspect of the present invention, the waveguide finger is divided into two in the length direction to have a stub shape.
Further, the length of the divided waveguide finger and the length of the divided gate electrode finger provided adjacent thereto are made substantially equal.
As a result, since an open-end stub can be realized, a relatively large capacitive susceptance can be easily realized.

【0049】また、第3の発明によれば、前記の第1の
発明の場合に比べて、複数の導波路フィンガを有してお
り、上記それぞれの導波路フィンガに隣接して設けられ
た分割されたゲート電極フィンガの長さがそれぞれ異な
っており、かつ、それらを個別に制御するための第2、
第3ゲートバイアス端子を設けている。このように、制
御可能な複数の導波路フィンガを有しているので、FE
Tサイズを増大させることなく、さらに多数のインピー
ダンス状態を実現できる。
According to the third aspect of the present invention, as compared with the first aspect of the present invention, a plurality of waveguide fingers are provided, and a plurality of waveguide fingers are provided adjacent to the respective waveguide fingers. The length of each of the gate electrode fingers is different from each other, and second,
A third gate bias terminal is provided. Thus, having a plurality of controllable waveguide fingers, FE
More impedance states can be realized without increasing the T size.

【0050】また、第4の発明によれば、前記第1〜3
のいずれかの発明に係わるFETを、ドレイン電極ある
いはソース電極が互いに電気的に接続されるようにして
直列接続して、狭いエリアに制御可能な電極フィンガを
一層多数設けることができる構成であるので、一段と多
数のインピーダンス状態を実現される。また、周期的な
インピーダンス不連続を実現できるので、形状に応じた
周波数応答特性の実現が可能となる。
Further, according to the fourth aspect, the first to third aspects are provided.
Since the FET according to any one of the inventions is connected in series such that the drain electrode or the source electrode is electrically connected to each other, more controllable electrode fingers can be provided in a narrow area. , More impedance states are realized. Further, since periodic impedance discontinuity can be realized, frequency response characteristics according to the shape can be realized.

【0051】また、第5の発明によれば、ドレイン電極
及びソース電極のうち一方から延設されて、ゲート配線
との競合ないし接触が生じないようエアブリッジを介す
等の手段によって他方に橋絡接続された3つの導波路フ
ィンガを有し、かつ、上記導波路フィンガ間に、ゲート
電極フィンガを設けて、さらに、中央の導波路フィンガ
の幅に比べて他の導波路フィンガの幅を広くして構成し
ている。この構成では、ドレイン・ソース間の導体部分
が広いため、この間が低抵抗になる。従って、通過損失
の小さいFETが実現される。
According to the fifth aspect of the present invention, the drain electrode and the source electrode are extended from one of the drain electrodes and the source electrode, and are connected to the other by means of an air bridge or the like so as to prevent competition or contact with the gate wiring. It has three waveguide fingers connected in a short-circuit, and a gate electrode finger is provided between the waveguide fingers. Further, the width of the other waveguide fingers is made wider than the width of the central waveguide finger. It is composed. In this configuration, since the conductor portion between the drain and the source is wide, the resistance therebetween is low. Therefore, an FET having a small passage loss is realized.

【0052】また、第6の発明によれば、途中で2分割
されてスタブ状となった導波路フィンガを、他の導波路
フィンガより幅広で形成しているため、幅の広いストリ
ップ導体でスタブを構成でき、比較的大きな容量性サセ
プタンスの実現が可能となる。
According to the sixth aspect of the present invention, the stub-shaped waveguide finger divided into two parts in the middle is formed wider than the other waveguide fingers. And a relatively large capacitive susceptance can be realized.

【0053】また、第7の発明によれば、最外部に配置
されたドレイン電極フィンガあるいはソース電極フィン
ガに並列になるようにして、上記フィンガと同種の外部
電極フィンガを設け、かつ、上記複数のドレイン電極フ
ィンガあるいはソース電極フィンガ間に、外部ゲート電
極フィンガを設けて、外部ゲート電極フィンガに印加す
るバイアスを制御することによって、伝送路に容量性、
誘導性のサセプタンスを装荷することができ、FETの
他の部分と競合して、伝送路中に伝送特性が切り換え可
能な逆L形のフィルタ回路を形成できる。
According to the seventh aspect of the present invention, the external electrode fingers of the same kind as the above-mentioned fingers are provided so as to be in parallel with the drain electrode fingers or the source electrode fingers arranged at the outermost positions. By providing an external gate electrode finger between the drain electrode finger or the source electrode finger and controlling a bias applied to the external gate electrode finger, a capacitive
An inductive susceptance can be loaded, and an inverted-L filter circuit whose transmission characteristics can be switched in the transmission path can be formed in competition with other parts of the FET.

【0054】また、第8の発明によれば、前記第1〜第
7のいずれかの発明による複数の電解効果トランジスタ
が、概略所要周波数において1/4波長となる長さの線
路を介して接続されているので、サセプタンスあるいは
リアクタンスが装荷される状態における反射を打ち消す
ことができ、反射特性の良好な半導体回路が実現でき
る。
According to the eighth invention, the plurality of field effect transistors according to any one of the first to seventh inventions are connected via a line having a length of 波長 wavelength at a substantially required frequency. Therefore, reflection in a state where susceptance or reactance is loaded can be canceled, and a semiconductor circuit having good reflection characteristics can be realized.

【0055】また、第9の発明によれば、前記第1〜第
7のいずれかの発明による複数のFETのゲート電極フ
ィンガが、互いに接続された形状を有するので、隣接す
る複数のFETが一体化される構成となり、半導体回路
の一層の小型化が可能となる。
According to the ninth aspect, the gate electrode fingers of the plurality of FETs according to any one of the first to seventh aspects have a shape connected to each other. Therefore, the size of the semiconductor circuit can be further reduced.

【0056】また、第10の発明によれば、ハイブリッ
ド結合器の電力が分配される2つの出力端子それぞれ
に、前記第1〜第7のいずれかの発明によるFETのド
レイン電極あるいはソース電極を接続しているので、ハ
イブリッド結合器の電力合成特性を利用して入力側への
反射を低減できる結果、複数の位相状態を実現する場合
でも、FET相互間の影響がなく低反射で小形な半導体
回路が可能になる。
According to the tenth aspect, the drain electrode or the source electrode of the FET according to any one of the first to seventh aspects is connected to each of the two output terminals to which the power of the hybrid coupler is distributed. As a result, the reflection on the input side can be reduced by using the power combining characteristics of the hybrid coupler. As a result, even when realizing multiple phase states, there is no influence between FETs and low reflection and small semiconductor circuit. Becomes possible.

【0057】また、第11の発明によれば、線路切り換
え形半導体移相器の基準位相側伝送路および遅延位相側
伝送路中に、前記第1〜第7のいずれかの発明によるF
ETを設けているので、線路切り換え形半導体移相器の
もつパターン専有面積をほとんど増加させることなく、
移相器の多ビット化が可能になる。
According to the eleventh aspect of the present invention, the F-type transmission line according to any one of the first to seventh aspects is provided in the reference phase side transmission line and the delay phase side transmission line of the line switching type semiconductor phase shifter.
Since the ET is provided, the pattern occupation area of the line switching type semiconductor phase shifter is hardly increased.
It is possible to increase the number of bits of the phase shifter.

【0058】また、第12の発明によれば、前記第7の
発明に係わる2つのFETを用い、互いのドレイン電極
あるいはソース電極フィンガ同士を接続して構成してい
るので、2つのFETを組み合わせてπ形の低域通過形
回路あるいは高域通過形回路を形成してインピーダンス
整合がとれるようにし、小型なフィルタを実現できる
上、印加バイアスの切り換えによって、通過振幅特性や
通過位相特性を切り換えることのできる半導体回路を実
現できる。
According to the twelfth aspect, since the two FETs according to the seventh aspect are used and the drain or source electrode fingers are connected to each other, the two FETs are combined. By forming a π-type low-pass or high-pass circuit to achieve impedance matching and realize a small filter, it is also possible to switch the pass amplitude characteristics and pass phase characteristics by switching the applied bias. Semiconductor circuit that can be implemented.

【0059】また、第13の発明によれば、前記第1〜
第7のいずれかの発明によるFETを整合回路の一部に
用いて、任意の範囲で装荷リアクタンスあるいは装荷サ
セプタンスを段階的に切り換えることができることを利
用し、増幅器やミクサあるいはこれらを組み合わせた複
合的なモジュールの整合特性を電気的手段によって調整
・制御できる機能を、これらの半導体回路に付与でき
る。
According to the thirteenth aspect, the first to the first aspects
Utilizing the fact that the loaded reactance or loaded susceptance can be switched stepwise within an arbitrary range by using the FET according to any one of the seventh aspect of the invention as a part of a matching circuit, an amplifier, a mixer, or a combination thereof is used. These semiconductor circuits can be provided with a function of adjusting and controlling the matching characteristics of various modules by electrical means.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 この発明によるFETの実施の形態1を示す
構成図である。
FIG. 1 is a configuration diagram showing a first embodiment of an FET according to the present invention.

【図2】 実施の形態1によるFETの動作を示す等価
回路図である。
FIG. 2 is an equivalent circuit diagram showing an operation of the FET according to the first embodiment.

【図3】 この発明によるFETの実施の形態2を示す
構成図である。
FIG. 3 is a configuration diagram showing a second embodiment of the FET according to the present invention;

【図4】 実施の形態2によるFETの動作を示す等価
回路図である。
FIG. 4 is an equivalent circuit diagram showing an operation of the FET according to the second embodiment.

【図5】 この発明によるFETの実施の形態3を示す
構成図である。
FIG. 5 is a configuration diagram showing a third embodiment of the FET according to the present invention.

【図6】 実施の形態3によるFETの動作を示す等価
回路図である。
FIG. 6 is an equivalent circuit diagram showing an operation of the FET according to the third embodiment.

【図7】 この発明によるFETの実施の形態4を示す
構成図である。
FIG. 7 is a configuration diagram showing a fourth embodiment of an FET according to the present invention.

【図8】 実施の形態4によるFETの動作を示す等価
回路図である。
FIG. 8 is an equivalent circuit diagram showing an operation of the FET according to the fourth embodiment.

【図9】 この発明によるFETの実施の形態5を示す
構成図である。
FIG. 9 is a configuration diagram showing a fifth embodiment of an FET according to the present invention.

【図10】 この発明によるFETの実施の形態6を示
す構成図である。
FIG. 10 is a configuration diagram showing a sixth embodiment of the FET according to the present invention.

【図11】 この発明によるFETの実施の形態7を示
す構成図である。
FIG. 11 is a configuration diagram showing a seventh embodiment of an FET according to the present invention.

【図12】 この発明によるFETの実施の形態8を示
す構成図である。
FIG. 12 is a configuration diagram showing an eighth embodiment of an FET according to the present invention.

【図13】 この発明によるFETの実施の形態9を示
す構成図である。
FIG. 13 is a configuration diagram showing a ninth embodiment of an FET according to the present invention.

【図14】 この発明によるFETの実施の形態10を
示す構成図である。
FIG. 14 is a configuration diagram showing a tenth embodiment of an FET according to the present invention.

【図15】 この発明によるFETの実施の形態11を
示す構成図である。
FIG. 15 is a configuration diagram showing an eleventh embodiment of an FET according to the present invention.

【図16】 実施の形態11によるFETの動作を示す
等価回路図である。
FIG. 16 is an equivalent circuit diagram showing an operation of the FET according to the eleventh embodiment.

【図17】 この発明によるFETの実施の形態12を
示す構成図である。
FIG. 17 is a configuration diagram showing a twelfth embodiment of an FET according to the present invention.

【図18】 実施の形態12によるFETの動作を示す
等価回路図である。
FIG. 18 is an equivalent circuit diagram showing an operation of the FET according to the twelfth embodiment.

【図19】 この発明による半導体回路の実施の形態1
3を示す構成図である。
FIG. 19 is a first embodiment of a semiconductor circuit according to the present invention;
FIG.

【図20】 この発明による半導体回路の実施の形態1
4を示す構成図である。
FIG. 20 is a first embodiment of a semiconductor circuit according to the present invention;
FIG.

【図21】 この発明による半導体回路の実施の形態1
5を示す構成図である。
FIG. 21 is a first embodiment of a semiconductor circuit according to the present invention;
FIG.

【図22】 この発明による半導体回路の実施の形態1
6を示す構成図である。
FIG. 22 is a first embodiment of a semiconductor circuit according to the present invention;
FIG.

【図23】 この発明による半導体回路の実施の形態1
7を示す構成図である。
FIG. 23 is a first embodiment of a semiconductor circuit according to the present invention;
FIG.

【図24】 実施の形態17による半導体回路の動作を
示す等価回路図である。
FIG. 24 is an equivalent circuit diagram showing an operation of the semiconductor circuit according to the seventeenth embodiment.

【図25】 この発明による半導体回路の実施の形態1
8を示す構成図である。
FIG. 25 is a first embodiment of a semiconductor circuit according to the present invention;
FIG.

【図26】 実施の形態18による半導体回路の動作を
示す等価回路図である。
FIG. 26 is an equivalent circuit diagram showing an operation of the semiconductor circuit according to the eighteenth embodiment.

【図27】 この発明による半導体回路の実施の形態1
9を示す構成図である。
FIG. 27 is a first embodiment of a semiconductor circuit according to the present invention;
FIG.

【図28】 従来例に係わる従来の半導体移相器の構成
を示す回路図。
FIG. 28 is a circuit diagram showing a configuration of a conventional semiconductor phase shifter according to a conventional example.

【図29】 従来例における従来のFETの構成図。FIG. 29 is a configuration diagram of a conventional FET in a conventional example.

【図30】 従来例のFETの動作を示す等価回路図。FIG. 30 is an equivalent circuit diagram showing the operation of a conventional FET.

【符号の説明】[Explanation of symbols]

1 入力線路、2 出力線路、3、4 従来のSPDT
スイッチ、5 基準伝送線路、6 遅延伝送線路、7
共振用インダクタ線路、8 ゲートバイアス端子、9
ドレイン電極フィンガ、10 ソース電極フィンガ、1
1 ゲート電極フィンガ、12 ゲート接続配線、13
エアブリッジ、14 等価抵抗、15等価容量、16
第1導波路フィンガ、17 第1隣接ゲート電極フィ
ンガ、18 第2隣接ゲート電極フィンガ、19 第1
ゲートバイアス端子、20 第2ゲートバイアス端子、
21 独立導波路導体、22 先端開放スタブ、23第
1分割導波路フィンガ、24 第2分割導波路フィン
ガ、25 第3ゲートバイアス端子、26 第4ゲート
バイアス端子、27 第2導波路フィンガ、28第3隣
接ゲート電極フィンガ、29 第4隣接ゲート電極フィ
ンガ、30 第3導波路フィンガ、31 第4導波路フ
ィンガ、32 第5導波路フィンガ、33 第5隣接ゲ
ート電極フィンガ、34 第6導波路フィンガ、35
第7導波路フィンガ、36 第3分割導波路フィンガ、
37 第4分割導波路フィンガ、38 最外部ソース電
極フィンガ、39 外部電極フィンガ、40 外部ゲー
ト電極フィンガ、41 等価インダクタ、42 第1線
路、43 ハイブリッド結合器、44 ハイブリッド結
合器の出力端子、45 バイアホール、46 増幅FE
T、47 第1の整合線路、48 第2の整合線路、4
9 整合スタブ、50 入力整合回路。
1 input line, 2 output line, 3, 4 conventional SPDT
Switch, 5 reference transmission line, 6 delay transmission line, 7
Inductor line for resonance, 8 Gate bias terminal, 9
Drain electrode finger, 10 Source electrode finger, 1
DESCRIPTION OF SYMBOLS 1 Gate electrode finger, 12 Gate connection wiring, 13
Air bridge, 14 equivalent resistance, 15 equivalent capacitance, 16
First waveguide finger, 17 First adjacent gate electrode finger, 18 Second adjacent gate electrode finger, 19 First
Gate bias terminal, 20 second gate bias terminal,
Reference Signs List 21 independent waveguide conductor, 22 open end stub, 23 first split waveguide finger, 24 second split waveguide finger, 25 third gate bias terminal, 26 fourth gate bias terminal, 27 second waveguide finger, 28 th 3 adjacent gate electrode fingers, 29 fourth adjacent gate electrode fingers, 30 third waveguide fingers, 31 fourth waveguide fingers, 32 fifth waveguide fingers, 33 fifth adjacent gate electrode fingers, 34 sixth waveguide fingers, 35
A seventh waveguide finger, 36 a third split waveguide finger,
37 fourth divided waveguide finger, 38 outermost source electrode finger, 39 external electrode finger, 40 external gate electrode finger, 41 equivalent inductor, 42 first line, 43 hybrid coupler, 44 output terminal of hybrid coupler, 45 via Hall, 46 amplified FE
T, 47 first matching line, 48 second matching line, 4
9 Matching stub, 50 input matching circuit.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 中畔 弘晶 東京都千代田区丸の内二丁目2番3号 三 菱電機株式会社内 Fターム(参考) 5F102 FA07 GA01 GA18 GB01 GC01 GD01 GS09 GV01  ────────────────────────────────────────────────── ─── Continued on the front page (72) Inventor Hiroaki Nakahano 2-3-2 Marunouchi, Chiyoda-ku, Tokyo F-term (reference) 5F102 FA07 GA01 GA18 GB01 GC01 GD01 GS09 GV01

Claims (13)

【特許請求の範囲】[Claims] 【請求項1】 ゲート配線との競合ないし接触が生じな
いような配線方法によって、一端がドレイン電極あるい
はソース電極のうちの一方に橋絡接続され、一方、他端
が前記一端と同様に橋絡接続あるいは延設された構造で
他方の電極に接続された導波路フィンガを有し、かつ、
上記導波路フィンガと隣接するドレイン電極フィンガな
いしソース電極フィンガとの間に、長さ方向で2分割さ
れたゲート電極フィンガを設け、上記分割されたゲート
電極フィンガに独立してバイアスを印加するように構成
したことを特徴とする電解効果トランジスタ。
An end is connected to one of a drain electrode and a source electrode by bridging so as not to cause competition or contact with a gate wiring, and the other end is bridged similarly to the one end. Having a waveguide finger connected to the other electrode in a connected or extended structure; and
A gate electrode finger divided into two in the length direction is provided between the waveguide finger and the adjacent drain electrode finger or source electrode finger, and a bias is applied independently to the divided gate electrode finger. A field-effect transistor, comprising:
【請求項2】 導波路フィンガが長さ方向で2分割され
てスタブ形状となっており、かつ、上記分割された導波
路フィンガの長さと、それに隣接して設けられている分
割されたゲート電極フィンガの長さとを、ほぼ等しくす
るようにして形成していることを特徴とする、請求項1
記載の電解効果トランジスタ。
2. The waveguide finger is divided into two in the length direction to form a stub, and the length of the divided waveguide finger and the divided gate electrode provided adjacent thereto are set. 2. The method according to claim 1, wherein the length of the finger is substantially equal to the length of the finger.
The field-effect transistor according to claim.
【請求項3】 複数の導波路フィンガを有しており、上
記それぞれの導波路フィンガに隣接して設けられた分割
されたゲート電極フィンガの長さがそれぞれ異なること
を特徴とする、請求項1記載の電解効果トランジスタ。
3. The semiconductor device according to claim 1, further comprising a plurality of waveguide fingers, wherein the lengths of the divided gate electrode fingers provided adjacent to the respective waveguide fingers are different from each other. The field-effect transistor according to claim.
【請求項4】 互いのドレイン電極及びソース電極相互
間が電気的に複数個縦続接続された形状であることを特
徴とする、請求項1〜3のいずれかに記載の電解効果ト
ランジスタ。
4. The field effect transistor according to claim 1, wherein a plurality of drain electrodes and source electrodes are electrically connected in cascade.
【請求項5】 ドレイン電極及びソース電極のうち一方
から延設されて、ゲート配線との競合ないし接触が生じ
ないような配線方法によって他方に接続された3つの導
波路フィンガを有し、かつ、上記導波路フィンガ間に、
外部よりバイアス印加可能な構成のゲート電極フィンガ
を設けており、さらに、中央の導波路フィンガの幅に比
べて他の導波路フィンガの幅が広いことを特徴とする電
解効果トランジスタ。
5. A semiconductor device comprising: three waveguide fingers extending from one of a drain electrode and a source electrode and connected to the other by a wiring method that does not cause competition or contact with a gate wiring; Between the waveguide fingers,
A field effect transistor comprising a gate electrode finger having a configuration capable of applying a bias from the outside, and further having a width of another waveguide finger wider than a width of a center waveguide finger.
【請求項6】 中央の導波路フィンガが2分割されてス
タブ形状となっており、かつ、上記導波路フィンガの幅
が、他の導波路フィンガの幅より広いことを特徴とす
る、請求項5記載の電解効果トランジスタ。
6. A waveguide waveguide according to claim 5, wherein the center waveguide finger is divided into two to form a stub, and the width of said waveguide finger is wider than the width of other waveguide fingers. The field-effect transistor according to claim.
【請求項7】 最も外側に配置されたドレイン電極フィ
ンガあるいはソース電極フィンガに並列になるようにし
て、上記フィンガと同種の電極フィンガを設け、かつ、
上記複数のドレイン電極フィンガあるいはソース電極フ
ィンガ間にゲート電極フィンガを設け、さらに前記ゲー
ト電極フィンガにバイアスを印加するように構成したこ
とを特徴とする電解効果トランジスタ。
7. An electrode finger of the same kind as the finger is provided so as to be in parallel with the drain electrode finger or the source electrode finger disposed at the outermost position.
A field effect transistor, wherein a gate electrode finger is provided between the plurality of drain electrode fingers or source electrode fingers, and a bias is applied to the gate electrode finger.
【請求項8】 請求項1〜7のいずれかに記載の構成を
有する複数の電解効果トランジスタが、概略所要周波数
において1/4波長となる長さの線路を介して接続され
てなることを特徴とする半導体回路。
8. A plurality of field-effect transistors having a configuration according to claim 1 connected via a line having a length of 波長 wavelength at a substantially required frequency. Semiconductor circuit.
【請求項9】 請求項1〜7のいずれかに記載の構成を
有する複数の電解効果トランジスタのゲート電極フィン
ガが、互いに接続された形状を有することを特徴とする
半導体回路。
9. A semiconductor circuit, wherein the gate electrode fingers of a plurality of field effect transistors having the configuration according to claim 1 are connected to each other.
【請求項10】 ハイブリッド結合器の電力が分配され
る2つの出力端子それぞれに、請求項1〜7のいずれか
に記載の構成を有する電解効果トランジスタのドレイン
電極あるいはソース電極を接続してなることを特徴とす
る、半導体回路。
10. A drain electrode or a source electrode of a field effect transistor having the configuration according to claim 1 connected to each of two output terminals of the hybrid coupler to which power is distributed. A semiconductor circuit, characterized in that:
【請求項11】 線路切り換え形半導体移相器の基準位
相側伝送路および遅延位相側伝送路中に、請求項1〜7
のいずれかに記載の構成を有する電解効果トランジスタ
を設けた構成を有することを特徴とする半導体回路。
11. A transmission line according to claim 1, wherein said line switching type semiconductor phase shifter has a reference phase side transmission line and a delay phase side transmission line.
A semiconductor circuit having a configuration provided with the field-effect transistor having the configuration described in any one of the above.
【請求項12】 請求項7記載の電解効果トランジスタ
を2個用い、隣接するドレイン電極あるいはソース電極
を共通とするようにして接続してなることを特徴とする
半導体回路。
12. A semiconductor circuit comprising two field effect transistors according to claim 7, and connected so that adjacent drain electrodes or source electrodes are common.
【請求項13】 請求項1〜4のいずれかに記載の電解
効果トランジスタを整合回路に用いてなることを特徴と
する、半導体回路。
13. A semiconductor circuit using the field effect transistor according to claim 1 in a matching circuit.
JP32185398A 1998-11-12 1998-11-12 Field effect transistor and semiconductor circuit Expired - Fee Related JP4122600B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP32185398A JP4122600B2 (en) 1998-11-12 1998-11-12 Field effect transistor and semiconductor circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32185398A JP4122600B2 (en) 1998-11-12 1998-11-12 Field effect transistor and semiconductor circuit

Publications (2)

Publication Number Publication Date
JP2000150536A true JP2000150536A (en) 2000-05-30
JP4122600B2 JP4122600B2 (en) 2008-07-23

Family

ID=18137160

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32185398A Expired - Fee Related JP4122600B2 (en) 1998-11-12 1998-11-12 Field effect transistor and semiconductor circuit

Country Status (1)

Country Link
JP (1) JP4122600B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006080308A (en) * 2004-09-09 2006-03-23 Eudyna Devices Inc Semiconductor device and its manufacturing method
US7560346B2 (en) 2006-03-31 2009-07-14 Eudyna Devices Inc. Semiconductor device and method of manufacturing the same
US9048196B2 (en) 2004-09-13 2015-06-02 International Rectifier Corporation Power semiconductor package

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006080308A (en) * 2004-09-09 2006-03-23 Eudyna Devices Inc Semiconductor device and its manufacturing method
US9048196B2 (en) 2004-09-13 2015-06-02 International Rectifier Corporation Power semiconductor package
US9620471B2 (en) 2004-09-13 2017-04-11 Infineon Technologies Americas Corp. Power semiconductor package with conductive clips
US7560346B2 (en) 2006-03-31 2009-07-14 Eudyna Devices Inc. Semiconductor device and method of manufacturing the same

Also Published As

Publication number Publication date
JP4122600B2 (en) 2008-07-23

Similar Documents

Publication Publication Date Title
US6114923A (en) Switching circuit and semiconductor device
US5701107A (en) Phase shifter circuit using field effect transistors
US4612520A (en) Wideband 180-degree phase shifter bit
US7633357B2 (en) SPST switch, SPDT switch and MPMT switch
US6674341B2 (en) Phase shifter and multibit phase shifter
KR100299900B1 (en) Semiconductor phase shifter having high-pass signal path and low-pass signal path connected in parallel
JPH07321505A (en) Phase shifter
JP2002344201A (en) Phase shifter and multi-bit phase shifter
JP4122600B2 (en) Field effect transistor and semiconductor circuit
US7167064B2 (en) Phase shift circuit and phase shifter
US5334959A (en) 180 degree phase shifter bit
JP2962771B2 (en) Phase shifter
JP3253458B2 (en) Field effect transistor, semiconductor switch and semiconductor phase shifter
JPH10200302A (en) Variable phase shifter
JP2000349502A (en) High frequency switch
JPH0946176A (en) Attenuator
JP2956383B2 (en) Semiconductor switch
JPH08213868A (en) Semiconductor phase shifter
JP2677030B2 (en) Semiconductor phase shifter
JPH09135102A (en) Attenuator
JPH11205086A (en) Phase shifter
JPH11168354A (en) Variable phase shifter
JP2002164703A (en) Wide band withstand power switch
JP3357715B2 (en) Microwave phase shifter
JPH11163677A (en) Variable attenuator

Legal Events

Date Code Title Description
RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20040622

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20041028

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20061012

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070911

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071109

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080408

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080421

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110516

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees