IT201800009272A1 - Circuito con avviso di condizioni di funzionamento critiche, dispositivo e procedimento corrispondenti - Google Patents

Circuito con avviso di condizioni di funzionamento critiche, dispositivo e procedimento corrispondenti Download PDF

Info

Publication number
IT201800009272A1
IT201800009272A1 IT102018000009272A IT201800009272A IT201800009272A1 IT 201800009272 A1 IT201800009272 A1 IT 201800009272A1 IT 102018000009272 A IT102018000009272 A IT 102018000009272A IT 201800009272 A IT201800009272 A IT 201800009272A IT 201800009272 A1 IT201800009272 A1 IT 201800009272A1
Authority
IT
Italy
Prior art keywords
voltage
circuit
temperature
signal
warning
Prior art date
Application number
IT102018000009272A
Other languages
English (en)
Inventor
Giovanni Luca Torrisi
Salvatore Abbisso
Cristiano Meroni
Original Assignee
St Microelectronics Srl
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by St Microelectronics Srl filed Critical St Microelectronics Srl
Priority to IT102018000009272A priority Critical patent/IT201800009272A1/it
Priority to EP19198276.8A priority patent/EP3637571B1/en
Priority to US16/587,346 priority patent/US11211783B2/en
Priority to CN201921681965.6U priority patent/CN210898496U/zh
Priority to CN201910950396.9A priority patent/CN111030036A/zh
Publication of IT201800009272A1 publication Critical patent/IT201800009272A1/it

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H5/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal non-electric working conditions with or without subsequent reconnection
    • H02H5/04Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal non-electric working conditions with or without subsequent reconnection responsive to abnormal temperature
    • H02H5/041Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal non-electric working conditions with or without subsequent reconnection responsive to abnormal temperature additionally responsive to excess current
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/20Cooling means
    • G06F1/206Cooling means comprising thermal management
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H1/00Details of emergency protective circuit arrangements
    • H02H1/0007Details of emergency protective circuit arrangements concerning the detecting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G08SIGNALLING
    • G08BSIGNALLING OR CALLING SYSTEMS; ORDER TELEGRAPHS; ALARM SYSTEMS
    • G08B21/00Alarms responsive to a single specified undesired or abnormal condition and not otherwise provided for
    • G08B21/18Status alarms
    • G08B21/185Electrical failure alarms
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H1/00Details of emergency protective circuit arrangements
    • H02H1/0092Details of emergency protective circuit arrangements concerning the data processing means, e.g. expert systems, neural networks
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/02Details
    • H02H3/04Details with warning or supervision in addition to disconnection, e.g. for indicating that protective apparatus has functioned
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/20Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess voltage
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/20Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess voltage
    • H02H3/202Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess voltage for dc systems
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H5/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal non-electric working conditions with or without subsequent reconnection
    • H02H5/04Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal non-electric working conditions with or without subsequent reconnection responsive to abnormal temperature
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H7/00Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions
    • H02H7/10Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for converters; for rectifiers
    • H02H7/12Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for converters; for rectifiers for static converters or rectifiers
    • H02H7/1213Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for converters; for rectifiers for static converters or rectifiers for DC-DC converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H7/00Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions
    • H02H7/20Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for electronic equipment
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H1/00Details of emergency protective circuit arrangements
    • H02H1/0061Details of emergency protective circuit arrangements concerning transmission of signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computing Systems (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Artificial Intelligence (AREA)
  • Evolutionary Computation (AREA)
  • Business, Economics & Management (AREA)
  • Emergency Management (AREA)
  • Human Computer Interaction (AREA)
  • Dc-Dc Converters (AREA)
  • Alarm Systems (AREA)

Description

DESCRIZIONE dell’invenzione industriale dal titolo:
“Circuito con avviso di condizioni di funzionamento critiche, dispositivo e procedimento corrispondenti”
TESTO DELLA DESCRIZIONE
Campo tecnico
La descrizione è relativa alla rivelazione di condizioni di funzionamento critiche nei circuiti elettrici.
Una o più forme di attuazione possono applicarsi alla rilevazione di un sovraccarico e di un avviso termico nei circuiti elettrici.
Sfondo tecnologico
Il trattamento di una sovratensione di uscita è una caratteristica desiderabile per i regolatori di tensione al fine di proteggere da un danno permanente circuiti associati, come carichi sensibili o un microcontrollore (µC) alimentato.
Una rilevazione tempestiva di una condizione di tensione di uscita indesiderata e una identificazione della causa di fondo di un guasto possono svolgere un ruolo importante nella rivelazione di una sovra-tensione.
Sistemi complessi, come gli SBC (System Basis Chip) o i sistemi di gestione dell’alimentazione (“power management”) possono fornire informazioni diagnostiche approfondite attraverso un bus SPI (Serial Peripheral Interface).
Un sistema più semplice, come quelli alimentati, per esempio, da regolatori di tensione autonomi (“standalone”), può non essere in grado di offrire una rivelazione di una sovra-tensione; a tale scopo possono così essere usati dispositivi aggiuntivi - per esempio, circuiti di monitoraggio della sovra-tensione autonomi, come circuiti integrati (IC, “Integrated Circuit”).
Gli standard come ISO26262 specificano sempre più, anche per semplici topologie, una diagnostica approfondita di un malfunzionamento, perfino se potenziale.
Fornire tali informazioni a un costo ridotto (per esempio, evitando IC aggiuntivi) è così uno scopo da perseguire.
Scopo e sintesi
Nonostante la vasta attività nel settore, sono desiderabili ulteriori soluzioni perfezionate.
Uno scopo di una o più forme di attuazione è di contribuire a fornire una tale soluzione perfezionata.
Secondo una o più forme di attuazione, tale scopo può essere raggiunto per mezzo di un circuito avente le caratteristiche esposte nelle rivendicazioni che seguono.
Una o più forme di attuazione possono essere relative a un dispositivo corrispondente.
Una o più forme di attuazione possono essere relative a un procedimento corrispondente.
Le rivendicazioni sono parte integrante dell’insegnamento tecnico qui fornito con riferimento alle forme di attuazione.
Una o più forme di attuazione possono fornire una soluzione efficace, eventualmente atta a distinguere eventi di sotto-tensione (UV, “Under-Voltage”) da quelli di sovratensione (OV, “Over-Voltage”).
Una o più forme di attuazione possono offrire la possibilità di fornire, attraverso un pin di avviso termico avanzato, informazioni di sovra-tensione “in aggiunta” a informazioni di avviso termico.
Una o più forme di attuazione possono fornire sequenze di pattern che possono essere lette da un tipo qualsiasi di microcontrollori, includendo microcontrollori semplici e poco costosi.
Breve descrizione delle figure
Una o più forme di attuazione saranno ora descritte, a puro titolo di esempio, con riferimento alle figure annesse, nelle quali:
- la Figura 1 è una rappresentazione di un dispositivo di alimentazione regolata;
- la Figura 2 è una rappresentazione generale di un dispositivo di alimentazione secondo forme di attuazione;
- le Figure 3 e 4, con la Figura 4 che comprende tre porzioni indicate rispettivamente con a), b) e c), comprende esempi di diagrammi di possibili comportamenti nel tempo di certi segnali in forme di attuazione;
- la Figura 5 è un esempio di un diagramma di flusso di un possibile funzionamento di forme di attuazione; e - le Figure 6 e 7, con la Figura 6 che comprende due porzioni indicate rispettivamente con a) e b), comprende esempi di schemi circuitali di possibili dettagli di forme di attuazione.
Descrizione dettagliata di esempi di forme di attuazione
Nella descrizione che segue, sono illustrati uno o più dettagli specifici, allo scopo di fornire una comprensione approfondita di esempi di forme di attuazione di questa descrizione. Le forme di attuazione possono essere ottenute senza uno o più dei dettagli specifici o con altri procedimenti, componenti, materiali, ecc. In altri casi, operazioni, materiali o strutture note non sono illustrate o descritte in dettaglio in modo tale che certi aspetti delle forme di attuazione non saranno resi poco chiari.
Un riferimento a “una forma di attuazione” nel quadro della presente descrizione intende indicare che una particolare configurazione, struttura, o caratteristica descritta con riferimento alla forma di attuazione è compresa in almeno una forma di attuazione. Per cui, le frasi come “in una forma di attuazione” che possono essere presenti in uno o più punti della presente descrizione non fanno necessariamente riferimento proprio alla stessa forma di attuazione. Inoltre, particolari conformazioni, strutture o caratteristiche possono essere combinate in un modo adeguato qualsiasi in una o più forme di attuazione.
I riferimenti usati qui sono forniti semplicemente per convenienza e quindi non definiscono l’ambito di protezione o l’ambito delle forme di attuazione.
A titolo di sfondo alla presentazione di esempi di forme di attuazione, si può fare riferimento alla Figura 1. Nella Figura 1 un circuito come, per esempio, un microcontrollore MCU è rappresentato alimentato con una tensione Vcc attraverso una sorgente di alimentazione SS, come un convertitore DC/DC o un regolatore a basso dropout (LDO, “Low Dropout Regulator”).
Può essere presente un circuito rilevatore indicato come ICD – per esempio un circuito integrato o IC (aggiuntivo) – alimentato con la stessa tensione di alimentazione VDD applicata alla sorgente di alimentazione SS.
Un condensatore CD può facilitare l’impostazione del tempo con un circuito interno, per esempio, fornendo una corrente di carica e di scarica costante attraverso un pin CD, con la possibilità di una regolazione del tempo impostando valori di capacità differenti.
Il circuito ICD può essere configurato in modo da essere sensibile alla tensione di alimentazione VCC fornita dalla sorgente di alimentazione SS al microcontrollore MCU (a un ingresso di SENSE) con la capacità di rilevare (per esempio, a rispettivi ingressi UV e OV accoppiati all’uscita dalla sorgente SS) il possibile verificarsi di condizioni di sotto-tensione o di sovra-tensione nel microcontrollore MCU. Come rappresentato come esempio nella Figura 1, può essere fornito un resistore di pull-up R in una struttura open drain delle uscite UV/OV per facilitare l’ottenimento di valori logici “0” e “1”.
Un dispositivo come rappresentato come esempio nella Figura 1 è per il resto tradizionale nella tecnica, il che rende superfluo fornire in questa sede una descrizione più dettagliata.
Un dispositivo come presentato nella Figura 1 - che, come indicato, comporta un IC aggiuntivo, come un ICD – può essere configurato in modo tale che, quando si verifica un guasto, uno o più ingressi di reset RESETS nel circuito MCU siano (sempre) innescati “bassi”, cosicché non possono essere distinti gli eventi di OV e gli eventi di UV.
Una o più forme di attuazione, come rappresentato qui come esempio, facilitano la fornitura di una soluzione atta a rilevare una sovra-tensione di uscita, dando anche al tempo stesso una indicazione di avviso termico.
A tal fine, una o più forme di attuazione sono atte a: - rilevare un evento di sovra-tensione e distinguere tra un evento di sotto-tensione (UV) di uscita e uno di sovra-tensione (OV) di uscita,
- fornire, per esempio a un microcontrollore esterno, come una MCU stessa, un segnale di avviso o di allarme indicativo del fatto che la temperatura dell’IC ha raggiunto un livello di soglia (superiore).
Inoltre, una o più forme di attuazione facilitano il fatto di evitare l’uso di protocolli SPI o di altro tipo, facilitando così un’implementazione in dispositivi (molto) semplici, come un regolatore di tensione, come rappresentato come esempio in 10 nella Figura 2.
In una o più forme di attuazione, il regolatore di tensione 10 può comprendere un pin di ingresso Vs configurato per ricevere una tensione di ingresso e un pin di uscita Vo configurato per fornire una tensione di alimentazione regolata a un circuito associato alimentato in tal modo, come un carico sensibile o un microcontrollore (un MCU, per esempio) alimentato.
Un tale circuito alimentato associato può essere un elemento distinto dalle forme di attuazione del circuito 10 ed è rappresentato in linea tratteggiata nella Figura 2.
In una o più forme di attuazione, il regolatore di tensione 10 può comprendere due pin RST e A_TW configurati per distinguere tra eventi di sotto-tensione (UV) e di sovra-tensione (OV) e per fornire segnali di avviso corrispondenti a un microcontrollore (come una MCU stessa) esterno.
Per esempio, RST può essere per UV e A_TW sia per OV sia per un avviso termico, vale a dire, una condizione di sotto-tensione può essere indicata attraverso il pin di RST e uno stesso pin (vale a dire, A_TW) può essere sfruttato sia per indicare una condizione di sovra-tensione (OV) di uscita sia per fornire un avviso termico.
Si apprezzerà che vari procedimenti e dispositivi circuitali per rivelare eventi di sotto-tensione (UV) e di sovra-tensione (OV) così come il fatto che la temperatura ha raggiunto una soglia (superiore) sono noti all’esperto nella tecnica, il che rende superfluo fornire qui una descrizione più dettagliata.
Una o più forme di attuazione sono rivolte principalmente a dispositivi che facilitano una indicazione di tali condizioni ai pin di un dispositivo, come un regolatore di tensione 10, indipendentemente da come queste condizioni sono rivelate. Inoltre, una o più forme di attuazione possono offrire il vantaggio di essere largamente “trasparenti” ai procedimenti/dispositivi adottati per rivelare eventi di sotto-tensione (UV) e di sovra-tensione (OV), così come il fatto che la temperatura ha raggiunto una soglia (superiore).
Per esempio, in una o più forme di attuazione come rappresentato qui come esempio, uno stesso pin (per es., A_TW) può essere “condiviso” per fornire due differenti segnali di avviso, con la capacità di distinguere questi due eventi.
Per esempio, in una o più forme di attuazione:
- una sovra-temperatura, vale a dire il fatto che la temperatura del regolatore di tensione 10 ha raggiunto una soglia (superiore), può avere come risultato che il pin di A_TW è impostato a un certo livello logico, per esempio BASSO;
- un evento di sovra-tensione nella tensione Vo fornita al circuito associato, per esempio MCU, può generare un burst continuo sul pin di A_TW.
Questo principio di funzionamento possibile è rappresentato come esempio nella Figura 3, che è indicativa di un intervallo di tempo TI in cui si verifica una condizione di sovra-tensione OV con il segnale al pin A_TW (scala delle ordinate) che presenta nel corso del tempo (scala delle ascisse t) un comportamento che comprende una sequenza di burst (1° burst, 2° burst, …, n-esimo burst) sovrapposta a un livello logico basso L. Una condizione di sovra-temperatura che si verifica eventualmente durante TI può non avere alcun effetto sulla sequenza del segnale a burst.
Come rappresentato come esempio nei diagrammi temporali della Figura 4, tale possibile principio di funzionamento può facilitare di prendere in considerazione che il fatto che l’evento di sovra-tensione può essere considerato come avere una priorità rispetto a un evento di sovra-temperatura.
In un dispositivo come rappresentato qui come esempio, se si verificano eventi sia di sovra-tensione (OV) sia di sovra-temperatura, l’OV avrà una (prima) priorità sul pin di A_TW, cosicché un evento di sovra-temperatura non sarà rilevabile attraverso il pin di A_TW prima che l’evento di OV scompaia.
Le tre porzioni a), b) e c) della Figura 4 rappresentano come esempio, con riferimento a una scala di tempo (ascissa) t comune, possibili comportamenti nel tempo:
- della tensione di uscita Vo fornita al circuito MCU associato, rilevata (in un qualsiasi modo noto agli esperti del settore) rispetto a possibili eventi di sovra-tensione: per esempio, una soglia superiore Vo_hth raggiunta – porzione a) della Figura 4;
- della temperatura T rilevata (di nuovo, in un qualsiasi modo noto agli esperti del settore) rispetto a possibili eventi di sovra-temperatura: per esempio, una soglia superiore Tth, per esempio, di 150 C raggiunta – porzione b) della Figura 4;
- del segnale al pin A_TW del regolatore di tensione – porzione c) della Figura 4.
Così, gli esempi di diagrammi della Figura 4 possono essere considerati come comprendere intervalli da T1 a T7 successivi, in cui si applicano le condizioni seguenti:
- intervallo T1: nessuna sovra-tensione, nessuna sovra-temperatura - segnale in A_TW alto (H, stabile, nessun burst);
- intervallo T2: nessuna sovra-tensione, ma soglia di sovra-temperatura raggiunta e superata - segnale in A_TW basso (L, stabile, nessun burst);
- intervallo T3: soglia di sovra-tensione quasi raggiunta, nessuna sovra-temperatura - segnale in A_TW basso (L, stabile, nessun burst);
- intervallo T4: soglia di sovra-tensione raggiunta e superata sull’intero intervallo, con la soglia di sovratemperatura (anche) raggiunta e superata su una porzione intermedia T4’ dell’intervallo T4 – dei burst di segnale in _TW: in un dispositivo come rappresentato qui come esempio, la transizione da alto a basso sul pin di A_TW non è relativa all’evento di sovra-temperatura, ma è puramente esemplificativa delle sequenze del segnale a burst (per esempio, come rappresentato nella Figura 3); come indicato, in un dispositivo come rappresentato qui come esempio, l’evento di sovra-temperatura è “secondario” rispetto all’evento di sovra-tensione;
- intervallo T5: nessuna (non più) sovra-tensione, nessuna sovra-temperatura – il segnale in A_TW ritorna alto (H, stabile, nessun burst);
- intervallo T6: nessuna sovra-tensione, ma soglia di sovra-temperatura raggiunta e superata - segnale in A_TW basso (L, stabile, nessun burst, nessuna sovra-tensione), - intervallo T7: nessuna sovra-tensione, segnale di sovra-temperatura in A_TW alto (H, stabile, nessun burst).
Per il resto si apprezzerà che, sebbene sia stato rappresentato qui come esempio un segnale del tipo a burst (1° burst, 2° burst, …, n-esimo burst), in una o più forme di attuazione la prima modalità di pilotaggio del pin di uscita di avviso A_TW adottato per indicare il primo stato (sovra-tensione) del circuito 10 può comprendere un differente tipo di segnale a impulsi e in una o più forme di attuazione può essere adottato, più in generale, un segnale alternato.
Si apprezzerà anche che, in una o più forme di attuazione, i livelli logici alto (H) e basso (L) possono essere eventualmente scambiati l’uno con l’altro.
Per il resto, si nota che il fatto di dedicare il pin di RST a una funzione differente dall’informazione di reset può non essere raccomandabile, per esempio perché il pin di RST in un regolatore di tensione può essere connesso (direttamente) al pin di RST di un microcontrollore configurato per accettare come suo ingresso un segnale specifico.
In una o più forme di attuazione, l’esempio di procedura discusso in precedenza per la gestione della sovra-temperatura e della sovra-tensione può essere implementato come una macchina a stati (FSM) 12 nel regolatore di tensione 10.
In una o più forme di attuazione, la macchina a stati 12 può essere configurata (in un modo di per sé noto agli esperti del settore) per essere sensibile alla tensione Vo e alla temperatura T e per funzionare secondo il diagramma di flusso della Figura 5.
Con il regolatore di tensione attivo (azione 100), un possibile evento di sovra-tensione e/o di sovra-temperatura è verificato (azione 102) in base ai segnali per Vo e T.
Se non è rivelato alcun evento di sovra-tensione e/o di sovra-temperatura (azione 102 => N), in un’azione 104 il pin di A_TW è impostato/mantenuto, per es., alto (H) ed è effettuato un ciclo a ritroso dell’operazione per una verifica continua (azione 102).
Nel caso in cui sia rivelato un evento di sovratensione e/o di sovra-temperatura (azione 102 => Y), è effettuato un’azione 106 al fine di distinguere tra un evento di sovra-tensione e/o un evento di sovratemperatura.
Nel caso in cui sia rivelata una sovra-tensione (azione 106 => Y), è reso disponibile un segnale a burst (periodico) sul pin di uscita A_TW (azione 108). Ciò può verificarsi, per esempio, fintantoché persiste un evento di sovra-tensione: quest’ultima condizione può essere verificata in un’azione 110, che, nel caso di esito positivo (azione 110 => Y), può far sì che la macchina effettui un ciclo a ritroso all’azione 106.
Nel caso in cui non sia rivelata alcuna condizione di sovra-tensione (azione 106 => N), l’esito positivo dell’azione 102 è interpretato come indicativo di una condizione di sovra-temperatura (azione 112) e, in un’azione 114, il pin di A_TW è posto, per es., basso (L), dopodiché la macchina evolve a un’azione 110.
Come discusso precedentemente, l’azione 110 può comportare una verifica per quanto riguarda se persiste una condizione di sovra-tensione/sovra-temperatura. Come indicato, un esito positivo (azione 110 => Y) può far sì che la macchina effettui un ciclo a ritroso all’azione 106.
Per contro, un esito negativo (azione 110 => N) ha come risultato che la macchina effettua un ciclo a ritroso all’azione 100. Questo corrisponde sostanzialmente a fare sì che la macchina 12 riparta dalla modalità attiva come risultato del fatto che le cause dell’avviso non persistono più (per esempio, come risultato del fatto che sono state risolte).
In una o più forme di attuazione, possono essere generati dei pattern di segnale a burst come rappresentato come esempio nelle Figure 3 e 4, in un modo noto di per sé, per esempio attraverso un generatore di burst (14 nella Figura 7) comprendente un circuito di trigger di Schmitt accoppiato a una tensione V3V3 per caricare e scaricare un condensatore di ingresso, con, per es. un latch D per ottenere una divisione di frequenza del segnale a impulsi ottenuto in tal modo, per esempio usando un ritardo per ottenere dei burst, per es., di 3520 µs, 7040 µs da una larghezza di impulso di 220 µs. Per esempio, può essere usato un ritardo per generare tre burst e usando un filtro RC per ridurre il piccolo picco transitorio dovuto al ritardo.
Nel caso di una sovra-tensione e di una sovratemperatura concomitanti (si veda, per es., l’intervallo T4’ nella porzione b) della Figura 4) una priorità dell’indicazione della sovra-tensione rispetto a una sovratemperatura può essere ottenuta attraverso circuiti come rappresentato come esempio nelle Figure 6 e 7, che sono atti a essere incorporati nella macchina a stati 12 e/o ad essere associati a essa.
Per esempio, la porzione a) della Figura 6 è rappresentativa di un esempio di un circuito 16 che comprende ingressi configurati per ricevere segnali OV e OT indicativi (per esempio, quando “alti”) rispettivamente di una condizione di sovra-tensione e di una condizione di sovra-temperatura rivelate. Questi segnali sono forniti (dopo una inversione logica in una porta logica inverter 161, per il segnale OV) agli ingressi di una porta logica AND 162 che produce un segnale di uscita OT_EN indicativo (quando “alto”) del fatto che si verifica (soltanto) una sovra-temperatura: in effetti l’uscita OT_EN dalla porta logica AND 162 sarà “alta” come risultato del fatto che OT è “alto” (sovra-temperatura rivelata) e che OV è “basso” (nessuna sovra-tensione rivelata).
Come rappresentato come esempio nella porzione b) della Figura 6, il segnale OT_EN può essere applicato a uno degli ingressi di una porta logica OR 180 che riceve il segnale OV sull’altro ingresso, con l’uscita dalla porta logica OR 180 che fornisce (dopo un’inversione logica in un inverter 181) un segnale di uscita No_OV_OT indicativo del fatto che non è rivelata né una sovra-tensione né una sovra-temperatura. In effetti, l’uscita No_OV_OT dall’inverter 181 sarà “alta” come risultato del fatto che l’uscita dalla porta logica OR 180 è “bassa”, vale a dire sia con OV sia con OT “bassi” (nessuna sovra-tensione e nessuna sovra-temperatura rivelate).
La Figura 7 è un esempio di una possibile implementazione del pin di A_TW come una connessione a OR cablato (“wired-OR”) di tre percorsi di segnale 101, 102, 103, cioè:
- un primo percorso 101 che può essere attivato (vale a dire reso conduttivo, per esempio attraverso uno switch 101a, come uno switch elettronico fornito da un transistore, come un transistore MOSFET) per accoppiare il pin di A_TW al generatore di burst 14 sotto il controllo del segnale OV (indicativo di una sovra-tensione rivelata);
- un secondo percorso 102 che può essere attivato (vale a dire reso conduttivo, per esempio attraverso uno switch 102a, come uno switch elettronico fornito da un transistore, come un transistore MOSFET) per accoppiare il pin A_TW a un livello “basso” L (per esempio, la massa GND) sotto il controllo del segnale OT_EN (indicativo – soltanto – di una sovra-temperatura rivelata); e
- un terzo percorso 103 che può essere attivato (vale a dire reso conduttivo, per esempio attraverso uno switch 103a, come uno switch elettronico fornito da un transistore, come un transistore MOSFET) per accoppiare il pin di A_TW a un livello “alto” H (per esempio, una tensione V3V3 (che può essere un’alimentazione interna configurata per alimentare il circuito della funzione di burst come un uso per pilotare il generatore di burst 14) sotto il controllo del segnale No_OV_OT (indicativo del fatto che non è rilevata alcuna sovra-tensione e alcuna sovra-temperatura).
In un dispositivo come rappresentato qui come esempio, un segnale a burst sempre attivo (“on”), ma senza un segnale di OV, non fornirà alcuna indicazione al pin di A_TW attraverso lo switch associato. Inoltre, i segnali OV, OT_EN e No_OV_OT non saranno al livello logico “1” in uno stesso momento. Se OV=“1”, soltanto un segnale a burst sarà inviato in uscita attraverso lo switch associato verso A_TW. Se OT_EN=“1”, soltanto un segnale “0” logico sarà inviato a A_TW. Se No_OV_OT=“1”, soltanto un segnale “1” logico sarà inviato a A_TW.
In una o più forme di attuazione, un circuito (per es., 10) può comprendere:
- un nodo di uscita (per es., Vo) configurato per fornire un segnale di tensione regolata a un carico alimentato (per es., MCU),
- una circuiteria di elaborazione (per es. una macchina a stati, 12) sensibile alla tensione regolata nel nodo di uscita e a una temperatura (per es., T) del circuito, il circuito di elaborazione configurato per fornire segnali di rilevazione della tensione (per es., OV) e della temperatura (per es., OT) indicativi della tensione regolata nel nodo di uscita e della temperatura del circuito, in cui la circuiteria di elaborazione è configurata (per es. 16, 18 o gli atti da 100 a 110 nella Figura 5) per assumere:
- i) un primo stato (per es., 102, 106, 108), come risultato del fatto che il segnale di rilevazione della tensione raggiunge una soglia di tensione (per es., Vo_hth),
- ii) un secondo stato (per es., 102, 106, 112, 114), come risultato del fatto che il segnale di rilevazione della temperatura raggiunge una soglia di temperatura (per es., Tth),
- iii) un terzo stato (per es., 102, 104), come risultato del fatto che entrambi i segnali di rilevazione della tensione e della temperatura non raggiungono dette soglie.
In una o più forme di attuazione, il circuito può comprendere una uscita di avviso (per es., A_TW) accoppiata a una rete di generazione di segnali di avviso (per es., 101, 101a, 14; 102, 102a, GND; 103, 103a, V3V3) controllata dalla circuiteria di elaborazione, la rete di generazione di segnali di avviso configurata per pilotare (per es., 101a, 102a, 103a) l’uscita di avviso in una prima, una seconda e una terza modalità di pilotaggio come risultato del fatto che la circuiteria di elaborazione è rispettivamente in detto primo, secondo e terzo stato.
In una o più forme di attuazione, la circuiteria di elaborazione può essere configurata per assumere:
- il primo stato come risultato del fatto che il segnale di rilevazione della tensione raggiunge detta soglia di tensione indipendentemente dal fatto che il segnale di rilevazione della temperatura raggiunga oppure no la soglia di temperatura, e/o
- il secondo stato (soltanto) come risultato del fatto che il segnale di rilevazione della temperatura raggiunge la soglia di temperatura con detto segnale di rilevazione della tensione che non raggiunge detta soglia di tensione.
In una o più forme di attuazione, detta rete di generazione di segnali di avviso può essere configurata per pilotare detta uscita di avviso in modalità di pilotaggio selezionate tra:
- un segnale alternato (per es., 1° burst, 2° burst, ..., n-esimo burst; 14) applicato all’uscita di avviso;
- un primo valore logico (per es., L, GND) applicato all’uscita di avviso;
- un secondo valore logico (per es. H, V3V3) applicato all’uscita di avviso.
In una o più forme di attuazione, il segnale alternato può comprendere un segnale a impulsi, opzionalmente del tipo a burst.
Una o più forme di attuazione possono comprendere un generatore di segnale alternato (per es., basato su un trigger di Schmitt come 14) alimentato con una tensione di alimentazione (per es., V3V3), e in cui detta rete di generazione di segnali di avviso può essere configurata per applicare all’uscita di avviso detto segnale alternato, detto primo valore logico e detto secondo valore logico accoppiando (per es. tramite gli switch 101a, 102a, 103a) l’uscita di avviso a detto generatore di segnale alternato, a massa e a detta tensione di alimentazione.
In una o più forme di attuazione, detta prima, seconda e terza modalità possono comprendere di applicare rispettivamente detto segnale alternato (per es., 1° burst, 2° burst, ..., n-esimo burst; 14), detto primo valore logico (per es., L; GND) e detto secondo valore logico (per es., H; V3V3) all’uscita di avviso (per es., A_TW).
In una o più forme di attuazione, la circuiteria di elaborazione può essere configurata per assumere il primo stato come risultato del fatto che il segnale di rilevazione della tensione raggiunge una tensione di soglia superiore (per es., Vo_hth).
In una o più forme di attuazione, il circuito può comprendere un’ulteriore uscita di avviso (per es., RST) accoppiata alla circuiteria di elaborazione, l’ulteriore uscita di avviso configurata per ricevere un ulteriore segnale di avviso indicativo del fatto che il segnale di rilevazione della tensione raggiunge una soglia ulteriore, opzionalmente una soglia inferiore (per es., con RST per indicare soltanto una funzione di UV, con le funzioni di OV e di OT indicate da A_TW).
In una o più forme di attuazione, un dispositivo (come un dispositivo di alimentazione regolata in tensione per un carico, come un microcontrollore MCU), può comprendere:
- un circuito secondo una o più forme di attuazione, - un carico alimentato (per es., MCU) accoppiato al nodo di uscita del circuito per ricevere da esso detto segnale di tensione regolata, e
- un circuito processore (per es., MCU) accoppiato all’uscita di avviso del circuito, il circuito processore sensibile a segnali di avviso forniti dall’uscita di avviso del circuito pilotato in detta prima, seconda e terza modalità di pilotaggio.
In una o più forme di attuazione, un procedimento può comprendere:
- fornire a un carico alimentato un segnale di tensione regolata da un circuito regolatore,
- rilevare la tensione regolata fornita al carico alimentato così come una temperatura del circuito regolatore e fornire segnali di rilevazione della tensione della temperatura indicativi della tensione regolata e della temperatura del circuito regolatore,
- fornire una macchina a stati sensibile ai segnali di rilevazione della tensione della temperatura,
- far fare una transizione alla macchina a stati a: - i) un primo stato, come risultato del fatto che il segnale di rilevazione della tensione raggiunge una soglia di tensione,
- ii) un secondo stato, come risultato del fatto che il segnale di rilevazione della temperatura raggiunge una soglia di temperatura,
- iii) un terzo stato, come risultato del fatto che entrambi i segnali di rilevazione della tensione della temperatura non raggiungono dette soglie,
- generare un segnale di avviso di uscita con una prima, una seconda e una terza modalità di pilotaggio di uscita come risultato del fatto che la macchina a stati (12) è rispettivamente in detto primo, secondo e terzo stato.
Fermi restando i principi di fondo, i dettagli e le forme di attuazione possono variare, anche in modo apprezzabile, rispetto a quanto è stato descritto, puramente a titolo di esempio, senza uscire dall’ambito di protezione.
L’ambito di protezione è definito dalle rivendicazioni annesse.

Claims (10)

  1. RIVENDICAZIONI 1. Circuito (10), comprendente: - un nodo di uscita (Vo) configurato per fornire un segnale di tensione regolata a un carico alimentato (MCU), - una circuiteria di elaborazione (12) sensibile alla tensione regolata nel nodo di uscita (Vo) e a una temperatura (T) del circuito (10), il circuito di elaborazione configurato per fornire segnali di rilevazione della tensione (OV) e della temperatura (OT) indicativi della tensione regolata nel nodo di uscita (Vo) e della temperatura (T) del circuito (10), in cui la circuiteria di elaborazione (12) è configurata (16, 18, da 100 a 110) per assumere: - i) un primo stato (102, 106, 108), come risultato del fatto che il segnale di rilevazione della tensione (OV) raggiunge una soglia di tensione (Vo_hth), - ii) un secondo stato (102, 106, 112, 114), come risultato del fatto che il segnale di rilevazione della temperatura (T) raggiunge una soglia di temperatura (Tth), - iii) un terzo stato (102, 104), come risultato del fatto che entrambi i segnali di rilevazione della tensione (OV) e della temperatura (OT) non raggiungono dette soglie (Vo_hth, Tth), il circuito (10) comprendendo una uscita di avviso (A_TW) accoppiata a una rete di generazione di segnali di avviso (101, 101a, 14; 102, 102a, GND; 103, 103a, V3V3) controllata dalla circuiteria di elaborazione (12), la rete di generazione di segnali di avviso configurata per pilotare (101a, 102a, 103a) l’uscita di avviso (A_TW) in una prima, una seconda e una terza modalità di pilotaggio come risultato del fatto che la circuiteria di elaborazione (12) è rispettivamente in detto primo, secondo e terzo stato.
  2. 2. Circuito (10) secondo la rivendicazione 1, in cui la circuiteria di elaborazione (12) è configurata (16, 18, da 100 a 110) per assumere: - il primo stato (102, 106, 108) come risultato del fatto che il segnale di rilevazione della tensione (OV) raggiunge detta soglia di tensione (Vo_hth) indipendentemente dal fatto che il segnale di rilevazione della temperatura (T) raggiunga oppure no la soglia di temperatura (Tth), e/o - il secondo stato (102, 106, 112, 114) come risultato del fatto che il segnale di rilevazione della temperatura (T) raggiunge la soglia di temperatura (Tth) con detto segnale di rilevazione della tensione (OV) che non raggiunge detta soglia di tensione (Vo_hth).
  3. 3. Circuito (10) secondo la rivendicazione 1 o la rivendicazione 2, in cui detta rete di generazione di segnali di avviso (101, 101a, 14; 102, 102a, GND; 103, 103a, V3V3) è configurata per pilotare detta uscita di avviso (A_TW) in modalità di pilotaggio selezionate tra: - un segnale alternato (1° burst, 2° burst, ..., nesimo burst; 14) applicato all’uscita di avviso (A_TW); - un primo valore logico (L, GND) applicato all’uscita di avviso (A_TW); - un secondo valore logico (H, V3V3) applicato all’uscita di avviso (A_TW).
  4. 4. Circuito (10) secondo la rivendicazione 3, in cui il segnale alternato comprende un segnale a impulsi, preferibilmente del tipo a burst, (1° burst, 2° burst, ..., n-esimo burst).
  5. 5. Circuito (10) secondo la rivendicazione 3 o la rivendicazione 4, comprendente un generatore di segnale alternato (14) alimentato con una tensione di alimentazione (V3V3), e in cui detta rete di generazione di segnali di avviso (101, 101a, 14; 102, 102a, GND; 103, 103a, V3V3) è configurata per applicare all’uscita di avviso (A_TW) detto segnale alternato (1° burst, 2° burst, ..., n-esimo burst), detto primo valore logico (L, GND) e detto secondo valore logico (H, V3V3) accoppiando (101a, 102a, 103a) l’uscita di avviso (A_TW) a detto generatore di segnale alternato (14), a massa (GND) e a detta tensione di alimentazione (V3V3).
  6. 6. Circuito (10) secondo una qualsiasi delle rivendicazioni da 3 a 5, in cui detta prima, seconda e terza modalità comprendono che sia applicato rispettivamente detto segnale alternato (1° burst, 2° burst, ..., n-esimo burst; 14), detto primo valore logico (L; GND) e detto secondo valore logico (H; V3V3) all’uscita di avviso (A_TW).
  7. 7. Circuito (10) secondo una qualsiasi delle rivendicazioni precedenti, in cui la circuiteria di elaborazione (12) è configurata (16, 18, da 100 a 110) per assumere il primo stato (102, 106, 108) come risultato del fatto che il segnale di rilevazione della tensione (OV) raggiunge una soglia di tensione superiore (Vo_hth).
  8. 8. Circuito (10) secondo una qualsiasi delle rivendicazioni precedenti, in cui il circuito comprende un’ulteriore uscita di avviso (RST) accoppiata alla circuiteria di elaborazione (12), l’ulteriore uscita di avviso (RST) configurata per ricevere un ulteriore segnale di avviso indicativo del fatto che il segnale di rilevazione della tensione (OV) raggiunge una soglia ulteriore, preferibilmente una soglia inferiore (UV).
  9. 9. Dispositivo, comprendente: - un circuito (10) secondo una qualsiasi delle rivendicazioni da 1 a 8, - un carico alimentato (MCU) accoppiato al nodo di uscita (Vo) del circuito (10) per ricevere da esso detto segnale di tensione regolata, e - un circuito processore (MCU) accoppiato all’uscita di avviso (A_TW) del circuito (10), il circuito processore (MCU) sensibile a segnali di avviso forniti dall’uscita di avviso (A_TW) del circuito (10) pilotato in detta prima, seconda e terza modalità di pilotaggio.
  10. 10. Procedimento, comprendente: - fornire a un carico alimentato (MCU) un segnale di tensione regolata (Vo) da un circuito regolatore (10), - rilevare la tensione regolata (Vo) fornita al carico alimentato (MCU) così come una temperatura (T) del circuito regolatore (10) e fornire segnali di rilevazione della tensione (OV) e della temperatura (OT) indicativi della tensione regolata e della temperatura (T) del circuito regolatore (10), - fornire una macchina a stati (12) sensibile ai segnali di rilevazione della tensione (OV) e della temperatura (OT), - far fare una transizione alla macchina a stati a: - i) un primo stato (102, 106, 108), come risultato del fatto che il segnale di rilevazione della tensione (OV) raggiunge una soglia di tensione (Vo_hth), - ii) un secondo stato (102, 106, 112, 114), come risultato del fatto che il segnale di rilevazione della temperatura (T) raggiunge una soglia di temperatura (Tth), - iii) un terzo stato (102, 104), come risultato del fatto che entrambi i segnali di rilevazione della tensione (OV) e della temperatura (OT) non raggiungono dette soglie (Vo_hth, Tth), - generare un segnale di avviso di uscita (A_TW) con una prima, una seconda e una terza modalità di pilotaggio di uscita come risultato del fatto che la macchina a stati (12) è rispettivamente in detto primo, secondo e terzo stato.
IT102018000009272A 2018-10-09 2018-10-09 Circuito con avviso di condizioni di funzionamento critiche, dispositivo e procedimento corrispondenti IT201800009272A1 (it)

Priority Applications (5)

Application Number Priority Date Filing Date Title
IT102018000009272A IT201800009272A1 (it) 2018-10-09 2018-10-09 Circuito con avviso di condizioni di funzionamento critiche, dispositivo e procedimento corrispondenti
EP19198276.8A EP3637571B1 (en) 2018-10-09 2019-09-19 A circuit with critical operating condition warning, corresponding device and method
US16/587,346 US11211783B2 (en) 2018-10-09 2019-09-30 Circuit with critical operating condition warning, corresponding device and method
CN201921681965.6U CN210898496U (zh) 2018-10-09 2019-10-08 电子电路和电子设备
CN201910950396.9A CN111030036A (zh) 2018-10-09 2019-10-08 具有临界操作状况警报的电路、对应的设备和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
IT102018000009272A IT201800009272A1 (it) 2018-10-09 2018-10-09 Circuito con avviso di condizioni di funzionamento critiche, dispositivo e procedimento corrispondenti

Publications (1)

Publication Number Publication Date
IT201800009272A1 true IT201800009272A1 (it) 2020-04-09

Family

ID=64744877

Family Applications (1)

Application Number Title Priority Date Filing Date
IT102018000009272A IT201800009272A1 (it) 2018-10-09 2018-10-09 Circuito con avviso di condizioni di funzionamento critiche, dispositivo e procedimento corrispondenti

Country Status (4)

Country Link
US (1) US11211783B2 (it)
EP (1) EP3637571B1 (it)
CN (2) CN210898496U (it)
IT (1) IT201800009272A1 (it)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150085540A1 (en) * 2013-09-26 2015-03-26 On-Bright Electronics (Shanghai) Co., Ltd. Systems and Methods for Over-Temperature Protection and Over-Voltage Protection for Power Conversion Systems
US20150130476A1 (en) * 2013-11-14 2015-05-14 Fujitsu Limited Direct-current regulator, dc-dc converter, and method for monitoring anomaly of direct-current regulator
EP3101799A2 (en) * 2011-04-08 2016-12-07 Fuji Electric Co. Ltd. Power conversion device control device
US9779608B2 (en) * 2013-07-05 2017-10-03 Fuji Electric Co., Ltd. Alarm output circuit

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5648759A (en) * 1994-02-02 1997-07-15 National Semiconductor Corporation Failsafe voltage regulator with warning signal driver

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3101799A2 (en) * 2011-04-08 2016-12-07 Fuji Electric Co. Ltd. Power conversion device control device
US9779608B2 (en) * 2013-07-05 2017-10-03 Fuji Electric Co., Ltd. Alarm output circuit
US20150085540A1 (en) * 2013-09-26 2015-03-26 On-Bright Electronics (Shanghai) Co., Ltd. Systems and Methods for Over-Temperature Protection and Over-Voltage Protection for Power Conversion Systems
US20150130476A1 (en) * 2013-11-14 2015-05-14 Fujitsu Limited Direct-current regulator, dc-dc converter, and method for monitoring anomaly of direct-current regulator

Also Published As

Publication number Publication date
CN111030036A (zh) 2020-04-17
EP3637571A1 (en) 2020-04-15
EP3637571B1 (en) 2021-04-28
US11211783B2 (en) 2021-12-28
US20200112164A1 (en) 2020-04-09
CN210898496U (zh) 2020-06-30

Similar Documents

Publication Publication Date Title
TWI678043B (zh) 微型控制器和eft事件防護方法
US9436193B2 (en) Electric system comprising a load driving apparatus by auto-recovery mode, and method of operating the apparatus
ITTO20130646A1 (it) Implementazione conforme a asil b di funzioni autoveicolistiche relative alla sicurezza tramite un circuito integrato ad elevata diagnosticabilita' progettato secondo standard di qualita'
KR0156173B1 (ko) 인터럽트 발생회로
US9720024B2 (en) Sensor circuit, vehicle and method therefor
US9436248B2 (en) Data processing system with protocol determination circuitry
US10215795B1 (en) Three level gate monitoring
US20180175847A1 (en) Signal transmission circuit and power conversion device
US9471792B2 (en) Detection arrangement
IT201800009272A1 (it) Circuito con avviso di condizioni di funzionamento critiche, dispositivo e procedimento corrispondenti
US9785508B2 (en) Method and apparatus for configuring I/O cells of a signal processing IC device into a safe state
US20100164559A1 (en) Power-on circuit
US20180018012A1 (en) Power control system
WO2013160715A1 (en) Electronic device having a pin for setting its mode of operation and method to set a mode of operation for an electronic device having a pin
US7501836B2 (en) Apparatus and method for determining capacitance variation in an integrated circuit
KR100654631B1 (ko) 고전압 출력보호회로
US20230266403A1 (en) Device with fault detection and related system and method
JPH08233914A (ja) マイクロコントローラのテスト回路
JP2540765B2 (ja) 誤動作防止テスト回路
JP5262981B2 (ja) ラッチ装置及びラッチ方法
ITMI20110120A1 (it) Dispositivo di memoria con misurazione interna di parametri funzionali
JP2017149244A (ja) 半導体装置およびその動作方法、および電子制御システム
JP2014119779A (ja) 半導体装置及びそのデバッグ制御方法
JP2010062635A (ja) 暗号処理装置および集積回路
JPH07312413A (ja) 出力バッファ回路及び半導体集積回路装置