FR3136883A1 - Pixel d'affichage comprenant des sources électroluminescentes - Google Patents

Pixel d'affichage comprenant des sources électroluminescentes Download PDF

Info

Publication number
FR3136883A1
FR3136883A1 FR2206042A FR2206042A FR3136883A1 FR 3136883 A1 FR3136883 A1 FR 3136883A1 FR 2206042 A FR2206042 A FR 2206042A FR 2206042 A FR2206042 A FR 2206042A FR 3136883 A1 FR3136883 A1 FR 3136883A1
Authority
FR
France
Prior art keywords
msb
led
circuit
display
light
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
FR2206042A
Other languages
English (en)
Inventor
Lee JAEHOON
Frédéric Mercier
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Aledia
Original Assignee
Aledia
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Aledia filed Critical Aledia
Priority to FR2206042A priority Critical patent/FR3136883A1/fr
Priority to PCT/EP2023/066288 priority patent/WO2023247367A1/fr
Priority to TW112122901A priority patent/TW202405783A/zh
Publication of FR3136883A1 publication Critical patent/FR3136883A1/fr
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2033Display of intermediate tones by time modulation using two or more time intervals using sub-frames with splitting one or more sub-frames corresponding to the most significant bits into two or more sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2037Display of intermediate tones by time modulation using two or more time intervals using sub-frames with specific control of sub-frames corresponding to the least significant bits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2077Display of intermediate tones by a combination of two or more gradation control methods
    • G09G3/2081Display of intermediate tones by a combination of two or more gradation control methods with combination of amplitude modulation and time modulation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/40Details of LED load circuits
    • H05B45/44Details of LED load circuits with an active control inside an LED matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

Pixel d'affichage comprenant des sources électroluminescentes La présente description concerne un pixel d'affichage (12i,j) pour un écran d'affichage comprenant un circuit émetteur de lumière (LEDS) comprenant au moins une première source électroluminescente, une source de courant commandable (82) pour commander le circuit émetteur de lumière avec des impulsions de courant (I_LED) et un circuit de commande (70) pour commander la source de courant, le circuit de commande étant configuré pour recevoir un signal numérique (Data) et pour commander la source de courant pour fournir les impulsions de courant modulées par une modulation de largeur d'impulsion et modulées par une modulation d'amplitude d'impulsion sur la base des bits du signal numérique. Figure pour l'abrégé : Fig. 7

Description

Pixel d'affichage comprenant des sources électroluminescentes
La présente description concerne un pixel d'affichage comprenant des sources électroluminescentes, par exemple des diodes électroluminescentes, et un écran d'affichage ayant de tels pixels d'affichage.
Un pixel d'une image correspond à l'élément unitaire de l'image affichée par un écran d'affichage. Pour l'affichage d'images en couleur, l'écran d'affichage comprend généralement, pour l'affichage de chaque pixel de l'image, au moins trois composants, également appelés sous-pixels d'affichage, qui émettent chacun un rayonnement lumineux, appelé composante couleur de pixel d'image essentiellement sous forme d'une seule couleur (par exemple, rouge, vert et bleu). La superposition des composantes couleur de pixel d'image émises par les trois sous-pixels d'affichage fournissent à l'observateur la sensation de couleur correspondant au pixel de l'image affichée. Dans ce cas, l'ensemble constitué des trois sous-pixels d'affichage utilisés pour l'affichage d'un pixel d'une image est appelé pixel d'affichage de l'écran d'affichage. Chaque sous-pixel d'affichage peut comprendre une source de lumière, en particulier une diode électroluminescente.
Les pixels d'affichage peuvent être distribués dans un réseau, chaque pixel d'affichage étant situé à l'intersection d'une rangée (ou ligne) et d'une colonne du réseau. Généralement, chaque rangée des pixels d'affichage est successivement sélectionnée et les pixels d'affichage de la rangée sélectionnée sont programmés pour afficher les pixels d'image désirés.
Un réseau actif est une architecture de commande d'écran permettant de maintenir toutes les rangées de pixels actives pendant toute la durée d'une image, au contraire de réseaux considérés comme étant passifs, dans lesquels chaque rangée est active seulement pendant un temps T = Tframe/M (où Ttrame est la durée de l'affichage de toute l'image et M est le nombre de lignes de l'écran). Cela permet d'augmenter la luminosité de l'écran d'affichage. En outre, il est possible d'envoyer des niveaux basse tension ou faible courant sur les lignes de commande du réseau, ce qui permet d'afficher des flux de données plus grands.
Il est connu de commander une source électroluminescente, par exemple une diode électroluminescente, par une modulation de largeur d'impulsion, également appelée PWM (acronyme de la traduction en anglais "Pulse Width Modulation" de modulation de largeur d'impulsion). Ce type de commande consiste à faire circuler des impulsions de courant successives d'intensité constante dans la diode électroluminescente, les impulsions étant répétées de façon cyclique, le rapport cyclique déterminant l'intensité lumineuse émise par la diode électroluminescente. Une telle commande rend avantageusement possible de faire fonctionner la diode électroluminescente à son point de fonctionnement optimal auquel le rendement de la diode électroluminescente, égal au rapport entre la puissance lumineuse émise par la diode électroluminescente et la puissance électrique consommée par la diode électroluminescente, est maximal.
La profondeur de couleur, également appelée profondeur de bits, est le nombre de bits utilisé pour coder la couleur pour chaque composante couleur du pixel d'image d'un seul pixel d'affichage. Il est généralement souhaitable que la profondeur de couleur soit élevée. Toutefois, la mise en œuvre de la modulation de largeur d'impulsion avec une profondeur de couleur élevée peut conduire à des architectures de commande d'affichage complexes, en particulier parce que la génération des impulsions de la modulation de largeur d'impulsion peut exiger la génération de nombreux signaux d'horloge lorsque la profondeur de couleur augmente.
Un objet d'un mode de réalisation est de proposer un pixel d'affichage comprenant des sources électroluminescentes et un écran d'affichage comprenant de tels pixels d'affichage palliant tout ou partie des désavantages des pixels d'affichage existants comprenant des sources électroluminescentes et des écrans d'affichage comprenant de tels pixels d'affichage.
Un autre objet d'un mode de réalisation est de commander par modulation de largeur d'impulsion des pixels d'affichage ayant une profondeur de couleur élevée.
Un autre objet d'un mode de réalisation est de réduire la durée d'un cycle de la commande de la source électroluminescente.
Un mode de réalisation propose un pixel d'affichage pour un écran d'affichage comprenant un circuit émetteur de lumière comprenant au moins une première source électroluminescente, une source de courant commandable pour commander le circuit émetteur de lumière avec des impulsions de courant et un circuit de commande pour commander la source de courant, le circuit de commande étant configuré pour recevoir un signal numérique et pour commander la source de courant pour fournir les impulsions de courant modulées par une modulation de largeur d'impulsion et modulées par une modulation d'amplitude d'impulsion sur la base des bits du signal numérique. Cela permet avantageusement de réduire le nombre de signaux d'horloge nécessaires pour mettre en œuvre la modulation d'amplitude d'impulsions.
Par rapport à une commande utilisant une modulation de largeur d'impulsion, le présent mode de réalisation permet avantageusement de réduire la durée d'un cycle de commande de la source électroluminescente tout en maintenant la même profondeur de couleur.
Selon un mode de réalisation, le circuit de commande est configuré pour commander la source de courant pour fournir les impulsions de courant modulées par modulation de largeur d'impulsion sur la base de premiers bits du signal numérique et modulées par une modulation d'amplitude d'impulsion sur la base d'au moins un deuxième bit du signal numérique différent des premiers bits.
Selon un mode de réalisation, l'au moins un deuxième bit comprend le bit le plus significatif du signal numérique. Cela permet de modifier l'intensité de courant dans la source électroluminescente seulement pour des valeurs élevées du signal numérique. En particulier, lorsque la source électroluminescente comprend une diode électroluminescente tridimensionnelle, cela permet de limiter le décalage de longueur d'onde de la lumière émise par la diode électroluminescente, ce qui peut se produire lorsque l'intensité du courant circulant dans la diode électroluminescente varie, seulement aux valeurs élevées du signal numérique.
Selon un mode de réalisation, le circuit de commande est configuré pour commander la source de courant pour fournir les impulsions de courant par modulation d'amplitude d'impulsion sur la base d'au moins deux deuxièmes bits du signal numérique. Cela permet avantageusement de réduire encore le nombre de signaux d'horloge nécessaires pour effectuer la modulation d'amplitude d'impulsion et par conséquent de réduire la durée de la durée d'un cycle de commande de la source électroluminescente.
Selon un mode de réalisation, le circuit de commande est configuré pour commander la source de courant pour fournir les impulsions de courant par modulation d'amplitude d'impulsion pour trois deuxièmes bits du signal numérique. Cela permet avantageusement de réduire encore le nombre de signaux d'horloge nécessaires pour effectuer la modulation d'amplitude d'impulsion et par conséquent de réduire la durée de la durée d'un cycle de commande de la source électroluminescente.
Selon un mode de réalisation, le circuit de commande comprend un premier circuit de stockage pour stocker lesdits premiers bits du signal numérique et le premier circuit de stockage comprend un registre à décalage synchronisé par un signal d'horloge à modulation de largeur d'impulsion. La structure du circuit de commande du pixel d'affichage est avantageusement simple et peut occuper une surface de silicium réduite lorsque le circuit de commande est fabriqué sous forme intégrée.
Selon un mode de réalisation, le circuit de commande comprend un deuxième circuit de stockage pour stocker ledit au moins un deuxième bit du signal numérique et un circuit logique commandé par un signal de commande et configuré pour recevoir successivement les premiers bits en provenance du registre à décalage synchronisé par le signal d'horloge à modulation de largeur d'impulsion et pour recevoir ledit au moins un deuxième bit en provenance du deuxième circuit de stockage et pour commander la source de courant commandable à partir des premiers bits et du deuxième bit reçus successivement lorsque le signal de commande est dans un état donné. Cela permet avantageusement de commander la durée d'une phase d'affichage.
Selon un mode de réalisation, la source de courant commandable comprend :
un premier transistor MOS connecté au circuit émetteur de lumière et un premier commutateur connecté au premier transistor MOS ; et
un deuxième transistor MOS connecté au circuit émetteur de lumière et un deuxième commutateur connecté au deuxième transistor MOS.
La structure de la source de courant commandable du pixel d'affichage est avantageusement simple.
Selon un mode de réalisation, le circuit logique est configuré pour commander le premier commutateur successivement à partir de chaque premier bit et pour commander le deuxième commutateur sur la base dudit au moins un deuxième bit.
Selon un mode de réalisation, le circuit de commande est configuré pour commander seulement le premier commutateur sur la base de certains des premiers bits et pour commander à la fois le premier commutateur et le deuxième commutateur sur la base des autres premiers bits.
Selon un mode de réalisation, le circuit émetteur de lumière comprend un premier groupe de sources électroluminescentes comportant un premier nombre de sources électroluminescentes connectées au premier transistor MOS et un deuxième groupe de sources électroluminescentes comportant un deuxième nombre de diodes électroluminescentes connectées au deuxième transistor MOS. Cela permet que les densités de courant dans chaque source électroluminescente soient les mêmes.
Selon un mode de réalisation, le circuit émetteur de lumière comprend un troisième groupe de sources électroluminescentes comportant un troisième nombre de diodes électroluminescentes et dans lequel la source commandable comprend un troisième transistor MOS connecté aux sources électroluminescentes du troisième groupe et un troisième commutateur connecté au troisième transistor MOS, dans lequel le premier nombre est égal au deuxième nombre et dans lequel le troisième nombre est supérieur au deuxième nombre.
Un mode de réalisation propose également un écran d'affichage comprenant un réseau de pixels d'affichage tels que définis précédemment.
Selon un mode de réalisation, l'écran d'affichage comprend un circuit configuré pour modifier une tension d'alimentation des pixels d'affichage en fonction du deuxième bit. Cela permet avantageusement de réduire la consommation d'énergie de l'affichage avec une commande facile à utiliser.
Ces caractéristiques et avantages, ainsi que d'autres, seront exposés en détail dans la description suivante de modes de réalisation particuliers faite à titre non limitatif en relation avec les figures jointes parmi lesquelles :
la représente partiellement et schématiquement un exemple d'un écran d'affichage ;
la représente un exemple d'un schéma–blocs d'un pixel d'affichage de l'écran d'affichage de la ;
la représente des exemples de chronogrammes d'un signal utilisé par le pixel d'affichage de la pour commander une diode électroluminescente par modulation de largeur d'impulsion et du courant fourni à la diode électroluminescente ;
la représente des exemples de chronogrammes d'un signal envoyé aux pixels d'affichage de deux rangées successives de l'écran d'affichage de la pour commander des diodes électroluminescentes par une modulation de largeur d'impulsion ;
la représente des chronogrammes du courant fourni à une diode électroluminescente pour l'affichage de signaux de couleur numériques successifs selon un mode de réalisation d'un procédé de commande de la diode électroluminescente ;
la représente des chronogrammes du courant fourni à une diode électroluminescente pour l'affichage de signaux de couleur numériques successifs selon un autre mode de réalisation d'un procédé de commande de la diode électroluminescente ;
la représente un mode de réalisation d'un schéma–blocs d'un pixel d'affichage de l'écran d'affichage de la ;
la représente un mode de réalisation plus détaillé d'éléments du pixel d'affichage de la ;
la représente un mode de réalisation plus détaillé d'autres éléments du pixel d'affichage de la ;
la représente des chronogrammes de signaux pendant un mode de réalisation d'un procédé de commande du pixel d'affichage de la ;
la représente des chronogrammes de signaux pendant un autre mode de réalisation d'un procédé de commande du pixel d'affichage de la ;
la représente des chronogrammes de signaux pendant un autre mode de réalisation d'un procédé de commande du pixel d'affichage de la ;
la est un schéma–blocs représentant un mode de réalisation d'un procédé de modification de l'alimentation d'un écran d'affichage ;
la représente des chronogrammes de l'alimentation d'un écran d'affichage pendant l'affichage de données vidéo ;
la est une figure similaire à la et représente un autre mode de réalisation d'éléments du pixel d'affichage de la ;
la est une vue de dessus du pixel d'affichage représenté en ;
la représente un autre mode de réalisation d'un pixel d'affichage ;
la représente des chronogrammes de signaux pendant le fonctionnement du pixel d'affichage de la ;
la représente un autre mode de réalisation d'un pixel d'affichage ;
la représente des chronogrammes de signaux pendant le fonctionnement du pixel d'affichage de la ;
la représente un autre mode de réalisation d'un pixel d'affichage ;
la est une vue en coupe transversale très simplifiée d'un exemple d'un pixel d'affichage ;
la est une vue de dessous du pixel d'affichage de la ; et
la et la représentent chacune un schéma-blocs du pixel d'affichage de la .
De mêmes éléments ont été désignés par de mêmes références dans les différentes figures. En particulier, les éléments structurels et/ou fonctionnels communs aux différents modes de réalisation peuvent présenter les mêmes références et peuvent disposer de propriétés structurelles, dimensionnelles et matérielles identiques. Par souci de clarté, seuls les étapes et éléments utiles à la compréhension des modes de réalisation décrits ont été représentés et sont détaillés.
Sauf précision contraire, lorsque l'on fait référence à deux éléments connectés entre eux, cela signifie directement connectés sans éléments intermédiaires autres que des conducteurs, et lorsque l'on fait référence à deux éléments reliés (en anglais "coupled") entre eux, cela signifie que ces deux éléments peuvent être connectés ou être reliés par l'intermédiaire d'un ou plusieurs autres éléments. En outre, un signal qui alterne entre un premier état stable, par exemple un état bas, noté "0", et un deuxième état stable, par exemple un état haut, noté "1", sera appelé "signal binaire". Les états haut et bas de différents signaux binaires d'un même circuit électronique peuvent être différents. En pratique, les signaux binaires peuvent correspondre à des tensions ou à des courants qui peuvent ne pas être parfaitement stables à l'état haut ou bas. En outre, dans la description suivante, la source et le drain d'un transistor MOS sont appelés "bornes de puissance" du transistor à effet de champ à grille isolée, ou transistor MOS.
En outre, sauf précision contraire, lorsqu'on parle d'une tension au niveau d'un plot conducteur, on considère la différence entre le potentiel au niveau dudit plot conducteur et un potentiel de référence, par exemple, la masse, prise comme étant égale à 0V.
Sauf précision contraire, les expressions "environ", "approximativement", "sensiblement", et "de l'ordre de" signifient à 10 % près, de préférence à 5 % près. En outre, l'expression "sensiblement stable" signifie qui varie de moins de 10 % dans le temps par rapport à une valeur de référence.
Une commande par modulation de largeur d'impulsion d'une source électroluminescente, par exemple une diode électroluminescente, consiste en une circulation, dans la source électroluminescente, d'impulsions successives de courant ayant une intensité stable avec des durées variables. Une commande par modulation d'amplitude d'impulsion d'une source électroluminescente, par exemple, une diode électroluminescente, consiste en une circulation, dans la source électroluminescente, d'impulsions successives de courant ayant une durée stable avec des intensités variables.
Dans la description suivante, des modes de réalisation sont décrits pour des pixels d'affichage comprenant des diodes électroluminescentes. Toutefois, ces modes de réalisation peuvent être mis en œuvre pour des pixels d'affichage comprenant des sources électroluminescentes différentes de diodes électroluminescentes, par exemple, des diodes électroluminescentes organiques, des composants électroluminescents polymères à champ induit, des diodes lasers.
Dans la description suivante, des modes de réalisation sont décrits pour un écran d'affichage couleur comprenant des pixels d'affichage couleur, chaque pixel d'affichage comprenant des diodes électroluminescentes adaptées pour émettre des rayonnements de différentes couleurs. Toutefois, ces modes de réalisation s'appliquent également à un écran d'affichage monochrome comprenant des pixels d'affichage monochrome, chaque pixel d'affichage monochrome comprenant une diode électroluminescente ou des diodes électroluminescentes adaptées pour émettre un rayonnement d'une seule couleur.
La représente partiellement et schématiquement un exemple d'un écran d'affichage 10. L'écran d'affichage 10 comprend des pixels d'affichage 12i,j, par exemple, agencés en M rangées et N colonnes, M étant un entier variant de 1 à 8 000 et N étant un entier variant de 1 à 16 000, i étant un entier variant de 1 à M et j étant un entier variant de 1 à N. A titre d'exemple, en , M et N sont égaux à 6. Chaque pixel d'affichage 12i,jest relié à une source d'un potentiel de référence bas Gnd, par exemple, la masse, par l'intermédiaire d'une électrode 14iet à une source d'un potentiel de référence haut Vcc par l'intermédiaire d'une électrode 16j. A titre d'exemple, des électrodes 14isont représentées comme étant alignées le long des rangées en et des électrodes 16jsont représentées comme étant alignées le long des colonnes en , la structure inverse étant possible. La tension d'alimentation de l'écran d'affichage correspond à la tension entre le potentiel de référence haut Vcc et le potentiel de référence bas Gnd. La tension d'alimentation dépend en particulier de l'agencement des diodes électroluminescentes et de la technologie selon laquelle les diodes électroluminescentes sont fabriquées. A titre d'exemple, la tension d'alimentation peut être de l'ordre de 4 V à 5 V.
Pour chaque rangée, les pixels d'affichage 12i,jde la rangée sont reliés à au moins une électrode de rangée 18i. Pour chaque colonne, les pixels d'affichage 12i,jde la colonne sont reliés à au moins une électrode de colonne 20j. L'écran d'affichage 10 comprend un circuit de sélection 22 relié aux électrodes de rangée 18iet adapté pour fournir des signaux sur les électrodes de rangée 18i. L'écran d'affichage 10 comprend un circuit de fourniture de données 24 relié aux électrodes de colonne 20jet adapté pour fournir des données sur les électrodes de colonne 20j. Le circuit de sélection 22 et le circuit de commande 24 sont commandés par un circuit 26, par exemple comprenant un microprocesseur.
La représente un exemple d'un schéma–blocs d'un pixel d'affichage 12i,jde l'écran d'affichage 10 . Pour un écran d'affichage couleur, le pixel d'affichage 12i,jcomprend un circuit émetteur de lumière LEDS comprenant au moins trois diodes électroluminescentes émettant des rayonnements de différentes couleurs, une seule diode électroluminescente LED étant représentée en . Chaque diode électroluminescente LED est reliée en série à une source de courant commandable CS, comprenant par exemple un transistor MOS. Dans le présent exemple, pour chaque diode électroluminescente LED, l'anode de la diode électroluminescente LED reçoit un potentiel de référence haut Vcc et la cathode de la diode électroluminescente LED est par exemple reliée à une borne de la source de courant commandable CS, l'autre borne de la source de courant commandable CS recevant le potentiel de référence Gnd.
Le pixel d'affichage 12i,jcomprend en outre un circuit de commande 40 pour commander une source de courant commandable CS. Le circuit de commande 40 peut en particulier comprendre des composants électroniques tels que des transistors MOS. Le circuit de commande 40 comprend un circuit de stockage 48 (Color Data registers) synchronisé par un signal d'horloge Clk configuré pour stocker des signaux de couleur numériques R, G, B basés sur des données numériques reçues Data. Les signaux de couleur numériques R, G, B comprennent chacun un nombre NB de bits et sont représentatifs des composantes couleur du pixel d'image à afficher. Le circuit de commande 40 comprend un circuit 50 (LED driver) configuré pour commander les sources de courant commandables CS reliées aux diodes électroluminescentes LED avec des signaux I_red, I_green et I_blue, obtenus à partir des signaux de couleur numériques R, G, B, et à partir d'un signal PWM.
La représente un chronogramme du signal PWM et des signaux I_red_1, I_red_2, I_red_3 et I_red_4 correspondants au signal I_red fourni par un circuit 50 du pixel d'affichage 12i,jde la pour l'affichage de quatre signaux de couleur différents R. Selon un mode de réalisation, les diodes électroluminescentes LED du pixel d'affichage 12i,jsont commandées par une modulation de largeur d'impulsion. Pour ce faire, pendant une phase d'affichage, le signal PWM présente la succession d'impulsions au niveau d'état logique "1" qui cadence le fonctionnement du circuit 50 pour la commande des diodes électroluminescentes LED par une modulation de largeur d'impulsion. Le nombre d'impulsions dans la succession d'impulsions correspond au nombre NB de bits de chaque signal de couleur numérique R, G et B.
A titre d'exemple, lorsque la source de courant CS correspond à un transistor MOS, ce transistor est passant ou est bloqué, à la fréquence des impulsions du signal PWM, en fonction de la valeur logique "0" ou "1" de chaque bit du signal de couleur R, G ou B, en commençant par le bit le plus significatif, ce transistor étant maintenu passant ou bloqué jusqu'à l'impulsion suivante du signal PWM. La durée entre deux impulsions successives du signal PWM est divisée à chaque fois par deux, de sorte que la durée totale pour laquelle la diode électroluminescente est passante dépende de la valeur du signal de couleur R, G ou B. La succession d'impulsions du signal PWM peut être répétée jusqu'à l'affichage d'un autre pixel d'image. Dans ce cas, la succession d'impulsions du signal PWM constitue un cycle d'affichage et la phase d'affichage comprend plus d'un cycle d'affichage.
En , à titre d'exemple, le nombre d'impulsions dans un cycle d'affichage du signal PWM est égal à 7 et un seul cycle d'affichage est représenté. Le signal I_red_1 est obtenu pour l'affichage d'une composante couleur d'un pixel d'image correspondant à un signal de couleur R égal à "1010101". Le signal I_red_2 est obtenu pour l'affichage d'une composante couleur d'un pixel d'image correspondant à un signal de couleur R égal à "0101010". Le signal I_red_3 est obtenu pour l'affichage d'une composante couleur d'un pixel d'image correspondant à un signal de couleur R égal à "1111111". Le signal I_red_4 est obtenu pour l'affichage d'une composante couleur d'un pixel d'image correspondant à un signal de couleur R égal à "0000000".
Le signal PWM peut être généré à partir de signaux d'horloge périodiques. Le nombre des signaux d'horloge nécessaires pour générer le signal PWM augmente avec le nombre NB de bits de signaux de couleur R, G et B. Générer un grand nombre de signaux d'horloge peut conduire à des circuits complexes. De plus, les pixels d'image d'une nouvelle image à afficher sont successivement affichés depuis la première rangée jusqu'à la dernière rangée de l'écran d'affichage.
La représente un chronogramme de signaux PWM reçus par les pixels d'affichage d'une première rangée (signal PWMj) et une deuxième rangée suivante (signal PWMj+1) de l'écran d'affichage. Le signal PWMj+1correspond au signal PWMjqui est décalé d'une durée H égale à Tframe/M où Tframe est la durée de l'affichage de toute l'image et M est le nombre de rangées de l'écran d'affichage. Le décalage H du signal PWM d'une première rangée à une deuxième rangée suivante peut être obtenu en fournissant le signal PWMjà des bascules avant de le fournir à la deuxième rangée.
De plus, la puissance électrique consommée par l'écran d'affichage 10 lorsque les diodes électroluminescentes de chaque pixel d'affichage 121,jsont commandées par une modulation de largeur d'impulsion ne dépend pas de la luminosité de l'image qui est affichée. Il serait souhaitable que la puissance électrique consommée par l'écran d'affichage diminue lorsque la luminosité de l'image affichée diminue.
Selon un mode de réalisation, chaque pixel d'affichage de l'écran d'affichage est configuré, pour l'affichage d'une composante couleur de pixel d'image correspondant à un signal de couleur numérique, pour commander le circuit émetteur de lumière par une modulation d'amplitude d'impulsion (PAM) pour certains bits du signal de couleur numérique et par une modulation de largeur d'impulsion (PWM) pour les autres bits du signal de couleur numérique. Selon un mode de réalisation, une modulation d'amplitude d'impulsion est utilisée pour au moins le bit le plus significatif (MSB) du signal de couleur numérique, et éventuellement pour un ou pour plusieurs bits successifs directement voisins du MSB.
Selon un mode de réalisation, la durée de l'impulsion de la modulation d'amplitude d'impulsion est égale à la durée totale Tcycle d'un cycle de phase d'affichage de la modulation de largeur d'impulsion. Selon un mode de réalisation, à chaque fois pendant le cycle d'affichage de la modulation de largeur d'impulsion, l'intensité du courant fournit au circuit émetteur de lumière est égale à la somme de l'intensité du courant résultant de la modulation d'amplitude d'impulsion et de l'intensité du courant résultant de la modulation de largeur d'impulsion.
Selon un mode de réalisation, la modulation d'amplitude d'impulsion est utilisée pour le MSB du signal de couleur numérique et le deuxième bit le plus significatif (MSB-1) du signal de couleur numérique, qui est le bit qui suit le MSB, et la modulation de largeur d'impulsion est utilisée pour les autres bits du signal de couleur numérique. Selon un mode de réalisation, l'intensité du courant fourni au circuit émetteur de lumière, lorsque seulement le MSB du signal de couleur numérique est égal à "1", est deux fois l'intensité du courant fourni au circuit émetteur de lumière lorsque seulement le MSB-1 du signal de couleur numérique est égal à "1". Selon un mode de réalisation, l'intensité du courant fourni au circuit émetteur de lumière lorsque seulement le MSB-1 du signal de couleur numérique est égal à "1" est égale à l'intensité du courant fourni au circuit émetteur de lumière pour une impulsion de la modulation de largeur d'impulsion lorsque les MSB, MSB-1 et MSB-2 sont égaux à "0".
Selon un mode de réalisation, la modulation d'amplitude d'impulsion est utilisée pour le MSB du signal de couleur numérique, le MSB-1 du signal de couleur numérique, et le troisième bit le plus significatif (MSB-2) du signal de couleur numérique, qui est le bit qui suit le MSB-1, et la modulation de largeur d'impulsion est utilisée pour les autres bits du signal de couleur numérique. Selon un mode de réalisation, l'intensité du courant fourni au circuit émetteur de lumière, lorsque seulement le MSB du signal de couleur numérique est égal à "1", est deux fois l'intensité du courant fourni au circuit émetteur de lumière lorsque seulement le MSB-1 du signal de couleur numérique est égal à "1" et est égale à quatre fois l'intensité du courant fourni au circuit émetteur de lumière lorsque seulement le MSB-2 du signal de couleur numérique est égal à "1". Selon un mode de réalisation, l'intensité du courant fourni au circuit émetteur de lumière, lorsque seulement le MSB-2 du signal de couleur numérique est égal à "1", est égale à l'intensité du courant fourni au circuit émetteur de lumière pour une impulsion de la modulation de largeur d'impulsion lorsque le MSB, le MSB-1 et le MSB-2 sont égaux à "0".
Les figures 5 et 6 représentent chacune des exemples de chronogrammes d'un courant I_LED fourni au circuit émetteur de lumière d'un mode de réalisation d'un pixel d'affichage pour afficher une composante couleur de pixel d'image codée sur un signal de couleur numérique ayant 10 bits pour trois signaux de couleur numériques différents. La référence I_MSB désigne la partie de l'intensité du courant I_LED due à la modulation d'amplitude d'impulsion lorsque le MSB est égal à "1". La référence I_MSB-1 désigne la partie de l'intensité du courant I_LED due à la modulation d'amplitude d'impulsion lorsque le MSB-1 est égal à "1". La référence I_MSB-2 désigne la partie de l'intensité du courant I_LED due à la modulation d'amplitude d'impulsion lorsque le MSB-2 est égal à "1". La référence I_PWM désigne la partie de l'intensité du courant I_LED due à la modulation de largeur d'impulsion. Pour les figures 5 et 6, la durée de l'impulsion de la modulation d'amplitude d'impulsion est égale à la durée complète d'un cycle de phase d'affichage Tcycle de la modulation de largeur d'impulsion.
En , la modulation d'amplitude d'impulsion est utilisée pour le MSB, le MSB-1 et le MSB-2 du signal de couleur numérique, et la modulation de largeur d'impulsion est utilisée pour les 7 autres bits du signal de couleur numérique. Le premier signal de couleur numérique est égal à "1110101010". Le deuxième signal de couleur numérique est égal à "0010101010". Le troisième signal de couleur numérique est égal à "0000101010".
En , la modulation d'amplitude d'impulsion est utilisée pour le MSB et le MSB-1 du signal de couleur numérique, et la modulation de largeur d'impulsion est utilisée pour les 8 autres bits du signal de couleur numérique. Le premier signal de couleur numérique est égal à "1101010100". Le deuxième signal de couleur numérique est égal à "0101010100". Le troisième signal de couleur numérique est égal à "0001010100".
La représente un mode de réalisation d'un schéma–blocs du pixel d'affichage 12i,jde la configuré pour mettre en œuvre la commande des diodes électroluminescentes décrite précédemment en relation avec les figures 5 et 6.
Le pixel d'affichage 12i,jcomprend tous les éléments décrits précédemment en relation avec la si ce n'est que le circuit de commande 40 et la source de courant commandable CS sont remplacés par un circuit de commande 70 et un circuit de commande de courant 82, respectivement. Le circuit de commande 70 peut en particulier comprendre des composants électroniques tels que des transistors MOS. Selon un mode de réalisation, le circuit de commande 70 comprend deux circuits de stockage 72 et 74 configurés pour stocker, pour chaque composante couleur de pixel d'image, les bits du signal de couleur numérique représentatif de la composante couleur de pixel d'image à afficher sur la base de données reçues Data. Le premier circuit de stockage 72 (Shift register for lower bits (PWM)) est un registre à décalage dans lequel sont stockés un nombre LB de bits du signal de couleur numérique pour lesquels une modulation de largeur d'impulsion est mise en œuvre. Le deuxième circuit de stockage 74 (Shift register for higher bits (PAM)) est un registre à décalage dans lequel sont stockés un nombre HB de bits du signal de couleur numérique pour lesquels une modulation d'amplitude d'impulsion est mise en œuvre. Selon un mode de réalisation, pour chaque composante couleur de pixel d'image, le signal de couleur numérique comprend NB bits, parmi lesquels LB bits, partant du bit le moins significatif (LSB), qui sont stockés dans le premier circuit de stockage 72 et qui sont utilisés pour la modulation de largeur d'impulsion et HB bits, partant du MSB, qui sont stockés dans le deuxième circuit de stockage 74 et qui sont utilisés pour la modulation d'amplitude d'impulsion.
Le circuit de commande 70 comprend en outre un premier circuit à décalage 76 (Switch circuit) qui reçoit les bits successifs de données Data, un signal d'horloge d'écriture Clk_wr et un signal PWM et qui fournit les bits de données Data et soit le signal d'horloge d'écriture Clk_wr, soit le signal PWM au premier circuit de stockage 72. Le premier circuit à décalage 76 est commandé par un signal binaire Line. Le circuit de commande 70 comprend en outre un deuxième circuit à décalage 78 (Switch circuit) qui reçoit le signal d'horloge d'écriture Clk_wr et des bits de données provenant du premier circuit de stockage 72 et qui fournit le signal d'horloge d'écriture Clk_wr et les bits de données au deuxième circuit de stockage 74. Le deuxième circuit à décalage 78 est commandé par le signal binaire Line.
Le circuit de commande 70 comprend en outre un circuit logique 80 (AND gate (HB+1)) qui reçoit un signal binaire CPWM en provenance du premier circuit de stockage 72 et un signal numérique CPAM en provenance du deuxième circuit de stockage 74, le signal numérique CPAM ayant le nombre HB de bits. Le circuit logique 80 est commandé par un signal binaire Ctrl.
Le circuit de commande de courant 82 fournit le courant I_LED au circuit émetteur de lumière LEDS. Le circuit logique 80 est configuré pour fournir un signal binaire CPWM' et un signal numérique CPAM' au circuit de commande de courant 82. Sous la commande du signal Ctrl, le signal binaire CPWM' peut être égal au signal binaire CPWM et le signal numérique CPAM' peut être égal au signal numérique CPAM. Le circuit de commande de courant 82 peut comprendre un convertisseur numérique vers analogique (DAC).
La représente un mode de réalisation plus détaillé du circuit de commande 70 de la dans le cas où HB est égal à trois à titre d'exemple.
Le premier circuit de stockage 72 comprend des bascules D successives FF1à FFLB. Le nombre de bascules D FF1à FFLBest égal à LB. La sortie Q de la bascule FFLBfournit le signal CPWM. Le deuxième circuit de stockage 74 comprend HB bascules successives, trois bascules FFMSB - 2, FFMSB - 1et FFMSBétant représentées à titre d'exemple en . La sortie Q de la bascule FFMSB - 2fournit un signal binaire CPAMMSB - 2. La sortie Q de la bascule FFMSB - 1fournit un signal binaire CPAMMSB - 1. La sortie Q de la bascule FFMSBfournit un signal binaire CPAMMSB. Les signaux binaires CPAMMSB - 2, CPAMMSB - 1et CPAMMSBconstituent le signal numérique CPAM représenté en .
Le premier circuit à décalage 76 comprend un premier multiplexer 2 vers 1 MUX1et un deuxième multiplexer 2 vers 1 MUX2et le deuxième circuit à décalage 78 comprend un troisième multiplexer 2 vers 1 MUX3et un quatrième multiplexer 2 vers 1 MUX4. Chacun parmi le premier multiplexer MUX1, le deuxième multiplexer MUX2, le troisième multiplexer MUX3et le quatrième multiplexer MUX4est commandé par le signal Line et comprend une première entrée, une deuxième entrée et une sortie qui est connectée à la première entrée lorsque le signal Line est à une première valeur, par exemple "0", et qui est connectée à la deuxième entrée lorsque le signal Line est à une deuxième valeur, par exemple "1".
La première entrée du premier multiplexeur MUX1est connectée à la sortie Q de la bascule FFLBdu premier circuit de stockage 72. La deuxième entrée du premier multiplexeur MUX1reçoit le signal Data et la sortie du premier multiplexeur MUX1est connectée à l'entrée D de la bascule FF1du premier circuit de stockage 72. La première entrée du deuxième multiplexeur MUX2reçoit le signal PWM. La deuxième entrée du deuxième multiplexeur MUX2reçoit le signal d'écriture Clk_wr, et la sortie du deuxième multiplexeur MUX2est connectée à l'entrée d'horloge de chaque bascule FF1à FFLBdu premier circuit de stockage 72.
La première entrée du troisième multiplexeur MUX3reçoit le potentiel de référence Gnd. La deuxième entrée du troisième multiplexeur MUX3est connectée à la sortie Q de la bascule FFLBdu premier circuit de stockage 72 et la sortie du troisième multiplexeur MUX3est connectée à l'entrée D de la bascule FFMSB - 2du deuxième circuit de stockage 74. La première entrée du quatrième multiplexeur MUX4reçoit le potentiel de référence Gnd. La deuxième entrée du quatrième multiplexeur MUX4reçoit le signal d'horloge d'écriture Clk_wr, et la sortie du quatrième multiplexeur MUX4est connectée à l'entrée d'horloge de chaque bascule FFMSB - 2, FFMSB - 1et FFMSBdu deuxième circuit de stockage 74.
Le circuit logique 80 comprend HB+1 portes logiques du type ET ANDPWM, ANDMSB - 2, ANDMSB - 1et ANDMSB. Chaque porte ANDPWM, ANDMSB - 2, ANDMSB - 1et ANDMSBa une première entrée qui reçoit le signal Ctrl. La deuxième entrée de la porte ANDPWMest connectée à la sortie Q de la bascule FFLBdu premier circuit de stockage 72. La deuxième entrée des portes ANDMSB - 2, ANDMSB - 1et ANDMSBest connectée à la sortie Q des bascules FFMSB - 2, FFMSB - 1et FFMSB, respectivement, du deuxième circuit de stockage 74.
La représente un mode de réalisation plus détaillé du circuit de commande de courant 82 de la dans un cas où HB est égal à trois à titre d'exemple. Le circuit émetteur de lumière LEDS est représenté en par une seule diode électroluminescente LED. Toutefois, le circuit émetteur de lumière LEDS peut comprendre plusieurs diodes électroluminescentes LED connectées en parallèle.
Le circuit de commande de courant 82 comprend HB+1 transistors MOS, par exemple du type N, parmi lesquels un transistor TPWMutilisé pour la modulation de largeur d'impulsion et HB transistors TMSB - 2, TMSB - 1et TMSButilisé pour la modulation d'amplitude d'impulsion. Le drain de chaque transistor TPWM, TMSB - 2, TMSB - 1et TMSBest connecté à la cathode de la diode électroluminescente LED. L'anode de la diode électroluminescente LED reçoit un potentiel de référence haut Vcc. La grille de chaque transistor TPWM, TMSB - 2, TMSB - 1et TMSBreçoit un signal Bias. La largeur du transistor TMSB - 2est égale à la largeur du transistor TPWM. La largeur du transistor TMSB - 1est égale à deux fois la largeur du transistor TMSB - 2. La largeur du transistor TMSBest égale à quatre fois la largeur du transistor TMSB - 2.
Le circuit de commande de courant 82 comprend HB+1 commutateurs parmi lesquels un commutateur SWPWMutilisé pour la modulation de largeur d'impulsion et HB commutateurs SWMSB - 2, SWMSB - 1et SWMSButilisés pour la modulation d'amplitude d'impulsion. Une première borne de chaque commutateur SWPWM, SWMSB - 2, SWMSB - 1et SWMSBreçoit le potentiel de référence bas Gnd. La deuxième borne du commutateur SWPWMest connectée à la source du transistor TPWM. La deuxième borne de chaque commutateur SWMSB - 2, SWMSB - 1et SWMSBest connectée à la source du transistor TMSB - 2, TMSB - 1et TMSB, respectivement. Le commutateur SWPWMest commandé par le signal binaire CPWM'. Le commutateur SWMSB - 2, SWMSB - 1et SWMSBest commandé par un signal binaire CPAM'MSB - 2, CPAM'MSB - 1et CPAM'MSB, respectivement.
La représente des exemples de chronogrammes des signaux Line, Clk_wr, Ctrl et PWM pendant le fonctionnement du pixel d'affichage ayant la structure représentée aux figures 8 et 9.
Le signal Line est mis à un niveau logique "1" pendant des phases d'écriture WP afin d'effectuer une opération d'écriture dans le premier circuit de stockage 72 et dans le deuxième circuit de stockage 74. Plus précisément, lorsque le signal Line est à un niveau logique "1", le multiplexeur MUX1fournit à sa sortie le signal Data, le multiplexeur MUX2fournit à sa sortie le signal d'horloge Clk_wr, le multiplexeur MUX3fournit à sa sortie le signal fourni par la sortie Q de la bascule FFLB, et le multiplexeur MUX4fournit à sa sortie le signal d'horloge Clk_wr. Des bits successifs de données Data sont stockés dans le premier circuit de stockage 72 et le deuxième circuit de stockage 74 synchronisés par le signal d'horloge Clk_wr. Selon un mode de réalisation, les bits de données Data sont successivement fournis, depuis le MSB jusqu'au LSB du signal de couleur numérique, à la première bascule FF1du circuit de stockage 72. Les bits se décalent, à la fréquence du signal d'horloge Clk_wr, à travers le premier circuit de stockage 72 et éventuellement à travers le deuxième circuit de stockage 74. En particulier, le MSB du signal de couleur numérique se décale depuis la bascule FF1jusqu'à la bascule FFLBdu premier circuit de stockage 72 puis depuis la bascule FFMSB - 2jusqu'à la bascule FFMSBdu deuxième circuit de stockage 74. Lorsque le MSB du signal de couleur numérique a atteint la bascule FFMSB, le LSB du signal de couleur numérique a atteint la bascule FF1.
Le signal Line est mis à un niveau logique "0" dans une phase d'affichage DP entre deux phases d'écriture successives WP. Pendant une phase d'affichage DP, le signal Ctrl est mis à un niveau logique "1" pendant au moins un cycle d'affichage DC pour l'affichage de la composante couleur de pixel d'image par la diode électroluminescente LED. Lorsque le signal Line est à un niveau logique "0", le multiplexeur MUX1fournit à sa sortie la sortie Q de la bascule FFLB, le multiplexeur MUX2fournit à sa sortie le signal PWM, le multiplexeur MUX3fournit à sa sortie le potentiel de référence bas Gnd et le multiplexeur MUX4fournit à sa sortie le potentiel de référence bas Gnd. De plus, comme le signal Ctrl est à un niveau logique "1", chaque porte ANDPWM, ANDMSB - 2, ANDMSB - 1et ANDMSBfournit à sa sortie le bit présent à sa deuxième entrée. Par conséquent, la grille ANDPWMfournit à sa sortie le bit présent à la sortie de la bascule FFLB, et chaque grille ANDMSB - 2, ANDMSB - 1et ANDMSBfournit à sa sortie le MSB-2, le MSB-1 et le MSB, respectivement, des données du signal de couleur. Les bascules FF1à FFLBdu premier circuit de stockage 72 sont synchronisées par le signal PWM et les bits du signal de couleur numérique stockés dans le premier circuit de stockage 72 sont décalés depuis une bascule jusqu'à la bascule suivante à chaque impulsion du signal PWM, de sorte que le bit présent à la sortie de la bascule FFLBcorresponde successivement aux LB bits du signal de données de couleur, le dernier bit fourni étant le LSB du signal de données de couleur.
La représente un autre mode de réalisation dans lequel le signal PWM et le signal Clk_wr sont fusionnés en un seul signal binaire Clk_PWM. Selon cette variante, le multiplexeur MUX2peut ne pas être présent.
Dans les chronogrammes représentés dans les figures 10 et 11, il y a seulement un cycle d'affichage DC pendant la phase d'affichage DP entre deux phases d'écriture successives WP. Selon une variante, une phase d'affichage DP entre deux phases d'écriture successives WP peut comprendre plus d'un cycle d'affichage DC.
La est similaire à la et représente des exemples de chronogrammes des signaux Line, Clk_wr, Ctrl et PWM pendant le fonctionnement du pixel d'affichage ayant la structure représentée dans les figures 8 et 9. En , chaque phase d'affichage DP entre deux phases d'écriture successives WP comprend la répétition de quatre cycles d'affichage identiques DC.
La est un schéma–blocs illustrant un mode de réalisation d'un procédé de modification de l'alimentation Vcc de l'écran d'affichage 10. Le procédé comprend les étapes suivantes :
- les données vidéo à afficher sont reçues par le circuit 26 de l'écran d'affichage 10 (étape 100) ;
- le niveau de gris maximal de l'image à afficher est déterminé (étape 102). Pour simplifier le calcul du niveau de gris de l'image, pour chaque composante couleur de pixel d'image de chaque pixel d'image, seulement les bits du signal de couleur numérique utilisés pour la modulation d'amplitude d'impulsion sont pris en compte ;
- l'intensité du courant nécessaire pour l'affichage de l'image est déterminée sur la base du niveau de gris maximal de l'image (étape 104) ; et
- La tension d'alimentation Vcc est réglée (étape 106) de sorte que l'intensité de courant désirée puisse être fournie aux diodes électroluminescentes des pixels d'affichage pendant l'affichage de l'image.
Le niveau de la tension d'alimentation Vcc peut être réduit pour une image ayant des tons sombres car, dans ce cas, seulement un courant de basse intensité est nécessaire pour afficher l'image. Le niveau de la tension d'alimentation Vcc peut être augmentée pour une image ayant des tons lumineux car, dans ce cas, un courant d'intensité élevée est nécessaire pour afficher l'image. Par conséquent, ce mode de réalisation permet de réduire la puissance électrique consommée par l'écran d'affichage.
La représente un exemple d'évolution de l'alimentation Vcc pendant l'affichage de données vidéo. Dans cet exemple, les bits utilisés pour la modulation d'amplitude d'impulsion sont le MSB et le MSB-1 des signaux de couleur numériques. A titre d'exemple, la représente quatre phases successives P1, P2, P3 et P4 avec différents niveaux de gris maximaux. Dans les phases P1 et P4, le niveau de gris maximal correspond au MSB et au MSB-1 qui sont à l'état logique "1". Dans la phase P2, le niveau de gris maximal correspond au MSB qui est à l'état logique "0" et au MSB-1 qui est à l'état logique "1". Dans la phase P3, le niveau de gris maximal correspond au MSB et au MSB-1 qui sont à l'état logique "0". Comme on le remarquera en , dans chaque phase P1, P2, P3 et P4, le potentiel Vcc est réglé à un niveau stable. La variation du potentiel Vcc depuis un niveau stable à un autre niveau stable peut être mise en œuvre avec un taux de variation donné afin d'éviter des variations brutales sur les images affichées.
Dans certains cas, la longueur d'onde du rayonnement émis par une diode électroluminescente peut varier en fonction de l'intensité du courant traversant la diode électroluminescente. Cela peut ne pas être souhaitable.
La est une figure similaire à la et représente un autre mode de réalisation du pixel d'affichage 12i,j. Le pixel d'affichage 12i,jreprésenté en comprend tous les éléments du pixel d'affichage 12i,jreprésenté en si ce n'est qu'il comprend un circuit émetteur de lumière LEDS comprenant plusieurs diodes électroluminescentes LED pour chaque composante couleur de pixel d'image, seulement les diodes électroluminescentes LED d'une composante couleur de pixel d'image étant représentées en . Ce mode de réalisation peut avantageusement être facilement mis en œuvre lorsque chaque diode électroluminescente comprend un élément tridimensionnel nanométrique ou micrométrique, par exemple un microfil, un nanofil ou un élément tridimensionnel nanométrique ou micrométrique ayant une forme pyramidale, conique ou tronconique, l'élément tridimensionnel nanométrique ou micrométrique étant recouvert par la région active de la diode électroluminescente, qui est la région depuis laquelle la plupart du rayonnement électromagnétique fourni par la diode électroluminescente est émise.
Pour chaque composante couleur de pixel d'image, les diodes électroluminescentes LED du circuit émetteur de lumière LEDS sont distribuées en HB+1 groupes LEDPWM, LEDMSB - 2, LEDMSB - 1et LEDMSBde diodes électroluminescentes, HB étant égal à 3 à titre d'exemple en et chaque groupe de diodes électroluminescentes LEDPWM, LEDMSB - 2, LEDMSB - 1et LEDMSBétant représenté par le symbole électrique d'une seule diode électroluminescente LED en . L'anode de chaque diode électroluminescente de chaque groupe de diodes électroluminescentes LEDPWM, LEDMSB - 2, LEDMSB - 1et LEDMSBreçoit le potentiel de référence haut Vcc. La cathode de chaque diode électroluminescente du groupe LEDPWMest connectée au drain du transistor TPWM. La cathode de chaque diode électroluminescente du groupe LEDMSB - 2est connectée au drain du transistor TMSB - 2. La cathode de chaque diode électroluminescente du groupe LEDMSB - 1est connectée au drain du transistor TMSB - 1. La cathode de chaque diode électroluminescente du groupe LEDMSBest connectée au drain du transistor TMSB. Le nombre de diodes électroluminescentes dans chaque groupe LEDPWM, LEDMSB - 2, LEDMSB - 1et LEDMSBest choisi de sorte que, lorsqu'il est passant, l'intensité lumineuse émise par le groupe LEDMSB - 2soit égale à l'intensité lumineuse émise par le groupe LEDPWM, que l'intensité lumineuse émise par le groupe LEDMSB - 1soit égale à deux fois l'intensité lumineuse émise par le groupe LEDMSB - 2, et que l'intensité lumineuse émise par le groupe LEDMSBsoit égale à deux fois l'intensité lumineuse émise par le groupe LEDMSB - 1. Par conséquent, la densité de courant pour chaque diode électroluminescente de chaque groupe LEDPWM, LEDMSB - 2, LEDMSB - 1et LEDMSBest avantageusement la même. Dans le cas où les diodes électroluminescentes ont toutes la même structure, le nombre de diodes électroluminescentes du groupe LEDMSB - 2est égal au nombre de diodes électroluminescentes du groupe LEDPWM, le nombre de diodes électroluminescentes du groupe LEDMSB - 1est égal à deux fois le nombre de diodes électroluminescentes du groupe LEDMSB - 2, et le nombre de diodes électroluminescentes du groupe LEDMSBest égal à deux fois le nombre de diodes électroluminescentes du groupe LEDMSB - 1. Par conséquent, la densité de courant pour chaque diode électroluminescente de chaque groupe LEDPWM, LEDMSB - 2, LEDMSB - 1et LEDMSBest avantageusement la même.
La est une vue de dessus d'un mode de réalisation du pixel d'affichage 12i,jreprésenté en représentant un agencement des diodes électroluminescentes du circuit émetteur de lumière LEDS. Chaque diode électroluminescente LED est représentée par un cercle dans lequel est indiquée la lettre "R" pour les diodes électroluminescentes émettant un rayonnement rouge, la lettre "G" pour les diodes électroluminescentes émettant un rayonnement vert et la lettre "B" pour les diodes électroluminescentes émettant un rayonnement bleu. En , le groupe LEDMSBcomprend quatre diodes électroluminescentes pour chaque composante couleur de pixel d'image, le groupe LEDMSB - 1comprend deux diodes électroluminescentes pour chaque composante couleur de pixel d'image, le groupe LEDMSB - 2comprend une diode électroluminescente pour chaque composante couleur de pixel d'image et le groupe LEDPWMcomprend une diode électroluminescente pour chaque composante couleur de pixel d'image.
Il peut être souhaitable de réduire la capacité de stockage des signaux numériques du pixel d'affichage 12i,j.
La est une figure similaire à la et représente un autre mode de réalisation du pixel d'affichage 12i,j. Le pixel d'affichage 12i,jreprésenté en comprend tous les éléments du pixel d'affichage 12i,jreprésenté en , si ce n'est que, pour le circuit émetteur de lumière LEDS, le groupe LEDPWMest référencé LED1, le groupe LEDMSB - 2est référencé LED2, le groupe LEDMSB - 1est référencé LED3, le groupe LEDMSBest référencé LED4, le transistor TPWMest référencé T1, le transistor TMSB - 2est référencé T2, le transistor TMSB - 1est référencé T3, le transistor TMSBest référencé T4, le commutateur SWPWMest référencé SW1, le commutateur SWMSB - 2est référencé SW2, le commutateur SWMSB - 1est référencé SW3, le commutateur SWMSBest référencé SW4, et si ce n'est que les grilles des transistors T1, T2, T3, T4sont commandées par un circuit de commande 110.
La représente des chronogrammes de signaux Vsync et Clk_wr et de signaux de commande CLED des diodes électroluminescentes pour un mode de réalisation d'un écran d'affichage comprenant les pixels d'affichage 12i,jreprésentés en . Dans ce mode de réalisation, pour l'affichage d'une composante couleur de pixel d'image, les bits du signal de couleur numérique sont envoyés à chaque pixel d'affichage dans des phases d'écriture successives WP séparées par des phases d'affichage DP. Quatre phases d'écriture WP et quatre phases d'affichage DP sont représentées à titre d'exemple en pour l'affichage d'un pixel d'image et 2 bits du signal de couleur numérique sont stockés dans le pixel d'affichage pendant chaque phase d'écriture WP, le signal de couleur de pixel d'image comprenant 8 bits.
Chaque phase d'affichage DP est divisée en une première sous-phase DP_1 et une deuxième sous-phase DP_2. La durée totale de la phase d'affichage DP, la durée de la première sous-phase DP_1 et la durée de la deuxième sous-phase DP_2 sont les mêmes pour toutes les phases d'affichage DP. La durée de la première sous-phase DP_1 est égale à un multiple de la durée de la deuxième sous-phase DP_2. Dans le présent exemple, la durée de la première sous-phase DP_1 est égale à seize fois la durée de la deuxième sous-phase DP_2. Pour chaque phase d'affichage DP, les diodes électroluminescentes de différents groupes parmi les groupes LED1, LED2, LED3et LED4sont rendues passantes ou bloquées sur la base d'un premier bit stocké du signal de couleur numérique pendant la première sous-phase DP_1 et sur la base d'un deuxième bit stocké du signal de couleur numérique pendant la deuxième sous-phase DP_2.
En , les groupes LED1, LED2, LED3et LED4de diodes électroluminescentes qui peuvent être utilisées pendant une phase d'affichage DP sont indiquées sous la phase d'affichage DP. Dans le présent mode de réalisation, les diodes électroluminescentes du groupe LED1sont utilisées pendant les première et deuxième sous-phases DP_1 et DP_2 de toutes les phases d'affichage DP. Les diodes électroluminescentes du groupe LED2sont utilisées pendant les première et deuxième sous-phases DP_1 et DP_2 de trois des phases d'affichage DP et sont systématiquement bloquées dans l'autre phase d'affichage DP. Les diodes électroluminescentes du groupe LED3sont utilisées pendant les première et deuxième sous-phases DP_1 et DP_2 de deux des phases d'affichage DP et sont systématiquement bloquées dans les autres phases d'affichage DP. Les diodes électroluminescentes du groupe LED4sont utilisées pendant les première et deuxième sous-phases DP_1 et DP_2 d'une des phases d'affichage DP et sont systématiquement bloquées dans les autres phases d'affichage DP. Les quatre phases d'affichage successives sont équivalentes à une seule phase d'affichage pour laquelle les diodes électroluminescentes seraient commandées par modulation de largeur d'impulsion et par modulation d'amplitude d'impulsion.
La représente un autre mode de réalisation d'un pixel d'affichage 12i,j. Le pixel d'affichage 12i,jreprésenté en comprend tous les éléments du pixel d'affichage 12i,jreprésenté en , si ce n'est que le deuxième circuit de stockage 74, le deuxième circuit à décalage 78 et le circuit logique 80 ne sont pas présents. De plus, le pixel d'affichage 12i,jcomprend le circuit émetteur de lumière LEDS représenté en avec deux groupes LED1et LED2de diodes électroluminescentes. Le nombre de bascules du premier circuit de stockage 72 est égal à 4 à titre d'exemple en . Les bascules FF1à FF4sont synchronisées par le signal binaire Clk_PWM. De plus, le premier circuit à décalage 76 comprend seulement le premier multiplexeur Mux1. La première entrée du premier multiplexeur MUX1 reçoit le potentiel de référence bas Gnd. La deuxième entrée du premier multiplexeur MUX1 reçoit le signal Data et la sortie du premier multiplexeur MUX1 est connectée à l'entrée D de la bascule FF1du premier circuit de stockage 72.
Le circuit de commande 70 comprend en outre une bascule de type D supplémentaire FFClqui est synchronisée par le signal binaire Clk_PWM. L'entrée D de la bascule FFClest connectée à la sortie QB de la bascule FFCl. Le circuit de commande 70 comprend en outre un onduleur INV et une porte logique NOR du type NON-OU. L'entrée de l'onduleur INV est connectée à la sortie Q de la bascule FFCl. L'onduleur INV fournit le signal binaire CLED. La sortie QB de la bascule FF4est connectée à une première entrée de la porte NOR. La sortie de l'onduleur INV est connectée à une deuxième entrée de la porte NOR. Dans le présent mode de réalisation, le pixel d'affichage 12i,jcomprend seulement les groupes LED1et LED2de diodes électroluminescentes.
La représente des chronogrammes des signaux Vsync et Clk_PWM et du signal CLED pendant un mode de réalisation d'un écran d'affichage du pixel d'affichage 12i,jreprésenté en . Le signal binaire Clk_PWM comporte l'horloge d'écriture Clk_wr et le signal PWM. Dans ce mode de réalisation, les bits du signal de couleur numérique sont envoyés au premier circuit de stockage 72 du pixel d'affichage 12i,jdans une phase d'écriture WP. Pendant une phase d'affichage DP qui suit la phase d'écriture WP, le signal Clk_PWM comprend des première, deuxième, troisième, quatrième et cinquième impulsions P1, P2, P3, P4et P5. La première impulsion P1indique le début de la phase d'affichage DP et la cinquième impulsion P5indique la fin de la phase d'affichage DP. Le circuit de stockage 72 est synchronisé par les impulsions successives P1, P2, P3, P4pour fournir successivement à la sortie Q de la bascule FF4les bits stockés dans le circuit de stockage 72.
La durée entre la première impulsion P1et la deuxième impulsion P2est égale à la durée entre la deuxième impulsion P2et la deuxième impulsion P3. La durée entre la troisième impulsion P3et la quatrième impulsion P4est égale à la durée entre la quatrième impulsion P4et la cinquième impulsion P5et est égale à quatre fois la durée entre la première impulsion P1et la deuxième impulsion P2. Le signal CLED fourni par l'onduleur INV alterne entre les états logiques "0" et "1" à chaque impulsion du signal Clk_PWM de sorte que CLED soit à l'état logique "0" entre la première impulsion P1et la deuxième impulsion P2et entre la troisième impulsion P3et la quatrième impulsion P4et le signal CLED est à un état stable "1" entre la deuxième impulsion P2et la troisième impulsion P3et entre la quatrième impulsion P4et la cinquième impulsion P5.
En , le groupe LED1de diodes électroluminescentes peut être utilisé pendant toute la phase d'affichage DP alors que le groupe LED2de diodes électroluminescentes peut être utilisé seulement entre la deuxième impulsion P2et la troisième impulsion P3et entre la quatrième impulsion P4et la cinquième impulsion P5. Par conséquent, entre la première impulsion P1et la deuxième impulsion P2et entre la troisième impulsion P3et la quatrième impulsion P4, seulement les diodes électroluminescentes du groupe LED1sont passantes ou bloquées sur la base du bit fourni par la bascule FF4et, entre la deuxième impulsion P2et la troisième impulsion P3et entre la quatrième impulsion P4et la cinquième impulsion P5, les diodes électroluminescentes des deux groupes LED1et LED2sont passantes ou bloquées sur la base du bit fourni par la bascule FF4. Par conséquent, la densité du courant pour chaque diode électroluminescente de chaque groupe LED1et LED2est avantageusement la même.
La représente un autre mode de réalisation d'un pixel d'affichage 12i,j. Le pixel d'affichage 12i,jreprésenté en comprend tous les éléments du pixel d'affichage 12i,jreprésenté en si ce n'est qu'il comprend, pour chaque composante couleur de pixel d'image, un seul groupe LED1de diodes électroluminescentes, la cathode des diodes électroluminescentes du groupe LED1étant connectées au drain du transistor T1et au drain du transistor T2. Le fonctionnement du pixel d'affichage 12i,jreprésenté en est le même que le fonctionnement du pixel d'affichage 12i,jreprésenté en .
Comme cela sera décrit dans la suite, pour limiter le nombre de plots conducteurs Gnd, P_Vcc, P_Col, P_Row par pixel d'affichage 12i,j, les signaux de données Datajvalident à la fois la détermination, par chaque pixel d'affichage 12i,j, d'un signal d'horloge et des signaux de couleur R, G, B représentatifs des intensités lumineuses désirées pour les rayonnements aux première, deuxième et troisième longueurs d'onde. A titre de variante, les signaux de données Datajpeuvent être utilisés seulement pour la détermination, par chaque pixel d'affichage 12i,j, des signaux de couleur R, G, B et le signal d'horloge est reçue par chaque pixel 12i,j, sur un plot conducteur séparé.
Selon un mode de réalisation de l'écran d'affichage 10 représenté en , pour chaque rangée, les pixels d'affichage 12i,jde la rangée sont reliés à une seule électrode de rangée 18i. Pour chaque colonne, les pixels d'affichage 12i,jde la colonne sont reliés à une seule électrode de colonne 20j. L'écran d'affichage 10 comprend un circuit de sélection 22 relié aux électrodes de rangée 18iet adapté pour fournir un signal de sélection et de synchronisation Comisur chaque électrode de rangée 18i. L'écran d'affichage 10 comprend un circuit de fourniture de données 24 relié aux électrodes de colonne 20jet adapté pour fournir un signal de données Datajsur chaque électrode de colonne 20j. Le circuit de sélection 22 et le circuit de commande 24 sont commandés par un circuit 26, comprenant par exemple un microprocesseur.
La est une vue en coupe transversale très simplifiée d'un exemple connu d'un pixel d'affichage 12i,jet la est une vue de dessous du pixel d'affichage 12i,j. Chaque pixel d'affichage 12i,jcomprend un circuit de commande 30 recouvert d'un circuit d'affichage 32. Le circuit d'affichage 32 comprend au moins une diode électroluminescente LED, de préférence au moins trois diodes électroluminescentes LED. Le pixel d'affichage comprend une surface inférieure 34 et une surface supérieure 35 opposée à la surface inférieure 34, les surfaces 34 et 35 étant de préférence planes et parallèles. Le circuit de commande 30 comprend en outre des plots conducteurs P_Gnd, P_Vcc, P_Col, P_Row sur une surface inférieure 34. Le circuit de commande 30 peut correspondre à un circuit intégré comprenant des composants électroniques, en particulier des transistors à effet de champ à grille isolée, également appelés transistors MOS, ou des transistors à films minces, également appelés TFT. De préférence, le circuit d'affichage 32 comprend seulement des diodes électroluminescentes LED et les éléments conducteurs de ces diodes électroluminescentes LED, et le circuit de commande 30 comprend tous les composants électroniques nécessaires à la commande des diodes électroluminescentes LED du circuit d'affichage 32. A titre de variante, le circuit d'affichage 32 peut également comprendre d'autres composants électroniques en plus des diodes électroluminescentes LED. Les diodes électroluminescentes LED peuvent être des diodes électroluminescentes 2D, également appelées diodes électroluminescentes planar, comprenant un empilement de couches planar, ou des diodes électroluminescentes 3D, comprenant chacune un élément semiconducteur à trois dimensions recouvert d'une région active. En , les diodes électroluminescentes sont représentées comme étant connectées avec une anode commune. Il peut toutefois être souhaitable d'agencer les diodes électroluminescentes LED conformément à une autre configuration. A titre d'exemple, les diodes électroluminescentes peuvent être connectées avec une cathode commune ou être connectées indépendamment les unes des autres.
Selon un mode de réalisation, le pixel d'affichage 12i,jcomprend trois sous-pixels d'affichage émettant de la lumière aux première, deuxième et troisième longueurs d'onde. Selon un mode de réalisation, la première longueur d'onde correspond à une lumière bleue et est dans la plage allant de 430 nm à 490 nm. Selon un mode de réalisation, la deuxième longueur d'onde correspond à une lumière verte et est dans la plage allant de 510 nm à 570 nm. Selon un mode de réalisation, la troisième longueur d'onde correspond à une lumière rouge et est dans la plage allant de 600 nm à 720 nm. A titre de variante, le pixel d'affichage 12i,jpeut comprendre une seule source de lumière émettant de la lumière à la première, la deuxième ou la troisième longueur d'onde ou seulement deux sources de lumière émettant de la lumière à deux longueurs d'onde parmi les première, deuxième et troisième longueurs d'onde.
Chaque plot conducteur P_Gnd, P_Vcc, P_Col, P_Row est destiné à être connecté à une des électrodes 14i, 16j, 18i, 20jreprésentées schématiquement en . Le premier plot conducteur P_Gnd est relié à la source du potentiel de référence bas Gnd. Le deuxième plot conducteur P_Vcc est relié à la source du potentiel de référence haut Vcc. Le troisième plot conducteur P_Row est relié à l'électrode de rangée 18iet reçoit le signal de sélection et de synchronisation Comi. Le quatrième plot conducteur P_Col est relié à l'électrode de colonne 20jet reçoit le signal de données Dataj.
La représente un exemple connu d'un schéma-blocs d'un pixel d'affichage 12i,jde l'écran d'affichage 10. En , au-dessus de chaque bloc, la tension d'alimentation utilisée pour alimenter les composants électroniques des blocs a été indiquée.
Le pixel d'affichage 12i,jcomprend le circuit de commande 70 pour commander la source de courant commandable 82. Le circuit de commande 70 peut en particulier comprendre des composants électroniques tels que des transistors MOS. Il peut être souhaitable d'utiliser une tension d'alimentation réduite, inférieure à 4 V, par exemple de l'ordre de 1 V ou de 1,8 V, pour alimenter les composants électroniques du circuit de commande 70, cette tension d'alimentation réduite correspondant par exemple à la tension susceptible d'être appliquée entre les bornes de puissance des transistors MOS. Pour ce faire, le pixel d'affichage 12i,jcomprend un circuit 42 (Vdd Generation) pour fournir, à partir de la tension d'alimentation Vcc, une tension d'alimentation réduite Vdd utilisée en particulier pour alimenter le circuit de commande 40. Le circuit 42 comprend par exemple un diviseur de tension.
Selon un mode de réalisation, le signal de détection et de synchronisation Comi, reçu au niveau des plots conducteurs P_Row de chaque pixel d'affichage 12i,j, est un signal binaire alternant entre un état bas "0" et un état haut "1", l'état bas correspondant au potentiel de référence bas Gnd et l'état haut "1" correspondant à une tension basse, par exemple d'approximativement 1 V, inférieure à la tension d'alimentation réduite Vdd. Le signal de données Dataj, reçu au niveau des plots conducteurs P_Col de chaque pixel d'affichage 12i,j, est un signal binaire alternant entre un état bas "0" et un état haut "1", l'état bas correspondant au potentiel de référence bas Gnd et l'état haut "1" correspondant à une tension basse, par exemple d'approximativement 1 V, inférieure à la tension d'alimentation réduite Vdd.
Le pixel d'affichage 12i,jcomprend un circuit 44 (Clk & data separation) relié au plot conducteur P_Col recevant le signal de données Datajet fournissant, à partir du signal de données Dataj, un signal d'horloge Clk et les données. Le pixel d'affichage 12i,jcomprend un circuit 46 (Mode selection) recevant les signaux Clk et Data, relié au plot conducteur P_Row recevant le signal de sélection et de synchronisation Comi, et configuré pour fournir les signaux Clk_wr et Data ou pour fournir un signal PWM au circuit de commande 70 pour commander la source de courant commandable 82 associée à chaque diode électroluminescente LED.
Comme cela sera décrit dans la suite, pour limiter le nombre de plots conducteurs Gnd, P_Vcc, P_Col, P_Row par pixel d'affichage 12i,j, les signaux de données Datajvalident à la fois la détermination, par chaque pixel d'affichage 12i,j, d'un signal d'horloge et des signaux de couleur R, G, B représentatifs des intensités lumineuses souhaitées pour les rayonnements aux première, deuxième et troisième longueurs d'onde. A titre de variante, les signaux de données Datajpeuvent être utilisés seulement pour la détermination, par chaque pixel d'affichage 12i,j, des signaux de couleur R, G, B et le signal d'horloge est reçu par chaque pixel 12i,j, sur un plot conducteur séparé.
La représente un schéma-blocs d'un mode de réalisation d'un pixel d'affichage 12i,j. Le pixel d'affichage 12i,jde la a la même structure que le pixel d'affichage 12i,jde la , si ce n'est que le circuit 42 pour fournir la tension d'alimentation réduite Vdd est remplacé par un circuit 60 pour fournir la tension d'alimentation réduite Vdd recevant le signal de communication et de synchronisation Comiet le signal de données Dataj. Dans ce mode de réalisation, la tension d'alimentation réduite Vdd est fournie à partir du signal de communication et de synchronisation Comiet du signal de données Dataj.
Dans un mode de réalisation, pour chaque pixel d'affichage 12i,j, le circuit 44 détermine le signal d'horloge Clk et les données Data sur la base des impulsions du signal de données Dataj. A titre d'exemple, chaque impulsion du signal de données Dataj peut avoir une première durée ou une deuxième durée, plus longue que la première durée. Le signal Clk peut correspondre à une séquence d'impulsions de mêmes durées ayant leurs fronts montants qui coïncident, à un décalage stable possible près, aux fronts montants des impulsions du signal de données Dataj. Les données Data peuvent correspondre à un signal binaire à un état "0" lorsque l'impulsion du signal de données Dataja la première durée et à l'état "1" lorsque l'impulsion du signal Dataja la deuxième durée. Le circuit 46, sélectionné par le signal Comià l'état "1", fournit, à la fréquence du signal d'horloge Clk, les données Data qui sont stockées dans le circuit 70 sous la forme de signaux de couleur numériques R, G, B ayant leurs bits fournis par les valeurs successives du signal Data.
Divers modes de réalisation et variantes ont été décrits. La personne du métier comprendra que certaines caractéristiques de ces divers modes de réalisation et variantes pourraient être combinées, et d’autres variantes apparaîtront à la personne du métier. En particulier, dans les modes de réalisation décrits précédemment, les diodes électroluminescentes ont une anode commune, c'est-à-dire que les anodes des diodes électroluminescentes reçoivent la tension de référence haute et que les cathodes des diodes électroluminescentes sont connectées à la source de courant commandable. Toutefois, ces modes de réalisation s'appliquent également aux pixels d'affichage dans lesquels les diodes électroluminescentes ont une cathode commune, c'est-à-dire que les cathodes des diodes électroluminescentes reçoivent la tension de référence basse et les anodes des diodes électroluminescentes sont connectées à la source de courant commandable.
Enfin, la mise en oeuvre pratique des modes de réalisation et variantes décrits est à la portée de la personne du métier à partir des indications fonctionnelles données ci-dessus.

Claims (14)

  1. Pixel d'affichage (12i,j) pour un écran d'affichage (10) comprenant un circuit émetteur de lumière (LEDS) comprenant au moins une première source électroluminescente (LED), une source de courant commandable (82) pour commander le circuit émetteur de lumière avec des impulsions de courant (I_LED) et un circuit de commande (70) pour commander la source de courant, le circuit de commande étant configuré pour recevoir un signal numérique (Data) et pour commander la source de courant pour fournir les impulsions de courant modulées par une modulation de largeur d'impulsion et modulées par une modulation d'amplitude d'impulsion sur la base des bits du signal numérique.
  2. Pixel d'affichage selon la revendication 1, dans lequel le circuit de commande est configuré pour commander la source de courant pour fournir les impulsions de courant modulées par modulation de largeur d'impulsion sur la base de premiers bits du signal numérique et modulées par une modulation d'amplitude d'impulsion sur la base d'au moins un deuxième bit du signal numérique différent des premiers bits.
  3. Pixel d'affichage selon la revendication 2, dans lequel l'au moins un deuxième bit comprend le bit le plus significatif du signal numérique.
  4. Pixel d'affichage selon la revendication 2 ou 3, dans lequel le circuit de commande (70) est configuré pour commander la source de courant (82) pour fournir les impulsions de courant (I_LED) par modulation d'amplitude d'impulsion sur la base d'au moins deux deuxièmes bits du signal numérique.
  5. Pixel d'affichage selon la revendication 4, dans lequel le circuit de commande (70) est configuré pour commander la source de courant (82) pour fournir les impulsions de courant (I_LED) par modulation d'amplitude d'impulsion sur la base de trois deuxièmes bits du signal numérique.
  6. Pixel d'affichage selon l'une quelconque des revendications 2 à 5, dans lequel le circuit de commande (70) comprend un premier circuit de stockage (72) pour stocker lesdits premiers bits du signal numérique et dans lequel le premier circuit de stockage (72) comprend un registre à décalage synchronisé par un signal d'horloge à modulation de largeur d'impulsion (PWM).
  7. Pixel d'affichage selon la revendication 6, dans lequel le circuit de commande (70) comprend un deuxième circuit de stockage (72) pour stocker ledit au moins un deuxième bit du signal numérique et un circuit logique (80) commandé par un signal de commande (Ctrl) et configuré pour recevoir successivement les premiers bits à partir du registre à décalage (72) synchronisé par le signal d'horloge à modulation de largeur d'impulsion (PWM) et pour recevoir ledit au moins un deuxième bit à partir du deuxième circuit de stockage (74) et pour commander la source de courant commandable (82) à partir des premiers bits et du deuxième bit reçus successivement lorsque le signal de commande est dans un état donné.
  8. Pixel d'affichage selon l'une quelconque des revendications 1 à 7, dans lequel la source de courant commandable (82) comprend :
    un premier transistor MOS (TPWM; T1) connecté au circuit émetteur de lumière (LEDS) et un premier commutateur (SWPWM; SW1) connecté au premier transistor MOS ; et
    un deuxième transistor MOS (TMSB-2, TMSB-1, TMSB; T2, T3, T4) connecté au circuit émetteur de lumière et un deuxième commutateur (SWMSB-2, SWMSB-1, SWBMSB; SW2, SW3, SW4) connecté au deuxième transistor MOS.
  9. Pixel d'affichage selon la revendication 8, dans lequel le circuit logique (80) est configuré pour commander le premier commutateur (SWPWM; SW1) successivement à partir de chaque premier bit et pour commander le deuxième commutateur (SWMSB-2, SWMSB-1, SWBMSB) sur la base dudit au moins un deuxième bit.
  10. Pixel d'affichage selon la revendication 8, dans lequel le circuit de commande (70) est configuré pour commander seulement le premier commutateur (SW1) sur la base de certains des premiers bits et pour commander à la fois le premier commutateur (SW1) et le deuxième commutateur sur la base des autres premiers bits.
  11. Pixel d'affichage selon la revendication 8 ou 9, dans lequel le circuit émetteur de lumière (LEDS) comprend un premier groupe (LEDPWM; LED1) de sources électroluminescentes comportant un premier nombre de sources électroluminescentes connectées au premier transistor MOS (TPWM; T1) et un deuxième groupe (LEDMSB-2, LEDMSB-1, LEDMSB; LED2, LED3, LED4) de sources électroluminescentes comportant un deuxième nombre de sources électroluminescentes connectées au deuxième transistor MOS (TMSB-2, TMSB-1, TMSB; T2, T3, T4).
  12. Pixel d'affichage selon la revendication 11, dans lequel le circuit émetteur de lumière (LEDS) comprend un troisième groupe (TMSB-2, TMSB-1, TMSB; T2, T3, T4) de sources électroluminescentes comportant un troisième nombre de sources électroluminescentes et dans lequel la source de commande (82) comprend un troisième transistor MOS (TMSB-2, TMSB-1, TMSB; T2, T3, T4) connecté aux sources électroluminescentes du troisième groupe (LEDS) et un troisième commutateur (SWMSB-2, SWMSB-1, SWBMSB; SW2, SW3, SW4) connecté au troisième transistor MOS, dans lequel le premier nombre est égal au deuxième nombre et dans lequel le troisième nombre est supérieur au deuxième nombre.
  13. Écran d'affichage (60) comprenant un réseau de pixels d'affichage (12i,j) selon l'une quelconque des revendications 1 à 12.
  14. Écran d'affichage selon la revendication 13, comprenant un circuit (26) configuré pour modifier une tension d'alimentation (Vcc) des pixels d'affichage en fonction du deuxième bit.
FR2206042A 2022-06-20 2022-06-20 Pixel d'affichage comprenant des sources électroluminescentes Pending FR3136883A1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
FR2206042A FR3136883A1 (fr) 2022-06-20 2022-06-20 Pixel d'affichage comprenant des sources électroluminescentes
PCT/EP2023/066288 WO2023247367A1 (fr) 2022-06-20 2023-06-16 Pixel d'affichage comprenant des sources électroluminescentes
TW112122901A TW202405783A (zh) 2022-06-20 2023-06-19 包括電致發光源的顯示像素

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR2206042 2022-06-20
FR2206042A FR3136883A1 (fr) 2022-06-20 2022-06-20 Pixel d'affichage comprenant des sources électroluminescentes

Publications (1)

Publication Number Publication Date
FR3136883A1 true FR3136883A1 (fr) 2023-12-22

Family

ID=83188992

Family Applications (1)

Application Number Title Priority Date Filing Date
FR2206042A Pending FR3136883A1 (fr) 2022-06-20 2022-06-20 Pixel d'affichage comprenant des sources électroluminescentes

Country Status (3)

Country Link
FR (1) FR3136883A1 (fr)
TW (1) TW202405783A (fr)
WO (1) WO2023247367A1 (fr)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020012008A1 (en) * 2000-04-21 2002-01-31 Yuichi Takagi Modulation circuit, image display using the same, and modulation method
US20090051712A1 (en) * 2003-11-01 2009-02-26 Kazuma Arai Projection apparatus using variable light source

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1377495A (zh) * 1999-10-04 2002-10-30 松下电器产业株式会社 显示面板的驱动方法、显示面板的亮度校正装置及其驱动装置
KR20060127356A (ko) * 2005-06-07 2006-12-12 엘지전자 주식회사 Pmoled의 구동방법 및 구동회로
KR102148473B1 (ko) * 2013-07-31 2020-08-27 엘지디스플레이 주식회사 광원 구동장치 및 이를 이용한 액정표시장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020012008A1 (en) * 2000-04-21 2002-01-31 Yuichi Takagi Modulation circuit, image display using the same, and modulation method
US20090051712A1 (en) * 2003-11-01 2009-02-26 Kazuma Arai Projection apparatus using variable light source

Also Published As

Publication number Publication date
TW202405783A (zh) 2024-02-01
WO2023247367A1 (fr) 2023-12-28

Similar Documents

Publication Publication Date Title
EP0597772B1 (fr) Ecran d'affichage matriciel du type multiplexé et son procédé de commande
WO2012049000A1 (fr) Ecran d'affichage a diodes electroluminescentes a matrice active pourvu de moyens d'attenuation
EP2277164B1 (fr) Dispositif d'affichage amélioré à base de pixels à coordonnées chromatiques variables
FR2863758A1 (fr) Cellule de commande electronique pour diode electroluminescente organique d'afficheur a matrice active, procedes de fonctionnement et afficheur
EP4060650A1 (fr) Dispositif d'affichage émissif à led
EP3732671B1 (fr) Écran d'affichage à diodes électroluminescentes
FR3079957A1 (fr) Dispositif et procede d'affichage d'images avec une memorisation de donnees realisee dans les pixels
FR3136883A1 (fr) Pixel d'affichage comprenant des sources électroluminescentes
EP1771838B1 (fr) Dispositif d'affichage d'images et procede de commande d'un dispositif d'affichage
EP1864275B1 (fr) Dispositif d'affichage d'images et procede de pilotage de celui-ci.
WO2014184373A1 (fr) Dispositif electrooptique a matrice de pixels de grande dimension
EP2366246A1 (fr) Circuit intégré matriciel et notamment capteur d'image de grande dimension
EP0907945B1 (fr) Procede d'activation des cellules d'un ecran de visualisation d'image, et dispositif de visualisation d'image mettant en oeuvre le procede
FR3137484A1 (fr) Pixel d'affichage comprenant des diodes électroluminescentes et un écran d'affichage ayant de tels pixels d'affichage
FR3137485A1 (fr) Pixel d'affichage comprenant des sources électroluminescentes
WO2023110604A1 (fr) Pixel d'affichage a diodes electroluminescentes pour ecran d'affichage
EP2104092B1 (fr) Dispositif d'affichage pouvant fonctionner en mode partiel d'affichage basse consommation
EP3549124B1 (fr) Mode d'adressage et principe de réalisation d'écrans matriciels d'affichage d'images couleur a comportement quasi-statique
EP0793213A1 (fr) Procédé de commande d'un écran de visualisation d'image utilisant le principe de la modulation de durée d'émission de lumière, et dispositif de visualisation mettant en oeuvre le procédé
EP4315308A1 (fr) Pixel d'affichage a diode electroluminescente
WO2023117605A1 (fr) Ecran d'affichage comprenant des pixels d'affichage a diodes electroluminescentes
WO2023117510A1 (fr) Pixel d'affichage a diodes electroluminescentes pour ecran d'affichage
FR2858454A1 (fr) Procede de generation d'un signal d'adressage dans un panneau plasma et dispositif mettant en oeuvre ledit procede
EP4073785A1 (fr) Dispositif comprenant un ecran d'affichage a mode de fonctionnement a basse consommation
FR2857145A1 (fr) Procede de generation d'impulsions breves sur une pluralite de colonnes ou lignes d'un panneau plasma et dispositif pour mettre en oeuvre ledit procede

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 2

PLSC Publication of the preliminary search report

Effective date: 20231222