FR3081257A1 - Circuit d'emission/reception optique - Google Patents
Circuit d'emission/reception optique Download PDFInfo
- Publication number
- FR3081257A1 FR3081257A1 FR1854154A FR1854154A FR3081257A1 FR 3081257 A1 FR3081257 A1 FR 3081257A1 FR 1854154 A FR1854154 A FR 1854154A FR 1854154 A FR1854154 A FR 1854154A FR 3081257 A1 FR3081257 A1 FR 3081257A1
- Authority
- FR
- France
- Prior art keywords
- substrate
- cover
- chip
- region
- face
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000003287 optical effect Effects 0.000 title claims description 39
- 239000000758 substrate Substances 0.000 claims abstract description 87
- 230000005693 optoelectronics Effects 0.000 claims abstract description 9
- 230000005540 biological transmission Effects 0.000 claims description 17
- 239000012780 transparent material Substances 0.000 claims description 10
- 238000000034 method Methods 0.000 claims description 8
- 238000004519 manufacturing process Methods 0.000 claims description 7
- 239000000463 material Substances 0.000 description 16
- 238000001465 metallisation Methods 0.000 description 9
- 238000000465 moulding Methods 0.000 description 7
- 239000000853 adhesive Substances 0.000 description 6
- 230000001070 adhesive effect Effects 0.000 description 6
- 229920005989 resin Polymers 0.000 description 5
- 239000011347 resin Substances 0.000 description 5
- 239000002313 adhesive film Substances 0.000 description 4
- 230000001681 protective effect Effects 0.000 description 4
- 238000005520 cutting process Methods 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- 229920006254 polymer film Polymers 0.000 description 3
- 238000005530 etching Methods 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000003365 glass fiber Substances 0.000 description 2
- 239000003292 glue Substances 0.000 description 2
- 239000002861 polymer material Substances 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 229920001187 thermosetting polymer Polymers 0.000 description 2
- 239000003822 epoxy resin Substances 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 239000004634 thermosetting polymer Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/40—Transceivers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3114—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/041—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L31/00
- H01L25/042—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L31/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/02—Details
- H01L31/0203—Containers; Encapsulations, e.g. encapsulation of photodiodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/12—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof structurally associated with, e.g. formed in or on a common substrate with, one or more electric light sources, e.g. electroluminescent light sources, and electrically or optically coupled thereto
- H01L31/16—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof structurally associated with, e.g. formed in or on a common substrate with, one or more electric light sources, e.g. electroluminescent light sources, and electrically or optically coupled thereto the semiconductor device sensitive to radiation being controlled by the light source or sources
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/50—Transmitters
- H04B10/501—Structural aspects
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/60—Receivers
- H04B10/66—Non-coherent receivers, e.g. using direct detection
- H04B10/69—Electrical arrangements in the receiver
- H04B10/691—Arrangements for optimizing the photodetector in the receiver
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Electromagnetism (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Life Sciences & Earth Sciences (AREA)
- Sustainable Development (AREA)
- Manufacturing & Machinery (AREA)
- Led Device Packages (AREA)
- Light Receiving Elements (AREA)
- Solid State Image Pick-Up Elements (AREA)
- Optical Communication System (AREA)
Abstract
L'invention concerne un dispositif comprenant un substrat (410) et une puce optoélectronique (120A, 120B) affleurant une face (412) du substrat.
Description
CIRCUIT D'EMISSION/RECEPTION OPTIQUE
Domaine
La présente description concerne de façon générale le domaine des circuits électroniques, et, plus particulièrement, un circuit d'émission et/ou réception optique.
Exposé de l'art antérieur
Certains circuits électroniques comprennent une puce électronique logée dans un boîtier. Un tel boîtier comprend souvent un substrat sur lequel la puce est fixée, et un couvercle recouvrant la puce et le substrat.
Lorsqu'un tel dispositif est un circuit d'émission et/ou réception de signaux optiques, par exemple un capteur de proximité par mesure de temps de vol, la puce électronique comprend une ou plusieurs régions d'émission et/ou de réception de signaux optiques. Le boîtier comprend alors des éléments transparents adaptés aux longueurs d'onde des signaux optiques, par exemple des rayonnements infrarouges. Les éléments transparents sont placés en regard des régions d'émission/réception, et sont par exemple en verre.
Résumé
Un mode de réalisation pallie tout ou partie des inconvénients des dispositifs d'émission et/ou réception optique connus.
B17157 - 18-GR2-0230
Un mode de réalisation prévoit un dispositif comprenant un substrat et une puce optoélectronique affleurant une face du substrat.
Selon un mode de réalisation, le dispositif comprend un couvercle recouvrant le substrat et la puce.
Selon un mode de réalisation, le couvercle a une face plane liée mécaniquement au substrat, de préférence collée au substrat ou en contact direct adhérant au substrat.
Selon un mode de réalisation, le couvercle comprend une connexion électrique en contact avec la puce.
Selon un mode de réalisation, le couvercle comprend une cavité au-dessus d'une première région d'émission et/ou de réception optique de la puce.
Selon un mode de réalisation, la cavité est remplie d'un matériau transparent.
Selon un mode de réalisation, la cavité se prolonge au-dessus d'une deuxième région d'émission et/ou de réception optique, de préférence d'une puce supplémentaire affleurant ladite face du substrat.
Selon un mode de réalisation, le couvercle comprend un élément, de préférence transparent, traversant le couvercle audessus de la première région.
Selon un mode de réalisation, le couvercle comprend un élément, de préférence transparent, traversant le couvercle audessus d'une première région d'émission et/ou de réception optique.
Selon un mode de réalisation, l'élément traversant se prolonge au-dessus d'une deuxième région d'émission et/ou de réception optique.
Selon un mode de réalisation, l'élément traversant se prolonge au-dessus de la deuxième région.
Selon un mode de réalisation, un écran recouvre partiellement l'élément traversant au-dessus de la deuxième région.
B17157 - 18-GR2-0230
Un mode de réalisation prévoit un procédé de fabrication d'un dispositif tel que défini ci-dessus.
Selon un mode de réalisation, le procédé comprend une étape de surmoulage, de préférence assisté par film, d'un couvercle sur le substrat.
Selon un mode de réalisation, le procédé comprend une étape de mise en place d'une connexion électrique en contact avec la puce avant l'étape de surmoulage.
Selon un mode de réalisation, le procédé comprend une étape de mise en place d'un élément transparent sur la puce avant l'étape de surmoulage.
Brève description des dessins
Ces caractéristiques et avantages, ainsi que d'autres, seront exposés en détail dans la description suivante de modes de réalisation particuliers faite à titre non limitatif en relation avec les figures jointes parmi lesquelles :
la figure 1 est une vue schématique en coupe illustrant un mode de réalisation d'un dispositif d'émission et/ou réception optique ;
les figures 2A à 2C sont des vues schématiques en coupe illustrant des variantes de réalisation du dispositif de la figure 1 ;
les figures 3A à 3G sont des vues schématiques en coupe illustrant des étapes d'un procédé de fabrication du dispositif de la figure 1 ;
les figures 4A à 4G sont des vues schématiques en coupe illustrant un autre mode de réalisation d'un dispositif d'émission et/ou réception optique ; et les figures 5A à 5C sont des vues schématiques en coupe illustrant des étapes d'un procédé de fabrication du dispositif de la figure 4A.
Description détaillée
De mêmes éléments ont été désignés par de mêmes références dans les différentes figures et, de plus, les diverses figures ne sont pas tracées à l'échelle. Par souci de
B17157 - 18-GR2-0230 clarté, seuls les éléments utiles à la compréhension des modes de réalisation décrits ont été représentés et sont détaillés. En particulier, la puce n'est pas détaillée, les modes de réalisation et variantes décrits étant compatibles avec la plupart des puces courantes.
Dans la description qui suit, lorsque l'on fait référence à des qualificatifs de position absolue, tels que les termes avant, arrière, haut, bas, gauche, droite, etc., ou relative, tels que les termes dessus, dessous, supérieur, inférieur, etc., ou à des qualificatifs d'orientation, tels que les termes horizontal, vertical, etc., il est fait référence à l'orientation de l'élément concerné dans les figures concernées, étant entendu que, dans la pratique, les dispositifs décrits peuvent être orientés différemment. Sauf précision contraire, les expressions approximativement, sensiblement, et de l'ordre de signifient à 10 % près, de préférence à 5 % près, ou, s'agissant d'une orientation, à 10 degrés près, de préférence à 5 degrés près.
La figure 1 est une vue schématique en coupe illustrant un mode de réalisation d'un dispositif 100 d'émission et/ou réception optique. Plus particulièrement, la figure 1 illustre un exemple de capteur de proximité par mesure de temps de vol.
Le dispositif 100 comprend un substrat 110. Le substrat 110 est par exemple un assemblage de fibres de verre, de résine et de couches conductrices. Le substrat 110 est de préférence en forme de plaque, ayant par exemple deux faces opposées 112 (face supérieure) et 114 (face inférieure). A titre d'exemple, la face inférieure 114 est plane.
Le dispositif comprend une puce 120A. La puce 120A comprend de préférence une portion de tranche semiconductrice, par exemple en silicium. La puce 120A est enterrée dans le substrat, c'est-à-dire qu'elle est enfouie dans le substrat et au moins partiellement recouverte par une partie du substrat. La
B17157 - 18-GR2-0230 puce 120A est entièrement comprise entre les niveaux des faces 112 et 114 du substrat 110. A titre d'exemple, la puce 120A a une face 122A, de préférence plane, tournée du côté de la face 112 du substrat 110. Des circuits électroniques non représentés sont situés dans la puce 120A du côté de la face 122A. De préférence, la puce 120A est une puce optoélectronique. A titre d'exemple, la puce 120A comprend, du côté de la face 122A, une région d'émission et/ou réception optique 124A, de préférence d'émission optique. La puce 120A peut comprendre plusieurs régions d'émission et/ou réception optique.
A titre d'exemple, le dispositif 100 comprend en outre une puce supplémentaire 120B enterrée dans le substrat 110. De préférence, la puce 120B comprend une portion de tranche semiconductrice, par exemple en silicium. Les puces 120A et 120B sont par exemple de même épaisseur. De préférence, les puces 120A et 120B ont leurs faces supérieures respectives 122A et 122B situées dans un même plan, parallèle à la face 112 du substrat 110. De préférence, la puce 120B est une puce optoélectronique, comprenant à la fois des circuits électroniques et une ou plusieurs régions d'émission et/ou réception optique du côté de la face 122B. Dans l'exemple illustré, la puce 120B comprend deux régions de réception optique 124B et 124C. La région 124C est de préférence située entre la région optique 124B de la puce 120B et la région optique 124A de la puce 120A.
A titre d'exemple, le substrat 110 comprend une ouverture 116A au-dessus de la région 124A. L'ouverture 116A s'étend du niveau de la face 112 du substrat 110 à celui de la face 122A. L'ouverture 116A est par exemple vide ou peut être remplie d'un gaz tel que l'air. De préférence, l'ouverture 116A est remplie d'un matériau transparent. On entend ici par transparent un matériau laissant passer tout ou partie de signaux optiques émis ou reçus par une région d'émission et/ou réception optique d'une puce optoélectronique. Le matériau
B17157 - 18-GR2-0230 transparent peut être une résine optique. Le matériau du substrat 110 est de préférence opaque pour ces signaux optiques.
Dans l'exemple illustré, le substrat comprend en outre une ouverture 116B située au-dessus de la région 124B. De préférence, les ouvertures 116A et 116B sont disjointes et séparées par une paroi opaque 118. L'ouverture 116B peut être remplie d'un matériau transparent. De préférence, l'ouverture 116A s'étend au-dessus de la région 124C. Les régions 124A et 124C sont alors situées sous la même ouverture 116A.
A titre de variante, les puces 124A et 124B sont remplacées par une puce unique comprenant les trois régions 124A, 124B et 124C. Dans une autre variante, le dispositif comprend plus de deux puces.
A titre d'exemple, le dispositif 100 comprend en outre des métallisations 130 situées sur la face inférieure 114 du substrat 110. Les métallisations 130 permettent de relier électriquement le dispositif 100 à un circuit extérieur, non représenté, par exemple une plaque PCB (Printed Circuit Board). Des connexions électriques 132 relient les métallisations 130 à la puce 120A et à l'éventuelle puce 120B. Les connexions électriques sont situées à l'intérieur du substrat 110. De préférence, les connexions électriques sont en contact avec la puce 120A du côté de sa face 122A, et avec l'éventuelle puce 120B du côté de sa face 122B. Les connexions électriques 132 relient les métallisations 130 aux circuits de la puce 120A et de l'éventuelle puce 120B.
De préférence, un couvercle 140 recouvre le substrat 110 du côté de sa face 112. Le couvercle 140 est de préférence en un matériau polymère, par exemple en un polymère thermodurcissable tel que la résine époxy. Le matériau du couvercle 140 est de préférence opaque. Le couvercle 140 a de préférence la forme d'une plaque. Le couvercle 140 a une face plane 142 liée mécaniquement à la face supérieure 112 du substrat 110. La liaison mécanique entre le couvercle 140 et le substrat 110 peut être réalisée par une colle 144. A titre de
B17157 - 18-GR2-0230 variante, la liaison mécanique entre le couvercle 140 le substrat 110 est par contact direct adhésif avec le substrat, par exemple obtenu par surmoulage du couvercle 140 sur le substrat 110. Le couvercle 140 comprend en outre une ouverture traversante 146A située au-dessus de la région d'émission et/ou réception optique 124A. Un élément transparent 150A est logé dans l'ouverture traversante 146A. L'élément transparent 150A est de préférence en verre. L'élément transparent 150A forme par exemple une lentille optique ou un filtre. Dans l'exemple illustré, le couvercle comprend en outre une ouverture traversante 146B située au-dessus de la région 124B, et un élément transparent 150B logé dans l'ouverture 146B.
Du fait que la puce optoélectronique est enterrée dans le substrat 110, le dispositif 100 a, entre la face inférieure 114 du substrat 110 et la face supérieure du couvercle 140, une épaisseur totale particulièrement réduite, inférieure à celle des dispositifs usuels. On peut typiquement obtenir une épaisseur totale inférieure à 500 pm. Ceci permet de résoudre divers problèmes d'intégration, par exemple dans le cas où le dispositif doit être intégré dans un ensemble compact tel qu'un téléphone mobile. De préférence, l'épaisseur du substrat 110 entre les faces 112 et 114 est inférieure à 300 pm, par exemple comprise entre 150 pm et 250 pm. De préférence, l'épaisseur du couvercle 140 est inférieure à 300 pm, par exemple de l'ordre de 250 pm.
Dans l'exemple illustré, lorsque le capteur de distance par mesure de temps de vol fonctionne, la région d'émission 124A émet un signal optique à travers l'ouverture 116A et l'élément transparent 150A. Du fait que les régions 124A et 124C sont situées sous la même ouverture 116A, la région de réception 124C reçoit une partie du signal optique. La paroi opaque 118 empêche qu'une partie du signal optique atteigne la région de réception 124B sans sortir du dispositif. Une partie du signal optique atteint la région de réception 124B après avoir été réfléchie et avoir traversé l'élément transparent 150B
B17157 - 18-GR2-0230 et l'ouverture 116B. Le temps de vol correspond à la différence entre les instants de réception par les régions 124C et 124B.
Les figures 2A à 2C sont des vues schématiques en coupe illustrant des variantes de réalisation du dispositif de la figure 1.
Le dispositif de la figure 2A comprend un substrat 210, des puces 120A et 120B enterrées dans le substrat 210, et un couvercle 240A recouvrant le substrat 210. Le substrat 210 correspond au substrat 110 du dispositif de la figure 1, dans lequel l'ouverture 116A ne s'étend pas au-dessus de la région 124C, et le substrat comprend au-dessus de la région 124C une ouverture 116C distincte de l'ouverture 116A. A titre de variante, les puces 120A et 120B sont remplacées par une puce unique comprenant les trois régions 124A, 124B et 124C, ou par plus de deux puces. Le couvercle 240A diffère du couvercle 140 de la figure 1 en ce qu'il comprend une cavité 246A au-dessus de la région 124A. La cavité 246A est située du côté du couvercle tourné vers la puce. De préférence, la cavité 246A se prolonge au-dessus de la région 124C. A titre d'exemple, l'élément transparent 150A a une épaisseur inférieure à l'épaisseur totale du couvercle.
La cavité 246A est de préférence remplie d'un matériau transparent. Le matériau transparent est par exemple une résine optique. En fonctionnement, la cavité 246A du dispositif de la figure 2A transmet vers la région 124C une partie du signal optique émis par la région 124A.
Le dispositif de la figure 2B comprend un substrat 210 et des puces 120A et 120B, identiques ou similaires à ceux du dispositif de la figure 2A, agencés de manière identique ou similaire. Le substrat 210 est recouvert d'un couvercle 240B. Le couvercle 240B diffère du couvercle 240A du dispositif de la figure 2A en ce qu'il comprend en outre une cavité 246B audessus de la région 124B. La cavité 246B s'étend, à partir de l'aplomb de l'ouverture 116B, tout autour de l'ouverture 116B sur la surface 112 du substrat 210. La cavité 246B a ainsi des
B17157 - 18-GR2-0230 dimensions latérales supérieures à celles de l'ouverture 116B. La cavité 246B est située du côté du couvercle qui est tourné vers la puce 124B. A titre d'exemple, l'élément transparent 150B a une épaisseur inférieure à l'épaisseur totale du couvercle 240B.
De préférence, les éléments transparents 150A et 150B ont la même épaisseur. Les parties 248 du couvercle situées entre et autour des ouvertures 246A et 246B forment ainsi des pieds qui ont la même hauteur. Du fait que les dimensions latérales des cavités 246A et 246B sont supérieures à celles des ouvertures respectives 116A et 116B, on évite des problèmes de débordements de colle dans les ouvertures 116A et 116B.
Le dispositif de la figure 2C comprend un substrat 210 et des puces 120A et 120B identiques ou similaires à ceux du dispositif de la figure 2A, agencés de manière identique ou similaire. Le substrat 210 est recouvert d'un couvercle 240C. Le couvercle 240C diffère de celui de la figure 1 en ce que l'ouverture 14 6A et l'élément traversant transparent 150A se prolongent au-dessus de la région 124C. Un écran opaque 260, par exemple une couche d'un matériau opaque, recouvre l'élément transparent 150A au-dessus de la région 124C. En fonctionnement, l'écran opaque 260 empêche que la région 124C reçoive les signaux optiques réfléchis.
Les figures 3A à 3G sont des vues schématiques en coupe illustrant des étapes d'un procédé de réalisation du dispositif de la figure 1, dans l'exemple d'un dispositif comprenant deux puces 120A et 120B.
A titre d'exemple, on fabrique simultanément plusieurs dispositifs disposés en matrice.
A l'étape de la figure 3A, on prévoit une première couche 110-1 du matériau du futur substrat 110, comprenant des ouvertures 300 aux emplacements des puces 120A et 120B. La couche 110-1 a, de préférence, la même épaisseur que les puces 120A et 120B. Les ouvertures 300 peuvent être traversantes.
B17157 - 18-GR2-0230
On positionne la couche 110-1 sur une face plane d'un support adhésif, par exemple un film adhésif 310. A titre d'exemple, le film adhésif 310 est un film polymère, d'épaisseur de préférence comprise entre 10 pm et 400 pm. Le film polymère est recouvert d'une couche d'un adhésif permettant une liaison mécanique temporaire.
A l'étape de la figure 3B, on place les puces 120A et 120B dans les ouvertures 300. On colle les puces 120A et 120B sur le film adhésif 310. De préférence, les ouvertures 300 ont des dimensions identiques, à un jeu fonctionnel près, à celles des puces 120A et 120B.
On recouvre partiellement les puces 120A et la couche 110-1, aux emplacements respectifs des futures ouvertures 116A et 116B, par des éléments 320A et 320B, par exemple des portions d'une couche. De préférence, les éléments 320A et 320B sont en un matériau polymère gravable sélectivement par rapport au matériau du futur substrat 110. Les éléments de protection 320A et 320B sont par exemple des portions d'un film résine, d'un film opaque, d'un film sec ou d'un film polymère.
A l'étape de la figure 30, on recouvre la couche 110-1 et les puces 120A et 120B d'une couche 110-2. De préférence, le matériau de la couche 110-2 est le même que celui de la couche 110-1. La couche 110-2 a de préférence une face supérieure 112 plane. L'épaisseur de la couche 110-2 correspond à la hauteur des futures ouvertures 116A et 116B, c'est-à-dire à la distance séparant les faces supérieures des puces 120A et 120B de la face 112 du futur substrat 110.
De préférence, les éléments 32 0A et 32 0B ont une épaisseur inférieure à celle de la couche 110-2. Les éléments 320A et 320B protègent la face supérieure des puces 120A et 120B et de la couche 110-1, aux emplacements des ouvertures, contre un contact direct avec la couche 110-2.
A l'étape de la figure 3D, on retire le film adhésif 310. Les puces 120A et 120B sont en contact direct adhésif avec la couche 110-2. On grave les portions de la couche 110-2
B17157 - 18-GR2-0230 situées au-dessus des éléments de protection 32OA et 320B aux emplacements des futures ouvertures 116A et 116B. On retire ensuite les éléments de protection 320A et 320B, de préférence par une gravure sélective. On a ainsi obtenu les ouvertures 116A et 116B.
A titre de variante, les éléments de protection 320A et 320B ont la même épaisseur que la couche 110-2. L'étape de gravure des portions de la couche 110-2 situées au-dessus des éléments de protection 320A et 320B est alors omise.
A l'étape de la figure 3E, on recouvre d'une couche 110-3 la face inférieure de la couche 110-1 et des puces 120A et 120B, et on forme les connexions 132 et les métallisations 130. Le matériau de la couche 110-3 est de préférence le même que celui des couches 110-1 et 110-2. La face inférieure de la couche 110-3 constitue la face inférieure 114 du substrat 110.
A l'étape de la figure 3F, on remplit les ouvertures 116A et 116B d'un matériau transparent 330. On dispose ensuite les éléments transparents 150A et 150B à leurs emplacements respectifs au-dessus des régions 124A et 124B.
A l'étape de la figure 3G, on réalise le couvercle 140 par moulage assisté par film. Pour cela, on recouvre les éléments 150A et 150B d'un film 340. Le film 340 s'appuie sur les faces supérieures des éléments 150A et 150B. Le film 340 est par exemple parallèle au plan des couches. On place ensuite l'ensemble de la structure obtenue dans un moule non représenté. On forme par moulage une couche 140-1, par exemple d'épaisseur constante. Au cours du moulage, le film 340 s'appuie contre la surface intérieure du moule. La couche 140-1 est par exemple en un matériau thermodurcissable. Le matériau de la couche 140-1 peut être le même que celui du substrat 110. Les éléments 150A et 150B traversent alors la couche 140-1 sur toute son épaisseur. On retire ensuite le film 340. Le film 340 facilite le démoulage et évite qu'une partie du matériau de la couche 140-1 recouvre les éléments 150A et 150B. Bien que le moulage
B17157 - 18-GR2-0230 décrit ci-dessus soit assisté par le film 340, on peut omettre le film 340 et procéder à un moulage non assisté par film.
Après cela, on sépare les dispositifs en dispositifs individuels, par découpe selon des lignes de coupe 350.
Dans chaque dispositif obtenu, le substrat 110 est constitué des couches 110-3, 110-1 et 110-2, et le couvercle 140 est constitué de la couche 140-1. Le couvercle 140, ayant été surmoulé sur le substrat, est lié mécaniquement par contact direct adhésif à la couche 110-2.
A titre de variante, les étapes 3E et 3F peuvent être remplacées par une étape de fabrication du couvercle 140 indépendamment de la structure obtenue à l'étape de la figure 3D, suivie d'une étape de collage de ce couvercle 140 sur la structure obtenue à l'étape de la figure 3D.
Le procédé décrit ci-dessus est compatible avec les variantes de réalisation des figures 2A à 2C, et est compatible avec tout nombre de puces, par exemple optoélectroniques.
Les figures 4A à 4C sont des vues schématiques en coupe illustrant des exemples d'un autre mode de réalisation d'un dispositif 400 d'émission et/ou réception optique. Plus particulièrement, les figures 4A à 4C illustrent des exemples de capteurs de proximité par mesure de temps de vol.
Dans les exemples des figures 4A à 4C, le dispositif 400 comprend un substrat 410. Le substrat 410 est par exemple un assemblage de fibre de verre, de résine et de couches conductrices. Le substrat 410 est de préférence en un matériau opaque. Le substrat 410 et de préférence en forme de plaque, ayant par exemple deux faces opposées 412 (face supérieure) et 414 (face inférieure). A titre d'exemple, la face 412 est plane.
Le dispositif 400 comprend une puce 12 0A, et une éventuelle puce 120B, identiques ou similaires à celles de la figure 1. La puce 120A a une face 122A, de préférence plane, qui affleure la face 412 du substrat 410. L'éventuelle puce 120B a une face 122B, de préférence plane, qui affleure la face 412 du substrat 410. A titre de variante, les puces 120A et 120B sont
B17157 - 18-GR2-0230 remplacées par une puce unique comprenant trois régions d'émission/réception optique 124A, 124B et 124C. A titre de variante, le dispositif 400 comprend plus de deux puces.
Le dispositif 400 peut comprendre en outre, sur la face 414, des métallisations 130 identiques ou similaires aux métallisations 130 du dispositif de la figure 1. Des connexions électriques 432 traversent le substrat de part en part, depuis les métallisations 130 jusqu'à la face 412, de préférence verticalement.
Dans chacun des exemples des figures 4A à 4C, le susbtrat 410 est recouvert d'un exemple différent de couvercle. Du fait que la puce 120A, et l'éventuelle puce 120B, affleurent la face supérieure du substrat, le dispositif a une épaisseur totale de la face inférieure du substrat à la face supérieure du couvercle, particulièrement réduite dans chacun de ces exemples.
Dans l'exemple de la figure 4A, le dispositif 400 comprend un couvercle 440A recouvrant le substrat 410 du côté de la face 412. Le couvercle 440A comprend des éléments identiques ou similaires à ceux du couvercle 240A de la figure 2A, agencés de manière identique ou similaire. Ainsi, le couvercle 440A comprend, du côté du substrat 410, une cavité 246A. Les régions 124A et 124C sont situées sous la même cavité 246A. Le couvercle 440A comprend en outre des éléments traversants 150A et 150B, de préférence transparents. Les éléments traversants 150A et 150B sont situés respectivement au-dessus des régions 124A et 124B. La cavité 246A est de préférence remplie d'un matériau transparent.
Le couvercle 4 4 0A comprend en outre des connexions électriques 434. Les connexions 434 relient les sommets des connexions 432 aux faces supérieures de la puce 120A et de l'éventuelle puce 120B. Certaines connexions 434 peuvent être incluses dans le matériau du couvercle 440A. Certaines connexions 434 peuvent être incluses dans le matériau transparent de la cavité 246A. Certaines connexions 434 peuvent
B17157 - 18-GR2-0230 être incluses en partie dans le matériau du couvercle 44OA et en partie dans celui de la cavité 246A.
Dans l'exemple de la figure 4B, le dispositif 400 comprend en outre un couvercle 440B recouvrant le substrat 410 du côté de la face 412. Le couvercle 440B comprend des éléments identiques ou similaires à ceux du couvercle 140B de la figure 2B. En particulier, le couvercle comprend, en plus de la cavité 246A, une cavité 246B. Les cavités 246A et 246B peuvent être vides ou remplies d'air. Le couvercle 440B peut alors être réalisé indépendamment du substrat 410 et des éléments situés dans le substrat, puis collé ensuite sur la face 412. Pour cela, on prévoit que les connexions 434 puissent être entièrement situées dans les cavités 246A et 246B. Par ailleurs, du fait que les parties du couvercle situées entre et autour des cavités 246A et 246B forment des pieds 248 de même hauteur, la mise en place du couvercle 440B sur le substrat 410 permet d'obtenir aisément, entre les ouvertures 246A et 246B, une paroi opaque en contact avec la face supérieure de la puce 120B affleurant la face supérieure du substrat 410.
Dans l'exemple figure 4G, le dispositif 400 comprend en outre un couvercle 440C recouvrant le substrat 410 du côté de la face 412. Le couvercle 440C comprend des éléments identiques ou similaires à ceux du couvercle 240C de la figure 2C. Un écran opaque 260 recouvre l'élément transparent 150A du couvercle 440C au-dessus de la région 124C. Les connexions 434 sont de préférence incluses dans le matériau du couvercle 440C.
Les figures 5A à 5C sont des vues schématiques en coupe illustrant des étapes d'un exemple de procédé de fabrication du dispositif de la figure 4A, dans l'exemple d'un dispositif comprenant deux puces 120A et 120B.
A titre d'exemple, on fabrique simultanément plusieurs dispositifs disposés en matrice.
A l'étape de la figure 5A, on prévoit une couche comprenant plusieurs substrats 410 disposés en matrice. Un seul substrat 410 est représenté en figures 5A à 5C. Le substrat 410
B17157 - 18-GR2-0230 comprend, du côté de sa face supérieure 412, un logement 500A pour la puce 12OA. La profondeur du logement 500A correspond à l'épaisseur de la puce 120A. Le substrat 410 comprend, du côté de sa face supérieure 412, un logement 500B pour la puce 120B. La profondeur du logement 500B correspond à l'épaisseur de la puce 120B. Le substrat comprend en outre des métallisations 130 et des connexions 432.
On met ensuite en place les puces 120A et 120B dans leurs logements respectifs 500A et 500B. Les puces affleurent la face supérieure 412 du substrat 410. On forme les connexions 434, chaque connexion 434 reliant le sommet d'une connexion 432 à la face supérieure de l'une des puces.
A l'étape de la figure 5B, on forme une portion de couche 510 en un matériau transparent à l'emplacement de la future cavité 246A. La portion de couche 510 recouvre à la fois la région 124A et la région 1240. La portion de couche 510 peut recouvrir partiellement ou totalement certaines des connexions 434. On met ensuite en place les éléments 150A et 150B sur les régions respectives 124A et 124B. A titre d'exemple, l'élément 150B peut être collé à l'aide d'une colle transparente 520 sur la région 124B.
A l'étape de la figure 50, on procède à un moulage, de préférence assisté par film, d'une manière similaire à celle décrite en relation avec la figure 3G. On recouvre les éléments 150A et 150B d'un film 540. Le film 540 s'appuie sur les faces supérieures des éléments 150A et 150B. On forme ensuite une couche 440-1 par moulage, le film 540 s'appuyant contre une paroi intérieure d'un moule.
On sépare ensuite les dispositifs en dispositifs individuels par découpe selon des lignes 550.
Le procédé décrit ci-dessus est compatible avec les exemples des figures 4B et 40, et est compatible avec tout nombre de puces, par exemple optoélectroniques.
B17157 - 18-GR2-0230
Des modes de réalisation particuliers ont été décrits. Diverses variantes et modifications apparaîtront à l'homme de 1'art.
Divers modes de réalisation avec diverses variantes ont été décrits ci-dessus. On notera que l'homme de l'art pourra combiner divers éléments de ces divers modes de réalisation et variantes sans faire preuve d'activité inventive.
Enfin, la mise en oeuvre pratique des modes de réalisation décrits est à la portée de l'homme du métier à 10 partir des indications fonctionnelles données ci-dessus.
Claims (15)
- REVENDICATIONS1. Dispositif comprenant un substrat (410) et une puce optoélectronique (120A, 120B) affleurant une face (412) du substrat.
- 2. Dispositif selon la revendication 1, comprenant un couvercle (440A ; 440B ; 440C) recouvrant le substrat et la puce (120A, 120B).
- 3. Dispositif selon la revendication 2, dans lequel le couvercle (440A ; 440B ; 440C) a une face plane liée mécaniquement au substrat (410) , de préférence collée au substrat ou en contact direct adhérant au substrat.
- 4. Dispositif selon la revendication 2 ou 3, dans lequel le couvercle (440A ; 440B ; 440C) comprend une connexion électrique (434) en contact avec la puce.
- 5. Dispositif selon l'une quelconque des revendications 2 à 4, dans lequel le couvercle (440A ; 440B) comprend une cavité (246A) au-dessus d'une première région (124A) d'émission et/ou de réception optique de la puce (120A) .
- 6. Dispositif selon la revendication 5, dans lequel la cavité (246A) est remplie d'un matériau transparent.
- 7. Dispositif selon la revendication 5 ou 6, dans lequel la cavité (246A) se prolonge au-dessus d'une deuxième région (124C) d'émission et/ou de réception optique, de préférence d'une puce supplémentaire (120B) affleurant ladite face (112) du substrat.
- 8. Dispositif selon l'une quelconque des revendications 5 à 7, dans lequel le couvercle (440A ; 440B ; 440C) comprend un élément, de préférence transparent, traversant (150A, 150B) le couvercle au-dessus de la première région.
- 9. Dispositif selon l'une quelconque des revendications 2 à 4, dans lequel le couvercle (440A ; 440B ; 440C) comprend un élément, de préférence transparent, traversant le couvercle au-dessus d'une première région (124A) d'émission et/ou de réception optique.B17157 - 18-GR2-0230
- 10. Dispositif selon la revendication 9, dans lequel l'élément traversant (150A) se prolonge au-dessus d'une deuxième région (124C) d'émission et/ou de réception optique.
- 11. Dispositif selon la revendication 10, dans lequel5 un écran (260) recouvre partiellement l'élément traversant (150A) au-dessus de la deuxième région (124C).
- 12. Procédé de fabrication d'un dispositif selon l'une quelconque des revendications 1 à 11.
- 13. Procédé selon la revendication 12, comprenant une10 étape de surmoulage, de préférence assisté par film (540) , d'un couvercle (440C) sur le substrat (410).
- 14. Procédé selon la revendication 13, comprenant une étape de mise en place d'une connexion électrique (434) en contact avec la puce (120A, 120B) avant l'étape de surmoulage.
- 15 15. Procédé selon l'une quelconque des revendications12 à 14, comprenant une étape de mise en place d'un élément transparent (150A, 150B) sur la puce avant l'étape de surmoulage.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR1854154A FR3081257B1 (fr) | 2018-05-18 | 2018-05-18 | Circuit d'emission/reception optique |
US16/409,723 US11038595B2 (en) | 2018-05-18 | 2019-05-10 | Optical transmission/reception circuit |
CN201920712259.7U CN211719578U (zh) | 2018-05-18 | 2019-05-17 | 电子设备 |
CN201910412279.7A CN110504225A (zh) | 2018-05-18 | 2019-05-17 | 光学传输/接收电路 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR1854154 | 2018-05-18 | ||
FR1854154A FR3081257B1 (fr) | 2018-05-18 | 2018-05-18 | Circuit d'emission/reception optique |
Publications (2)
Publication Number | Publication Date |
---|---|
FR3081257A1 true FR3081257A1 (fr) | 2019-11-22 |
FR3081257B1 FR3081257B1 (fr) | 2020-07-31 |
Family
ID=63080098
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR1854154A Active FR3081257B1 (fr) | 2018-05-18 | 2018-05-18 | Circuit d'emission/reception optique |
Country Status (3)
Country | Link |
---|---|
US (1) | US11038595B2 (fr) |
CN (2) | CN211719578U (fr) |
FR (1) | FR3081257B1 (fr) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR3081257B1 (fr) * | 2018-05-18 | 2020-07-31 | St Microelectronics Grenoble 2 | Circuit d'emission/reception optique |
FR3081256B1 (fr) * | 2018-05-18 | 2020-07-31 | St Microelectronics Grenoble 2 | Circuit d'emission/reception optique |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58128762A (ja) * | 1982-01-27 | 1983-08-01 | Fujitsu Ltd | 半導体装置 |
US20150303321A1 (en) * | 2012-12-05 | 2015-10-22 | Asahi Kasei Microdevices Corporation | Infrared sensor and method for manufacturing same, filter member for infrared sensor, and photocoupler |
US20160306042A1 (en) * | 2013-12-05 | 2016-10-20 | Ams Ag | Optical sensor arrangement and method of producing an optical sensor arrangement |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006128625A (ja) | 2004-09-30 | 2006-05-18 | Oki Electric Ind Co Ltd | 半導体装置及びその製造方法 |
FR2966979A1 (fr) * | 2010-10-28 | 2012-05-04 | St Microelectronics Grenoble 2 | Dispositif optique, procede pour sa fabrication et boitier electronique comprenant ce dispositif optique |
TWI453923B (zh) | 2012-06-22 | 2014-09-21 | Txc Corp | Light sensing chip package structure |
US9322901B2 (en) | 2013-02-20 | 2016-04-26 | Maxim Integrated Products, Inc. | Multichip wafer level package (WLP) optical device |
JP6294500B2 (ja) | 2014-09-24 | 2018-03-14 | 京セラ株式会社 | 受発光素子モジュールおよびこれを用いたセンサ装置 |
US10128401B2 (en) | 2015-09-17 | 2018-11-13 | Lite-On Opto Technology (Changzhou) Co., Ltd. | Optical sensor |
JP2019016615A (ja) * | 2015-12-01 | 2019-01-31 | シャープ株式会社 | 光センサおよびそれを備えた電子機器 |
US9911890B2 (en) * | 2016-06-30 | 2018-03-06 | Stmicroelectronics Pte Ltd | Optical sensor package including a cavity formed in an image sensor die |
FR3081257B1 (fr) * | 2018-05-18 | 2020-07-31 | St Microelectronics Grenoble 2 | Circuit d'emission/reception optique |
-
2018
- 2018-05-18 FR FR1854154A patent/FR3081257B1/fr active Active
-
2019
- 2019-05-10 US US16/409,723 patent/US11038595B2/en active Active
- 2019-05-17 CN CN201920712259.7U patent/CN211719578U/zh active Active
- 2019-05-17 CN CN201910412279.7A patent/CN110504225A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58128762A (ja) * | 1982-01-27 | 1983-08-01 | Fujitsu Ltd | 半導体装置 |
US20150303321A1 (en) * | 2012-12-05 | 2015-10-22 | Asahi Kasei Microdevices Corporation | Infrared sensor and method for manufacturing same, filter member for infrared sensor, and photocoupler |
US20160306042A1 (en) * | 2013-12-05 | 2016-10-20 | Ams Ag | Optical sensor arrangement and method of producing an optical sensor arrangement |
Also Published As
Publication number | Publication date |
---|---|
CN110504225A (zh) | 2019-11-26 |
US20190356390A1 (en) | 2019-11-21 |
FR3081257B1 (fr) | 2020-07-31 |
CN211719578U (zh) | 2020-10-20 |
US11038595B2 (en) | 2021-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3389091B1 (fr) | Procédé de fabrication d'un dispositif d'affichage émissif à led et dispositif d'affichage correspondant | |
EP2448001A2 (fr) | Dispositif optique, procédé pour sa fabrication et boîtier électronique comprenant ce dispositif optique | |
FR3081256A1 (fr) | Circuit d'emission/reception optique | |
EP3625822B1 (fr) | Procédé de fabrication d'un dispositif d'affichage émissif à led | |
WO2006063961A1 (fr) | Procede de fabrication collective de microstructures a elements superposes | |
FR3081257A1 (fr) | Circuit d'emission/reception optique | |
FR3075466A1 (fr) | Couvercle de boitier de circuit electronique | |
FR2977714A1 (fr) | Boitier electronique optique | |
EP1619726A1 (fr) | Boîtier optique pour capteur semiconducteur | |
FR3075467A1 (fr) | Couvercle de boitier de circuit electronique | |
FR3075465A1 (fr) | Couvercle de boitier de circuit electronique | |
EP1421624B1 (fr) | Procede de fabrication de capteur d'image couleur avec ouvertures de contact creusees avant amincissement | |
EP1657749B1 (fr) | Boîtier microélectronique multiplans avec blindage interne | |
EP1624493A2 (fr) | Procédé de fabrication de module optique pour boîtier semiconducteur à capteur optique | |
FR3100379A1 (fr) | Dispositif électronique comprenant des composants électroniques optiques et procédé de fabrication | |
EP2284894A1 (fr) | Capteur d'images éclairé par la face arrière protégé des rayons infrarouges | |
EP3809467B1 (fr) | Procédé de mise en courbure collective d'un ensemble de puces eléctroniques | |
EP3502045B1 (fr) | Procede d exposition d'une region sur une face d'un dispositif electronique | |
FR3102886A1 (fr) | Dispositif optoélectronique | |
FR3087939A1 (fr) | Capteur de lumiere | |
FR2861217A1 (fr) | Dispositif optique pour boitier semi-conducteur optique et procede de fabrication. | |
FR3118294A1 (fr) | Dispositif optoélectronique | |
FR3094141A1 (fr) | procede de fabrication d’un composant optoelectronique a transmission optique en face arriere | |
FR3132959A1 (fr) | Capteur temps de vol | |
FR3100767A1 (fr) | Filtre angulaire |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PLFP | Fee payment |
Year of fee payment: 2 |
|
PLSC | Publication of the preliminary search report |
Effective date: 20191122 |
|
PLFP | Fee payment |
Year of fee payment: 3 |
|
PLFP | Fee payment |
Year of fee payment: 4 |
|
PLFP | Fee payment |
Year of fee payment: 5 |
|
PLFP | Fee payment |
Year of fee payment: 6 |
|
PLFP | Fee payment |
Year of fee payment: 7 |