FR3030940A1 - Chaine d'amplification du type dispositif de plot de gain amelioree - Google Patents

Chaine d'amplification du type dispositif de plot de gain amelioree Download PDF

Info

Publication number
FR3030940A1
FR3030940A1 FR1402916A FR1402916A FR3030940A1 FR 3030940 A1 FR3030940 A1 FR 3030940A1 FR 1402916 A FR1402916 A FR 1402916A FR 1402916 A FR1402916 A FR 1402916A FR 3030940 A1 FR3030940 A1 FR 3030940A1
Authority
FR
France
Prior art keywords
transistor
cell
gain
input
active
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR1402916A
Other languages
English (en)
Other versions
FR3030940B1 (fr
Inventor
Victor Dupuy
Guy Benoit Mallet
Laurent Roussel
Claude Jean Auric
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thales SA
Original Assignee
Thales SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thales SA filed Critical Thales SA
Priority to FR1402916A priority Critical patent/FR3030940B1/fr
Priority to EP15820507.0A priority patent/EP3235125A1/fr
Priority to PCT/EP2015/080695 priority patent/WO2016097397A1/fr
Publication of FR3030940A1 publication Critical patent/FR3030940A1/fr
Application granted granted Critical
Publication of FR3030940B1 publication Critical patent/FR3030940B1/fr
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/60Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators
    • H03F3/605Distributed amplifiers
    • H03F3/607Distributed amplifiers using FET's
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0277Selecting one or more amplifiers from a plurality of amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/72Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G1/00Details of arrangements for controlling amplification
    • H03G1/0005Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
    • H03G1/0088Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal using discontinuously variable devices, e.g. switch-operated
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/18Indexing scheme relating to amplifiers the bias of the gate of a FET being controlled by a control signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/294Indexing scheme relating to amplifiers the amplifier being a low noise amplifier [LNA]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/36Indexing scheme relating to amplifiers the amplifier comprising means for increasing the bandwidth
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/372Noise reduction and elimination in amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/39Different band amplifiers are coupled in parallel to broadband the whole amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/42Indexing scheme relating to amplifiers the input to the amplifier being made by capacitive coupling means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/75Indexing scheme relating to amplifiers the amplifier stage being a common source configuration MOSFET
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/72Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • H03F2203/7206Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal the gated amplifier being switched on or off by a switch in the bias circuit of the amplifier controlling a bias voltage in the amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/72Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • H03F2203/7236Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal the gated amplifier being switched on or off by putting into parallel or not, by choosing between amplifiers by (a ) switch(es)

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Microwave Amplifiers (AREA)

Abstract

Cette chaîne (1) comporte: une ligne de transmission d'entrée (7) ; une ligne de transmission de sortie (8) ; un élément de couplage (10-i) entre les lignes d'entrée et de sortie comportant des première et seconde mailles en parallèle l'une de l'autre, la première maille comportant une première cellule active (16) comportant un transistor pouvant basculer d'un état bloqué à un état polarisé, la seconde maille comportant un condensateur (Ci) et une seconde cellule active (17) comportant un transistor, pouvant basculer d'un état bloqué à un état polarisé, une capacité du condensateur étant choisie pour qu'un gain de la première maille est différent du gain de la seconde maille, la chaîne d'amplification pouvant ainsi être basculée entre des premier et second états présentant chacun un gain caractéristique spécifique, de manière à réaliser la fonction plot de gain.

Description

Chaîne d'amplification du type dispositif de plot de gain améliorée L'invention a pour domaine celui des chaînes d'amplification fonctionnant sur une large bande passante, notamment des systèmes embarqués.
Une fonction de base d'une chaîne de traitement, notamment hyperfréquence, est l'amplification du signal appliqué en entrée de manière à obtenir un signal amplifié en sortie. Il est souvent nécessaire de pouvoir contrôler le gain d'une telle chaîne d'amplification. En effet, le contrôle du gain permet d'augmenter la dynamique de la chaîne d'amplification, en particulier pour la chaîne de traitement d'une antenne fonctionnant en réception, et d'adapter les caractéristiques , de la chaîne d'amplification au niveau du signal à traiter, cette adaptation étant de préférence réalisée en temps réel. Le contrôle du gain d'une chaîne d'amplification est par conséquent une fonctionnalité clé.
Le fait de devoir fonctionner sur une large bande passante impose à la chaîne d'amplification de posséder les caractéristiques suivantes : - fonctionner sur une large bande de fréquence ; - commuter d'une valeur de gain à l'autre en un temps limité, pouvant être extrêmement court, par exemple inférieur à 50 nanosecondes ; - posséder un facteur de bruit qui n'augmente pas plus rapidement que la valeur absolue de la variation de gain, lorsque le gain est diminué ; - présenter une puissance en sortie et des caractéristiques de linéarité du signal de sortie en fonction du signal d'entrée qui sont peu sensibles à des variations du gain de la chaîne d'amplification.
On connaît deux types de chaînes d'amplification à gain variable. Le premier type est constitué par les chaînes d'amplification dont le gain varie de manière continue. Le second type est constitué par les chaînes d'amplification dont le gain varie de manière discrète entre au moins deux valeurs de gain.
Pour le premier type de chaîne d'amplification, il existe deux modes de réalisation. Dans le premier mode de réalisation connu, le contrôle du gain est obtenu en combinant un amplificateur à gain fixe avec un atténuateur variable. Dans le second mode de réalisation connu, le contrôle du gain est obtenu en pilotant le point de polarisation des composants actifs des éléments amplificateurs de la chaîne d'amplification.
Dans le premier mode de réalisation, si l'atténuateur variable est placé en amont de l'amplificateur, un inconvénient majeur réside dans l'augmentation du facteur de bruit de la chaîne d'amplification. En effet, pour des signaux d'entrée de faible intensité, l'atténuateur est réglé à l'atténuation minimum et cette atténuation minimum vient directement s'ajouter au facteur de bruit de l'amplificateur. Dans le premier mode de réalisation, si l'atténuateur variable est placé en aval de l'amplificateur, l'inconvénient majeur réside dans la diminution de la puissance maximum des signaux de sortie. En effet, le gain de l'amplificateur est diminué de la valeur de l'atténuation courante à laquelle est réglé l'atténuateur, c'est-à-dire au moins l'atténuation minimum. De plus, dans cette variante de réalisation, l'amplificateur reste exposé directement aux signaux les plus forts pour lesquels l'atténuateur sera bloqué à son atténuation maximum. Ceci a un effet dommageable sur les caractéristiques de linéarité de la chaîne d'amplification pour de tels signaux forts. Dans ce premier mode de réalisation, le gain maximum de la chaîne d'amplification, est égal au gain de l'amplificateur, diminué de l'atténuation de l'atténuateur variable, qui est au moins supérieure à l'atténuation minimum de ce dernier. Plus l'atténuation minimum est forte plus il faudra augmenter le gain pour que la chaîne d'amplification présente le gain total souhaité. Ceci a un impact négatif sur la consommation de la chaîne d'amplification.
Le second mode de réalisation est encore plus difficile à mettre en oeuvre car il cumule les inconvénients du premier mode de réalisation : le facteur de bruit et la puissance (ou les caractéristiques de linéarité) dépendent des points de polarisation des composants actifs de l'élément amplificateur. Le pilotage de ces points de polarisation pour faire varier le gain s'oppose en général aux objectifs recherchés pour un système devant fonctionner sur une large bande passante. Dans le second type de chaîne d'amplification, pour lequel le gain varie de manière discrète, il existe un mode de réalisation connu sous la dénomination de dispositif de plot de gain.
Un tel élément amplificateur est constitué, comme cela est représenté sur la figure 1, de deux composants de base placés en parallèle entre deux commutateurs. Le premier composant est un amplificateur de gain G. le second composant est un atténuateur d'atténuation A. Le gain total Gt de ce dispositif peut prendre deux valeurs en fonction de l'état des commutateurs d'entrée et de sortie. Lorsque le chemin de commutation passe par la branche supérieure du dispositif de la figure 1, c'est-à-dire à travers l'atténuateur, le gain total Gt est égal à: Gt = - 2xP - A, où P est la perte introduite par le commutateur d'entrée ou le commutateur de sortie. Lorsque le chemin de puissance passe par la branche inférieure du dispositif de la figure 1, c'est-à-dire à travers l'amplificateur, le gain total Gt du dispositif de plot de gain est égal à : Gt = - 2xP + G.
Le dispositif de plot de gain est alors caractérisé par la différence entre ces deux valeurs de gain possibles, soit : G + A. Dans une variante où l'atténuateur est remplacé par une simple connexion, qui, en première approximation, est à perte nulle, le principe présenté ci-dessus est le même avec : A = 0.
Dans une variante où l'amplificateur est remplacé par une simple connexion, qui, en première approximation, est à perte nulle, le principe est le même que celui indiqué ci-dessus avec G = 0. Cette dernière variante de réalisation est généralement dénommée dispositif de plot d'atténuation. Ainsi, l'utilisation de commutateurs en entrée et en sortie a pour conséquence une dégradation directe du facteur de bruit de la chaîne d'amplification. En effet, les commutateurs étant des structures passives, les pertes du commutateur d'entrée viennent directement s'ajouter aux facteurs de bruit du reste de la chaîne d'amplification (commutateurs de sortie et amplificateur ou atténuateur). De la même manière, la puissance de sortie du dispositif de plot de gain est directement dégradée par les pertes du commutateur de sortie. De plus, l'utilisation de deux commutateurs entraîne systématiquement l'augmentation des pertes de la chaîne d'amplification, quel que soit le chemin suivi par la puissance. Dans le cas d'une chaîne de réception utilisant plusieurs dispositifs de plots de gain en série pour gérer la dynamique de la chaîne d'amplification, il est nécessaire d'ajouter un ou plusieurs amplificateurs additionnels permettant de compenser l'ensemble des pertes introduites par les différents commutateurs. L'invention a donc pour but de pallier ce problème.
L'invention a pour objet une chaîne d'amplification du type dispositif de plot de gain, caractérisée en ce qu'elle comporte, entre des premier et second accès d'entrée et des premier et second accès de sortie : - une ligne de transmission d'entrée entre les premiers accès d'entrée et de sortie ; - une ligne de transmission de sortie entre les second accès d'entrée et de sortie ; et, - au moins un élément de couplage entre les lignes d'entrée et de sortie comportant des première et seconde mailles en parallèle l'une de l'autre et respectivement connectées entre la ligne d'entrée et la ligne de sortie, la première maille comportant une première cellule active comportant au moins un transistor pouvant être basculé d'un état bloqué à un état polarisé par l'application d'un premier signal de commande, la seconde maille comportant, en série, un condensateur et une seconde cellule active comportant au moins un transistor, pouvant être basculé d'un état bloqué à un état polarisé par l'application d'un second signal de commande, le condensateur étant connecté d'une part à la ligne de transmission d'entrée et d'autre part à la seconde cellule, une capacité dudit condensateur étant choisie pour qu'un gain total de la première maille lorsque le transistor de la première cellule est dans l'état polarisé est différent du gain total de la seconde maille lorsque le transistor de la seconde cellule est dans l'état polarisé, la chaîne d'amplification pouvant ainsi être basculée entre un premier état, dans lequel le transistor des premières mailles est polarisé et le transistor des secondes mailles est bloqué, et un second état, dans lequel le transistor des premières mailles est bloqué et le transistor des secondes mailles est polarisé, les premier et second états présentant chacun un gain caractéristique spécifique, de manière à réaliser la fonction plot de gain. Suivant des modes particuliers de réalisation, la chaîne d'amplification comporte une ou plusieurs des caractéristiques suivantes, prises isolément ou suivant toutes les combinaisons techniquement possibles : - au moins un transistor d'une cellule active parmi les première et seconde cellules est un transistor à effet de champ ; - une cellule active parmi les première et seconde cellules actives comporte un unique transistor à effet de champ dont l'électrode de grille st connectée à la ligne de transmission d'entrée, dont l'électrode de drain est connectée à la ligne de transmission de sortie, et dont l'électrode de source est connectée à un point commun ; - une cellule active parmi les première et seconde cellules actives comporte deux transistors à effet de champ, assemblés selon un montage cascode ; - au moins un transistor d'une cellule active parmi les première et seconde cellules est un transistor bipolaire ; - une cellule active parmi les première et seconde cellules actives comporte un unique transistor bipolaire dont l'électrode de base est connectée à la ligne de transmission d'entrée, dont l'électrode de collecteur est connectée à la ligne de 10 transmission de sortie, et dont l'électrode d'émetteur est connectée à un point commun ; - une cellule active parmi les première et seconde cellules actives comporte deux transistors bipolaires, assemblés selon un montage cascode ; - la ligne de transmission d'entrée et/ou la ligne de transmission de sortie comporte, entre deux noeuds de connexion des deux mailles d'un même élément actif ou 15 de deux éléments actifs consécutifs, au moins une inductance réelle ; - le premier accès de sortie et/ou le second accès d'entrée est connectée à une charge ; et - ladite chaîne d'amplification est propre à fonctionner sur une large bande de fréquence, notamment entre 1 et 25 GHz. 20 - L'invention et ses avantages seront mieux compris à la lecture de la description détaillée qui va suivre d'un mode de réalisation particulier, donnée uniquement à titre d'exemple non limitatif, cette description étant faite en se référant aux dessins annexés sur lesquels : - la figure 1 est une représentation schématique d'une chaîne d'amplification du 25 type dispositif de plot de gain selon l'état de la technique, comportant des commutateurs ; - la figure 2 est un schéma de la chaîne d'amplification du type dispositif de plot de gain selon l'invention; - la figure 3 est un schéma équivalent d'un transistor constituant une cellule de la chaîne d'amplification de la figure 2, selon un premier mode de réalisation ; 30 - la figure 4 représente un schéma du montage de deux transistors d'une cellule de la chaîne d'amplification de la figure 2, selon un second mode de réalisation ; - la figure 5 est un schéma équivalent d'un pont diviseur de tension capacitif mis en oeuvre dans la chaîne de la figure 2 avec une cellule conforme à celle de la figure 3; - les figures 6 et 7 représentent l'état de gain maximum et l'état de gain minimum 35 de la chaîne d'amplification de la figure 2 et, - les figures 8 et 9 sont des graphes représentatifs de l'évolution du gain et de la puissance de sortie en fonction de la fréquence de la chaîne d'amplification de la figure 2 dans l'état de gain maximum de la figure 7 ou dans l'état de gain minimum de la figure 8.
En se référant à la figure 2, une chaîne d'amplification du type dispositif à plot de gain 1 selon un mode de réalisation préféré de l'invention va être présentée. La chaîne 1 est un quadripôle comportant des premier et second accès d'entrée 2 et 4 et des premier et second accès de sortie 3 et 5. La chaîne 1 possède la structure générale d'un amplificateur distribué.
La chaîne 1 est constituée de deux lignes de transmission : respectivement une ligne d'entrée 7, entre les accès 1 et 3, et une ligne de sortie 8, entre les accès 4 et 5. Les lignes 7 et 8 se comportent comme des lignes de transmission. Elles ont un comportement sensiblement constant depuis les fréquences basses (le continu en théorie, les limitations pratiques venant des circuits de polarisation), jusqu'à des fréquences de coupures liées à la tailles des transistors, donc aux caractéristiques fondamentales du circuit (gain, puissance de sortie, ...), ce qui confère à ce type de circuit un comportement large bande. Les lignes sont constituées pour une pluralité d'inductances 6 en série. Les inductances sont soit virtuelles, c'est-à-dire constituées par les inductances de pistes du circuit qui connectent les composants entre eux, soit réelles, c'est-à-dire constituées par des selfs. Les lignes d'entrée et de sortie 7 et 8 sont activement couplées entre elles par une pluralité d'éléments actifs 10-i, où i est un entier variant entre 1 et n. Le nombre total n d'éléments actifs n'est pas déterminant et peut être n'importe quel entier supérieur ou égal à l'unité. Dans la pratique, ce nombre est souvent compris entre deux et six. Sur la figure 2, trois éléments actifs relient les lignes d'entrée et de sortie entre elles. Le dispositif 1 est utilisé en appliquant un signal d'entrée sur le premier accès 2 (In sur la figure) et en collectant un signal de sortie sur l'accès 5 (Out sur la figure), les accès 3 et 4 étant connectés à des charges annexes, de préférence des résistances terminales, notées Zg et Zd sur la figure 2. Chaque résistance terminale est égale, en principe, à l'impédance caractéristique de la ligne à laquelle elle est connectée. Dans le cas d'une intégration dans un Circuit Intégré Monolithique Hyperfréquence ou MMIC, selon l'acronyme anglais « Monolithic Microwave Integrated Circuit », les connexions des charges annexes se font généralement sur la puce et les accès 3 et 4 ne sont pas disponibles.
Chaque élément actif 10-1 comporte deux mailles. Une première maille connectée entre un noeud 12, sur la première ligne 7, et un noeud 14, sur la seconde ligne 8. Une seconde maille connectée entre un noeud 13 sur la première ligne et un noeud 15 sur la seconde ligne. Il est à noter que, entre deux noeuds 12 et 13 d'un même élément actif ou de deux éléments actifs voisins, la ligne d'entrée 7 comporte au moins une inductance 6. De même, entre deux noeuds 14 et 15 d'un même élément actif ou de deux éléments actifs voisins, la ligne de sortie 8 comporte au moins une inductance 6, virtuelle ou réelle. La première maille comporte une première cellule active 16. 10 Dans un premier mode de réalisation, une cellule active comporte un unique transistor, de préférence à effet de champ, dont l'électrode de grille G est connectée à la première ligne 7, dont l'électrode le drain D est connectée à la seconde ligne 8, et dont l'électrode de source S est connectée à un point commun du circuit, comme cela est représenté sur la figure 3. Le transistor est polarisé par l'application d'une tension de 15 commande adapté sur son électrode de grille G. Par exemple la tension de commande est de -3 V pour bloquer le transistor et légèrement supérieur à 0 V pour polariser le transistor. Au lieu d'utiliser des transistors à effet de champ (par exemple MOSFET), Il est également possible d'utiliser des transistors bipolaires. Par exemple un transistor monté 20 de manière à ce que son électrode de base soit connectée à la ligne d'entrée 7 et que son électrode de collecteur soit connectée à la ligne de sortie 8, l'électrode d'émetteur du transistor étant connecté à un point commun du circuit. Le transistor est polarisé par l'application d'une tension de commande adaptée sur son électrode de base. Dans un seconde mode de réalisation, une cellule active comporte plusieurs 25 transistors. Par exemple, comme représenté sur la figure 4, deux transistors à effet de champ sont utilisés. Ils sont par exemple assemblés selon un montage « cascode » pour former une cellule active. La seconde maille comporte une seconde cellule active 17 en série avec un condenseur Ci. 30 La seconde cellule active 17 est similaire à la première cellule active 16. De préférence, et comme cela est considéré dans la suite de la présente demande, elle est identique à la première cellule active 16. Les condensateurs Ci peuvent avoir des capacités différentes d'un élément actif 10-i à l'autre. Cependant, de préférence, et comme cela est considéré dans la suite de la 35 présente demande, les capacités des condensateurs Ci sont identiques entre elles.
Comme le montre la figure 3, qui représente un schéma équivalent d'un transistor à effet de champ, l'électrode de source et l'électrode de grille sont connectées par un condensateur Cgs. Le condensateur Ci est connecté entre la ligne d'entrée 7 et la seconde cellule 17, de manière à être placé en série du condensateur Cgs. De la sorte, seule la valeur de la capacité totale connectée à la ligne d'entrée est modifiée. La ligne d'entrée continue donc à se comporter comme une ligne de transmission. De plus, il n'y a pas de différence de nature entre les première et seconde mailles.
Il est à noter que la capacité Ci n'a aucune incidence ou tout au moins une influence négligeable sur le comportement de la première maille. Enfin, la présence du condensateur Ci permet de modifier le gain de la seconde cellule active 17. En effet, en ajoutant un condensateur de capacité Ci en série avec la grille G, on réalise un diviseur de tension, entre les capacités Ci et Cgs, comme cela est représenté à la figure 5. En conséquence, la tension de grille Vg en entrée du transistor est réduite dans la proportion Ci/(Ci+Cgs). Cette diminution de la tension de grille Vg se retrouve sur l'intensité du courant commandé Id, généré par la transconductance, de gain Gm, puisque l'intensité du courant Id est proportionnelle à la tension de grille : Id = Gm x Vg. Le gain total G2 de la seconde maille est donc diminué selon : G2 = Gm x Ci/(Ci+Cgs). Il est à noter que, dans le cas où les cellules actives sont identiques entre elles, le gain total G1 de la première cellule est : G1 = Gm. Il est à noter que le gain correspond au rapport de la grandeur de sortie sur la grandeur d'entrée, soit ici une intensité sur une tension.
En fonctionnement, le dispositif 1 est basculé entre deux états présentant chacun un gain caractéristique spécifique, réalisant ainsi la fonction plot de gain. Dans le premier état, représenté à la figure 7, correspondant à un état de gain maximal du dispositif 1, les premières cellules actives 16 de chaque élément de couplage 10-i sont allumées (c'est-à-dire que les transistors sont polarisés par l'application d'une même première tension de commande positive sur leurs grilles), alors que les secondes cellules 17 sont éteintes (c'est-à-dire que les transistors sont bloqués par l'application d'une seconde tension de commande négative sur leurs grilles). Le gain total obtenu dans cet état est : Gmax = Gl. Dans le deuxième état, représenté à la figure 8, correspondant à un état de gain minimal du dispositif 1, les premières cellules actives 16 de chaque élément de couplage sont éteintes (c'est-à-dire que les transistors sont bloqués par l'application d'une première tension de commande négative sur leurs grilles), alors que les secondes cellules 17 sont allumées (c'est-à-dire que les transistors sont polarisés en appliquant une première tension de commande positive sur leurs grilles). Le gain obtenu dans cet état est : Gmin = G2. La valeur du gain total Gmin dans l'état de gain minimal est ajustée grâce par le choix des valeurs des condensateurs Ci. Pour valider l'intérêt de cette chaîne d'amplification du type dispositif de plot de gain, un modèle en technologie MMIC a été développé. Les résultats de simulation sont présentés sur les graphes des figures 8 et 9. Sur la figure 8, le premier graphe Cl représente le gain total pour l'état de gain maximal et le second graphe C2 représente le gain total pour l'état de gain minimal. Dans cet exemple, la valeur du plot de gain, c'est-à-dire la différence entre Gmax et Gmin, a été ajustée à 6 dB. On constate que la valeur du gain est sensiblement constante de 2 à 18 GHz, ce qui valide l'utilisation de cette structure en tant qu'élément amplificateur large bande. Sur la figure 9, le deuxième graphe D1 représente la puissance de sortie à 1dB de compression du dispositif dans l'état gain maximal et le second graphe D2 représente cette même puissance pour l'état de gain minimal. Il est intéressant de noter que cette structure permet d'obtenir une puissance de sortie Pout quasiment identique pour les deux états de la chaîne 1. L'avantage de la chaîne d'amplification venant d'être présentée réside dans le fait qu'elle ne comporte aucun commutateur, ni en entrée ni en sortie.
Ceci induit les avantages suivants : - le facteur de bruit n'est pas dégradé par des pertes qui seraient générées par un commutateur d'entrée comme c'est le cas pour un dispositif classique, - la puissance de sortie n'est pas diminuée par des pertes qui seraient causées par un commutateur de sortie, la surface du circuit correspondant est quasiment équivalente à celle d'un dispositif classique, la mise en oeuvre est particulièrement simple, puisque seulement deux tensions de commande de grille sont nécessaires (hormis celle de polarisation de drain).
Le mode de réalisation de ce nouveau type d'amplificateur distribué est parfaitement compatible avec une technologie de type MMIC.

Claims (10)

  1. REVENDICATIONS1.- Chaîne d'amplification du type dispositif de plot de gain (1), caractérisée en ce qu'elle comporte, entre des premier et second accès d'entrée (2, 4) et des premier et second accès de sortie (3, 5) : - Une ligne de transmission d'entrée (7) entre les premiers accès d'entrée et de sortie ; - Une ligne de transmission de sortie (8) entre les second accès d'entrée et de sortie ; - au moins un élément de couplage (10-i) entre les lignes d'entrée et de sortie comportant des première et seconde mailles en parallèle l'une de l'autre et respectivement connectées entre la ligne d'entrée et la ligne de sortie, la première maille comportant une première cellule active (16) comportant au moins un transistor pouvant être basculé d'un état bloqué à un état polarisé par l'application d'un premier signal de commande, la seconde maille comportant, en série, un condensateur (Ci) et une seconde cellule active (17) comportant au moins un transistor, pouvant être basculé d'un état bloqué à un état polarisé par l'application d'un second signal de commande, le condensateur étant connecté d'une part à la ligne de transmission d'entrée et d'autre part à la seconde cellule, une capacité dudit condensateur étant choisie pour qu'un gain total de la première maille (G1) lorsque le transistor de la première cellule est dans l'état polarisé est différent du gain total de la seconde maille (G2) lorsque le transistor de la seconde cellule est dans l'état polarisé, la chaîne d'amplification pouvant ainsi être basculée entre un premier état, dans lequel le transistor des premières mailles est polarisé et le transistor des secondes mailles est bloqué, et un second état, dans lequel le transistor des premières mailles est bloqué et le transistor des secondes mailles est polarisé, les premier et second états présentant chacun un gain caractéristique spécifique, de manière à réaliser la fonction plot de gain.
  2. 2.- Chaîne d'amplification selon la revendication 1, dans laquelle ledit au moins un transistor d'une cellule active parmi les première et seconde cellules (16, 17) est un transistor à effet de champ.
  3. 3.- Chaîne d'amplification selon la revendication 2, dans la quelle une cellule active parmi les première et seconde cellules actives (16, 17) comporte un unique transistor à effet de champ dont l'électrode de grille (G) est connectée à la ligne de transmission d'entrée (7), dont l'électrode de drain (D) est connectée à la ligne de transmission de sortie (8), et dont l'électrode de source (S) est connectée à un point commun.
  4. 4.- Chaîne d'amplification selon la revendication 2 ou la revendication 3, dans laquelle une cellule active parmi les première et seconde cellules actives (16, 17) comporte deux transistors à effet de champ, assemblés selon un montage cascode.
  5. 5.- Chaîne d'amplification selon la revendication 1, dans laquelle ledit au moins un transistor d'une cellule active parmi les première et seconde cellules (16, 17) est un transistor bipolaire.
  6. 6.- Chaîne d'amplification selon la revendication 5, dans laquelle une cellule active parmi les première et seconde cellules actives (16, 17) comporte un unique transistor bipolaire dont l'électrode de base est connectée à la ligne de transmission d'entrée (7), dont l'électrode de collecteur est connectée à la ligne de transmission de sortie (8), et dont l'électrode d'émetteur est connectée à un point commun.
  7. 7.- Chaîne d'amplification selon la revendication 5 ou la revendication 6, dans lequel une cellule active parmi les première et seconde cellules actives (16, 17) comporte deux transistors bipolaires, assemblés selon un montage cascode.
  8. 8.- Chaîne d'amplification selon l'une quelconque des revendications 1 à 7, dans laquelle la ligne de transmission d'entrée (7) et/ou la ligne de transmission de sortie (8) comporte, entre deux noeuds de connexion des deux mailles d'un même élément actif (10-i) ou de deux éléments actifs consécutifs, au moins une inductance réelle (6).
  9. 9.- Chaîne d'amplification selon l'une quelconque des revendications 1 à 8, dans laquelle le premier accès de sortie (3) et/ou le second accès d'entrée (4) est connectée à une charge (Zg, Zd).
  10. 10.- Chaîne d'amplification selon l'une quelconque des revendications 1 à 9, propre à fonctionner sur une large bande de fréquence, notamment entre 1 et 25 GHz.
FR1402916A 2014-12-18 2014-12-18 Chaine d'amplification du type dispositif de plot de gain amelioree Active FR3030940B1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
FR1402916A FR3030940B1 (fr) 2014-12-18 2014-12-18 Chaine d'amplification du type dispositif de plot de gain amelioree
EP15820507.0A EP3235125A1 (fr) 2014-12-18 2015-12-18 Chaîne d'amplification du type dispositif de plot de gain améliorée
PCT/EP2015/080695 WO2016097397A1 (fr) 2014-12-18 2015-12-18 Chaîne d'amplification du type dispositif de plot de gain améliorée

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR1402916 2014-12-18
FR1402916A FR3030940B1 (fr) 2014-12-18 2014-12-18 Chaine d'amplification du type dispositif de plot de gain amelioree

Publications (2)

Publication Number Publication Date
FR3030940A1 true FR3030940A1 (fr) 2016-06-24
FR3030940B1 FR3030940B1 (fr) 2018-03-09

Family

ID=53177519

Family Applications (1)

Application Number Title Priority Date Filing Date
FR1402916A Active FR3030940B1 (fr) 2014-12-18 2014-12-18 Chaine d'amplification du type dispositif de plot de gain amelioree

Country Status (3)

Country Link
EP (1) EP3235125A1 (fr)
FR (1) FR3030940B1 (fr)
WO (1) WO2016097397A1 (fr)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110693482B (zh) * 2019-08-23 2020-12-22 西安电子科技大学 一种应用于心电信号采集的模拟前端电路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010002803A1 (en) * 1999-12-02 2001-06-07 Fujitsu Limited Distributed amplifier with improved flatness of frequency characteristic
FR2953665A1 (fr) * 2009-12-08 2011-06-10 Thales Sa Amplificateur distribue hyperfrequences large bande et grande dynamique et structures hyperfrequences utilisant un tel amplificateur
US8035449B1 (en) * 2009-01-02 2011-10-11 Rf Micro Devices, Inc. Capacitively-coupled distributed amplifier with baseband performance

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7839216B2 (en) * 2008-05-27 2010-11-23 Rayspan Corporation RF power amplifiers with linearization
FR2948514B1 (fr) * 2009-07-24 2011-07-22 Thales Sa Structure hyperfrequences de commutation a amplificateur distribue avec entree d'injection de signal de test

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010002803A1 (en) * 1999-12-02 2001-06-07 Fujitsu Limited Distributed amplifier with improved flatness of frequency characteristic
US8035449B1 (en) * 2009-01-02 2011-10-11 Rf Micro Devices, Inc. Capacitively-coupled distributed amplifier with baseband performance
FR2953665A1 (fr) * 2009-12-08 2011-06-10 Thales Sa Amplificateur distribue hyperfrequences large bande et grande dynamique et structures hyperfrequences utilisant un tel amplificateur

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
AYASLI Y ET AL: "CAPACITIVELY COUPLED-TRAVELING-WAVE POWER AMPLIFIER", IEEE TRANSACTIONS ON MICROWAVE THEORY AND TECHNIQUES, IEEE SERVICE CENTER, PISCATAWAY, NJ, US, vol. 32, no. 12, 1 January 1984 (1984-01-01), pages 1704 - 1709, XP000916481, ISSN: 0018-9480, DOI: 10.1109/TMTT.1984.1132918 *
SHOHAT J ET AL: "INVESTIGATION OF DRAIN-LINE LOSS AND THE S22 KINK EFFECT IN CAPACITIVELY COUPLED DISTRIBUTED AMPLIFIERS INVESTIGATION OF DRAIN-LIKE LOSS AND THE S22 KINK EFFECT IN CAPACITIVELY COUPLED DISTRIBUTED AMPLIFIERS", IEEE TRANSACTIONS ON MICROWAVE THEORY AND TECHNIQUES, IEEE SERVICE CENTER, PISCATAWAY, NJ, US, vol. 53, no. 12, 1 December 2005 (2005-12-01), pages 3767 - 3773, XP001240889, ISSN: 0018-9480, DOI: 10.1109/TMTT.2005.859873 *

Also Published As

Publication number Publication date
FR3030940B1 (fr) 2018-03-09
EP3235125A1 (fr) 2017-10-25
WO2016097397A1 (fr) 2016-06-23

Similar Documents

Publication Publication Date Title
FR2538191A1 (fr) Amplificateur a paire de transistors a effet de champ de couplage a grilles
FR2916108A1 (fr) Amplificateur de puissance a haute frequence
WO2002054167A1 (fr) Regulateur de tension a stablite amelioree
FR2959077A1 (fr) Amplificateur a faible facteur de bruit, a gain variable et de puissance
FR2721156A1 (fr) Circuit de linéarisation à prédistorsion.
FR3030153A1 (fr) Amplificateur rf a plages multiples
FR3030940A1 (fr) Chaine d'amplification du type dispositif de plot de gain amelioree
US8836430B1 (en) Wideband distributed amplifier with integral bypass
EP1870716B1 (fr) Dispositif de detection hyperfrequence large bande
EP2705605B1 (fr) Circuit d'amplification et chaîne de réception
WO2020016305A1 (fr) Architecture emettrice radiofrequence rf
WO2005022741A1 (fr) Amplificateur a grande dynamique de puissance de sortie
FR2625052A1 (fr) Circuit hyperfrequences comprenant au moins un transistor a effet de champ charge
FR2818762A1 (fr) Regulateur de tension a gain statique en boucle ouverte reduit
EP0372643B1 (fr) Dispositif semiconducteur intégré comprenant un étage amplificateur de puissance en hyperfréquences
EP1017171B1 (fr) Dispositif de contrôle de phase constitué de multiples structures amplificatrices distribuées à éléments actifs commutables pour former une ligne à longueur programmable
FR2953665A1 (fr) Amplificateur distribue hyperfrequences large bande et grande dynamique et structures hyperfrequences utilisant un tel amplificateur
FR2633119A1 (fr) Circuit actif hyperfrequences du type passe-tout
EP4020821B1 (fr) Système d'adaptation de la tension d'un drain d'un étage de puissance
FR2473745A1 (fr) Comparateur verrouille par diodes rapides a haute resolution
FR2683686A1 (fr) Amplificateur de puissance micro-ondes.
FR2759508A1 (fr) Amplificateur distribue
EP2039000A1 (fr) Dispositif d'amplification d'un signal hyperfrequence a large bande
FR2955721A1 (fr) Cellule amplificatrice hyperfrequence large bande a gain reglable faible cout et amplificateur distribue comportant une telle cellule
EP3235124B1 (fr) Chaîne de réception de signaux electromagnétiques impulsionnels

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 2

PLSC Publication of the preliminary search report

Effective date: 20160624

PLFP Fee payment

Year of fee payment: 3

PLFP Fee payment

Year of fee payment: 4

PLFP Fee payment

Year of fee payment: 6

PLFP Fee payment

Year of fee payment: 7

PLFP Fee payment

Year of fee payment: 8

PLFP Fee payment

Year of fee payment: 9

PLFP Fee payment

Year of fee payment: 10