FR3010811B1 - Procede de determination du dimensionnement des transistors d'un circuit analogique - Google Patents

Procede de determination du dimensionnement des transistors d'un circuit analogique Download PDF

Info

Publication number
FR3010811B1
FR3010811B1 FR1358839A FR1358839A FR3010811B1 FR 3010811 B1 FR3010811 B1 FR 3010811B1 FR 1358839 A FR1358839 A FR 1358839A FR 1358839 A FR1358839 A FR 1358839A FR 3010811 B1 FR3010811 B1 FR 3010811B1
Authority
FR
France
Prior art keywords
circuit
transistors
block
transistor
determining
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
FR1358839A
Other languages
English (en)
Other versions
FR3010811A1 (fr
Inventor
Farakh Javid
Ramy Iskander
Marie-Minerve Louerat
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Centre National de la Recherche Scientifique CNRS
Sorbonne Universite
Original Assignee
Centre National de la Recherche Scientifique CNRS
Universite Pierre et Marie Curie Paris 6
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Centre National de la Recherche Scientifique CNRS, Universite Pierre et Marie Curie Paris 6 filed Critical Centre National de la Recherche Scientifique CNRS
Priority to FR1358839A priority Critical patent/FR3010811B1/fr
Priority to US14/915,049 priority patent/US9792392B2/en
Priority to EP14752908.5A priority patent/EP3044707A1/fr
Priority to PCT/FR2014/051956 priority patent/WO2015036667A1/fr
Publication of FR3010811A1 publication Critical patent/FR3010811A1/fr
Priority to IL244087A priority patent/IL244087A0/en
Application granted granted Critical
Publication of FR3010811B1 publication Critical patent/FR3010811B1/fr
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/36Circuit design at the analogue level
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/20Design optimisation, verification or simulation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/36Circuit design at the analogue level
    • G06F30/373Design optimisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

L'invention concerne un procédé de détermination des valeurs de paramètres électriques des transistors d'un circuit analogique d'un système sur puce, comprenant - (100) décomposer le circuit en un ensemble de blocs reliés entre eux ; - (110) établir le schéma électrique dudit circuit; - (120) définir un ensemble de contraintes électriques propres audit circuit, blocs et transistors de chaque bloc ; - (130) définir des paramètres électriques de circuit, de bloc et de transistors ; - (140) sélectionner, pour chaque transistor du circuit, un opérateur de calcul des valeurs de paramètres électriques dudit transistor ; - (150) générer des graphes structurés de chaque bloc du circuit à partir des contraintes définies et des opérateurs choisis, - (151) assembler ces graphes structurés de blocs en un graphe général du circuit ; - (160) identifier s'il existe un conflit ; et - (170) émettre un signal d'alarme dans ce cas.
FR1358839A 2013-09-13 2013-09-13 Procede de determination du dimensionnement des transistors d'un circuit analogique Active FR3010811B1 (fr)

Priority Applications (5)

Application Number Priority Date Filing Date Title
FR1358839A FR3010811B1 (fr) 2013-09-13 2013-09-13 Procede de determination du dimensionnement des transistors d'un circuit analogique
US14/915,049 US9792392B2 (en) 2013-09-13 2014-07-28 Method for determining the sizing of the transistors of an analog circuit
EP14752908.5A EP3044707A1 (fr) 2013-09-13 2014-07-28 Procede de determination du dimensionnement des transistors d'un circuit analogique
PCT/FR2014/051956 WO2015036667A1 (fr) 2013-09-13 2014-07-28 Procede de determination du dimensionnement des transistors d'un circuit analogique
IL244087A IL244087A0 (en) 2013-09-13 2016-02-11 A method for determining the size of analog circuit transistors

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR1358839A FR3010811B1 (fr) 2013-09-13 2013-09-13 Procede de determination du dimensionnement des transistors d'un circuit analogique

Publications (2)

Publication Number Publication Date
FR3010811A1 FR3010811A1 (fr) 2015-03-20
FR3010811B1 true FR3010811B1 (fr) 2022-03-11

Family

ID=50424333

Family Applications (1)

Application Number Title Priority Date Filing Date
FR1358839A Active FR3010811B1 (fr) 2013-09-13 2013-09-13 Procede de determination du dimensionnement des transistors d'un circuit analogique

Country Status (5)

Country Link
US (1) US9792392B2 (fr)
EP (1) EP3044707A1 (fr)
FR (1) FR3010811B1 (fr)
IL (1) IL244087A0 (fr)
WO (1) WO2015036667A1 (fr)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170235856A1 (en) 2016-02-11 2017-08-17 International Business Machines Corporation Formal verification driven power modeling and design verification
CN106483449B (zh) * 2016-09-09 2019-01-25 电子科技大学 基于深度学习与复数特征的模拟电路故障诊断方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1932089A1 (fr) * 2005-09-29 2008-06-18 Mentor Graphics Corporation Reciblage de conception analogique
US8443329B2 (en) * 2008-05-16 2013-05-14 Solido Design Automation Inc. Trustworthy structural synthesis and expert knowledge extraction with application to analog circuit design
WO2013077081A1 (fr) * 2011-11-24 2013-05-30 シャープ株式会社 Dispositif semi-conducteur et appareil électronique

Also Published As

Publication number Publication date
EP3044707A1 (fr) 2016-07-20
US9792392B2 (en) 2017-10-17
FR3010811A1 (fr) 2015-03-20
IL244087A0 (en) 2016-04-21
WO2015036667A1 (fr) 2015-03-19
US20160224700A1 (en) 2016-08-04

Similar Documents

Publication Publication Date Title
WO2012146256A3 (fr) Système d'éclairage et procédé permettant de changer localement les conditions de lumière
FR3011936B1 (fr) Procede, systeme et programme d'ordinateur d'analyse acoustique d'une machine
WO2015025053A3 (fr) Procédé et système d'authentification faisant intervenir un oscillateur à quartz
FR2995167B1 (fr) Procede de traitement d'un signal audio avec modelisation de la reponse globale du haut-parleur electrodynamique
MX2016005337A (es) Dispositivos, sistemas y metodos para detectar un diferencial bilateral en el umbral olfativo de olores puros.
ATE454055T1 (de) Schrittüberwachungs-einrichtung
BR112012031331A2 (pt) "método e dispositivo para a monitoração e/ou otimização de processos de moldagem por injeção"
FR3050278B1 (fr) Procede de determination de la valeur de parametres relatifs a l’etat d’un accumulateur d’une batterie, batterie et systeme de gestion electronique d’une batterie
EA201000734A1 (ru) Способ и аппарат для мониторинга пространственного образования фибринового сгустка
FR3010811B1 (fr) Procede de determination du dimensionnement des transistors d'un circuit analogique
FR3056299B1 (fr) Procede de determination de la consommation en courant d'une charge active, par exemple une unite de traitement, et circuit electronique associe
FR3023623B1 (fr) Procede d'estimation de l'etat d'un systeme mobile et centrale inertielle correspondante.
BR112014023802A8 (pt) método para uma previsão de cruzamento e sistema de cruzamento
FR3005741B1 (fr) Procede pour la detection, la capture et/ou le relargage d'elements chimiques
MX2016003882A (es) Metodo y aparato para predecir una señal de excitacion de banda alta.
MX2018002458A (es) Sistema, metodo y procesador para monitorear un signo vital de un sujeto.
MA51425A (fr) Système et procédé de traitement de liquide hémorragique pour de l'autotransfusion
MY182683A (en) Device and method for temperature detection and measurement using integrated computational elements
FR2980024B1 (fr) Procede de suivi d'entites
FR2891380B1 (fr) Procede et systeme de validation des defaillances pour aerodynes
FR3024946B1 (fr) Procede pour determiner le pronostic de survie d'un patient atteint d'un cancer du pancreas
FR2963103B1 (fr) Procede d'estimation de la quantite d'entites deposees sur des microparticules en suspension dans une solution, dispositif associe et utilisation de ce dispositif
FR3067042B1 (fr) Procede de detection optique
FR3007843B1 (fr) Procede et dispositif de determination de la phase d’un signal alternatif
FR3031617B1 (fr) Systeme et procede d'acquisition de donnees contextuelles et d'identification de vehicules

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 3

PLFP Fee payment

Year of fee payment: 4

PLFP Fee payment

Year of fee payment: 5

TQ Partial transmission of property

Owner name: CENTRE NATIONAL DE LA RECHERCHE SCIENTIFIQUE -, FR

Effective date: 20180821

Owner name: SORBONNE UNIVERSITE, FR

Effective date: 20180821

PLFP Fee payment

Year of fee payment: 6

PLFP Fee payment

Year of fee payment: 7

PLFP Fee payment

Year of fee payment: 8

PLFP Fee payment

Year of fee payment: 9

PLFP Fee payment

Year of fee payment: 10

PLFP Fee payment

Year of fee payment: 11