FR2895601A1 - Diviseur de frequence binaire - Google Patents

Diviseur de frequence binaire Download PDF

Info

Publication number
FR2895601A1
FR2895601A1 FR0513121A FR0513121A FR2895601A1 FR 2895601 A1 FR2895601 A1 FR 2895601A1 FR 0513121 A FR0513121 A FR 0513121A FR 0513121 A FR0513121 A FR 0513121A FR 2895601 A1 FR2895601 A1 FR 2895601A1
Authority
FR
France
Prior art keywords
signal
division
setpoint
frequency
equal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
FR0513121A
Other languages
English (en)
Inventor
Christophe Moreaux
Ahmed Kari
David Naura
Pierre Rizzo
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
STMicroelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SA filed Critical STMicroelectronics SA
Priority to FR0513121A priority Critical patent/FR2895601A1/fr
Priority to EP06841817A priority patent/EP1964268A1/fr
Priority to PCT/FR2006/002604 priority patent/WO2007080242A1/fr
Priority to CN2006800476083A priority patent/CN101331683B/zh
Publication of FR2895601A1 publication Critical patent/FR2895601A1/fr
Priority to US12/141,798 priority patent/US7602878B2/en
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K23/00Pulse counters comprising counting chains; Frequency dividers comprising counting chains
    • H03K23/64Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
    • H03K23/66Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

L'invention concerne un diviseur de fréquence binaire (DIVF2) comprenant un compteur (CMPT) cadencé par un signal d'entrée (CK1), des moyens (CP1, CP2) pour comparer un valeur de comptage (VAL) à des première et seconde valeurs de seuil (B2/2, B2/4) et fournir des premier et deuxième signaux de contrôle (DET1, DET2) synchronisés avec des fronts de variation d'un premier type du signal d'entrée (CK1). Selon l'invention, le diviseur comprend des moyens (FFB) pour fournir au moins un troisième signal de contrôle (SDET1, SDET2) décalé d'une demi-période du signal d'entrée (CK1) par rapport à l'un des premier ou second signaux de contrôle (DET1, DET2), et des moyens de contrôle (ALCT) pour générer le signal de sortie (CK2) à partir de signaux de contrôle choisis en fonction de la valeur d'au moins un bit (b1,b0) de plus faible poids de la consigne de division. Application notamment aux transpondeurs UHF.

Description

. 2895601 1 DIVISEUR DE FREQUENCE BINAIRE
La présente invention concerne un diviseur de fréquence binaire à logique câblée recevant un signal d'entrée de fréquence déterminée et fournissant un signal de sortie ayant une fréquence inférieure à la fréquence d'entrée. Les diviseurs de fréquence binaire à logique câblée sont avantagés par leur structure simple, peu coûteuse à implémenter et occupant une faible surface de silicium. La contrepartie de cette simplicité est qu'ils présentent diverses limitations. Notamment, la période du signal de sortie qu'ils fournissent ne peut être incrémentée que par valeurs égales à la période du signal d'entrée qui leur est appliqué. De même, le rapport cyclique du signal de sortie n'est pas tout à fait constant et est fonction de la valeur d'une consigne de division qui leur est appliquée. Ceci sera mieux compris en se référant à la figure lA qui représente la structure classique d'un diviseur de fréquence binaire DIVF1. Le diviseur est agencé ici pour fournir un signal de sortie ayant un rapport cyclique de 0,5 et fonctionne sous 4 bits. Il comprend un compteur binaire CMPT, un diviseur DIV2, deux comparateurs synchrones CPi, CP2 et une bascule asynchrone RS1 de type RS. Le compteur CMPT est cadencé par un signal d'entrée CKO de fréquence FO et fournit une valeur de comptage VAL qui est incrémentée à chaque front montant du signal CKO. La valeur de comptage VAL est appliquée sur une entrée de chaque comparateur CP1, CP2. Le comparateur CP1 reçoit sur une seconde entrée une valeur de seuil REF1 et le comparateur CP2 reçoit sur une seconde entrée une valeur de seuil REF2. La valeur de seuil REF1 est égale à Bl/2 et est fournie par le diviseur DIV2 à partir de la
consigne Bi. La valeur de seuil REF2 est égale à la consigne Bi. Comme représenté sur la figure 1B, le diviseur DIV2 est un circuit asynchrone à décalage qui effectue une division par 2 de la consigne B1 en effectuant un décalage à droite des bits b3, b2, bl, bO de la consigne sans report après la virgule, de sorte de l'erreur d'arrondi sur la valeur de seuil REF1 est égale à 1 pour un chiffre impair et est égale à 0 pour un chiffre pair.
Le comparateur CP1 fournit un signal de contrôle DET1 synchronisé avec les fronts descendants du signal CKO et le comparateur CP2 fournit un signal de contrôle DET2 également synchronisé avec les fronts descendants du signal CKO. Le signal DET1 est appliqué sur l'entrée R de la bascule RS1 (entrée de remise à zéro) et le signal DET2 appliqué sur l'entrée S de la bascule RS1 (entrée de mise à 1). Le signal DET2 est appliqué sur une entrée INl du compteur CMPT en tant que signal de réinitialisation à 1 du compteur. Le signal de sortie CK2, de fréquence F2=F0/Bl, est fourni par une sortie Q de la bascule RS1. La figure 2 représente la forme des signaux CK2, DET1, DET2 et la valeur de comptage VAL en fonction du signal d'entrée, pour une consigne B1 égale à 8 (soit 1000 en binaire). Le signal CK2 passe à 0 lorsque ele signal de contrôle DET1 passe à 1 et passe à 1 lorsque le signal de contrôle DET2 passe à 1, en synchronisation avec les fronts descendants du signal CKO, tandis que la réinitialisation à 1 de la valeur de comptage intervient sur front montant du signal CKO, comme son incrémentation. En raison de l'erreur d'arrondi sur la division binaire, le rapport cyclique du signal de sortie CK2 est exactement égal à 0,5 pour une valeur paire de la consigne B (exemple représenté) mais se trouve décalé d'une période TO du signal CKO (TO=1/F0) pour les valeurs impaires de la consigne. En effet, la division par 2 d'une valeur impaire sans report après la virgule donne
le même résultat que la division par 2 de la valeur paire précédente. Par exemple, la division de 4 (0100) donne 2 (0010) et la division de 5 (0101) donne également 2 (0010) puisque le bit de poids faible de la consigne est supprimé par le décalage à droite. La précision du rapport cyclique est donc fonction de la période TO du signal d'entrée CKO et de la consigne de division. Plus la consigne de division est élevée, plus l'erreur sur le rapport cyclique est faible.
Par ailleurs, le pas de la période T2 du signal de sortie CK2 (incrément minimal) est égal à la période TO du signal d'entrée. En effet si la consigne Bi passe d'une valeur B à une valeur B+l, la période T2 du signal de sortie CK2 passe de B*T0 à (B+l)*T0 soit B*T0+T0. Le pas en fréquence correspondant, égal à FO/B2+B, est également dépendant de la fréquence d'entrée FO bien que non linéaire et fonction de la valeur B de la consigne B1. Etant donné que la consommation électrique d'un tel diviseur augmente proportionnellement avec la fréquence d'entrée F0, il est souhaitable, dans la pratique, de choisir une fréquence FO qui soit aussi faible que possible pour une fréquence de sortie F2 qui est généralement déterminée par un cahier des charges.
Ainsi, de façon générale, la fréquence minimale FO à appliquer à l'entrée du diviseur est déterminée en fonction des caractéristiques du signal de sortie CK2. Par exemple, dans le cadre de la réalisation d'un circuit intégré sans contact RFID de type passif conforme à la spécification industrielle EPCTM-GEN2 ("Radio-Frequency Identity Protocols Class-1 Generation-2 - UHF RFID Protocol for Communications at 860 MHz - 960 MHz"), les auteurs de la présente invention ont été confrontés à la nécessité de prévoir un circuit diviseur de fréquence fournissant un signal de sortie CK2 ayant un rapport cyclique compris entre 0,4 et 0,6, dont la période peut
être ajustée par pas de 200 ns et ayant une période minimale T2 de 1,2 microseconde. Un pas de 200 ns pour la période du signal de sortie impose ainsi une période TO du signal d'entrée de 200 ns, soit une fréquence d'entrée FO de 5 MHz (1/TO). La période minimale T2 de 1,2 microsecondes correspond à une fréquence F2 de 833 KHz et impose une consigne de division égale à 6. Avec une consigne de division minimale égale à 6, l'erreur maximale sur le rapport cyclique, pour la consigne de valeur impaire la plus proche de 6, soit 7, est d'une demi-période du signal d'entrée sur sept périodes au total, soit une erreur de 7% entrant dans la fourchette de tolérance définie par le cahier des charges.
Toutefois, une fréquence d'entrée FO de 5 MHz est une fréquence très élevée impliquant une consommation électrique non négligeable, peu compatible avec une application à un transpondeur passif qui s'alimente électriquement à partir d'un champ électrique ambiant émis par un lecteur de circuit intégré sans contact. Ainsi, la présente invention vise un procédé de division de fréquence binaire et une structure de diviseur de fréquence binaire qui permette de diminuer la fréquence d'entrée sans perte de précision en ce qui concerne la finesse du pas en fréquence et l'erreur sur le rapport cyclique. Cet objectif est atteint par la prévision d'un procédé pour diviser la fréquence d'un signal d'entrée et fournir un signal de sortie ayant une fréquence inférieure à la fréquence d'entrée, comprenant les étapes consistant à : définir une consigne de division, définir une première valeur de seuil et une seconde valeur de seuil qui sont fonction de la consigne de division, incrémenter une valeur de comptage au rythme du signal d'entrée, comparer la valeur de comptage avec la première valeur de seuil et avec la seconde valeur de seuil et produire, en synchronisation avec des fronts de variation
d'un premier type du signal d'entrée, un premier signal de contrôle et un deuxième signal de contrôle, le procédé comprenant en outre les étapes consistant à produire au moins un troisième signal de contrôle décalé d'une demi- période du signal d'entrée par rapport à l'un des premier ou second signaux de contrôle, et générer le signal de sortie à partir de signaux de contrôle choisis en fonction de la valeur d'au moins un bit de plus faible poids de la consigne de division, de manière à ajuster la période du signal de sortie ou le rapport cyclique du signal de sortie avec une précision au moins égale à la demi-période du signal d'entrée. Selon un mode de réalisation, le procédé comprend les étapes consistant à produire un troisième signal de contrôle décalé d'une demi-période du signal d'entrée par rapport au premier signal de contrôle, produire un quatrième signal de contrôle décalé d'une demi-période du signal d'entrée par rapport au deuxième signal de contrôle, produire un cinquième signal de contrôle de fréquence égale à la moitié de la fréquence du signal de sortie, et générer le signal de sortie à partir de signaux de contrôle choisis parmi les quatre signaux de contrôle en fonction de la valeur d'au moins deux bits de plus faible poids de la consigne de division et de la valeur du cinquième signal de contrôle. Selon un mode de réalisation, le procédé comprend une étape consistant à réinitialiser cycliquement la valeur de comptage à 0 ou à 1 en fonction de la valeur des bits de plus faible poids de la consigne de division et de la valeur du cinquième signal de contrôle. Selon un mode de réalisation, le signal de sortie est contrôlé au moyen d'un circuit à logique câblée asynchrone recevant en entrée les cinq signaux de contrôle et au moins le bit de plus faible poids dé la consigne de division, et fournissant des signaux de mise à 0 et de mise à 1 du signal de sortie.
Selon un mode de réalisation, la fréquence du signal de sortie est égale à la fréquence du signal d'entrée divisée par la consigne de division et multipliée par deux, la première valeur de seuil est égale au résultat de la division binaire par 4 de la consigne de division, sans report après la virgule, et la seconde valeur de seuil est égale au résultat de la division binaire par 2 de la consigne de division, sans report après la virgule.
Selon un mode de réalisation, la fréquence du signal de sortie est égale à la fréquence du signal d'entrée divisée par la consigne de division, la première valeur de seuil est égale au résultat de la division binaire par 2 de la consigne de division, sans report après la virgule, et la seconde valeur de seuil est égale à la consigne de division. L'invention concerne également un diviseur de fréquence binaire à logique câblée, recevant un signal d'entrée ayant une fréquence déterminée et fournissant un signal de sortie ayant une fréquence inférieure à la fréquence d'entrée, et comprenant une entrée pour recevoir une consigne de division, un compteur cadencé par le signal d'entrée, contenant une valeur de comptage, - des moyens pour fournir une première et une seconde valeurs de seuil en fonction de la consigne de division, des moyens pour comparer la valeur de comptage aux première et seconde valeurs de seuil et fournir des premier et deuxième signaux de contrôle synchronisés avec des fronts de variation d'un premier type du signal d'entrée, des moyens pour fournir au moins un troisième signal de contrôle décalé d'une demi-période du signal d'entrée par rapport à l'un des premier ou second signaux de contrôle, et des moyens de contrôle pour générer le signal de sortie à partir de signaux de contrôle choisis en fonction de la valeur d'au moins un bit de plus faible poids de la consigne de division, de telle sorte que le pas de la période du signal de sortie ou le rapport
cyclique du signal de sortie peut être ajusté avec une précision au moins égale à la demi-période du signal d'entrée. Selon un mode de réalisation, le diviseur comprend des moyens pour fournir un troisième signal de contrôle décalé d'une demi-période du signal d'entrée par rapport au premier signal de contrôle, des moyens pour fournir un quatrième signal de contrôle décalé d'une demi-période du signal d'entrée par rapport au deuxième signal de contrôle, des moyens pour produire un cinquième signal de contrôle de fréquence égale à la moitié de la fréquence du signal de sortie, et les moyens de contrôle sont agencés pour générer le signal de sortie à partir de signaux de contrôle choisis parmi les quatre signaux de contrôle en fonction de la valeur d'au moins deux bits-de plus faible poids de la consigne de division et de la valeur du cinquième signal de contrôle. Selon un mode de réalisation, les moyens de contrôle fournissent des signaux pour réinitialiser cycliquement le compteur avec une valeur de comptage égale à 0 ou égale à 1 en fonction de la valeur des bits plus faible poids de la consigne de division et de la valeur du cinquième signal de contrôle. Selon un mode de réalisation, les moyens de contrôle comprennent un circuit à logique câblée asynchrone recevant en entrée les cinq signaux de contrôle et au moins le bit de plus faible poids de la consigne de division, et fournissant des signaux de mise à 0 et de mise à 1 du signal de sortie.
Selon un mode de réalisation, le diviseur comprend un premier diviseur binaire pour fournir la première valeur de seuil à partir de la consigne de division, un second diviseur binaire pour fournir la seconde valeur de seuil à partir de la consigne de division, un premier comparateur logique synchronisé avec les fronts de variation du premier type du signal d'entrée, fournissant le premier signal de contrôle lorsque la valeur de
comptage est égale à la première valeur de seuil, un second comparateur logique synchronisé avec les fronts de variation du premier type du signal d'entrée, fournissant le second signal de contrôle lorsque la valeur de comptage est égale à la seconde valeur de seuil, une première bascule synchronisée avec des fronts de variation d'un second type du signal d'entrée, recevant le premier signal de contrôle et fournissant le troisième signal de contrôle, une seconde bascule synchronisée avec les fronts de variation du second type du signal d'entrée, recevant le second signal de contrôle et fournissant le quatrième signal de contrôle, et un diviseur par deux synchronisé avec les fronts .de variation du second type du signal d'entrée, recevant le troisième signal de contrôle et fournissant le cinquième signal de contrôle. Selon un mode de réalisation, la fréquence du signal de sortie est égale à la fréquence du signal d'entrée divisée par la consigne de division et multipliée par deux, la première valeur de seuil est égale au résultat de la division binaire par 4 de la consigne de division sans report après la virgule, et la seconde valeur de seuil est égale au résultat de la division binaire par 2 de la consigne de division sans report après la virgule. Selon un mode de réalisation, la fréquence du signal de sortie est égale à la fréquence du signal d'entrée divisée par la consigne de division, la première valeur de seuil est égale au résultat de la division binaire par 2 de la consigne de division, sans report après la virgule, et la seconde valeur de seuil est égale à la consigne de division. L'invention concerne également un circuit intégré, notamment un transpondeur passif, comprenant un diviseur 35 selon l'invention. Selon un mode de réalisation, le signal d'entrée du diviseur est un signal d'horloge interne, le diviseur est
agencé pour fournir un signal de sortie dont la fréquence est égale à la fréquence d'entrée divisée par la consigne de division et multipliée par deux, et la consigne de division est fournie par un circuit de comptage du nombre de périodes du signal d'horloge interne intervenant pendant la durée d'un évènement externe, divisée par une valeur prédéterminée. Ces objets, caractéristiques et avantages ainsi que d'autres de la présente invention seront exposés plus en détail dans la description suivante d'un diviseur binaire selon l'invention, faite à titre non limitatif en relation avec les figures jointes parmi lesquelles : - les figures 1A, 1B précédemment décrites représentent respectivement un diviseur de fréquence binaire classique et un détail de réalisation d'un élément du diviseur, -la figure 2 est un chronogramme représentant des signaux ou des valeurs binaires apparaissant dans le diviseur de fréquence de la figure 1A, - la figure 3 représente un diviseur de fréquence binaire 20 selon l'invention, - la figure 4 est une vue plus détaillée de la structure de certains éléments présents dans le diviseur de fréquence selon l'invention, - la figure 5 est une table de vérité décrivant le 25 fonctionnement d'un bloc de contrôle logique présent dans le diviseur de fréquence selon l'invention, - la figure 6 est un chronogramme représentant des signaux ou des valeurs binaires apparaissant dans le diviseur de fréquence selon l'invention, 30 - la figure 7 représente schématiquement la structure d'un transpondeur UHF, et - la figure 8 représente un circuit de synchronisation d'horloge présent dans le transpondeur de la figure 7 et comprenant un diviseur de fréquence selon l'invention. 35 Une première limitation technique d'un diviseur binaire classique tel que représenté en figure 1A est imposée par la nécessité de synchroniser les étapes
d'incrémentation de la valeur de comptage VAL et les étapes de production des signaux de contrôle DET1, DET2. Pour cette raison, la valeur de comptage VAL est incrémentée sur front montant du signal d'entrée CKO tandis que les signaux de contrôle DET1, DET2 sont fournis sur front descendant du signal CKO (ou vice-versa). Comme le signal de sortie CK2 est généré à partir des signaux de contrôle DET1, DET2, les variations du signal de sortie (fronts montants et fronts descendants) sont nécessairement synchronisées sur des fronts d'un même type du signal d'entrée, ici des fronts descendants. Il en résulte que le rapport cyclique du signal de sortie CK2 et la période T2 du signal de sortie CK2 ne peuvent être ajustés avec une précision meilleure que la période TO du signal d'entrée CKO. Selon un premier aspect de l'invention, on propose de réaliser un diviseur de fréquence recevant un signal d'entrée CK1 de fréquence Fl et fournissant un signal de sortie CK2 de fréquence F2 en utilisant des signaux de contrôle supplémentaires qui sont décalés d'une demi-période du signal d'entrée par rapport aux signaux de contrôle classiques DET1, DET2. Le signal de sortie CK2 est généré en utilisant à la fois les signaux de contrôle supplémentaires et les signaux de contrôle DET1, DET2.
Une telle caractéristique permet d'ajuster à la demi-période près les intervalles de temps s'écoulant entre les fronts de variation montants et descendants du signal de sortie, pour ajuster la période du signal de sortie ou le rapport cyclique du signal de sortie avec une précision d'une demi-période du signal d'entrée. Plus particulièrement, cette caractéristique offre deux possibilités - ajuster le rapport cyclique à la demi-période près pour corriger l'erreur d'arrondi apparaissant avec les consignes de division de valeur impaire, sans modifier le pas de la période T2 du signal de sortie, ou
- ajuster la période T2 du signal de sortie à la demi-période près du signal d'entrée CKi et fournir une fréquence de sortie F2 égale à la fréquence d'entrée divisée par la consigne de division et multipliée par 2, soit F2=2*Fl/B, "B" étant la valeur de la consigne de division, sans augmenter l'erreur sur le rapport cyclique (pour une fréquence de sortie identique). La seconde possibilité, formant le second aspect de l'invention, est très avantageuse dans des applications où la consommation électrique du diviseur doit être réduite. En effet, comme cela a été vu plus haut, le pas dT de la période T2 du signal de sortie, généralement fixé par un cahier des charges, impose dans un diviseur classique une fréquence minimale égale à 1/dT à l'entrée du diviseur. Toutefois, si la fréquence de sortie F2 est égale à 2F1/B au lieu de Fl/B, le pas dT impose alors une fréquence d'entrée minimale égale à 1/2*dT, soit la moitié de la fréquence d'entrée minimale d'un diviseur classique. Le diviseur peut donc être cadencé par un signal d'entrée dont la fréquence est divisée par deux, pour un signal de sortie identique. La figure 3 représente la structure d'un diviseur de fréquence DIVF2 mettant en oeuvre les deux aspects de l'invention. Le diviseur DIVF2 comprend un compteur CMPT cadencé par un signal d'entrée CK1 de fréquence Fi, deux comparateurs logiques synchrones CPi, CP2 et une bascule asynchrone RS1 de type RS dont la sortie Q fournit un signal CK2 de fréquence F2 formant le signal de sortie du diviseur.
La valeur de comptage VAL présente dans le compteur CMPT, ici de quatre bits, est appliquée sur une entrée du comparateur CP1 et sur une entrée du comparateur CP2. Le comparateur CPi reçoit sur une seconde entrée une valeur de seuil REF1 et le comparateur CP2 reçoit sur une seconde entrée une valeur de seuil REF2, les valeurs de seuils étant également codées sur quatre bits. Le comparateur CP1 fournit un signal de contrôle DET1 et-le
comparateur CP2 fournit un signal de contrôle DET2. Les signaux DET1, DET2 sont synchronisés ici avec les fronts descendants du signal d'entrée CK1 tandis que la valeur de comptage VAL est incrémentée en synchronisation avec les fronts montants du signal CK1. Selon l'invention, le diviseur de fréquence comprend un bloc synchrone FFB fournissant deux signaux de contrôle supplémentaires SDET1, SDET2. Le signal SDET1 est décalé d'une demi-période du signal CK1 par rapport au signal DET1 et le signal SDET2 est décalé d'une demi-période du signal CK1 par rapport au signal DET2. Les signaux DET1, DET2, SDET1 et SDET2 sont appliqués à un bloc logique asynchrone ALCT qui génère, à partir de ces signaux, des signaux SET et RST. Le signal SET est appliqué sur l'entrée S de la bascule RS1 en tant que signal de mise à 1, tandis que le signal RST est appliqué sur l'entrée R de la bascule RS1 en tant que signal de remise à 0. Le signal SET permet ainsi de mettre à 1 le signal de sortie CK2 (front montant) et le signal RST permet de le mettre à 0 (front descendant). Le circuit logique ALCT peut ainsi ajuster les fronts montants du signal de sortie CK2 avec une précision d'une demi-période du signal d'entrée CK1. De même, il peut ajuster les fronts descendants du signal de sortie CK2 avec une précision d'une demi-période du signal CK1. Le diviseur comprend également un diviseur binaire DIV4 effectuant une division par 4 sans report après la virgule, et un diviseur binaire DIV2 effectuant une division par 2 sans report après la virgule. Par ailleurs, le bloc FFB fournit un signal de phase PH au bloc logique ALCT et le bloc logique ALCT applique au compteur CMPT deux signaux STO, ST1 de réinitialisation distincts. Le signal STO permet de réinitialiser le compteur avec la valeur 0 (soit 0000 en binaire) et le signal ST1 permet de réinitialiser le compteur avec la valeur 1 (soit 0001 en binaire). Enfin, le bloc logique
ALCT reçoit également les deux derniers bits bl bO de la consigne de division B2, qu'il utilise pour générer les signaux SET, RST, STO et STl d'une manière décrite par le tableau 1 ci-après ainsi que par la figure 5.
Le diviseur DIV4 reçoit la consigne de division B2 et effectue deux décalages à droite, par aiguillage des bits b3, b2 de la consigne B2 vers les bits bl, bO du résultat B2/4, tout en mettant à 0 les bits b3, b2 du résultat. Le diviseur DIV2 fournit ainsi la valeur B2/4 avec une erreur d'arrondi portant sur les deux bits de poids faible de la consigne Bi. Le résultat B2/4 est appliquée au comparateur CP1 en tant que valeur de seuil REF1. Le diviseur DIV2, dont la structure est représentée en figure 1B, reçoit également la consigne B2 et effectue un décalage à droite des bits b3, b2, bl de la consigne B2, en mettant à 0 le bit b4 du résultat B2/2. Le diviseur DIV2 fournit ainsi la valeur B2/2 avec une erreur d'arrondi portant sur le bit de plus faible poids de la consigne de division. La valeur B2/4 est appliquée au comparateur CPI en tant que valeur de seuil REF1 et la valeur B2/2 est appliquée au comparateur CP2 en tant que valeur de seuil REF2.
La figure 4 qui représente un exemple de réalisation des comparateurs CP1, CP2 et du bloc synchrone FFB. Le comparateur CP1 comprend un comparateur asynchrone ACP1 recevant les valeurs VAL et B2/4, et une bascule de synchronisation FF1 dont l'entrée d'horloge H reçoit le signal d'entrée CK1 et déclenche la bascule FFI sur front descendant du signal CK1. Le comparateur ACP1 fournit un signal de contrôle DETla sur l'entrée D de.la bascule FF1. La sortie Q de la bascule FFI fournit le signal de contrôle DET1, qui est synchronisé sur les fronts descendants du signal CK1 (la sortie Q recopiant l'entrée D à chaque front descendant).
De façon similaire le comparateur CP2 comprend un comparateur asynchrone ACP2 recevant les valeurs VAL-et B2/2, et une bascule de synchronisation FF2 dont l'entrée d'horloge reçoit le signal CK1 et déclenche la bascule FF2 sur front descendant du signal CK1. Le comparateur asynchrone ACP2 fournit un signal de contrôle asynchrone DET2a et la sortie Q de la bascule FF2 fournit le signal de contrôle DET2 qui est synchronisé sur les fronts descendants du signal CK1.
Le bloc FFB comprend trois bascules synchrones FF3, FF4, FF5. Les bascules FF3, FF4 se déclenchent lorsque leur entrée d'horloge H reçoit un front montant et la bascule FF5 se déclenche lorsque son entrée d'horloge H reçoit un front descendant.
La bascule FF3 reçoit le signal CK1 sur son entrée d'horloge H et reçoit le signal DET1 sur son entrée D. Sa sortie Q fournit le signal de contrôle SDET1. Ainsi, le signal DET1 est recopié sur la sortie Q avec une demi-période de retard, à chaque front montant du signal CK1, pour former le signal SDET1. La bascule FF4 reçoit le signal CK1 sur son entrée d'horloge H et reçoit le signal DET2 sur son entrée D. Sa sortie Q fournit le signal de contrôle SDET2. Ainsi, le signal DET2 est recopié sur la sortie Q avec une demi- période de retard, à chaque front montant du signal CK1, pour former le signal SDET2. La bascule FF5 forme un diviseur par 2, sa sortie inversée /Q étant connectée à son entrée D. Son entrée d'horloge H reçoit le signal SDET2 et sa sortie Q fournit le signal PH. Le signal PH est donc synchronisé au signal SDET2 et passe alternativement à 0 ou à 1 à chaque front descendant du signal SDET1. Comme cela apparaît dans le tableau 1, le signal PH permet au bloc logique ALCT de générer les signaux SET, RST de contrôle du signal de sortie en deux phases distinctes, chaque phase ayant la même durée que la période T2 du signal de sortie, afin de contrôler avec
précision le positionnement temporel des fronts montants et descendants du signal de sortie CK2. Plus particulièrement, le bloc logique ALCT choisit l'un des signaux de contrôle DET1, DET2, SDET3, SDET4 en tant que signal SET et RST en tenant compte d'une part du signal PH et d'autre part des bits bl, b0 de plus faible poids de la consigne de division, afin de corriger l'erreur d'arrondi sur les deux bits de poids faible faite par le diviseur DV4 et l'erreur d'arrondi sur le bit de plus faible poids faite par le diviseur DIV2.
Tableau 1 (table de vérité du bloc logique ALCT) PH bl bO SET RST STO ST1 0 00 DETI DET2 0 DET2 1 00 DET1 DET2 0 DET2 0 01 SDET1 DET2 0 DET2 1 01 DET1 SDET2 DET2 0 0 10 SDET1 DET2 0 DET2 1 10 SDET1 DET2 0 DET2 0 11 SDET1 DET2 0 DET2 1 11 DET1 SDET2 DET2 0 On distingue ainsi dans le tableau 1 quatre cas 15 différents: 1) bl b0 = 00 2) bl b0 = 01 3) bl b0 = 10 4) bl b0 = 11 20 Dans le cas 1, le diviseur fonctionne de façon classique (hormis le fait que la fréquence de sortie est doublée) car la consigne est un multiple de 4 et aucune erreur d'arrondi n'intervient lors de sa division par 2 et par 4 par les diviseurs DIV2 et DIV4. On voit ainsi 25 que le signal de sortie est mis à 1 par le signal DET1 (SET=DET1) et estmis à 0 par le signal DET2 (RST=DET2). De même, le compteur est mis à 1 par le signal DET2 (SET1= DET1).
Dans les cas 2 et 4, la consigne est une valeur impaire et l'erreur d'arrondi concerne donc le bit bO ou les deux bits bl et bO. Au cours de la première phase (PH=0) le bloc logique met à 1 le signal de sortie lorsque le signal SDET1 apparaît (SET=SDET1) et met à 0 le signal de sortie lorsque le signal DET2 apparaît (RST=DET2). Au cours de la seconde phase (PH=1), le bloc logique met à 1 le signal de sortie lorsque le signal DET1 apparaît (SET=DET1) et met à 0 le signal de sortie lorsque le signal SDET2 apparaît (RST=SDET2). La période T2 du signal de sortie est donc identique pendant chaque phase et est égale à (N-0,5)*Tl, N étant un nombre entier représentant le nombre de périodes entières Tl du signal d'entrée s'écoulant entre l'instant où DET1 passe à 1 et l'instant où DET2 passe à 1. Dans le cas 3, la consigne est une valeur paire mais le bit bl est égal à 1, de sorte que l'erreur d'arrondi ne concerne que le bit bl. Au cours de la première phase (PH=0) le bloc logique met à 1 le signal de sortie lorsque le signal SDET1 apparaît (SET=SDET1) et met à 0 le signal de sortie lorsque le signal DET2 apparaît (RST=DET2). Au cours de la seconde phase (PH=1), le bloc logique met à 1 le signal de sortie lorsque le signal SDET1 apparaît (SET=SDET1) et met à 0 le signal de sortie lorsque le signal DET2 apparaît (RST=DET2). La période T2 du signal de sortie est donc identique pendant chaque phase et est de nouveau du type (N-0,5)*T1. Le tableau 1 montre également que le signal PH'et les bits bl bO permettent au bloc logique ALCT de générer les signaux STO, ST1 de réinitialisation du compteur en distinguant les cas suivants : - dans les cas 1 et 3 (consigne de division paire), le compteur est remis à 1 par le signal DET2 (ST1=DET2) comme dans un diviseur classique tel que celui représenté en figure 1A, - dans les cas 2 et 4 (consigne de division impaire) le compteur est remis à 1 par le signal DET2 (ST1=DET2) au
cours de la première phase (PH=0) mais est remis à 0 par le signal DET2 (STO=DET2) au cours de la seconde phase (PH=1). A titre d'illustration de ce qui vient d'être décrit, le chronogramme de la figure 6 représente la forme des signaux CK1, DET1, SDET1, PH, DET2, SDET2, SET, RST, STO, ST1, CK2 ainsi que la valeur de comptage VAL dans le cas où une consigne de division égale à 8 (1000) est appliquée au diviseur de fréquence. On voit que la valeur de comptage ne dépasse pas la valeur 4 en raison de la division par 2 de la consigne B2 pour générer le signal de contrôle DET2 (lequel détermine la durée de la période du signal de sortie). Ainsi, la période T2 du signal de sortie est égale à 4*Tl au lieu de 8*T1, soit une fréquence de sortie F2 doublée. On note sur la figure 6 que la réinitialisation du compteur par le signal ST1 est effectuée de façon asynchrone, avant l'apparition du front montant du signal d'entrée CK1. De même, bien que cela n'apparaisse pas dans cet exemple, la réinitialisation du compteur par le signal STO est effectuée de façon asynchrone. Ainsi, lorsque le front montant suivant du signal CK1 apparaît, la valeur de comptage VAL n'est pas incrémentée car le signal ST1 (ou STO) est encore à 1 et la maintient à 1 (ou à 0). La durée de la valeur de comptage après réinitialisation est donc sensiblement plus longue que celle des autres valeurs de comptage, et la durée de la dernière valeur de comptage avant réinitialisation est sensiblement plus courte que celle des autres valeurs de comptage. Cette caractéristique est secondaire. Elle n'est liée qu'à des raisons purement techniques et n'a pas d'incidence sur le signal de sortie du diviseur. Comme indiqué plus haut, le fait de multiplier par deux la fréquence de sortie permet d'appliquer au diviseur selon l'invention une fréquence d'entrée Fl égale à la moitié de la fréquence d'entrée FO devant être appliquée au diviseur de la figure lA pour obtenir le
même signal de sortie CK2. Il en résulte une moindre consommation électrique du diviseur. Une application de l'invention sera maintenant décrite en relation avec les figures 7 et 8.
La figure 7 représente schématiquement la structure d'un circuit intégré sans contact ICI. Le circuit intégré ICI est un transpondeur passif UHF comprenant un circuit d'interface de communication sans contact ICT, un circuit de contrôle CCT et une mémoire MEM effaçable et programmable électriquement (EEPROM ou FLASH). Le circuit ICT est relié à un circuit d'antenne ACT en forme de dipôle lui permettant de recevoir des données codées par modulation d'un champ électrique EFLD oscillant à une fréquence UHF, par exemple 800 MHz, le champ EFLD étant émis par un lecteur de circuit intégré sans contact. Le circuit ICT émet également des données, ici par modulation du coefficient de réflexion du circuit d'antenne ACT (technique de rétromodulation appelée "backscattering"). Le circuit de contrôle CCT est de préférence un circuit à logique câblée. Le circuit CCT reçoit ainsi des commandes CMD via le circuit d'interface ICT (par exemple des commandes de lecture ou d'écriture de la mémoire), et émet des réponses RSP via le circuit ICT. Le protocole de communication sans contact utilisé est par exemple défini par la spécification industrielle EPCTM-GEN2. A l'intérieur du circuit de contrôle CCT est prévu un circuit de synchronisation représenté schématiquement en figure 8. Le circuit de synchronisation comprend un compteur ICMPT qui est contrôlé par une machine logique FSM ("Finite State Machine"). A cet effet, la machine logique FSM applique au compteur un signal de remise à zéro RST et un signal d'autorisation de comptage ENBL. Le compteur est cadencé par un signal d'horloge CK1 de fréquence Fi fourni par un oscillateur OSC. Le compteur fournit une valeur de comptage A.
La valeur de comptage A est appliquée à un diviseur DIVN qui fournit le résultat B = A/N, N étant une valeur de resynchronisation prédéterminée. La valeur B est mémorisée par un registre de consigne CREG et est appliquée au diviseur de fréquence DIVF2 selon l'invention, qui reçoit le signal d'horloge CK1 comme signal d'entrée. Ainsi, le diviseur DIVF2 fournit le signal CK2 de fréquence F2 = 2F1/B. La machine logique FSM active le compteur ICMPT en portant le signal ENBL à 1, sur détection d'un évènement déterminé, par exemple la réception d'une trame de synchronisation (signal continu à 1 reçu via l'interface ICT), et remet le signal ENBL à 0 lorsque l'évènement n'est plus détecté. Lorsque le comptage est terminé, la valeur A/N fournie par le diviseur DIVN est utilisée par le circuit intégré pour générer le signal CK2 dont la période T2 est égale à B*Tl/2 soit (A/N*Tl)/2, avec T1= 1/F1. Le signal CK2 est donc synchronisé avec un signal d'horloge externe ayant servi à générer le signal de synchronisation (par exemple le signal d'horloge d'un lecteur de circuit intégré sans contact). Le signal synchronisé CK2 est par exemple utilisé comme sous-porteuse pour des étapes de rétromodulation (backscattering) permettant au circuit intégré de renvoyer des données via le circuit d'antenne ACT. Dans une telle application, l'avantage de l'invention est que la fréquence Fl du signal d'horloge interne CK1 du transpondeur peut être divisée par 2 pour l'obtention de la fréquence synchronisée F2. Il en résulte une moindre consommation d'énergie électrique. Comme le transpondeur est alimenté électriquement le champ électrique ambiant, une telle économie de consommation électrique améliore les performances globales du transpondeur et notamment sa distance maximale de communication avec un lecteur. Il apparaîtra clairement à l'homme de l'art que la présente invention est susceptible de diverses autres applications et variantes de réalisation. Notamment, comme indiqué plus haut, le premier aspect de l'invention peut être utilisé pour réaliser un diviseur de fréquence ne présentant aucune erreur sur le rapport cyclique, dont la fréquence de sortie est égale à Fl/B et n'est pas doublée comme précédemment. Dans ce cas, les signaux PH,STO, DET2 ne sont pas nécessaires. La table de vérité du bloc ALCT peut alors être conforme au tableau 2 ci-après.
Tableau 2 (variante de la table de vérité du bloc logique ALCT) bO SET RST ST1 0 DET1 DET2 DET2 1 SDET1 DET2 DET2

Claims (15)

REVENDICATIONS
1. Procédé pour diviser la fréquence (Fl) d'un signal d'entrée (CK1) et fournir un signal de sortie (CK2) ayant une fréquence (F2) inférieure à la fréquence d'entrée (F1), comprenant les étapes consistant à : - définir une consigne de division (B2), - définir une première valeur de seuil (B2/4) et une seconde valeur de seuil (B2/2) qui sont fonction de la consigne de division, - incrémenter une valeur de comptage (VAL) au rythme du 10 signal d'entrée, - comparer la valeur de comptage (VAL) avec la première valeur de seuil (B2/4) et avec la seconde valeur de seuil (B2/2) et produire, en synchronisation avec des fronts de variation d'un premier type du signal d'entrée, un 15 premier signal de contrôle (DET1) et un deuxième signal de contrôle (DET2), caractérisé en ce qu'il comprend en outre les étapes consistant à : - produire au moins un troisième signal de contrôle 20 (SDET1, SDET2) décalé d'une demi-période du signal d'entrée (CK1) par rapport à l'un des premier ou second signaux de contrôle (DET1, DET2), et - générer le signal de sortie (CK2) à partir de signaux de contrôle (DET1, DET2, SDET1, SDET2) choisis en 25 fonction de la valeur d'au moins un bit (bl, b0) de plus faible poids de la consigne de division, de manière à ajuster la période du signal de sortie ou le rapport cyclique du signal de sortie avec une précision au moins égale à la demi-période du signal d'entrée (CK1). 30
2. Procédé selon la revendication 1, comprenant les étapes consistant à : - produire un troisième signal de contrôle (SDET1) décalé d'une demi-période du signal d'entrée (CK1) par rapport 35 au premier signal de contrôle (DET1), 21- produire un quatrième signal de contrôle (SDET2) décalé d'une demi-période du signal d'entrée par rapport au deuxième signal de contrôle (DET2), - produire un cinquième signal de contrôle (PH) de 5 fréquence égale à la moitié de la fréquence (F2) du signal de sortie (CK2), et - générer le signal de sortie à partir de signaux de contrôle choisis parmi les quatre signaux de contrôle (DET1, DET2, SDET1, SDET2) en fonction de la valeur d'au 10 moins deux bits (bl, bO) de plus faible -poids de la consigne de division et de la valeur du cinquième signal de contrôle (PH).
3. Procédé selon la revendication 2, comprenant une 15 étape consistant à réinitialiser cycliquement la valeur de comptage à 0 ou à 1 en fonction de la valeur des bits de plus faible poids (bl, bO) de la consigne de division (B2) et de la valeur du cinquième signal de contrôle (PH). 20
4. Procédé selon l'une des revendications 2 et 3 dans lequel le signal de sortie est contrôlé au moyen d'un circuit à logique câblée asynchrone (ALCT) recevant en entrée les cinq signaux de contrôle (DET1, DET2, 25 SDET1, SDET2, PH) et au moins le bit de plus faible poids (bl, bO) de la consigne de division, et fournissant des signaux de mise à 0 (RST) et de mise à 1 (SET) du signal de sortie (CK2). 30
5. Procédé selon l'une des revendications 2 à 4, dans lequel : - la fréquence du signal (F2) de sortie est égale à la fréquence du signal d'entrée (F1) divisée par la consigne de division (B2) et multipliée par deux, 35 - la première valeur de seuil (B2/4) est égale au résultat de la division binaire par 4 de la consigne de division, sans report après la virgule, et - la seconde valeur de seuil (B2/2) est égale au résultat de la division binaire par 2 de la consigne de division, sans report après la virgule.
6. Procédé selon l'une des revendications 1 à 4, dans lequel : - la fréquence du signal (F2) de sortie est égale à la fréquence du signal d'entrée (F1) divisée par la consigne de division (B2), - la première valeur de seuil est égale au résultat de la division binaire par 2 de la consigne de division, sans report après la virgule, et - la seconde valeur de seuil est égale à la consigne de division.
7. Diviseur de fréquence binaire à logique câblée (DIVF2), recevant un signal d'entrée (CK1) ayant une fréquence déterminée (Fl) et fournissant un signal de sortie (CK2) ayant une fréquence (F2) inférieure à la fréquence d'entrée (F1), et comprenant : - une entrée pour recevoir une consigne de division (B2) - un compteur (CMPT) cadencé par le signal d'entrée (CK1), contenant une valeur de comptage (VAL), - des moyens (DIV2, DIV4) pour fournir une première et 25 une seconde valeurs de seuil (B2/4, B2/2) en fonction de la consigne de division (B2), - des moyens (CP1, CP2) pour comparer la valeur de comptage (VAL) aux première et seconde valeurs de seuil (B2/4, B2/2) et fournir des premier et deuxième signaux 30 de contrôle (DET1, DET2) synchronisés avec des fronts de variation d'un premier type du signal d'entrée (CK1), caractérisé en ce qu'il comprend : - des moyens (FF3, FF4) pour fournir au moins un troisième signal de contrôle (SDET1, SDET2) décalé d'une 35 demi-période du signal d'entrée (CK1) par rapport à l'un des premier ou second signaux de contrôle (DET1, DET2), et- des moyens de contrôle (ALCT) pour générer le signal de sortie (CK2) à partir de signaux de contrôle (DET1, DET2, SDET1, SDET2) choisis en fonction de la valeur d'au moins un bit (bl,bO) de plus faible poids de la consigne de division, de telle sorte que le pas de la période du signal de sortie ou le rapport cyclique du signal de sortie peut être ajusté avec une précision au moins égale à la demi-période du signal d'entrée (CK1).
8. Diviseur selon la revendication 7, comprenant : - des moyens (FF3) pour fournir un troisième signal de contrôle (SDET1) décalé d'une demi-période du signal d'entrée (CK1) par rapport au premier signal de contrôle (DET1), - des moyens (FF4) pour fournir un quatrième signal de contrôle (SDET2) décalé d'une demi-période du signal d'entrée par rapport au deuxième signal de contrôle (DET2), - des moyens (FF5) pour produire un cinquième signal de 20 contrôle (PH) de fréquence égale à la moitié de la fréquence (F2) du signal de sortie (CK2), et dans lequel les moyens de contrôle (ALCT, RS1) sont agencés pour générer le signal de sortie à partir de signaux de contrôle choisis parmi les quatre signaux de 25 contrôle (DET1, DET2, SDET1, SDET2) en fonction de la valeur d'au moins deux bits (bl,bO) de plus faible poids de la consigne de division et de la valeur du cinquième signal de contrôle (PH). 30
9. Diviseur selon la revendication 8, dans lequel les moyens de contrôle (ALCT) fournissent des signaux (STO, ST1) pour réinitialiser cycliquement le compteur (CMPT) avec une valeur de comptage égale à 0 ou égale à 1 en fonction de la valeur des bits plus faible poids (bl, 35 bO) de la consigne de division (B2) et de la valeur du cinquième signal de contrôle (PH).
10. Diviseur selon l'une des revendications 8 et 9, dans lequel les moyens de contrôle comprennent un circuit à logique câblée asynchrone (ALCT) recevant en entrée les cinq signaux de contrôle (DETI, DET2, SDET1, SDET2, PH) et au moins le bit de plus faible poids (bl, b0) de la consigne de division, et fournissant des signaux de mise à 0 (RST) et de mise à 1 (SET) du signal de sortie (CK2).
11. Diviseur selon l'une des revendications 8 à 10, 10 comprenant : - un premier diviseur binaire (DIV4) pour fournir _la première valeur de seuil (B2/4) à partir de la consigne de division, - un second diviseur binaire (DIV2) pour fournir la 15 seconde valeur de seuil (B2/2) à partir de la consigne de division, - un premier comparateur logique (CP1) synchronisé avec les fronts de variation du premier type du signal d'entrée, fournissant le premier signal de contrôle 20 (DET1) lorsque la valeur de comptage est égale à la première valeur de seuil (B2/4), - un second comparateur logique (CP2) synchronisé avec les fronts de variation du premier type du signal d'entrée, fournissant le second signal de contrôle (DET2) 25 lorsque la valeur de comptage est égale à la seconde valeur de seuil (B2/2), - une première bascule (FF3) synchronisée avec des fronts de variation d'un second type du signal d'entrée, recevant le premier signal de contrôle (DET1) et 30 fournissant le troisième signal de contrôle (DET3), - une seconde bascule (FF4) synchronisée avec les fronts de variation du second type du signal d'entrée, recevant le second signal de contrôle (DET2) et fournissant le quatrième signal de contrôle (DET4), et 35 - un diviseur par deux (FF5) synchronisé avec les fronts de variation du second type du signal d'entrée, recevantle troisième signal de contrôle (SDET1) et fournissant le cinquième signal de contrôle (PH).
12. Diviseur selon l'une des revendications 8 à 11, 5 dans lequel : - la fréquence du signal (F2) de sortie est égale à la fréquence du signal d'entrée (FI) divisée par la consigne de division (B2) et multipliée par deux, - la première valeur de seuil (B2/4) est égale -au 10 résultat de la division binaire par 4 de la consigne de division sans report après la virgule, et - la seconde valeur de seuil (B2/2) est égale au résultat de la division binaire par 2 de la consigne de division sans report après la virgule. 15
13. Diviseur selon l'une des revendications 7 à 11, dans lequel : - la fréquence du signal (F2) de sortie est égale à la fréquence du signal d'entrée (Fl) divisée par la consigne 20 de division (B2), - la première valeur de seuil est égale au résultat de la division binaire par 2 de la consigne de division, sans report après la virgule, et - la seconde valeur de seuil est égale à la consigne de 25 division.
14. Circuit intégré, notamment transpondeur passif, comprenant un diviseur (DIVF2) selon l'une des revendications 7 à 13. 30
15. Circuit intégré (ICI) selon la revendication 14, dans lequel : - le signal d'entrée du diviseur (DIVF2) est un signal d'horloge interne (CK1)335 - le diviseur est agencé pour fournir un signal de sortie dont la fréquence est égale à la fréquence d'entrée (Fi) divisée par la consigne de division (B2) et multipliée par deux, et - la consigne de division est fournie par un circuit (ICMPT) de comptage du nombre de périodes du signal d'horloge interne (CK1) intervenant pendant la durée d'un évènement externe, divisée par une valeur prédéterminée (N).
FR0513121A 2005-12-22 2005-12-22 Diviseur de frequence binaire Withdrawn FR2895601A1 (fr)

Priority Applications (5)

Application Number Priority Date Filing Date Title
FR0513121A FR2895601A1 (fr) 2005-12-22 2005-12-22 Diviseur de frequence binaire
EP06841817A EP1964268A1 (fr) 2005-12-22 2006-11-28 Diviseur de frequence binaire
PCT/FR2006/002604 WO2007080242A1 (fr) 2005-12-22 2006-11-28 Diviseur de frequence binaire
CN2006800476083A CN101331683B (zh) 2005-12-22 2006-11-28 二进制分频器
US12/141,798 US7602878B2 (en) 2005-12-22 2008-06-18 Binary frequency divider

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR0513121A FR2895601A1 (fr) 2005-12-22 2005-12-22 Diviseur de frequence binaire

Publications (1)

Publication Number Publication Date
FR2895601A1 true FR2895601A1 (fr) 2007-06-29

Family

ID=36954878

Family Applications (1)

Application Number Title Priority Date Filing Date
FR0513121A Withdrawn FR2895601A1 (fr) 2005-12-22 2005-12-22 Diviseur de frequence binaire

Country Status (5)

Country Link
US (1) US7602878B2 (fr)
EP (1) EP1964268A1 (fr)
CN (1) CN101331683B (fr)
FR (1) FR2895601A1 (fr)
WO (1) WO2007080242A1 (fr)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140209696A1 (en) * 2013-01-29 2014-07-31 Eduard Mazanec Indoor climate control system
US10177773B2 (en) * 2016-10-19 2019-01-08 Stmicroelectronics International N.V. Programmable clock divider
CN109120257B (zh) * 2018-08-03 2020-06-12 中国电子科技集团公司第二十四研究所 一种低抖动分频时钟电路
CN109167597B (zh) * 2018-09-10 2023-09-01 佛山科学技术学院 一种分频电路、分频装置及电子设备
CN113642345B (zh) * 2020-05-11 2023-12-08 北京君正集成电路股份有限公司 一种针对二维码设备提高有效数据传输速率的方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4935944A (en) * 1989-03-20 1990-06-19 Motorola, Inc. Frequency divider circuit with integer and non-integer divisors
US20010043665A1 (en) * 2000-02-18 2001-11-22 Birgit Stehle Method for dividing the frequency of a clock signal and frequency divider circuit for implementing the method
EP1300949A1 (fr) * 2001-10-05 2003-04-09 Asulab S.A. Circuit compteur diviseur double mode à phase commutée ayant des moyens pour réduire la consommation

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5111487A (en) * 1989-07-24 1992-05-05 Motorola, Inc. Electronic timer apparatus
US5524035A (en) * 1995-08-10 1996-06-04 International Business Machines Corporation Symmetric clock system for a data processing system including dynamically switchable frequency divider
US5822596A (en) * 1995-11-06 1998-10-13 International Business Machines Corporation Controlling power up using clock gating
JP3238076B2 (ja) * 1996-08-30 2001-12-10 株式会社東芝 カウンタ回路及びこのカウンタ回路を備えた半導体記憶装置
US6998882B1 (en) * 2004-10-08 2006-02-14 Faraday Technology Corp. Frequency divider with 50% duty cycle
US7215211B2 (en) * 2005-06-10 2007-05-08 Skyworks Solutions, Inc. Prescaler for a fractional-N synthesizer
US7358782B2 (en) * 2005-08-17 2008-04-15 Broadcom Corporation Frequency divider and associated methods

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4935944A (en) * 1989-03-20 1990-06-19 Motorola, Inc. Frequency divider circuit with integer and non-integer divisors
US20010043665A1 (en) * 2000-02-18 2001-11-22 Birgit Stehle Method for dividing the frequency of a clock signal and frequency divider circuit for implementing the method
EP1300949A1 (fr) * 2001-10-05 2003-04-09 Asulab S.A. Circuit compteur diviseur double mode à phase commutée ayant des moyens pour réduire la consommation

Also Published As

Publication number Publication date
EP1964268A1 (fr) 2008-09-03
CN101331683B (zh) 2011-05-11
US7602878B2 (en) 2009-10-13
WO2007080242A1 (fr) 2007-07-19
US20090022260A1 (en) 2009-01-22
CN101331683A (zh) 2008-12-24

Similar Documents

Publication Publication Date Title
EP0441684B1 (fr) Circuit verrouillé en phase et multiplieur de fréquence en résultant
EP0645888B1 (fr) Ligne à retard numérique
FR2895601A1 (fr) Diviseur de frequence binaire
WO1999013572A1 (fr) Generateur d'alea
FR2501437A1 (fr) Convertisseur serie-parallele
FR2800214A1 (fr) Circuit elevateur de tension de type pompe de charge
EP1424774A1 (fr) Générateur de nombres aléatoires
FR2728118A1 (fr) Comparateur de phase entre un signal numerique et un signal d'horloge, et boucle a verrouillage de phase correspondante
EP0750398B1 (fr) Codeur/décodeur Manchester
EP0694887B1 (fr) Système de communication entre une station de base et un transpondeur passif
EP1606880B1 (fr) Diviseur de frequence a taux de division variable
FR2785068A1 (fr) Procede et dispositif de codage pour la transmission de donnees par modulation de charge et couplage inductif
EP1163771B1 (fr) Decodeur bpsk synchrone
FR2749722A1 (fr) Diviseur programmable
EP3716523B1 (fr) Procédé de synchronisation de données numériques envoyées en série
EP0955753B1 (fr) Modulateur BPSK
FR2816075A1 (fr) Generateur ameliore pour la production de signaux d'horloge
FR2823339A1 (fr) Circuit integre sans contact comprenant un circuit anticollision a logique cablee
FR2770704A1 (fr) Circuit verrouille en phase
FR2773020A1 (fr) Circuit de distribution d'horloge dans un circuit integre
FR2905538A1 (fr) Generateur de signal logique pseudoperiodique.
EP1801693A1 (fr) Procédé pour diviser un nombre par un numérateur en forme de puissance de 2
CN100541612C (zh) 产生写入脉冲的方法及电路、以及使用该方法的装置
EP0809367A1 (fr) Procédé et dispositif programmable de génération de trains d'impulsions de largeur variable
EP1300949A1 (fr) Circuit compteur diviseur double mode à phase commutée ayant des moyens pour réduire la consommation

Legal Events

Date Code Title Description
ST Notification of lapse

Effective date: 20070831