FR2842641A1 - Affichage d'image sur un ecran matriciel - Google Patents

Affichage d'image sur un ecran matriciel Download PDF

Info

Publication number
FR2842641A1
FR2842641A1 FR0209229A FR0209229A FR2842641A1 FR 2842641 A1 FR2842641 A1 FR 2842641A1 FR 0209229 A FR0209229 A FR 0209229A FR 0209229 A FR0209229 A FR 0209229A FR 2842641 A1 FR2842641 A1 FR 2842641A1
Authority
FR
France
Prior art keywords
address
row
states
screen
read
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR0209229A
Other languages
English (en)
Other versions
FR2842641B1 (fr
Inventor
Celine Mas
Eric Benoit
Olivier Scouarnec
Briz Olivier Le
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
STMicroelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SA filed Critical STMicroelectronics SA
Priority to FR0209229A priority Critical patent/FR2842641B1/fr
Priority to US10/622,417 priority patent/US7463252B2/en
Publication of FR2842641A1 publication Critical patent/FR2842641A1/fr
Application granted granted Critical
Publication of FR2842641B1 publication Critical patent/FR2842641B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/046Dealing with screen burn-in prevention or compensation of the effects thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/34Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators for rolling or scrolling
    • G09G5/346Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators for rolling or scrolling for systems having a bit-mapped display memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

La présente invention prévoit un procédé d'affichage d'une image par activation de pixels d'un écran matriciel (10) à partir d'une image stockée sous forme numérique dans des rangées de points mémoires (14) d'une mémoire de trame (16), comprenant un mode de veille consistant à fournir, à une fréquence proportionnelle à la fréquence d'affichage, une succession cyclique de valeurs de décalage ; et pour chaque adresse de rangée de la mémoire de trame, à activer des pixels d'une ligne de l'écran associée à ladite adresse décalée d'une même valeur de décalage, et/ou activer des pixels d'une ligne de l'écran associée à ladite adresse de rangée à partir des états lus de la rangée de la mémoire de trame associée à ladite adresse décalés d'une même valeur de décalage. La présente invention prévoit également un dispositif d'affichage sur un écran matriciel.

Description

AFFICHAGE D'IMAGE SUR UN CRAN MATRICIEL
La présente invention concerne un procédé et un dispositif d'affichage d'images sur un écran matriciel par activation
de pixels de l'écran disposés en lignes et en colonnes.
La présente invention trouve une application notamment pour les écrans matriciels dans lesquels chaque pixel est constitué d'une diode électroluminescente, par exemple de nature organique ou polymère (écran du type OLED de l'anglais Organic Light Emetting Display, ou PLED de l'anglais Polymer Light Emetting Display). Les cathodes des diodes d'une même ligne sont reliées à une électrode de ligne et les anodes des diodes d'une
même colonne sont reliées à une électrode de colonne.
La figure 1 représente un exemple de dispositif
classique d'affichage d'une image sur un écran matriciel.
Dans le présent exemple, l'image est affichée sur un écran 10 sous la forme d'une seule trame. Chaque pixel 12 est alors associé à un point mémoire 14 d'une mémoire de trame 16, par exemple une mémoire RAM. Les points mémoires 14 sont disposés en Y rangées et en X colonnes et peuvent être mis à l'état 0 ou à l'état 1 par l'intermédiaire d'une interface d'écriture 18 (WRITING INTERFACE) qui reçoit des données à
inscrire WDATA ainsi que les adresses WADDRESS de ces données.
L'interface d'écriture 18 est commandée par un signal d'horloge d'écriture WCLK. L'image à afficher sur l'écran 10 est stockée au préalable sous forme numérique dans la mémoire de trame 16. A titre d'exemple, un point mémoire 14 est mis à 1 lorsque le pixel 12 correspondant de l'écran 10 est à allumer, et mis à 0 dans le cas contraire. Lors du fonctionnement normal du dispositif d'affichage, l'image stockée dans la mémoire de trame 16 est affichée sur l'écran 10 à la fréquence d'un signal d'horloge de trame FCLK. Les états de tous les points mémoires 14 d'une rangée peuvent être lus par une interface de lecture 20 (READING INTERFACE). L'interface de lecture 20 reçoit à la fréquence d'un signal d'horloge de lecture RCLK un signal d'adresse RADDRESS fourni par un compteur d'adresse 22 (ADDRESS COUNTER) qui indique la rangée de la mémoire de trame 16 à lire. L'interface de lecture 20 fournit alors à un circuit de commande de colonnes 23 (COLUMN DRIVERS) des données RDATA, par exemple sous forme de X bits, qui représentent les états des points mémoires 14 de la rangée d'adresse RADDRESS. Un circuit de commande de lignes 24 (ROW DRIVERS) reçoit également un signal d'adresse ADDRESS, par exemple sous forme de Y bits, correspondant à l'image de l'adresse RADDRESS par un décodeur 26 et qui permet l'activation de la ligne de l'écran 10 associée à la rangée d'adresse RADDRESS de la mémoire de trame 16. Le circuit de commande de colonnes 23 active alors ou non les pixels 12 de la ligne activée en fonction des données RDATA. A titre d'exemple, les
pixels activés en figure 1 sont représentés par des croix 27.
Dans certaines applications, notamment pour des écrans de téléphones portables ou d'agendas électroniques, l'image stockée dans la mémoire de trame 16 peut ne pas être modifiée lors de l'affichage de nombreuses trames successives. Certains pixels 12 de l'écran 10 sont alors activés et d'autres éteints pendant de nombreuses trames successives. Il en résulte un
vieillissement inégal des pixels 12 de l'écran 10.
Pour éviter le vieillissement inégal des pixels de
l'écran, on cherche à afficher des images successives dif-
férentes sur l'écran 10 même si l'image stockée dans la mémoire de trame 16 est fixe ou varie de façon sporadique pour plusieurs
trames affichées successives.
La figure 2 représente un dispositif d'affichage d'images sur un écran matriciel qui prévoit un mode de fonctionnement particulier, ou mode de veille, qui permet d'afficher des images successives différentes sur l'écran à partir d'une image stockée dans une mémoire de veille 30 qui est fixe ou varie de façon sporadique. Un module de calcul 32 (C.P.U), piloté par le microprocesseur du dispositif d'affichage, est adapté à lire les états des points mémoires de la mémoire de veille 30, à déterminer une nouvelle image en calculant de nouveaux états et à écrire les nouveaux états dans la mémoire de trame 16 par l'intermédiaire de l'interface d'écriture 18. A partir de l'image stockée dans la mémoire de veille 30, le module de calcul 32 détermine donc une nouvelle image stockée dans la mémoire de trame 16 qui sera lue de façon habituelle par l'interface de lecture 20 et affichée sur l'écran 10 comme cela
a été expliqué précédemment.
En mode de veille, la nouvelle image calculée par le module de calcul 32 correspond souvent à l'image stockée dans la mémoire de veille 30 décalée selon les directions des rangées et des colonnes. En fonction de la fréquence à laquelle le module de calcul 32 fournit de nouvelles images stockées dans la mémoire de trame 16, un spectateur peut percevoir l'image de la
mémoire de veille 30 qui se déplace sur l'écran 10.
Un inconvénient d'un tel dispositif est que le module de calcul doit produire de nouvelles images à une fréquence suffisante par rapport à la fréquence du signal d'horloge de trame FCLK pour obtenir un mouvement sur l'écran 10 satisfaisant. De ce fait, les capacités de travail du microprocesseur du dispositif sont sollicitées pour le calcul des nouvelles images, ce qui augmente la charge de travail du
microprocesseur.
La présente invention vise un procédé et un dispositif d'affichage d'images sur un écran matriciel à partir d'une image stockée dans une mémoire de trame qui prévoit un mode de veille qui permet d'afficher des images successives différentes à partir d'une image stockée en mémoire qui est fixe ou varie de
façon sporadique et qui ne sollicite pas ou peu le microprocesseur du dispositif d'affichage.
Pour atteindre cet objet, la présente invention prévoit un procédé d'affichage d'une image par activation de pixels d'un écran matriciel 10 à partir d'une image stockée sous forme numérique dans des rangées de points mémoires 14 d'une mémoire de trame 16, comprenant un mode d'affichage normal comportant, pour l'affichage d'une image, les étapes suivantes: (a) fournir une succession d'adresses de rangée associées à des rangées de la mémoire de trame; (b) lire successivement les états de points mémoires des rangées associées aux adresses de rangée; et (c) activer, pour chaque adresse de rangée, des pixels d'une ligne associée à ladite adresse de rangée à partir des états lus de la rangée associée à ladite adresse. Le procédé comprend un mode de veille consistant à remplacer l'étape (c) par les étapes suivantes: (d) fournir, par un circuit dédié, à une fréquence proportionnelle à la fréquence d'affichage, une succession cyclique de valeurs de décalage; et (e) pour chaque adresse de rangée de la mémoire de trame, activer des pixels d'une ligne de l'écran associée à ladite adresse décalée d'une même valeur de décalage à partir des états lus de la rangée associée à ladite adresse, et/ou activer des pixels d'une ligne de l'écran associée à ladite adresse de rangée à partir des états lus de la rangée de la mémoire de trame associée à ladite
adresse décalés d'une même valeur de décalage.
La présente invention prévoit également un dispositif d'affichage d'une image sur un écran matriciel comprenant une mémoire de trame comprenant des points mémoires disposés en rangées et en colonnes; un moyen d'écriture pour stocker dans la mémoire de trame une image sous forme numérique; un moyen de lecture pour lire les états des points mémoires d'une rangée de la mémoire de trame à une adresse de rangée déterminée; un circuit de commande de lignes pour sélectionner une ligne de l'écran à partir de l'adresse de rangée déterminée; et un circuit de commande de colonnes pour activer des pixels de ladite ligne sélectionnée à partir des états de points mémoires lus par le moyen de lecture. Le dispositif comprend en outre un circuit dédié de commande pour fournir, à une fréquence proportionnelle à la fréquence d'affichage d'images, une succession cyclique de valeurs de décalage; et un circuit d'adresse dédié recevant l'adresse de la rangée lue par le moyen de lecture et transmettant au circuit de commande de lignes une nouvelle adresse correspondant à l'adresse de la rangée lue décalée d'une même valeur de décalage, et/ou un circuit d'états dédié recevant les états des points lus par le moyen de lecture et transmettant au circuit de commande de colonnes de nouveaux états correspondant aux états lus décalés d'une même valeur de décalage. Selon un autre mode de réalisation, le circuit d'états dédié est un registre à décalage, dans lequel sont écrits les états de points mémoires fournis par le moyen de lecture, adapté à réaliser un décalage d'un nombre déterminé de bits sur lesdits états. Selon un autre mode de réalisation, le circuit d'adresse dédié est un additionneur adapté à additionner la
valeur de décalage à l'adresse de la rangée lue.
Selon un autre mode de réalisation, l'écran est un
écran matriciel à diodes électroluminescentes.
Cet objet, ces caractéristiques et avantages, ainsi que d'autres de la présente invention seront exposés en détail
dans la description suivante de modes de réalisation
particuliers faite à titre non-limitatif en relation avec les figures jointes parmi lesquelles: la figure 1, précédemment décrite, représente un dispositif classique d'affichage d'une image sur un écran matriciel; la figure 2, précédemment décrite, représente un dispositif classique permettant l'affichage d'images successives différentes sur un écran matriciel à partir d'une image sensiblement fixe stockée en mémoire; et la figure 3 représente un exemple de réalisation selon l'invention d'un dispositif permettant l'affichage d'images successives différentes sur un écran matriciel à partir d'une
image fixe ou variant sporadiquement stockée en mémoire.
Le dispositif d'affichage illustré en figure 3 comprend une mémoire de trame 16 dans laquelle est stockée sous forme numérique une image par l'intermédiaire de l'interface d'écriture 18. Lors de l'affichage d'une image, à la fréquence du signal d'horloge de trame FCLK, le compteur d'adresse 22 fournit successivement les adresses RADDRESS des rangées de la mémoire 16 à la fréquence du signal d'horloge de lecture RCLK. A titre d'exemple, une adresse RADDRESS peut consister d'un entier, sous forme binaire, variant de 1 à Y. A réception de l'adresse d'une rangée, l'interface de lecture 20 lit les états des X points mémoires de la rangée et les transmet à un registre (REGISTER) sous forme de X bits à 1 ou à 0. Chaque adresse RADDRESS est transmise à un module logique 42 (ALU) , constitué par exemple d'un additionneur. Un système de commande de décalage de ligne et de colonne 44, par exemple constitué d'une machine à états finis, est relié au registre 40 et au module logique 42. Le système de commande 44 reçoit un signal de configuration C du microprocesseur du dispositif d'affichage
ainsi que le signal d'horloge de trame FCLK.
Le registre 40 est un registre à décalage adapté à partir des X bits reçus de l'interface de lecture 20 à fournir X nouveaux bits au circuit de commande de colonnes 23. Les X nouveaux bits correspondent par exemple aux X anciens bits décalés d'un nombre déterminé de bits dans un sens ou dans l'autre. Le registre 40 peut être un registre à décalage à rebouclage ou un simple registre à décalage. Dans ce dernier cas, les bits décalés sont complétés par des bits à 0. Le registre 40 doit pouvoir réaliser l'opération de décalage lors d'une période du signal d'horloge de lecture RCLK. Au maximum, le registre 40 doit donc pouvoir réaliser X opérations de décalage en une période du signal d'horloge de lecture RCLK. Le système de commande 44 fournit au registre 40, à partir du signal de commande C, des signaux d'offset ROFFSET et de direction RDIRECTION qui fixent respectivement le nombre de bits
de décalage et le sens de décalage.
Le module logique 42 est adapté à additionner ou à soustraire une quantité de variation à l'adresse RADDRESS pour
obtenir une nouvelle adresse R'ADDRESS fournie au décodeur 26.
Le système de commande 44 fournit au module logique 42, à partir du signal de commande C, des signaux d'offset ROFFSET et de direction RDIRECTION qui fixent respectivement la valeur de la quantité de variation et le choix entre une addition ou une soustraction. Le système 44 transmet respectivement au registre 40 et au module logique 42 les signaux d'offset et de direction à la fréquence du signal d'horloge de trame FCLK. Pour chaque rangée de la mémoire 20, le registre 40 effectue alors un même décalage sur les bits lus et le module logique 42 incrémente ou décrémente chaque adresse R.ADDRESS d'une même quantité de variation. En conséquence, pour chaque rangée de la mémoire 20, les états des points mémoires sont décalés et la rangée ainsi modifiée est affichée sur l'écran 10 à une ligne décalée par
rapport à la ligne normalement associée à ladite rangée.
A titre d'exemple, les pixels 27 activés sur l'écran en figure 3 correspondent à un décalage de 1 bit du registre vers la droite et à un décalage de une ligne par le module 42
vers le bas.
En fonction du signal de commande C, le système 44 fournit de nouvelles valeurs des signaux d'offset et de direction à la fréquence du signal d'horloge de trame FCLK ou à un multiple de cette fréquence. Selon la fréquence de telles modifications, l'image affichée sur l'écran 10 peut, pour de mêmes signaux d'offset et de direction, présenter pour un spectateur un mouvement d'ensemble plus ou moins rapide. Les valeurs des signaux d'offset et de direction varient de façon cyclique. A titre d'exemple, pour obtenir un mouvement global de l'image affichée dans la direction des lignes de l'écran 10, le système 44 peut fournir à une première impulsion du signal d'horloge de trame FCLK un signal d'offset ROFFSET commandant un décalage de 1 bit, à l'impulsion suivante du signal d'horloge de trame FCLK un signal d'offset commandant un décalage de 2 bits, etc... Les signaux d'offset et de direction peuvent être déterminés pour simuler, par exemple, un rebond de l'image sur
les bords de l'écran.
Lors du fonctionnement normal du dispositif d'affichage, les signaux de décalage et de direction sont nuls, et l'image affichée sur l'écran 10 ne subit pas de modifications par rapport à l'image stockée dans la mémoire de trame 16. En mode de veille, un signal de commande C, entraînant l'affichage d'images en mouvement, peut être transmis au système 44. A titre d'exemple, le mode de veille peut être initié, dans le cas d'un écran de téléphone portable, lors de l'absence d'action de l'utilisateur sur le clavier du téléphone pendant une durée
déterminée.
Selon une variante de l'invention, le registre 40 peut effectuer au lieu d'un décalage des bits reçus ou en plus de celui-ci une modification sur lesdits bits. Des portes logiques (non représentées) peuvent également être associées au registre 40 de façon à réaliser diverses opérations logiques sur les bits stockés dans le registre 40. Par exemple, les bits stockés dans le registre 40 peuvent être inversés à la fréquence du signal
d'horloge de trame FCLK ou à un multiple de cette fréquence.
Lors de l'affichage d'images selon le procédé de l'invention, le microprocesseur du dispositif d'affichage n'intervient que pour transmettre un signal de commande au système 44 afin de commander le mouvement à appliquer à l'image stockée dans la mémoire de trame 16, ou la transformation réalisée sur l'image stockée dans la mémoire de trame 16. Par la suite, les étapes de traitement de l'image ne sont réalisées que par des circuits dédiés, c'est-à-dire le registre 40, le module logique 42 ou le système 44 et ne sollicitent pas les capacités
de calcul du microprocesseur.
En outre, le mouvement appliqué à l'image stockée dans la mémoire de trame 16 peut être tel que globalement tous les pixels 12 de l'écran 10 sont allumés sensiblement le même nombre
de fois. On évite ainsi un vieillissement inégal des pixels 12.
Bien entendu, la présente invention est susceptible de diverses variantes et modifications qui apparaîtront à l'homme
de l'art.

Claims (5)

REVENDICATIONS
1. Procédé d'affichage d'une image par activation de pixels d'un écran matriciel (10) à partir d'une image stockée sous forme numérique dans des rangées de points mémoires (14) d'une mémoire de trame (16), comprenant un mode d'affichage normal comportant, pour l'affichage d'une image, les étapes suivantes: (a) fournir une succession d'adresses de rangée associées à des rangées de la mémoire de trame; (b) lire successivement les états de points mémoires des rangées associées aux adresses de rangée; et (c) activer, pour chaque adresse de rangée, des pixels d'une ligne associée à ladite adresse de rangée à partir des états lus de la rangée associée à ladite adresse, caractérisé en ce qu'il comprend un mode de veille consistant à remplacer l'étape (c) par les étapes suivantes: (d) fournir, par un circuit dédié, à une fréquence proportionnelle à la fréquence d'affichage, une succession cyclique de valeurs de décalage; et (e) pour chaque adresse de rangée de la mémoire de trame, activer des pixels d'une ligne de l'écran associée à ladite adresse décalée d'une même valeur de décalage à partir des états lus de la rangée associée à ladite adresse, et/ou activer des pixels d'une ligne de l'écran associée à ladite adresse de rangée à partir des états lus de la rangée de la mémoire de trame associée à ladite adresse décalés d'une même
valeur de décalage.
2. Dispositif d'affichage d'une image sur un écran matriciel (10) comprenant: une mémoire de trame (16) comprenant des points mémoires (14) disposés en rangées et en colonnes; un moyen d'écriture (18) pour stocker dans la mémoire de trame une image sous forme numérique; 1l un moyen de lecture (20) pour lire les états des points mémoires d'une rangée de la mémoire de trame à une adresse de rangée (RADDRESS) déterminée; un circuit de commande de lignes (24) pour sélec5 tionner une ligne de l'écran à partir de l'adresse de rangée déterminée; et un circuit de commande de colonnes (23) pour activer des pixels (12) de ladite ligne sélectionnée à partir des états de points mémoires lus par le moyen de lecture, caractérisé en ce qu'il comprend en outre un circuit dédié de commande (44) pour fournir, à une fréquence proportionnelle à la fréquence d'affichage d'images, une succession cyclique de valeurs de décalage; et un circuit d'adresse dédié (42) recevant l'adresse (RADDRESS) de la rangée lue par le moyen de lecture et transmettant au circuit de commande de lignes un nouvelle adresse (R'ADDRESS) correspondant à l'adresse (RADDRESS) de la rangée lue décalée d'une même valeur de décalage, et/ou un circuit d'états dédié (40) recevant les états (RDATA) des points lus par le moyen de lecture et transmettant au circuit de commande de colonnes (23) de nouveaux états (R'DATA) correspondant aux états
lus décalés d'une même valeur de décalage.
3. Dispositif selon la revendication 2, dans lequel le circuit d'états dédié (40) est un registre à décalage (40), dans lequel sont écrits les états de points mémoires (14) fournis par le moyen de lecture (20), adapté à réaliser un décalage d'un
nombre déterminé de bits sur lesdits états.
4. Dispositif selon la revendication 2, dans lequel le circuit d'adresse dédié (42) est un additionneur adapté additionner la valeur de décalage à l'adresse (RADDRESS) de la
rangée lue.
5. Dispositif selon la revendication 2, dans lequel
l'écran (10) est un écran matriciel à diodes électroluminescentes.
FR0209229A 2002-07-19 2002-07-19 Affichage d'image sur un ecran matriciel Expired - Fee Related FR2842641B1 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
FR0209229A FR2842641B1 (fr) 2002-07-19 2002-07-19 Affichage d'image sur un ecran matriciel
US10/622,417 US7463252B2 (en) 2002-07-19 2003-07-18 Image display on an array screen

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR0209229A FR2842641B1 (fr) 2002-07-19 2002-07-19 Affichage d'image sur un ecran matriciel

Publications (2)

Publication Number Publication Date
FR2842641A1 true FR2842641A1 (fr) 2004-01-23
FR2842641B1 FR2842641B1 (fr) 2005-08-05

Family

ID=29797601

Family Applications (1)

Application Number Title Priority Date Filing Date
FR0209229A Expired - Fee Related FR2842641B1 (fr) 2002-07-19 2002-07-19 Affichage d'image sur un ecran matriciel

Country Status (2)

Country Link
US (1) US7463252B2 (fr)
FR (1) FR2842641B1 (fr)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW594640B (en) * 2003-06-03 2004-06-21 Holtek Semiconductor Inc Power-saving LED driving method
GB0421712D0 (en) * 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
GB0421710D0 (en) * 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
GB0428191D0 (en) * 2004-12-23 2005-01-26 Cambridge Display Tech Ltd Digital signal processing methods and apparatus
GB0421711D0 (en) * 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
CN106325395A (zh) * 2016-10-12 2017-01-11 广州杰赛科技股份有限公司 一种智能穿戴设备的外观变换方法及装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010026285A1 (en) * 1998-04-27 2001-10-04 Daniel Toffolo Display system with latent image reduction

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1319767C (fr) * 1987-11-26 1993-06-29 Canon Kabushiki Kaisha Afficheur
ATE151902T1 (de) * 1992-05-19 1997-05-15 Canon Kk Verfahren und einrichtung zur steuerung einer anzeige
US5754157A (en) * 1993-04-14 1998-05-19 Asahi Glass Company Ltd. Method for forming column signals for a liquid crystal display apparatus
US5594463A (en) * 1993-07-19 1997-01-14 Pioneer Electronic Corporation Driving circuit for display apparatus, and method of driving display apparatus
US5613048A (en) * 1993-08-03 1997-03-18 Apple Computer, Inc. Three-dimensional image synthesis using view interpolation
CA2197414A1 (fr) * 1996-02-14 1997-08-14 Stephen G. Glennon Methodes et systemes d'affichage de signaux video entrelaces sur des ecrans a bayalage non entrelace
US5900887A (en) * 1997-05-05 1999-05-04 Neomagic Corp. Multiplexed wide interface to SGRAM on a graphics controller for complex-pattern fills without color and mask registers
JPH11272223A (ja) 1998-03-26 1999-10-08 Toyota Motor Corp 発光ディスプレイ用電源装置
US6414689B1 (en) * 1999-03-03 2002-07-02 Mediaq Inc. Graphics engine FIFO interface architecture
JP2000347613A (ja) 1999-06-03 2000-12-15 Mitsubishi Electric Corp 発光ダイオードの駆動回路
JP3556150B2 (ja) * 1999-06-15 2004-08-18 シャープ株式会社 液晶表示方法および液晶表示装置
US6545740B2 (en) * 1999-12-22 2003-04-08 Texas Instruments Incorporated Method and system for reducing motion artifacts
CN1220098C (zh) * 2000-04-28 2005-09-21 夏普株式会社 显示器件、显示器件驱动方法和装有显示器件的电子设备
US6388661B1 (en) * 2000-05-03 2002-05-14 Reflectivity, Inc. Monochrome and color digital display systems and methods
JP2001331162A (ja) * 2000-05-19 2001-11-30 Mitsubishi Electric Corp 表示制御装置
GB2367176A (en) * 2000-09-14 2002-03-27 Sharp Kk Active matrix display and display driver
US6976180B2 (en) * 2001-03-16 2005-12-13 Dualcor Technologies, Inc. Personal electronics device
KR100421017B1 (ko) * 2001-10-18 2004-03-04 삼성전자주식회사 잔상 현상 제거 장치 및 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010026285A1 (en) * 1998-04-27 2001-10-04 Daniel Toffolo Display system with latent image reduction

Also Published As

Publication number Publication date
US7463252B2 (en) 2008-12-09
US20040021654A1 (en) 2004-02-05
FR2842641B1 (fr) 2005-08-05

Similar Documents

Publication Publication Date Title
US7663576B2 (en) Video data correction circuit, control circuit of display device, and display device and electronic apparatus incorporating the same
FR2617307A1 (fr) Microcalculateur comportant des possibilites d'adressage perfectionnees
FR2703167A1 (fr) Système de transmission de données utilisant des appareils électroniques possédant plusieurs protocoles de transmission.
FR2568396A1 (fr) Appareil d'affichage
EP0441692B1 (fr) Procédé de commande d'un écran matriciel comportant deux parties indépendantes et dispositif pour sa mise en oeuvre
EP1774505B1 (fr) Afficheur matriciel a cristaux liquides
EP3633677A1 (fr) Circuit memoire imc a cellules 6t
FR2842641A1 (fr) Affichage d'image sur un ecran matriciel
EP0875830B1 (fr) Circuit testable à faible nombre de broches
EP1573541A2 (fr) Procede de memorisation de donnees avec correction d'erreur
FR2608299A1 (fr) Dispositif d'emission de telecommande
FR2486694A1 (fr) Dispositif d'affichage par cristal liquide
FR2596890A1 (fr) Systeme de traitement de l'information avec comparaison anticipee de la programmation
FR2613101A1 (fr) Carte a circuit integre, notamment carte de paiement
KR970023368A (ko) 디지탈 화상 신호용 메모리 장치와 상기 장치에서의 기록 방법 및 판독 방법
EP3716086A1 (fr) Accès direct en mémoire
EP1089289A1 (fr) Mémoire en circuit intégré à accès série
FR3012002A1 (fr) Capteur d'image avec generation de sequences de signaux de commande
FR2804274A1 (fr) Decodeur mpeg d'images de sequences multiples
EP1028532A1 (fr) Dispositif de gestion d'un clavier à touches
FR2526567A1 (fr) Dispositif d'affichage a matrice de points
FR2813427A1 (fr) Circuit de commande d'une memoire dram
WO2002049034A2 (fr) Amplificateur de lecture de cellules memoire a fonction logique de type ou-exclusif
EP1971977B1 (fr) Affichage de symboles statiques sur un écran matriciel
FR2681456A1 (fr) Dispositif d'analyse d'image.

Legal Events

Date Code Title Description
ST Notification of lapse

Effective date: 20090331