FR2795203A1 - MODULE COMPRISING AT LEAST ONE CHIP AND ITS COMMUNICATION INTERFACE, OBJECT COMPRISING A MODULE AND METHOD FOR PRODUCING THESE MODULES - Google Patents
MODULE COMPRISING AT LEAST ONE CHIP AND ITS COMMUNICATION INTERFACE, OBJECT COMPRISING A MODULE AND METHOD FOR PRODUCING THESE MODULES Download PDFInfo
- Publication number
- FR2795203A1 FR2795203A1 FR9907554A FR9907554A FR2795203A1 FR 2795203 A1 FR2795203 A1 FR 2795203A1 FR 9907554 A FR9907554 A FR 9907554A FR 9907554 A FR9907554 A FR 9907554A FR 2795203 A1 FR2795203 A1 FR 2795203A1
- Authority
- FR
- France
- Prior art keywords
- chip
- communication interface
- adhesive film
- face
- film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49855—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers for flat-cards, e.g. credit cards
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/077—Constructional details, e.g. mounting of circuits in the carrier
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/077—Constructional details, e.g. mounting of circuits in the carrier
- G06K19/07718—Constructional details, e.g. mounting of circuits in the carrier the record carrier being manufactured in a continuous process, e.g. using endless rolls
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/077—Constructional details, e.g. mounting of circuits in the carrier
- G06K19/07749—Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/4985—Flexible insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L24/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/82—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/241—Disposition
- H01L2224/24151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/24221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/24225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/24226—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the item being planar
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00015—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed as prior art
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01023—Vanadium [V]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01058—Cerium [Ce]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1515—Shape
- H01L2924/15153—Shape the die mounting substrate comprising a recess for hosting the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/15165—Monolayer substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Theoretical Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Credit Cards Or The Like (AREA)
Abstract
Description
<B>MODULE COMPORTANT AU MOINS UNE PUCE ET SON INTERFACE DE</B> <B>COMMUNICATION, OBJET COMPORTANT UN MODULE ET</B> PROCEDE <B>DE</B> REALISATION <B>DESDITS MODULES.</B> <B> MODULE COMPRISING AT LEAST ONE CHIP AND ITS INTERFACE OF <B> COMMUNICATION, OBJECT COMPRISING A MODULE, AND </ B> <B> METHOD OF MAKING <B> OF THESE MODULES. </ B> >
La présente invention concerne un dispositif électronique comportant au moins une puce associée à une interface de communication et un procédé de fabrication d'un tel dispositif, notamment sous forme de modules pouvant être transférés à un objet auquel la puce est destinée. The present invention relates to an electronic device comprising at least one chip associated with a communication interface and a method of manufacturing such a device, in particular in the form of modules that can be transferred to an object for which the chip is intended.
L'invention concerne notamment le domaine dit des "objets intelligents" qui sont dotés de microcircuits sous forme de puces montées sur des supports qui peuvent être souples et soumis à des contraintes mécaniques relativement importantes. Le terme objet intelligent recouvre un domaine très large d'applications, dont par exemple : les cartes à puce, les étiquettes électroniques, les dispositifs d'identification d'animaux, de colis ou d'équipements, les badges de sécurité, les supports de données portatifs, etc. La communication de données avec la ou les puce(s) est réalisée par l'interface de communication, qui permet de relier divers points d'entrée et de sortie de la puce, par exemple pour échanger des signaux numériques ou analogiques ou pour fournir une alimentation. The invention relates in particular to the so-called "smart objects" domain which are provided with microcircuits in the form of chips mounted on supports that can be flexible and subjected to relatively large mechanical stresses. The term intelligent object covers a very wide range of applications, including for example: smart cards, electronic tags, animal identification devices, packages or equipment, security badges, portable data, etc. The communication of data with the chip (s) is performed by the communication interface, which makes it possible to connect various points of entry and exit of the chip, for example to exchange digital or analog signals or to provide a food.
Pour de nombreuses applications, il existe un besoin de pouvoir disposer d'un ensemble composé d'au moins une puce et de son interface de communication sous forme de module pouvant être reporté facilement sur un support définitif, tel qu'une carte à puce, sans créer une sur-épaisseur importante. For many applications, there is a need to be able to have a set composed of at least one chip and its communication interface in the form of a module that can be easily transferred to a definitive support, such as a smart card, without creating a significant over-thickness.
Dans l'état de la technique, on minimise la sur- épaisseur en logeant la puce dans une cavité ménagée à cet effet dans l'épaisseur du support, par exemple le corps d'une carte à puce. La figure 1 montre schématiquement un exemple connu de montage d'une puce 6 sur un support 2 destiné à constituer une carte à puce. La puce 6 est logée presque intégralement dans une cavité 3 de manière à ce que son épaisseur soit comprise dans celle du support 2. La puce 6 présente un ensemble de plots de connexion 5 sur les bords de sa surface tournée vers l'extérieur. Ces plots 5 sont reliés à des contacts respectifs 7 du support par des fils 9. Les contacts 7 peuvent être situés au fond de la cavité, ou à un niveau intermédiaire dans une zone de renfoncement 11 autour de la cavité, comme dans l'exemple illustré. Ces contacts 7 sont à leur tour reliés électriquement à des plages de contact 13 destinées à permettre une connexion ohmique avec un lecteur de cartes. Ces plages de contact 13 sont logées intégralement dans le renfoncement 11 afin que leur épaisseur soit aussi contenue dans celle du support 2. In the state of the art, the thickness is minimized by housing the chip in a cavity provided for this purpose in the thickness of the support, for example the body of a smart card. Figure 1 shows schematically a known example of mounting a chip 6 on a support 2 for constituting a smart card. The chip 6 is housed almost completely in a cavity 3 so that its thickness is included in that of the support 2. The chip 6 has a set of connection pads 5 on the edges of its surface facing outwards. These pads 5 are connected to respective contacts 7 of the support by wires 9. The contacts 7 may be located at the bottom of the cavity, or at an intermediate level in a recess area 11 around the cavity, as in the example illustrated. These contacts 7 are in turn electrically connected to contact pads 13 intended to allow an ohmic connection with a card reader. These contact pads 13 are housed integrally in the recess 11 so that their thickness is also contained in that of the support 2.
Pour protéger l'ensemble, on forme un enrobage de matériau protecteur 15 recouvrant toute la zone occupée par la cavité 3, les fils 9 et une portion des bords internes des plages de contact 11. To protect the assembly, a protective material coating 15 is formed covering the entire area occupied by the cavity 3, the wires 9 and a portion of the inner edges of the contact pads 11.
Cette technique classique souffre de plusieurs inconvénients. Premièrement, l'opération consistant à relier électriquement les plots de connexion 5 de la puce 6 aux contacts 7 nécessite l'utilisation de fils 9 très fins et délicats, formant ainsi des points de fragilité. Par ailleurs, les opérations de soudage de ces fils 9 nécessite un outillage important et un temps non négligeable. This classic technique suffers from several disadvantages. First, the operation of electrically connecting the connection pads 5 of the chip 6 to the contacts 7 requires the use of very fine and delicate son 9, thus forming points of weakness. Furthermore, the welding operations of these son 9 requires extensive tools and a significant time.
Par ailleurs, la formation de la cavité 3 demande une étape d'usinage qui est à la fois coûteuse et fragilisante pour la carte. Moreover, the formation of the cavity 3 requires a machining step which is both expensive and weak for the card.
on remarque aussi que cette technique basée sur l'intégration d'une puce dans une cavité d'un support est difficilement exploitable lorsqu'il est nécessaire de rassembler plusieurs composants, par exemple plusieurs puces ou autres éléments passifs ou actifs sur un même support. it is also noted that this technique based on the integration of a chip in a cavity of a support is difficult to exploit when it is necessary to gather several components, for example several chips or other passive or active elements on the same support.
Par ailleurs, cette technique ne permet pas de disposer de modules polyvalents comprenant une ou plusieurs puce(s) associée(s) à une interface de communication pouvant être apposés facilement à la surface de tout objet dit intelligent. Moreover, this technique does not allow to have versatile modules comprising one or more chips associated with a communication interface that can be affixed easily to the surface of any so-called intelligent object.
Au vu de ces problèmes, la présente invention propose une nouvelle approche pour la réalisation de ces modules. In view of these problems, the present invention proposes a new approach for the realization of these modules.
Plus particulièrement, l'invention propose un procédé de fabrication de dispositifs électroniques comportant au moins une puce reliée à une interface de communication qui est caractérisé en ce qu'il comporte, pour chaque puce, les étapes suivantes a) prévoir la puce sous forme de semiconducteur très mince, ladite puce ayant au moins un plot de contact sur l'une au moins de ses faces ; b) prévoir un film support adhésif destiné à recevoir la puce et son interface de communication ; c) reporter la puce sur un emplacement prédéterminé du film support adhésif avec le ou chaque plot de contact relié électriquement à un point de connexion respectif de l'interface de communication ; et d) transférer l'ensemble comportant la puce et l'interface de communication ainsi réalisé sur le film adhésif vers un support auquel la puce est destinée. More particularly, the invention proposes a method for manufacturing electronic devices comprising at least one chip connected to a communication interface which is characterized in that it comprises, for each chip, the following steps: a) providing the chip in the form of very thin semiconductor, said chip having at least one contact pad on at least one of its faces; b) providing an adhesive support film for receiving the chip and its communication interface; c) refer the chip to a predetermined location of the adhesive support film with the or each contact pad electrically connected to a respective connection point of the communication interface; and d) transferring the assembly comprising the chip and the communication interface thus produced on the adhesive film to a support for which the chip is intended.
Avantageusement, le film adhésif est réalisé à partir d'une résine thermofusible, ce film pouvant avoir une épaisseur entre 30 et 60 microns. Advantageously, the adhesive film is made from a hot melt resin, this film may have a thickness between 30 and 60 microns.
De préférence, le film est monté sur une couche de renfort. I1 peut être au format d'un film 35 mm et présente des perforations pour permettre son indexation. Preferably, the film is mounted on a reinforcing layer. It can be in the format of a 35 mm film and has perforations to enable it to be indexed.
Dans un mode de réalisation préféré, la couche de renfort présente des zones prédécoupées aux emplacements en regard des parties du film destinées à être recouvertes par une puce et son interface de communication. In a preferred embodiment, the reinforcing layer has pre-cut areas at the locations facing the parts of the film to be covered by a chip and its communication interface.
Au besoin, on peut recouvrir au moins les parties exposées de la puce d'une couche protectrice. L'invention est particulièrement adaptée à la technologie de silicium sur isolant. Cette technologie est décrite notamment dans la demande de brevet WO-A-98 02921 au nom de la société KOPIN. Aussi, l'homme du métier aura les connaissances nécessaires pour la réalisation de puces utilisées dans la présente invention grâce à ce document. If necessary, at least the exposed portions of the chip can be covered with a protective layer. The invention is particularly suitable for silicon on insulator technology. This technology is described in particular in the patent application WO-A-98 02921 in the name of the company KOPIN. Also, those skilled in the art will have the necessary knowledge for the realization of chips used in the present invention with this document.
De préférence on utilise une puce dont l'épaisseur de la couche active est de l'ordre de 10 microns ou moins. Preferably, a chip is used whose thickness of the active layer is of the order of 10 microns or less.
Avantageusement, les plots de contact sont réalisés par des bossages formés sur l'une des faces de la puce. Advantageously, the contact pads are formed by bosses formed on one of the faces of the chip.
Selon un premier mode de réalisation de l'invention, on reporte la puce sur le film adhésif avant de réaliser l'interface de communication. According to a first embodiment of the invention, the chip is transferred to the adhesive film before carrying out the communication interface.
Dans ce cas, on reporte de préférence la puce sur une face exposée du film adhésif avec les plots de contact de la puce réalisés sur la face opposée à celle en contact avec le film adhésif, et on réalise ensuite l'interface de communication sur une partie de la face exposée du film adhésif et sur les plots de contact de la puce. In this case, the chip is preferably transferred to an exposed face of the adhesive film with the contact pads of the chip made on the face opposite to that in contact with the adhesive film, and the communication interface is then carried out on a surface. part of the exposed face of the adhesive film and on the contact pads of the chip.
Selon un autre mode de réalisation de l'invention, on reporte la puce après avoir réalisé l'interface de communication. Dans ce cas, il est possible de reporter la puce directement sur la face du film adhésif pourvue de l'interface de communication. According to another embodiment of the invention, the chip is postponed after having made the communication interface. In this case, it is possible to transfer the chip directly to the face of the adhesive film provided with the communication interface.
Selon un deuxième mode de réalisation de l'invention, on prévoit à l'étape a) une puce ayant une première face (2b) retenue par un substrat protecteur (4) et on reporte la puce sur le film adhésif avec une portion de son substrat protecteur, la puce étant présentée avec sa deuxième face, opposée à la première face, en regard de l'interface de communication, la deuxième face ayant des plots de contact alignés avec des points de contact respectifs correspondant de l'interface de communication, et on effectue une soudure entre les plots de contact et les points de contact par application d'une énergie de soudure, par exemple au moyen d'un laser, transmise à travers ledit substrat protecteur. According to a second embodiment of the invention, in step a) a chip having a first face (2b) retained by a protective substrate (4) is provided and the chip is transferred to the adhesive film with a portion of its protective substrate, the chip being presented with its second face, opposite to the first face, facing the communication interface, the second face having contact pads aligned with corresponding respective contact points of the communication interface, and welding is performed between the contact pads and the contact points by applying solder energy, for example by means of a laser, transmitted through said protective substrate.
Selon un troisième mode de réalisation de l'invention, on réalise l'interface de communication et on reporte la puce respectivement sur des faces opposées du film adhésif. According to a third embodiment of the invention, the communication interface is carried out and the chip is respectively transferred to opposite sides of the adhesive film.
Dans ce cas, on prévoit de préférence que les plots de contact de la puce soient sur la face tournée vers le film adhésif et traversent le film afin de pénétrer dans un point de contact respectif correspondant de l'interface de communication. In this case, it is preferably provided that the contact pads of the chip are on the side facing the adhesive film and pass through the film in order to penetrate into a corresponding respective point of contact of the communication interface.
Selon ce troisième mode de réalisation, l'interface de communication peut être réalisée avant le report de la puce et peut être réalisée en un matériau conducteur retravaillable en température pour y permettre la pénétration des plots de contact de la puce. According to this third embodiment, the communication interface can be made before the postponement of the chip and can be made of a temperature-reversible conductive material to allow penetration of the contact pads of the chip.
Avantageusement, l'interface de communication est réalisée par impression au moyen d'une encre électriquement conductrice. Selon les applications envisagées, il est possible de prévoir en outre, entre l'étape c) et l'étape d), une étape de découpe du film adhésif en modules individuels comportant au moins une puce associée à son interface de communication. Advantageously, the communication interface is produced by printing using an electrically conductive ink. Depending on the applications envisaged, it is also possible to provide, between step c) and step d), a step of cutting the adhesive film into individual modules comprising at least one chip associated with its communication interface.
L'invention a également pour objet un module comportant au moins une puce reliée à une interface de communication, caractérisé en ce que la puce et ladite interface de communication sont réunies sur film adhésif mince pouvant être transféré sur un support auquel la puce est destinée. The subject of the invention is also a module comprising at least one chip connected to a communication interface, characterized in that the chip and said communication interface are united on a thin adhesive film that can be transferred onto a medium to which the chip is intended.
Le film adhésif peut être réalisé à partir d'une résine thermofusible, ayant une épaisseur entre 30 et 60 microns. The adhesive film can be made from a hot melt resin having a thickness between 30 and 60 microns.
De préférence, au moins les parties exposées de la puce sont recouvertes d'une couche protectrice. Preferably, at least the exposed portions of the chip are covered with a protective layer.
Comme expliqué plus haut dans le contexte du procédé, la puce peut être réalisée selon la technologie de silicium sur isolant, et avoir un épaisseur de couche active de l'ordre de 10 microns ou moins. As explained above in the context of the process, the chip can be made using silicon on insulator technology, and have an active layer thickness of the order of 10 microns or less.
La puce peut comporter des plots de contact réalisés par des bossages formés sur l'une des faces de la puce. The chip may comprise contact pads made by bosses formed on one of the faces of the chip.
La puce et l'interface de communication du module peuvent être présents sur une même face du film adhésif ou elles peuvent être situées sur des faces opposées respectives du film adhésif. The chip and the communication interface of the module may be present on the same side of the adhesive film or they may be located on respective opposite sides of the adhesive film.
L'interface de communication du module peut être constituée par une encre électriquement conductrice. Enfin, l'invention concerne également un objet, notamment un objet dit "intelligent" comme une carte à puce, comportant au moins un module précité. The communication interface of the module may consist of an electrically conductive ink. Finally, the invention also relates to an object, in particular an object called "smart" as a smart card, comprising at least one aforementioned module.
Le module peut ainsi être collé sur une surface de l'objet par son film adhésif. L'invention sera mieux comprise et les avantages et effets techniques qui en découlent apparaîtront plus clairement à la lecture des différents modes de réalisation présentés purement à titre d'exemples non- limitatifs, avec référence aux dessins annexés dans lesquels - la figure 1, déjà décrite, est une vue en coupe d'une carte à puce connue montrant l'emplacement d'une puce dans une cavité du support ; - la figure 2 est un vue partielle en plan d'une plaquette issue de la technologie dite silicium sur isolant mise en oeuvre dans les modes de réalisation de l'invention ; - la figure 3 est une vue en coupe selon l'axe II- II' de la figure 2 ; - la figure 4 est une vue en plan d'une première face d'un support intermédiaire de puce sous forme de film perforé ; - la figure 5 est une vue de profil du support de la figure 4 ; - la figure 6 est une vue en plan d'une seconde face du support de la figure 4 ; - la figure 7 représente une première phase de report d'un module comportant une puce et son substrat protecteur sur le film adhésif de la figure 4 conformément au premier mode de réalisation ; - la figure 8 représente le puce reportée de la figure 7 après le retrait du support protecteur ; - la figure 9 est une vue en plan du film adhésif après le report de la puce et la réalisation de l'interface de communication de celle-ci conformément au premier mode de réalisation ; - la figure 10 représente le profil d'une puce reportée sur le film adhésif de la figure 4 après la réalisation de l'interface de communication conformément au premier mode de réalisation ; - la figure il représente un module comprenant une puce, son interface de communication et une portion de film adhésif formant un module conformément au premier mode de réalisation ; - la figure 12 représente un ensemble composé d'une puce, d'une portion de son substrat protecteur après découpage de la plaquette de la figure 2 selon un deuxième mode de réalisation de l'invention ; - la figure 13 est une vue en plan du film adhésif de la figure 4 après impression sur celui-ci des interfaces de communication conformément au deuxième mode de réalisation de l'invention ; - la figure 14 est une vue de profil qui représente le report de l'ensemble représenté à la figure 12 sur une interface de communication représenté à la figure 13 ; - la figure 15 représente une opération de soudure des plots de contact de l'ensemble représenté à la figure 14 selon une première variante du deuxième mode de réalisation ; - la figure 16 représente une opération de soudure des plots de contact de l'ensemble représenté à la figure 14 selon une seconde variante du deuxième mode de réalisation ; - la figure 17 représente une vue de profil d'un module composé d'une puce, de son interface de communication et une portion de film adhésif selon le deuxième mode de réalisation, après dépôt d'une pellicule protectrice sur la puce ; - la figure 18 représente un ensemble composé d'une puce, d'une portion de son substrat protecteur après découpage de la plaquette de la figure 2 selon un troisième mode de réalisation de l'invention ; et - la figure 19 est une vue de profil de la puce représenté à la figure 18 reporté sur le film adhésif de la figure 4 conformément au troisième mode de réalisation de l'invention. The module can thus be glued to a surface of the object by its adhesive film. The invention will be better understood and the advantages and technical effects which result therefrom will appear more clearly on reading the different embodiments presented purely by way of non-limiting examples, with reference to the appended drawings in which - FIG. described, is a sectional view of a known smart card showing the location of a chip in a cavity of the support; FIG. 2 is a partial plan view of a wafer derived from the so-called silicon on insulator technology implemented in the embodiments of the invention; - Figure 3 is a sectional view along the axis II-II 'of Figure 2; FIG. 4 is a plan view of a first face of an intermediate chip support in the form of a perforated film; FIG. 5 is a profile view of the support of FIG. 4; FIG. 6 is a plan view of a second face of the support of FIG. 4; FIG. 7 represents a first transfer phase of a module comprising a chip and its protective substrate on the adhesive film of FIG. 4 according to the first embodiment; - Figure 8 shows the postponed chip of Figure 7 after removal of the protective support; FIG. 9 is a plan view of the adhesive film after the transfer of the chip and the production of the communication interface thereof according to the first embodiment; FIG. 10 represents the profile of a chip postponed on the adhesive film of FIG. 4 after the production of the communication interface according to the first embodiment; FIG. 11 represents a module comprising a chip, its communication interface and a portion of adhesive film forming a module according to the first embodiment; FIG. 12 represents an assembly composed of a chip, a portion of its protective substrate after cutting the wafer of FIG. 2 according to a second embodiment of the invention; FIG. 13 is a plan view of the adhesive film of FIG. 4 after printing on it communication interfaces according to the second embodiment of the invention; FIG. 14 is a profile view showing the transfer of the assembly shown in FIG. 12 on a communication interface represented in FIG. 13; FIG. 15 represents a welding operation of the contact pads of the assembly represented in FIG. 14 according to a first variant of the second embodiment; FIG. 16 represents a welding operation of the contact pads of the assembly represented in FIG. 14 according to a second variant of the second embodiment; FIG. 17 represents a profile view of a module composed of a chip, its communication interface and an adhesive film portion according to the second embodiment, after depositing a protective film on the chip; FIG. 18 represents an assembly composed of a chip, a portion of its protective substrate after cutting the wafer of FIG. 2 according to a third embodiment of the invention; and - Figure 19 is a side view of the chip shown in Figure 18 carried on the adhesive film of Figure 4 according to the third embodiment of the invention.
La figure 2 montre un plaquette 12 issue de la technologie dite silicium sur isolant (en anglais SOI pour "silicon on insulator"). Cette technologie permet de réaliser des puces 2 - c'est-à-dire la partie active du microcircuit - d'une très grande minceur. Les puces 2 sont disposées en lignes et en rangées sur un substrat protecteur isolant 4, typiquement du verre, qui constitue la corps de la plaquette. Ce substrat isolant 4 sert entre autres à protéger les puces 4 qui sont souples en raison de leur minceur (de l'ordre de 1o microns). FIG. 2 shows a wafer 12 issued from the so-called silicon on insulator (SOI) technology. This technology makes it possible to make chips 2 - that is to say the active part of the microcircuit - of a very great thinness. The chips 2 are arranged in rows and rows on an insulating protective substrate 4, typically glass, which constitutes the body of the wafer. This insulating substrate 4 serves inter alia to protect the chips 4 which are flexible because of their thinness (of the order of 1o microns).
Chaque puce 2 est retenue sur le substrat protecteur de verre 4 par des plots adhésifs 6. Ces plots adhésifs 6 sont constitués par des petites aires rectangulaires, tournées à 45 par rapport aux côtés des puces 2 et placées sur les coins respectifs de chaque puce, de sorte qu'en dehors de la périphérie de la plaquette 12 un plot 6 recouvre quatre coins réunis de quatre puces différentes. Each chip 2 is retained on the glass-protecting substrate 4 by adhesive pads 6. These adhesive pads 6 are constituted by small rectangular areas, turned at 45 relative to the sides of the chips 2 and placed on the respective corners of each chip, so that outside the periphery of the wafer 12 a pad 6 covers four united corners of four different chips.
La figure 3 est une vue en coupe partielle selon l'axe I-I' du la figure 2 qui montre la structure d'un ensemble composé d'une puce 2, des plots d'adhésifs 6 et du substrat de verre 4. FIG. 3 is a partial sectional view along the axis I-I 'of FIG. 2 which shows the structure of an assembly composed of a chip 2, adhesive pads 6 and glass substrate 4.
La puce 2 présente vers l'un ou plusieurs de ces bords des plots de connexion électrique qui permettent de relier le circuit réalisé sur la puce avec l'extérieur. Chaque plot de connexion est réalisé par un bossage 8, connus plus généralement sous le terme anglo-saxon de "bump". Les bossages 8 de la puce 2 constituent des points en protubérance à partir de l'une ou l'autre des faces de la puce 2 permettant les interconnexions nécessaires. The chip 2 has towards one or more of these edges electrical connection pads that connect the circuit made on the chip with the outside. Each connection pad is made by a boss 8, known more generally under the Anglo-Saxon term "bump". The bosses 8 of the chip 2 are protruding points from one or other of the faces of the chip 2 allowing the necessary interconnections.
Dans l'exemple illustré, les bossages 8 sont formés sur la face 2a de la puce 2 qui est tournée vers le substrat protecteur en verre 4, conformément au premier mode de réalisation. Cependant, les bossages 8 peuvent être formés sur la face 2a de la puce tournée vers l'extérieur vis-à-vis du substrat protecteur 4, conformément au deuxième et troisième modes de réalisation. In the example shown, the bosses 8 are formed on the face 2a of the chip 2 which is turned towards the glass protective substrate 4, according to the first embodiment. However, the bosses 8 may be formed on the face 2a of the outwardly facing chip vis-à-vis the protective substrate 4, according to the second and third embodiments.
Chaque bossage 8 a une forme sensiblement ogivale permettant d'assurer un bon contact mécanique et électrique avec un plot correspondant au niveau de son interface. Each boss 8 has a substantially ogival shape to ensure good mechanical and electrical contact with a corresponding pad at its interface.
Dans l'exemple illustré s'appliquant au premier mode de réalisation, l'épaisseur el des plots d'adhésifs 6 est suffisante pour que le sommet des bossages 8 ne soient pas en contact avec la face 4a du substrat protecteur 4 qui lui est en regard. In the illustrated example applying to the first embodiment, the thickness el of the adhesive pads 6 is sufficient so that the apex of the bosses 8 are not in contact with the face 4a of the protective substrate 4 which is in it. look.
On notera que la technologie<B>soi</B> permet actuellement de réaliser de puces 2 dont l'épaisseur hors tout est de l'ordre de 10 microns, voire substantiellement moins. Cette dimension comprend d'une part l'épaisseur e2 de l'ensemble de la surface de la puce 2 et d'autre part les surélévations e3 au niveau des plots de connexion. It should be noted that the technology <B> soi </ B> currently makes it possible to make chips 2 whose overall thickness is of the order of 10 microns, or even substantially less. This dimension comprises on the one hand the thickness e2 of the entire surface of the chip 2 and on the other hand the elevations e3 at the connection pads.
Dans l'exemple représenté à la figure 3, l'épaisseur e2 du corps de la puce 2 est de l'ordre de 5 microns et le relief e3 des bossages 8 est également de l'ordre de 5 microns. In the example shown in Figure 3, the thickness e2 of the body of the chip 2 is of the order of 5 microns and the relief e3 bosses 8 is also of the order of 5 microns.
La technologie SOI permettant l'obtention de puces avec de telles caractéristiques dimensionnelles est décrite notamment dans le document brevet WO-A-98 02921 au nom de la société KOPIN. Aussi, les détails de fabrication ne seront pas répétés ici par souci de concision. The SOI technology for obtaining chips with such dimensional characteristics is described in particular in the patent document WO-A-98 02921 in the name of the company KOPIN. Also, the manufacturing details will not be repeated here for the sake of brevity.
La figure 4 est une vue en plan d'une section du support destinée à servir de support de transfert pour les puce reportées et leur interface de communication. Ce film est au format d'un film photographique de 35 mm, et présente sur chacun de ses bords longitudinaux 20a une série des perforations régulières 22 permettant son indexation et son entraînement par des picots. FIG. 4 is a plan view of a section of the support intended to serve as a transfer medium for the reported microchips and their communication interface. This film is in the format of a photographic film 35 mm, and has on each of its longitudinal edges 20a a series of regular perforations 22 for indexing and driving by pins.
Comme le montre la figure 5, le support est composé de deux strates : un film adhésif 24 et une couche de renfort 26. Le film adhésif 24 est réalisé à partir d'une résine thermofusible, connue sous le terme anglo-saxon de "hot melt". Son épaisseur est typiquement de l'ordre de 40 microns. La couche de support 26 est une pellicule en matériau relativement tenace qui autorise le traitement du support sur les appareils à défilement en bande automatisés, notamment pour les opérations de report sur le support définitif de la puce 2, comme il sera décrit plus loin. As shown in FIG. 5, the support is composed of two layers: an adhesive film 24 and a reinforcing layer 26. The adhesive film 24 is made from a hot-melt resin, known by the English term "hot" melt ". Its thickness is typically of the order of 40 microns. The support layer 26 is a film of relatively tenacious material which allows the processing of the support on the automated strip scrolling apparatus, in particular for the transfer operations on the final support of the chip 2, as will be described later.
La couche de renfort 26 est prédécoupée de manière à définir des zones 28 qui peuvent être retirées du reste de la couche de support (figure 6). Ces zones 28 sont délimitées par des lignes de fragilisation 30 (représentées en pointillés sur la figure 6) qui peuvent être des découpes continues sur une partie au moins de l'épaisseur de la couche de support 26 ou des découpes en pointillés. Les zones 28 ainsi définies correspondent sensiblement à l'emplacement occupé par une puce reportée 2 et son interface de communication, éventuellement avec une marge autour de cette dernière. The reinforcing layer 26 is precut so as to define areas 28 which can be removed from the rest of the support layer (Figure 6). These zones 28 are delimited by weakening lines 30 (shown in dashed lines in FIG. 6) which may be continuous cuts over at least a portion of the thickness of the support layer 26 or dotted cutouts. The zones 28 thus defined substantially correspond to the location occupied by a deferred chip 2 and its communication interface, possibly with a margin around the latter.
Dans l'exemple, ces zones 28 sont disposées en paires adjacentes dans le sens de la largeur du support 20. I1 sera maintenant décrit par référence aux figures 3 à il un premier mode de réalisation de l'invention selon lequel l'interface de communication est réalisée après l'opération de report de puce 2 sur le film adhésif 24. In the example, these zones 28 are arranged in adjacent pairs in the direction of the width of the support 20. I1 will now be described with reference to FIGS. 3 to 11 a first embodiment of the invention according to which the communication interface is performed after the chip transfer operation 2 on the adhesive film 24.
En préparation de l'opération de report de puce conformément au premier mode de réalisation, on découpe la plaquette illustrée à la figure 2 (selon les lignes D de la figures 2 et 3) pour obtenir des ensembles élémentaires 14 chacune comportant une puce 2, la partie du support protecteur 4 en vis-à-vis avec la puce et les portions des plot adhésifs 6 sur cette partie de support protecteur. Conformément au premier mode de réalisation, les plots de contact 8 de la puce se situent sur la face 2a de la puce 2 tournée vers le substrat protecteur 4. In preparation for the chip transfer operation in accordance with the first embodiment, the wafer illustrated in FIG. 2 (according to the lines D of FIGS. 2 and 3) is cut to obtain elementary assemblies 14 each comprising a chip 2, the portion of the protective support 4 vis-à-vis the chip and the portions of the adhesive pads 6 on this protective support portion. According to the first embodiment, the contact pads 8 of the chip are located on the face 2a of the chip 2 facing the protective substrate 4.
Chaque ensemble 14 est reporté sur une partie du support 20 située directement au dessus d'une aire prédecoupée 28 correspondante (figure 7). Each set 14 is transferred to a part of the support 20 located directly above a corresponding cut-out area 28 (FIG. 7).
La puce 2 est alors collée sur la face exposée 24a du film adhésif par sa face 2b opposée à celle contenant les bossages 8. L'opération consistant à coller ainsi la puce 2 peut comprendre une phase d'application de chaleur à la couche adhésive 24 pour la ramollir conformément aux techniques habituelles utilisées avec les films du type "hot melt". The chip 2 is then bonded to the exposed face 24a of the adhesive film by its face 2b opposite to that containing the bosses 8. The operation of thus sticking the chip 2 may include a heat application phase to the adhesive layer 24 to soften it according to the usual techniques used with films of the "hot melt" type.
Une fois la puce 2 adhérée, on procède au retrait du substrat protecteur 4 et des portions des plots adhésifs 6 qui retiennent la puce 2. Cette opération peut s'effectuer par une technique classique de clivage utilisée pour ce type de semiconducteur issu de la technologie SOI. Elle peut également s'effectuer par une opération de pelage du substrat protecteur 4 avec les plots adhésifs 6 si l'adhérence de la puce 2 sur le film 24, et la fixation de ce dernier, le permettent. On obtient alors la puce nue 2 collée par sa face 2a sur la face 24a du film adhésif, comme le montre la figure 8 . Once the chip 2 has been adhered, the protective substrate 4 and the portions of the adhesive pads 6 which hold the chip 2 are removed. This operation can be carried out by a conventional cleavage technique used for this type of semiconductor resulting from the technology. SOI. It can also be carried out by a peeling operation of the protective substrate 4 with the adhesive pads 6 if the adhesion of the chip 2 to the film 24, and the fixing of the latter, allow it. The naked chip 2 is then bonded by its face 2a to the face 24a of the adhesive film, as shown in FIG. 8.
Après le retrait du substrat protecteur 4, on procède à la réalisation de l'interface de communication. After the removal of the protective substrate 4, the communication interface is produced.
Une telle interface de communication 4 peut, selon les cas, servir à - relier des entrées et sorties de la puce avec l'extérieur, par exemple des lecteurs de cartes ; et/ou - assurer les interconnexions nécessaires entre la puce et des éléments réalisés au niveau du support. Ces éléments peuvent être une antenne intégrée au support de manière à constituer une carte ou un autre objet intelligent du type dit "sans contact", connue en lui- même, d'autres éléments de circuit intégrés à l'objet intelligent (par exemple une ou plusieurs autres puces), ou encore une source d'alimentation électrique. Such a communication interface 4 may, depending on the case, be used to - connect the inputs and outputs of the chip with the outside, for example card readers; and / or - ensuring the necessary interconnections between the chip and elements made at the support. These elements can be an antenna integrated into the support so as to constitute a card or other intelligent object of the type called "contactless", known in itself, other integrated circuit elements to the smart object (for example a or several other chips), or a power source.
Dans l'exemple illustré, l'interface de communication se présente sous forme de plages de contact 32 destinées à permettre un contact ohmique avec des contacts correspondant d'un appareil externe, tel qu'un lecteur de carte. Selon les applications envisagées, la forme, la taille, la disposition et le nombre de ces plages de contact 32 peuvent varier en fonction des normes industrielles en vigueur. A titre d'exemple, les plages de contact sont ici réalisées selon la norme ISO 1170 qui s'applique aux cartes à puce. Dans le cas considéré, l'interface de communication comprend pour chaque emplacement de puce un ensemble de cinq plages de contact 32 disposées sur deux rangées respectivement de deux et de trois plages, comme le montre la figure 9. In the illustrated example, the communication interface is in the form of contact pads 32 intended to allow ohmic contact with corresponding contacts of an external device, such as a card reader. Depending on the applications envisaged, the shape, size, arrangement and the number of these contact pads 32 may vary according to the industrial standards in force. For example, the contact pads are here made according to the ISO 1170 standard which applies to smart cards. In the case considered, the communication interface comprises for each chip location a set of five contact pads 32 arranged in two rows respectively of two and three ranges, as shown in Figure 9.
Les plages de contact 32 sont réalisées par impression tridimensionnelle d'une part sur la face exposée 24a du film adhésif 24, c'est-à-dire la face opposée à celle 24b en contact avec la couche de renfort 26 et d'autre part sur une portion de la surface exposée 2b de la puce 2 comportant un bossage 8, comme le montre les figures 10 et 11. Chaque plage de contact 32 recouvre ainsi un bossage respectif 8 de la puce 2, permettant de relier ce dernier avec l'extérieur conformément à son rôle d'interface de communication. The contact pads 32 are produced by three-dimensional printing on the one hand on the exposed face 24a of the adhesive film 24, that is to say the face opposite to that 24b in contact with the reinforcing layer 26 and secondly on a portion of the exposed surface 2b of the chip 2 having a boss 8, as shown in Figures 10 and 11. Each contact pad 32 thus covers a respective boss 8 of the chip 2, to connect the latter with the outside in accordance with its role of communication interface.
Diverses techniques peuvent être envisagées pour la réalisation des plages de contact 32. Dans l'exemple, celles-ci sont imprimées par un procédé de lithographie au moyen d'une encre électriquement conductrice, par exemple une encre chargée de particules d'argent ou d'autres métaux conducteurs. L'impression peut être réalisée en une seule passe ou en plusieurs passes. Various techniques can be envisaged for producing the contact pads 32. In the example, these are printed by a lithography process using an electrically conductive ink, for example an ink charged with silver particles or particles. other conductive metals. Printing can be done in one pass or in multiple passes.
Cette technique d'impression est possible du fait que la puce 2 ne constitue qu'une faible sur-épaisseur au dessus de la surface 24a du film adhésif 24. This printing technique is possible because the chip 2 is only a small over-thickness above the surface 24a of the adhesive film 24.
I1 est également possible de prévoir d'autres techniques pour réaliser l'interface de communication, par exemple la métallisation sous vide, le dépôt dit "electroless", etc. It is also possible to provide other techniques for producing the communication interface, for example vacuum metallization, so-called electroless deposition, etc.
A l'issu de ces opérations, on dispose pour chaque puce 2 au niveau du film 24, d'un module 34 composé de la puce 2 et son interface de communication 32 complet, interconnectée à la puce (figures 11). Chaque module 34 se situe à l'intérieur d'une zone prédécoupée 28. At the end of these operations, there is available for each chip 2 at the film 24, a module 34 composed of the chip 2 and its complete communication interface 32, interconnected to the chip (Figures 11). Each module 34 is located inside a precut zone 28.
On notera que les opérations de report de puce et d'impression d'interface de communication peuvent être réalisées par groupes de plusieurs puces à la fois au fur et à mesure de l'entraînement du support 20. Les techniques utilisées et le format du support permettent d'atteindre des cadences de fabrications très élevées. Pour le report des modules 34 sur leur support définitif, par exemple le corps d'une carte à puce, on procède au retrait de la partie 26a de la couche de renfort 26 située à l'intérieur de la zone prédécoupée (figure 10). I1 ne reste alors de cette couche de renfort 26 que la partie au niveau des picots d'entraînement 22 et entre les modules voisins. Ces parties restantes forment un cadre suffisamment résistant pour les manipulations ultérieures liées au report sur le support définitif par des machines automatisées à débit élevé. It will be noted that the chip transfer and communication interface printing operations can be carried out in groups of several chips at a time as the support 20 is being trained. The techniques used and the format of the support allow to achieve very high production rates. For the transfer of the modules 34 on their final support, for example the body of a smart card, it removes the portion 26a of the reinforcing layer 26 located inside the pre-cut area (Figure 10). I1 then remains of this reinforcing layer 26 only the portion at the driving pins 22 and between the neighboring modules. These remaining parts form a sufficiently resistant frame for the subsequent manipulations related to the report on the definitive support by automated machines with high flow rate.
La face 24b du film adhésif 24 en contact avec la portion de la couche de renfort 26 retirée est mise en contact avec la surface 36a du support définitif auquel le module 34 est destiné, comme le montre la figure il. Au besoin, le film adhésif 24 ou la surface 36a du support définitif peut être chauffé afin de permettre la fusion du film sur ce support. The face 24b of the adhesive film 24 in contact with the portion of the reinforcement layer 26 removed is brought into contact with the surface 36a of the final support to which the module 34 is intended, as shown in FIG. If necessary, the adhesive film 24 or the surface 36a of the final support may be heated to allow the film to melt on this support.
A l'issue de cette opération, on obtient le support définitif 36 avec la puce 2 et son interface de communication 32 fixées à un emplacement prédéterminé du support. At the end of this operation, we obtain the final support 36 with the chip 2 and its communication interface 32 fixed at a predetermined location of the support.
Si nécessaire, il est possible de recouvrir au moins les parties exposées de la puce d'une couche de vernis (non représentée). Cette couche peut être obtenue par pulvérisation ou par dépôt d'une fine pellicule. If necessary, it is possible to cover at least the exposed parts of the chip with a layer of varnish (not shown). This layer can be obtained by spraying or by depositing a thin film.
I1 sera maintenant décrit un deuxième mode de réalisation de l'invention selon lequel l'interface de communication 32 est réalisé avant le report de la puce 2 sur le film adhésif 24. A second embodiment of the invention will now be described according to which the communication interface 32 is produced before the transfer of the chip 2 to the adhesive film 24.
Pour ce mode de réalisation, la plaquette 12, qui comporte les puces 2, le substrat protecteur 4 et les plots adhésifs 6, est issue de la technologie SOI et présente les caractéristiques déjà décrites dans le cadre du premier mode de réalisation. La seule différence réside au niveau des bossages 8 sur les puces 2, ceux-ci étant disposés non pas sur la face 2b de la puce tournée vers le substrat protecteur, mais sur l'autre face 2a, tournée vers l'extérieur, comme le montre la figure 12. For this embodiment, the wafer 12, which includes the chips 2, the protective substrate 4 and the adhesive pads 6, is derived from the SOI technology and has the characteristics already described in the context of the first embodiment. The only difference lies in the bosses 8 on the chips 2, these being arranged not on the face 2b of the chip facing the protective substrate, but on the other face 2a, facing outwards, as the shows figure 12.
L'interface de communication comporte des plages de contact 32 imprimées intégralement sur la face exposée 24a du support 20 (figure 13). Les caractéristiques du support 20 (film 24 et couche protectrice 26) et la configuration des plages de contact 32 sont sensiblement les mêmes que pour le premier mode de réalisation, et ne seront pas décrites à nouveau par souci de concision. On notera toutefois que les plages de contact 32 reposent dans ce cas entièrement sur la surface exposée 24a du film. Dans l'exemple, les plages 32 sont imprimées avec une encre électriquement conductrice selon la technique décrite par référence au premier mode de réalisation. The communication interface has contact pads 32 printed integrally on the exposed face 24a of the support 20 (FIG. 13). The characteristics of the support 20 (film 24 and protective layer 26) and the configuration of the contact pads 32 are substantially the same as for the first embodiment, and will not be described again for the sake of brevity. It should be noted, however, that the contact pads 32 lie in this case entirely on the exposed surface 24a of the film. In the example, the tracks 32 are printed with an electrically conductive ink according to the technique described with reference to the first embodiment.
Une fois les plages de contact 32 imprimées sur le film adhésif 24, on procède aux opérations de report des puces sur la face imprimée 24a du film. Once the contact pads 32 printed on the adhesive film 24, it proceeds to the operations of carrying the chips on the printed side 24a of the film.
A cette fin, on découpe la plaquette 12 en ensembles 14 comportant une puce 2, la partie du support protecteur 4 en vis-à-vis avec la puce et les portions des plot adhésifs 6 sur cette partie de support protecteur. Pour chaque interface de communication imprimée sur le film adhésif 24, on reporte un ensemble 14 avec la face 2a comportant les plots de contact 8 en regard des plages de contact 32. Chaque plage de contact 32 est ainsi placée à l'aplomb d'un plot de contact respectif correspondant 8, comme le montre la figure 14. Cette configuration de report selon laquelle la face 2b tournée vers le substrat protecteur 4 est placée face à l'extérieur vis-à-vis de son substrat récepteur (ici le film 24) est connue sous le terme anglo-saxon de "flip chip". For this purpose, the wafer 12 is cut into assemblies 14 comprising a chip 2, the portion of the protective support 4 facing the chip and the portions of the adhesive pads 6 on this protective support portion. For each communication interface printed on the adhesive film 24, there is an assembly 14 with the face 2a having the contact pads 8 facing the contact pads 32. Each contact pad 32 is thus placed in line with a respective contact pad 8, as shown in Figure 14. This transfer configuration in which the face 2b facing the protective substrate 4 is placed facing the outside vis-à-vis its receiving substrate (here the film 24 ) is known as the Anglo-Saxon "flip chip".
Conformément au deuxième mode de réalisation, chaque plot 8 de la puce 2 est soudé à sa plage de contact correspondante 32 par application d'une énergie de soudage à travers le substrat protecteur en verre 4. According to the second embodiment, each pad 8 of the chip 2 is welded to its corresponding contact pad 32 by applying a welding energy through the glass protective substrate 4.
Comme le montre la figure 15, Cette énergie de soudure est fournie par un laser 38 qui transmet un faisceau 40 dirigé contre la face 4a du substrat protecteur 4 tournée vers l'extérieur. Le faisceau 40 traverse toute l'épaisseur du substrat protecteur 4 et l'épaisseur de la puce 2 sur un axe contenant un bossage 8, de manière à transférer de l'énergie thermique à celui-ci. As shown in Figure 15, This welding energy is provided by a laser 38 which transmits a beam 40 directed against the face 4a of the protective substrate 4 facing outwards. The beam 40 traverses the entire thickness of the protective substrate 4 and the thickness of the chip 2 on an axis containing a boss 8, so as to transfer thermal energy thereto.
Cette énergie thermique absorbée au niveau du bossage 8 permet la fusion soit du bossage 8, celui-ci étant réalisé dans un alliage de métaux fusible, soit de la plage de contact imprimée 32. Dans ce dernier cas, les plages de contact 32 seront alors réalisées en un matériau fusible sous l'énergie thermique transférée par le faisceau laser 40, à travers les bossages respectifs 8 pour souder ces derniers. This thermal energy absorbed at the boss 8 allows the melting of the boss 8, the latter being made of a fusible metal alloy, or the printed contact area 32. In the latter case, the contact pads 32 will then be made of a fusible material under the thermal energy transferred by the laser beam 40, through the respective bosses 8 to weld them.
Lorsqu'un bossage 8 est ainsi soudé, le laser 38 est déplacé pour se mettre dans l'axe du bossage suivant, et procède au soudage de celui-ci et ainsi de suite. When a boss 8 is thus welded, the laser 38 is moved to the axis of the next boss, and proceeds to the welding thereof and so on.
Chaque bossage 8 est alors soudé par le faisceau laser 40 sur son point de connexion correspondant de la plage de contact 32. Each boss 8 is then welded by the laser beam 40 on its corresponding point of connection of the contact pad 32.
Dans l'exemple, le verre constitutif du substrat protecteur 4 est transparent aux longueurs d'onde des faisceaux lasers habituellement utilisés pour la microsoudure. I1 est notamment possible d'utiliser pour la soudure un laser du type YAGNd émettant à une longueur d'onde de 1,06 microns. Le laser 38 peut être monté sur un robot positionneur 42 permettant d'aligner un faisceau laser 38 successivement avec chaque bossage 8 de la puce 2. In the example, the constituent glass of the protective substrate 4 is transparent to the wavelengths of the laser beams usually used for microsolding. In particular, it is possible to use a laser of the YAGNd type emitting at a wavelength of 1.06 microns for welding. The laser 38 can be mounted on a positioner robot 42 for aligning a laser beam 38 successively with each boss 8 of the chip 2.
La figure 16 représente une variante selon laquelle plusieurs soudures de bossages 8 sont réalisées simultanément depuis un laser 38 grâce à un ensemble de chemins optiques 42 transportant chacun un faisceau laser 40' vers des positions respectives en alignement avec un bossage 8. Les chemins optiques 42 peuvent être matérialisés par des fibres optiques. Dans ce cas, au moins une fibre optique est positionnée perpendiculairement en regard de la face 4a du substrat de verre 4 (celle tournée vers l'extérieur en position d'assemblage) à l'aplomb de chaque bossage 8. L'énergie transmise par les fibres 20 réalise la soudure comme décrit précédemment. La puissance du laser 38 sera adaptée au nombre de chemins optiques utilisés. Eventuellement, il est possible d'utiliser plusieurs sources laser différentes pour alimenter les chemins optique. FIG. 16 shows a variant according to which several boss welds 8 are made simultaneously from a laser 38 by means of a set of optical paths 42 each carrying a laser beam 40 'to respective positions in alignment with a boss 8. The optical paths 42 can be materialized by optical fibers. In this case, at least one optical fiber is positioned perpendicularly facing the face 4a of the glass substrate 4 (the one facing outwards in the assembly position) in line with each boss 8. The energy transmitted by the fibers 20 carries out the welding as described previously. The power of the laser 38 will be adapted to the number of optical paths used. Optionally, it is possible to use several different laser sources to power the optical paths.
Les extrémités 44a des fibres peuvent être intégrées à l'outil de positionnement et de maintien de la puce vis-à-vis de son bâti de support. Les extrémités 44a des fibres sont disposées selon la configuration des bossages 8 à souder sur l'interface de communication. The ends 44a of the fibers may be integrated with the positioning tool and hold the chip vis-à-vis its support frame. The ends 44a of the fibers are arranged according to the configuration of the bosses 8 to be welded on the communication interface.
Cette variante présente l'avantage de permettre de réaliser toutes les soudures des bossages 8 simultanément. This variant has the advantage of making it possible to perform all the welds of the bosses 8 simultaneously.
Une fois les soudures réalisées, on retire le substrat protecteur de verre 4 de la puce 2 selon la technique décrite précédemment par référence au premier mode de réalisation. Il résulte de cette opération que la puce 2 est reliée électriquement et mécaniquement aux plages de contact 32. Once the welds have been made, the glass protective substrate 4 is removed from the chip 2 according to the technique described above with reference to the first embodiment. As a result of this operation, the chip 2 is electrically and mechanically connected to the contact pads 32.
A l'issu de ces opérations, on procède à un découpage au niveau du support 20 pour obtenir un module comprenant une puce 2, son interface de communication 32 et une portion de film adhésif 24 reliant ces dernières. Ce module est fonctionnellement identique au module 34 représenté à la figure il par référence au premier mode de réalisation. At the end of these operations, a cutting is carried out at the level of the support 20 to obtain a module comprising a chip 2, its communication interface 32 and a portion of adhesive film 24 connecting the latter. This module is functionally identical to the module 34 shown in FIG. 11 with reference to the first embodiment.
Le procédé d'implantation du module réalisé conformément au deuxième mode de réalisation sur son support définitif est sensiblement identique à celui du premier mode de réalisation, déjà décrit par référence à la figure il, et ne sera pas répété par souci de concision. The method of implantation of the module made according to the second embodiment on its final support is substantially identical to that of the first embodiment, already described with reference to Figure 11, and will not be repeated for the sake of brevity.
En variante, on peut envisager de mettre un petit film protecteur pour protéger la puce et on obtient alors un ruban plastique avec des micromodules présents dessus, chacun comportant une puce 2 et son interface de connexion (ici sous forme de plages de contact 32), dédiés à être découpés et toujours collés sur un objet intelligent, par exemple une carte à puce ou une étiquette d'identification de produit. Alternatively, it is conceivable to put a small protective film to protect the chip and then obtain a plastic tape with micromodules present on it, each having a chip 2 and its connection interface (here in the form of contact pads 32), dedicated to be cut and always glued on a smart object, for example a smart card or a product identification tag.
Comme pour le premier mode de réalisation, on peut recouvrir au moins les parties exposées de la puce 2 d'un film protecteur 46, comme représenté à la figure 17. As for the first embodiment, at least the exposed portions of the chip 2 can be covered with a protective film 46, as shown in FIG. 17.
Il sera maintenant décrit un troisième mode de réalisation de l'invention selon lequel la puce et son interface de communication sont apposées sur les faces mutuellement opposées du film adhésif. A third embodiment of the invention will now be described in which the chip and its communication interface are affixed to the mutually opposite sides of the adhesive film.
Ce troisième mode de réalisation met en oeuvre des plaquettes issues de la technologie SOI avec report de puce selon la technique dite "flip-chip" déjà décrite par référence au deuxième mode de réalisation. This third embodiment implements wafers from SOI technology with chip report according to the so-called "flip-chip" technique already described with reference to the second embodiment.
Au niveau de la préparation de la plaquette 12 comportant les puces 2 (figure 2), on procède exactement de la même manière que pour la deuxième mode de réalisation, de sorte que l'on dispose, pour chaque puce, d'un ensemble élémentaire 14 tel que décrit par référence à la figure 3. On note cependant que dans ce cas les plots de contact 8 réalisés sur la face extérieure 2a de la puce 2 (relativement à la face 2b tournée vers le substrat protecteur 4) ont une protubérance e3 suffisante pour traverser l'épaisseur du film adhésif (figure 18), qui peut être très mince, et se loger dans l'épaisseur de l'interface de communication. At the level of the preparation of the wafer 12 comprising the chips 2 (FIG. 2), the procedure is exactly the same as for the second embodiment, so that, for each chip, an elementary set is available. 14, as described with reference to FIG. 3. However, it is noted that in this case the contact pads 8 made on the outer face 2a of the chip 2 (relative to the face 2b facing the protective substrate 4) have a protuberance e3 sufficient to cross the thickness of the adhesive film (Figure 18), which can be very thin, and lodge in the thickness of the communication interface.
Ainsi, comme le montre la figure 19, l'interface de communication (sous forme de plages de contact 32 comme dans les exemples précédents) est réalisée de manière à ce qu'elle présente un certain relief permettant d'absorber la portion des plots de contact 8 ayant traversé l'épaisseur du film adhésif 24. Dans l'exemple, l'interface de communication est imprimée en matériau qui est soit thermoplastique, c'est-à-dire retravaillable en température, soit en matériau thermodurcissant (thermoset) qui détient les mêmes qualités. Ce matériau comporte une charge de particules métalliques pour lui conférer une conductivité électrique adéquate. Le dépôt de ce matériau peut être réalisé par impression sérigraphique en utilisant un masque exposant le motif des plages de contact 32, en une seule passe ou en plusieurs passes, comme pour le deuxième mode de réalisation. Thus, as shown in FIG. 19, the communication interface (in the form of contact pads 32, as in the preceding examples) is made in such a way that it has a certain relief enabling the portion of the pads to be absorbed. contact 8 having passed through the thickness of the adhesive film 24. In the example, the communication interface is printed in material which is either thermoplastic, that is to say reworkable in temperature, or thermosetting material (thermoset) which holds the same qualities. This material has a charge of metal particles to give it an adequate electrical conductivity. The deposition of this material can be achieved by screen printing using a mask exposing the pattern of the contact pads 32, in a single pass or in several passes, as for the second embodiment.
Une fois l'interface de communication 32 ainsi réalisée, on retire les portions de la couche de renfort 28 à l'intérieur des zones prédécoupées 28 afin d'exposer le dos 24b du film adhésif 24. Once the communication interface 32 has been thus formed, the portions of the reinforcing layer 28 are removed inside the pre-cut zones 28 in order to expose the backside 24b of the adhesive film 24.
A chaque portion du dos 24b du film adhésif 24 ainsi découvert, on reporte la face exposée 2a comportant les bossages 8, chaque bossage étant aligné avec une plage de contact 32 correspondante imprimée sur la face 24a. On chauffe le film 24 et les plages de contact 32 afin de permettre aux bossages 8 de traverser l'épaisseur de celui-ci et venir se loger dans les plages de contact. Ainsi, on réalise ici les interconnexions entre les plages de contact 32 et les bossages 8 en retravaillant le matériau électriquement conducteur imprimé formant l'interface de communication. At each portion of the back 24b of the adhesive film 24 thus discovered, the exposed face 2a having the bosses 8 is deflected, each boss being aligned with a corresponding contact pad 32 printed on the face 24a. The film 24 and the contact pads 32 are heated in order to allow the bosses 8 to pass through the thickness of the latter and to become lodged in the contact areas. Thus, the interconnections between the contact pads 32 and the bosses 8 are made here by reworking the printed electrically conductive material forming the communication interface.
On notera que l'ordre de réalisation de l'interface de communication et de report de la puce conformément au troisième mode de réalisation importe peu. En effet, on peut concevoir de reporter d'abord la puce 2 avec les bossages 8 traversant l'épaisseur du film adhésif 24 et ensuite recouvrir les extrémités traversantes des bossages sur la face 24a du film adhésif par un dépôt formant l'interface de communication. It should be noted that the order of implementation of the communication and transfer interface of the chip according to the third embodiment does not matter. Indeed, it is conceivable to first return the chip 2 with the bosses 8 passing through the thickness of the adhesive film 24 and then cover the through ends of the bosses on the face 24a of the adhesive film by a deposit forming the communication interface .
I1 est possible de recouvrir la face exposée 2b des puces 2 d'un film protecteur (non représenté) avant le report du module composé de la puce et de son interface de communication sur un objet. Ce report est réalisé comme pour les modes de réalisation précédemment décrits, par découpage du support 20 autour des plages de connexion 32 et collage sur le support définitif, la face 24a comportant l'interface de communication étant exposée. It is possible to cover the exposed face 2b of the chips 2 with a protective film (not shown) before the report of the module composed of the chip and its communication interface on an object. This transfer is carried out as for the previously described embodiments, by cutting the support 20 around the connection pads 32 and bonding to the final support, the face 24a having the communication interface being exposed.
Par ailleurs, on notera que l'interface de communication décrite peur revêtir d'autres formes que des plages de contact ohmiques, cette interface pouvant également être, entre autres . une amenée de courant, une antenne, un autre composant passif ou actif (pouvant être réalisé directement sur le film adhésif), etc. Comme on le comprendra, le procédé de fabrication des modules et de report de ces modules sur des objets intelligents trouvent de nombreuses applications, notamment dans divers domaines industriels, commerciaux et agricoles. Furthermore, it will be noted that the described communication interface can take other forms than ohmic contact pads, this interface can also be, among others. a current supply, an antenna, another passive or active component (which can be made directly on the adhesive film), etc. As will be understood, the method of manufacturing the modules and the transfer of these modules to intelligent objects find many applications, particularly in various industrial, commercial and agricultural fields.
I1 est clair que la présente invention autorise de nombreuses variantes et que certaines caractéristiques ou certains aspects décrits par référence à l'un des modes de réalisation s'appliquent implicitement aux autres modes de réalisation, dans la mesure où il sont techniquement compatibles.It is clear that the present invention permits many variations and that certain features or aspects described with reference to one of the embodiments implicitly apply to the other embodiments, to the extent that they are technically compatible.
Claims (9)
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9907554A FR2795203B1 (en) | 1999-06-15 | 1999-06-15 | MODULE COMPRISING AT LEAST ONE CHIP AND ITS COMMUNICATION INTERFACE, OBJECT COMPRISING A MODULE AND METHOD FOR PRODUCING THE SAME |
AU52287/00A AU5228700A (en) | 1999-06-15 | 2000-05-30 | Module comprising at least a chip and its communication interface, object comprising a module and method for making said modules |
PCT/FR2000/001487 WO2000077727A1 (en) | 1999-06-15 | 2000-05-30 | Module comprising at least a chip and its communication interface, object comprising a module and method for making said modules |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9907554A FR2795203B1 (en) | 1999-06-15 | 1999-06-15 | MODULE COMPRISING AT LEAST ONE CHIP AND ITS COMMUNICATION INTERFACE, OBJECT COMPRISING A MODULE AND METHOD FOR PRODUCING THE SAME |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2795203A1 true FR2795203A1 (en) | 2000-12-22 |
FR2795203B1 FR2795203B1 (en) | 2001-08-31 |
Family
ID=9546807
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR9907554A Expired - Fee Related FR2795203B1 (en) | 1999-06-15 | 1999-06-15 | MODULE COMPRISING AT LEAST ONE CHIP AND ITS COMMUNICATION INTERFACE, OBJECT COMPRISING A MODULE AND METHOD FOR PRODUCING THE SAME |
Country Status (3)
Country | Link |
---|---|
AU (1) | AU5228700A (en) |
FR (1) | FR2795203B1 (en) |
WO (1) | WO2000077727A1 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2002089051A1 (en) * | 2001-04-25 | 2002-11-07 | Mühlbauer Ag | Method for connecting microchips to an antenna arranged on a support strip for producing a transponder |
EP2738714A1 (en) * | 2012-11-30 | 2014-06-04 | Gemalto SA | Method for manufacturing an electric or electronic device with power or communication interface |
WO2016131985A1 (en) * | 2015-02-20 | 2016-08-25 | Foucault Jean Pierre | Method for producing non-contact identification dielectric bridges |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0249266A1 (en) * | 1986-05-30 | 1987-12-16 | Papier-Plastic-Coating Groningen B.V. | Data-carrying card, method for producing such a card, and device for carrying out said method |
US4897534A (en) * | 1986-11-20 | 1990-01-30 | Gao Gesellschaft Fur Automation Und Organisation Mbh | Data carrier having an integrated circuit and a method for producing the same |
US5300457A (en) * | 1991-02-04 | 1994-04-05 | France Telecom | Method and device for the insertion of chips into housings in a substrate by an intermediate film |
US5870289A (en) * | 1994-12-15 | 1999-02-09 | Hitachi, Ltd. | Chip connection structure having diret through-hole connections through adhesive film and wiring substrate |
-
1999
- 1999-06-15 FR FR9907554A patent/FR2795203B1/en not_active Expired - Fee Related
-
2000
- 2000-05-30 WO PCT/FR2000/001487 patent/WO2000077727A1/en active Application Filing
- 2000-05-30 AU AU52287/00A patent/AU5228700A/en not_active Abandoned
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0249266A1 (en) * | 1986-05-30 | 1987-12-16 | Papier-Plastic-Coating Groningen B.V. | Data-carrying card, method for producing such a card, and device for carrying out said method |
US4897534A (en) * | 1986-11-20 | 1990-01-30 | Gao Gesellschaft Fur Automation Und Organisation Mbh | Data carrier having an integrated circuit and a method for producing the same |
US5300457A (en) * | 1991-02-04 | 1994-04-05 | France Telecom | Method and device for the insertion of chips into housings in a substrate by an intermediate film |
US5870289A (en) * | 1994-12-15 | 1999-02-09 | Hitachi, Ltd. | Chip connection structure having diret through-hole connections through adhesive film and wiring substrate |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2002089051A1 (en) * | 2001-04-25 | 2002-11-07 | Mühlbauer Ag | Method for connecting microchips to an antenna arranged on a support strip for producing a transponder |
US6972394B2 (en) | 2001-04-25 | 2005-12-06 | Muehlbauer Ag | Method for connecting microchips to an antenna arranged on a support strip for producing a transponder |
USRE41361E1 (en) | 2001-04-25 | 2010-06-01 | Muhlbauer Ag | Method for connecting microchips to an antenna arranged on a support strip for producing a transponder |
EP2738714A1 (en) * | 2012-11-30 | 2014-06-04 | Gemalto SA | Method for manufacturing an electric or electronic device with power or communication interface |
WO2014083002A1 (en) * | 2012-11-30 | 2014-06-05 | Gemalto Sa | Method for making an electrical or electronic device with a supply or communication interface |
WO2016131985A1 (en) * | 2015-02-20 | 2016-08-25 | Foucault Jean Pierre | Method for producing non-contact identification dielectric bridges |
FR3033080A1 (en) * | 2015-02-20 | 2016-08-26 | Jean Pierre Foucault | PROCESS FOR MANUFACTURING DIELECTRIC BRIDGES (ENGLISH STRAPS) WITHOUT CONTACTING IDENTIFICATION |
US10318856B2 (en) | 2015-02-20 | 2019-06-11 | Jean Pierre FOUCAULT | Method for the manufacturing of dielectric bridges for contactless identification |
Also Published As
Publication number | Publication date |
---|---|
FR2795203B1 (en) | 2001-08-31 |
WO2000077727A1 (en) | 2000-12-21 |
AU5228700A (en) | 2001-01-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0307773B1 (en) | Method of manufacturing electronic modules, especially for smart cards | |
EP0688051A1 (en) | Fabrication process and assembly of an integrated circuit card and such obtained card | |
FR2761497A1 (en) | METHOD FOR MANUFACTURING A CHIP CARD OR THE LIKE | |
EP0094716A1 (en) | Process for connecting a semiconductor to elements of a support, particularly of a portable card | |
EP0753827A1 (en) | Method of producing and assembling chip cards and card obtained by this method | |
EP3201843B1 (en) | Chip card manufacturing method, and chip card obtained by said method | |
EP3437028B1 (en) | Methods of fabrication of chip cards and of chip card antenna supports | |
EP0593330B1 (en) | 3D-interconnection method for electronic component housings and resulting 3D component | |
WO2006063961A1 (en) | Method for collectively producing a superimposed element microstructure | |
EP3408799B1 (en) | Method for manufacturing a smart card module and a smart card | |
EP1192593B1 (en) | Device and method for making devices comprising at least a chip mounted on a support | |
EP0688050A1 (en) | Assembly method for integrated circuit card and such obtained card | |
FR2795203A1 (en) | MODULE COMPRISING AT LEAST ONE CHIP AND ITS COMMUNICATION INTERFACE, OBJECT COMPRISING A MODULE AND METHOD FOR PRODUCING THESE MODULES | |
EP1192592B1 (en) | Device and method for making devices comprising at least a chip fixed on a support | |
WO2000031686A1 (en) | Method for making a flush chip card using a laser engraving step and resulting chip card | |
EP1697990B1 (en) | Assembly of a component mounted on a transfer surface | |
EP1210690B1 (en) | Electronic device comprising a chip fixed on a support and method for making same | |
WO2000077728A1 (en) | Cards and method for making cards having a communication interface with and without contact | |
WO2000077852A1 (en) | Method for making devices comprising a chip associated with a circuit element and resulting devices | |
FR2816107A1 (en) | FILM INTEGRATED CIRCUIT MODULE AND MANUFACTURING METHOD THEREOF | |
FR2798225A1 (en) | ELECTRON MICROMODULE AND METHOD FOR MANUFACTURING AND INTEGRATING SUCH MICROMODULES FOR MAKING PORTABLE DEVICES | |
FR2789505A1 (en) | METHOD FOR MANUFACTURING SMART CARD PORTABLE STORAGE MEDIUM | |
FR2779272A1 (en) | METHOD FOR MANUFACTURING A MICROMODULE AND A STORAGE MEDIUM COMPRISING SUCH A MICROMODULE | |
WO2001008090A1 (en) | Method for making a smart card and resulting product |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |
Effective date: 20100226 |