FR2735319A1 - Insertion de donnees dans un signal d'image - Google Patents

Insertion de donnees dans un signal d'image Download PDF

Info

Publication number
FR2735319A1
FR2735319A1 FR9506948A FR9506948A FR2735319A1 FR 2735319 A1 FR2735319 A1 FR 2735319A1 FR 9506948 A FR9506948 A FR 9506948A FR 9506948 A FR9506948 A FR 9506948A FR 2735319 A1 FR2735319 A1 FR 2735319A1
Authority
FR
France
Prior art keywords
luminance
data
words
signal
addresses
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9506948A
Other languages
English (en)
Other versions
FR2735319B1 (fr
Inventor
Goff Denis Le
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telediffusion de France ets Public de Diffusion
Original Assignee
Telediffusion de France ets Public de Diffusion
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telediffusion de France ets Public de Diffusion filed Critical Telediffusion de France ets Public de Diffusion
Priority to FR9506948A priority Critical patent/FR2735319B1/fr
Publication of FR2735319A1 publication Critical patent/FR2735319A1/fr
Application granted granted Critical
Publication of FR2735319B1 publication Critical patent/FR2735319B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
    • H04N7/087Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only
    • H04N7/088Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

Un dispositif (1) d'insertion de données dans un signal d'image analogique (SI) extrait un signal de luminance (Y) du signal d'image (SI) et convertit ce signal de luminance (Y) en des mots de luminance (ym, n ). Un circuit (18) sélectionne des mots parmi les mots de luminance. Un circuit (20) remplace des bits de poids faible en nombre prédéterminé (R) de chacun des mots sélectionnés par des bits de données (DI), de manière à former des mots de luminance porteurs de données, les autres mots de luminance étant inchangés. Un circuit (19) convertit les mots de luminance porteurs de données et les autres mots de luminance en un second signal de luminance analogique (Yd). Enfin, un circuit (14) établit un second signal d'image analogique (SId) en fonction du second signal de luminance (Yd).

Description

Insertion de données dans un signal d'image
La présente invention concerne l'insertion de données dans un signal d'image pour diffuser des données conjointement avec le signal d'image.
Un système de diffusion de données connu est par exemple le système DIDON (marque déposée) dans lequel des données sont insérées dans des parties actives de lignes de suppression de trame. A l'émission, les données sont préalablement organisées par paquet comprenant un en-tête et un bloc de données, puis les paquets sont multiplexés avec le signal d'image par répartition dans le temps. A la réception, les paquets de données et le signal d'image sont démultiplexés de manière à extraire les données. Le débit de données peut être assez élevé, par exemple 38,4 kbit/s pour seulement trois lignes contenant des données par trame. Cependant, les équipements d'émission et de réception sont complexes et par conséquent coûteux et ne se justifient que pour des débits de données élevés.
La présente invention vise à fournir un dispositif d'insertion et un dispositif d'extraction de données dans un signal d'image, plus particulièrement destinés à une diffusion de données à faible ou moyen débit.
A cette fin, un dispositif d'insertion de données dans un premier signal de luminance composé de mots de luminance et organisé en trames composées de lignes, est caractérisé en ce qu'il comprend
- un moyen pour sélectionner des mots de luminance sélectionnés parmi les mots de luminance,
- un moyen pour remplacer des bits de poids faible en nombre prédéterminé dans les mots de luminance sélectionnés par des bits de données, de manière à former des mots de luminance porteurs de données, et
- un moyen pour multiplexer les mots de luminance porteurs de données et les mots de luminance autres que les mots de luminance sélectionnés, sous la forme d'un second signal de luminance porteur de données.
Selon une première réalisation, le premier signal de luminance est le signal de luminance d'un signal d'image analogique. Le dispositif d'insertion comprend en outre
- un moyen pour extraire le premier signal de luminance analogique du premier signal d'image analogique,
- un moyen pour convertir le premier signal de luminance analogique en les mots de luminance,
- un moyen pour extraire un signal de synchronisation de trame et un signal de synchronisation de ligne du premier signal d'image analogique,
- un moyen pour convertir le second signal de luminance porteur de données en un second signal de luminance analogique, et
- un moyen pour mélanger le second signal de luminance analogique avec les signaux de synchronisation de trame et de ligne en un second signal d'image analogique.
Selon une seconde réalisation, le premier signal de luminance est le signal de luminance d'un signal d'image numérique. Le dispositif d'insertion comprend en outre
- un moyen pour extraire les mots de luminance du premier signal d'image numérique,
- un moyen pour extraire un signal de synchronisation de trame et un signal de synchronisation de ligne du premier signal d'image numérique, et
- un moyen pour multiplexer le second signal de luminance porteur de données avec les signaux de synchronisation de trame et de ligne en un second signal d'image numérique.
Le dispositif d'insertion de données est installé dans un centre de production de signal de télévision.
Les données insérées dans le signal d'image sont diffusées conjointement avec le signal d'image.
Plus précisément, le moyen pour sélectionner comprend un moyen pour établir des adresses des mots de luminance par ligne dans chaque trame du premier signal de luminance en fonction au moins du signal de synchronisation de ligne, un premier moyen pour déterminer des premières adresses des mots de luminance sélectionnés, et un premier moyen pour comparer les adresses établies des mots de luminance aux premières adresses déterminées afin d'établir un premier signal de commande lorsque l'adresse établie d'un mot de luminance est égale à l'une des premières adresses déterminées, et
le moyen pour remplacer comprend un premier moyen de mémoire pour mémoriser temporairement des bits de données, et un premier moyen pour remplacer les bits de poids faible des mots de luminance sélectionnés par des bits de données lus dans le premier moyen de mémoire en réponse au premier signal de commande.
Le moyen pour sélectionner sélectionne les mots de luminance porteurs de données en fonction de la position de pixels associés aux mots de luminance dans une ligne d'une trame du signal d'image, ladite position étant repérée par les signaux de synchronisation de trame et de ligne.
Le premier moyen pour déterminer des premières adresses de mots de luminance sélectionnés peut être une mémoire ou un générateur de séquence pseudoaléatoire.
Les bits de poids de faible dans chaque mot de luminance sélectionné sont tous remplacés par l'un des bits de données. Ainsi, un bit de données est inséré de manière redondante dans le signal d'image.
Avantageusement, le moyen pour sélectionner comprend un moyen pour établir cycliquement des rangs de trame pendant une séquence de trame de longueur prédéterminée en fonction du signal de synchronisation de trame afin que les adresses établies des mots de luminance contiennent respectivement les rangs de trame, et les premières adresses déterminées des mots de luminance sélectionnés contiennent également le rang des trames auxquelles les mots de luminance sélectionnés appartiennent respectivement. Le rang de trame est utilisé en réception pour extraire les données du second signal d'image.
De préférence, les premières adresses déterminées des mots de luminance sélectionnés correspondent à des emplacements de pixel différents dans deux lignes consécutives de chaque trame.
Les premières adresses déterminées des mots de luminance sélectionnés correspondent à des emplacements de pixel différents dans deux trames consécutives. La perturbation pour un télespectateur lorsqu'il regarde les images produites par le second signal d'image est minimisée.
Dans un autre aspect de l'invention, le moyen pour sélectionner comprend en outre un second moyen pour déterminer des secondes adresses des mots de luminance sélectionnés et un second moyen pour comparer les adresses établies des mots de luminance aux secondes adresses déterminées afin d'établir un second signal de commande lorsque l'adresse établie d'un mot de luminance est égale à l'une des secondes adresses déterminées, et
le moyen pour remplacer comprend un second moyen de mémoire pour mémoriser des mots de synchronisation, et un second moyen pour remplacer les bits de poids faible des mots de luminance sélectionnés par les mots de synchronisation de données lus dans le second moyen de mémoire en réponse au second signal de commande, de manière à former des mots de luminance porteurs de mot de synchronisation.
De préférence, les secondes adresses déterminées des mots de luminance correspondent à des emplacements de pixel identiques dans toutes les trames.
Avantageusement, le mot de synchronisation de données contient le rang de trame affecté dans la séquence de trame à la trame dans laquelle ledit mot de synchronisation de données est inséré.
L'invention concerne également un dispositif d'extraction de données pour extraire des données du second signal de luminance dans lequel ont été insérées des données par le dispositif d'insertion de données selon la présente invention.
Le dispositif d'extraction de données est caractérisé en ce qu'il comprend
- un moyen pour identifier les mots de luminance porteurs de données parmi les mots de luminance reçus,
- un moyen pour extraire les données des bits de poids faible en nombre prédéterminé de chacun des mots de luminance porteurs de données de luminance, et
- un moyen pour traiter les données extraites.
Le dispositif d'extraction de données équipe une installation de réception de signal d'image comprenant par exemple un téléviseur.
Selon la première réalisation, le second signal de luminance est analogique. Le dispositif d'extraction comprend en outre
- un moyen pour extraire le second signal de luminance analogique du second signal d'image analogique, lesdits seconds signaux d'image et de luminance analogiques étant organisés en trames composées de lignes,
- un moyen pour convertir le second signal de luminance analogique en des mots de luminance reçus, et
- un moyen pour extraire le signal de synchronisation de trame et le signal de synchronisation de ligne du second signal d'image analogique.
Selon la seconde réalisation, le second signal de luminance est numérique. Le dispositif d'extraction comprend en outre
- un moyen pour extraire les mots de luminance reçus du second signal de luminance du second signal d'image numérique, ledit second signal d'image étant organisé en trames composées de lignes, et
- un moyen pour extraire le signal de synchronisation de trame et le signal de synchronisation de ligne du second signal d'image.
Selon un autre aspect, le moyen pour extraire comprend un moyen pour remplacer les bits de poids faible en nombre prédéterminé de chacun des mots de luminance porteur de données identifiés par des bits de valeur prédéterminée, ou par des bits dépendant des bits de poids faible dans les mots de luminance, autres que les mots de luminance porteurs de données identifiés, de manière à former des mots de luminance modifiés,
et le dispositif d'extraction de données comprend:
un moyen pour convertir les mots de luminance modifiés et les mots de luminance reçus autres que les mots de luminance porteurs de données identifiés en un troisième signal de luminance analogique, et
- un moyen pour mélanger le troisième signal de luminance analogique avec les signaux de synchronisation de trame et de ligne en un troisième signal d'image analogique.
Le troisième signal analogique d'image est appliqué au téléviseur de l'installation de réception pour produire classiquement une image à l'écran du téléviseur.
En variante, le dispositif d'extraction comprend
- un moyen pour multiplexer les mots de luminance porteurs de données identifiés et les mots de luminance reçus autres que les mots de luminance porteurs de données identifiés en un troisième signal de luminance numérique, et
- un moyen pour multiplexer le troisième signal de luminance numérique avec les signaux de synchronisation de trame et de ligne en un troisième signal d'image numérique.
Avantageusement, le moyen pour identifier comprend un moyen pour établir des adresses des mots de luminance reçus par ligne dans chaque trame du second signal de luminance en fonction au moins du signal de synchronisation de ligne, un troisième moyen pour déterminer des troisièmes adresses des mots de luminance reçus porteurs de données, respectivement identiques aux premières adresses des mots de luminance sélectionnés, et un troisième moyen pour comparer les adresses établies des mots de luminance reçus aux troisièmes adresses déterminées afin d'établir un troisième signal de commande lorsque l'adresse établie d'un mot de luminance reçu est égale à l'une des troisièmes adresses déterminées, et
le moyen pour extraire comprend un moyen pour extraire les bits de poids de faible des mots de luminance reçus porteurs de données à appliquer au moyen pour traiter en réponse au troisième signal de commande.
Lorsque le dispositif d'insertion de données insère un mot de synchronisation de données dans le signal d'image, le moyen pour identifier comprend un quatrième moyen pour déterminer des quatrièmes adresses de mots de luminance reçus porteurs de mot de synchronisation, respectivement égales aux secondes adresses déterminées des mots de luminance sélectionnés, et un quatrième moyen pour comparer les adresses établies des mots de luminance reçus aux quatrièmes adresses déterminées afin d'établir un quatrième signal de commande lorsque l'adresse établie d'un mot de luminance reçu est égale à l'une des quatrièmes adresses déterminées, et
le moyen pour extraire comprend un moyen pour extraire les bits de poids faible des mots de luminance reçus porteurs de mot de synchronisation en réponse au quatrième signal de commande, un moyen pour reconnaître les mots de synchronisation dans les bits de poids faible des mots de luminance reçus extraits en réponse au quatrième signal de commande afin qu'un moyen de comptage compte cycliquement les trames dans le second signal d'image en réponse à l'un reconnu des mots de synchronisation, afin de compléter séquentiellement les adresses des mots de luminance reçus avec un rang de trame.
D'autres caractéristiques et avantages de la présente invention apparaîtront plus clairement à la lecture de la description suivante de plusieurs réalisations préférées de l'invention en référence aux dessins annexés correspondants dans lesquels
- la figure 1 est un bloc-diagramme schématique d'un dispositif d'insertion de données dans un signal d'image analogique selon l'invention
- la figure 2 représente des trames de signal d'image dans lesquelles ont été insérées des données par le dispositif de la figure 1
- la figure 3 est un bloc-diagramme schématique d'un dispositif d'extraction de données dans un signal d'image analogique selon l'invention
- la figure 4 est un bloc-diagramme schématique d'un dispositif d'insertion de données dans un signal d'image numérique selon l'invention ; et
- la figure 5 est un bloc-diagramme schématique d'un dispositif d'extraction de données dans un signal d'image numérique selon l'invention.
Un dispositif d'insertion de données 1 pour insérer des données dans un signal d'image est installé dans un centre de production de signal de télévision.
En référence à la figure 1, le dispositif d'insertion de données 1 reçoit à une première entrée 1E un signal d'image analogique SI qui est un signal composite en bande de base codé selon l'un prédéterminé des standards de télévision NTSC, PAL et
SECAM. Le signal d'image SI est classiquement composé de trames, une trame étant elle-même composée de lignes. Les trames paires et impaires sont entrelacées à raison de 50 trames par seconde, soit 25 images par seconde.
Le dispositif d'insertion de données reçoit à une seconde entrée 2E des données à insérer DI.
A une sortie du dispositif d'insertion de données est produit un signal d'image analogique SId dans lequel ont été insérées les données DI. Le signal d'image SId est à émettre vers des installations de réception de signaux d'image comprenant des moyens classiques pour recevoir et traiter des signaux d'image, tels que téléviseur ou magnétoscope, ainsi qu'un dispositif d'extraction de données 3 selon la présente invention, décrit dans la suite.
Dans le dispositif d'insertion de données 1, le signal d'image SI est appliqué à la fois à un filtre de chrominance 11, un filtre de luminance 12 et un circuit d'extraction de signaux de synchronisation 13.
Le filtre de chrominance 11 extrait un signal de chrominance C du signal d'image et l'applique à une première entrée d'un mélangeur à trois entrées 14.
Le circuit d'extraction de synchronisation 13 extrait un signal de synchronisation de ligne SL et un signal de synchronisation de trame ST du signal d'image SI et les applique à une base de temps 17 et à une troisième entrée du mélangeur 14. La base de temps 17 met sous forme de signaux de synchronisation de ligne et de trame logiques SLL et STL les signaux analogiques extraits SL et ST de manière à commander et synchroniser les circuits numériques inclus dans le dispositif 1 par plusieurs signaux d'horloge SH établis en fonction des signaux de synchronisation logiques SLL et STL. Les signaux logiques SLL et STL sont appliqués à une table d'adressage de pixel 18.
Le filtre de luminance 12 filtre le signal d'image SI pour extraire un signal de luminance Y. Le signal de luminance Y est appliqué à un convertisseur analogique-numérique 15 qui échantillonne le signal de luminance Y en une suite de mots de luminance (y,,) ayant chacun typiquement B = 8 bits parallèles, soit un échantillonnage sur 256 niveaux compris sensiblement entre un niveau de noir et un niveau de blanc, selon une réalisation préférée à laquelle on se réfèrera dans la suite de la description. Selon d'autres variantes, le nombre de bits B par mot de luminance est égal à 10 ou 12.
Un mot de luminance à B = 8 bits parallèles ym,n de la suite y,l, est représentatif de la luminance d'un pixel constituant un point actif Pm,n dans une trame du signal d'image SI. L'indice m exprime le rang du pixel dans une ligne de trame et varie entre 1 et M. L'indice n exprime le rang de la ligne à laquelle appartient le pixel Pmln dans la trame et varie entre 1 et N. A titre d'exemple, une trame contient 625 lignes, dont N = 576 lignes actives comprennent chacune M = 720 pixels.
Le convertisseur numérique-analogique 15 applique (B-R) bits de poids fort parallèles de l'octet Ym,n à (B-R) premières entrées d'un convertisseur numériqueanalogique 19, et R bits de poids faible parallèles de l'octet Ym n à R entrées d'un circuit d'insertion de données 20. Selon la réalisation illustrée à la figure 1, R vaut B/2 = 4.
Les R bits de poids faible de l'octet Ym,n forment un mot parallèle à R bits Mm,n,s reçu par le circuit d'insertion 20. Le mot Mm,n,s est repéré par les indices m et n explicités plus haut, relatifs à la position du pixel Pm,n associé à l'octet ym,n ainsi que par un rang s qui est un nombre entier variant entre 1 et un entier S qui vaut à titre d'exemple 256. Le rang s est un rang de trame dans une séquence à S=256 trames.
La table d'adressage de pixel 18 sous la forme d'un circuit programmable logique PLA sélectionne les pixels Pm,n dans lesquels des données DI doivent être insérées. La table d'adressage 18 contient trois compteurs 181, 182 et 183, respectivement pour compter modulo S les trames en réponse au signal de synchronisation de trame logique STL, pour compter modulo N les lignes dans chaque trame, à l'exception des lignes destinées à la synchronisation et la suppression de trame, en réponse au signal de sychronisation de ligne logique SLL typiquement de période égale à 64 ps et pour diviser la partie active de chaque ligne en M pixels. A chaque nouvelle trame du signal d'image signalée par le signal de synchronisation ST, le rang de trame affecté aux mots parallèles à R bits reçus par le circuit d'insertion 20 est ainsi incrementé de 1 modulo S.Les trames sont ainsi repérées en séquence de S trames consécutives TR1 à TRS , comme montré à la figure 2.
Chaque pixel, et en conséquence chaque octet de luminance et chaque mot à R bits, est repéré par une adresse de pixel composée de trois parties constituées par les états des trois compteurs 183, 182 et 181, c'est-à-dire par les indices m, n et s explicités plus haut. L'adresse {m, n, s} de chaque pixel échantillonné dans le convertisseur 15 est comparée dans deux comparateurs 184 et 185 à des premières adresses de pixel prédéterminées et à des secondes adresses de pixel prédéterminées lues respectivement dans une première mémoire PROM 186 et une seconde mémoire PROM 187. Les premières et secondes adresses prédéterminées sont différentes les unes des autres. La première mémoire 186 contient les adresses de pixels sélectionnés pour être porteurs de données qui sont à remplacer partiellement par des données DI dans une séquence de S trames consécutives.Un premier signal de commande SCI est produit par le comparateur 184 dans la table 18 lorsque l'adresse de pixel échantillonné {m, n, s} est égale à l'une des premières adresses lues dans la première mémoire 186. La seconde mémoire 187 contient les adresses de pixels sélectionnés pour être porteurs de mot de synchronisation qui sont à remplacer partiellement par des bits de synchronisation dans chaque trame. Un second signal de commande SCS est produit par le comparateur 185 dans la table 18 lorsque l'adresse de pixel échantillonné {m, n, s) est égale à l'une des secondes adresses lues dans la seconde mémoire 187.
Des sorties de la table d'adressage de pixel 18 sont reliées au circuit d'insertion 20 pour appliquer à ce dernier les premier et second signaux SCI et
SCS.
Les données à insérer DI ont un débit de données prédéterminé très faible par rapport au signal de luminance numérique en sortie du convertisseur 15, par exemple dans un rapport de 1/1000 environ. Dans une mémoire tampon 201, les données sont écrites en fonction du débit de données et lues sous la commande du signal SCI pour remplacer des mots à R bits sélectionnés par le signal SCI.
Dans le circuit d'insertion de données 20, un circuit logique "ET" à une entrée de commande inverseuse et R entrées de données 202 reçoit séquentiellement les mots à R bits M1,1,1 à MM,N,S et un circuit "ET" à une entrée de commande directe et R entrées de données 203 insère des données DI fournies par la mémoire 201 à la place des mots à R bits
Mm,n,s transmis par le convertisseur 16 et ayant des adresses lues dans la première mémoire 186 incluse dans la table 18, sous le signal de commande SCI. Un mot Mlm,n,s en sortie des circuits "ET" 202 et 203 ou bien contient des données DI lorsque le circuit "ET" 203 est ouvert, ou bien est identique au mot Mm,n,s correspondant et contient les R = 4 bits de poids faible de l'octet Ym n lorsque le circuit "ET" 202 est ouvert.
Le circuit d'insertion de données 20 comprend également une mémoire PROM 204, un autre circuit "ET" à une entrée de commande inverseuse et R entrées de données 205 et un autre circuit "ET" à une entrée de commande directe et R entrées de données 206. La mémoire 204 comprend S mots de synchronisation de données MSD1 à MSDS prédéterminés, ou bien est remplacée par un générateur de séquence pseudoaléatoire produisant les mots de sychronisation de données.Les R bits parallèles des mots Mlm,n,s en sortie des circuits "ET" 202 et 203 sont appliqués à
R = 4 secondes entrées du convertisseur parallèlesérie 19 à travers le circuit "ET" 205 lorsqu'il est ouvert, sauf lorsqu'un mot de synchronisation de données MSD1 à MSDS est lu dans la mémoire 204 et transmis aux secondes entrées du convertisseur 19 par le circuit ouvert "ET" 206, sous la commande du signal SCS. La lecture du mot de synchronisation de données correspond à une adresse de pixel lue dans la seconde mémoire d'adresse 187 incluse dans la table 18.
Le convertisseur numérique-analogique 19 reçoit simultanément les (B - R) bits de poids fort de l'octet Ym n et les R bits de poids faible aux sorties communes des circuits "ET" 205 et 206, pour les multiplexer et composer un mot de luminance y1m,n,s Le mot de luminance y1mSn,s est un octet dans l'exemple choisi et comprend (B - R) bits de poids fort identiques aux (B - R) bits de poids fort de l'octet Ym,n , et R bits de poids faible qui sont soit identiques aux R bits de poids faible de l'octet Y, nu soit porteurs de données DI, soit encore porteurs de mot de synchronisation.L'octet Ylm n s correspond à un pixel Plm,n,s , qui est soit identique au pixel Pm,n correspondant, soit différent par les R bits de poids faible.
Le convertisseur 19 convertit la suite d'octets {ylm,n,S} en un signal de luminance analogique Yd qui comprend des données DI. Le convertisseur 19 applique le signal Yd à une seconde entrée du mélangeur 14. Le mélangeur 14 forme le signal d'image analogique SId en fonction du signal de chrominance C, du signal de luminance Yd et des signaux de synchronisation de trame et de ligne ST et SL. Le signal d'image SId est ensuite diffusé classiquement, par exemple radiodiffusé.
En référence à la figure 2, une séquence de trame
TR1 à TRS comprend des pixels P11,l,l à P1M,N,S correspondant aux octets yî1,1,1 à y1M,N,s dans le convertisseur numérique-analogique 19. Seules les trames d'extrémité de séquence TR1 et TRS et deux trames successives quelconques TR5 et TRS+1 , avec s compris entre 1 et S, ont été représentées.
Le mot de synchronisation de données MSDS est inséré dans chaque trame TR5 , de préférence en début de trame, à travers le circuit 206. Les mots de synchronisation MSD1 à MSDS ont une longueur prédéterminée et sont insérés au même emplacement dans toutes les trames TR1 à TRS, c'est-à-dire à la place de mots Mml,ll à Mm,n,S ayant des mêmes indices m et n, en nombre prédéterminé Ns. A la figure 2, l'entier Ns vaut deux et chaque mot de synchronisation comprend ainsi deux groupes de R = 4 bits chacun. Le mot de synchronisation MSD5 comprend un identificateur de trame dans la séquence à S trames et a une longueur d'au moins huit bits lorsque l'entier S vaut 256.
Pour la trame TR5 , la table d'adressage de pixel 18 sélectionne les mots à R bits Mm,n,s à remplacer par des données DI, c'est-à-dire les pixels Plm,n,s ou les mots de luminance ylm,n,s porteurs de données
DI. Le nombre de mots Mm n s remplacés dépend du rapport signal à bruit acceptable à la réception du signal d'image SId, et du débit de données souhaité.
A titre d'exemple, le débit de données est d'environ 60 kbit/s pour quatre mots de luminance porteurs de données par ligne, ou d'environ 140 kbit/s pour dix mots de luminance porteurs de données par ligne, pour ces deux débits, chaque mot de luminance porteurs de données contenant chacun un bit de données redondant
R = 4 fois. Les mots Mm,n,s remplacés par des données dans la trame TR5 sont à des emplacements différents des mots Mmtnts+l remplacés par des données dans la trame suivante Tu5+1. Ainsi, la perturbation visuelle du télespectateur lorsqu'il regarde les images résultant du signal d'image SId est diminuée.
A la figure 2, des pixels choisis comme porteurs de données et comme porteurs de mot de synchronisation sont matérialisés par de petits carrés, et les emplacements des pixels dans S matrices à N lignes et M colonnes symbolisent les adresses dans les première et seconde mémoires 186 et 187 incluses dans la table 18.A titre d'exemple, les mots de synchronisation MSD1 à MSDS sont des mots ayant chacun par exemple 2R = 8 bits portés par les R = 4 bits de poids faible dans les deux premiers pixels de la première ligne de chaque trame, c'est-àdire insérés à la place des deux premiers mots à R bits M1,1,1 et M2,1,l, Ml,l,s et M2 M1,1,5+1 et
M2,1,s+1 , et M1,1,S et M2,1,S dans les trames TR1 TR5 , TRS+1 et TRs , respectivement.
Par exemple, les pixels porteurs de données DI dans la nième ligne Ln des trames TR1 à TRS sont le pixel Plmlntl de rang ml dans la ligne Ln de la trame TR1 , les pixels P1mstnts et P1mttns de rangs ms et mt dans la ligne Ln de la trame TR5 , et le pixel Plm(s+l),n,s+l de rang m(s+l) dans la ligne Ln de la trame TRS+1 . Aucun pixel porteur de données DI n'est prévu dans la ligne Ln de la trame TRS. Les entiers ml, ms, mt et m(s+l) sont compris entre 1 et
M et sont différents les uns des autres, ou au moins différents d'une trame à la suivante. Le nombre de pixels par ligne affectés par l'insertion de données est compris entre zéro et environ dix.
Les rangs des pixels porteurs de données DI dans l'une quelconque des trames TR1 à TRS sont différents d'une ligne Ln à la ligne suivante Ln+1 et sont deux parties des adresses lues dans la première mémoire 186 incluse dans la table 18. A titre d'exemple, les pixels porteurs de données dans la ligne Ln+l de la trame TR5 sont les pixels Plmvn+lts et P1mw,n+l,s de rangs mv et mw, les entiers mv et mw étant compris entre 1 et M et différents des entiers ms et mt correspondant aux pixels porteurs de données dans la ligne Ln de la trame TRs.
Les données DI sont insérées à raison d'un bit par mot Mm,n,s affecté par l'insertion de données. Un unique bit de données est lu consécutivement R fois dans la mémoire tampon 201 pour former un mot à R bits identiques parallèles appliqué au circuit "ET" 203 et remplaçant alors les R bits du mot Mm,n,s. La redondance ainsi obtenue réduit le taux d'erreur de transmission des données et facilite la récupération des données en réception.
En variante, les bits de données sont codés préalablement à leur insertion, selon un code redondant visant à rendre les données transmises moins vulnérables aux erreurs de transmission. Un tel code est par exemple un code de Hamming ou un code de
Reed-Solomon. Dans ce cas, la mémoire 201 est précédée par un codeur correspondant 207 et R bits de données codés remplacent les R bits du mot Mm,n,s.
Selon une autre variante, les bits de données sont codés préalablement à leur insertion selon un codage multi-états visant à augmenter le débit de données insérées.
En référence à la figure 3, un dispositif d'extraction de données 3 reçoit le signal d'image analogique SId en bande de base, par exemple après transposition de vidéofréquence si le signal SId est radiodiffusé. Le dispositif 3 est placé en amont d'un téléviseur classique d'une installation domestique de réception de signal de télévision. Pour simplifier les notations, il est supposé que le signal d'image reçu par le dispositif 3 est identique à celui produit par le dispositif 1.
Dans le dispositif 3, le signal d'image reçu SId est appliqué à la fois à un filtre de chrominance 31, un filtre de luminance 32 et un circuit d'extraction de synchronisation 33.
Le filtre de chrominance 31 filtre le signal SId pour en extraire le signal de chrominance C. Le signal de chrominance C est appliqué à une première entrée d'un mélangeur à trois entrées 34.
Le filtre de luminance 32 filtre le signal SId pour en extraire le signal de luminance analogique Yd et applique le signal Yd à un convertisseur analogique-numérique 35. Le convertisseur analogiquenumérique 35 échantillonne le signal Yd en la suite de mots de luminance {ylm n Si Chaque mot de luminance à 8 bits parallèles de la suite {Ym, n, s} constitue un octet de luminance selon la réalisation illustrée.
Le circuit d'extraction de synchronisation 33 extrait les signaux de synchronisation de trame ST et de ligne SL dans le signal d'image SId. Les signaux
ST et SL sont appliqués à une base de temps 37 et à une troisième entrée du mélangeur 34. La base de temps 37 établit des signaux de synchronisation de ligne et de trame logiques SLL et STL en fonction des signaux de synchronisation analogiques extraits SL et
ST afin de synchroniser les traitements effectués sur la suite d'octets {ylm n s} en fournissant des signaux d'horloge SH aux divers circuits numériques inclus dans le dispositif 3 et en particulier afin d'appliquer les signaux de synchronisation logiques
SLL et STL à une table d'adressage de pixel 38.
Le convertisseur analogique-numérique 35 applique parallèlement (B-R) bits de poids fort de chaque octet Ylm n s de la suite {Ylm n sî à (B - R) premières entrées d'un convertisseur numériqueanalogique 39 et R bits de poids faible de l'octet ySm,n,s , c'est-à-dire le mot Mlm,n,s , à R entrées d'un circuit d'extraction de données 40. Deux groupes de R sorties du circuit d'extraction de données 40 sont reliés respectivement à un circuit de récupération de données 41 et à des secondes entrées du convertisseur numérique-analogique 39. Une sortie du convertisseur numérique-analogique 39 est reliée à une seconde entrée du mélangeur 34 à travers un convertisseur numérique-analogique 42.
La table d'adressage de pixel 38 identifie les pixels porteurs de données dans la suite c'est-à-dire les mots à R bits Mlm,n,s dans lesquels ont été insérées des données par le dispositif d'insertion de données 1.
La table d'adressage de pixel 38 contient trois compteurs 381, 382 et 383. Les compteurs 382 et 383 sont commandés respectivement par le signal de synchronisation de ligne logique SLL pour compter modulo N les lignes actives dans chaque trame reçue à l'exception des lignes destinées à la synchronisation et à la suppression de trame, et par l'un des signaux d'horloge SH pour diviser la partie active de chaque ligne en M pixels.
Chaque pixel reçu est alors repéré par deux des trois parties d'adresse de pixel, constituées par les états des deux compteurs 382 et 383. Les deux parties sont les rangs m et n du pixel dans la trame qui sont comparés dans un premier comparateur 384 à des premières adresses de pixel prédéterminées lues dans une première mémoire PROM 386. Les premières adresses de pixels contiennent les rangs m et n, prédéterminés et fixes pour toutes les trames, des mots porteurs des mots de synchronisation MSD1 à MSDS , le nombre de mots porteurs par mot de synchronisation étant égal à Ns = 2 pour toutes les trames TR1 à TRS selon la réalisation illustrée à la figure 2.Lorsque l'adresse de pixel reçu est égale à la première adresse lue dans la première mémoire 386, un premier signal de commande SC1 est produit par la table 38 pour être appliqué au circuit d'extraction de données 40.
Dans le circuit d'extraction de données 40, les mots Mol1,1,1 à MlM,N,S sont appliqués par le convertisseur numérique-analogique 35 à R entrées de données de deux circuits logiques "ET" 402 et 403.
Lorsqu'un mot 1m,n,s reçu par le circuit d'extraction 40 correspond à une partie à R bits porteuse partiellement d'un mot de synchronisation
MSDs , le signal de commande SC1 ferme le circuit "ET" 402 et ouvre le circuit "ET" 403 pour que le mot Mlm,n,s soit reconnu dans un circuit de récupération de mots de synchronisation 401 par comparaison séquentielle avec les mots de synchronisation MSD1 à MSDS lus dans une mémoire PROM inclus dans le circuit 401, sous la commande du signal de synchronisation de trame logique STL. Dès que le mot de synchronisation
MSD5 est reconnu dans la trame en cours de réception, le circuit 401 incrémente modulo S le compteur 381 dans la table d'adressage de pixel 38. Le compteur 381 détermine ainsi le rang s de la trame en cours de réception dans la séquence à S trames.
Un second comparateur 385 dans la table d'adressage de pixel 38 reçoit les rangs de pixel m et n depuis les compteurs 382 et 383 et le rang de trame s depuis le compteur 381, et compare l'adresse de pixel reçu composée des trois états des compteurs 381, 382 et 383 à des secondes adresses de pixel prédéterminées lues dans une seconde mémoire PROM 387. Les secondes adresses de pixel sont les adresses des pixels qui ont été sélectionnés dans le dispositif 1 pour être porteurs de données DI. Le second comparateur 385 produit un signal de commande
SCE lorsque l'adresse de pixel reçu est égale à la seconde adresse lue dans la seconde mémoire 387.
Le signal de commande SCE commande deux circuits logiques "ET" 405 et 406 dans le circuit d'extraction 40.
Lorsque le mot Mlm n s reçu dans le circuit d'extraction 40 ne correspond pas à un mot de synchronisation, le signal SC1 ouvre le circuit "ET" 402 et ferme le circuit "ET" 403 pour que le mot Mîm,n,s transmis à travers le circuit "ET" 402 soit appliqué aux deux circuits "ET" 405 et 406. Si le mot Mîm,n,s est porteur de données, le signal de commande
SCE ferme le circuit "ET" 405 et ouvre le circuit "ET" 406 pour que le mot Mlm n s soit appliqué au circuit de récupération de données 41.
Si le mot Mîm,n,s n'est pas porteur de données, les circuits "ET" 405 et 406 sont respectivement ouvert et fermé. Le circuit "ET" 405 applique le mot non porteur de données Mlm,n,s au convertisseur numérique-analogique 39 à travers R premières entrées d'un circuit logique "OU" à 2R entrées 407.
Les signaux de commande SC1 et SCE sont en outre appliqués à une porte "oU" 408 relié à une entrée de commande d'un circuit "ET" 409 ayant R sorties reliées à R secondes entrées du circuit "OU" 407. Une mémoire PROM 410 contient R bits prédéterminés, par exemple égaux à zéro et est reliée à R entrées de données du circuit "ET" 409.
Les R bits prédéterminés sont destinés à constituer les R bits de poids faible dans chacun des mots y1m,n,s porteurs de données DI et de mots de synchronisation MSD1 à MSD5 afin de reconstituer un signal d'image analogique SI2 quasiment identique au signal d'image analogique initial SI. Selon une autre variante, la mémoire PROM 410 est remplacée par un circuit d'acquisition de pixel pour acquérir des bits de poids faible de chaque mot porteur Y1m,n,s aussi identiques que possible aux bits de poids de faible du mot initial correspondant ym,n,s en fonction de mots non porteurs de données et de synchronisation y1m,n,s qui précèdent et/ou succèdent au mot porteur et qui sont transmis par le circuit "ET" 405.
Lorsque le mot Mlm n s en cours de réception est porteur d'un mot de synchronisation ou de données, le signal SC1 ou le signal SCE ouvre le circuit "ET" 409 à travers la porte "OU" 408 pour que les bits prédéterminés lus en mémoire 410 soit appliqués aux R secondes entrées du convertisseur 39 à travers le circuit "OU" 407.
Le convertisseur numérique-analogique 39 construit une suite d'octets {y2m,n} Un octet est identique à l'octet correspondant Ym n résultant du signal d'image initial SI lorsque l'octet n'est pas porteur de données ou de mot de synchronisation. En revanche, dans le cas où l'octet
est porteur de données ou porteur de mot de synchronisation, l'octet Y2m n est composé des quatre bits de poids fort de l'octet correspondant Ym n et de quatre bits de poids faible ayant une valeur arbitrairement fixée par exemple à zéro selon la réalisation illustrée.
La suite d'octets {y2m n} est convertie en un signal analogique de luminance Y2 par le convertisseur numérique-analogique 39. Le signal de luminance Y2 est appliqué à la seconde entrée du mélangeur 34 qui reçoit également le signal de chrominance C et les signaux de synchronisation de trame et de ligne ST et SL. Le mélangeur 34 délivre en sortie le signal d'image SI2 qui est par exemple appliqué à un téléviseur.
Le signal d'image SI2 diffère du signal d'image
SI par le fait que la luminance des pixels correspondant aux octets porteurs de données et de mot de synchronisation est codée sur (B-R) bits de poids fort au lieu de B = 8 bits comme pour les autres pixels.
Selon une autre réalisation ne comprenant pas les circuits 405, 407, 408, 409 et 410, tous les mots
Mlm,n,s sont appliqués au convertisseur 39. Ainsi, un mot Mlm,n,s porteur d'un mot de synchronisation ou de données est appliqué à la fois au circuit de récupération de mot de synchronisation 401 ou au circuit de récupération de données 41, et au convertisseur 39. La suite d'octets fy2;s} (convertisseur 39) est identique à la suite d'octets {yî;5} (convertisseur 35).
Selon cette dernière réalisation, le signal d'image SI2 est identique au signal SId. La luminance des pixels correspondant aux octets porteurs de données et de mot de synchronisation est légèrement modifiée par rapport au signal d'image SI. Cette modification est presque imperceptible lorsque le signal d'image SI2 est visualisé à l'écran d'un téléviseur.
Lorsque le signal de commande SCE établi par la table d'adressage de pixel 38 ouvre le circuit "ET" 406 quand le mot Mlm,n,s contient des données DI, le circuit de récupération de données 41 détermine la valeur des bits de données DI en fonction de la valeur du mot Mlm,n,s. Dans l'exemple choisi où un bit de données DI est redondant R fois dans le mot Mlm,n,s, le circuit de récupération 41 impose la valeur "0" ou "1" au bit de données DI lorsque par exemple 3 bits sur R = 4 bits du mot Mîm,n,s ont l'état "0" ou "1". Dans le cas contraire, le bit de données prend par exemple la valeur du bit de données précédemment reçu.
Si les bits de données DI sont codés par le codeur 207, le circuit de récupération de données 41 comprend un décodeur pour décoder les bits de données.
Les données DI récupérées par le circuit 41 sont mémorisées dans une mémoire tampon 43 puis appliquées à un circuit de traitement de données 44. Le traitement de données consiste par exemple à afficher un texte ou une petite image en incrustation dans les images supportées par le signal SI2 à visualiser sur l'écran d'un téléviseur.
En référence à la figure 4, le dispositif d'insertion la reçoit un signal d'image numérique SN sur un circuit séparateur lla. Le signal d'image SN est par exemple conforme à la norme de télévision numérique "4.2.2" qui définit une numérisation séparée des composantes de luminance et de chrominance.
Les mots de luminance et de chrominance sont séparés par le séparateur lla. Les mots de chrominance MC sont appliqués à un multiplexeur 14a.
Les mots de luminance ML sont des mots à B = 8 bits parallèles, dont (B-R) bits de poids fort sont appliqués à un multiplexeur 19a et R bits de poids faible sont appliqués à un circuit d'insertion de données 20a.
Un circuit d'extraction de synchronisation 13a extrait des signaux numériques de synchronisation de ligne et de trame SLa et STa du signal SN et les applique à une base de temps 17a de manière à commander et synchroniser les circuits inclus dans le dispositif la. Le circuit 13a applique également les signaux de synchronisation SLa et STa au multiplexeur 14a.
Le circuit d'insertion de données 20a est identique au circuit 20 précédemment décrit (figure 1). le circuit 20a insère des données DI à la place des R bits de poids faible de mots de luminance sélectionnés par une table d'adressage de pixel 18a, identique à la table 18 (figure 1).
Des sorties du circuit d'insertion de données 20a sont reliées au multiplexeur l9a qui forme un signal de luminance comportant des mots de luminance MLd à B = 8 bits parallèles, parmi lesquels certains sont porteurs de données. Le multiplexeur 19a est relié au multiplexeur 14a qui forme un signal d'image numérique SNd en fonction des mots de chrominance MC, des mots de luminance MLd et des signaux de synchronisation SLa et STa.
Le dispositif la réalise donc les mêmes fonctions que le dispositif 1 pour insérer des données dans un signal d'image, à l'exception des opérations de conversion analogique-numérique et numériqueanalogique.
En variante, le signal SNd formé par le dispositif la est converti en analogique pour être ensuite diffusé de manière classique.
Selon la figure 5, un dispositif d'extraction de données 3a extrait les données insérées dans le signal SNd par le dispositif la.
Dans le dispositif d'extraction 3a, le signal d'image numérique SNd est appliqué à un circuit séparateur 31a qui sépare le signal de chrominance et le signal de luminance. Le signal de chrominance, sous la forme de mots de luminance MC, est appliqué à un multiplexeur 34a. Les mots de luminance MLd à B = 8 bits parallèles du signal de luminance sont appliqués à un multiplexeur 39a, directement en ce qui concerne (B-R) bits de poids forts des mots de luminance, et à travers un circuit d'extraction de données 40a en ce qui concerne R bits de poids faible des mots de luminance MLd.
Les circuits d'extraction de synchronisation 33a et de base de temps 37a sont analogues respectivement aux circuits 33 et 37 du dispositif 3.
Le circuit d'extraction de données 40a et la table d'adressage de pixel 38a sont identiques aux circuits 40 et 38 précédemment décrits.
Les circuits de récupération de données 41a, de mémoire tampon de données 43a et de traitement de données 44a sont identiques respectivement aux circuits 41, 43 et 44.
Le multiplexeur 39a forme un signal de luminance par exemple comprenant les mots de luminance MLd sans modifier ces derniers, et l'applique au multiplexeur 34a. Le multiplexeur 34a forme un signal d'image numérique en fonction des mots de chrominance MC, de luminance MLd et des signaux de synchronisation trame et ligne STa et SLa.

Claims (19)

REVENDICATIONS
1 - Dispositif (1, la) d'insertion de données dans un premier signal de luminance composé de mots de luminance et organisé en trames composées de lignes, caractérisé en ce qu'il comprend
- un moyen (18, 18a) pour sélectionner des mots de luminance sélectionnés parmi les mots de luminance (Ym,n , ML),
- un moyen (20, 20a) pour remplacer des bits de poids faible en nombre prédéterminé (R) dans les mots de luminance sélectionnés par des bits de données (DI), de manière à former des mots de luminance porteurs de données, et
- un moyen (19, l9a) pour multiplexer les mots de luminance porteurs de données et les mots de luminance autres que les mots de luminance sélectionnés, sous la forme d'un second signal de luminance porteur de données.
2 - Dispositif (1) d'insertion de données conforme à la revendication 1 dans lequel le premier signal de luminance est le signal de luminance d'un signal d'image analogique (SI), caractérisé en ce qu'il comprend en outre
- un moyen (12) pour extraire le premier signal de luminance analogique (Y) du premier signal d'image analogique (SI),
- un moyen (15) pour convertir le premier signal de luminance analogique (Y) en les mots de luminance (Ym,n)
- un moyen (13) pour extraire un signal de synchronisation de trame (ST) et un signal de synchronisation de ligne (SL) du premier signal d'image analogique (SI),
- un moyen (19) pour convertir le second signal de luminance porteur de données en un second signal de luminance analogique (Yd), et
- un moyen (14) pour mélanger le second signal de luminance analogique (Yd) avec les signaux de synchronisation de trame (ST) et de ligne (SL) en un second signal d'image analogique (SId).
3 - Dispositif d'insertion de données conforme à la revendication 1 dans lequel le premier signal de luminance est le signal de luminance d'un signal d'image numérique (SN), caractérisé en ce qu'il comprend
- un moyen (lla) pour extraire les mots de luminance (ML) du premier signal d'image numérique (SN),
- un moyen (13a) pour extraire un signal de synchronisation de trame (STa) et un signal de synchronisation de ligne (SLa) du premier signal d'image numérique (SN), et
- un moyen (14a) pour multiplexer le second signal de luminance porteur de données avec les signaux de synchronisation de trame (ST) et de ligne (SL) en un second signal d'image numérique (SNd).
4 - Dispositif d'insertion de données conforme à la revendication 2 ou 3, caractérisé en ce que
le moyen pour sélectionner (18, 18a) comprend un moyen (182,183) pour établir des adresses (m,n) des mots de luminance (ym,n) par ligne dans chaque trame du premier signal de luminance (Y) en fonction au moins du signal de synchronisation de ligne (SL), un premier moyen (186) pour déterminer des premières adresses des mots de luminance sélectionnés, et un premier moyen (184) pour comparer les adresses établies des mots de luminance aux premières adresses déterminées afin d'établir un premier signal de commande (SCI) lorsque l'adresse établie d'un mot de luminance est égale à l'une des premières adresses déterminées, et
le moyen pour remplacer (20, 20a) comprend un premier moyen de mémoire (201) pour mémoriser temporairement des bits de données (DI), et un premier moyen (202, 203) pour remplacer les bits de poids faible des mots de luminance sélectionnés par des bits de données (DI) lus dans le premier moyen de mémoire en réponse au premier signal de commande (SCI).
5 - Dispositif d'insertion de données conforme à la revendication 4, caractérisé en ce que le premier moyen pour déterminer des premières adresses de mots de luminance sélectionnés (186) est une mémoire ou un générateur de séquence pseudo-aléatoire.
6 - Dispositif d'insertion de données conforme à l'une quelconque des revendications 1 à 5, caractérisé en ce que les bits de poids de faible dans chaque mot de luminance sélectionné sont tous remplacés par l'un des bits de données.
7 - Dispositif d'insertion de données conforme à l'une quelconque des revendications 4 à 6, dans lequel les premières adresses déterminées des mots de luminance sélectionnés correspondent à des emplacements de pixel différents dans deux lignes consécutives (Ln , Lm+l) de chaque trame (TR5).
8 - Dispositif d'insertion de données conforme à l'une quelconque des revendications 4 à 7, caractérisé en ce que le moyen pour sélectionner (18) comprend un moyen (181) pour établir cycliquement des rangs (s) de trame pendant une séquence de trame de longueur prédéterminée (S) en fonction du signal de synchronisation de trame (ST) afin que les adresses établies des mots de luminance contiennent respectivement les rangs de trame (s), et en ce que les premières adresses déterminées des mots de luminance sélectionnés contiennent également le rang (s) des trames auxquelles les mots de luminance sélectionnés appartiennent respectivement.
9 - Dispositif d'insertion de données conforme à la revendication 8, dans lequel les premières adresses déterminées des mots de luminance sélectionnés correspondent à des emplacements de pixel différents dans deux trames consécutives (TRs, Tu5+1).
10 - Dispositif d'insertion de données conforme à l'une quelconque des revendications 4 à 9, caractérisé en ce que
le moyen pour sélectionner (18) comprend en outre un second moyen (187) pour déterminer des secondes adresses des mots de luminance sélectionnés et un second moyen (185) pour comparer les adresses établies des mots de luminance aux secondes adresses déterminées afin d'établir un second signal de commande (SCS) lorsque l'adresse établie d'un mot de luminance est égale à l'une des secondes adresses déterminées, et
le moyen pour remplacer (20) comprend un second moyen de mémoire (204) pour mémoriser des mots de synchronisation (MSD1 à MSDS), et un second moyen (205, 206) pour remplacer les bits de poids faible des mots de luminance sélectionnés par les mots de synchronisation de données (MSD1 à MSDS) lus dans le second moyen de mémoire (204) en réponse au second signal de commande (SCS), de manière à former des mots de luminance porteurs de mot de synchronisation.
11 - Dispositif d'insertion de données conforme à la revendication 10, dans lequel les secondes adresses déterminées des mots de luminance correspondent à des emplacements de pixel identiques dans toutes les trames.
12 - Dispositif d'insertion de données conforme à la revendication 10 ou 11, lorsqu'elle dépend de la revendication 8, dans lequel l'un des mots de synchronisation de données (MSD5) contient le rang de trame (s) affecté dans la séquence de trame à la trame dans laquelle ledit mot de synchronisation de données est inséré.
13 - Dispositif (3, 3a) d'extraction de données pour extraire des données du second signal de luminance dans lequel ont été insérées des données par le dispositif d'insertion de données (1, la) conforme à l'une quelconque des revendications 1 à 12, caractérisé en ce qu'il comprend
- un moyen (38, 38a > pour identifier les mots de luminance porteurs de données parmi des mots de luminance reçus (ylm,n,s , MLd),
- un moyen (40, 40a) pour extraire les données (DI) des bits de poids faible en nombre prédéterminé (R) de chacun des mots de luminance porteurs de données identifiés, et - un moyen (41, 43, 44 4 41a, 43a, 44a) pour traiter les données extraites (DI).
14 - Dispositif (3) d'extraction de données conforme à la revendication 13 lorsqu'elle ne dépend pas de la revendication 3, pour extraire des données du second signal de luminance d'un signal d'image analogique, dans lequel ont été insérées des données par le dispositif d'insertion de données (1) conforme à la revendication 2, caractérisé en ce qu'il comprend en outre
- un moyen (32) pour extraire le second signal de luminance analogique (Yd) du second signal d'image analogique (SId), lesdits seconds signaux d'image et de luminance analogiques étant organisés en trames composées de lignes,
- un moyen (35) pour convertir le second signal de luminance analogique (Yd) en des mots de luminance reçus (ylm,n,s)r et
- un moyen (33) pour extraire le signal de synchronisation de trame (ST) et le signal de synchronisation de ligne (SL) du second signal d'image analogique (SId).
15 - Dispositif (3a) d'extraction de données conforme à la revendication 13 lorsqu'elle ne dépend pas de la revendication 2, pour extraire des données du second signal de luminance d'un second signal d'image numérique (SNd) dans lequel ont été insérées des données par le dispositif d'insertion de données (la) conforme à la revendication 3, caractérisé en ce qu'il comprend en outre
- un moyen (31a) pour extraire les mots de luminance reçus (MLd) du second signal de luminance du second signal d'image numérique (SNd), ledit second signal d'image étant organisé en trames composées de lignes, et
- un moyen (33a) pour extraire le signal de synchronisation de trame (STa) et le signal de synchronisation de ligne (SLa) du second signal d'image (SNd).
16 - Dispositif d'extraction de données conforme à la revendication 14, caractérisé en ce que
le moyen pour extraire (40) comprend un moyen (407, 408, 409, 410) pour remplacer les bits de poids faible en nombre prédéterminé (R) de chacun des mots de luminance porteur de données identifiés par des bits de valeur prédéterminée, ou par des bits dépendant des bits de poids faible dans les mots de luminance, autres que les mots de luminance porteurs de données identifiés, de manière à former des mots de luminance modifiés,
et en ce qu'il comprend
un moyen (39) pour convertir les mots de luminance modifiés et les mots de luminance reçus autres que les mots de luminance porteurs de données identifiés en un troisième signal de luminance analogique (Y2), et
- un moyen (34) pour mélanger le troisième signal de luminance analogique (Y2) avec les signaux de synchronisation de trame (ST) et de ligne (SL) en un troisième signal d'image analogique (SI2).
17 - Dispositif d'extraction de données conforme à la revendication 15, caractérisé en ce qu'il comprend
un moyen (39a) pour multiplexer les mots de luminance porteurs de données identifiés et les mots de luminance reçus autres que les mots de luminance porteurs de données identifiés en un troisième signal de luminance numérique, et
- un moyen (34a) pour multiplexer le troisième signal de luminance numérique avec les signaux de synchronisation de trame (STa) et de ligne (SLa) en un troisième signal d'image numérique (SN2).
18 - Dispositif d'extraction de données conforme à l'une quelconque des revendications 14 à 17, caractérisé en ce que
le moyen pour identifier (38) comprend un moyen (382, 383) pour établir des adresses (m, n) des mots de luminance reçus (y'm,n,s) par ligne dans chaque trame du second signal de luminance (Yd) en fonction au moins du signal de synchronisation de ligne (SL), un troisième moyen (387) pour déterminer des troisièmes adresses des mots de luminance reçus porteurs de données, respectivement identiques aux premières adresses des mots de luminance sélectionnés, et un troisième moyen (385) pour comparer les adresses établies des mots de luminance reçus aux troisièmes adresses déterminées afin d'établir un troisième signal de commande (SCE) lorsque l'adresse établie d'un mot de luminance reçu est égale à l'une des troisièmes adresses déterminées, et
le moyen pour extraire (40) comprend un moyen (405, 406) pour extraire les bits de poids de faible des mots de luminance reçus porteurs de données à appliquer au moyen pour traiter (41, 43, 44) en réponse au troisième signal de commande (SCE).
19 - Dispositif d'extraction de données conforme à la revendication 18, lorsque des mots de luminance porteurs de mots de synchronisation de données (MSD1 à MSDS) ont été formés par le dispositif d'insertion conforme à l'une quelconque des revendications 10 à 12, caractérisé en ce que
le moyen pour identifier (38) comprend un quatrième moyen (386) pour déterminer des quatrièmes adresses de mots de luminance reçus porteurs de mot de synchronisation, respectivement égales aux secondes adresses déterminées des mots de luminance sélectionnés, et un quatrième moyen (384) pour comparer les adresses établies des mots de luminance reçus aux quatrièmes adresses déterminées afin d'établir un quatrième signal de commande (SC1) lorsque l'adresse établie d'un mot de luminance reçu est égale à l'une des quatrièmes adresses déterminées, et
le moyen pour extraire (40) comprend un moyen (402, 403) pour extraire les bits de poids faible des mots de luminance reçus porteurs de mot de synchronisation en réponse au quatrième signal de commande (SC1), un moyen (401) pour reconnaître les mots de synchronisation (MSD1 à MSDS) dans les bits de poids faible des mots de luminance reçus extraits en réponse au quatrième signal de commande afin qu'un moyen de comptage (381) compte cycliquement les trames dans le second signal d'image (SId) en réponse à l'un reconnu (MSD5) des mots de synchronisation, afin de compléter séquentiellement les adresses (m,n) des mots de luminance reçus avec un rang de trame (s).
FR9506948A 1995-06-09 1995-06-09 Insertion de donnees dans un signal d'image Expired - Lifetime FR2735319B1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR9506948A FR2735319B1 (fr) 1995-06-09 1995-06-09 Insertion de donnees dans un signal d'image

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR9506948A FR2735319B1 (fr) 1995-06-09 1995-06-09 Insertion de donnees dans un signal d'image

Publications (2)

Publication Number Publication Date
FR2735319A1 true FR2735319A1 (fr) 1996-12-13
FR2735319B1 FR2735319B1 (fr) 1997-07-18

Family

ID=9479883

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9506948A Expired - Lifetime FR2735319B1 (fr) 1995-06-09 1995-06-09 Insertion de donnees dans un signal d'image

Country Status (1)

Country Link
FR (1) FR2735319B1 (fr)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0241622A1 (fr) * 1986-04-17 1987-10-21 International Business Machines Corporation Méthode de transmission efficace intégrant les données et l'information non codée
EP0281387A2 (fr) * 1987-03-03 1988-09-07 Matsushita Electric Industrial Co., Ltd. Codeur et décodeur à échantillonnage sous-nyquist

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0241622A1 (fr) * 1986-04-17 1987-10-21 International Business Machines Corporation Méthode de transmission efficace intégrant les données et l'information non codée
EP0281387A2 (fr) * 1987-03-03 1988-09-07 Matsushita Electric Industrial Co., Ltd. Codeur et décodeur à échantillonnage sous-nyquist

Also Published As

Publication number Publication date
FR2735319B1 (fr) 1997-07-18

Similar Documents

Publication Publication Date Title
FI80180C (fi) Anordning foer display av en bild-i-bildtelevisionsdisplay.
EP0022713B1 (fr) Installation de codage et de décodage d'un signal visiophonique numérique
FR2704706A1 (fr) Système de traitement de signaux numériques.
PL175544B1 (pl) Procesor wizyjny, zwłaszcza do przetwarzania cyfrowych danych multipleksowanych w zespolone dane wizyjne
FR2552606A1 (fr) Signal de television de haute definition pour systeme de conversion des standards film-television
EP0416985B1 (fr) Procédé de multiplexage d'un signal sonore avec un signal vidéo analogique et système correspondant de distribution d'images fixes sonorisées
EP0141721B1 (fr) Dispositif de réception dans un système de transmission d'informations vidéos asynchrones
WO1991007849A1 (fr) Procede d'embrouillage et de desembrouillage de signaux video composites, et dispositif de mise en ×uvre
WO1980002630A1 (fr) Systeme de videotex muni de moyens de protection contre les erreurs de transmission
FR2587159A1 (fr) Equipements de multiplexage et demultiplexage pour liaison numerique synchrone a debit et rapiditite de modulation variables
WO1997005702A1 (fr) Entrelacement/desentrelacement d'elements de donnees
FR2613570A1 (fr) Correcteur d'inversion d'entrelacement pour un generateur de signaux video a image dans l'image
EP0238382A1 (fr) Dispositif de démultiplexage de paquets d'un signal de radiodiffusion de type MAC/PAQUETS
BE1001258A3 (fr) Systeme de transmission de television.
EP0158383B1 (fr) Dispositif de déchiffrement et de décodage d'images de télévision codées selon le standard MAC et brouillées par application aux signaux vidéo de permutations circulaires
FR2735319A1 (fr) Insertion de donnees dans un signal d'image
EP0533707A1 (fr) Compression de signaux video numeriques.
EP0010040B1 (fr) Procédé de transmission d'un signal analogique audiofréquence pendant les intervalles de synchronisation de ligne-trame d'un signal de télévision et dispositif de mise en oeuvre de ce procédé
EP0148918B1 (fr) Systeme de television a definition etendue
JP3019826B2 (ja) マルチメディア多重方式
US20040070688A1 (en) Method of video transmission over a synchronous transmission technology network
JPH05236009A (ja) マルチメディア多重化方式
FR2585203A1 (fr) Systeme de reduction de la frequence d'echantillons numeriques
EP0428216B1 (fr) Dispositif de décodage amélioré de signaux de télévision de type HD-MAC
EP0338915B1 (fr) Procédé de diffusion de programmes de télévision dérivé du type MAC/Paquets, et installation de mise en oeuvre du procédé