FR2695495A1 - Procédé et appareil de transfert de données fonctionnant à deux fréquences. - Google Patents

Procédé et appareil de transfert de données fonctionnant à deux fréquences. Download PDF

Info

Publication number
FR2695495A1
FR2695495A1 FR9310496A FR9310496A FR2695495A1 FR 2695495 A1 FR2695495 A1 FR 2695495A1 FR 9310496 A FR9310496 A FR 9310496A FR 9310496 A FR9310496 A FR 9310496A FR 2695495 A1 FR2695495 A1 FR 2695495A1
Authority
FR
France
Prior art keywords
sep
data bus
data
data transfer
transfer system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9310496A
Other languages
English (en)
Other versions
FR2695495B1 (fr
Inventor
Jeffrey W Tripp
Jae H Shim
Paggeot Bruce
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Motorola Mobility LLC
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Publication of FR2695495A1 publication Critical patent/FR2695495A1/fr
Application granted granted Critical
Publication of FR2695495B1 publication Critical patent/FR2695495B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/403Bus networks with centralised control, e.g. polling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/044Speed or phase control by synchronisation signals using special codes as synchronising signal using a single bit, e.g. start stop bit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/08Speed or phase control by synchronisation signals the synchronisation signals recurring cyclically
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/10Arrangements for initial synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Information Transfer Systems (AREA)
  • Small-Scale Networks (AREA)
  • Transmitters (AREA)
  • Communication Control (AREA)
  • Bus Control (AREA)
  • Transceivers (AREA)
  • Dc Digital Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

L'invention concerne un système de transfert de données et son procédé associé. Le système transfère des données entre un émetteur-récepteur radio (107) et tous les dispositifs périphériques (111, 113) qui sont contenus dans le radiotéléphone. Le système de transfert de données comporte un bus de données (109), un dispositif de commande de pilote placé à l'intérieur de l'émetteur-récepteur, et un dispositif de commande de périphérique placé à l'intérieur de chacun des dispositifs périphériques. Le système de transfert de données possède un état d'initialisation et un état d'exploitation. Pendant l'état d'initialisation, le bus de données (109) fonctionne à une fréquence plus basse que pendant l'état d'exploitation. Cette vitesse inférieure accroît le temps permis pour l'attribution d'une adresse unique à chacun des dispositifs de commande de périphériques. Dès détection que l'état d'initialisation est arrivé à sa fin, le dispositif de commande de pilote provoque le passage à l'état d'exploitation, dans lequel des communications ont lieu.

Description

La présente invention concerne de façon générale les systèmes de transfert de données à faible amplitude et vitesse élevée et, plus particulièrement, un procédé et un appareil permettant de faire fonctionner, à plusieurs vitesses, un bus de données à faible amplitude et vitesse élevée.
De façon générale, les systèmes de transfert de données comportent un bus de données qui est en mesure de transférer des données entre un dispositif pilote et un ou plusieurs dispositifs périphériques. Dans un système classique de transfert de données, le dispositif pilote adresse chacun des dispositifs périphériques au moyen d'une adresse précédant toutes données qu'il souhaite envoyer aux dispositifs périphériques. Les adresses des dispositifs périphériques ont été ordinairement prédéterminées avant l'utilisation du bus de données et sont connues du dispositif pilote.
Dans des systèmes automatisés plus récents, les adresses des dispositifs périphériques ne sont pas connues avant l'utilisation du système de transfert de données. Dès le démarrage du système de transfert de données, il y a une période d'initialisation au cours de laquelle chacun des dispositifs périphériques communique au dispositif de commande du dispositif pilote son adresse ainsi que d'autres informations concernant le type du dispositif. Ces dispositifs plus récents sont beaucoup plus complexes et sophistiqués que les systèmes classiques de transfert de données, mais ils permettent un fonctionnement aisé du point de vue des utilisateurs. Cette période d'initialisation est très complexe et exige un degré de précision élevé. Si le système de transfert de données est initialisé de façon incorrecte, alors les communications ultérieures peuvent être perdues.
On sait bien que, dans le domaine des transmissions de données, les efforts portent sur l'obtention d'un système de transfert de données à vitesse élevée qui soit en mesure de transférer plus de données avec une plus grande efficacité. n existe également le souci que ce système de transfert de données produise un rayonnement parasite minimal dans le domaine des parasites de radiofréquence (RFI) et dans celui des parasites électromagnétiques (EMI). Un moyen permettant de réduire l'importance du rayonnement RFI et du rayonnement EMI consiste à diminuer l'amplitude du signal transporté sur le bus de données en le faisant passer du niveau classique de S V crête-à-crête à un niveau de 0,5 V crête-à-crête. Une telle réduction d'amplitude abaisse notablement l'importance du rayonnement produit par le système de transfert de données.En deuxième lieu, pour créer un système de transfert de données de faible amplitude, on filtre fortement les signaux produits par chacun des dispositifs connectés au bus de données afin d'éliminer la partie crête très défavorable du signal. Ce filtrage augmente les temps de montée et de descente des transitions sur le bus de données, ce qui provoque des variations dans le signal transmis entre le dispositif pilote et les dispositifs périphériques. En troisième lieu, dans un bus de données à faible amplitude et grande vitesse dans lequel le dispositif pilote et les dispositifs périphériques sont séparés d'une distance supérieure à 1 m, la capacité électrostatique des câbles, considérés du point de vue matériel, du bus de données provoque des temps de retard variables et longs dans la transmission de données entre le dispositif pilote et les dispositifs périphériques.
Pour préserver la justesse de fonctionnement nécessaire d'un système de transfert de données complexe automatisé qui comporte un bus de données à faible amplitude et grande vitesse et présente entre les dispositifs de commande des périphériques et celui du pilote des distances de séparation allant jusqu'à 20 m, il faut réaliser dans le procédé et l'appareil d'arbitrage des conflits d'accès au bus une initialisation d'une haute précision de façon que la justesse de fonctionnement du système de transfert de données ne soit pas altérée par des bruits ou des variations des conditions de transmission pendant la période d'initialisation.
La description suivante, conçue à titre d'illustration de l'invention, vise à donner une meilleure compréhension de ses caractéristiques et avantages ; elle s'appuie sur les dessins annexés, parmi lesquels:
la figure 1 représente un système radiotéléphonique selon l'invention;
la figure 2 est un graphe représentant des données à codage
Manchester;
la figure 3 est un graphe représentant le temps d'échantillonnage disponible pendant la période d'initialisation dans un système de transfert de données selon la technique antérieure;
la figure 4 est un graphe montrant le temps d'échantillonnage disponible dans un système de transfert de données selon l'invention;
la figure 5 est un organigramme montrant les opérations effectuées dans un dispositif de commande de périphérique pendant la période d'initialisation;;
la figure 6 est un organigramme représentant les opérations effectuées dans le dispositif de commande du pilote pendant la période d'initialisation; et
la figure 7 comprend des graphes représentant des bits de synchronisation utilisés pendant l'état d'initialisation et l'état de fonctionnement, ou d'exploitation, selon la présente invention.
Le mode de réalisation préféré comprend un système radiotéléphonique. Le radiotéléphone est un appareil qui emploie le bus de données à faible amplitude et grande vitesse entre son émetteur-récepteur et plusieurs périphériques. Les périphériques du système radiotéléphonique peuvent comprendre un combiné et un télécopieur, entre autres dispositifs. Parmi ces autres dispositifs, il peut y avoir un modem, un ordinateur portatif ou un dispositif d'affichage de données. Le bus de données à faible amplitude et grande vitesse possède un dispositif de commande de pilote dans son émetteur-récepteur, et des dispositifs de commande de périphériques correspondant dans chacun des dispositifs périphériques. Le système de transfert de données démarre, au cours d'une période d'initialisation, dans un état d'initialisation.Pendant l'état d'initialisation, le bus de données commence par fonctionner à une vitesse inférieure à la normale afin de permettre un suréchantillonnage et toute la précision voulue pendant l'arbitrage des conflits d'accès des dispositifs périphériques. En deuxième lieu, chaque périphérique est synchronisé avec le dispositif pilote, et, en troisième lieu, chaque dispositif périphérique se voit attribuer une adresse unique de façon que le dispositif de commande du pilote puisse communiquer indépendamment avec chacun des dispositifs périphériques. Le dispositif de commande du pilote dispose de l'aptitude à détecter la fin de cet état d'initialisation. Une fois détecté la fin de l'état d'initialisation, la fréquence du bus de données augmente jusqu'à son débit d'exploitation, lequel est plus élevé que le débit d'initialisation.Le fait d'utiliser une basse fréquence pendant la période d'initialisation assure la justesse de transmission des télécommunications entre le pilote et les périphériques pendant les communications ultérieures. On obtient cette justesse d'utilisation en permettant le suréchantillonnage et le traitement des bruits que celui-ci autorise et afin de permettre la variation des flancs des bits qui est due au filtrage ainsi que la capacité et la variation de longueur des câbles, considérés du point de vue matériel, qui sont connectés à chacun des dispositifs périphériques.
La figure 1 représente un système radiotéléphonique selon l'invention.
Le système radiotéléphonique comporte un émetteur-récepteur fixe 101 et un radiotéléphone mobile ou portatif 103. Le radiotéléphone 103 comporte un émetteur-récepteur 107, un antenne 105 et plusieurs dispositifs périphériques. A titre d'exemple et dans le cadre de la description du mode de réalisation préféré, ces dispositifs périphériques comprennent un combiné 111 et un télécopieur 113.
Toutefois, d'autres dispositifs périphériques peuvent remplacer ou s'ajouter à ces dispositifs périphériques. Le bus de données 109 est un bus de données à faible amplitude et grande vitesse qui peut tirer avantage de l'invention. Le radiotéléphone mobile ou portatif 103 échange des signaux de radiofréquence (RF) avec l'émetteur-récepteur 101 du site fixe. Les signaux RF sont couplés par l'antenne 105 et sont modulés et transformés en signaux de données par l'émetteurrécepteur 107. L'émetteur-récepteur 107 peut échanger des signaux de données avec de nombreux dispositifs périphériques comprenant, sans s'y limiter, le combiné 111 et le télécopieur 113.
Les données transmises sur le bus de données 109 entre l'émetteurrécepteur et les dispositifs périphériques constituent un flux de données série à codage Manchester. La figure 2 illustre le schéma de codage Manchester. Dans une donnée à codage Manchester, un zéro logique est représenté par un flanc descendant à mi-bit, comme indiqué en 201. Une donnée à codage Manchester est représentée par un flanc montant à mi-bit, comme représenté en 203.
Pendant l'état d'initialisation, des communications entre les dispositifs périphériques et le dispositif pilote sont établies. Les conditions exigées pour l'état d'initialisation comprennent la synchronisation des dispositifs périphériques sur le dispositif pilote et l'attribution d'une adresse unique à chacun des dispositifs périphériques. Pour pouvoir effectuer l'attribution des adresses uniques avec la précision voulue, le système de transfert de données fonctionne à un fréquence inférieure à celle existant pendant l'état d'exploitation. Dans le mode de réalisation préféré, la fréquence d'initialisation est 128 kHz et la fréquence de l'état d'exploitation est 512 kHz.
La synchronisation des dispositifs périphériques avec le dispositif pilote est une fonction qui est exécutée à intervalles réguliers pendant le fonctionnement du système de transfert de données. La synchronisation s'obtient par envoie d'un bit de synchronisation par le dispositif pilote 107 au dispositif périphérique 109 et 113 Pour maintenir la synchronisation à la fois pendant l'état d'exploitation et l'état d'initialisation, il faut que les bits de synchronisation soient sensiblement identiques, sinon les dispositifs de commande des périphériques devraient pouvoir reconnaître plus d'un bit de synchronisation, en l'absence de quoi la liaison et les communications seraient perdues. Sur la figure 2, est également indiquée une transition entre flancs de bits.
La figure 7 est une représentation des bits de synchronisation envoyés pendant les états d'initialisation et d'exploitation. La forme d'onde 701 est un "0" à codage Manchester qui est transmis à la fréquence d'initialisation (128 khi). Un "1" à codage Manchester transmis fait également fonction de bit de synchronisation pendant la période d'initialisation. Ainsi, chaque bit transmis pendant l'état d'initialisation synchronisera avec l'horloge du dispositif pilote les horloges des dispositifs périphériques. Pendant l'état d'exploitation, la synchronisation est effectuée moins fréquemment. Dans le mode de réalisation préféré, la synchronisation a lieu une fois au début de chaque tranche de temps, soit environ une fois toute les 125 ms.Plus spécialement, pendant l'état d'exploitation, le dispositif de commande du pilote envoie une forme d'onde 705 comprenant un bit "1" logique non codé 703, suivi par un bit "0" logique à codage
Manchester 705 et un bit "0" logique non codé 707. Le signal inverse fait également fonction de bit de synchronisation, à savoir un bit "0" logique non codé, suivi par un bit "1" logique à codage Manchester et un bit "1" logique non codé.
Les bits de synchronisation envoyés pendant les états d'exploitation et d'initialisation sont reconnus au même titre par les dispositifs de commande des périphériques, ce qui maintient la synchronisation pendant l'état d'initialisation et l'état d'exploitation.
Une affectation correcte des adresses particulières propres à chacun des dispositifs périphériques est nécessaire pour assurer le succès de toutes les communications ultérieures. L'organigramme 500 de la figure 5 représente le processus suivi par chacun des dispositifs de commande des périphériques. Le processus commence à l'état 501. Ensuite, aux étapes respectives 503, 505 et 507, la mise sous tension est faite, le bus DSC commence automatiquement à la fréquence inférieure, et le bus DSC se synchronise. A l'étape 509, le dispositif de commande du périphérique positionne son compteur d'adresse sur la valeur d'adresse la plus basse. A l'étape 511, le dispositif de commande du périphérique transmet son numéro de série sur le bus de données 109. A l'étape 113, le dispositif de commande du périphérique lit la valeur courante du bus de données 109.A l'étape de prise de décision 515, le dispositif de commande du périphérique compare la valeur du bus de données avec le numéro de série transmis. Si la comparaison indique que le numéro de série et la valeur de bus de données sont égaux, alors il n'y a pas de conflits d'accès au bus. S'il n'y a pas de conflit d'accès au bus, alors l'adresse particulière propre au dispositif de commande du périphérique se voit attribuer la valeur d'adresse au bloc 519, après quoi sont effectuées les étapes respectives 521, 523, 525 et 527 où, respectivement, la fréquence du bus est augmentée pour l'écriture au registre commun, une synchronisation a lieu pour abaisser, du point de vue du dispositif pilote, la fréquence du bus DSC, une synchronisation a lieu pour augmenter, du point de vue du dispositif pilote, la fréquence du bus DSC, puis le bus se trouve dans son fonctionnement normal.Sinon, dans le cas d'un conflit d'accès au bus, le processus va à l'étape 517, où le compteur d'adresse est incrémenté, après quoi le processus revient à l'étape 511.
La détection de la fin de la période d'initialisation est une opération cruciale pour le passage de l'appareil de transfert de données dans l'état d'exploitation. L'organigramme 600 de la figure 6 illustre le processus suivi par le dispositif de commande du pilote pour détecter la fin de la période d'initialisation.
Aux étapes respectives 601 à 607, l'organigramme suit les même étapes que celles définies sur la figure 5 en relation avec les étapes 501 à 507. A l'étape 609, le logiciel de commande atteint la fin d'un intervalle prédéterminé où doit être vérifié si le numéro de série d'un dispositif de commande d'un périphérique a été reçu. Le fait de laisser le logiciel de commande arriver à la fin d'un intervalle prédéterminé équivaut à attendre une durée prédéterminée.
A l'étape de prise de décision 611, le processus détermine si le numéro de série a été reçu. Si un numéro de série a été reçu, alors, à l'étape 613, le logiciel du dispositif de commande du pilote configure le dispositif périphérique qui vient de recevoir ses paramètres d'attribution. A la fin de l'étape 613, l'organigramme retourne à l'étape 609 attendre la fin de l'intervalle prédéterminé suivant.
Si l'étape 611 de prise de décision détermine qu'aucun numéro de série n a été reçu, alors l'étape 615 de prise de décision détermine si au moins un numéro de série a été reçu depuis la mise sous tension du dispositif de commande. Si aucun numéro de série n'a été reçu, alors, à l'étape 627, est effectué l'arrêt de l'appareil de transfert de données. Si au moins un numéro de série a été reçu, alors la fin de l'état d'initialisation est ainsi détectée. Dès la détection de la fin de la période d'initialisation, la fréquence du bus de donnée est changée en celle de l'état d'exploitation, à l'étape 617. Aux étapes respectives 619, 621, 623 et 625, l'écriture au registre commun du périphérique a lieu via le bus DSC, la fréquence du bus, du point de vue du dispositif pilote, est augmentée, l'écriture au registre de commande du dispositif pilote à lieu, après quoi le bus prend son fonctionnement normal.
Dans le mode de réalisation préféré, la fréquence de l'état d'exploitation, ou état de fonctionnement, est supérieure à celle de l'état d'initialisation, à savoir vaut 512 kHz.
Le système maintient la synchronisation entre les dispositifs de commande du pilote et des périphériques pendant qu'il modifie les fréquences du bus de données 109. Dans le mode de réalisation préféré, la fréquence de fonctionnement normale, ou d'exploitation, est de 512 kHz. Le dispositif de commande du pilote ne passe pas à la fréquence d'exploitation avant d'avoir détecté la fin de la période d'initialisation. Tout d'abord, le dispositif de commande du pilote transmet à tous les dispositifs de commande des périphériques l'instruction de passer à la fréquence d'exploitation, alors que le dispositif de commande du pilote reste à la fréquence d'initialisation.Pendant cette durée de transition, toutes les émissions allant du dispositif de commande du pilote aux dispositifs de commande des périphériques ressemblent à des impulsions de synchronisation pour les dispositifs de commande des périphériques qui fonctionnent à la fréquence d'exploitation. Ceci résulte des similitudes précédemment exposées en relation avec la figure 7. Dès que les dispositifs de commande des périphériques sont passés à la fréquence d'exploitation, le dispositif de commande du pilote commence à fonctionner à la fréquence d'exploitation. Une fois que l'appareil se trouve dans l'état d'exploitation, les communications ayant lieu dans l'appareil de transmission de données deviennent des communications normales.
Une vitesse plus lente est nécessaire pendant la période d'initialisation pour assurer la justesse des communications ultérieures. La forme d'onde 300 de la figure 3 illustre le temps d'échantillonnage laissé, selon la technique antérieure, aux dispositifs de commande des périphériques pour déterminer leurs adresses particulières pendant la marche à la vitesse d'exploitation. Pendant le temps d'échantillonnage 301, il faut que le dispositif de commande du périphérique émette son numéro de série sur le bus de données (étape 411), et lise la valeur du bus de données (étape 513).La cause des retards capacitifs, des variations de longueur des câbles connectés aux périphériques et des variations des flancs des bits des signaux de faible amplitude, le temps d'échantillonnage 301 se révèle inapproprié à l'exécution d'un suréchantillonnage et d'un traitement des bruits sur la base des résultats de la lecture du bus de données (étape 513). Le fait de travailler à une vitesse inférieure pendant la période d'initialisation augmente le temps d'échantillonnage offert pour la lecture de la valeur du bus de données (étape 513). Un tel temps d'échantillonnage accru 401 est représenté sur la figure 4. Une analyse détaillée des divers retards est contenue dans les tableaux 1 à 4 annexés.
Bien entendu, l'homme de l'art sera en mesure d'imaginer, à partir du système de transfert de données dont la description vient d'être donnée à titre simplement illustratif et nullement limitatif, diverses variantes et modifications ne sortant pas du cadre de l'invention.
Tableau 1 BIC 1,5
Analyse des retards du bus DSC avec schéma d'avance de 1/4 bit (étendue réelle: 4/16 - 5/16)
Figure img00080001
<SEP> Mesuré <SEP> Calculé
<tb> Charge <SEP> Câble <SEP> + <SEP> Meilleur <SEP> cas <SEP> Pire <SEP> cas <SEP> Cas <SEP> typique(+25 C) <SEP> Retard <SEP> maximal <SEP> sur <SEP> trajet
<tb> <SEP> cordon <SEP> en <SEP> température <SEP> en <SEP> tempé- <SEP> Retard <SEP> sur <SEP> trajet <SEP> analogique <SEP> analogique
<tb> <SEP> spiralé <SEP> (-40 C) <SEP> rature(+85 C)
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> sans <SEP> câbles <SEP> 2 <SEP> m <SEP> correct <SEP> correct <SEP> liaison <SEP> descendante: <SEP> 146 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> + <SEP> ns
<tb> <SEP> liaison <SEP> montante: <SEP> 131 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante:<SEP> 290 <SEP> + <SEP> ns
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> avec <SEP> ensemble <SEP> de <SEP> câbles <SEP> 8 <SEP> m <SEP> correct <SEP> correct <SEP> liaison <SEP> descendante: <SEP> 171 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> + <SEP> ns
<tb> de <SEP> 6 <SEP> m <SEP> liaison <SEP> montante: <SEP> 208 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante: <SEP> 290 <SEP> + <SEP> ns
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> avec <SEP> ensemble <SEP> de <SEP> câbles <SEP> 10 <SEP> m <SEP> correct <SEP> correct <SEP> liaison <SEP> descendante: <SEP> 178 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> + <SEP> ns
<tb> de <SEP> 6 <SEP> m <SEP> et <SEP> prolongateur <SEP> de <SEP> 2 <SEP> m <SEP> liaison <SEP> montante: <SEP> 229 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante:<SEP> 290 <SEP> + <SEP> ns
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> avec <SEP> ensemble <SEP> de <SEP> câbles <SEP> 12 <SEP> m <SEP> correct <SEP> correct <SEP> liaison <SEP> descendante: <SEP> 208 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> + <SEP> ns
<tb> de <SEP> 6 <SEP> m <SEP> et <SEP> prolongateur <SEP> de <SEP> 4 <SEP> m <SEP> liaison <SEP> montante: <SEP> 265 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante: <SEP> 290 <SEP> + <SEP> ns
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> avec <SEP> ensemble <SEP> de <SEP> câbles <SEP> 14 <SEP> m <SEP> défectueux <SEP> défectueux <SEP> liaison <SEP> descendante: <SEP> 215 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> + <SEP> ns
<tb> de <SEP> 6 <SEP> m <SEP> et <SEP> prolongateur <SEP> de <SEP> 4 <SEP> m <SEP> et <SEP> de <SEP> 2 <SEP> m <SEP> liaison <SEP> montante:<SEP> 276 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante: <SEP> 290 <SEP> + <SEP> ns
<tb> Notes: 1)Source de fréquence: cristal (13 MHz et 8,19 MHz +/- 1%)
2)Toutes les mesures relevée ci-dessus sont basées sur BIC 1,5 avec PAL et registre à décalage.
3)Incidence sur le retard du trajet analogique dans un cas typique:
Comparateur: 16 ns
préamplificateur + filtre: 110 ns
ensemble de câbles de 6 m: 77 ns
câble prolongateur de 4 m: 57 ns
câble prolongateur de 2 m: 21 ns
retard de porte dans BIC: 5 ns Tableau 2 BIC 1,5
Analyse des retards du bus DSC avec schéma d'avance de 1/4 bit (étendue réelle: 3/16-4/16)
Figure img00090001
<SEP> Mesuré <SEP> Calculé
<tb> Charge <SEP> Câble <SEP> + <SEP> Meilleur <SEP> cas <SEP> Pire <SEP> cas <SEP> Cas <SEP> typique(+25 C) <SEP> Retard <SEP> maximal <SEP> sur <SEP> trajet
<tb> <SEP> cordon <SEP> en <SEP> température <SEP> en <SEP> tempé- <SEP> Retard <SEP> sur <SEP> trajet <SEP> analogique <SEP> analogique
<tb> <SEP> spiralé <SEP> (-40 C) <SEP> rature(+85 C)
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> sans <SEP> câbles <SEP> 2 <SEP> m <SEP> correct <SEP> correct <SEP> liaison <SEP> descendante: <SEP> 146 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> - <SEP> ns
<tb> <SEP> liaison <SEP> montante: <SEP> 131 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante:<SEP> 290 <SEP> - <SEP> ns
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> avec <SEP> ensemble <SEP> de <SEP> câbles <SEP> 8 <SEP> m <SEP> correct <SEP> correct <SEP> liaison <SEP> descendante: <SEP> 171 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> - <SEP> ns
<tb> de <SEP> 6 <SEP> m <SEP> liaison <SEP> montante: <SEP> 208 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante: <SEP> 290 <SEP> - <SEP> ns
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> avec <SEP> ensemble <SEP> de <SEP> câbles <SEP> 10 <SEP> m <SEP> correct <SEP> correct <SEP> liaison <SEP> descendante: <SEP> 178 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> - <SEP> ns
<tb> de <SEP> 6 <SEP> m <SEP> et <SEP> prolongateur <SEP> de <SEP> 2 <SEP> m <SEP> liaison <SEP> montante: <SEP> 229 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante:<SEP> 290 <SEP> - <SEP> ns
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> avec <SEP> ensemble <SEP> de <SEP> câbles <SEP> 12 <SEP> m <SEP> correct <SEP> correct <SEP> liaison <SEP> descendante: <SEP> 208 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> - <SEP> ns
<tb> de <SEP> 6 <SEP> m <SEP> et <SEP> prolongateur <SEP> de <SEP> 4 <SEP> m <SEP> liaison <SEP> montante: <SEP> 265 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante: <SEP> 290 <SEP> - <SEP> ns
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> avec <SEP> ensemble <SEP> de <SEP> câbles <SEP> 14 <SEP> m <SEP> défectueux <SEP> défectueux <SEP> liaison <SEP> descendante: <SEP> 215 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> - <SEP> ns
<tb> de <SEP> 6 <SEP> m <SEP> et <SEP> prolongateur <SEP> de <SEP> 4 <SEP> m <SEP> et <SEP> de <SEP> 2 <SEP> m <SEP> liaison <SEP> montante: <SEP> 276 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante: <SEP> 290 <SEP> - <SEP> ns
<tb> Note: 1)Source de fréquence: générateur de fonctions (13 MHz et 8,19 MHz - 2%) Tableau 3 BIC 2,0
Analyse des retards du bus DSC avec schéma d'avance de 1/4 bit
Figure img00100001
<SEP> Mesuré <SEP> Calculé
<tb> Charge <SEP> Câble <SEP> + <SEP> Meilleur <SEP> cas <SEP> Pire <SEP> cas <SEP> Cas <SEP> typique(+25 C) <SEP> Retard <SEP> maximal <SEP> sur <SEP> trajet
<tb> <SEP> cordon <SEP> en <SEP> température <SEP> en <SEP> tempé- <SEP> Retard <SEP> sur <SEP> trajet <SEP> analogique <SEP> analogique
<tb> <SEP> spiralé <SEP> (-40 C) <SEP> rature(+85 C)
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> sans <SEP> câbles <SEP> 2 <SEP> m <SEP> correct <SEP> correct <SEP> liaison <SEP> descendante:<SEP> 146 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> ns
<tb> <SEP> liaison <SEP> montante: <SEP> 131 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante: <SEP> 290 <SEP> ns
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> avec <SEP> ensemble <SEP> de <SEP> câbles <SEP> 8 <SEP> m <SEP> correct <SEP> correct <SEP> liaison <SEP> descendante: <SEP> 171 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> ns
<tb> de <SEP> 6 <SEP> m <SEP> liaison <SEP> montante: <SEP> 208 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante: <SEP> 290 <SEP> ns
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> avec <SEP> ensemble <SEP> de <SEP> câbles <SEP> 10 <SEP> m <SEP> correct <SEP> correct <SEP> liaison <SEP> descendante: <SEP> 178 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante:<SEP> 230 <SEP> ns
<tb> de <SEP> 6 <SEP> m <SEP> et <SEP> prolongateur <SEP> de <SEP> 2 <SEP> m <SEP> liaison <SEP> montante: <SEP> 229 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante: <SEP> 290 <SEP> ns
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> avec <SEP> ensemble <SEP> de <SEP> câbles <SEP> 12 <SEP> m <SEP> correct/ <SEP> correct/ <SEP> liaison <SEP> descendante: <SEP> 208 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> ns
<tb> de <SEP> 6 <SEP> m <SEP> et <SEP> prolongateur <SEP> de <SEP> 4 <SEP> m <SEP> défectueux <SEP> défectueux <SEP> liaison <SEP> montante: <SEP> 265 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante: <SEP> 290 <SEP> ns
<tb> préamplificateurs <SEP> et <SEP> filtres <SEP> avec <SEP> ensemble <SEP> de <SEP> câbles <SEP> 14 <SEP> m <SEP> défectueux <SEP> défectueux <SEP> liaison <SEP> descendante:<SEP> 215 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> descendante: <SEP> 230 <SEP> ns
<tb> de <SEP> 6 <SEP> m <SEP> et <SEP> prolongateur <SEP> de <SEP> 4 <SEP> m <SEP> et <SEP> de <SEP> 2 <SEP> m <SEP> liaison <SEP> montante: <SEP> 276 <SEP> ns#5 <SEP> % <SEP> liaison <SEP> montante: <SEP> 290 <SEP> ns
<tb> Notes: 1)Source de fréquence: cristal (13 MHz et 8,19 MHz +/- 1%)
2)Toutes les mesures relevées ci-dessus sont basées sur BIC 1,5 avec PAL et registre 'a décalage.
3)Incidence sur le retard du trajet analogique dans un cas typique:
Comparateur: 16 ns
préamplificateur + filtre: 110 ns
ensemble de câbles de 6 m: 77 ns
câble prolongateur de 4 m: 57 ns
câble prolongateur de 2 m: 21 ns
retard de porte dans BIC: 5 ns Tableau 4 BIC 1,5/2,0
Analyse des conflits d'accès
Figure img00110001
N .
<tb>
<SEP> Description <SEP> de <SEP> chaque <SEP> retard <SEP> Retard <SEP> Limite
<tb> <SEP> correspondant <SEP> théorique
<tb> <SEP> au <SEP> pire <SEP> cas
<tb> 1 <SEP> Un <SEP> déphasage <SEP> existe <SEP> entre <SEP> les <SEP> périphériques <SEP> par <SEP> rapport <SEP> au <SEP> pilote <SEP> 122 <SEP> ns <SEP> n/a
<tb> 2 <SEP> En <SEP> supposant <SEP> une <SEP> longueur <SEP> maximale <SEP> de <SEP> câble <SEP> de <SEP> 2 <SEP> m <SEP> pour <SEP> la <SEP> séparation <SEP> entre <SEP> les <SEP> 40 <SEP> ns <SEP> n/a
<tb> <SEP> périphériques <SEP> et <SEP> qu'un <SEP> des <SEP> périphériques <SEP> est <SEP> un <SEP> combiné, <SEP> cette <SEP> différence <SEP> de <SEP> 2 <SEP> m, <SEP> à <SEP> quoi
<tb> <SEP> s'ajoute <SEP> 2 <SEP> m <SEP> de <SEP> cordon <SEP> spiralé, <SEP> contribue <SEP> au <SEP> retard <SEP> sur <SEP> le <SEP> trajet <SEP> de <SEP> liaison <SEP> descendante
<tb> 3 <SEP> Retard <SEP> en <SEP> boucle <SEP> entre <SEP> les <SEP> périphériques <SEP> sur <SEP> le <SEP> trajet <SEP> de <SEP> liaison <SEP> montante <SEP> (le <SEP> retard <SEP> total <SEP> inclut <SEP> 60 <SEP> ns <SEP> n/a
<tb> <SEP> le <SEP> câble <SEP> prolongateur <SEP> de <SEP> 2 <SEP> m <SEP> tet <SEP> un <SEP> cordon <SEP> spiralé <SEP> de <SEP> 2 <SEP> m <SEP> sur <SEP> un <SEP> combiné)
<tb> 4 <SEP> L'erreur <SEP> de <SEP> syncronisation <SEP> existe <SEP> entre <SEP> les <SEP> périphériques <SEP> en <SEP> raison <SEP> de <SEP> la <SEP> tolérance <SEP> sur <SEP> le <SEP> 122 <SEP> ns <SEP> n/a
<tb> <SEP> cristal
<tb> 5 <SEP> Du <SEP> fait <SEP> de <SEP> la <SEP> variation <SEP> du <SEP> temps <SEP> de <SEP> montée <SEP> de <SEP> long <SEP> du <SEP> trajet <SEP> analogique, <SEP> la <SEP> détection <SEP> de <SEP> seuil <SEP> 40 <SEP> ns <SEP> n/a
<tb> <SEP> par <SEP> un <SEP> comparateur <SEP> varie <SEP> avec <SEP> le <SEP> temps. <SEP> Le <SEP> retard <SEP> associé <SEP> à <SEP> cette <SEP> variation <SEP> du <SEP> temps <SEP> de
<tb> <SEP> montée <SEP> comporte <SEP> également <SEP> un <SEP> bruit <SEP> le <SEP> long <SEP> du <SEP> bus <SEP> DSC
<tb> 6 <SEP> Le <SEP> moment <SEP> du <SEP> passage <SEP> par <SEP> zéro <SEP> dépend <SEP> de <SEP> la <SEP> variation <SEP> du <SEP> temps <SEP> de <SEP> montée <SEP> et <SEP> de <SEP> données <SEP> 10 <SEP> ns <SEP> n/a
<tb> <SEP> transmises. <SEP> La <SEP> détection <SEP> de <SEP> "1" <SEP> et <SEP> de <SEP> "0" <SEP> en <SEP> alternance <SEP> prend <SEP> plus <SEP> longtemps <SEP> que <SEP> s'il <SEP> n'y <SEP> a <SEP> que
<tb> <SEP> des <SEP> "1" <SEP> et <SEP> que <SEP> des <SEP> "0".
<tb>
<SEP> Total
<tb> <SEP> 394 <SEP> ns <SEP> 427 <SEP> ns
<tb> Notes: 1) Cette analyse est basée sur l'existence de trois périphériques.
2) Les retards associés aux diverses longueurs de câble sont des valeurs réellement mesurées.

Claims (7)

REVENDICATIONS
1. Procédé de transfert de données entre un dispositif pilote et au moins un premier et un deuxième dispositif périphérique utilisant un bus de données, le dispositif pilote et les dispositifs périphériques comportant chacun un dispositif de commande correspondant, le procédé de transfert de données étant caractérisé par les opérations suivantes:
effectuer une initialisation pendant une première période d'initialisation, ladite opération d'initialisation comprenant les opérations suivantes:
faire fonctionner le bus de données à une première fréquence (505), et
attribuer une adresse unique auxdits premier et deuxième dispositifs périphériques (519);
détecter la fin de ladite période d'initialisation; et
faire fonctionner le bus de données à une deuxième fréquence en réponse à ladite opération de détection (617).
2. Procédé de transfert de données selon la revendication 1, caractérisé en outre en ce que ladite opération de détection comprend les opérations suivantes:
attendre une première durée prédéterminée (609);
vérifier si le dispositif de commande du pilote a reçu un numéro de série unique pendant ladite précédente opération d'attente (611);
déterminer, en réponse au fait que ladite opération de vérification a révélé qu'aucun numéro de série unique n'a été reçu, si le dispositif de commande du pilote a reçu au moins un numéro de série unique (615);
répéter, en réponse au fait que ladite opération de vérification a révélé qu'un numéro de série unique avait été reçu, ladite opération d'attente (609).
3. Procédé de transfert de données selon la revendication 1, caractérisé en outre en ce que ladite opération consistant à attribuer une adresse unique à chacun desdits premier et deuxième dispositifs périphériques comprend les opérations suivantes:
positionner un compteur d'adresse sur une première valeur de comptage (509);
transmettre un premier numéro de série unique sur le bus de données (511);
lire une première valeur du bus de données (513);
comparer ladite première valeur du bus de données avec ledit premier numéro de série unique (515);
déterminer si le dispositif périphérique est en conflit d'accès au bus de données (515); et
attribuer l'adresse dudit compteur d'adresse au dispositif périphérique en cas d'absence de conflit d'accès au bus de données (519).
4. Procédé de transfert de données selon la revendication 3, caractérisé en outre en ce que ladite opération d'attribution comprend les opérations intermédiaires suivantes:
incrémenter ledit compteur d'adresse en réponse au fait qu'il a été déterminé que le dispositif périphérique est en conflit d'accès au bus de données (517);et
répéter lesdites opérations de transmission, lecture et détermination jusqu'à détermination d'une absence de conflit d'accès au bus de données.
5. Système de transfert donné permettant de transférer des données entre un dispositif pilote (107) et au moins un premier et un deuxième dispositif périphérique (111, 113), le système de transfert de données comportant un bus de données ainsi qu'au moins un premier et un deuxième dispositif de commande de périphérique et un premier dispositif de commande de pilote, le système de transfert de données étant caractérisé par:
un moyen permettant d'initialiser le système de transfert de données pendant une première période d'initialisation, ledit moyen d'initialisation comprenant:
un moyen servant à faire fonctionner le bus de données à une première fréquence (505), et
un moyen servant à attribuer (519) une adresse unique à chacun desdits premier et deuxième dispositifs périphériques;
un moyen permettant de détecter la fin de ladite période d'initialisation; et
un moyen, répondant audit moyen de détection, qui permet de faire fonctionner (617) le bus de données à une deuxième fréquence.
6. Système de transfert de données selon la revendication 5, caractérisé en outre en ce que ledit moyen d'initialisation comprend un moyen permettant de synchroniser (507) lesdits premier et deuxième dispositifs périphériques sur le dispositif pilote avant que ledit moyen d'attribution exerce son effet.
7. Radiotéléphone (103) comportant un émetteur-récepteur (107) et au moins un combiné (111), ainsi qu'un système de transfert de données permettant de transférer des données entre l'émetteur-récepteur (107) et au moins le combiné (111), le système de transfert de données comportant un bus de données (109) et au moins un premier dispositif de commande de périphérique ainsi qu'un premier dispositif de commande de pilote, le premier dispositif de commande de périphérique étant contenu à l'intérieur du combiné (111) tandis que ledit premier moyen de commande de pilote est contenu à l'intérieur de l'émetteur-récepteur (107), le radiotéléphone (103) étant caractérisé par:
un moyen servant à initialiser le système de transfert de données pendant une première période d'initialisation, ledit moyen d'initialisation comprenant: :
un moyen permettant de faire fonctionner le bus de données à une première fréquence (505), et
un moyen permettant d'attribuer une adresse unique à chacun desdits premier et deuxième dispositifs périphériques (519);
un moyen permettant de détecter la fin de ladite période d'initialisation; et
un moyen, répondant audit moyen de détection, qui permet de faire fonctionner le bus à une deuxième fréquence (617).
FR9310496A 1992-09-04 1993-09-03 Procédé et appareil de transfert de données fonctionnant à deux fréquences. Expired - Lifetime FR2695495B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US08/940,551 US5396654A (en) 1992-09-04 1992-09-04 Data transfer method and apparatus having dual frequency operation

Publications (2)

Publication Number Publication Date
FR2695495A1 true FR2695495A1 (fr) 1994-03-11
FR2695495B1 FR2695495B1 (fr) 1995-03-31

Family

ID=25475034

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9310496A Expired - Lifetime FR2695495B1 (fr) 1992-09-04 1993-09-03 Procédé et appareil de transfert de données fonctionnant à deux fréquences.

Country Status (18)

Country Link
US (1) US5396654A (fr)
JP (1) JP3216135B2 (fr)
KR (2) KR940703104A (fr)
CN (1) CN1043107C (fr)
AU (1) AU660850B2 (fr)
BR (1) BR9305630A (fr)
CA (1) CA2118719C (fr)
DE (2) DE4394368T1 (fr)
FR (1) FR2695495B1 (fr)
GB (1) GB2275399B (fr)
HU (1) HU9401301D0 (fr)
IL (1) IL106570A (fr)
IT (1) IT1262404B (fr)
MX (1) MX9305412A (fr)
SE (1) SE515886C2 (fr)
SG (1) SG64298A1 (fr)
TR (1) TR27600A (fr)
WO (1) WO1994006214A1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1105242B (de) * 1957-09-16 1961-04-20 Snecma Vorrichtung zur Querschnittsregelung eines Schubrohres fuer einstroemige Strahltriebwerke

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3252487B2 (ja) * 1992-10-23 2002-02-04 松下電器産業株式会社 セルラ無線電話システム
US5754961A (en) 1994-06-20 1998-05-19 Kabushiki Kaisha Toshiba Radio communication system including SDL having transmission rate of relatively high speed
US5818826A (en) * 1996-06-17 1998-10-06 International Business Machines Corporation Media access control protocols in a wireless communication network supporting multiple transmission rates
US6167259A (en) * 1998-06-19 2000-12-26 Ericsson Inc. System and method of quantifying the degree of balance on forward link and reverse link channels
GB2363218A (en) * 2000-06-07 2001-12-12 Ubinetics Ltd A method of accessing application data for a peripheral device
DE10055938A1 (de) * 2000-11-10 2002-05-23 Hirschmann Electronics Gmbh Datenübertragung
KR100602204B1 (ko) * 2004-07-28 2006-07-19 삼성전자주식회사 메인 제어부와 부 제어부로 구성된 제어 시스템 및 버스연결 방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1992002990A1 (fr) * 1990-07-30 1992-02-20 Motorola, Inc. Transfert de memoire segmentee et priorite de message dans un bus de donnees synchrone/asynchrone
WO1992004675A1 (fr) * 1990-08-30 1992-03-19 Datacard Corporation Affectation d'adresses dynamique de stations a distance
WO1993007569A1 (fr) * 1991-10-04 1993-04-15 Wellfleet Communications, Inc. Procede et appareil pour bus de paquets concurrents

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4809297A (en) * 1984-10-04 1989-02-28 Williams Electronics Ltd. Interface device
DE3636511A1 (de) * 1986-10-27 1988-04-28 Weiss Dieter Einrichtung zum adressieren von baugruppen
US4905282A (en) * 1988-10-19 1990-02-27 Hayes Microcomputer Products, Inc. Feature negotiation protocol and dynamically adjustable retraining sequence for a high speed half duplex modem
US4972432A (en) * 1989-01-27 1990-11-20 Motorola, Inc. Multiplexed synchronous/asynchronous data bus
GB2259817B (en) * 1991-03-04 1995-10-18 Motorola Inc Data bus interface apparatus
KR0131142B1 (ko) * 1991-07-18 1998-04-21 안토니 제이. 살리 2세 무선전화기의 주변 장치에 대해 우선권 부여 데이타 전달 방법 및 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1992002990A1 (fr) * 1990-07-30 1992-02-20 Motorola, Inc. Transfert de memoire segmentee et priorite de message dans un bus de donnees synchrone/asynchrone
WO1992004675A1 (fr) * 1990-08-30 1992-03-19 Datacard Corporation Affectation d'adresses dynamique de stations a distance
WO1993007569A1 (fr) * 1991-10-04 1993-04-15 Wellfleet Communications, Inc. Procede et appareil pour bus de paquets concurrents

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1105242B (de) * 1957-09-16 1961-04-20 Snecma Vorrichtung zur Querschnittsregelung eines Schubrohres fuer einstroemige Strahltriebwerke

Also Published As

Publication number Publication date
IT1262404B (it) 1996-06-19
GB2275399B (en) 1996-10-02
SE515886C2 (sv) 2001-10-22
ITRM930583A1 (it) 1995-03-01
GB9406368D0 (en) 1994-06-08
GB2275399A (en) 1994-08-24
AU4790793A (en) 1994-03-29
CN1043107C (zh) 1999-04-21
DE4394368C2 (de) 2003-03-06
KR970006878B1 (ko) 1997-04-30
KR940703104A (ko) 1994-09-17
CN1086362A (zh) 1994-05-04
BR9305630A (pt) 1995-07-25
IL106570A0 (en) 1993-12-08
FR2695495B1 (fr) 1995-03-31
CA2118719C (fr) 1998-12-22
JPH07500960A (ja) 1995-01-26
ITRM930583A0 (it) 1993-09-01
US5396654A (en) 1995-03-07
AU660850B2 (en) 1995-07-06
TR27600A (tr) 1995-06-13
CA2118719A1 (fr) 1994-03-17
SE9401517D0 (sv) 1994-05-03
SG64298A1 (en) 1999-04-27
MX9305412A (es) 1995-01-31
DE4394368T1 (de) 1994-10-20
SE9401517L (sv) 1994-06-22
JP3216135B2 (ja) 2001-10-09
HU9401301D0 (en) 1994-08-29
IL106570A (en) 1998-01-04
WO1994006214A1 (fr) 1994-03-17

Similar Documents

Publication Publication Date Title
EP0517609B1 (fr) Procédé et bus d&#39;arbitrage pour transmission de données série
EP0103460A2 (fr) Réseaux interconnectés de données
FR2588679A1 (fr) Dispositif d&#39;arbitrage et procede pour autoriser l&#39;acces a une ressource de traitement de donnees, utilisant un tel dispositif
FR2695495A1 (fr) Procédé et appareil de transfert de données fonctionnant à deux fréquences.
FR2721782A1 (fr) Concentrateur intelligent destiné à des systèmes de transfert de données à vitesses multiples.
FR2772164A1 (fr) Procede d&#39;identification d&#39;une pluralite de transpondeurs, dispositif d&#39;analyse et transpondeurs pour la mise en oeuvre d&#39;un tel procede
FR2665276A1 (fr) Procede et appareil de transfert de donnees utilisant un bus de donnees synchrone-asynchrone.
FR2736231A1 (fr) Systeme de communication numerique comportant un recepteur dote d&#39;un dispositif de recuperation de rythme
EP0289384A1 (fr) Procédé de sélection automatique d&#39;une antenne de réception directive parmi une pluralité d&#39;antennes de réception
EP0454246B1 (fr) Dispositif de mise en phase de signaux dans un système à doublement du conduit numérique
EP0380378B1 (fr) Procédé et dispositif d&#39;accès hiérarchisé à un réseau de transmission d&#39;informations
FR2631183A1 (fr) Procede et dispositif de transmission asynchrone de donnees par paquets
FR2679723A1 (fr) Procede de transmission de donnees numeriques emises sous forme de trames de signaux differentiels.
EP0094040A2 (fr) Système de transmission synchrone de données à l&#39;aide d&#39;une porteuse modulée d&#39;amplitude d&#39;enveloppe constante
FR2870368A1 (fr) Procede et dispositif pour piloter de multiples peripheriques avec des frequences d&#39;horloge differentes dans un circuit integre
EP1120714B1 (fr) Dispositif de régénération d&#39;une horloge
FR2865333A1 (fr) Procede de detection automatique du debit d&#39;un reseau, notamment de type bus can, et de configuration au debit detecte par analyse de transitions, dispositif correspondant
EP1436714B1 (fr) Recepteur asynchrone de type uart a deux modes de fonctionnement
US6880098B1 (en) Timing recovery in a packet network using a buffer
EP3257254A1 (fr) Procede de synchronisation et de restitution de flux multimedia
FR2830954A1 (fr) Dispositif de transmission de donnees asynchrones comprenant des moyens de controle de deviation d&#39;horloge
EP0196255B1 (fr) Procédé d&#39;extraction d&#39;un signal d&#39;horloge synchrone à partir d&#39;un signal codé en simple ou double densité, et dispositif permettant la mise en oeuvre du procédé
EP0328448B1 (fr) Procédé et dispositif de synchronisation entre des terminaux communiquant par l&#39;intermédiaire d&#39;une chaîne n&#39;assurant pas la transparence temporelle
EP1127305A1 (fr) Procede et dispositif de synchronisation d&#39;une horloge locale sur l&#39;horloge d&#39;un reseau de communication sans fil
EP0077249B1 (fr) Procédé de chronométrie, système de gestion centralisée mettant en oeuvre ce procédé, et son application à la détection de fuites dans un réseau de transport de fluides

Legal Events

Date Code Title Description
TP Transmission of property

Owner name: MOTOROLA MOBILITY, INC., US

Effective date: 20110912