FR2694991A1 - Méthode de transmission d'un signal logique à fréquence élevée par couplage inductif à très haute isolation galvanique. - Google Patents
Méthode de transmission d'un signal logique à fréquence élevée par couplage inductif à très haute isolation galvanique. Download PDFInfo
- Publication number
- FR2694991A1 FR2694991A1 FR9210337A FR9210337A FR2694991A1 FR 2694991 A1 FR2694991 A1 FR 2694991A1 FR 9210337 A FR9210337 A FR 9210337A FR 9210337 A FR9210337 A FR 9210337A FR 2694991 A1 FR2694991 A1 FR 2694991A1
- Authority
- FR
- France
- Prior art keywords
- signal
- apply
- printed
- logic
- inductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/60—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
- H03K17/605—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors with galvanic isolation between the control circuit and the output circuit
- H03K17/61—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors with galvanic isolation between the control circuit and the output circuit using transformer coupling
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0036—Means reducing energy consumption
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/16—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Amplifiers (AREA)
- Logic Circuits (AREA)
Abstract
Méthode de recopie d'un signal logique, avec une haute isolation galvanique. Elle consiste à dissocier le front montant du signal, de son front descendant, et à faire transiter ces fronts à travers un couplage inductif dont les spires 23, 24 sont imprimées sur chacune des faces de la plaque 9 supportant les moyens de dissociations du dit signal ainsi que les moyens de sa recomposition; ces derniers moyens comprenant une bascule de type RESET-SET à deux entrées. Application aux couplages en atmosphère dangereuse, avec faible consommation énergétique.
Description
La présente invention est du domaine de l'électronique et elle a pour objet des moyens de transmission de signaux, notamment de signaux binaires, ou logiques, en créneaux.
Le but de l'invention est de recopier fidèlement un signal logique à travers une haute isolation galvanique, pour assurer par exemple une sécurité à l'égard des surtensions entre une partie I hors danger d'une installation et une partie Il sous atmosphère dangereuse, les dites parties d'installation ayant chacune leur propre référence de masse.
On connaît, pour isoler électriquement deux parties d'un circuit, les deux parties ayant chacune leur masse (potentiel de référence) propre, la technique du couplage opto-électronique ; cependant cette technique est consommatrice d'énergie (environ cinq à dix fois plus que les moyens de l'invention) avec un coût du coupleur relativement élevé (environ vingt fois plus),c'est donc un autre but de l'invention que de remplacer le couplage opto-électronique par un couplage inductif mettant en oeuvre des composants classiques ayant un moindre coût et une plus faible consommation énergétique.
L'idée de base qui a conduit à la présente invention a été d'utiliser l'impression de bobines d'inductance sur la plaque même sur laquelle sont imprimés les circuits, technique connue en elle-même, pour isoler les deux parties d'installation susvisées, et de concevoir, autour de ces bobines, les circuits électroniques propres à transmettre à travers elles un signal logique pouvant être de fréquence élevée.
Ainsi et selon l'invention, une méthode pour effectuer la recopie fidèle d'un signal logique à fréquence élevée (qui peut atteindre quelques
MHz) avec une haute isolation galvanique, de l'ordre d'au moins 1500 v, et avec un courant d'alimentation faible, de l'ordre de 250 VA, est caractérisée dans sa plus grande géneralité en ce qu'elle consiste à dissocier le front montant du signal logique de son front descendant pour faire transiter séparément ces fronts à travers, chacun, un couplage inductif, puis à recomposer le signal logique au moyen d'une bascule de type RESET-SET (RS) à deux entrées, les inductances de chaque couplage étant imprimées en regard l'une de l'autre sur la plaque sur laquelle sont imprimés les circuits de dissociation d'une part et de recomposition d'autre part.
MHz) avec une haute isolation galvanique, de l'ordre d'au moins 1500 v, et avec un courant d'alimentation faible, de l'ordre de 250 VA, est caractérisée dans sa plus grande géneralité en ce qu'elle consiste à dissocier le front montant du signal logique de son front descendant pour faire transiter séparément ces fronts à travers, chacun, un couplage inductif, puis à recomposer le signal logique au moyen d'une bascule de type RESET-SET (RS) à deux entrées, les inductances de chaque couplage étant imprimées en regard l'une de l'autre sur la plaque sur laquelle sont imprimés les circuits de dissociation d'une part et de recomposition d'autre part.
La présente invention sera mieux comprise, et des détails en relevant apparaîtront, à la description qui va être faite de la méthode et d'un exemple de moyens de sa mise en oeuvre, en relation avec les figures des planches annexées, dans lesquelles:
- la fig.l est un diagramme des étapes de la méthode,
- la fig.2 est une représentation en perpective d'une bobine d'inductance imprimée sur plaque,
- la fig.3 est un plan partiel de plaque de circuit imprimé double-face (3a,3b) comportant des bobines de la figure précédente, et
- la fig.4 est un schéma d'un circuit électronique mettant en oeuvre les étapes de la méthode illustée à la fig.l.
- la fig.l est un diagramme des étapes de la méthode,
- la fig.2 est une représentation en perpective d'une bobine d'inductance imprimée sur plaque,
- la fig.3 est un plan partiel de plaque de circuit imprimé double-face (3a,3b) comportant des bobines de la figure précédente, et
- la fig.4 est un schéma d'un circuit électronique mettant en oeuvre les étapes de la méthode illustée à la fig.l.
Sur la fig.l, la méthode de l'invention destinée à effectuer la recopie fidèle, depuis une partie I d'une installation vers une partie Il, d'un signal logique à fréquence élevée (qui peut atteindre quelques MHz) avec une haute isolation galvanique, de l'ordre d'au moins 1500 v, et avec un courant d'alimentation faible, de l'ordre de 250 tA, consiste à dissocier le front montant lm du signal logique 1 de son front descendant ld pour faire transiter séparément ces fronts chacun à travers un couplage inductif, chaque couplage étant constitué par un transformateur 5,6, puis à recomposer le signal logique au moyen d'une bascule 7 de type RESET-SET à deux entrées, les inductances de chaque couplage étant imprimées en regard l'une de l'autre sur la plaque 9 sur laquelle sont imprimés les circuits de dissociation 2 et de recomposition 3.
Plus précisément la méthode comprend les étapes consistant à inverser au moyen d'un premier inverseur 12 la polarité du signal logique d'entrée 1 pour obtenir un signal logique inversé 13, puis a:
d'une part, -appliquer le dit signal logique inversé 13 à un second
inverseur 14 pour obtenir un signal logique dit rétabli
15, puis à -appliquer le dit signal rétabli à un premier circuit diffé
rentiateur 16 pour transformer les fronts montant 17 et
descendant 18 du signal rétabli, en des premières impul
sions respectivement positive 19 et négative 20, puis
à -appliquer les dites impulsions à des premiers moyens sélec
teurs-amplificateurs 21 pour ne laisser transiter et ampli
fier que la seule impulsion positive et produire une
première impulsion positive amplifiée 22, puis à -appliquer la dite première impulsion positive amplifiée
à une première inductance 23 imprimée sur plaque et formant
le primaire d'un premier transformateur 5, puis à -recueillir sur le secondaire du dit premier transformateur,
constitué par une seconde inductance 24 imprimée sur
l'autre face de la plaque en vis à vis de la première
inductance, une première impulsion transformée 25, de
même sens, puis à -appliquer la dite première impulsion transformée, à des
premiers moyens 26 dits de Mise à Niveau Logique (MNL)
à deux niveaux: haut et bas, puis à
-appliquer la sortie 27 des dits premiers moyens MNL à
l'entrée SET 28 de la bascule RS 7;
d'autre part, -appliquer le dit signal inversé 13 à un second circuit différentiateur 30 pour transformer les fronts descendant
31 et montant 32 du signal inversé 13, en des secondes
impulsions respectivement négative 33 et positive 34, puis à -appliquer les dites secondes impulsions à des seconds
moyens sélecteurs-amplificateurs 35 pour ne laisser tran
siter et amplifier que la seule impulsion positive 34,
et produire une seconde impulsion positive amplifiée 36
correspondant au front descendant ld du signal d'entrée
l,puis à
-appliquer la dite seconde impulsion positive amplifiée
à une troisième inductance 37 imprimée sur la première
face de la plaque 9 et formant le primaire d'un second
transformateur 6, puis à -recueillir sur une quatrième inductance 38 formant le
secondaire du dit second transformateur, la dite seconde
inductance étant elle-aussi imprimée sur l'autre face
de la plaque 9 en vis à vis du primaire, une seconde impul
sion transformée 39, de même sens, puis à -appliquer la dite seconde impulsion transformée, qui est
positive, à des seconds moyens 40 de Mise à Niveau Logi
que MNL à deux niveaux logiques : haut et bas, puis à -appliquer la sortie des dits seconds moyens MNL à l'entrée
RESET 42 de la dite bascule RS.
d'une part, -appliquer le dit signal logique inversé 13 à un second
inverseur 14 pour obtenir un signal logique dit rétabli
15, puis à -appliquer le dit signal rétabli à un premier circuit diffé
rentiateur 16 pour transformer les fronts montant 17 et
descendant 18 du signal rétabli, en des premières impul
sions respectivement positive 19 et négative 20, puis
à -appliquer les dites impulsions à des premiers moyens sélec
teurs-amplificateurs 21 pour ne laisser transiter et ampli
fier que la seule impulsion positive et produire une
première impulsion positive amplifiée 22, puis à -appliquer la dite première impulsion positive amplifiée
à une première inductance 23 imprimée sur plaque et formant
le primaire d'un premier transformateur 5, puis à -recueillir sur le secondaire du dit premier transformateur,
constitué par une seconde inductance 24 imprimée sur
l'autre face de la plaque en vis à vis de la première
inductance, une première impulsion transformée 25, de
même sens, puis à -appliquer la dite première impulsion transformée, à des
premiers moyens 26 dits de Mise à Niveau Logique (MNL)
à deux niveaux: haut et bas, puis à
-appliquer la sortie 27 des dits premiers moyens MNL à
l'entrée SET 28 de la bascule RS 7;
d'autre part, -appliquer le dit signal inversé 13 à un second circuit différentiateur 30 pour transformer les fronts descendant
31 et montant 32 du signal inversé 13, en des secondes
impulsions respectivement négative 33 et positive 34, puis à -appliquer les dites secondes impulsions à des seconds
moyens sélecteurs-amplificateurs 35 pour ne laisser tran
siter et amplifier que la seule impulsion positive 34,
et produire une seconde impulsion positive amplifiée 36
correspondant au front descendant ld du signal d'entrée
l,puis à
-appliquer la dite seconde impulsion positive amplifiée
à une troisième inductance 37 imprimée sur la première
face de la plaque 9 et formant le primaire d'un second
transformateur 6, puis à -recueillir sur une quatrième inductance 38 formant le
secondaire du dit second transformateur, la dite seconde
inductance étant elle-aussi imprimée sur l'autre face
de la plaque 9 en vis à vis du primaire, une seconde impul
sion transformée 39, de même sens, puis à -appliquer la dite seconde impulsion transformée, qui est
positive, à des seconds moyens 40 de Mise à Niveau Logi
que MNL à deux niveaux logiques : haut et bas, puis à -appliquer la sortie des dits seconds moyens MNL à l'entrée
RESET 42 de la dite bascule RS.
On notera qu'à partir des moyens
MNL 26 et 40 ce ne sont plus des impulsions, ou signaux,
qui transitent, puisque ces impulsions deviennent virtu
elles et n'apparalssent que dans leurs effets que sont
les changements d'état des composants (transistors et
portes comme cela sera décrit plus loin).
MNL 26 et 40 ce ne sont plus des impulsions, ou signaux,
qui transitent, puisque ces impulsions deviennent virtu
elles et n'apparalssent que dans leurs effets que sont
les changements d'état des composants (transistors et
portes comme cela sera décrit plus loin).
I1 résulte de cette façon d'opé
rer, que le signal 10 de sortie est l'image logique quasi
instantanée du signal logique 1 d'entrée, avec, grâce
aux liaisons inductives opérées à travers la plaque, une
isolation galvanique extrêmement importante entre les circuits d'entrée et de sortie.
rer, que le signal 10 de sortie est l'image logique quasi
instantanée du signal logique 1 d'entrée, avec, grâce
aux liaisons inductives opérées à travers la plaque, une
isolation galvanique extrêmement importante entre les circuits d'entrée et de sortie.
Sur la fig.2, une bobine d'inductance telle que 23 des figures suivantes est constituée par une spirale formée de segments rectilignes raccordés à 900; cette spirale est imprimée sur l'une des faces de la plaque 9 des circuits, tandis qu'une spirale analogue 24 est imprimée sur l'autre face de la plaque en regard de la première sprirale. Il est clair que le nombre des spires (deux à trois dans le cas du dessin) est determiné par la valeur de self-inductance éxigé par la nature, particulièrement la fréquence, du signal à transmettre, mais on notera que dans la présente application cette valeur peut être très faible. On notera que les spires pourraient tout aussi bien être curvilignes à la manière d'une spirale de Cornu.
Sur la fig.3 on a représenté à une échelle qui peut être jusqu'à dix fois plus grande que la réalité, des spirales de la figure précédente, telles qu'elles peuvent apparaître sur les plaques de de circuits imprimés; la largeur de ces spirales peut être d'une dizaine de millimetres jusqu'à plusieurs centimetres.
Sur la fig.4, les circuits différentiateurs 16,30 de la fig.l recevant les signaux retabli 15 et inversé 13 sont constitués chacun par une capacité 50 et par une résistance 51 reliée à une masse 60; les moyens sélecteurs-amplificateurs 21 et 35 de la fig.1, sont constitués chacun par un transistor saturable 52 dont la base 53 est reliée à la capacité 50, dont l'émetteur 54 est relié à la dite masse 60 et dont le collecteur 55 est relié à l'une des extrémités d'une des dites inductances primaires, à savoir : première 23 ou troisième 37, dont l'autre extrémité est reliée à une borne + à travers une résistance 56, et à une capacité 57 reliée à la masse 60.
Sur la fig.4 encore, il apparaît que les dits premiers et seconds moyens de Mise à Niveau
Logique qui avec la bascule RS forment ensemble les moyens de recomposition 3 de la fig.l, sont constitués par un couple de portes NON-ET 72,73 et par un couple de transistors bipolaires 74,75 dont, pour chacun d'eux, la base 76,77 est reliée à l'inductance secondaire de l'un des dits transformateurs imprimés, l'émetteur 78,79 est relié à une masse 80, et le collecteur 81,82 est relié d'une part à une entrée 83,84 d'une des deux portes NON-ET 72,73, et d'autre partr à travers une résistance 85,86, à l'autre entrée 87,88 de la mêmeporte 72,73 et à la sortie 89,90 de l'autre porte NON-ET 72,73.
Logique qui avec la bascule RS forment ensemble les moyens de recomposition 3 de la fig.l, sont constitués par un couple de portes NON-ET 72,73 et par un couple de transistors bipolaires 74,75 dont, pour chacun d'eux, la base 76,77 est reliée à l'inductance secondaire de l'un des dits transformateurs imprimés, l'émetteur 78,79 est relié à une masse 80, et le collecteur 81,82 est relié d'une part à une entrée 83,84 d'une des deux portes NON-ET 72,73, et d'autre partr à travers une résistance 85,86, à l'autre entrée 87,88 de la mêmeporte 72,73 et à la sortie 89,90 de l'autre porte NON-ET 72,73.
Il résulte de cette disposition constructive que la consommation de courant est interrompue très rapidement après la mise en conduction des transistors grâce à quoi les résistances (61,62) peuvent être faibles et, de ce fait, la rapidité de réponse de la bascule accrue sans augmentation de la consommation de courant.
Bien que l'on ait décrit et représenté des formes particulières d'application de la méthode, il doit être compris que la portée de l'invention n'est pas limitée à ces formes mais qu'elle s'étend aux définitionx les plus générales données plus haut.
Claims (3)
1.- Méthode pour effectuer la recopie fidèle d'un signal
logique à fréquence élevée (qui peut atteindre quelques
MHz) avec une haute isolation galvanique, de l'ordre
d'au moins 1500 v, et avec un courant d'alimentation
faible, de l'ordre de 250 tA, depuis une première partie
I d'une installation vers une partie Il sous atmosphère
dangereuse, caractérisée::
en ce qu'elle consiste à dis
socier le front montant (lm) du signal logique (1)
de son front descendant (ld) pour faire transiter
séparément ces fronts chacun à travers un couplage
inductif, chaque couplage étant constitué par un
transformateur (5,6), puis à recomposer le signal
logique au moyen d'une bascule (7) de type RESET-SET
(RS) à deux entrées, les inductances de chaque couplage
étant imprimées en regard l'une de l'autre sur la plaque
(9) sur laquelle sont imprimés les circuits de
dissociation (2) et de recomposition (3);
2.- méthode selon la -revendication 1, caratérisée:
en ce qu'elle comprend les
étapes consistant à inverser au moyen d'un premier
inverseur (12) la polarité du signal logique (1) d'en
trée pour obtenir un signal logique inversé (13), puis
a:
d'une part,
-appliquer le dit signal logique inversé (13) à un
second inverseur (14) pour obtenir un signal logique
dit rétabli (15), puis à
-appliquer le dit signal rétabli à un premier circuit
différentiateur (16) pour transformer les fronts mon
tant (17) et descendant (18) du signal rétabli, en
des premières impulsions respectivement positive (19)
et négative (20), puis à -appliquer les dites impulsions à des premiers moyens
sélecteurs-amplificateurs (21) pour ne laisser transi
ter amplifier que la seule impulsion positive et pro
duire une première impulsion positive amplifiée (22),
puis à -appliquer la dite première impulsion positive amplifiée
à une premiere inductance (23) imprimée sur plaque
et formant le primaire du premier transformateur (5),
puis à -recueillir sur le secondaire du dit premier trans
formateur, constitué par une seconde inductance (24)
imprimée sur l'autre face de la plaque en vis à vis
de la première inductance, une première impulsion
transformée (25), de même sens, puis à -appliquer la dite première impulsion transformée,
à des premiers moyens (26) dits de Mise à Niveau
Logique (MNL) à deux niveaux: haut et bas, puis à -appliquer la sortie (27) des dits premiers moyens
MNL à l'entrée SET (28) de la bascule RS (7);
d'autre part, -appliquer le dit signal inversé (13) à un second cir
cuit différentiateur (30) pour transformer les fronts
descendants (31) et montants (32) du signal inversé
(13), en des secondes impulsions respectivement néga
tive (33) et positive (34), puis à -appliquer les dites secondes impulsions à des seconds moyens sélecteurs-amplificateurs (35) pour ne laisser
transiter et amplifier que la seule impulsion positive
(34) et produire une seconde impulsion négative ampli
fiée (36), puis à -appliquer la dite seconde impulsion négative amplifiée
à une troisième inductance (37) imprimée sur plaque
et formant le primaire du second transformateur, puis
à -recueillir sur une quatrième inductance (38) formant
le secondaire du dit second transformateur, la dite
seconde inductance étant elle-aussi imprimée sur plaque
en vis à vis du primaire, une seconde impulsion trans
formée (39), de même sens, puis à
-appliquer la dite seconde impulsion transformée qui
est positive à des seconds moyens (40) de Mise à Niveau
Logique à deux niveaux logiques : haut et bas, puis
à
-appliquer la sortie des dits seconds moyens MNL à
l'entrée RESET (42) de la dite bascule RS,
d'où il résulte que le signal
(10) de sortie est l'image logique quasi-instantanée
du signal logique (1) d'entrée, avec, grace aux liai
sons inductives opérées à travers la plaque, une isola
tion galvanique extrêmement importante entre les cir
cuits d'entrée et de sortie;
3.- Méthode selon la revendication 2, caractérisée:
en ce que les dits premiers
et seconds moyens de MNL sont constitués par
un couple de portes NON-ET
(52,53) et par
un couple de transistors bipo
laires (54,55) dont, pour chacun d'eux, la base (56,57)
est reliée à l'inductance secondaire (24,38) de l'un
des dits transformateurs imprimés, l'émetteur (56,57)
est relié à une masse (58), et le collecteur (61,60)
est relié d'une part à une entrée (63,64) d'une porte
NON-ET (52,53), et d'autre part, à travers une résisis
tance (65,66), à l'autre entrée (67,68) de la même
porte et à la sortie (69,70) de l'autre porte NON-ET
(52,53),
d'où il résulte que la consomma
tion de courant est interrompue très rapidement après
la mise en conduction des transistors grace à quoi
les résistances (61,62) peuvent être faibles et, de
ce fait, la rapidité de réponse de la bascule accrue
sans augmentation de la consommation de courant.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9210337A FR2694991A1 (fr) | 1992-08-24 | 1992-08-24 | Méthode de transmission d'un signal logique à fréquence élevée par couplage inductif à très haute isolation galvanique. |
PCT/FR1993/000821 WO1994005082A1 (fr) | 1992-08-24 | 1993-08-23 | Methode de transmission d'un signal logique a frequence elevee par couplage inductif a tres haute isolation galvanique |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9210337A FR2694991A1 (fr) | 1992-08-24 | 1992-08-24 | Méthode de transmission d'un signal logique à fréquence élevée par couplage inductif à très haute isolation galvanique. |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2694991A1 true FR2694991A1 (fr) | 1994-02-25 |
Family
ID=9433055
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR9210337A Withdrawn FR2694991A1 (fr) | 1992-08-24 | 1992-08-24 | Méthode de transmission d'un signal logique à fréquence élevée par couplage inductif à très haute isolation galvanique. |
Country Status (2)
Country | Link |
---|---|
FR (1) | FR2694991A1 (fr) |
WO (1) | WO1994005082A1 (fr) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DD118348A1 (fr) * | 1975-04-07 | 1976-02-20 | ||
DE2525815A1 (de) * | 1975-06-07 | 1976-12-16 | Licentia Gmbh | Endstufe eines magnetischen impulsuebertragers |
US4021685A (en) * | 1975-07-02 | 1977-05-03 | Ferranti, Limited | Pulse circuit for reshaping long line pulses |
JPS5830223A (ja) * | 1981-08-17 | 1983-02-22 | Matsushita Electric Ind Co Ltd | ディジタル信号の絶縁伝送装置 |
DD209708A1 (de) * | 1982-08-25 | 1984-05-16 | Ihle Karl Heinz | Schaltungsanordnung zur potentialtrennung digitaler signale |
DE3337730A1 (de) * | 1983-10-18 | 1985-04-25 | Telefonbau Und Normalzeit Gmbh, 6000 Frankfurt | Schaltungsanordnung zur uebertragung von impulsen |
DE3721759A1 (de) * | 1987-07-01 | 1989-01-12 | Ceag Licht & Strom | Auf einer leiterplatte angebrachter transformator |
EP0307345A1 (fr) * | 1987-09-11 | 1989-03-15 | Siemens Aktiengesellschaft | Circuit pour la transmission d'impulsions entre deux circuits galvaniquement isolés |
US4937468A (en) * | 1989-01-09 | 1990-06-26 | Sundstrand Corporation | Isolation circuit for pulse waveforms |
-
1992
- 1992-08-24 FR FR9210337A patent/FR2694991A1/fr not_active Withdrawn
-
1993
- 1993-08-23 WO PCT/FR1993/000821 patent/WO1994005082A1/fr active Application Filing
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DD118348A1 (fr) * | 1975-04-07 | 1976-02-20 | ||
DE2525815A1 (de) * | 1975-06-07 | 1976-12-16 | Licentia Gmbh | Endstufe eines magnetischen impulsuebertragers |
US4021685A (en) * | 1975-07-02 | 1977-05-03 | Ferranti, Limited | Pulse circuit for reshaping long line pulses |
JPS5830223A (ja) * | 1981-08-17 | 1983-02-22 | Matsushita Electric Ind Co Ltd | ディジタル信号の絶縁伝送装置 |
DD209708A1 (de) * | 1982-08-25 | 1984-05-16 | Ihle Karl Heinz | Schaltungsanordnung zur potentialtrennung digitaler signale |
DE3337730A1 (de) * | 1983-10-18 | 1985-04-25 | Telefonbau Und Normalzeit Gmbh, 6000 Frankfurt | Schaltungsanordnung zur uebertragung von impulsen |
DE3721759A1 (de) * | 1987-07-01 | 1989-01-12 | Ceag Licht & Strom | Auf einer leiterplatte angebrachter transformator |
EP0307345A1 (fr) * | 1987-09-11 | 1989-03-15 | Siemens Aktiengesellschaft | Circuit pour la transmission d'impulsions entre deux circuits galvaniquement isolés |
US4937468A (en) * | 1989-01-09 | 1990-06-26 | Sundstrand Corporation | Isolation circuit for pulse waveforms |
Non-Patent Citations (1)
Title |
---|
PATENT ABSTRACTS OF JAPAN vol. 7, no. 107 (E-174)(1252) 11 Mai 1983 & JP-A-58 030 223 ( MATSUSHITA DENKI SANGYO K. K. ) 22 Février 1983 * |
Also Published As
Publication number | Publication date |
---|---|
WO1994005082A1 (fr) | 1994-03-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1091442A3 (fr) | Circuit de traitement des harmoniques et circuit pour améliorer le rendement | |
JPS6237562B2 (fr) | ||
FR2694991A1 (fr) | Méthode de transmission d'un signal logique à fréquence élevée par couplage inductif à très haute isolation galvanique. | |
US4021685A (en) | Pulse circuit for reshaping long line pulses | |
ATE123155T1 (de) | Vorrichtung und verfahren zur unterdrückung von reflexionen an einem ultraschallwandler. | |
FR2665590A1 (fr) | Circuit attenuateur tres performant. | |
FR2552284A1 (fr) | Circuit isolateur a coupleur optoelectronique | |
WO2001056155A3 (fr) | Repeteurs a tension de fluctuation melangee conçus pour des lignes de signaux a capacitance et resistance elevees et procedes correspondants | |
EP0533549B1 (fr) | Dispositif d'adaptation d'impédance pour liaisons par lignes de transmission entre un ou plusieurs émetteurs et un ou plusieurs récepteurs de signaux | |
FR2743458A1 (fr) | Circuit de transmission de signaux | |
EP0165640B1 (fr) | Dispositif pour réaliser l'isolement galvanique entre un générateur d'impulsions et une charge | |
CH619578A5 (fr) | ||
EP0046421A1 (fr) | Récepteur pour système de transmission de signaux par rayonnement électromagnétique, notamment infrarouge | |
FR2415308A1 (fr) | Agencement d'antenne a faible bruit pour radiogoniometre automatique | |
WO1982004166A1 (fr) | Amplificateur a transistor fonctionnant en hyperfrequence en regime impulsionnel | |
JPS5757014A (en) | Superwide-band high output transistor amplifier | |
FR2832818A1 (fr) | Detecteur de phase a echantillonnage | |
Pritchard | Newnes short wave listening handbook | |
MATHEW | Common-mode rejector for pulse power diagnostics(Interim Report) | |
FR3126271A1 (fr) | Détection d'enveloppe | |
JPS6462011A (en) | Correlation noise suppression circuit | |
ATE243891T1 (de) | Schaltung und deren verwendung zur reduzierung von verzerrungen und störungen von rechteckimpulsen | |
CA2416329A1 (fr) | Circuit electronique de conversion d'un signal et amplificateur integrant ledit circuit | |
FR3126570A1 (fr) | Doubleur et tripleur radiofréquence | |
GB2249895A (en) | Optical receiver |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |