FR2681973A1 - Ecran matriciel a cellules electro-optiques. - Google Patents

Ecran matriciel a cellules electro-optiques. Download PDF

Info

Publication number
FR2681973A1
FR2681973A1 FR9111910A FR9111910A FR2681973A1 FR 2681973 A1 FR2681973 A1 FR 2681973A1 FR 9111910 A FR9111910 A FR 9111910A FR 9111910 A FR9111910 A FR 9111910A FR 2681973 A1 FR2681973 A1 FR 2681973A1
Authority
FR
France
Prior art keywords
control circuit
line
electro
column
screen
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
FR9111910A
Other languages
English (en)
Inventor
Hepp Bernard
Mourey Bruno
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson-LCD
Original Assignee
Thomson-LCD
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson-LCD filed Critical Thomson-LCD
Priority to FR9111910A priority Critical patent/FR2681973A1/fr
Publication of FR2681973A1 publication Critical patent/FR2681973A1/fr
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

La présente invention concerne les écrans matriciels comportant une pluralité de cellules électro-optiques arrangées en lignes et en colonnes, chaque cellule étant connectée à un conducteur de ligne (L1 à Lm) par un élément de commutation. Conformément à l'invention, chaque extrémité des conducteurs de colonne (C1 à Cn) est connectée à un circuit de commande (4, 5), un des circuits de commande fonctionnant en mode échantillonnage de ligne pendant que l'autre fonctionne en mode transfert et vice et versa. L'invention s'applique aux écrans à cristaux liquides.

Description

ECRAN MATRICIEL A CELLULES
ELECTRO-OPTIQUES
La présente invention concerne un écran matriciel à cellules électrooptiques, plus particulièrement la commande des colonnes d'un tel écran matriciel.
La présente invention sera décrite en se référant à un écran plat à matrice active dans lequel chaque cellule électro-optique, constituée par exemple par une cellule à cristal liquide, est connectée à un conducteur ligne et à un conducteur colonne par un élément de commutation tel qu'un transistor réalisé le plus souvent selon la technologie couche mince. Toutefois, il est évident pour l'homme de l'art que la présente invention peut s'appliquer à d'autres types d'écran matriciel, notamment des écrans dans lequel l'élément de commutation reliant la cellule électro-optique à une ligne et à une colonne de la matrice, est constitué par des diodes ou éléments similaires ou d'autres types d'écran bien connus de l'homme de l'art. De plus, dans le cadre de la présente description, le circuit de commande des colonnes est un circuit permettant d'afficher au niveau des cellules électro-optiques l'information souhaitée, tandis que les lignes sont sélectionnées les unes après les autres. n est évident pour l'homme de l'art que les lignes et les colonnes peuvent être interverties sans sortir du cadre de la présente invention.
Comme représenté sur la figure l, un écran matriciel auquel peut s'appliquer la présente invention est donc constitué par deux réseaux orthogonaux de lignes Lt, L2, ..., Lm et de colonnes Cl, C2, ..., Cn. A l'intersection de chaque ligne et de chaque colonne est réalisé un point matriciel P formé d'un élément actif de commutation, à savoir un transistor T dans le présent cas, relié en série à une cellule électro-optique symbolisée par un condensateur. En fait, lorsque la cellule électro-optique est constituée par une cellule à cristal liquide, celle-ci est équivalente à un condensateur en parallèle avec une résistance de fuite, l'ensemble donnant un effet mémoire. Comme représenté sur la figure l, les lignes Lt, L2,
L3, ..., Lm de l'écran t sont connectées à un circuit 3 d'adressage des lignes qui envoie séquentiellement sur chaque ligne une impulsion de commande commandant les grilles de transistors T de manière à les rendre passants. D'autre part, les colonnes Ct, C2, C3, ..., Cn de l'écran l sont connectées à un circuit 2 de commande de colonnes envoyant en parallèle sur les cellules C de la ligne sélectionnée une tension correspondant à l'information à afficher sur l'écran 1.
Avec le type de circuit de commande des colonnes décrit à la figure 2, il est donc nécessaire, pendant la durée d'un temps-ligne, de réaliser en même temps l'échantillonnage du signal vidéo en entrée ainsi que son transfert vers les cellules optiques C sélectionnées. Ceci présente un certain nombre d'inconvénients. En effet, la fréquence d'échantillonnage doit être élevée pour laisser un temps non négligeable au transfert. D'autre part le temps de transfert est court et les colonnes ne sont adressées que pendant la durée d'échantillonnage. De plus, chaque colonne
Cl à Cn n'est adressée qu'une seule fois, ce qui pose des problèmes notamment en cas de coupure.
La présente invention a pour but de remédier à ces inconvénients en proposant un nouveau mode d'adressage des colonnes d'un écran matriciel.
En conséquence, la présente invention a pour objet un écran matriciel comportant une pluralité de cellules électro-optiques arrangées en lignes et en colonnes, chaque cellule étant connectée à un conducteur de ligne et à un conducteur de colonne par un élément de commutation, caractérisé en ce que chaque extrémité des conducteurs de colonne est connectée à un circuit de commande, un des circuits de commande fonctionnant en mode échantillonnage de ligne pendant que l'autre fonctionne en mode transfert et vice et versa.
Selon une caractéristique supplémentaire de la présente invention, chaque circuit de commande est contrôlé par une impulsion de début d'échantillonnage et un signal de début de transfert, ces signaux étant reçus une ligne sur deux et avec un décalage d'une ligne entre eux.
De plus, dans le cas des écrans matriciels à cristaux liquides, la polarité de chacune des différentes cellules électro-optiques de la matrice doit être alternée fréquemment pour fonctionner correctement. Pour obtenir ce résultat, le plus souvent on inverse à chaque trame la tension appliquée sur le circuit de commande des colonnes. Ceci entraîne une excursion de tension non négligeable.
Selon une autre caractéristique de la présente invention permettant de remédier à cet inconvénient, un des circuits de commande est alimenté par une tension (V+) présentant une première polarité et l'autre circuit de commande est alimenté par une tension (V') présentant une polarité inverse.
Dans ce cas, les lignes impaires sont adressées par un circuit de commande de colonnes, et les lignes paires sont adressées par l'autre circuit de commande de colonnes avec inversion à chaque trame. Cette caractéristique permet de diminuer par deux l'excursion de tension en sortie des circuits de commande des colonnes.
D'autres caractéristiques et avantages de la présente invention apparaitront à la lecture de la description d'un mode de réalisation pris à titre d'exemple non limitatif, cette description étant faite avec référence aux dessins ci-annexés dans lesquels: - la figure I déjà décrite est une vue simplifiée et partielle d'un écran matriciel selon l'art antérieur; - la figure 2 est une vue simplifiée et partielle d'un écran matriciel conforme à la présente invention, et - la figure 3 est un chronogramme des différents signaux appliqués à l'écran matriciel pour en expliquer le fonctionnement.
Pour simplifier la description, dans les figures les mêmes éléments, notamment les éléments constituants l'écran plat, portent les mêmes références.
L'écran t à matrice active représenté sur la figure t est identique à l'écran 1 représenté sur la figure l. Dans cet écran, l'élément de commutation connectant le cristal liquide symbolisé par le condensateur C au réseau de lignes Lt à Lm et de colonnes Cl à Cn, est constitué par un transistor T réalisé selon la technologie couche mince. La grille du transistor T est reliée à une ligne tandis qu'une des électrodes est reliée à une colonne, l'autre électrode étant reliée à une des électrodes du condensateur C.
Sur la figure 2, on a représenté complètement un seul point P de la matrice, les autres points P étant symbolisés par un trait en diagonal.
Comme représenté sur la figure 2 et conformément à la présente invention, les conducteurs de colonnes Ct, C2, C3, ..., Cn de l'écran 1 sont connectés à chaque extrémité à un circuit de commande des colonnes 4 et 5. Les deux circuits de commande 4 et 5 reçoivent en entrée le signal vidéo et sont contrôlés de telle sorte que, lorsque pendant un temps-ligne, un des circuits fonctionne en mode échantillonnage, l'autre circuit fonctionne en mode transfert et vice et versa. Pour réaliser cette fonction, les circuits de commande des colonnes sont contrôlés par différents signaux, à savoir le signal HS envoyant une impulsion de début d'échantillonnage, l'horloge d'échantillonnag HCK et le signal OE envoyant un signal de début de transfert. Ces signaux seront expliqués de manière plus détaillée ci-après.
L'utilisation de deux circuits de commande des colonnes présente un certain nombre d'avantages. Chaque colonne est adressée par ces deux extrémités, ce qui entraîne une redondance et permet notamment de remédier aux défauts, tels qu'une coupure de colonne. D'autre part, comme l'un des circuits de commande fonctionne en mode échantilonnage de ligne pendant toute une durée-ligne tandis que l'autre circuit de commande fonctionne en mode transfert pendant toute une durée-ligne, à savoir pendant tOms à 64ms, ceci entraîne une diminution de la fréquence d'échantillonnage et une augmentation du temps de transfert. D'autre part, chaque colonne est toujours adressée et se trouve donc en basse impédance.
On expliquera maintenant, avec référence plus particulièrement au chronogramme de la figure 3, le fonctionnement de l'écran matriciel représenté à la figure 2. Le circuit d'adressage des lignes 3 reçoit donc un signal VS constitué par une impulsion à chaque début de trame. D'autre part, le circuit 3 est piloté par une horloge représentée par le signal VCK et qui réalise le décalage d'une ligne à l'autre. De manière connue, on adresse séquentiellement les lignes Lt, L2 ..., Lm de l'écran t sous l'effet de l'horloge VCK comme représenté par les signaux Lt,
L2, L3 ... Comme représenté sur la figure 3, lorsque le circuit de commande des colonnes 4 reçoit une impulsion de démarrage d'échantillonnage HS haut pour réaliser soit l'échantillonnage 2 ou l'échantillonnage 4, le signal OE haut de début de transfert est en position basse bloquant tout transfert et l'horloge d'échantillonnage HCK haut fonctionne réalisant l1échantillonnage, au niveau du circuit de commande des colonnes 4, du signal vidéo en entrée. Pendant ce temps, le circuit de commande des colonnes bas 5 ne reçoit aucune impulsion de démarrage d'échantillonnage HS bas et aucun signal d'horloge d'échantillonnage HCK bas, mais le signal OE bas de début de transfert est en position haute permettant le transfert du signal vidéo échantillonné ECHt qui vient d'être échantilloné. A la fin de cette première ligne Lt, le circuit de commande des colonnes 5 reçoit une impulsion de début d'échantillonnage HS bas pour commencer l'échantillonnage de l'échantillon 3 à l'aide de l'horloge d'échantillonnage HCK bas. Pendant ce temps, le signal de début de transfert OE haut passe en position haute permettant le transfert vers l'écran matriciel des informations précédemment échantillonnées, à savoir le transfert d'échantillon ECH 2 représenté par TR2. L'opération est recommencée pour la ligne L3 et ainsi de suite pour toutes les lignes d'une trame, comme représenté clairement sur le chronogramme de la figure 3 où les informations échantillonnées sont référencées ECH 2, ECH 3, ECH 4, ... et les informations transférées par TRt, TR2, TR3, TR4, ....
Selon une caractéristique supplémentaire de la présente invention permettant de limiter l'excursion de tension en sortie des circuits de commande des colonnes, le circuit de commande des colonnes 4 est alimenté par une tension V+ à une polarité positive tandis que le circuit de commande des colonnes 5 est alimenté par une tension V- à une polarité négative, les deux tensions étant inverses l'une de l'autre. Il est évident pour l'homme de l'art que ces tensions peuvent être inversées sans sortir du cadre de la présente invention. Dans ce cas là, il y a inversion de l'adressage des lignes à chaque trame. Ainsi, pour une trame impaire, les lignes impaires Lt, L3, ... sont adressées par le circuit de commande des colonnes haut 4 et les lignes paires L2, ..., sont adressées par le circuit de commande des colonnes bas 5. Pour une trame paire, les lignes impaires Lt, L3, ..., sont adressées par le circuit de commande des colonnes bas 5 tandis que les lignes paires L2, ..., sont adressées par le circuit de commande des colonnes haut 4. Ceci permet donc de diminuer par deux l'excursion de tension en sortie de ces circuits de commande des colonnes.

Claims (3)

REVENDICATIONS
1. Ecran matriciel comportant une pluralité de cellules électro-optiques arrangées en lignes et en colonnes, chaque cellule étant connectée à un conducteur de ligne (Lt à Lm) et à un conducteur de colonne (Ct à Cn) par un élément de commutation (1), caractérisé en ce que chaque extrémité des conducteurs de colonne (Ct à Cn) est connectée à un circuit de commande, un des circuits de commande (4, 5) fonctionnant en mode échantillonnage de ligne pendant que l'autre fonctionne en mode transfert et vice et versa.
2. Ecran selon la revendication l, caractérisé en ce que chaque circuit de commande est contrôlé par une impulsion de début d'échantillonnage et un signal de début de transfert, ces signaux étant reçus une ligne sur deux et avec un décalage d'une ligne entre eux.
3. Ecran selon l'une quelconque des revendications t et 2, caractérisé en ce qu'un des circuits de commande est alimenté par une tension (V+) présentant une première polarité et l'autre circuit de commande est alimenté par une tension (V-) présentant une polarité inverse.
FR9111910A 1991-09-27 1991-09-27 Ecran matriciel a cellules electro-optiques. Pending FR2681973A1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR9111910A FR2681973A1 (fr) 1991-09-27 1991-09-27 Ecran matriciel a cellules electro-optiques.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR9111910A FR2681973A1 (fr) 1991-09-27 1991-09-27 Ecran matriciel a cellules electro-optiques.

Publications (1)

Publication Number Publication Date
FR2681973A1 true FR2681973A1 (fr) 1993-04-02

Family

ID=9417355

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9111910A Pending FR2681973A1 (fr) 1991-09-27 1991-09-27 Ecran matriciel a cellules electro-optiques.

Country Status (1)

Country Link
FR (1) FR2681973A1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0718816A2 (fr) * 1994-12-20 1996-06-26 Seiko Epson Corporation Dispositif d'affichage d'images

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0241562A1 (fr) * 1985-10-16 1987-10-21 Sanyo Electric Co., Ltd Dispositif d'affichage a cristaux liquides

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0241562A1 (fr) * 1985-10-16 1987-10-21 Sanyo Electric Co., Ltd Dispositif d'affichage a cristaux liquides

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
NACHRICHTENTECHNISCHE ZEITSCHRIFT vol. 33, no. 2, 1 Février 1980, BERLIN pages 80 - 88; A. FISCHER: 'FLACHE FERNSEH-BILDSCHIRME' *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0718816A2 (fr) * 1994-12-20 1996-06-26 Seiko Epson Corporation Dispositif d'affichage d'images
EP0718816A3 (fr) * 1994-12-20 1997-07-30 Seiko Epson Corp Dispositif d'affichage d'images
US5973661A (en) * 1994-12-20 1999-10-26 Seiko Epson Corporation Image display device which staggers the serial input data onto multiple drive lines and extends the time per data point

Similar Documents

Publication Publication Date Title
EP0760149B1 (fr) Registre a decalage utilisant des transistors m.i.s. de meme polarite
EP0145520B1 (fr) Ecran d'affichage à matrice active sans croisement des lignes et des colonnes d'adressage
EP2186081B1 (fr) Registre a decalage pour un ecran plat a matrice active
EP0815552B1 (fr) Procede d'adressage d'un ecran plat utilisant une precharge des pixels, circuit de commande permettant la mise en oeuvre du procede et son application aux ecrans de grandes dimensions
US6670941B2 (en) Slow rate controlled ramp and its use in liquid crystal displays
EP0815562B1 (fr) Perfectionnement aux registres a decalage utilisant des transistors "mis" de meme polarite
US4731610A (en) Balanced drive electronic matrix system and method of operating the same
FR2868589A1 (fr) Registre a decalage et son procede de commande
FR2626705A1 (fr) Montage d'affichage a matrice integree
FR2549265A1 (fr) Panneau de visualisation de type matrice
FR2524679A1 (fr) Procede d'attaque d'un panneau d'affichage a cristaux liquides a matrice active
FR2594579A1 (fr) Ecran d'affichage a matrice active permettant l'affichage de niveaux de gris
EP1774505B1 (fr) Afficheur matriciel a cristaux liquides
FR2626706A1 (fr) Montage d'affichage a matrice integree
EP3079142B1 (fr) Procédé d'affichage d'images sur un écran matriciel
EP0487389A1 (fr) Ecran plat à matrice active
EP1156491B1 (fr) Perfectionnement aux registres à décalage utilisant des transistors "mis" de même polarité
EP0435750B1 (fr) Procédé d'adressage de chaque colonne d'un écran LCD de type matriciel
EP1958182B1 (fr) Systeme video comprenant un afficheur matriciel a cristaux liquides a procede d'adressage ameliore
FR2490852A1 (fr) Systeme d'attaque pour un dispositif d'affichage a cristaux liquides a matrice d'elements actifs
FR2681973A1 (fr) Ecran matriciel a cellules electro-optiques.
FR2615993A1 (fr) Procede et dispositif d'elimination de couplage dans des ecrans a cristaux liquides a transistors en couches minces adresses matriciellement
FR2955965A1 (fr) Procede d'ecriture d'image dans un afficheur a cristal liquide.
FR2555788A1 (fr) Procede de commande d'un dispositif de visualisation a acces matriciel et dispositif de visualisation utilisant ce procede
EP0506530A1 (fr) Ecran matriciel à définition améliorée et procédé d'adressage d'un tel écran