FR2642586A1 - Dispositif de mise en forme de signaux analogiques frequentiels, presentant des impulsions utiles de polarite positive ou negative - Google Patents
Dispositif de mise en forme de signaux analogiques frequentiels, presentant des impulsions utiles de polarite positive ou negative Download PDFInfo
- Publication number
- FR2642586A1 FR2642586A1 FR8901177A FR8901177A FR2642586A1 FR 2642586 A1 FR2642586 A1 FR 2642586A1 FR 8901177 A FR8901177 A FR 8901177A FR 8901177 A FR8901177 A FR 8901177A FR 2642586 A1 FR2642586 A1 FR 2642586A1
- Authority
- FR
- France
- Prior art keywords
- signal
- output
- input
- comparator
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000007493 shaping process Methods 0.000 title claims abstract description 9
- 230000001747 exhibiting effect Effects 0.000 title 1
- 230000003247 decreasing effect Effects 0.000 claims abstract description 4
- 238000005070 sampling Methods 0.000 claims description 35
- 230000000295 complement effect Effects 0.000 claims description 29
- 230000001131 transforming effect Effects 0.000 claims description 4
- 239000000654 additive Substances 0.000 claims 1
- 230000000996 additive effect Effects 0.000 claims 1
- 230000000712 assembly Effects 0.000 claims 1
- 238000000429 assembly Methods 0.000 claims 1
- 230000006870 function Effects 0.000 description 45
- 230000000630 rising effect Effects 0.000 description 33
- 238000010200 validation analysis Methods 0.000 description 7
- 241000584079 Cubus Species 0.000 description 4
- 230000000977 initiatory effect Effects 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 239000004744 fabric Substances 0.000 description 1
- 238000012886 linear function Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/08—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
- H03K5/082—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold
- H03K5/086—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold generated by feedback
- H03K5/088—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold generated by feedback modified by switching, e.g. by a periodic signal or by a signal in synchronism with the transitions of the output signal
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
La présente invention concerne un dispositif de mise en forme d'un signal analogique fréquentiel, caractérisé par le fait qu'il comprend un comparateur 10 qui reçoit sur une première entrée 12, un signal d'entrée ENR, ENV à mettre en forme et qui reçoit un seuil de référence V.ANA sur une seconde entrée et des moyens S définissant un seuil de référence V.ANA variable dont les évolutions sont pilotées par le niveau du signal d'entrée, les moyens définissant le seuil de référence S étant adaptés pour définir alternativement un seuil de référence V.ANA croissant ou décroissant, selon que les impulsions du signal d'entrée sont positives ou négatives.
Description
La présente invention concerne un dispositif de mise en forme de signaux analogiques fréquentiels.
Dans le cadre de la présente invention, la mise en forme de signaux analogiques fréquentiels consiste à transformer les signaux analogiques en signaux logiques carrés, basculant entre deux niveaux, de même fréquence que les signaux analogiques.
La mise en forme a donc pour but d'éliminer tous signaux parasites de faible amplitude éventuellement superposés au signal utile.
Plus précisément, la présente invention a pour but de proposer un dispositif de mise en forme apte à traiter soit des signaux présentant des impulsions utiles de polarité positive, soit des signaux présentant des impulsions utiles de polarité négative.
Ce but est atteint selon la présente invention, grâce à un dispositif de mise en forme comprenant un comparateur qui reçoit sur une première entrée, un signal d'entrée à mettre en forme et qui reçoit un seuil de référence sur une seconde entrée, des moyens définissant un seuil de référence variable dont les évolutions sont pilotées par le niveau du signal d'entrée, les moyens définissant le seuil de référence étant adaptés pour définir alternativement un seuil de référence croissant ou décroissant, lorsque le signal d'entrée croit, selon que les impulsions du signal d'entrée sont positives ou négatives.
D'autres caractéristiques, buts et avantages de la présente invention apparaîtront à la lecture de la description détaillée qui va suivre et en regard des dessins annexés, donnés à titre d'exemples non limitatifs et sur lesquels - la figure 1 représente une vue générale schématique, sous forme de blocs fonctionnels, d'un dispositif conforme à un premier mode de réalisation de la présente invention, - la figure 2 représente une table de vérité d'un signal FORSAX qui commande le circuit à portes, - la figure 3 représente une table de vérité de signaux POM et NOC qui commandent respectivement les moyens addltlonneurs-soustracteurs et les moyens à registre, - la figure 4 illustre schématiquement les principaux événements intervenant au cours de chaque période d'échantillonnage, - la figure 5 représente un exemple de réalisation des moyens logiques, - la figure 6 représente un exemple de réalisation des moyens addltlonneursfsoustracteurs, - la figure 7 représente un exemple de réalisation du réseau, - la figure S représente un chronogramme de signaux obtenus à laide du dispositif conforme au premier mode de réalisation, - la figure 9 représente une vue générale schématique, sous forme de blocs fonctionnels, d'un dispositif perfectionné conforme à un second mode de réalisation de la présente invention, apte à traiter deux signaux d'entrée, - la figure lG représente un exemple de réalisation de moyens définissant le seuil de référence pour le dispositif Illustré sur la figure 9, - la figure Il représente un chronogramme des signaux obtenus avec le dispositif conforme au second mode de réalisation, - la figure 12 représente schématiquement un module permettant Si nécessaire de remettre le seuil de référence à zéro, - la figure 13 représente schématiquement un module de sortie du dispositif, et - la figure 14 représente schématiquement des moyens définissant les différents signaux d'horloge à partir d'un signal d'horloge interne.
PREMIER MODE DE REALISATION : MISE EN FORME D'UN SEUL
SIGNAL D'ENTREE
Le dispositif représenté sur la figure I comprend un comparateur 1û et des moyens S définissant un seuil de référence.
SIGNAL D'ENTREE
Le dispositif représenté sur la figure I comprend un comparateur 1û et des moyens S définissant un seuil de référence.
Le comparateur 10 reçoit sur une première entrée 12, non inverseuse, un signal d'entrée à mettre en forme.
Le seuil de référence issu des moyens S est appliqué à la seconde entrée 14, inverseuse, du comparateur 10.
Le comparateur 10 délivre à sa sortie 16 un signal de niveau haut si l'amplitude du signal d'entrée est supérieure au seuil de référence. Inversement le comparateur 10 délivre à sa sortie 16 un signal de niveau bas si !'amplitude du signal d'entrée est Inférieure au seuil de référence.
Le signal obtenu à la sortie du comparateur 10 est échantillonné par un signal D4. Ce signal D4 est généré par des moyens d'horloge représentés schématiquement sur. la figure 14 à partir d'un signal d'horloge interne : H. Interne.
Comme indiqué précédemment, les moyens S définissant le seuil de référence comprennent un réseau 100, un circuit à portes 200, des moyens à registre 305, des moyens additionneurs/soustracteurs 400 et des moyens logiques 500. Ces moyens logiques 500 sont sensibles au niveau détecté sur la sortie 16 du comparateur 10 au cours de trois périodes d'échantillonnage consécutives.
Le signal échantillonné disponible à la sortie 16 du comparateur 10 à un instant donné est référencé KN.
Les signaux échantillonnés disponibles à la sortie 16 du comparateur 10 au cours des deux périodes d'échantillonnage lmmé- diatement antérieures sont référencées KN - 1 et KN - 2. Ces deux derniers signaux sont mémorisés respectivement dans des registres 600, 65O, au -rythme du signal d'échantillonnage D4.
Le réseau 100 a pour fonction de définir à sa sortie le seuil de référence approprié. Sa sortie 102 est reliée à l'entrée de référence 14 du comparateur 10. Plus précisément le réseau 100 a pour fonction de transformer un signal numérique TODAC de X bits qu'il reçoit sur ses entrées 101, en un signal analogique de référence V. ANA, disponible sur sa sortie 102. Le réseau 100 peut ainsi définir 2X seuils de référence prédéterminés.
De préférence, le réseau 100 est formé d'un réseau résistif qui reçoit sur son entrée 101 un mot numérique A de commande de X bits (correspondant au signal TODAC) et délivre à sa sortie 152 un seuil de référence analogique V. ANA égal à B x CA. Le terme B détermine le seuil analogique minimal, obtenu lorsque A égale 0. A titre d'exemple B égale I l4mV. De préférence C égale 1,4. Dans ce cas, les 2X seuils de référence correspondent à une suite de progression géométrique 1,4.
Le réseau 100 peut générer le signal V.ANA à partir du signal numérique TODAC sur la base d'une relation différente de celle indiquée c-dessus, par exemple une fonction linéaire. Dans ce dernier cas. les 2X seuils de référence sont alors équidistants 2 à 2.
On a représenté sur la figure 7 un exemple de réalisation d'un réseau 100.
Selon le mode de réalisation représenté sur cette figure 7, le réseau 100 comprend 9 résistances référencées R 110 à R 118, reliées en série entre deux bornes d'alimentation CRN et VRF, dont l'origine sera explicitée par la suite.
La sortie 152 du réseau 100 délivre le signal analogique
V.ANA comme Indiqué précédemment. Cette sortie 132 du réseau 100 est reliée aux points intermediaires du pont résistif diviseur R110 à RI 15 par un réseau d'interrupteurs transistorisés S125 à S133.
V.ANA comme Indiqué précédemment. Cette sortie 132 du réseau 100 est reliée aux points intermediaires du pont résistif diviseur R110 à RI 15 par un réseau d'interrupteurs transistorisés S125 à S133.
Ces interrupteurs S120 à S133 sont commandés par le signal TODAC à X bits Issu du circuit à portes 200.
Selon le mode de réalisation illustré le mot TODAC a trois bits référencés respectivement TODAC 0, TODAC l et TODAC 2.
On notera que certains des interrupteurs transistorisés
S 125 à S 133 sont commandés par un bit complémenté du signal TODAC.
S 125 à S 133 sont commandés par un bit complémenté du signal TODAC.
Ce complément est obtenu en sortie d'inverseurs 140, 141, 142 respectivement.
La disposition du réseau d'interrupteurs transistorisés représentée sur la figure 7 correspond à une disposition particulière préférentielle mais non limitative. De nombreuses autres configurations sont envisageables. Pour cette raison les interconnexions du réseau d'interrupteurs transistorisés ne seront pas décrites plus en détail par la suite.
L'homme de l'art comprendra alsément que le réseau 100 représenté sur la figure 7 permet de transformer le signal numérique
TODAC de X bits en un signal analogique de référence V.ANA.
TODAC de X bits en un signal analogique de référence V.ANA.
De préférence, les valeurs de résistance R 110 à R 118 et la structure du réseau d'interrupteurs transistorisés sont choisies de telle sorte que l'amplitude du signal analogique de référence V.ANA évolue selon une loi non linéaire en fonction du signal TODAC, par exemple une progression géométrique de rapport constant.
Selon un mode de réalisation particulier non limitatif les résistances R 110 à R 118 peuvent prendre respectivement les valeurs suivantes : 18555 ohms, 3430 ohms, 2450 ohms, 1750 ohms, 125ru ohms, 892 ohms, 638 ohms, 455 ohms et 114G ohms.
En outre, selon la présente invention, pour permettre de traiter des signaux d'entrée d'amplitude positive ou négative, le réseau 155 est de préférence adapté pour permettre de choisir en conséquence le sens d'évolution du signal analogique V. ANA, c'est-à-dire d'autoriser soit une croissance, soit une décroissance du- signal de référence analogique V.ANA lorsque le signal numérique d'entrée TODAC croît.
Le sens de l'évolution du signal analogique de référence
V.ANA est choisi par le signal CRN précité appliqué à l'une des extrémités du pont résistif R110 à R118, et qui évolue entre deux états logiques haut et bas. Le niveau logique haut correspond de préférence à un potentlel de +5 volts, tandis que le niveau logique bas du signal CRN correspond à un potentiel de masse. En outre, le potentiel VRF appliqué à la seconde extrémité du pont résistif R 111 à R 118 est défini par un second pont résistif R 150, R 151, R 152, deux interrupteurs transistorisés S 153, S 154, un Inverseur 155 et un amplificateur suiveur 156.
V.ANA est choisi par le signal CRN précité appliqué à l'une des extrémités du pont résistif R110 à R118, et qui évolue entre deux états logiques haut et bas. Le niveau logique haut correspond de préférence à un potentlel de +5 volts, tandis que le niveau logique bas du signal CRN correspond à un potentiel de masse. En outre, le potentiel VRF appliqué à la seconde extrémité du pont résistif R 111 à R 118 est défini par un second pont résistif R 150, R 151, R 152, deux interrupteurs transistorisés S 153, S 154, un Inverseur 155 et un amplificateur suiveur 156.
Les résistances R 150 à R 152 sont connectées en série entre un potentiel d'alimentation positive VDD (+ 5 volts de préférence) et la masse. L'entrée non inverseuse de l'amplificateur 156 est reliée au point commun aux résistances R 150 et R 151 par l'intermédiaire de l'mterrupteur commandé S 153. Celui-ci reçoit sur son entrée de commande le signal CRN complémenté par l'inverseur 155.
L'entrée non inverseuse de l'amplificateur 156 est égaiement reliée au point commun aux résistances R 151, R 152 par l'intermédiaire de l'interrupteur transistorisé S 154. Celui-ci est commandé directement par le signal CRN. La sortie de l'amplificateur 156 est rebouclée sur son entrée inverseuse pour former un étage suiveur. Le signal VRF-appliqué à la seconde extrémité du pont diviseur résistif R 110 à R 118 est disponible à la sortie de l'amplificateur 156.
A titre d'exemple non limitatif, les résistances R 150,
R 151 et R 152 peuvent avoir respectivement les valeurs suivantes 2505 ohms, 1000 ohms et 2000 ohms.
R 151 et R 152 peuvent avoir respectivement les valeurs suivantes 2505 ohms, 1000 ohms et 2000 ohms.
Ainsi, en prenant les valeurs précitées VDD = +5 volts et
CRN évoluant entre +5 et 0 volts, le pont résistif R 110 à R 118 est alimenté en + 3 volts (CRN = +5 et VRF = +2) lorsque CRN est au niveau logique haut, et inversement est alimenté en -3 volts (CRN = 0 et
VRF = 3) lorsque le signal CRN est au niveau logique bas.
CRN évoluant entre +5 et 0 volts, le pont résistif R 110 à R 118 est alimenté en + 3 volts (CRN = +5 et VRF = +2) lorsque CRN est au niveau logique haut, et inversement est alimenté en -3 volts (CRN = 0 et
VRF = 3) lorsque le signal CRN est au niveau logique bas.
Les moyens à registre 300 ont pour fonction de définir un mot Ao de X bits. A titre d'exemple X égale 3. Dans ce cas, les moyens à registre peuvent être formés de 3 registres à 1 bit.
Les moyens à registre 300 sont pilotés par le signal d'horloge D4. Ils peuvent être remis à zéro par un signal RAZ. Le contenu des moyens à registre 300 peut être incrémenté ou décrémenté par les moyens additionneurs/soustracteurs 400. Cependant, la validation d'une entrée de commande, référencée NOC sur la figure 1, reliée aux moyens logiques 500 interdit toute modification du contenu des moyens à registre 30O. Selon une convention arbitraire, on supposera par la suite que toute modification du contenu des moyens à registre 300 est interdite lorsque le signal NOC est au niveau logique haut.
Le circuit à portes 200 est Intercalé entre la sortie 302 des moyens à registre 300 et l'entrée 101 du réseau 100.
Le circuit à portes 200 est conçu pour appliquer sélectivement sur le réseau 100 le mot Ao de commande contenu dans les moyens à registre 300. Pour cela, le circuit à portes 200 est commandé par un signal FORSAX généré par les moyens logiques 500.
Selon une convention arbitraire, lorsque le signal FORSAX est au niveau logique bas, le circuit à portes 200 bloque le signal Ao Issu des moyens à registre 300 et applique au réseau 100 un mot de commande Al correspondant au niveau logique bas. Par conséquent, le réseau 10G applique sur le comparateur 10 un seuil-de référence minimal
B.
B.
Par contre lorsque le signal FORSAX est au niveau logique haut, le circuit à portes 200 applique le mot de commande Ao issu des moyens à registre 300 sur le réseau 110. Par conséquent, le réseau 100 applique sur le comparateur 10 un seuil de référence B x CAo.
Le circuit à portes 200 peut être formé simplement de X portes à deux entrées qui reçoivent chacune sur une première de leurs entrées le signal FORSAX et qui reçoivent respectivement sur leur seconde entrée l'un des bits issus des moyens à registre 300.
Les moyens additionneurs/soustracteurs 400 ont leur entrée 401 et leur sortie 402 (chacune à X bits) reliées respectivement à la sortie 302 et à l'entrée 301 des moyens à registre 300. Ils sont pilotés par un signal POM généré par les moyens logiques 500.
Selon une convention arbitraire, lorsque le signal POM est au niveau logique bas les moyens 400 incrémentent le contenu des moyens à registre 300 de D unités, par exemple une unité. En revanche, lorsque le signal POM est au niveau logique haut les moyens 400 décrémentent le contenu des moyens à registre 300 de E unités. Très avantageusement, E correspond à deux unités. Ainsi, si C égale 1,4 , la décrémentation du contenu des moyens à registre 300 de deux unités revient à diviser le seuil de référence par 2.
On a représenté sur la figure 6 un exemple de réalisation non limitatif des moyens aadltlonneurs/soustracteurs 405.
Selon le mode de réalisation représenté sur la figure 6, les moyens 405 comprennent 9 portes NAND à deux entrées 401 à 459, trois portes NOR 410 à 412, trois inverseurs 413 à 415 et trois portes 416, 417, 418 qui réunissent deux fonctions ET à deux entrées dont les sorties sont combinées selon la fonction logique NAND.
Les entrées 451 des moyens 455 sont formés d'un bus à trois fils référencés respectivement seuil 0, seuil 1 et seuil 2 dans le sens des poids croissants des bits issus des moyens à registre 355.
Les sorties 452 des moyens 45r sont formés également d'un bus à trois fils référencés respectivement DO, D1 et D2 dans le sens de poids croissant des bits.
Le mode de réalisation représenté sur la figure 6 correspond à un mode de réalisation particulier non limitatif. D'autres configurations sont envisageables. Pour cette raison le mode de réalisation particulier de la figure 6 ne sera pas décrit plus en détail par la suite.
On notera que les moyens 400 sont adaptés pour définir une butée supérieure égale à 7, si cet état est déjà atteint et que le signal POM commande malgré tout une incrémentation, et inversement sont adaptés pour définir une butée inférieure égale à 0, si cet état est déjà atteint mais que malgré tout le signal POM commande une décrémentation.
On a représenté sur la figure 5 un exemple de réalisation des moyens logiques 500. Ceux-ci comprennent deux Inverseurs 510, 512, une porte NOR à deux entrées 513, une porte NAND 514 à deux entrées et une porte OL exclusif 515 à deux entrées.
Le signal KN - 2 tissu du registre 650 est appliqué à l'entrée de l'inverseur 510.
Les entrées de la porte 513 reçoivent respectivement le signal KN-1 et le signal Issu de l'inverseur 510.
Le signal FORSAX est disponible en sortie de la porte 513.
La porte 514 reçoit en entrée le signal FORSAX et un signal D3 qui correspond à l'inverse de KN. Sa sortie est reliée à l'entrée de l'inverseur 512..
Le signal POM est disponible à la sortie de cet inverseur 512.
La porte 515 reçoit en entrée les signaux D3 et FORSAX.
Le signal NOC est disponible en sortie de la porte 515.
La figure 2 donne la table de vérité du signal FORSAX en fonction des signaux KN - 1, KN - 2, contenus respectivement dans les registres 655 et 65ru.
On notera que le signal FORSAX est au niveau logique haut lorsque KN - 1 est au niveau bas et KN- 2 est au niveau haut. Dans tous les autres cas le signal FORSAX est au niveau logique bas.
La figure 3 donne la table de vérité des signaux NOC et
POM en fonction des signaux KN, KN-1, KN-2.
POM en fonction des signaux KN, KN-1, KN-2.
On notera que le signal POM est au niveau logique haut lorsque KN et KN-I sont au niveau logique bas tandis que KN-2 est au niveau logique haut. Dans touts les autres cas le signal POM est au niveau logique bas.
Le signal NOC est au niveau logique haut dans 4 cas: soit lorsque KN, KN-1, KN-2 sont au niveau logique bas, soit lorsque KN et
KN-2 sont au niveau logique bas tandis que KN-I est au niveau logique haut, soit -lorsque KN et KN-2 sont au niveau logique haut tandis que
KN'-l est au niveau logique bas, soit lorsque KN-1 et KN-2 sont au niveau logique haut alors que KN est au niveau logique bas. Dans les autres cas, le signal NOC est au niveau logique bas.
KN-2 sont au niveau logique bas tandis que KN-I est au niveau logique haut, soit -lorsque KN et KN-2 sont au niveau logique haut tandis que
KN'-l est au niveau logique bas, soit lorsque KN-1 et KN-2 sont au niveau logique haut alors que KN est au niveau logique bas. Dans les autres cas, le signal NOC est au niveau logique bas.
La figure 4 illustre les principaux événements intervenant successivement au cours de chaque période d'échantillonnage. Sur la figure 4, on a représenté arbitrairement 4 périodes d'échantillonnage successives N-2. N-I, N et N+l.
Les périodes d'échantillonnage sont définies par un signal
D4 dont la période correspond à la période d'echantillonnage. Le front montant du signal d'horloge D4 coïncide avec le début de chaque période d'échantillonnage.
D4 dont la période correspond à la période d'echantillonnage. Le front montant du signal d'horloge D4 coïncide avec le début de chaque période d'échantillonnage.
On a également représenté sur la figure 4 un signal HL.
Celui-ci a la même période que le signal D4, mais un rapport cyclique inférieur à 1. Le front montant du signal HL intervent au trois-quart de chaque période d'échantillonnage. Le front descendant du signal HL coîncide avec le front montant du signal D4 suivant.
Les principaux événements intervenant au cours de chaque périqde d'échantillonnage, comme représenté sur la figure 4 pour la période d'échantillonnage N, sont les suivants.
Après un léger retard consécutif au front montant du signal d'échantillonnage D4, le signal FORSAX défini sur la base des signaux KN-1 et KN-2 contenus dans les registres 655 et 65Ç est appliqué au circuit à portes 255. Ainsi. un signal TODAC est présenté à l'entrée du réseau 100 et un seuil analogique de référence V.ANA approprié est appliqué sur l'entrée 14 du comparateur 10. Si le signal FORSAX est au niveau logique 1 le seuil analogique appliqué sur le comparateur Io est minimal et égal à B. Si par contre le signal FORSAX est au niveau logique bas, le seuil appliqué sur le comparateur 10 est défini par le mot
Ao contenu dans les moyens à registre 300, mot Ao qui dépend lu-même des signaux POM et NOC Imposés à la fin de la période d'échantillonnage antérieure N-l.
Ao contenu dans les moyens à registre 300, mot Ao qui dépend lu-même des signaux POM et NOC Imposés à la fin de la période d'échantillonnage antérieure N-l.
Par la suite, la sortie du comparateur 10 se stabilise avant apparition du front montant du signal HL.
Sur le front montant de ce signal le niveau de sortie du comparateur 10 est mis en mémoire Plus précisément, selon le mode de réalisation représenté sur les figures annexées, sur le front montant du signal HL on procède à la mémorisation d'un signal D3 qui correspond au complément de la sortie du comparateur 16.
Pendant que le signal HL est au niveau haut les signaux
NOC et POM obtenus en sortie des portes 512 et 515 se stabilisent. De ce fait, les moyens addltionneurs/soustracteurs 4û0 présentent à l'entrée des moyens à registre 300 un mot Ao adapté à la période d'échantillonnage. suivante N 1.
NOC et POM obtenus en sortie des portes 512 et 515 se stabilisent. De ce fait, les moyens addltionneurs/soustracteurs 4û0 présentent à l'entrée des moyens à registre 300 un mot Ao adapté à la période d'échantillonnage. suivante N 1.
Sur le front montant du signal d'échantillonnage D4 de la période d'échantillonnage- N+1, le circuit assure d'une part le transfert du contenu KN-I du registre d'état 6Q0 dans le registre d'état 650 et de
KN dans le registre d'état 6û0, d'autre part, l'évolution des moyens 300 sur la base des signaux NOC et POM définis précédemment. Par la suite, mais avec un léger retard après le front montant du signal d'échantillonnage D4, un nouveau signal FORSAX est présenté sur le circult portes 250 et une nouvelle valeur de seuil analogique V.ANA résultante est présentée au comparateur 10.
KN dans le registre d'état 6û0, d'autre part, l'évolution des moyens 300 sur la base des signaux NOC et POM définis précédemment. Par la suite, mais avec un léger retard après le front montant du signal d'échantillonnage D4, un nouveau signal FORSAX est présenté sur le circult portes 250 et une nouvelle valeur de seuil analogique V.ANA résultante est présentée au comparateur 10.
Le signal de sortie du dispositif est formé à l'aide d'une combinaison logique des signaux KN - 1 et KN - 2. Différentes solutions peuvent être retenues pour cela.
Selon une première solution, comme illustré sur la figure
I, ces signaux KN - 1 et KN - 2 sont appliques sur les entrées d'une porte
OU exclusif 7GO qui attaque une bascule 7O2 cadencée par le signal d'horloge D4. Le signal de sortie est disponible sur la bascule 702.
I, ces signaux KN - 1 et KN - 2 sont appliques sur les entrées d'une porte
OU exclusif 7GO qui attaque une bascule 7O2 cadencée par le signal d'horloge D4. Le signal de sortie est disponible sur la bascule 702.
Selon une seconde solution, comme représenté sur la figure 5, en traits interrompus, la porte -OU exclusif 700 peut être remplacée par une porte NAND 525 recevant en entrée les signaux KN-1 et KN-2 inversés par des inverseurs 510, 522.
Un tel NAND 520 génère à sa sortie un signal ZZBAR
Identique au signal issu de la porte -700 précitée et donc Susceptible d'être appliqué sur l'entrée de la bascule 702.
Identique au signal issu de la porte -700 précitée et donc Susceptible d'être appliqué sur l'entrée de la bascule 702.
On a représené sur la figure S différents signaux explicitant le fonctlonnement du dispositif précédemment décrit et illustre sur les figures 1 à 7.
Sur le haut de la figure 8 on aperçoit un signal d'entrée représenté en trait fort continu, les 8 seuils de référence susceptibles d'être générés par le réseau llG, représentés en traits fins continus (on notera sur la figure 8 l'évolution non linéaire des différents seuil selon un rapport de 1,4). et le seuil de référence généré réellement par le reseau 1 G0 représenté en traits mixtes Interrompus.
Les lignes sous-jacentes de la figure 8 représentent respectivement les signaux H interne D4, HL, la sortie du comparateur et les signaux D3. FORSAX, POM, NOC et de sortie du dispositif obtenu sur la bascule 702.
Pendant les périodes d'échantillonnage TO et T1 une impulsion parasite apparaît sur le signal d'entrée. Cette impulsion parasite reste inférieure au seuil V.ANA. La sortie du comparateur reste au niveau logique bas. En conséquence, les signaux D3 et NOC restent au niveau haut tandis que les signaux FORSAX, POM et de sortie restent au niveau bas.
Le signal d'entrée franchit le seuil V. ANA pendant la période d'échantillonnage T2. En conséquence, les signaux D3 et NOC passent au niveau bas sur le front montant du signal HL correspondant.
De plus, le signal de sortie passe au niveau haut sur le front montant du signal d'horloge D4 initiant la période d'échantillonnage suivante D3.
Simultanément, le signal NOC étant passé au niveau bas, le seuil v. ANA est Incrémenté. Le -signal restant supérieur au niveau seuil lors de l'apparition du front montant du signal HL pendant la période d'échantillonnage T3, les signaux D3, FORSAX, POM, NOC et de sortie restent identiques à la fin de la période T3.
Ainsi, le seuil V. ANA appliqué au comparateur 10 est à nouveau incrementé sur le front montant du signal D4 initiant la période d'échantillonnage T4. Au cours de celle-ci le signal d'entrée est à nouveau supérieur au seui-l lors de l'apparition du front montant du signal HL. Les signaux D3, FORSAX, POM, NQC et de sortie restent identiques à leur état précédent à la fin de la période T4. Le seuil
V.ANA appliqué au comparateur 15 et donc à nouveau Incrémenté lors de l'apparition du front montant du signal d'échantillonnage D4 initiant la période T5.
V.ANA appliqué au comparateur 15 et donc à nouveau Incrémenté lors de l'apparition du front montant du signal d'échantillonnage D4 initiant la période T5.
Lors de l'apparition du front montant du signal HL pendant cette période T5, le signal d'entrée est par contre inférieur au seuil
V. ANA. Ainsi1 sur le front montant-du signal HL les signaux D3 et NOC reviennent au niveau haut. Il en résulte que le signal FORSAX passe également au niveau haut après apparition du front montant du signal
D4 qui initie la période T6.
V. ANA. Ainsi1 sur le front montant-du signal HL les signaux D3 et NOC reviennent au niveau haut. Il en résulte que le signal FORSAX passe également au niveau haut après apparition du front montant du signal
D4 qui initie la période T6.
De ce fait, au cours de cette période T6 le circuit à portes 200 bloque le signal issu des moyens à registre 30G. Un seuil minimal est par conséquent appliqué au comparateur 10. Lors de l'apparition du front montant du signal HL pendant cette période T6, le signal d'entrée est supérieur au seuil minimal appliqué. Le signal D3 redescend par conséquent au niveau bas sur le front montant du signal HL. De même, le signal FORSAX redescend au niveau bas sur le front montant du signal
D4 qui initie la période suivante T7. Le signal NOC étant resté au niveau haut à la fin des périodes T5 et T6, pendant la période T7 le dispositif applique sur l'entrée 14 du comparateur 10 un seuil Identique à celui utilisé pendant la période T5.
D4 qui initie la période suivante T7. Le signal NOC étant resté au niveau haut à la fin des périodes T5 et T6, pendant la période T7 le dispositif applique sur l'entrée 14 du comparateur 10 un seuil Identique à celui utilisé pendant la période T5.
Sur le front montant du signal HL de la période T7 le signal d'entrée est à nouveau inférieur au seuil. De ce fait, le signal D3 repasse au niveau haut sur le front montant du signal HL. De même, le signal FORSAX repasse au niveau haut sur le front montant du signal D4 qui Initie la période T8;
Sur le front montant du signal HL pendant la période TS, le signal d'entrée est détecté inférieur au seuil pour la deuxième fois consécutive. Pour cette raison, le signal POM passe du niveau bas au niveau haut tandis que le signal NOC passe du niveau haut au niveau bas sur le front montant du signal HL. Le signal FORSAX et le signal de sortie redescendent au niveau bas sur le front montant du signal D4 qui initie la période T9.Au début de cette période T9, le signal POM étant passé au niveau haut, tandis que le signal NOC est passé au niveau bas, le contenu des moyens à registre 300 est décrémenté.
Sur le front montant du signal HL pendant la période TS, le signal d'entrée est détecté inférieur au seuil pour la deuxième fois consécutive. Pour cette raison, le signal POM passe du niveau bas au niveau haut tandis que le signal NOC passe du niveau haut au niveau bas sur le front montant du signal HL. Le signal FORSAX et le signal de sortie redescendent au niveau bas sur le front montant du signal D4 qui initie la période T9.Au début de cette période T9, le signal POM étant passé au niveau haut, tandis que le signal NOC est passé au niveau bas, le contenu des moyens à registre 300 est décrémenté.
On définit alors un nouveau seuil qui correspond de préférence à la moitié du seuil maximal retenu pendant le traitement, selon les clspositlons précédemment décrites.
Le signal POM redescend au niveau bas tandis que le signal
NOC remonte au niveau haut sur le front montant du signal HL de la période T9 consécutive.
NOC remonte au niveau haut sur le front montant du signal HL de la période T9 consécutive.
Le dispositif est alors prêt pour détecter l'apparition d'une nouvelle impulsion du signal d'entrée dépassant le seuil analogique V.ANA défini au début de la période T9.
SECOND MODE DE REALISATION: MISE EN FORME DE DEUX SIGNAUX
D'ENTREE
On a représenté sur la figure 9, sous forme de blocs fonctionnels schématiques, un second mode de réalisation du dispositif conforme à la présente invention apte à traiter simultanément deux signaux d'entrée différents référencés respectivement ENR et ENV.
D'ENTREE
On a représenté sur la figure 9, sous forme de blocs fonctionnels schématiques, un second mode de réalisation du dispositif conforme à la présente invention apte à traiter simultanément deux signaux d'entrée différents référencés respectivement ENR et ENV.
II suffit pour cela de multiplexer les signaux d'entrée afin d'appliquer alternativement ceux-ci sur le comparateur 10.
Selon la représentation de la figure 9, les signaux d'entrée
ENR et ENV sont appliqués à des amplificateurs respectifs 20, 30, dont les sorties sont reliées à la même entrée 12 du comparateur 10 par des portes 23, 33, pilotées alternativement à l'état passant par des signaux de multiplexage de phases opposées MUXI et MUX2.
ENR et ENV sont appliqués à des amplificateurs respectifs 20, 30, dont les sorties sont reliées à la même entrée 12 du comparateur 10 par des portes 23, 33, pilotées alternativement à l'état passant par des signaux de multiplexage de phases opposées MUXI et MUX2.
L'amplificateur 30 recevant le signal d'entrée ENV est monté en étage suiveur. Pour cela, le signal ENV est appliqué sur l'entrée non inverseuse de l'amplificateur 35, tandis que la sortie de l'amplificateur 30, dirigée vers la porte commandée 33 est également rebouclée sur son entrée inverseuse.
L'amplificateur 20 qui reçoit le signal d'entrée ENR est agencé en étage de gain contrôlé. Pour cela, le signal ENR est appliqué sur i'entrée-non inverseuse de l'amplificateur 20. La sortie du même amplificateur 2G est rebouclée sur son entrée inverseuse par une résistance R 21. L'entrée inverseuse de l'amplificateur 20 est reliée à la masse du montage par une résistance R22. De façon connue en soi, le gain de l'amplificateur 20 est ainsi égal à 1 + (R21/R22).
La structure des moyens S définissant le seuil de référence appliqué sur l'entrée 14 du comparateur 10 reste pour l'essentiel identique aux dispositions précédemment décrites en regard des figures 1 à 8.
On retrouve en effet sur la figure 9 un réseau 100. un circuit à portes 205, des moyens à registre 300, des moyens addltionneurs/soustracteurs 455 et des moyens logiques 500.
Il y a lieu cependant de prévoir une paire de registres d'état 650, 655, et X registres de données 300 respectivement pour chacun des signaux d'entrée ENR et ENV. En outre, il est nécessaire de multiplexer ces registres en coïncidence avec les signaux MUXI et MUX2.
Le signaux MUXI et MUX2 de phases opposées sont formés respectivement d'un signal d'adresse D5 et de son complément, de rapport cyclique égal à 1 et dont la période égale le double de la période du signal d'échantillonnage D4. Le signal D5 et son complément sont également formés par les moyens représentés schematiquement sur la figure 14 à partir du signal H interne.
Sur la figure 9, les registres d'état attribués au signal ENR sont référencés 600R et 650R. De même, les registres d'état attribués au signal d'entrée ENV sont référencés 6G0V et 65ûV.
Les X registres de données attribués au signal ENR sont référencés 35.R et les X registres de données attribués au signal d'entrée ENV sont référencés 300V.
Le signal de sortie du comparateur 1O est appliqué alternativement sur les registres d'état 60GR et 600V par un ensemble de multiplexage 800 piloté par le signal D5. De même, les signaux obtenus en sortie des registres d'état 60OR et 655R ou 600V et 650V sont appliqués aux moyens logiques 500 par l'intermédiaire d'un ensemble de multiplexage 815 piloté par le signal D5.
De façon comparable le signal NOC et la sortie des moyens addltlonneurs/soustracteurs 400 sont appliqués alternativement aux moyens à registre 300R et 300V respectivement par l'intermédiaire d'un ensemble de multiplexage 825 commandé par le signal d'adresse D5, et les sorties des moyens à registre 3OOR et 300V respectivement sont appliquées sur le circuit à portes 200 par l'intermédiaire d'un ensemble de multiplexage 830 piloté également par le signal d'adresse D5.
Selon une convention arbitraire, lorsque le signal D5 est au niveau haut. la porte 23 est passante. Le signal d'entrée ENR est traité.
Par conséquent. l'ensemble 800 relie la sortie 16 du comparateur au registre 655R. L'ensemble 810 relie les sorties des registres 600R et 655R aux moyens logiques 500. L'ensemble 820 applique le signal NOC et la sortie des moyens addltlonneurs/soustracteurs 455 sur les moyens à registre 3C'JR. L'ensemble 830 relie la sortie des moyens à registre 300R au circuit à portes 200.
Inversement lorsque le signal D5 est au niveau logique bas, la porte 33 est passante. Le signal ENV est traité. Par conséquent, l'ensemble 855 relie la sortie 16 du comparateur 10 au registre 600V.
L'ensemble 810 relie les sorties des registres 600V et 650V aux moyens logiques 500. L'ensemble 820 applique le signal NOC et la sortie des moyens additlonneurs/soustracteurs 400 aux moyens à registre 300V et l'ensemble 835 relie la sortie des moyens à registre 300V au circuit à portes 200.
On a représenté sur la figure 10 un exemple particulier de réalisation des moyens S illustrés schématiquement sur la figure 9.
On aperçoit sur la figure 10 un premier bus d'entrée à deux lignes qui véhicule des signaux BERBUS 3 et BERBUS 4 issus d'un module représenté schématiquement sur la figure 12 et destinés à remettre à zéro respectivement les moyens à registre 300R ou les moyens à registre 300V si le signal d'entrée ENR ou ENV respectivement n'a pas franchi le seuil associé pendant un temps de temporisation déterminé.
On aperçoit également sur la figure 1G un autre bus à 9lignes qut véhicule respectivement des signaux DO à D7 ainsi que le complément du signal D5.
Les signaux DO, D1 et D2 sont issus des moyens addltlonneurs/soustracteurs 45G comme indiqué précédemment en regard de la figure 6.
Les signaux D3, D4, D5 et son complément ont été précédemment décrits. Le signal D6 correspond au signal NOC issu de la porte 515. Le signal D7 correspond à un signal de remise à zéro générale du dispositif.
Le circuit à portes 200 est formé de 3 portes NOR à deux entrées 202, 204, 206. Les portes 202, 204 et 206 reçoivent sur l'une de leurs entrées les signaux issus de l'ensemble 830. Elles reçoivent sur leur seconde entrée le signal FORSAX. Les portes 202, 204 et 206 délivrent à leur sortie les signaux TODAC O, TODAC 1 et TODAC 2 dirigés vers le réseau 1 00. Les moyens à registre 300R sont formés de trois bascules D, 302R, 304R et 306R. De façon similaire les moyens à registre 300V sont formés de trois bascules D, 302V, 304V et 306V. L'ensemble 820 est formé de deux portes NOR 822, 824 associées respectivement aux moyens à registre 300R et aux moyens à registre 300V. La porte 822 reçoit sur ses entrées le signal NOC (D6) et le complément du signal D5.
La porte 824 associée aux moyens à registre 300V reçoit sur ses entrées le signal NOC (D6) et le signal D5.
Les bascules 302R. 304R et 306R sont associées respec tlxement à aes portes 303R, 305K et 307R. Ces portes ont pour fonction d'appliquer sur l'entrée des bascules 302R, 304R et 356R soit la donnée présente en sortie de la même bascule, soit la valeur disponible respectivement sur la ligne De, Dl ou D2 du bus.
Chacune des portes 3G3R, 305R et 307R réunit deux fonctions ET à deux entrées dont les Sorties sont combinées selon la fonction logique NAND. Une première fonction ET de chacune de ces portes reçoit la sortie de la porte de multiplexage 822 et respectivement les signaux D0, Dl et D2. La seconde fonction ET reçoit le complément de la sortie de a porte de multiplexage 822 obtenue par un inverseur 823 et respectivement la sortie complémentée des bascules 302R, 3t4R et 356R.
La sortie des portes 353R, 305R et 307R est rebouclée sur l'entrée des bascules respectivemnet associées.
Les bascules 302R. 3G4R et 306R sont cadencées par le signal d'horloge D4. L'entrée de remise à zéro des bascules 352R, 354R et 3.6R est reliée à la sortie d'une porte ET 826 qui reçoit sur ses entrées les signaux D7 et BERBUS 3. Ainsi, les bascules 352R, 354R, 356R peuvent être remises à zéro soit lorsqu'une remise à zéro génèrale du dispositif est requise (validation du signal D7), soit lorsque le signal d'entrée ENR n'a pas franchi le seuil associé pendant un délai prédéterminé (validation du signal BERBUS 3).
Les sorties des bascules 352R, 304R, 306R, correspondent aux lignes CUBUSO, CUBUSI et CUBUS2.
De façon similaire les bascules 302V, 304V, 360V, sont associées respectivement à des portes 303V, 355V, 307V. Les portes 303V, 305V, 307V ont pour fonction d'appliquer sur l'entrée des bascules 352V, 304V 356V, soit les données disponibles en sortie de ces bascules respectivement, soit les données disponibles sur les lignes Dû, D1 et D2 respectivement. Chacune des portes 353V, 305V, 307V, réunit deux fonctions ET à deux entrées dont les sorties sont combinées selon la fonction logique NAND.
Une première fonction ET reçoit le signal issu de la porte de multiplexage 824 et respectivement les signaux DO, D1 et D2. Une seconde fonction ET reçoit le complément de la sortie de la porte de multiplexage 824, obtenu grâce à un inverseur 825 et respectivement la sortie complémentée des bascules 302V, 304V et 306V.
La sortie des portes 303V, 305V, 307V est rebouclée sur l'entrée des bascules 302V, 304V et 306V. Ces bascules sont cadencées par le signal D4. Leur entrée de remise à zéro est reliée à la sortie d'une porte ET 827 qui reçoit en entrée le signal D7 et le signal
BERBUS4. Ainsi, les bascules 302V, 304V, 306V sont remises à zéro soit lorsqu'une remise à zéro générale du dispositif est requise (validation du signal D7), soit lorsque le signal ENV n'a pas franchi le seuil associé pendant un délai prédéterminé (validation du signal BERBUS4).
BERBUS4. Ainsi, les bascules 302V, 304V, 306V sont remises à zéro soit lorsqu'une remise à zéro générale du dispositif est requise (validation du signal D7), soit lorsque le signal ENV n'a pas franchi le seuil associé pendant un délai prédéterminé (validation du signal BERBUS4).
Les sorties des bascules 302V, 304V et 306V sont disponibles sur les lignes CUBUS5, CUBUS6 et CUBUS 7 respectivement.
L'ensemble de multiplexage 830 comprend 3 portes 832, 834 et 836. Chacune de ces portes réunit deux fonctions ET à deux entrées dont les sorties sont combinées selon la fonction logique NAND.
Une première fonction ET reçoit le signal D5 et respectivement les signaux CUBUSO, CUBUS I et CUBUS 2. La seconde fonction ET de chaque porte 832, 834 et 836 reçoit le complément du signal D5 et respectivement les signaux CUBUS5, CUBUS6 et CUBUS7.
La sortie des portes 832, 834, 836 est reliée à l'entrée du circuit à portes 20O (portes NÔR 202, 204 et 206).
On notera que la sortie des portes 832, 834 et 836 est reliée à l'entrée des moyens additionneurs/soustracteurs 400 par l'intermédiaire d'inverseurs 833, 835 et 837 en sortie desquels sont disponibles respectivement les signaux SEUILO, SEUIL 1 et SEUIL2.
L'ensemble 800 comprend 4 portes 8G2, 804. 856 et 858 associées respectivement à 4 bascules D formant les registres 600R, 655R. 6G5V et 650V.
Chacune des portes 802 à 808 réunit deux fonctions ET à deux entrées dont les sorties sont combinées selon la fonction logique
NAND.
NAND.
Une première fonction ET de la porte 802 associée à la bascule 650R reçoit les signaux D3 et D5. La seconde fonction ET de la porte 802 reçoit le complément de la sortie de la bascule 600K et le complément de D5. La sortie de la porte 802 est rebouclée sur l'entrée de la bascule 600R.
Une première fonction ET de la porte 804 associée à la bascule 655 reçoit D5 et le complément de la sortie de la bascule 600R.
La seconde fonction ET de la porte 854 reçoit le complément de la sortie de la bascule 650R et le complément de D5. La sortie de la porte 854 est reliée à l'entrée de la bascule 650R.
Une première fonction ET de la porte 806 associée à la bascule 600V reçoit le signal D3 et le complément de D5. La seconde fonction ET de la porte 856 reçoit le signal D5 et le complément de la sortie de la bascule 600V. La sortie de la porte 8t6 est reliée à l'entrée de la bascule 655V.
Une première fonction ET de la porte 808 associée à la bascule 655V reçoit le complément de D5 et le complément de la sortie de la bascule 655V. La seconde fonction ET de la porte 8û8 reçoit le complément de la sortie de la bascule 650V et le signal D5. La sortie de la porte 858 est reliée à l'entrée de la bascule 650V.
Les bascules 600R, 650R, 600V et 650V sont cadencées par le signal D4. L'entrée de remise à zéro des bascules 600R, 650R, 600V, 65GV est reliée à ligne D7.
Les sorties des bascules 600R, 650R, 600V, 650V, sont reliées respectivement à des lignes CUBUS4, CUBUS3, CUBUS9 et
CUBUS8.
CUBUS8.
L'ensemble 81G est formé de deux portes 812, 814 qui réunissent deux fonctions ET à deux entrées dont les sorties sont compiémentées selon la fonction logique NAND.
Une première fonction ET de la porte 812 reçoit les signaux D5 et CUBES 3. La seconde fonction ET de la porte 812 reçoit le signal CUBUS 8 et le complément de D5.
Une première fonction ET de la porte 814 reçoit le signal
CUBUS4 et le signal D5. La seconde fonction ET de la porte 814 reçoit le slgnal- CUBUS9 et le complément de D5.
CUBUS4 et le signal D5. La seconde fonction ET de la porte 814 reçoit le slgnal- CUBUS9 et le complément de D5.
Les compléments de KN-1 et KN-2 - sont disponibles respectivement en sortie des portes 814 et 812. Les sorties des portes 814 et 812 sont donc reliées aux moyens logiques 500 décrits précédemment en regard de la figure 5.
On a représenté sur la figure Il annexée différents signaux obtenus sur le circuit représenté sur la figure 10 et décrits précédemment.
On aperçoit en haut de la figure Il en traits continus, un signal d'entrée ENR (on suppose selon la représentation de la figure Il que le signal ENV reste nul) et en traits mixtes Interrompus, le seuil de référence généré réellement par le réseau 110.
On aperçoit également sur la figure Il les signaux H.INTERNE, D4, D5, HL, D3, en sortie du comparateur, FORSAX, POM,
NOC et la sortie R.
NOC et la sortie R.
Les périodes d'échantillonnage attribuées respectivement à l'entrée ENR et à l'entrée ENV sont référencées R et V respectivement sur la figure 11. On notera que les périodes R correspondent au niveau haut du signal D5 et inversement les périodes V correspondent au niveau bas du signal D5.
Comme indiqué précédemment, en regard de la figure 7, le dispositif conforme à la présente invention est conçu de préférence pour permettre de traiter des signaux présentant des impulsions utiles soit positives soit négatives.
Pour cela la configuration du réseau 150 est déterminé par le anneau du signal CRN. En outre, comme représenté schématiquement sur la figure 14, la sortie du comparateur 10 attaque, après passage dans un Inverseur 4t une entrée d'une porte 42 assurant la fonction logique ou exclusive complétée. La porte 42 reçoit sur sa seconde entrée le signal de codage CRN précité. La sortie de la porte 42 est reliée à l'entrée d'une bascule D44. La bascule DE est cadencée par le signal HL. Sa remise à zéro est assurée par le signal D7. Le signal D3 est disponible en sortie de la bascule 44.
On a représenté par ailleurs sur la figure 14 un exemple de réalisation de moyens permettant de générer les signaux D4, D5 et son complément et D7 à partir du signal d'horloge interne. Les moyens représentés à cet effet sur la figure 14 sont susceptibles de nombreuses variantes de réalisation et ne seront donc pas décrits plus en détail par la suite.
On a représenté sur la figure 9 une porte OUT 755R recevant en entrée les signaux KN-I et KN-2 contenus dans les bascules- 6r5R. 65cl. et dont la sortie est reliée à une bascule 702R cadencée par le signal Dt. La bascule 752R génère donc à sa sortie un signal remis en forme de même fréquence que le signal ENK.
De façon similaire, on a représenté sur la figure 9 une porte OU 7GGV qui reçoit en entrée des signaux KN-I et KN-2 contenus dans les bascules 600V et 655V, et dont la sortie est reliée à une bascule7G2V cadencée par le signal D4. La bascule 702V génère à sa sortie un signal remis en forme de même fréquence que le signal ENV.
On a représenté sur la figure 13 une autre variante de réalisation de moyens permettant de générer les signaux remis en forme de même fréquence que les signaux d'entrée ENR et ENV.
Selon la représentation de la figure 13, ces moyens comprennent deux portes 71ru, 714 et deux bascules D712, D716, respectivement associées.
Chacune des portes 710, 714 réunit deux fonctions ET à deux entrées dont les sorties sont combinées selon la fonction logique NAND.
Une première fonction ET de la porte 710 reçoit le complément de D5 et le signal de sortie complétée de la bascule 712. La seconde fonction ET de la porte 710 reçoit le signal D5 et le complément du signal ZZBAR. Ce complément est obtenu à la sortie d'un
Inverseur 718. On rappelle que le signal ZZBAR est disponible à la sortie d'une porte NAND 525 des moyens logiques 500, comme représenté sur la figure 5.
Inverseur 718. On rappelle que le signal ZZBAR est disponible à la sortie d'une porte NAND 525 des moyens logiques 500, comme représenté sur la figure 5.
La sortie de la porte 719 est reliée à l'entrée de la bascule 712.
De façon similaire, une première fonction ET de la porte 714 reçoit le signal D5 et le signal obtenu sur la sortie complémentée de la bascule 716. La seconde fonction ET de la porte 714 reçoit le complément de D5 et ie complément de ZZBAR. La sortie de la porte 714 est reliée à l'entrée de la bascule 716.
Les bascules 712 et 716 sont cadencées par le signal D4 et remises à zéro par le signal -D7.
Les sorties R et V sont disponibles en sortie des bascules 712 et 716 respectivement.
Par ailleurs, le dispositif conforme à la présente Invention est de préférence muni de moyens permettant de remettre à zéro le seuil appliqué sur le comparateur 10 pour le traitement d'un signal d'entrée donnée Si ce signal d'entrée ne franchit pas le seuil Imposé par le réseau 100 pendant une période prédéterminée.
De tels moyens évitent que le dispositif ne soit bloqué avec un seuil très élevé supérieur au signal utile d'entrée après l'apparition d'une impulsion parasite d'amplitude importante.
De nombreuses dispositions peuvent être prévues à cet effet.
On a représenté schématlquement sur la figure 12 des moyens remplissant cette fonction.
Pour l'essentiel; les moyens représentés sur la figure 12 sont conçus pour initialiser un compteur lors de l'apparition d'un changement de niveau en sortie et remettre à zéro le seuil correspondant Si une nouvelle évolution de niveau du même signal n'est pas intervenue avant que le compteur atteigne un nombre prédétermine.
Plus précisément, les moyens représentés sur.la figure 12 sont conçus pour surveiller alternativement la sortie R et la sortie V.
A cet effet, les moyens représentés sur la figure 12 comprennent un sélecteur 955, une temporisation 910, un inverseur 925 et deux portes NAND 935 et 940.
Le sélecteur 900 reçoit sur ses entrées 902 et 954 les signaux sortie R et sortie V respectivement.
II délivre sur sa sortie 956 un signal logique qui bascule entre un niveau haut et un niveau bas selon que la sortie R ou V est surveillée. Les basculements du signal en sortie du sélecteur 955 sont synchronises axec les fronts montants des signaux sortie R ou sortie V selon le cas.
Plus précisément, le fonctionnement du sélecteur est le suivant.
On supposera que le signal sur la sortie 906 est au niveau haut lorsque le signal sortie R est surveillé et inversement le signal sur la sortie 956 est au niveau bas lorsque le signal sortie V et surveillé.
Lorsque le signal sur la sortie 956 est au niveau haut, le sélecteur surveille l'apparition d'un front montant sur le signal sortie R.
Le signal sur la sortie 9G6 repasse au niveau bas lors de l'apparition d'un tel front montant. Par contre, les évolutions du signal sortie V sont sans effet sur le sélecteur 955 tant que sa sortie 906 est au niveau haut.
Inversement, lorsque le signal sur la sortie 906 est au niveau bas le sélecteur 955 surveille les évolutions du signal de sortie V et repasse au niveau haut lors de l'apparition d'un front montant sur le signal de sortie V.
Par contre, les évolutions du signal sortie R sont sans effet sur le sélecteur 900 tant que le signal sur la sortie 906 est au niveau bas.
Chaque front du signal sur la sortie 906, qu'il soit montant ou descendant, assure la remise à zéro de la temporisation 910.
Cette temporisation 910 est formée de préférence d'un compteur recevant sur son entrée de comptage un signal d'horloge de fréquence fixe. La sortie 912 de la temporisation 910 est validée lorsqu'un compte prédéterminé est atteint.
La validation de la sortie 912 de la temporisation 915 assure elle-même la remise à zéro de cette temporisation 910 et le basculement du sélecteur 900. La validation de la sortie 912 de la temporisation 915 indique en effet que le signal d'entrée surveillée, R ou
V n'est pas passé au-dessus du seuil associé pendant la période prédéterminee.
V n'est pas passé au-dessus du seuil associé pendant la période prédéterminee.
La sortie 912 de la temporisation 910 est reliée par ailleurs à l'une des entrées de chacune des portes 930 et 940. La porte 939 reçoit sur sa seconde entrée le signal disponible sur la sortie 906. La porte 945 reçoit sur sa seconde entrée le complément de la sortie 906 obtenu à la sortie d'un inverseur 92û. Les portes 930 et 940 génèrent sur leur sortie des signaux BERBUS 3 et BERBUS 4 respectivement, qui comme indiqué précédemment sont appliqués sur des portes ET 906 et 927 pour assurer la remise à zéro des bascules de données 302R, 304R, 306K et 302V, 3o4V, 3G6 V respectivement.
Bien entendu la présente invention n'est pas limitée aux modes de réalisation particuliers qui viennent d'être décrits mais s'étend à toutes variantes conformes à son esprit.
Dans la description qui précède, on a indiqué pour simplifier l'exposé que le réseau 100 délivre à sa sortie 102, un seuil de référence analogique VANA égal à B X CA. En réalité, le réseau 100 représenté sur la figure 7 délivre à sa sortie 102, un seuil de référence analogique VANTA égal à VRF - (B X CA). Cependant, on utilise de préférence. en entrée du dispositif de mise en forme, un filtre passe-haut qui référence le signal par rapport à VRF.
Claims (23)
1. Dispositif de mise en forme d'un signal analogique fréquentiel, caractérisé par le fait qu'il comprend un comparateur (10) qui reçoit sur une première entrée (12), un signal d'entrée (ENR, ENV) à mettre en forme et qui reçoit un seuil de référence (V.ANA) sur une seconde entrée et des moyens (S) définissant un seuil de référence (V.ANA) variable dont les évolutions sont pilotées par le niveau du signal d'entrée, les moyens définissant le seuil de référence (S) étant adaptés pour définir alternativement un seuil de référence (V.ANA) croissant ou décroissant, selon que les Impulsions du signal d'entrée sont positives ou négatives.
2. Dispositif selon la revendication 1, caractérisé par le fait que les moyens (S) définissant le seuil de référence comprennent un réseau (1do) apte à transformer un signal numérique (TODAC) qu'il reçoit en entrée en un signal analogique (V.ANA) de référence disponible sur sa sortie, le réseau (ici) comprenant un pont diviseur (R 100 à
R 118) dont les points intermédiaires sont reliés à la sortie (102) par un réseau d'interrupteurs (S 120 à S 132) commandés par le signal numérique d'entrée (TODAC), le pont diviseur (KIlO à R 118) étant relié entre deux points d'alimentation (CRN, VRF) dont l'un correspond à un signal de codage (CRN) évoluant entre deux niveaux, haut, bas, selon que le signal d'entrée présente des impulsions positives ou négatives.
3. Dispositif selon la revendication 2, caractérisé par le fait que le second point d'alimentation du pont diviseur (R110, R118) évolue entre deux valeurs selon le niveau du signal de codage (CRN).
4. Dispositif selon l'une des revendications 2 ou 3, caractérisé par le fait que le second point d'alimentation (VRF) du pont diviseur (R 111 à R 118) est généré par un étage suiveur (156) qui reçoit en entrée l'un ou l'autre de deux potentiels définis par un pont résistif (R 150, R 151, R 152), par l'intermédiaire d'interrupteurs (S 153, S 154) commandés par le signal de codage (CRN) et son complément.
5. Dispositif selon l'une des revendications I à 4, caractérisé par le fait que le signal de sortie du comparateur (15) est appliqué à l'entrée d'une porte OU exclusif dont la seconde entrée reçoit le signal de codage (CRN).
6. Dispositif selon la revendication 5, caractérisé-par le fait que le signal de sortie du comparateur (10) est appliqué à l'entrée de la porte OU exclusif (42) après inversion (40).
7. Dispositif selon l'une des revendications 5 ou 6, caractérisé par le fait que la porte OU exclusif (42) a sa sortie complémentée.
8. Dispositif selon l'une des revendications I à 7, caractérisé par le fait que les moyens définissant le seuil de référence comportent un réseau (155) apte à transformer un signal numérique (TODAC) qu'il
reçoit en entrée en un signal analogique (V.ANA) de référence
disponible sur sa sortie, reliée à l'entrée de référence fui4) du
comparateur (15).
portes (200) et les moyens additionneurs/soustracteurs (400).
comparateur (15) qui contrôlent les moyens à registre (300), le circuit à
décrémenter le contenu des moyens à registre (30), et . des moyens logiques (500) sensibles au niveau détecté en sortie du
réseau (10), . des moyens additlonneurs/soustracteurs (400) aptes à incrémenter/
signal disponible dans les moyens à registre (300) sur l'entrée du
sortie des moyens à registre (30G), pour appliquer sélectivement le
bits représentant le seuil de référence, . un circuit à portes (255) placé entre l'entrée du réseau (loi) et la
des moyens à registre numérique (300) qui contiennent un nombre de X
9. Dispositif selon la revendication 8, caractérisé par le fait qu'il comprend en outre des moyens d'échantillonnage (600, 654, D4) qui échantillonnent le signal disponible à la sortie du comparateur et par le fait que les moyens logiques (50S) sont sensibles au niveau détecté en sortie du comparateur (10) au cours de plusieurs périodes d'échantillonnage consécutives.
10. Dispositif selon l'une des revendications 8 ou 9, caractérisé par le fait que les moyens logiques (500) contrôlent le circuit à portes (200) à l'aide d'un signal FORSAX, que le circuit à portes (200) applique le signal disponible dans les moyens à registre (300) sur l'entrée (151) du réseau (155) lorsque le signal FORSAX est à un premier niveau (bas de préférence) tandis que le circuit à portes (200) applique sur l'entrée (lui) du réseau (105) un signal imposant un seuil minimal, lorsque le signal FORSAX est à un second niveau (haut de préférence), par le fait que les moyens logiques (500) génèrent un signal FORSAX au second niveau lorsque le signal KN-1, correspondant à la sortie du comparateur (10) lors de la dernière période d'échantillonnage achevée, est au niveau bas, tandis que le signal KN-2, correspondant à la sortie du comparateur (10) lors de l'avant-dernlère période d'échantillonnage achevée est au niveau haut, par le fait que les moyens logiques (500) contrôlent les moyens à registre (30G) à l'aide d'un signal NOC, que le signal NOC est déterminé en fonction du niveau du comparateur (10) au cours de trois périodes d'échantillonnage consécutives (N, N-l, N-2), que le signal NOC impose l'état des moyens à registre (300) pour la période d'échantillonnage suivante (N+1), et que le signal NOC autorise l'évolution du contenu des moyens à registre (300) s'il est à un premier niveau (bas de préférence) tandis qu'il interdit l'évolution du contenu des moyens à registre (300) s'il est à un second niveau (haut de préférence), par le fait que les moyens logiques (500) génèrent un signal NOC de second niveau si : -a) les signaux KN, KN-1 et KN-2 échantillonnés à la sortie du
comparateur sont au niveau bas, ou -b) les signaux KN, KN-2 sont au niveau bas tandis que (KN-1) est au
niveau haut, ou -c) les signaux KN, KN-2 sont au niveau haut tandis que le signal (Kn-l)
est au niveau bas, ou -d) les signaux KN-1, KN-2 sont au niveau haut tandis que le signal (KN)
est au niveau bas, par le fait que les moyens logiques (500) contrôlent les moyens addltlonneurslsoustracteurs (400) à l'aide d'un signal POM, que le signal POM est déterminé en fonction du niveau du comparateur (10) au cours de trois périodes d'échantillonnage consécutives (N, N-l et N-2), que le signal POM impose ltétat des moyens additlonneurs/soustracteurs (400) pour la période sulvante (N+I), et que le signal POM commande l'lncrémentation des moyens à registre (300) s'il est dans un premier niveau (bas de préférence) et qu'il commande par contre la décrémentation des moyens à registre (300) s'il est dans un second niveau (haut de préférence). et par le fait que les moyens logiques (500) génèrent un signal (POM) de second niveau si les signaux KN et KN-1 obtenus à la sortie du comparateur (10) sont au niveau bas tandis que le signal KN-2 est au niveau haut.
11. Dispositif selon l'une des revendications I à 10 prise en combinaison avec la revendication 2, caractérisé par le fait que le réseau (1 DO) est un réseau résistif.
12. Dispositif selon l'une des revendications 1 à 11 prise en combinaison avec la revendication 2, caractérisé par le fait que le réseau (I 00) est un réseau non linéaire.
13. Dispositif selon la revendication 12, caractérisé par le fait que le réseau (ion) génère un seuil de référence présentant une progresslon géométrique.
14. Dispositif selon l'une des revendications 12 ou 13, caractérisé par le fait que le réseau (100) génère un seuil de référence présentant une progression géométrique de 1,4.
15. Dispositif selon l'une des revendications 1 à 11 prise en combinaison avec la revendication 2, caractérisé par le fait que le réseau (1 DO) est un réseau linéaire.
16. Dispositif selon l'une des revendications 1 à 15 prise en combinaison avec la revendication 8; caractérisé par ie fait que les moyens additionneurs/soustracteurs génèrent des pas d'incrémentatlon d'une unité pour les moyens à registre (30û).
17. Dispositif selon l'une des revendications I à 16 prise en combinaison avec la revendication 8, caractérisé par le fait que les moyens additionneurs/soustracteurs (400) génèrent des pas de décrémentation de deux unités pour les moyens à registre (300).
18. Dispositif selon l'une des revendications I à 17 prise en combinaison avec la revendication 9, caractérisé par le fait que les signaux (KN-1, KN-2) échantillonnés en sortie du comparateur (15) sont mémorisés sur des bascules (600, 655).
19. Dispositif selon l'une des revendications 1 à 18 prise en combinaison avec la revendication 8, caractérisé par- le fait que les moyens à registre (300) comprennent X bascules (D).
20. Dispositif selon l'une des revendications 1 à 19 prise en combinaison avec la revendication 9, caractérisé par le fait que le signal de sortie est formé par combinaison logique des signaux KN-1 et KN-2 obtenus en sortie du comparateur lors de la dernière et de l'avantdernière période d'échantillonnage complète.
21. Dispositif selon l'une des revendications 1 à 20, caractérisé par le fait qu'il comprend des interrupteurs (23, 33) commandés par multiplexage pour appliquer alternativement des signaux différents sur la première entrée (12) du comparateur (10).
22. Dispositif selon la revendication 21, caractérisé par le fait qu'il comprend une paire de registres (600K, 650R ; 600V, 65ûV) associée à chaque signal d'entrée (ENR ; ENV) pour mémoriser les états (KN-l et KN-2) en sortie du comparateur (10) pendant les deux périodes d'échantillonnage antérieures associées respectivement à chaque signal d'entrée (ENR, ENV), par le fait qu'un registre (60qu, 600V) de chaque paire est relie à la sortie du comparateur (15) par un ensemble de multiplexage (85G) qui aiguille le signal de sortie du comparateur (10) vers le registre (600R. 600V) approprié selon le signal d'entrée traité (ENR) ou (ENV), par le fait que les registres (600R, 655R ; 600V, 650V) sont reliés aux moyens logiques (500) par un ensemble de démultiplexage (810) qui applique le contenu de l'une ou l'autre paire de registres aux moyens logiques (5G5), selon le signal d'entrée traité (ENR) ou (ENV), par le fait qu'il comprend un ensemble de X registres (300K, 305V), associé respectivement à chaque signal d'entrée ENR, ENV pour mémoriser chacun un nombre de X bits associé à chaque signal d'entrée (ENR, ENV), par le fait que les ensembles de X registres (30rJR, 300V) sont reliés à la sortie des moyens addltlonneurs/soustracteurs (400) par un ensemble de multiplexage (825) qui aiguille la sortie des moyens additionneurs/ soustracteurs (400) vers l'un ou l'autre des ensembles selon le signal d'entrée traité (ENR) ou (ENV), par le fait que les ensembles de X registres (3G5R 355V), de chaque ensemble sont reliés au circuit à portes (255) par l'intermédiaire d'un ensemble de démultiplexage (830) qui applique le contenu de l'un ou l'autre des ensembles de registres au circuit à portes (255) selon le signal d'entrée traité (ENR) ou (ENV) et par le fait que les différents ensembles de multiplexage ou démultl- plexage (800. 815, 825, 830), sont pilotés par un même signal d'adresse (D5) qui bascule entre deux états selon le signal d'entrée traité (ENR) ou (ENV).
23. Dispositif selon l'une des revendications I à 22, caractérisé par le fait qu'il comprend en outre des moyens (910, 910, 925, 930, 940) adaptés pour assurer une remise à zéro du seuil de référence si un signal n'a pas franchi le seuil associé pendant un délai déterminé.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8901177A FR2642586B1 (fr) | 1989-01-31 | 1989-01-31 | Dispositif de mise en forme de signaux analogiques frequentiels, presentant des impulsions utiles de polarite positive ou negative |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8901177A FR2642586B1 (fr) | 1989-01-31 | 1989-01-31 | Dispositif de mise en forme de signaux analogiques frequentiels, presentant des impulsions utiles de polarite positive ou negative |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2642586A1 true FR2642586A1 (fr) | 1990-08-03 |
FR2642586B1 FR2642586B1 (fr) | 1994-02-04 |
Family
ID=9378290
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8901177A Expired - Fee Related FR2642586B1 (fr) | 1989-01-31 | 1989-01-31 | Dispositif de mise en forme de signaux analogiques frequentiels, presentant des impulsions utiles de polarite positive ou negative |
Country Status (1)
Country | Link |
---|---|
FR (1) | FR2642586B1 (fr) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3335417A (en) * | 1963-09-30 | 1967-08-08 | Servo Corp Of America | Synchro-to-digital converter |
US4091379A (en) * | 1976-05-03 | 1978-05-23 | Litton Business Systems, Inc. | Analog to digital wave shaping system |
JPS57202125A (en) * | 1981-06-08 | 1982-12-10 | Olympus Optical Co Ltd | Variable reference voltage generating circuit |
GB2120030A (en) * | 1982-03-04 | 1983-11-23 | Sansui Electric Co | Digital signal demodulator circuit |
JPS60112327A (ja) * | 1983-11-22 | 1985-06-18 | Sharp Corp | Mos集積回路のdaコンバ−タ |
JPS60216630A (ja) * | 1985-03-25 | 1985-10-30 | Fujitsu Ltd | ステツプ発生器 |
-
1989
- 1989-01-31 FR FR8901177A patent/FR2642586B1/fr not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3335417A (en) * | 1963-09-30 | 1967-08-08 | Servo Corp Of America | Synchro-to-digital converter |
US4091379A (en) * | 1976-05-03 | 1978-05-23 | Litton Business Systems, Inc. | Analog to digital wave shaping system |
JPS57202125A (en) * | 1981-06-08 | 1982-12-10 | Olympus Optical Co Ltd | Variable reference voltage generating circuit |
GB2120030A (en) * | 1982-03-04 | 1983-11-23 | Sansui Electric Co | Digital signal demodulator circuit |
JPS60112327A (ja) * | 1983-11-22 | 1985-06-18 | Sharp Corp | Mos集積回路のdaコンバ−タ |
JPS60216630A (ja) * | 1985-03-25 | 1985-10-30 | Fujitsu Ltd | ステツプ発生器 |
Non-Patent Citations (4)
Title |
---|
IBM TECHNICAL DISCLOSURE BULLETIN, vol. 18, no. 10, mars 1976, pages 3210-3212, New York, US; S.S. CROW: "Comparator with adaptive minimum threshold" * |
PATENT ABSTRACTS OF JAPAN, vol. 10, no. 65 (E-388)[2122], 14 mars 1986; & JP-A-60 216 630 (FUJITSU K.K.) 30-10-1985 * |
PATENT ABSTRACTS OF JAPAN, vol. 7, no. 52 (E-162)[1197], 2 mars 1983; & JP-A-57 202 125 (OLYMPUS KOGAKU KOGYO K.K.) 10-12-1982 * |
PATENT ABSTRACTS OF JAPAN, vol. 9, no. 266 (E-352)[1989], 23 octobre 1985; & JP-A-60 112 327 (SHARP K.K.) 18-06-1985 * |
Also Published As
Publication number | Publication date |
---|---|
FR2642586B1 (fr) | 1994-02-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2544932A1 (fr) | Amplificateur vertical d'oscilloscope comportant un circuit declencheur logique booleen a declenchement hierarchise | |
EP1080431A1 (fr) | Systeme d'acquisition de donnees comprenant un circuit de conversion d'un signal d'entree analogique haute frequence en une pluralite de signaux numeriques | |
FR2693860A1 (fr) | Convertisseur parallèle-série. | |
EP0306392B1 (fr) | Circuit de détection de transitions d'adresses | |
EP0599746B1 (fr) | Compteur rapide permettant alternativement de compter et de décompter des trains d'impulsions | |
EP0475862B1 (fr) | Compteur/diviseur rapide et application à un compteur avaleur | |
FR2470501A1 (fr) | Equipement d'essai de televiseur recepteur de teletexte | |
EP0023852A1 (fr) | Procédé et dispositif pour la mise en phase d'une horloge locale | |
FR2642586A1 (fr) | Dispositif de mise en forme de signaux analogiques frequentiels, presentant des impulsions utiles de polarite positive ou negative | |
FR2674968A1 (fr) | Unite formant microcontroleur et comportant un dispositif d'acces a une memoire etendue. | |
FR2610154A1 (fr) | Generateur de signaux de cadencement, notamment pour les systemes informatises de test de circuits integres | |
EP1101316A1 (fr) | Procede de recuperation d'horloge lors de l'echantillonnage de signaux de type numerique | |
EP0246135B1 (fr) | Détécteur de phase et de fréquence, et son utilisation dans une boucle à verrouillage de phase | |
FR2642587A1 (fr) | Perfectionnements aux dispositifs assurant une mise en forme de signaux analogiques frequentiels | |
FR2642585A1 (fr) | Dispositif de mise en forme de signaux analogiques frequentiels | |
FR2642588A1 (fr) | Dispositif de mise en forme de signaux analogiques frequentiels, a dynamique elevee | |
FR2588088A1 (fr) | Dispositif de generation de signaux de temps | |
FR2643524A1 (fr) | Procede et dispositif de synchronisation bit dans un recepteur de transmission de donnees numeriques | |
EP0092879B1 (fr) | Dispositif de synchronisation bit pour modulateur-démodulateur ou récepteur de transmission de données | |
EP0189744A1 (fr) | Diviseur de fréquences | |
EP0196255B1 (fr) | Procédé d'extraction d'un signal d'horloge synchrone à partir d'un signal codé en simple ou double densité, et dispositif permettant la mise en oeuvre du procédé | |
EP0016692B1 (fr) | Circuit comparateur de fréquences et dispositif d'appel sélectif comportant un tel circuit | |
EP0643502B1 (fr) | Dispositif de filtrage de gigue de déjustification positive d'un train numérique et application au filtrage de gigue de déjustification positive et positive-négative d'un train numérique | |
EP0169089B1 (fr) | Dispositif élémentaire de traitement de données | |
EP0810507A1 (fr) | Procédé et dispositif programmable de génération d'impulsions de largeur variable |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |