FR2632436A1 - Procede d'adressage d'un ecran matriciel fluorescent a micropointes - Google Patents

Procede d'adressage d'un ecran matriciel fluorescent a micropointes Download PDF

Info

Publication number
FR2632436A1
FR2632436A1 FR8807288A FR8807288A FR2632436A1 FR 2632436 A1 FR2632436 A1 FR 2632436A1 FR 8807288 A FR8807288 A FR 8807288A FR 8807288 A FR8807288 A FR 8807288A FR 2632436 A1 FR2632436 A1 FR 2632436A1
Authority
FR
France
Prior art keywords
circuit
potential
input
state
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8807288A
Other languages
English (en)
Other versions
FR2632436B1 (fr
Inventor
Jean-Frederic Clerc
Anne Ghis
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Commissariat a lEnergie Atomique et aux Energies Alternatives CEA
Original Assignee
Commissariat a lEnergie Atomique CEA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Commissariat a lEnergie Atomique CEA filed Critical Commissariat a lEnergie Atomique CEA
Priority to FR8807288A priority Critical patent/FR2632436B1/fr
Priority to EP89401477A priority patent/EP0345148B1/fr
Priority to DE89401477T priority patent/DE68909495T2/de
Priority to CA000601313A priority patent/CA1324685C/fr
Priority to US07/359,335 priority patent/US5138308A/en
Priority to JP1140215A priority patent/JP2642193B2/ja
Priority to KR1019890007611A priority patent/KR970006857B1/ko
Publication of FR2632436A1 publication Critical patent/FR2632436A1/fr
Application granted granted Critical
Publication of FR2632436B1 publication Critical patent/FR2632436B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

Procédé de réglage de la brillance d'un écran fluorescent à micropointes et dispositif pour la mise en oeuvre de ce procédé. Ce type d'écran est matriciel et adressé par un balayage de lignes, un pixel est formé à chaque croisement ligne-colonne. Pour un pixel " allumé ", pendant un temps de sélection T de la ligne correspondante, une quantité de charges est émise par les micropointes associées. Le réglage de la brillance s'effectue pendant le temps de sélection de chaque ligne, par le contrôle de la quantité de charges émises par les micropointes de chaque pixel à allumer, cette quantité de charges étant identique pour chaque pixel. Application à l'affichage.

Description

PROCEDE D'ADRESSAGE D'UN ECRAN MATRICIEL FLUORESCENT A
MICROPOINTES
DESCRIPTION
La présente invention a pour objet un procédé d'adressage d'un écran fluorescent à micropointes et un
dispositif pour La mise en oeuvre de ce procédé.
L'invention s'applique notamment à La réalisation d'afficheurs permettant la visualisation d'images fixes ou animées. Les écrans fluorescents à micropointes sont connus et notamment décrits dans le rapport du congrès international "Japan Display 86", page 512. On en rappelle ici les principales
caractéristiques connues.
Un tel écran, représenté schématiquement en perspective sur la figure 1, comporte une cellule sous vide comprenant un support inférieur 1, transparent ou non, sur lequel sont disposées des colonnes conductrices 3 (conducteurs cathodiques) supportant des micropointes métalliques 6. Les colonnes croisent des lignes conductrices perforées 4 (grilles). Toutes les micropointes positionnées à un croisement d'une ligne et d'une colonne ont leur sommet sensiblement en face d'une perforation de la ligne. Les lignes et les colonnes sont séparées par une couche isolante 5, en silice par exemple, pourvue d'ouvertures permettant le passage des micropointes. Une couche de matériau fluorescent 7 est en regard des grilles; cette couche est
déposée sur une couche conductrice transparente 8 (anode), elle-
même reposant sur un support supérieur 2, transparent.
Le matériau fluorescent est du sulfure de zinc, par exemple. Les supports sont, par exemple, en verre. Chaque intersection d'une grille et d'un conducteur cathodique correspond à un pixel. Pour des potentiels convenables appliqués à une grille et à un conducteur cathodique, les micropointes - il peut y en avoir jusqu'à plusieurs milliers - placées à l'intersection de la grille et du conducteur cathodique émettent des électrons qui vont exciter le matériau fluorescent lorsque sur l'anode est appliqué un potentiel supérieur ou égal au
potentiel appliqué à la grille.
On a représenté, figure 2, une évolution typique du courant I correspondant au flux d'électrons traversant l'anode en fonction des variations de la différence de potentiel entre conducteur cathodique et grille Vgc. Cet exemple est donné pour 4 -2 une densité de micropointes de 10 mm et pour des perforations de la grille de 1,4 micron de diamètre. Pour une différence de potentiel inférieure à Vgc=Vmin=40V par exemple, l'émission est
pratiquement nulle et la brillance de l'écran est négligeable.
Au-delà de cette valeur limite Vmin, l'émission croit de manière non linéaire pour atteindre, à Vgc=Vop=80V par exemple, lmA/mm, ce qui est suffisant pour obtenir une forte brillance sur l'écran. La brillance parasite obtenue pour des différences de potentiels Vgc<40 volts est fonction du nombre de lignes de L'écran. Pour des écrans de type écran videéo, cette brillance
parasite est négligeable.
La valeur du courant émis pour une tension Vgc donnée dépend pour une micropointe isolée: - de la géométrie, c'est-à-dire de la distance grillepointe, - du métal de la pointe, l'énergie d'extraction des électrons dépendant de ce métal,
- du profil de la pointe et de son état de surface.
Les écrans actuels présentent plusieurs milliers de micropointes par pixel. Cela permet de moyenner les écarts d'émission pointe à pointe. Toutefois de fortes inhomogénéités dans les valeurs de ces paramètres occasionnent des fluctuations
de brillance sur l'écran.
Pour un tel écran, l'affichage est matriciel; les lignes sont formées par les grilles, les colonnes le sont par les conducteurs cathodiques. Les lignes sont portées séquentiellement à un potentiel Vg>O pendant un temps de sélection T et les colonnes sont portées à un potentiel correspondant à l'information à afficher. Le tableau 1 ci-dessous donne un exemple de potentiels appliqués aux lignes et aux colonnes et les états des pixels correspondant à l'intersection de ces lignes et de ces colonnes, l'anode étant portée à un potentiel supérieur ou égal à Vg. Les valeurs données dans cet exemple, correspondent
aux caractéristiques de l'écran mentionnées ci-dessus.
TABLEAU 1
Lignes Colonnes Pixels Vg = 40 V Vc 0 V (Vg - Vc = 40-V) éteint (ligne séLectée) Vc - 40 V (Vg - Vc =.80 V) allumé Vg = 0 V Vc 0 V (Vg - Vc = O) éteint (ligne non séLectée) Vc - 40 V (Vg - Vc = 40 V) éteint
On explicite comme suit cet exemple.
L'émission d'électrons par les micropointes dépend essentiellement de la différence entre les potentiels appliques sur les grilles et Les conducteurs cathodiques. Le potentiel
appliqué sur l'anode est fixé une fois pour toutes.
Pour une ligne non séLectée, Le potentiel de grille Vg est nul alors que le potentiel de cathode Vc pour La colonne considérée peut être: soit égal à OV, soit égal à -40V. La différence de potentiels Vgc=Vg-Vc est alors inférieure ou égale à 40V, donc inférieure ou égale au seuil d'émission Vmin (figure 2). Pour une ligne séLectée, le potentiel de grille Vg est égal à 40V. Le potentiel de cathode Vc pour la colonne considérée est: soit nul et dans ce cas Vgc=40V, Vgc=Vmin et il n'y a pratiquement pas d'émission d'électrons, soit égale à -40V et dans ce cas Vgc=80V, Vgc=Vop et il y a une forte émission d'électrons. L'émission d'électrons par les micropointes a lieu
essentiellement pendant le temps o, pour un couple grille-
conducteur cathodique donné, la différence de potentiel Vgc est
de l'ordre de Vop.
Mais on a noté précédemment que de fortes inhomogénéités existaient dans la structure de l'écran. La figure 3 représente un exempte des fluctuations de la réponse en courant traversant l'anode - correspondant à l'émission des électrons par les micropointes - en fonction de la différence de potentiels Vgc. Deux courbes sont représentées pour deux pixels A et B distincts de l'écran et ne présentant pas les mêmes caractéristiques. On constate que pour la même différence de potentiels Vop=80V, le pixel A est très brillant et le pixel B
peu lumineux.
C'est cet inconvénient majeur de ce type d'écran
fluorescent à micropointes que pallie la présente invention.
Grâce à la présente invention, la brillance de tous les pixels allumés de l'écran est identique malgré les inhomogénéités de structure de l'écran. Pour ce faire, on égalise la quantité totale de charges émises par les micropointes correspondant à des
pixels allumés.
De manière plus précise, l'invention a pour objet un procédé d'adressage d'un écran matriciel fluorescent à micropointes pour l'affichage d'une image vidéo à l'aide de pixels susceptibles de prendre soit l'état "allumé", soit l'état "éteint", et l'uniformisation à une valeur réglable à volonté, de la brillance des pixels à l'état "allumé" de cet écran, ledit écran comprenant une cellule sous vide comportant un support inférieur sur lequel sont disposées selon les deux directions de la matrice des colonnes conductrices (conducteurs cathodiques) supportant des micropointes métalliques et, par dessus les colonnes, des lignes conductrices perforées (grilles), chaque croisement d'une ligne i et d'une colonne j correspondant à un pixel, chaque micropointe ayant son sommet sensiblement en face d'une perforation de la lignè, lignes et colonnes étant séparées par une couche isolante pourvue d'ouvertures permettant le passage des micropointes, une couche de matériau fluorescent étant en regard des grilles, cette couche étant disposée sur une couche conductrice transparente (anode) elle-même reposant sur un support supérieur transparent, l'affichage d'une trame de l'image se faisant en adressant séquentiellement-chaque Ligne de conducteur grille pendant un temps de sélection T à l'intérieur duquel on adresse simultanément par un signal de données tous Les pixels de la ligne en cours d'adressage pour "allumer" ceux des pixels de cette ligne qui doivent l'être, caractérisé en ce que: - on réalise l'adressage d'une ligne i en portant le conducteur grille correspondant à un-potentiel Vg constant pendant le temps de sélection T, pendant le temps de sélection T de la ligne i, et dans cet ordre - on porte tous les conducteurs cathodiques (colonnes) correspondant à un pixel de cette ligne i devant être allumé, à un potentiel Vc tel que la différence de potentiel Vg-Vc soit suffisante pour "allumer" les pixels en assurant une émission d'électrons significative par les micropointes; - on isole les conducteurs cathodiques et on laisse chacun des condensateurs élémentaires formés par la couche isolante, par la grille et le conducteur cathodique de chaque pixel "allumé" se décharger librement sur son impédance interne, jusqu'à ce que la variation de différence de potentiel spontanée entre ses deux électrodes grille et conducteur cathodique atteigne pour chaque pixel un niveau corresnondant è la brillance choisie pour tous les pixels "allumés" de l'écran; - au moment o, pour chaque pixel- "'allumé", cette condition est réalisée, on agit à nouveau sur son potentiel Vc de conducteur cathodique en le portant à une valeur réalisant l'extinction du pixel. L'invention a aussi pour objet un dispositif pour la mise en oeuvre du procédé, comprenant un étagede commande pour chaque conducteur, caractérisé en ce que chaque étage de commande comprend: - un circuit du type "trois états" comportant: une première entree E1 portée à un potentiel V1 par une alimentation extérieure; une seconde entrée E2 portée à un potentiel V2 par une alimentation extérieure; une sortie S délivrant le potentiel Vc, Vc prenant de manière récurrente une valeur dépendant de l'état o se trouve le circuit pendant le temps de sélection T d'une ligne, pendant une première durée tl fixe débutant avec le temps de sélection T de chaque ligne, le circuit est dans un état 1, Vc est porté au potentiel V1 tel que la différence Vg-V1 soit suffisante pour "allumer" le pixel, pendant une seconde durée t2 dépendant de chaque pixel, le circuit est dans un état 2 de haute impédance, Vc varie de façon spontanée quasi linéairement de V1 à un potentiel Vd déterminé de manière à obtenir la brillance choisie pour les pixels "allumés", pendant une troisième durée t3 correspondant à T-(tl+t2), le circuit est dans un état 3, Vc est porté et maintenu au potentiel V2 jusqu'au retour du circuit à l'état 1, - un circuit de mise en forme délivrant des signaux commandant des passages d'un état à un autre du circuit du type "trois états", lesdits signaux étant délivrés sur deux sorties Sml et Sm2 reliées respectivement à deux entrées Eml et Em2 du circuit de type "trois états", le circuit de mise en forme ayant en outre une entrée E6 reliée à la sortie d'une alimentation commune à tous les étages de commande, délivrant un signal Sl de durée tl, périodique de période T (temps de sélection d'une grille), - un circuit comparateur ayant une entrée E8 reliée à la sortie S du circuit de type "trois états", une entrée E9 reliée à une sortie d'une alimentation délivrant un potentiel V3>Vd, une entrée E10 reliée à une sortie d'une alimentation (28) délivrant un potentiel V4Vd, V4 étant réglable en fonction de la brillance de l'écran choisi, le circuit comparateur délivrant sur une sortie Sc un signal de commande sur une
entrée E7 du circuit de mise en forme.
Selon un mode préféré de réalisation, le circuit du type "trois états" comprend: deux transistors T1 et T2 de type transistor à effet de champ, connectés entre eux par leur drain, la sortie S du circuit du type "trois états" étant reliée à la connexion drain-drain des transistors T1 et T2, la source du transistor T1 étant reliée à l'entrée El, la source du transistor T2 étant reliée à l'entrée E2, - un étage de translation relié aux entrées El, E2, Eml, Em2, aux grilles des transistors T1 et T2, et à deux alimentations délivrant respectivement des potentiels A1 et A2, ledit étage assurant la translation des potentiels A1 et A2 aux potentiels V2 et V2-Vs2 d'une part et des potentiels A1 et A2 aux potentiels V1 et V1+Vsl d'autre part, Vsl et Vs2 étant les
tensions de seuil des transistors T1 et T2.
SeLon un mode préféré de réalisation, le circuit comparateur comprend un circuit résistif relié à l'entrée E9 et connecté au drain d'un transistor T3 de type transistor à effet de champ; ledit transistor T3 est relié par sa grille à l'entrée E8, et par sa source à l'entrée E10. La connexion drain-circuit résistif est reliée à L'entrée d'un étage de translation dont la sortie est reliée à la sortie Sc. Cet étage de translation est relié en outre à deux alimentations délivrant respectivement des potentiels A1, A2, cet étage de translation assure la translation
des potentiels V3 et V4 aux potentiels A2 et A1.
Selon un mode préféré de réalisation, le circuit de mise en forme comprend un circuit réalisant une fonction "décalage", et un circuit réalisant une fonction "verrouillage"
délivrant respectivement des signaux sur les sorties Sml et Sm2.
Dans le reste de la description, on appellera
respectivement les fonctions de décalage et de verrouillage par
leur terminologie anglo-saxonne "Shift" et "enable".
D'autres caractéristiques et avantages de l'invention
ressortiront mieux de la description qui va suivre, donnée à
titre purement illustratif et nullement limitatif, en référence aux figures annexées dans lesquelles: - la figure 1, déjà décrite et relative à l'art antérieur, représente schématiquement en perspective un écran fluorescent à micropointes, - la figure 2, déjà décrite et relative à l'art antérieur, représente une courbe typique de la réponse en courant correspondant aux flux d'émission des micropointes en fonction des variations de la différence de potentiels entre conducteur cathodique et grille Vgc, - la figure 3, déjà décrite et relative à l'art antérieur, représente un exemple de La réponse en courant correspondant aux flux d'émission d'électrons des micropointes associées à deux pixels distincts en fonction des variations de la différence de potentiels entre conducteur cathodique et grille Vgc, - la figure 4 représente un schéma général d'un étage de commande d'une colonne (conducteur cathodique) conforme à l'invention, - la figure 5 représente un exemple de circuit du type "trois états" utilisé dans le dispositif de commande conforme à l'invention, - la figure 6 représente un exemple de circuit comparateur utilisé dans le dispositif de commande conforme à l'invention, - la figure 7 représente un exemple de chronogrammes des potentiels appliqués aux entrées E6 et E7 du circuit de mise en forme, aux sorties Sml et Sm2 correspondant aux fonctions "shift" et "enable" du circuit de mise en forme, et en sortie S du
circuit du type "trois états".
Sur la figure 4, on voit un étage de commande d'une colonne conductrice (conducteur cathodique non représenté)
représenté de manière schématique.
Cet étage de commande comprend un circuit 10 du type "trois états", un circuit de mise en forme 16 et un circuit comparateur 24. On a aussi représenté Les diverses alimentations 12, 14, 18, 20, 22, 26, 28 délivrant Les potentiels utilisés par les circuits 10, 16, 24. Ces alimentations sont communes aux
étages de commande de toutes les colonnes.
Le circuit 10 de type "trois états" est, comme on le voit sur la figure 5, composé par exemple de deux transistors à effet
de champ T1 et T2 et d'un étage de translation 30.
Les transistors T1 et T2 sont connectés entre eux par leur drain. Leur connexion est retiée à une sortie S du circuit du type à "trois états". La sortie S délivre Le potentiel Vc de commande du conducteur cathodique affecté à l'étage de commande. La source du transistor T1 est reliée à une entrée E1 du circuit 10. La source du transistor T2 est reliée à unç entrée E2 du circuit 10. Les grilles des transistors T1 et T2 sont reliées à l'étage de translation 30; l'étage de translation 30 est relié aux entrées E1 et E2, et aux entrées Eml, Em2 du circuit 10 du
type "trois états".
L'étage de translation 30 assure la translation des potentiels A1 et A2 délivrés par les alimentations 18, 20 aux potentiels V2 et V2-Vs2 d'une part et aux potentiels-VI et V1+Vsl. A1 peut être égal à QV et A2 à 5V par exemple. Vsl et Vs2
sont des potentiels de seuil des transistors T1 et T2.
Le potentiel Vc prend des valeurs différentes selon
l'état du circuit 10: -
- état 1: Vc varie de V2 à V1 (variation correspondant à la charge du condensateur élémentaire formé par la couche isolante 5 entre grille 4 et conducteur cathodique par l'intermédiaire de la résistance d'un conducteur cathodique 3), - état 2: Vc varie de Vi à Vd, le circuit 10 est en état de haute impédance, le conducteur cathodique qui lui est relié est isolé, le condensateur élémentaire se décharge sur son impédance interne de manière quasi linéaire car la constante de temps de décharge est alors très grande; quand Vc atteint la valeur Vd le circuit 10 passe dans l'état 3, état 3: Vc est porté (par décharge du condensateur élémentaire sur la résistance du conducteur cathodique) de Vd à V2 et est maintenu à cette valeur jusqu'au retour du circuit 10 à
l'état 1.
Les potentiels V1 et V2 appliques respectivement sur les entrées E1 et E2 sont délivrés par les alimentations 12 et 14 respectivement. La valeur de V1 peut être - 40 V par exemple et la valeur de V2 peut être OV par exemple. Les passages de l'état 3 à l'état 1 et de l'état 1 à l'état 2 sont commandés par l'intermédiaire des entrées Eml et Em2 par le circuit 16 de mise en forme à partir d'un signal S1 délivré sur l'entrée E6 du circuit 16 par l'alimentation 22 commune à tous les étages de commande. Le signal S1 est un créneau de tension de durée tl, périodique de période T (temps de sélection d'une grille). Le front montant de S1 correspond au passage de l'état 3 à l'état 1, le front descendant correspond au
passage de l'état I à l'état 2.
Le signal S1 est obtenu de façon classique à partir d'un circuit réalisant une fonction horloge de synchronisation ligne
et d'un circuit de type monostable.
Le passage à l'état 3 est commandé également par l'intermédiaire des entrées Eml, Em2 par le circuit 16 de mise en forme à partir d'un signal approprié délivré sur son entrée E7
par la sortie Sc du circuit 24 comparateur.
La sortie S délivre donc périodiquement à la période T temps de sélection d'une grille, le potentiel Vc qui permet l'"allumage" du pixel correspondant au croisement de la grille sélectée et du conducteur cathodique rattaché à l'étage de commande considéré. L"'allumage" est validé par un commutateur 15 (Switch en terminologie anglo-saxonne) relié à la sortie S par
une entrée Es.
Si le pixel considéré doit être allumé, alors le commutateur 15 délivre le potentiel Vc sur une sortie Ss reliée au conducteur cathodique rattaché à ce pixel, sinon le commutateur 15 délivre le potentiel V2 par exemple sur sa sortie Ss et le pixel est "éteint". Un tel commutateur se trouve de
manière usuelle dans les dispositifs de ce type.
Le circuit 16 de mise en forme comporte des circuits 17, 19 réalisant des fonctions "shift" et "enable". Une sortie Sml, Sm2 est attribuée à chaque fonction. La sortie Sml est reliée à l'entrée Eml, du circuit 10 du type à "trois états" et la sortie Sm2 est reliée à l'entrée Em2 de ce circuit 10. Le circuit 16 de mise en forme est alimenté par des potentiels A1 et A2 délivrés par les alimentations 18 et 20 reliées respectivement aux entrées E4 et E5. Le potentiel A1 est un potentiel nul par exemple, et le
potentiel A2 est un potentiel de 5V par exemple.
Le tableau 2 ci-dessous est La table 'logique du circuit de mise en forme réalisant les fonctions "shift" et "enable" en sortie Sml et Sm2, à partir des potentiels délivrés sur les
entrées E6 et E7.
TABLEAU 2
E6 E7 Sml:fonction Sm2:fonction "shift" "enable"
OV OV OV OV
V OV 5V OV
OV 5V OV 5V
V 5V 5V OV
Les valeurs OV et 5V des différents potentiels ne sont
données qu'à titre indicatif.
Le tableau 3 ci-dessous est la table logique du circuit "trois états" associé au circuit de mise en forme; ce tableau 3 donne le signal délivré en sortie S du circuit 10 à partir des
signaux appliqués aux entrées Eml et Em2.
TABLEAU 3
Eml Em2 S
OV O V V2
V OV Vl OV 5V état de haute V 5V impédance
__ _ _ _ _ _ _ _
Dans un autre mode de réalisation, le circuit de mise en forme commande le transistor T1 du circuit "trois états" qui a la même structure que le circuit représenté figure 5, en appliquant le signal S1 sur l'entrée Eml et il commande le transistor T2 du circuit "trois états" en appliquant sur l'entrée Em2 un signal issu d'une combinaison logique du signal S1 et du
signal délivré par le circuit de comparaison.
Les tableaux 4 et 5 ci-dessous sont les tables logiques respectivement du circuit de mise en forme et du circuit "trois
états" associés, correspondant à cette variante.
Le tableau 4 donne Les potentiels délivrés sur les sorties Sml et Sm2 du circuit de mise en forme à partir des
potentiels délivrés sur les entrées E6 et E7 de ce circuit.
Le tableau 5 donne les potentiels délivrés sur la sortie S du circuit "trois états" à partir des potentiels délivrés par le circuit de mise en forme, sur les entrées Eml, Em2.
TABLEAU 4
E6 E7 Sml Sm2
OV OV OV 5V
OV 5V OV OV
V OV 5V OV
5V 5V 5V OV
TABLEAU 5
Eml Em2 S OV OV haute impédance V OV Vi
OV 5V V2
V 5V vl Sur la figure 6, on voit un exemple de réalisation d'un circuit 24 comparateur. Ce circuit 24 est constitué d'un circuit résistif, d'un transistor T3, à effet de champ par exemple, et
d'un étage de translation 42.
Suivant La valeur du potentiel Vc appliqué à l'entrée E8 reliée à la grille du transistor T3, le circuit délivrera des potentiels A1 ou A2 sur sa sortie Sc. Les potentiels de sortie appliques à Sc en fonction de la valeur du potentiel appliqué à l'entrée E8 sont résumés sur le tableau 6 suivant:
TABLEAU 6
Potentiel Vc appliqué Potentiel appliqué sur L'entrée E8 sur la sortie Sc Vc > Vd OV Vc < Vd 5V La source du transistor T3 est reliée à une entrée E10 du circuit 24 comparateur. L'entrée E10 est portée à un potentiel V4=Vd-Vs3 par l'intermédiaire d'une alimentation 28. Vs3 est le potentiel de seuil du transistor T3. L'alimentation 28 permet de faire
varier la valeur du potentiel V4 gr ce.à un réglage externe 29.
Le potentiel Vs3 étant fixe, les variations de V4 correspondent à des variations de Vd. En jouant sur la valeur de Vd, on peut obtenir la brillance de l'écran désirée. Le circuit 40 résistif est relié d'une part au drain du transistor T3 et d'autre part à une entrée E9 du circuit 24 comparateur. L'entrée E9 est portée à
un potentiel V3 par l'intermédiaire d'une alimentation 26.
La valeur du potentiel V3 est supérieure à Vd.
Si le potentiel appliqué à l'entrée E8 est supérieur à (Vd - Vs3) + Vs3 aLors Le transistor T3 est passant et L'entrée
de l'étage de translation 42 est portée au potentiel V4=Vd-Vs3.
Si le potentiel appliqué à L'entrée E8 est inférieur à (Vd - Vs3) + Vs3 alors le transistor T3 est bloqué et L'entrée de
L'étage de translation 42 est portée au potentiel V3.
L'étage de translation 42 a pour fonction de déLivrer sur la sortie Sc un potentiel égal à A1=OV, par exemple, si son entrée est portée 'au potentiel V4=Vd-Vs3 et un potentiel égal à
A2=5V, par exemple, si son entrée est portée au potentiel V3.
On voit sur la figure 7 un exemple de chronogrammes des potentiels appliqués aux entrées E6 (signal S1: chronogramme 50) et E7 (reliée à la sortie Sc du circuit 24 comparateur: chronogramme 52) du circuit de mise en forme, aux sorties Sml et Sm2 correspondant aux fonctions "shift" et "enable" du circuit de mise en forme (chronogrammes 54 et 56 respectivement) et en sortie S (signal Vc: chronogramme 58) du circuit du type "trois états". Les chronogrammes présentés sur la figure 7 correspondent
aux tableaux 2 et 3.
Ces chronogrammes correspondent à un pixel allumé. Le
temps de sélection T est divisé en trois durées.
La durée tl, qui débute avec le temps de sélection de ligne T, est fixe. Cette durée tl est déterminée par le signal S1. Elle est choisie la plus courte possible mais suffisamment longue pour permettre la charge de la capacité colonne (qui correspond à la capacité créée par un conducteur cathodique, la
grille en regard et l'isolant intercalé) du pixel considéré.
Cette charge s'effectue par l'intermédiaire de la résistance colonne (qui correspond à la résistance d'un conducteur cathodique). Pour les écrans considérés du type écran vidéo tl = 1 - s convient. Pendant la durée tl, Vc varie du potentiel V2 au potentiel V1. Le circuit comparateur 24 détecte un premier passage de Vc par la valeur Vd. Le potentiel délivré sur la sortie Sc du circuit comparateur 24 passe alors de la valeur A1 à
la valeur A2, de 0 à 5V par exemple (front de montée).
Le front de montée du signal délivré sur la sortie Sml du circuit 17 "shift" est déclenché par le front de montée du signal S1. Le front de descente du signal délivré sur la sortie Sml a lieu pendant la durée t2. Le front de montée du signal délivré sur la sortie Sm2 du circuit 19 "enable" est déclenché
par le front de descente du signal S1.
La durée t2 débute à la fin de tl. Le conducteur cathodique est isolé: son étage de commande est en état de haute impédance. Les micropointes émettent des électrons, le potentiel du conducteur cathodique considéré croit de manière quasi linéaire à partir de V1 pour atteindre Vc=Vd. La deuxième détection de ce potentiel par le circuit 24 comparateur met fin à la durée t2 (front de descente du signal délivré sur la sortie Sc). Le front de descente du signal délivré sur la sortie Sm2 du circuit 19 "enable" est déclenché par Le front de descente
du signal délivré sur la sortie Sc du comparateur 24.
La durée t3 débute Lorsque t2 s'achève et se termine avec le temps de sélection de la ligne T. Le potentiel Vc varie de Vd à la valeur V2 suivant La courbe de décharge de la capacité colonne sur la résistance colonne, puis est maintenu à cette
valeur pendant toute la fin de la durée t3.
On remarque sur la figure 7, que l'émission débute pendant la durée tl. Mais cette dernière est choisie suffisamment
courte pour que l'émission résultante soit négligeable.
L'émission d'électrons par les micropointes a donc lieu principalement durant t2. La tension Vc du conducteur cathodique passe de V1 à Vd, ce qui correspond à l'émission d'une quantité
de charges: q = C x (V1 - Vd).
C est la valeur de la capacité colonne définie plus
haut, elle est pratiquement identique pour chaque colonne.
Pour avoir un pixel éteint, le conducteur cathodique correspondant est au potentiel V2 pendant Le temps de sélection
de la Ligne correspondante.
La quantité de charges émises, pendant le temps de sélection T d'une ligne, par un pixel allumé associé, est donc contrôlée conformément à L'inventien par le choix de la tension Vd. Ce contrôle, effectué pendant une durée t2 qui peut varier d'un conducteur cathodique à l'autre, Dermetde s'affranchir des fluctuations de courants observées sur l'anode aux différents pixels de l'écran (figure 3). Il est ainsi aisé d'obtenir d'une part une brillance uniforme de l'écran et d'autre part, de régler
l'intensité de cette brillance.
17 2632436

Claims (5)

REVENDICATIONS
1. Procédé d'adressage d'un écran matriciel fluorescent à micropointes pour l'affichage d'une image vidéo à l'aide de pixels susceptibles de prendre soit l'état "allumé", soit l'état "éteint", et l'uniformisation à une valeur réglable à volonté, de la brillance des pixels à l'état "allumé" de cet écran, Ledit écran comprenant une cellule sous vide comportant un support inférieur (1) sur lequel sont disposées selon les deux directions de la matrice des colonnes conductrices (3) (conducteurs cathodiques) supportant des micropointes métalliques (6) et, par dessus les colonnes, des lignes conductrices perforées (4) (grilles), chaque croisement d'une ligne i et d'une colonne j correspondant à un pixel, chaque micropointe (6) ayant son sommet sensiblement en face d'une perforation de la ligne, lignes et colonnes étant séparées par une couche isolante (5) pourvue d'ouvertures permettant le passage des micropointes, une couche de matériau fluorescent (7) étant en regard des grilles (4), cette couche étant disposée sur une couche (8) conductrice transparente (anode) elle-même reposant sur un support supérieur transparent (2), l'affichage d'une trame de l'image se faisant en
adressant séquentiellement chaque ligne de conducteur grille -
pendant un temps de sélection T à l'intérieur duquel on adresse simultanément par un signal de données tous les pixels de la ligne en cours d'adressage pour "allumer" ceux des pixels de cette ligne qui doivent l'être, caractérisé en ce que: - on réalise l'adressage d'une ligne i en portant le conducteur grille correspondant à- un potentiel Vg constant pendant le temps de sélection T, pendant le temps de sélection T de la ligne i, et dans cet
ordre: -
- on porte tous les conducteurs cathodiques (cotonnes) correspondant à un pixel de cette ligne i devant être allumé, à un potentiel Vc tel que la différence de potentiel Vg-Vc soit suffisante pour "allumer" les pixels en assurant une émission d'électrons significative par les micropointes; - on isole les conducteurs cathodiques et on laisse chacun des condensateurs élémentaires formés par la couche isolante (5), par la grille et le conducteur cathodique de chaque pixel "allumé" se décharger librement sur son impédance interne, jusqu'à ce que la variation de différence de potentiel
spontanée entre ses deux électrodes grille et conducteur catho-
dique atteigne pour chaque pixel un niveau correspondant à la brillance choisie pour tous les pixels "allumés" de l'écran; - au moment o, pour chaque pixel "allumé", cette condition est réalisée, on agit à nouveau sur son potentiel Vc de conducteur cathodique en le portant à une valeur réalisant l'extinction du pixel.
2. Dispositif pour la mise en oeuvre du procédé selon la revendication 1, comprenant un étage de commande pour chaque conducteur (3), caractérisé en ce que chaque étage de commande comprend: - un circuit (10) du type "trois états" comportant: une première entree E1 portée à un potentiel V1 par une alimentation (12) extérieure; une seconde entrée E2 portée à un potentiel V2 par une alimentation (14) extérieure; une sortie S délivrant le potentiel Vc, Vc prenant de manière récurrente une valeur dépendant de l'état o se trouve le circuit (10) pendant le temps de sélection T d'une ligne, pendant une première durée tl fixe débutant avec le temps de sélection T de chaque ligne, le circuit (10) est dans un état 1, Vc est porté au potentiel V1 tel que la différence Vg-V1 soit suffisante pour "allumer" le pixel, pendant une seconde durée t2 dépendant de chaque pixel, le circuit (10) est dans un état 2 de haute impédance, Vc varie de façon spontanée quasi linéairement de V1 à un potentiel Vd déterminé de manière à obtenir la brillance choisie pour les pixels "allumés", pendant une troisième durée t3 correspondant à T-(tl+t2), le circuit (10) est dans un état 3, Vc est porté et maintenu au potentiel V2 jusqu'au retour du circuit (10) à l'état 1, - un circuit (16) de mise en forme dégivrant des signaux commandant des passages d'un état à un autre du circuit (10) du type "trois états't, lesdits signaux étant délivrés sur deux sorties Sml et Sm2 reliées respectivement à deux entrées Eml et Em2 du circuit (10) de type "trois états", le circuit (16) de mise en forme ayant en outre une entrée E6 reliée à La sortie d'une alimentation (22) commune à tous les étages de commande, délivrant un signal Sl de durée tl, périodique de période T (temps de sélection d'une grille), - un circuit (24) comparateur ayant une entrée E8 reliée à la sortie S du circuit (10) de type "trois états", une entrée E9 reliée à une sortie d'une alimentation (26) délivrant un potentiel V3>Vd, une entrée E10 reliée à une sortie d'une alimentation.(28) délivrant un potentiel V40Vd, V4 étant réglable en fonction de La brillance de l'écran choisi, le circuit (24) comparateur délivrant sur une sortie Sc un signal
de commande sur une entrée E7 du circuit (16) de mise en forme.
3. Dispositif selon la revendication 2, caractérisé en ce que le circuit (10) du type à "trois états" comprend: - deux transistors T1 et T2 de type transistor à effet de champ, connectés entre eux par leur drain, la sortie S du circuit (10) du type à "trois états" étant reliée à la connexion drain-drain des transistors T1 et T2, la source du transistor T2 étant reliée à l'entrée E2, la source du transistor Tl étant reliée à lrentrée El, - un étage de translation (30) relié aux entrées El, E2, Eml, Em2, aux grilles des transistors T1 et T2, et à deux alimentations (18, 20) délivrant respectivement des potentiels A1 et A2, ledit étage (30) assurant la.translation des potentiels-A1 et A2 aux potentiels V2 et V2Vs2 d'une part et des potentiels A1 et A2 aux potentiels V1 et VI+Vsl d'autre part, Vsl et Vs2 étant Les tensions de seuit des transistors T1
et T2.
4. Dipositif selon l'une quelconque des revendications
2 et 3, caractérisé en ce que le circuit (24) comparateur comprend un circuit (40) résistif relié à l'entrée E9 et connecté au drain d'un transistor T3 de type transistor à effet de champ, ledit transistor T3 étant relié par sa grille à
t'entrée E8 et par sa source à l'entrée E10, la connexion drain-
circuit (40) résistif est reliée à l'entrée d'un étage de translation (42) dont la sortie est reliée à la sortie Sc, cet étage de translation (42) est relié en outre à deux alimentations (18, 20) délivrant respectivement des potentiels A1, A2, cet étage de translation (42) assure la translation des potentiels V3
et V4 aux potentiels A2 et A1.
5. Dispositif selon l'une quelconque des revendications
2 à 4, caractérisé en ce que le circuit (16) de mise en forme comprend un circuit (17) réalisant une fonction décalage et un circuit (19) réalisant une fonction verrouillage délivrant respectivement des signaux de mise en forme sur les sorties Sml
et Sm2.
FR8807288A 1988-06-01 1988-06-01 Procede d'adressage d'un ecran matriciel fluorescent a micropointes Expired - Lifetime FR2632436B1 (fr)

Priority Applications (7)

Application Number Priority Date Filing Date Title
FR8807288A FR2632436B1 (fr) 1988-06-01 1988-06-01 Procede d'adressage d'un ecran matriciel fluorescent a micropointes
DE89401477T DE68909495T2 (de) 1988-06-01 1989-05-30 Adressierungsverfahren für einen Mikrospitzen-Fluoreszenz-Matrixbildschirm.
EP89401477A EP0345148B1 (fr) 1988-06-01 1989-05-30 Procédé d'adressage d'un écran matriciel fluorescent à micropointes
US07/359,335 US5138308A (en) 1988-06-01 1989-05-31 Microtip fluorescent matrix screen addressing process
CA000601313A CA1324685C (fr) 1988-06-01 1989-05-31 Methode d'adressage pour ecran matriciel fluorescent a micropoints
JP1140215A JP2642193B2 (ja) 1988-06-01 1989-06-01 マイクロドット蛍光行列スクリーンのアドレス方法
KR1019890007611A KR970006857B1 (ko) 1988-06-01 1989-06-01 마이크로도트 형광 매트릭스 스크린 애드레싱 방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8807288A FR2632436B1 (fr) 1988-06-01 1988-06-01 Procede d'adressage d'un ecran matriciel fluorescent a micropointes

Publications (2)

Publication Number Publication Date
FR2632436A1 true FR2632436A1 (fr) 1989-12-08
FR2632436B1 FR2632436B1 (fr) 1991-02-15

Family

ID=9366822

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8807288A Expired - Lifetime FR2632436B1 (fr) 1988-06-01 1988-06-01 Procede d'adressage d'un ecran matriciel fluorescent a micropointes

Country Status (7)

Country Link
US (1) US5138308A (fr)
EP (1) EP0345148B1 (fr)
JP (1) JP2642193B2 (fr)
KR (1) KR970006857B1 (fr)
CA (1) CA1324685C (fr)
DE (1) DE68909495T2 (fr)
FR (1) FR2632436B1 (fr)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6204834B1 (en) 1994-08-17 2001-03-20 Si Diamond Technology, Inc. System and method for achieving uniform screen brightness within a matrix display
EP1313088A1 (fr) 2001-11-16 2003-05-21 Commissariat A L'energie Atomique Procede et dispositif de commande en tension d'une source d'electrons a structure matricielle, avec regulation de la charge emise

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2067418C (fr) * 1991-07-22 1998-05-19 Sung M. Choi Organisation et controle d'un tampon a images pour la decompression d'images en temps reel
US5262698A (en) * 1991-10-31 1993-11-16 Raytheon Company Compensation for field emission display irregularities
US5600200A (en) 1992-03-16 1997-02-04 Microelectronics And Computer Technology Corporation Wire-mesh cathode
FR2691568B1 (fr) * 1992-05-21 1996-12-13 Commissariat Energie Atomique Procede d'affichage de differents niveaux de gris et systeme de mise en óoeuvre de ce procede.
US5300862A (en) * 1992-06-11 1994-04-05 Motorola, Inc. Row activating method for fed cathodoluminescent display assembly
KR0156032B1 (ko) * 1993-05-28 1998-10-15 호소야 레이지 전자방출소자 및 그 전자방출소자를 이용한 화상표시장치, 화상표시 장치의 구동장치, 화상표시장치의 화상표시 구동회로
DE4427673B4 (de) * 1993-08-05 2007-07-19 Micron Technology, Inc. (N.D.Ges.D. Staates Delaware) Feldemissionsanzeige
FR2730843B1 (fr) * 1995-02-17 1997-05-09 Pixtech Sa Dispositif d'adressage d'une electrode d'ecran plat de visualisation a micropointes
US5543691A (en) * 1995-05-11 1996-08-06 Raytheon Company Field emission display with focus grid and method of operating same
US6252347B1 (en) 1996-01-16 2001-06-26 Raytheon Company Field emission display with suspended focusing conductive sheet
US5684368A (en) * 1996-06-10 1997-11-04 Motorola Smart driver for an array of LEDs
US6067061A (en) * 1998-01-30 2000-05-23 Candescent Technologies Corporation Display column driver with chip-to-chip settling time matching means
US6169529B1 (en) 1998-03-30 2001-01-02 Candescent Technologies Corporation Circuit and method for controlling the color balance of a field emission display
FR2811799B1 (fr) * 2000-07-13 2003-06-13 Commissariat Energie Atomique Procede et dispositif de commande d'une source d'electrons a structure matricielle, avec regulation par la charge emise
US6542136B1 (en) 2000-09-08 2003-04-01 Motorola, Inc. Means for reducing crosstalk in a field emission display and structure therefor
US6600464B1 (en) 2000-09-08 2003-07-29 Motorola, Inc. Method for reducing cross-talk in a field emission display
GB0525593D0 (en) 2005-12-16 2006-01-25 Cxr Ltd X-ray tomography inspection systems
US8243876B2 (en) 2003-04-25 2012-08-14 Rapiscan Systems, Inc. X-ray scanners
US10483077B2 (en) 2003-04-25 2019-11-19 Rapiscan Systems, Inc. X-ray sources having reduced electron scattering
US9046465B2 (en) 2011-02-24 2015-06-02 Rapiscan Systems, Inc. Optimization of the source firing pattern for X-ray scanning systems
JP2010090231A (ja) * 2008-10-07 2010-04-22 Canon Inc 画像表示装置
GB0901338D0 (en) * 2009-01-28 2009-03-11 Cxr Ltd X-Ray tube electron sources

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2536889A1 (fr) * 1982-11-25 1984-06-01 Maschf Augsburg Nuernberg Ag Procede et dispositif pour transmettre des images sur un ecran
EP0155895A1 (fr) * 1984-03-09 1985-09-25 Jean-Paul Biberian Procédé d'opération d'écrans de visualisation plats
EP0201609A1 (fr) * 1984-11-20 1986-11-20 Matsushita Electric Industrial Co., Ltd. Canon a electrons d'un dispositif d'affichage d'images

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4225807A (en) * 1977-07-13 1980-09-30 Sharp Kabushiki Kaisha Readout scheme of a matrix type thin-film EL display panel
JPS5677891A (en) * 1979-11-29 1981-06-26 Tokyo Shibaura Electric Co Displayyunit drive circuit
US4707692A (en) * 1984-11-30 1987-11-17 Hewlett-Packard Company Electroluminescent display drive system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2536889A1 (fr) * 1982-11-25 1984-06-01 Maschf Augsburg Nuernberg Ag Procede et dispositif pour transmettre des images sur un ecran
EP0155895A1 (fr) * 1984-03-09 1985-09-25 Jean-Paul Biberian Procédé d'opération d'écrans de visualisation plats
EP0201609A1 (fr) * 1984-11-20 1986-11-20 Matsushita Electric Industrial Co., Ltd. Canon a electrons d'un dispositif d'affichage d'images

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ELECTRONICS, vol. 59, no. 24, 16 juin 1986, pages 18-19, New York, US; R.T.GALLAGHER: "Flat-panel display built that could compete with CRTs *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6204834B1 (en) 1994-08-17 2001-03-20 Si Diamond Technology, Inc. System and method for achieving uniform screen brightness within a matrix display
EP1313088A1 (fr) 2001-11-16 2003-05-21 Commissariat A L'energie Atomique Procede et dispositif de commande en tension d'une source d'electrons a structure matricielle, avec regulation de la charge emise

Also Published As

Publication number Publication date
JPH0228693A (ja) 1990-01-30
JP2642193B2 (ja) 1997-08-20
KR900000828A (ko) 1990-01-31
KR970006857B1 (ko) 1997-04-30
EP0345148A1 (fr) 1989-12-06
FR2632436B1 (fr) 1991-02-15
DE68909495D1 (de) 1993-11-04
EP0345148B1 (fr) 1993-09-29
CA1324685C (fr) 1993-11-23
DE68909495T2 (de) 1994-04-14
US5138308A (en) 1992-08-11

Similar Documents

Publication Publication Date Title
EP0345148B1 (fr) Procédé d&#39;adressage d&#39;un écran matriciel fluorescent à micropointes
US20070206262A1 (en) Electrophoretic Display Activation for Multiple Windows
FR2569294A1 (fr) Panneau d&#39;affichage et son procede de commande
FR2466834A1 (fr) Procede de programmation pour une memoire non volatile a semi-conducteur modifiable electriquement
FR2707032A1 (en) Control device for image display device
EP0236198B1 (fr) Ecran d&#39;affichage à matrice active permettant l&#39;affichage de niveaux de gris
FR2593343A1 (fr) Matrice d&#39;elements photosensibles et son procede de fabrication, procede de lecture associe, et application de cette matrice a la prise de vue d&#39;images
EP0597772B1 (fr) Ecran d&#39;affichage matriciel du type multiplexé et son procédé de commande
FR2553218A1 (fr) Ecran d&#39;affichage a matrice active sans croisement des lignes et des colonnes d&#39;adressage
JPS5885477A (ja) フラツトパネル形表示装置
EP1010162A1 (fr) Commande d&#39;un ecran a cathodes a faible affinite electronique
FR2669124A1 (fr) Dispositif electrooptique bistable, ecran comportant un tel dispositif et procede de mise en óoeuvre de cet ecran.
EP1964094B1 (fr) Procede de pilotage d&#39;un panneau d&#39;affichage par couplage capacitif
EP1299876B1 (fr) Procede et dispositif de commande d&#39;une source d&#39;electrons a structure matricielle, avec regulation par la charge emise
EP0965224B1 (fr) Procede de commande d&#39;un dispositif photosensible a faible remanence, et dispositif photosensible mettant en oeuvre le procede
FR2714211A1 (fr) Dispositif du type à émission de champ.
EP0487389A1 (fr) Ecran plat à matrice active
FR2832537A1 (fr) Procede et dispositif de commande en tension d&#39;une source d&#39;electrons a structure matricielle, avec regulation de la charge emise
EP0907945B1 (fr) Procede d&#39;activation des cellules d&#39;un ecran de visualisation d&#39;image, et dispositif de visualisation d&#39;image mettant en oeuvre le procede
EP0877999B1 (fr) Procede de commande d&#39;un panneau de visualisation et dispositif de visualisation utilsant ce procede
EP2008263B1 (fr) Procede de commande d&#39;un dispositif de visualisation matriciel a source d&#39;electrons
JP2017188266A (ja) 撮像装置
FR2809862A1 (fr) Ecran plat de visualisation a memoire d&#39;adressage
FR2869143A1 (fr) Panneau electroluminescent bistable a trois reseaux d&#39;electrodes
EP0519835A1 (fr) Ecran plat matriciel avec son procédé de commande et son application à l&#39;affichage d&#39;images

Legal Events

Date Code Title Description
ST Notification of lapse