FR2589266A1 - Integrateur differentiel a un seul condensateur - Google Patents

Integrateur differentiel a un seul condensateur Download PDF

Info

Publication number
FR2589266A1
FR2589266A1 FR8614919A FR8614919A FR2589266A1 FR 2589266 A1 FR2589266 A1 FR 2589266A1 FR 8614919 A FR8614919 A FR 8614919A FR 8614919 A FR8614919 A FR 8614919A FR 2589266 A1 FR2589266 A1 FR 2589266A1
Authority
FR
France
Prior art keywords
capacitor
electrode
differential
switch
switches
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8614919A
Other languages
English (en)
Other versions
FR2589266B1 (fr
Inventor
Alejandro De La Plaza
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SRL
Original Assignee
SGS Microelettronica SpA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SGS Microelettronica SpA filed Critical SGS Microelettronica SpA
Publication of FR2589266A1 publication Critical patent/FR2589266A1/fr
Application granted granted Critical
Publication of FR2589266B1 publication Critical patent/FR2589266B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06GANALOGUE COMPUTERS
    • G06G7/00Devices in which the computing operation is performed by varying electric or magnetic quantities
    • G06G7/12Arrangements for performing computing operations, e.g. operational amplifiers
    • G06G7/18Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals
    • G06G7/184Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals using capacitive elements

Abstract

L'INVENTION CONCERNE UN INTEGRATEUR DIFFERENTIEL A CONDENSATEUR COMMUTE. ELLE SE RAPPORTE A UN INTEGRATEUR COMPRENANT DEUX AMPLIFICATEURS A, A FORMANT DES CIRCUITS TAMPONS DE GAIN UNITE, ET UN SEUL CONDENSATEUR D'INTEGRATION C. CE DERNIER EST MONTE ENTRE DEUX TRAJETS COMPRENANT DES COMMUTATEURS PLACES ENTRE UNE ENTREE ET UNE SORTIE ET COMMANDES PAR DEUX GENERATEURS DE SIGNAUX D'HORLOGE V V. APPLICATION A LA REALISATION DE FILTRES ANALOGIQUES DE DONNEES ECHANTILLONNEES.

Description

La présente invention concerne de façon générale
les filtres à condensateur commuté utilisés pour l'échan-
tillonnage de données et plus précisément un intégrateur différentiel à condensateur commuté de type perfectionné, mettant en oeuvre une capacité réduite et un nombre réduit
de condensateursdans les ensembles et sous-ensembles mono-
lithiques, réalisés sur une seule pastille de matériau semi-conducteur, par exemple suivant l'une des technologies
modernes MOS (métal-oxyde-semi-conducteur).
L'intégrateur à condensateur commuté représente le circuit fondamental utilisé pour la construction de filtres analogiques d'échantillonnage de données à condensateur commuté.
Les intégrateurs différentiels complets à conden-
sateur commuté comportent en général un trajet d'entrée
qui comprend deux condensateurs d'échantilionnage,un ampli-
ficateur différentiel complet, deux condensateurs d'intégra-
tion et huit commutateurs. Un exemple d'intégrateur diffé-
rentiel à condensateur commuté réalisé selon la technique connue est représenté sur la figure 1 sur laquelle les condensateurs d'échantillonnage sont respectivement Cs1 et
Cs2, ayant tous deux une capacité Cs.
Pendant une certaine période qui peut être appelée "phase 1", le générateur d'horloge Vl met les commutateurs cli
Swl, Sw2, Sw3 et Sw4 en mode à faible résistance. Simultané-
ment le générateur d'horloge Vcl2 met les commutateurs Sw5 Sw6, Sw7 et Sw8 en mode à résistance élevée. Pendant
cette période ou phase 1, les condensateurs d'échantillon-
nage se chargent jusqu'à la tension d'entrée et prennent une charge électrique égale à: I Vi - Cs Pendant la période suivante appelée "phase 2", le générateur d'horloge Vcll met les commutateurs Swl, Sw2, Sw3 et Sw4 en mode très résistant et le générateur d'horloge
Vcî2 met les commutateurs Sw5, Sw6, Sw7 et Sw8 en mode fai-
blement résistant. L'amplificateur différentiel détermine FR 2' le transfert de la charge du condensateur d'échantillonnage aux condensateurs d'intégration Ci ayant une capacité C. Si l'on suppose que le transfert de charge est
complet, une expression formée par transformation z, repré-
sentative d'une telle fonction est: -1 -1 s VO = VO. z + Ven. - c Cette expression est un exemple d'intégrateur de données échantillonnées, ayant une constante de temps donnée par la relation T. (Cs/C); dans laquelle T est
l'intervalle de temps égal à la somme des périodes corres-
pondant respectivement à la phase 1 et à la phase 2.
Le retour au traitement différentiel des signaux réduit potentiellement le couplage du bruit à partir des lignes d'alimentation en énergie et accroît la plage dynamique. Pour des raisons de technologie de fabrication,
le condensateur de l'intégrateur qui est toujours un mul-
tiple élevé du condensateur d'échantillonnage, est réalisé en pratique par connexion de condensateurs parallèles de valeur unitaire égale à Cs. Le nombre n de condensateurs connectés en parallèle est égal au nombre entier maximal inférieur à C/Cs. Un condensateur supplémentaire de capacité
égale à C - n. Cs est alors monté en parallèle. Cet ensem-
ble de condensateurs est connu sous le nom d'"arrangement de condensateurs". Dans les configurations connues, deux arrangements de condensateurs de valeur unitaire sont
nécessaires à la réalisation d'un intégrateur différentiel.
D'autre part, dans la majorité des cas, il serait bien plus commode et technologiquement plus simple de pouvoir réaliser un intégrateur différentiel à condensateur
commuté ne nécessitant qu'un seul arrangement de condensa-
teurs ayant une capacité totale plus faible.
La présente invention a donc pour objet la réalisa-
tion d'un intégrateur différentiel à condensateur commuté, destiné à l'échantillonnage de donnees et n'utilisant
qu'un seul arrangement de condensateurs d'intégration.
Un autre objet de la présente invention est la réalisation d'un intégrateur différentiel à condensateur commuté pour l'échantillonnage de données, n'utilisant qu'un seul condensateur d'intégration nécessitant par ailleurs une capacité totale inférieure a celle qui 'est normalement
nécessaire selon la technique antérieure.
Ces caractéristiques et avantages selon l'inven-
tion ont obtenus par réalisation d'un condensateur flottant d'intégration qui travaille en coopération avec deux
condensateurs d'échantillonnage et deux amplificateurs rac-
cordés sous forme de circuits tampons de gain égal à 1. Chaque condensateur d'échantillonnage est initialement chargé à une tension égale à la différence entre la tension
d'entrée et la tension aux bornes du condensateur d'inté-
gration. Dans l'étape suivante, les deux condensateurs d'échantillonnage sont montés en série, et leur combinaison est montée en parallèle avec le condensateur flottant
d'intégration. La tension aux bornes du condensateur d'inté-
gration, après la redistribution ultérieure des charges, correspond à la valeur nécessaire dans l'intégrateur
des données échantillonnées.
D'autres caractéristiques et avantages de l'inven-
tion ressortiront mieux de la description qui va suivre,
faite en référence aux dessins annexés sur lesquels:
la figure 1, déjà décrite, est un schéma d'un inté-
grateur d'un type connu; et
la figure 2 est un schéma du circuit d'un intégra-
teur différentiel à condensateur commuté selon l'invention.
Un intégrateur différentiel de données échantillon-
nées, à condensateur commuté, selon la présente invention, est représenté sur la figure 2. Il comporte un condensateur Ci d'intégration, de capacité C - Cs, ayant une première :i électrode reliée à l'entrée d'un premier circuit tampon A1 ayant un gain égal à 1 et une seconde électrode reliée à
l'entrée d'un second circuit tampon A2 de gain égal à 1.
Un circuit tampon (amplificateur) de gain égal à 1 est un
circuit connu dans la technique comme ayant un noeud d'en-
trée de très forte impedance d'entrée et un noeud de sortie ayant une tension en circuit ouvert sensiblement égale à la tension présente au noeud d'entrée et une très faible impédance de sortie. Le signal de sortie du circuit A1 parvient à la première borne de sortie SOR+ alors que le signal de sortie du circuit A2 parvient à la seconde borne de sortie SOR. Les condensateurs d'échantillonnage sont respectivement Cs1 et Cs2 et ils ont tous deux une ca- pacité C. Le commutateur Swl, commandé par le générateur d'horloge VCll, relie la première électrode du condensateur Cs1 à la borne de sortie SOR+. Le commutateur Sw2, commandé par le générateur d'horloge Vcl, relie la première électrode
du condensateur Cs2 à la borne de sortie SOR. Le commuta-
teur Sw3, commandé par le générateur d'horloge Vcl] relie la seconde électrode du condensateur C51 à la borne d'entrée EN+. Le commutateur Sw4, commandé par le générateur d'horloge Vcll, relie la seconde électrode du condensateur
Cs2 à la borne d'entrée EN.
Le commutateur Sw5, commandé par le générateur d'horloge Vcl2 relie la première électrode du condensateur Cs1 à la première électrode du condensateur d'intégration Ci Le commutateur Sw6, commandé par le générateur d'horloge Vcl2, relie la première électrode du condensateur Cs2 à la seconde électrode du condensateur d'intégration Ci. Le commutateur Sw7, commandé par le générateur d'horloge Vl2, relie la seconde électrode du condensateur Cs1 à la borne commune de masse. Le commutateur Sw8, commandé par le générateur d'horloge c12' relie la seconde électrode du condensateur Cs2 à la borne commune de masse. Les générateurs de tension d'horloge Vcli et Vcl2 créent des tensions de commande ayant deux états ou niveaux
de tension distincts.
Lorsque la tension de commande créée par les
génerateurs est à un niveau ou état élevé, tous les commu-
tateurs qui reçoivent une telle tension de commande sont mis à l'état de faible résistance. Inversement, lorsque la tension de commande se trouve au faible état ou au faible niveau, tous les commutateurs associés sont mis à leur mode de résistance élevée. Les générateurs de tension d'horloge alternent leur état entre l'état élevé et l'état faible, suivant une séquence particulière selon laquelle les tensions des deux générateurs d'horloge ne sont jamais simultanément à l'état élevé. Les générateurs de tension d'horloge sont alors considérés comme sans recouvrement. Dans le mode de réalisation préféré de l'invention, les commutateurs comportent un ou plusieurs transistors MOS dont les grilles sont utilisées comme électrodes de commande et les sources et les drains comme noeuds commandés de
connexion.
Comme on peut le comprendre facilement par obser-
vation de la figure 2, les conditions initiales de l'analyse du fonctionnement du circuit sont les suivantes: - le condensateur d'intégration Ci est chargé à une tension V et a une charge électrique égale à V0. (C - Cs); - le générateur de tension d'horloge Vcl1 est à un état élevé, et - le générateur de tension d'horloge Vcl2 est à
un état bas.
En conséquence, le générateur Vcl1 de tension d'horloge met les commutateurs Swl, Sw2, Sw3 et SW4 à leur état faiblement résistant alors que le générateur de tension d'horloge Vcl2 met les commutateurs Sw5, Sw6, Sw7 et Sw8 à leur état très résistant. En conséquence, tous les w condensateurs d'échantillonnage, c'est-à-dire Cs1 et Cs2, se chargent à une tension égale à la moitié de la différence entre la tension d'entrée V et la tension de en sortie V0, avec accumulation d'une charge électrique égale à:
1 C
,- (V0 - Ven) Cs Dans la période suivante (phase 2), le générateur de tension d'horloge Vcl1 est à l'état bas et le générateur d'horloge Vcl2 à l'état élevé si bien que les commutateurs Sw5' Sw6' Sw7 et Sw8 sont mis en mode faiblement résistif et les commutateurs Swl, Sw2' Sw3 et Sw4 sont mis à l'état très résistant. La charge électrique se répartit d'elle-même
suivant la nouvelle configuration formée par les commuta-
teurs précités, dans les conditions respectives de faible résistance et de résistance élevée. L'expression obtenue par transformation z des charges électriques devient: C.V0 = V0. z (C -Cs) + (VO - Ven)z-1 C alors que l'expression de la tension Èe sortie devient: V=V z V - -1 s V0 = V0. z Ven z C correspondant à la fonction d'un intégrateur de données échantillonnées ayant une constante de temps égale à T. Cs/c, T étant la somme des périodes pendant lesquelles Vcll est à l'état élevé, Vcl2 est à l'état élevé et les deux générateurs Vcl1 et Vcl2 sont à l'état bas. Le circuit utilise un seul condensateur d'intégration Ci de capacité
C - Cs et la capacité totale est C + Cs.
La description qui précède indique que les objec-
tifs indiqués précédemment ont été- atteints. En particu-
lier, l'intégrateur différentiel à condensateur commuté pour données échantillonnées, selon l'invention, utilise un seul condensateur d'intégration et la capacité totale est égale à la moitié de la capacité totale nécessaire
selon la technique antérieure.

Claims (5)

REVENDICATIONS
1. Intégrateur différentiel à condensateur commuté, caractérise en ce qu'il comprend deux trajets, formes entre
deux bornes d'entrée (EN, EN) et deux bornes correspon-
dantes de sortie (SOR+, SOR), à un potentiel flottant par rapport à la borne commune de masse, les deux trajets
étant sensiblement identiques et comprenant chacun un pre-
mier commutateur monté entre la borne respective d'entrée
et la première électrode d'un condensateur d'échantillon-
nage (Cs1, Cs2), un second commutateur monté entre la première électrode et la masse, un troisième commutateur
monté entre la seconde électrode du condensateur d'échan-
tillonnage et la borne respective de sortie, un quatrième commutateur monté entre la seconde électrode du condensateur
d'échantillonnage et une première électrode d'un condensa-
teur flottant d'intégration (Ci), la seconde électrode de ce condensateur étant connectée symétriquement à la borne du quatrième commutateur correspondant de l'autre trajet, deux circuits tampons distincts (A, A2) de
gain égal à 1, ayant deux bornes deentrée qui sont raccor-
dées respectivement aux électrodes du condensateur d'inté-
gration (Ci), l'intégrateur différentiel comprenant en outre des générateurs de tension d'horloge destinés à synchroniser l'ouverture et la fermeture des commutateurs suivant une
séquence voulue.
2. Intégrateur différentiel selon la revendication
1, caractérisé en ce qu'il est entièrement composé de dis-
positifs à semi-conducteur et est sous forme d'un circuit
intégré monolithique.
3. Intégrateur différentiel selon la revendication 2, caractérisé en ce que les dispositifs à semi-conducteur
sont des dispositifs de type MOS.
4. Intégrateur différentiel selon la revendication 1, caractérisé en ce que les commutateurs (Swl-Sw8) sont formés par un transistor MOS ayant une grille jouant
le rôle d'une borne de commande, les deux bornes fonction-
FR 2589266i nelles du commutateur étant représentées par la source et
par le drain du transistor.
5. Intégrateur différentiel selon la revendication 4, caractérisé en ce que les dispositifs d'horloge (Vcl1, Vc12) comportent au moins deux générateurs de signaux d'hor- loge sous forme de tension ne se recouvrant pas, et le signal créé par l'un des générateurs et appliqué à la grille des transistors de type MOS formant le premier et le troisième commutateur et le signal créé par l'autre des générateurs est appliqué à la grille des transistors
MOS formant le second et le quatrième commutateur.
FR8614919A 1985-10-29 1986-10-27 Integrateur differentiel a un seul condensateur Expired - Fee Related FR2589266B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
IT22641/85A IT1186340B (it) 1985-10-29 1985-10-29 Integratore differenziale a condensatore commutato utilizzante un unico condensatore di integrazione

Publications (2)

Publication Number Publication Date
FR2589266A1 true FR2589266A1 (fr) 1987-04-30
FR2589266B1 FR2589266B1 (fr) 1994-05-06

Family

ID=11198747

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8614919A Expired - Fee Related FR2589266B1 (fr) 1985-10-29 1986-10-27 Integrateur differentiel a un seul condensateur

Country Status (4)

Country Link
US (1) US4746871A (fr)
DE (1) DE3634637C2 (fr)
FR (1) FR2589266B1 (fr)
IT (1) IT1186340B (fr)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4837527A (en) * 1987-12-23 1989-06-06 Rca Licensing Corporation Switched capacitor arrangement
US5093628A (en) * 1990-02-26 1992-03-03 Digital Equipment Corporation Of Canada, Ltd. Current-pulse integrating circuit and phase-locked loop
FI89838C (fi) * 1990-08-30 1993-11-25 Nokia Mobile Phones Ltd Dynamiskt spaenningsintegreringsfoerfarande samt kopplingar foer utfoerande och tillaempande av foerfarandet
JP3222149B2 (ja) * 1991-01-31 2001-10-22 パイオニア株式会社 グランド・アイソレート回路
US5097155A (en) * 1991-02-13 1992-03-17 Industrial Technology Research Institute Switched-current differentiators and filters
JP3337241B2 (ja) * 1991-07-26 2002-10-21 テキサス インスツルメンツ インコーポレイテツド 改良型多重チャンネル・センサーインターフェース回路とその製造方法
US5220483A (en) * 1992-01-16 1993-06-15 Crystal Semiconductor Tri-level capacitor structure in switched-capacitor filter
JP3103657B2 (ja) * 1992-03-23 2000-10-30 松下電器産業株式会社 電圧保持回路及び容量結合網を有するa/d変換器
US6407594B1 (en) 1993-04-09 2002-06-18 Sgs-Thomson Microelectronics S.R.L. Zero bias current driver control circuit
DE69306764T2 (de) * 1993-05-31 1997-04-10 Sgs Thomson Microelectronics Abschaltbarer Halbbrücken-Austragszeit-Regler unter Verwendung eines einzelnen Kondensators
US6166581A (en) * 1998-12-14 2000-12-26 Tritech Microelectronics, Ltd. Differential integrator having offset and gain compensation, not requiring balanced inputs
SE9903532D0 (sv) 1999-09-28 1999-09-28 Jiren Yuan Versatile charge sampling circuits
US6667614B1 (en) * 2000-02-16 2003-12-23 Seagate Technology Llc Transfer curve tester for testing magnetic recording heads
US7479810B2 (en) * 2007-03-30 2009-01-20 Intel Corporation Slew-rate detection circuit using switched-capacitor comparators
US10116286B2 (en) 2014-09-08 2018-10-30 Agency For Science, Technology And Research Reference clock signal generators and methods for generating a reference clock signal
CN109946039B (zh) * 2019-03-13 2020-11-20 广州大学 压力扫描阀的体积测量方法及体积测量系统

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2950433A1 (de) * 1978-12-18 1980-06-26 Centre Electron Horloger Elektronische schaltung mit geschalteten kapazitaeten
EP0143024A1 (fr) * 1983-10-14 1985-05-29 Thomson Semiconducteurs Intégrateur exponentiel à constante de temp élevée, réalisé avec des capacités commutées

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4331894A (en) * 1980-05-29 1982-05-25 American Microsystems, Inc. Switched-capacitor interolation filter

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2950433A1 (de) * 1978-12-18 1980-06-26 Centre Electron Horloger Elektronische schaltung mit geschalteten kapazitaeten
EP0143024A1 (fr) * 1983-10-14 1985-05-29 Thomson Semiconducteurs Intégrateur exponentiel à constante de temp élevée, réalisé avec des capacités commutées

Also Published As

Publication number Publication date
DE3634637A1 (de) 1987-04-30
FR2589266B1 (fr) 1994-05-06
US4746871A (en) 1988-05-24
DE3634637C2 (de) 1995-05-24
IT8522641A0 (it) 1985-10-29
IT1186340B (it) 1987-11-26

Similar Documents

Publication Publication Date Title
FR2589266A1 (fr) Integrateur differentiel a un seul condensateur
US3953745A (en) Charge transfer device signal processing system
EP0030173B1 (fr) Filtre à capacités commutées à transfert de charges
EP0078674B1 (fr) Filtre transversal programmable et méthode de filtrage d'un signal
US6121843A (en) Charge mode capacitor transimpedance amplifier
EP0099583B1 (fr) Circuit de sortie pour un dispositif à transfert de charge
JP2804764B2 (ja) 動作モードの間で切換え可能な増幅器装置
US5247210A (en) Method and circuitry for decreasing the recovery time of an MOS differential voltage comparator
US4573177A (en) Bi-directional current differencer for complementary charge coupled device (CCD) outputs
EP0217284A2 (fr) Circuit d'échantillonnage et de maintien
US4355244A (en) Device for reading a quantity of electric charges and charge-filter equipped with said device
EP0280097B1 (fr) Dispositif de transfert de charge avec circuit amplificateur
CH639804A5 (fr) Amplificateur dynamique en technologie cmos.
JPS6112408B2 (fr)
US4082963A (en) Regenerating amplifier for ccd arrangements
EP0028961A1 (fr) Filtre à transfert de charges et filtre à capacités commutées comportant un multiplicateur de tension à capacités commutées
US4337459A (en) Digital-to-analog converter
EP0076195B1 (fr) Dispositif de lecture en courant d'une quantité de charges électriques, et filtre à transfert de charges muni d'un tel dispositif
EP0012667A1 (fr) Procédé de filtrage d'un signal électrique par transfert de charges dans un semi-conducteur et filtre à capacités commutées utilisant un tel procédé
EP0076736B1 (fr) Circuit intégré à caractéristique inductive, et filtre utilisant ce circuit
FR2735921A1 (fr) Circuit generateur de phases pour circuit d'alimentation negative du type pompe de charge
JPS6251506B2 (fr)
EP0143024B1 (fr) Intégrateur exponentiel à constante de temp élevée, réalisé avec des capacités commutées
EP0129470A1 (fr) Dispositif photosensible à l'état solide
EP0094265B1 (fr) Corrélateur analogique-numérique à coefficients programmables de valeurs +1, -1 ou 0"

Legal Events

Date Code Title Description
ST Notification of lapse