FR2482385A1 - Circuit de reglage de gain - Google Patents
Circuit de reglage de gain Download PDFInfo
- Publication number
- FR2482385A1 FR2482385A1 FR8010467A FR8010467A FR2482385A1 FR 2482385 A1 FR2482385 A1 FR 2482385A1 FR 8010467 A FR8010467 A FR 8010467A FR 8010467 A FR8010467 A FR 8010467A FR 2482385 A1 FR2482385 A1 FR 2482385A1
- Authority
- FR
- France
- Prior art keywords
- amplifier
- input
- differential
- amplifiers
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G1/00—Details of arrangements for controlling amplification
- H03G1/0005—Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
- H03G1/0017—Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal the device being at least one of the amplifying solid state elements of the amplifier
- H03G1/0023—Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal the device being at least one of the amplifying solid state elements of the amplifier in emitter-coupled or cascode amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G1/00—Details of arrangements for controlling amplification
- H03G1/04—Modifications of control circuit to reduce distortion caused by control
Landscapes
- Amplifiers (AREA)
Abstract
L'INVENTION CONCERNE UN CIRCUIT DE REGLAGE DE GAIN A AMPLIFICATEURS DIFFERENTIELS. CE CIRCUIT COMPORTE DEUX AMPLIFICATEURS DIFFERENTIELS T1, T2; T3, T4 A TRANSISTORS ASSOCIES A UN CIRCUIT DE CONTRE-REACTION F, R1, R2, R3. LE REGLAGE DE GAIN S'EFFECTUE PAR LA REPARTITION D'UN COURANT CONSTANT IS ENTRE CES AMPLIFICATEURS DIFFERENTIELS EN FONCTION D'UN SIGNAL DE COMMANDE UC QUI DETERMINE LE QUOTIENT DES COURANTS D'EMETTEUR DES AMPLIFICATEURS DIFFERENTIELS. DOMAINE D'APPLICATION: AMPLIFICATEURS POUR APPAREILS TELEPHONIQUES.
Description
L'invention concerne un circuit de réglage de gain convenant à une realisation par mise en oeuvre d'une technique monolithique et destiné principalement à être utilisé dans des amplificateurs de lignes et de microphones pour instruments téléphoniques.
I1 est connu d'utiliser des étages d'amplificateurs différentiels dans des circuits de réglage de. gain destinés à être incorporés dans des amplificateurs conçus suivant la technique des circuits intégrés. Ces étages permettent la mise au point d'amplificateurs restant stables lorsqu'ils sont exposés à des températures variables. Des circuits de réglage de gain de ce type sont décrits, par exemple, dans le brevet des Etats-Unis d'Amérique NO 3 684 974 et dans le brevet allemand NO 2 262 580.
Un circuit de réglage de gain tel que ceux décrits dans les brevets précités fonctionne suivant le principe de partage du courant selon lequel le courant du signal passe dans un étage différentiel ou est partagé entre plusieurs étages différentiels dont les parts sontdéterminées par un courant de commande. La tension du signal commandé est appliquée à une ou plusieurs impédances -de charge dans lesquelles la part de courant déterminée par la tension de commande est transformée en une tension de sortie.
Les circuits de réglage de gain connus jusqu'à présent sont destinés aux réglages de puissance desrécepteurs radiophoniques et des amplificateurs deaudio- fréquences. Ils doivent donc avoir une grande plage de réglage, alors que le gain total et une dérive possible du gain sont peu importants. I1 est aussi évident que les circuits de réglage de gain de ce type ne peuvent être utilisés dans des instruments téléphoniques très exigeants en ce qui concerne l'atténuation nominale ainsi que la plage de réglage. L'écart toléré par rapport à la valeur d'atténuation spécifiée est de + 0,1 dB lorsque la plage de réglage est de 6 dB.
L'invention concerne un circuit de réglage de gain qui satisfait aux critères indiqués ci-dessus et qui comprend au moins un premier amplificateur différentiel à transistors et un second amplificateur différentiel à transistors dont les entrées sont connectées en parallèle à une source de signaux. Les transistors des amplificateurs différentiels parcourus par des signaux de courants ayant des phases égales sont connectés entre eux et à l'entrée d'un amplificateur comportant au moins une entrée. Une source de courant fournit les courants d'émetteurs aux circuits différentiels, le quotient des courants d'émetteurs dépendant d'un signal de commande applique à la source de courant.La sortie dudit amplificateur comportant au moins une entrée est reliée à l'entrée des premier et second amplificateurs différentiels par l'intermédiaire- d'un réseau de contreréaction dimensionné afin que les deux amplificateurs différentiels et ce réseau de contre-réaction aient des gains en circuit bouclé différents pour le même courant d'émetteur.
Le circuit de -réglage de gain selon l'invention satisfait totalement aux critères demandés pour une amplification définie devant être réalisée par un amplificateur destiné à des applications téléphoniques, en même temps qu'un faible bruit, une faible distorsion et une faible consommation de puissance sônt obtenus.
L'invention sera décrite plus en détail en regard du dessin annexé à titre d'exemple nullement limitatif et sur lequel
- la figure 1 est un schéma du circuit de réglage de gain selon l'invention dont la sortie n'est pas équilibrée ; et
- la figure 2 est un schéma d'une variante du circuit de la figure 1 dont la sortie est équilibrée.
- la figure 1 est un schéma du circuit de réglage de gain selon l'invention dont la sortie n'est pas équilibrée ; et
- la figure 2 est un schéma d'une variante du circuit de la figure 1 dont la sortie est équilibrée.
Le circuit représenté sur la figure 1 comprend un premier étage différentiel comportant des transistors T1 et
T2, un deuxième étage différentiel comportant des transistors
T3 et T4 et un troisième étage différentiel comportant des transistors T5 et T6. Un signal est appliqué à des bornes d'entrée 11 et 12. L'entrée 11 est reliée par une résistance R1 à la base du transistor T1 et par les résistances R1 et R2 à la base du transistor T4. Les bases des transistors T2 et
T3 sont interconnectées et reliées à l'entrée 12- et à la sortie 14.Les collecteurs des transistors T1 et T4 sont connectés à une source I1 de courant constant et à une entrée d'un amplificateur F, alors que les collecteurs des transistors T2 et T3 sont connectés à une source I2 de courant constant et à la seconde entrée de l'amplificateur F.
T2, un deuxième étage différentiel comportant des transistors
T3 et T4 et un troisième étage différentiel comportant des transistors T5 et T6. Un signal est appliqué à des bornes d'entrée 11 et 12. L'entrée 11 est reliée par une résistance R1 à la base du transistor T1 et par les résistances R1 et R2 à la base du transistor T4. Les bases des transistors T2 et
T3 sont interconnectées et reliées à l'entrée 12- et à la sortie 14.Les collecteurs des transistors T1 et T4 sont connectés à une source I1 de courant constant et à une entrée d'un amplificateur F, alors que les collecteurs des transistors T2 et T3 sont connectés à une source I2 de courant constant et à la seconde entrée de l'amplificateur F.
Les émetteurs interconnectés des transistors T1 et T2 sont reliés au collecteur du transistor T5 du troisième amplificateur différentiel. Le collecteur du transistor T6 de ce même amplificateur différentiel est relié de la même manière aux émetteurs des transistors T3 et T4. Les émetteurs des transistors T5 et T6 sont connectés à une source Is de courant constant. Les bases des transistors T5 et T6 reçoivent une tension Uc de commande de courant continu. Ùne contre-réaction est réalisée entre la sortie de l'amplificateur F et le circuit de base du transistor T4 (directement)et du transistor T1 (par llintermédiaire de la résistance R2) à travers la résistance R2.Ainsi, les àmplificateurs différentiels Tl, T2 et T3, T4 ont des facteurs de contre-réaction différents.
Le circuit fonctionne de la manière suivante. --Le partage du courant constant Is entre les transistors T5 et T6 peut être commandé par la tension-continue Uc. Ceci implique que les émetteurs des ampliflcateurs différentiels Tel:, T2 et
T3, T4 reçoivent des courants correspondants. Il est bien connu que l'amplification d'un étage différentiel augmente avec le courant d'émetteur. Par exemple, si la plus grande partie du courant Is passe par les transistors T1, T2 alors que les transistors T3, T4 transmettent un courant très faible, l'amplificateur différentiel T1, T2 amplifie le signal d'entrée avec un gain maximal alors que la participation de l'amplificateur T3, T4 est négligeable.Le circuit de contre-réaction comprenant l'amplificateur F constitue une amplification en boucle qui est proportionnelle à
R3 + R2 R1
Par ailleurs, si la plus grande partie du courant Is passe par l'amplificateur différentiel T3, T4, cet amplificateur amplifie le signal d'entrée et l'amplification est proportionnelle à
R3
R2 + R1 c'est-à-dire qu'elle est inférieure à celle obtenue dans le premier cas. Ces deux cas extrêmes déterminent les limites de la plage de réglage. D'autres partages de courant donnent des gains compris entre ees limites.Une analyse du circuit donne l'expression suivante pour le gain total A dudit circuit
Al(l + ss2) + A2(1 + B1)
A (1 + 61)( + ss2) + Al . '31)(l + ss2) + A2(1 + B1) où Al est le gain de l'amplificateur différentiel T1, T2 ; A2 est le gain de l'amplificateur différentiel T3, T4 ; et ss1 et ss2 sont les facteurs de contre-réaction des réseaux correspondants de contre-réaction R3 + R2 ; R1 et R3 ; R2 + R1, respectivement.
T3, T4 reçoivent des courants correspondants. Il est bien connu que l'amplification d'un étage différentiel augmente avec le courant d'émetteur. Par exemple, si la plus grande partie du courant Is passe par les transistors T1, T2 alors que les transistors T3, T4 transmettent un courant très faible, l'amplificateur différentiel T1, T2 amplifie le signal d'entrée avec un gain maximal alors que la participation de l'amplificateur T3, T4 est négligeable.Le circuit de contre-réaction comprenant l'amplificateur F constitue une amplification en boucle qui est proportionnelle à
R3 + R2 R1
Par ailleurs, si la plus grande partie du courant Is passe par l'amplificateur différentiel T3, T4, cet amplificateur amplifie le signal d'entrée et l'amplification est proportionnelle à
R3
R2 + R1 c'est-à-dire qu'elle est inférieure à celle obtenue dans le premier cas. Ces deux cas extrêmes déterminent les limites de la plage de réglage. D'autres partages de courant donnent des gains compris entre ees limites.Une analyse du circuit donne l'expression suivante pour le gain total A dudit circuit
Al(l + ss2) + A2(1 + B1)
A (1 + 61)( + ss2) + Al . '31)(l + ss2) + A2(1 + B1) où Al est le gain de l'amplificateur différentiel T1, T2 ; A2 est le gain de l'amplificateur différentiel T3, T4 ; et ss1 et ss2 sont les facteurs de contre-réaction des réseaux correspondants de contre-réaction R3 + R2 ; R1 et R3 ; R2 + R1, respectivement.
Dans une forme de réalisation de l'invention, le réseau de contre-réaction est dimensionné de telle manière que l'amplificateur ait des gains de 20dB et 26 dB aux limites de la tension de réglage. Pour toutes les valeurs intermédiaires du signal de tension continue, le gain est maintenu à l'intérieur des limites exigées pour les amplificateurs téléphoniques et le réglage de gain est stablé dans les tolérances données.
La figure 2 montre une forme modifiée du circuit de réglage de gain selon l'invention dans lequel l'entrée et la sortie de l'amplificateur F1 de contre-réaction sont équilibrées. Dans ce cas, les collecteurs des transistors T1 et
T3 sont reliés l'un à l'autre ainsi que les collecteurs des transistors T2 et T4. L'entrée 11 est connectée à la base du transistor T1 par la résistance R4 et à la base du transistor
T3 par les résistances R4 et R5. Une sortie del'amplifica- teur F1 est connectée également à la sortie 13 et à la base du transistor T3 par l'intermédiaire de la résistance R6. D'une manière analogue, l'entrée 12 est connectée à la base du transistor T2 par l'intermédiaire de la résistance R7 et à la base du transistor T4 par l'intermédiaire des résistances R7 et R8, alors que la seconde sortie de l'amplificateur F1 est connectée à la sortie 14 ainsi qu'à la base du transistor T4 par l'intermédiaire de la résistance R8. Les bases des transistors T2 et T3 ne sont pas connectées l'une à l'autre dans ce cas. Le circuit représenté sur la figure 2 fonctionne sensiblement de la même manière que le circuit de- la figure 1, la seule différence étant que le circuit de contreréaction est également équilibré.
T3 sont reliés l'un à l'autre ainsi que les collecteurs des transistors T2 et T4. L'entrée 11 est connectée à la base du transistor T1 par la résistance R4 et à la base du transistor
T3 par les résistances R4 et R5. Une sortie del'amplifica- teur F1 est connectée également à la sortie 13 et à la base du transistor T3 par l'intermédiaire de la résistance R6. D'une manière analogue, l'entrée 12 est connectée à la base du transistor T2 par l'intermédiaire de la résistance R7 et à la base du transistor T4 par l'intermédiaire des résistances R7 et R8, alors que la seconde sortie de l'amplificateur F1 est connectée à la sortie 14 ainsi qu'à la base du transistor T4 par l'intermédiaire de la résistance R8. Les bases des transistors T2 et T3 ne sont pas connectées l'une à l'autre dans ce cas. Le circuit représenté sur la figure 2 fonctionne sensiblement de la même manière que le circuit de- la figure 1, la seule différence étant que le circuit de contreréaction est également équilibré.
I1 va de soi que de nombreuses modifications peuvent être apportées au circuit décrit et représenté sans sortir du cadre de l'invention.
Claims (2)
1. Circuit de réglage de gain comprenant au moins un premier (T1, T2) et un second (T3, T4) amplificateurs différentiels à transistors dont les circuits d'entrée sont connectés en parallèle à une source de tension de signaux, caractérisé en ce que les transistors des amplificateurs différentiels (Tl-T4), parcourus par des signaux de courant en phase, sont connectés ensemble et à l'entrée d'un amplificateur (y) qui comporte au moins une entrée, une source de courant (Is, T5, T6) étant disposée de manière à fournir des courants d'émetteurs aux circuits différentiels (T1, T2 ; T3, T4), le quotient de ces courants d'émetteurs dépendant d'un signal de commande (Uc) appliqué à la source de courant (Is,
T5, T6), la sortie de l'amplificateur (F) étant connectée à l'entrée des premier et second amplificateurs différentiels par l'intermédiaire d'un réseau de contre-réaction (R1, R2,
R3) dimensionné de manière que les deux amplificateurs différentiels présentent, avec ledit réseau de contre-réaction des gains différents, en circuit bouclé, pour le même courant d'émetteur.
2. Circuit de réglage de gain selon la revendica tiôn 1, caractérisé en ce que les circuits d'entrée et de sortie de l'amplificateur (F) et le réseau de contre-réaction (R4, R5, R6 ; R7, R8, R9) sont équilibrés.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8010467A FR2482385B1 (fr) | 1980-05-09 | 1980-05-09 | Circuit de reglage de gain |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8010467A FR2482385B1 (fr) | 1980-05-09 | 1980-05-09 | Circuit de reglage de gain |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2482385A1 true FR2482385A1 (fr) | 1981-11-13 |
FR2482385B1 FR2482385B1 (fr) | 1986-04-04 |
Family
ID=9241819
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8010467A Expired FR2482385B1 (fr) | 1980-05-09 | 1980-05-09 | Circuit de reglage de gain |
Country Status (1)
Country | Link |
---|---|
FR (1) | FR2482385B1 (fr) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1983003177A1 (fr) * | 1982-03-04 | 1983-09-15 | Blomley, Peter, Fred | Circuit de regulation de gain |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3560866A (en) * | 1968-08-20 | 1971-02-02 | Sprague Electric Co | If amplifier with compensated transistor unit |
DE2108651A1 (de) * | 1971-02-24 | 1972-10-26 | Robert Bosch Fernsehanlagen Gmbh, 6100 Darmstadt | Regelverstarker mit Differenzver starkern in integrierter Bauweise |
US3812434A (en) * | 1971-10-09 | 1974-05-21 | Alphen A Van | Integrated differential amplifier |
DE2404331A1 (de) * | 1974-01-30 | 1975-07-31 | Philips Patentverwaltung | Schaltungsanordnung zur elektronischen verstaerkungseinstellung |
-
1980
- 1980-05-09 FR FR8010467A patent/FR2482385B1/fr not_active Expired
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3560866A (en) * | 1968-08-20 | 1971-02-02 | Sprague Electric Co | If amplifier with compensated transistor unit |
DE2108651A1 (de) * | 1971-02-24 | 1972-10-26 | Robert Bosch Fernsehanlagen Gmbh, 6100 Darmstadt | Regelverstarker mit Differenzver starkern in integrierter Bauweise |
US3812434A (en) * | 1971-10-09 | 1974-05-21 | Alphen A Van | Integrated differential amplifier |
DE2404331A1 (de) * | 1974-01-30 | 1975-07-31 | Philips Patentverwaltung | Schaltungsanordnung zur elektronischen verstaerkungseinstellung |
Non-Patent Citations (1)
Title |
---|
INSTRUMENTS & EXPERIMENTAL TECHNIQUES, vol.20, no.5/2, septembre/octobre 1977, Plenum Publishing Corp., NEW YORK (US) * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1983003177A1 (fr) * | 1982-03-04 | 1983-09-15 | Blomley, Peter, Fred | Circuit de regulation de gain |
Also Published As
Publication number | Publication date |
---|---|
FR2482385B1 (fr) | 1986-04-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0658977B1 (fr) | Amplificateur à gain variable | |
FR2478403A1 (fr) | Circuit-source de courantÿa | |
FR2558997A1 (fr) | Amplificateur correcteur du temps de propagation de groupe de signaux electriques et chaine d'amplification a frequence intermediaire de faisceaux hertziens comportant un tel amplificateur | |
FR2513042A1 (fr) | Etage d'entree amplificateur et melangeur a transistors pour un radiorecepteur | |
EP1713177A1 (fr) | Amplificateur differentiel à gain variable | |
EP1771944B1 (fr) | Amplificateur audio classe ad | |
FR2478347A1 (fr) | Systemes de commande de gain | |
FR2514214A1 (fr) | Circuit a gain variable | |
FR2529411A1 (fr) | Amplificateur de courant a circuit integre avec amelioration de la linearite et la precision du coefficient de multiplication du circuit | |
FR2470485A1 (fr) | Amplificateurs equilibres de classe ab | |
EP0052040B1 (fr) | Amplificateur intégré en classe AB en technologie CMOS | |
FR2551555A1 (fr) | Detecteur de l'intensite d'un signal, notamment radioelectrique, et circuit le comprenant | |
EP0022015B1 (fr) | Dispositif amplificateur et procédé d'amplification pour audio-fréquences | |
FR2487605A1 (fr) | Circuit de commande de gain | |
FR2677512A1 (fr) | Circuit amplificateur large bande a controle automatique de gain et de tension de decalage. | |
FR2482385A1 (fr) | Circuit de reglage de gain | |
FR2466137A1 (fr) | Convertisseur de signaux | |
FR2500969A1 (fr) | Amplificateur lineaire et circuit amplificateur a commande de gain comportant au moins un tel amplificateur | |
FR2761548A1 (fr) | Etage differentiel a faible bruit et grande dynamique d'entree | |
WO2002052364A1 (fr) | Regulateur de tension a gain statique en boucle ouverte reduit | |
EP0716503B1 (fr) | Amplificateur à taux de distorsion réduit | |
FR2481541A1 (fr) | Amplificateur a gain regle et a contre-reaction d'emetteur variable | |
EP0869607B1 (fr) | Amplificateur avec etagé d'entrée en base commune | |
FR2640094A1 (fr) | Amplificateur du type cascode | |
WO2020049057A1 (fr) | Etage de sortie classe a notamment pour casque audio |