FI86485B - Portzonkontroll. - Google Patents

Portzonkontroll. Download PDF

Info

Publication number
FI86485B
FI86485B FI851639A FI851639A FI86485B FI 86485 B FI86485 B FI 86485B FI 851639 A FI851639 A FI 851639A FI 851639 A FI851639 A FI 851639A FI 86485 B FI86485 B FI 86485B
Authority
FI
Finland
Prior art keywords
data
cpu
zone
block
unit
Prior art date
Application number
FI851639A
Other languages
English (en)
Finnish (fi)
Other versions
FI851639L (fi
FI86485C (sv
FI851639A0 (fi
Inventor
Daniel M Mccarthy
Original Assignee
Honeywell Inf Systems
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Honeywell Inf Systems filed Critical Honeywell Inf Systems
Publication of FI851639A0 publication Critical patent/FI851639A0/fi
Publication of FI851639L publication Critical patent/FI851639L/fi
Publication of FI86485B publication Critical patent/FI86485B/fi
Application granted granted Critical
Publication of FI86485C publication Critical patent/FI86485C/sv

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0844Multiple simultaneous or quasi-simultaneous cache accessing
    • G06F12/0855Overlapped cache accessing, e.g. pipeline
    • G06F12/0859Overlapped cache accessing, e.g. pipeline with reload from main memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Claims (4)

1. I ett datorsystem med ett huvudminne mm (14, 15) och en centralenhet CPU (2, 4), har centralenheten CPU i anslutning därtill ett buffertminne CU (20, 22) för att erbjuda nämnda CPU snabb ätkomst till lagrade data, varvid nämnda CPU efter utförd operation av datamodifiering därefter utför en tilläggs-operation för att avge nämnda data tili nämnda CU; varvid nämnda datorsystem är av den typ i vilken, när nämnda CPU inte kan finna en viss datadetalj vid ätkomst av nämnda CU för en skrivoperation, ett datablock innehällande nämnda datadetalj överförs frän MM för matning tili CU, varvid nämnda datablock, innehäller flera datadelar; varvid nämnda CPU i anslutning därtill har en tilläggsanordning för att styra injämkningen i nämnda CU av datadelar behandlade med nämnda CPU och datadelar mottagna frän nämnda MM, vilken anordning är k ä n n e -tec kan a d av: en datarutt (6, 50) för att för CPU möjliggöra behandling av nämnda block av datadelar samtidigt med nämnda blocks överfö-ring frän nämnda MM tili CU; . första kretsar (44) för att tilläta ingäng av nämnda blocks med ' nämnda CPU modifierade datadelar i nämnda CU; • · · en första registerkrets (64, 66, 68, 70) för att halla zonstyr-:.: : biter, vilka utgör representationer av varje datadel i ett da- tablock, varvid nämnda CPU förorsakar överföring av en representation till ett förutbestämt läge efter motsvarande datadels modifiering; och * · ··· • ♦ · • · · en andra krets (88), som reagerar för varje nämnt förutbestämt ·’ läge för att förhindra ingäng i nämnda CU av de motsvarande da- '··' tadeiarna i det frän MM mottagna datablocket. • * I: 8r ,« r r o s- o b
2. Anordning enligt patentkravet 1, i vilken nämnda CU aktive-ras pa basen lagra-i-buffertminne och i vilken, när en i sam-band med en lagra-i-buffertminne-instruktion en icke-träff äger rum i buffertminnet, överförs ett helt datablock fran nämnda MM till nämnda CU, kännetecknad dessutom av: ett första organ (80, 84, 72, 74, 76, 78) för lagring av zon-styrbiter i adressplatser i nämnda första registerkrets (64, 66, 68, 70), vilka zonstyrbiter bildats med CPU och vilka be-träffande läge motsvarar adresserade bitgrupper eller zoner i ett datablock som skall överföras tili nämnda CU; och ett andra organ (82, 86, 90, 92) för att selektivt taga nämnda zonstyrbiter fran nämnda första registerkrets (64, 66, 68, 70) i samband med en lagra-i-buffertminne-instruktion i anslutning till ifrägavarande datablock, varvid nämnda zonstyrbiter akti-veras att styra selektivt tillatande av motsvarande minnesplat-ser i nämnda CU.
3. Anordning enligt patentkravet 2, kännetecknad dessutom av: • · · • · · . en kollektorenhet (48) i CPU för avgivning av nämnda lagra-i-• · · ' * buffertminne-instruktioner för att förorsaka CU att lagra at-• · « *··*’ minstone en zon av databiter fran ett par av CPU dataord, var-‘ * vid respektive dataord bestar av ett förutbestämt antal biter, : vilket antal är en multipel av antalet biter i en zon; • * • · « atminstone en av utföringsenheterna (30, 32, 34, 36) i CPU :*·.· alstrande som en foljd av instruktionens genomförande ätminsto-ne en zon av processordata i ett par av processordataord för lagring i CU; *··.* zonstyrbiter bildande organ (36, 48, 62, 80) för att alstra zonstyrbiter (koilektorzoner, deccu-zoner) av ett givet binär- 30 8 6 4 O 5 värde för att identifiera zonerna av respek.ti.ve par av proces-sordataord innehallande processordata producerade av nämnda utföringsenhet för lagring i CU; ett styrregister (60) anordnat att producera blockadressen för respektive par av processordataord bildade av en utföringsenhet för lagring i CU; varvid nämnda CU, i respons tili mottagande av en lagra-i-buf-fertminne-instruktion av blockadressen för ett par av processordataord och zonbiterna för nämnda processordataord, lagrar biterna i zonerna av processordataord, vilka innehaller processordata identifierade av zonbiter med nämnda givna binärdevärde i lägen motsvarande nämnda blockadress; varvid nämnda första registerkrets (64, 66, 68, 70) anordnats att lagra zonstyrbiterna som producerats av nämnda zonstyrbiter producerande organ. varvid nämnda andra organ (82, 86, 90, 92) anordnats att taga zonstyrbiterna fran nämnda första registerkrets (64, 65, 68, 70. vid mottagning av en lagra-i-buffertminne-instruktion för ett block av systemdataord med samma blockadress som de tidiga-l re i CU lagrade processordataorden, varvid nämnda styrbiter har *·\ nämnda givna värde, som identifierar zonerna av blocket av da-taord lagrade i CU innehallande processordata; och ·.1.· ett tredje organ (88), som reagerar för nämnda zonstyrbiter med nämnda binära värde för att hindra CU fran att lagra motsvarande zoner av systemminnesdataord.
4. Anordning enligt patentkravet 3, kännetecknad \m‘' därav, att nämnda kollektorenhet (48) är även en alstrare av ·1·' zonstyrbiter. • 1 • · · m ♦ · • · ·
FI851639A 1984-04-27 1985-04-25 Portzonkontroll FI86485C (sv)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US60476984 1984-04-27
US06/604,769 US4680702A (en) 1984-04-27 1984-04-27 Merge control apparatus for a store into cache of a data processing system

Publications (4)

Publication Number Publication Date
FI851639A0 FI851639A0 (fi) 1985-04-25
FI851639L FI851639L (fi) 1985-10-28
FI86485B true FI86485B (fi) 1992-05-15
FI86485C FI86485C (sv) 1992-08-25

Family

ID=24420958

Family Applications (1)

Application Number Title Priority Date Filing Date
FI851639A FI86485C (sv) 1984-04-27 1985-04-25 Portzonkontroll

Country Status (6)

Country Link
US (1) US4680702A (sv)
EP (1) EP0159713B1 (sv)
AU (1) AU578681B2 (sv)
CA (1) CA1234639A (sv)
DE (1) DE3581826D1 (sv)
FI (1) FI86485C (sv)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4896259A (en) * 1984-09-07 1990-01-23 International Business Machines Corporation Apparatus for storing modifying data prior to selectively storing data to be modified into a register
US4899275A (en) * 1985-02-22 1990-02-06 Intergraph Corporation Cache-MMU system
US5255384A (en) * 1985-02-22 1993-10-19 Intergraph Corporation Memory address translation system having modifiable and non-modifiable translation mechanisms
US4933835A (en) * 1985-02-22 1990-06-12 Intergraph Corporation Apparatus for maintaining consistency of a cache memory with a primary memory
US4884197A (en) * 1985-02-22 1989-11-28 Intergraph Corporation Method and apparatus for addressing a cache memory
US4860192A (en) * 1985-02-22 1989-08-22 Intergraph Corporation Quadword boundary cache system
US5091846A (en) * 1986-10-03 1992-02-25 Intergraph Corporation Cache providing caching/non-caching write-through and copyback modes for virtual addresses and including bus snooping to maintain coherency
US5095424A (en) * 1986-10-17 1992-03-10 Amdahl Corporation Computer system architecture implementing split instruction and operand cache line-pair-state management
US5155833A (en) * 1987-05-11 1992-10-13 At&T Bell Laboratories Multi-purpose cache memory selectively addressable either as a boot memory or as a cache memory
US5168560A (en) * 1987-05-29 1992-12-01 Amdahl Corporation Microprocessor system private split cache tag stores with the system tag store having a different validity bit for the same data line
US5420994A (en) * 1990-08-06 1995-05-30 Ncr Corp. Method for reading a multiple byte data element in a memory system with at least one cache and a main memory
US5357622A (en) * 1990-09-27 1994-10-18 Dell U.S.A., L.P. Apparatus for queing and storing data writes into valid word patterns
US5530835A (en) * 1991-09-18 1996-06-25 Ncr Corporation Computer memory data merging technique for computers with write-back caches
US5491811A (en) 1992-04-20 1996-02-13 International Business Machines Corporation Cache system using mask bits to recorder the sequences for transfers of data through cache to system memory
US5535360A (en) * 1994-08-31 1996-07-09 Vlsi Technology, Inc. Digital computer system having an improved direct-mapped cache controller (with flag modification) for a CPU with address pipelining and method therefor
US6131152A (en) * 1996-05-15 2000-10-10 Philips Electronics North America Corporation Planar cache layout and instruction stream therefor
US6321303B1 (en) 1999-03-18 2001-11-20 International Business Machines Corporation Dynamically modifying queued transactions in a cache memory system
US6311254B1 (en) 1999-03-18 2001-10-30 International Business Machines Corporation Multiple store miss handling in a cache memory memory system
US6269427B1 (en) 1999-03-18 2001-07-31 International Business Machines Corporation Multiple load miss handling in a cache memory system
US6629168B1 (en) * 2000-06-15 2003-09-30 Hewlett-Packard Development Company, Lp. Byte-swapping for efficient use of memory

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5226124A (en) * 1975-08-22 1977-02-26 Fujitsu Ltd Buffer memory control unit
US4084234A (en) * 1977-02-17 1978-04-11 Honeywell Information Systems Inc. Cache write capacity
US4157586A (en) * 1977-05-05 1979-06-05 International Business Machines Corporation Technique for performing partial stores in store-thru memory configuration
US4287561A (en) * 1978-03-16 1981-09-01 International Business Machines Corporation Address formulation interlock mechanism
US4217640A (en) * 1978-12-11 1980-08-12 Honeywell Information Systems Inc. Cache unit with transit block buffer apparatus
US4298929A (en) * 1979-01-26 1981-11-03 International Business Machines Corporation Integrated multilevel storage hierarchy for a data processing system with improved channel to memory write capability
JPS6019809B2 (ja) * 1979-12-26 1985-05-18 株式会社日立製作所 デ−タ処理装置
JPS57105879A (en) * 1980-12-23 1982-07-01 Hitachi Ltd Control system for storage device
US4392201A (en) * 1980-12-31 1983-07-05 Honeywell Information Systems Inc. Diagnostic subsystem for a cache memory
US4499539A (en) * 1982-12-20 1985-02-12 International Business Machines Corporation Method and apparatus for limiting allocated data-storage space in a data-storage unit
US4527238A (en) * 1983-02-28 1985-07-02 Honeywell Information Systems Inc. Cache with independent addressable data and directory arrays

Also Published As

Publication number Publication date
EP0159713B1 (en) 1991-02-27
EP0159713A2 (en) 1985-10-30
AU578681B2 (en) 1988-11-03
FI851639L (fi) 1985-10-28
AU4173485A (en) 1985-10-31
US4680702A (en) 1987-07-14
DE3581826D1 (de) 1991-04-04
CA1234639A (en) 1988-03-29
FI86485C (sv) 1992-08-25
EP0159713A3 (en) 1987-07-29
FI851639A0 (fi) 1985-04-25

Similar Documents

Publication Publication Date Title
FI86485B (fi) Portzonkontroll.
US4707784A (en) Prioritized secondary use of a cache with simultaneous access
FI80532B (fi) Centralenhet foer databehandlingssystem.
US4527238A (en) Cache with independent addressable data and directory arrays
US4481573A (en) Shared virtual address translation unit for a multiprocessor system
EP0593100B1 (en) Multiprocessor digital data processing system and method of operating said system
US5535405A (en) Microsequencer bus controller system
US4339804A (en) Memory system wherein individual bits may be updated
US5696937A (en) Cache controller utilizing a state machine for controlling invalidations in a network with dual system busses
EP0351955B1 (en) Multiprocessor systems with cross-interrogated store-in-caches
JPS58500226A (ja) 共用メモリの環境におけるキャッシュメモリの完全を維持するための装置および方法
JPH0230536B2 (sv)
JPH05210585A (ja) キャッシュ管理システム
WO1996017299A1 (en) Scalar data cache for a vector processor
JPH0361214B2 (sv)
FI80533C (sv) Kontroll av datamaskinhierarki
JPH01503011A (ja) キャッシュマネッジメントシステムを含むデジタルデータ処理システム用汎用プロセッサユニット
JPH01500377A (ja) 2個のシステムクロックサイクルを利用する書込み動作をもったキャッシュメモリユニットを供与する装置及び方法
US5123097A (en) Apparatus and method for simultaneous execution of a write instruction and a succeeding read instruction in a data processing system with a store through cache strategy
EP0533427B1 (en) Computer memory control system
US6012135A (en) Computer having multiple address ports, each having logical address translation with base and limit memory management
FI86484C (sv) Styrorgan i en digital datamaskin
EP0797803B1 (en) Chunk chaining for a vector processor
EP0173893B1 (en) Computing system and method providing working set prefetch for level two caches
US4459659A (en) Subroutine control circuitry for providing subroutine operations in a data processing system in which tasks are executed on a microprogrammed level

Legal Events

Date Code Title Description
MM Patent lapsed
MM Patent lapsed

Owner name: HONEYWELL INFORMATION SYSTEMS INC.