FI115256B - Bestämning av aktivitetsdata i ett slutet system - Google Patents

Bestämning av aktivitetsdata i ett slutet system Download PDF

Info

Publication number
FI115256B
FI115256B FI20022006A FI20022006A FI115256B FI 115256 B FI115256 B FI 115256B FI 20022006 A FI20022006 A FI 20022006A FI 20022006 A FI20022006 A FI 20022006A FI 115256 B FI115256 B FI 115256B
Authority
FI
Finland
Prior art keywords
closed system
information
performance
electronic device
component
Prior art date
Application number
FI20022006A
Other languages
English (en)
Finnish (fi)
Other versions
FI20022006A0 (sv
FI20022006A (sv
Inventor
Pasi Kolinummi
Juhani Vehvilaeinen
Sampsa Fabritius
Original Assignee
Nokia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nokia Corp filed Critical Nokia Corp
Priority to FI20022006A priority Critical patent/FI115256B/sv
Publication of FI20022006A0 publication Critical patent/FI20022006A0/sv
Priority to US10/702,325 priority patent/US20040148133A1/en
Priority to AU2003276316A priority patent/AU2003276316A1/en
Priority to KR1020057008077A priority patent/KR20050084964A/ko
Priority to PCT/FI2003/000849 priority patent/WO2004042578A1/en
Priority to EP03810488A priority patent/EP1559011A1/en
Priority to CNA200310114388A priority patent/CN1501251A/zh
Publication of FI20022006A publication Critical patent/FI20022006A/sv
Application granted granted Critical
Publication of FI115256B publication Critical patent/FI115256B/sv

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3466Performance evaluation by tracing or monitoring
    • G06F11/348Circuit details, i.e. tracer hardware
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3409Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment for performance assessment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3466Performance evaluation by tracing or monitoring
    • G06F11/3476Data logging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2201/00Indexing scheme relating to error detection, to error correction, and to monitoring
    • G06F2201/88Monitoring involving counting
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Power Sources (AREA)

Claims (21)

1. Bestämningssystem för bestämning av aktivitetsdata i ett slutet system (31), vilket slutet system (31) omfattar atminstone nagon av följande komponenter som anordnats för att övervakas: 5. en processor (32) - ett minne (33) - en perifer enhet (34, 35) - en kopplingslogik (36), kännetecknat av att bestämningssystemet (31) omfattar: 10 ett instrument (37) som skall anslutas funktionellt tili en komponent (32, 33, 34, 35, 36) som skall övervakas i atminstone ett slutet system (31), vilket instrument är anordnat att insamla aktivitetsdata om atminstone en nämnd komponent (32, 33, 34, 35, 36), och en datakollektor (38) som omfattar atminstone ett register (40), vil-15 ken datakollektor är anordnad att motta aktivitetsdata som nämnda instrument (37) insamlat, vilket register (40) är anordnat att lagra nämnda aktivitetsdata.
2. Bestämningssystem enligt patentkrav 1, kännetecknat av att bestämningssystemet dessutom omfattar atminstone en analyse-20 ringsmodul (41), som är anordnad att motta fran datakollektorn (38) nämnda atminstone en komponents (32, 33, 34, 35, 36) aktivitetsdata och fastställa det slutna systemets (31) prestationsförmäga och/eller effektförbrukning pä basis av mottagna atminstone en komponents (32, 33, 34, 35, 36) aktivitetsdata.
:’ : 3. Bestämningssystem enligt patentkrav 2, kännetecknat av .· : 25 att .* ·’ bestämningssystemet dessutom omfattar en regleringsmodul (42) som omfattar atminstone en kontrollalgoritm och som star i funktionell förbin-delse med analyseringsmodulen (41), vilken regleringsmodul är anordnad att ·' reglera nämnda slutna systems (31) prestationsförmäga och/eller effektför- >* 30 brukning som svar pä analyseringsdata som mottagits frän analyseringsmodu- ·*: Ien (41).
·, 4. Bestämningssystem enligt nägot av patentkraven 1 - 3, kän- ’ n e t e c k n a t av att : atminstone en av följande komponenter är anordnad att anslutas : 35 som en del av det slutna systemet: 115256 - instrumentet (37) - datakollektorn (38) - analyseringsmodulen (41) - regleringsmodulen (42).
5. Bestämningssystem enligt nagot av patentkraven 1 - 4, k ä n - netecknat avatt nämnda instrument (37) är en ledare mellan komponenten (32, 33, 34, 35, 36) som skall övervakas och datakollektorn (38).
6. Bestämningssystem enligt nagot av patentkraven 1 - 5, k ä n -10 netecknat avatt nämnda instrument (37) är anordnat att lagra nämnda aktivitetsdata.
7. Bestämningssystem enligt nagot av patentkraven 1 - 6, k ä n -netecknat avatt nämnda datakollektor (38) är anordnad att motta aktivitetsdata för 15 komponenter som skall övervakas och som omfattas av ett eller flera slutna system (31).
8. Bestämningssystem enligt nagot av patentkraven 2 - 7, k ä n -netecknat avatt analyseringsmodulens (41) och/eller kontrollmodulens funktion kan 20 programmeras under körning.
9. Bestämningssystem enligt nagot av patentkraven 1 - 8, k ä n - .: netecknat av att det slutna systemet (31) är nägot av följande *: - en ASIC (Application Specific Integrated Circuit) -krets - en FPGA (Field Programmable Gate Array) -krets. ,: 25
10. Bestämningsförfarande för bestämning av aktivitetsdata i ett slu- . : tet system (31), vilket slutna system (31) omfattar ätminstone nägon av följan- .·-·.* de komponenter som är anordnade att övervakas: • · - en processor (32) - ett minne (33) • > t 30. en perifer enhet (34, 35) ‘ · · · * - en kopplingslogik (36) ·:·>: kännetecknat avatt ·. aktivitetsdata om ätminstone en komponent (32, 33, 34, 35, 36) som skall övervakas i det slutna systemet (31) insamlas med hjälp av ett tili kompo- * · 35 nenten funktionellt anslutet instrument (37), • · 115256 ätminstone en del av nämnda aktivitetsdata sänds tili en datakollek-tor (38), och ätminstone en del av nämnda aktivitetsdata lagras i ätminstone ett register (40) som omfattas av datakollektorn (38).
11. Bestämningsförfarande enligt patentkrav 10, känneteck- n a t av att i en tili datakollektorn (38) funktionellt ansluten analyseringsmodul (41) fastställs det slutna systemets (31) prestationsförmäga och/eller effektför-brukning pä basis av mottagna ätminstone en komponents (32, 33, 34, 35, 36) 10 aktivitetsdata.
12. Bestämningsförfarande enligt patentkrav 11, känneteck-n a t av att tili nämnda analyseringsmodul (41) ären regleringsmodul (42) funktionellt ansluten, varvid nämnda slutna systems (31) prestationsförmäga 15 och/eller effektförbrukning regleras som svar pä analyseringsdata som motta-gits frän analyseringsmodulen (41).
13. Bestämningsförfarande enligt nägot av patentkraven 10 - 12, kännetecknat av att nämnda aktivitetsdata lagras i nämnda instrument (37).
14. Bestämningsförfarande enligt nägot av patentkraven 10 - 13, kännetecknat av att , med en datakollektor (38) mottas aktivitetsdata för komponenter ’ ’: (32, 33, 34, 35, 36) som omfattas av ett eller flera slutna system (31).
15. Bestämningsförfarande enligt nägot av patentkraven 11 - 14, \ 25 kännetecknat av att : analyseringsmodulens (41) och/eller regleringsmodulens (42) funk tion programmeras under körning.
16. Elektronikanordning, som omfattar ett slutet system (31), vilket slutet system (31) omfattar ätminstone nägon av följande komponenter som : 30 anordnats för att övervakas: . * - en processor (32) : · - ett minne (33) ; · -. - en perifer enhet (34, 35) - en kopplingslogik (36), : : 35 kännetecknad av att elektronikanordningen (31) dessutom , ': omfattar: 115256 ett instrument (37) som skall anslutas funktionellt tili en komponent (32, 33, 34, 35, 36) som skall övervakas i ätminstone ett slutet system (31), vilket instrument är anordnat att insamla aktivitetsdata om nämnda komponent (32, 33, 34, 35, 36), och 5 en datakollektor (38) som omfattar ätminstone ett register (40), vil- ken datakollektor är anordnad att motta aktivitetsdata som nämnda instrument (37) insamlat, vilket register (40) är anordnat att lagra nämnda aktivitetsdata.
17. Elektronikanordning enligt patentkrav 16, kännetecknad av att 10 elektronikanordningen dessutom omfattar ätminstone en analyse- ringsmodul (41), som är anordnad att motta frän datakollektorn (38) nämnda ätminstone en komponents (32, 33, 34, 35, 36) aktivitetsdata och fastställa det slutna systemets (31) prestationsförmäga och/eller effektförbrukning pä basis av mottagna ätminstone en komponents (32, 33, 34, 35, 36) aktivitetsdata.
18. Elektronikanordning enligt patentkrav 17, kännetecknad av att elektronikanordningen dessutom omfattar en regleringsmodul (42) som omfattar ätminstone en kontrollalgoritm och som stär i funktionell förbin-delse med analyseringsmodulen (41), vilken regleringsmodul är anordnad att 20 reglera nämnda slutna systems (31) prestationsförmäga och/eller effektförbrukning som svar pä analyseringsdata som mottagits frän analyseringsmodu-Ien (41).
19. Elektronikanordning enligt nägot av patentkraven 16 - 18, kännetecknad av att ; , · 25 elektronikanordningen är nägon av följande: . · : - en mobilteleapparat .···’ -endator - en television. . , 20. Programvaruprodukt som kan inpassas i en elektronikanord- 30 ning, kä n neteckn ad av att • ‘ programvaruprodukten omfattar: en programvarukod för insamling av aktivitetsdata för ätminstone en komponent (32, 33, 34, 35, 36) som skall övervakas i ett slutet system (31) som omfattas av elektronikanordningen och ; 35 en programvarukod för mottagning och lagring av nämnda aktivi- i tetsdata. 115256
21. Programvaruprodukt enligt patentkrav 20, kännetecknat av att programvaruprodukten omfattar ätminstone nägon av följande: - en programvarukod för bestämning av det slutna systemets (31) 5 prestationsförmäga och/eller effektförbrukning pä basis av mottagna atminsto- ne en komponents (32, 33, 34, 35, 36) aktivitetsdata - en programvarukod för regiering av det slutna systemets (31) prestationsförmäga och/eller effektförbrukning som svar pä analyseringsdata som mottagits frän en analyseringsmodul (41) som omfattas av elektronikanord- 10 ningen - en programvarukod för programmering av analyseringsmodulens (41) funktion under körning - en programvarukod för programmering av en funktion hos en re-gleringsmodul (42), som stär i funktionell förbindelse med analyseringsmodu-
15 Ien (41), under körning. * ' » ! · » * * »
FI20022006A 2002-11-08 2002-11-08 Bestämning av aktivitetsdata i ett slutet system FI115256B (sv)

Priority Applications (7)

Application Number Priority Date Filing Date Title
FI20022006A FI115256B (sv) 2002-11-08 2002-11-08 Bestämning av aktivitetsdata i ett slutet system
US10/702,325 US20040148133A1 (en) 2002-11-08 2003-11-06 Collecting operational information on closed system
AU2003276316A AU2003276316A1 (en) 2002-11-08 2003-11-07 Collecting operational information on closed system
KR1020057008077A KR20050084964A (ko) 2002-11-08 2003-11-07 폐쇄 시스템에 관한 동작 정보의 수집
PCT/FI2003/000849 WO2004042578A1 (en) 2002-11-08 2003-11-07 Collecting operational information on closed system
EP03810488A EP1559011A1 (en) 2002-11-08 2003-11-07 Collecting operational information on closed system
CNA200310114388A CN1501251A (zh) 2002-11-08 2003-11-10 收集闭合系统的运行信息

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI20022006 2002-11-08
FI20022006A FI115256B (sv) 2002-11-08 2002-11-08 Bestämning av aktivitetsdata i ett slutet system

Publications (3)

Publication Number Publication Date
FI20022006A0 FI20022006A0 (sv) 2002-11-08
FI20022006A FI20022006A (sv) 2004-05-09
FI115256B true FI115256B (sv) 2005-03-31

Family

ID=8564915

Family Applications (1)

Application Number Title Priority Date Filing Date
FI20022006A FI115256B (sv) 2002-11-08 2002-11-08 Bestämning av aktivitetsdata i ett slutet system

Country Status (7)

Country Link
US (1) US20040148133A1 (sv)
EP (1) EP1559011A1 (sv)
KR (1) KR20050084964A (sv)
CN (1) CN1501251A (sv)
AU (1) AU2003276316A1 (sv)
FI (1) FI115256B (sv)
WO (1) WO2004042578A1 (sv)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4944518B2 (ja) * 2006-05-26 2012-06-06 富士通セミコンダクター株式会社 タスク遷移図表示方法及び表示装置
CN107015896B (zh) * 2017-03-31 2020-07-07 许继集团有限公司 一种嵌入式设备cpu及其外设状态实时监测方法、系统

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5164969A (en) * 1991-07-12 1992-11-17 Hewlett-Packard Company Programmable max/min counter for performance analysis of computer systems
US5875119A (en) * 1997-01-28 1999-02-23 Unisys Corporation Computer performance monitoring using time-division multiplexing
JPH11161383A (ja) * 1997-09-05 1999-06-18 Texas Instr Inc <Ti> オンチップ・アクティビティに応答してマイクロプロセッサの電力消費を調節するためのマイクロプロセッサ回路、システム、及び方法
US6127843A (en) * 1997-12-22 2000-10-03 Vantis Corporation Dual port SRAM memory for run time use in FPGA integrated circuits
US6304978B1 (en) * 1998-11-24 2001-10-16 Intel Corporation Method and apparatus for control of the rate of change of current consumption of an electronic component
US6308326B1 (en) * 1999-01-08 2001-10-23 Apple Computer, Inc. Run-time modules for dynamically adjusting computer operation
US6496971B1 (en) * 2000-02-07 2002-12-17 Xilinx, Inc. Supporting multiple FPGA configuration modes using dedicated on-chip processor
US6792392B1 (en) * 2000-06-30 2004-09-14 Intel Corporation Method and apparatus for configuring and collecting performance counter data
US6384627B1 (en) * 2001-02-16 2002-05-07 Xilinx, Inc. Logic block used as dynamically configurable logic function
US6819538B2 (en) * 2001-05-15 2004-11-16 Freescale Semiconductor, Inc. Method and apparatus for controlling current demand in an integrated circuit
US6721672B2 (en) * 2002-01-02 2004-04-13 American Power Conversion Method and apparatus for preventing overloads of power distribution networks

Also Published As

Publication number Publication date
FI20022006A0 (sv) 2002-11-08
EP1559011A1 (en) 2005-08-03
CN1501251A (zh) 2004-06-02
FI20022006A (sv) 2004-05-09
KR20050084964A (ko) 2005-08-29
AU2003276316A1 (en) 2004-06-07
WO2004042578A1 (en) 2004-05-21
US20040148133A1 (en) 2004-07-29

Similar Documents

Publication Publication Date Title
US6782468B1 (en) Shared memory type vector processing system, including a bus for transferring a vector processing instruction, and control method thereof
US6539500B1 (en) System and method for tracing
EP1674989B1 (en) Information processing device, information processing method, semiconductor device, and computer program
US20110289357A1 (en) Information processing device
EP1535169B1 (en) Improved inter-processor communication system for communication between processors
US11726935B2 (en) Security policy management in a seamlessly integrated microcontroller chip
US20050193156A1 (en) Data processing system
JP2002529810A (ja) 処理構成
FI115256B (sv) Bestämning av aktivitetsdata i ett slutet system
US8732368B1 (en) Control system for resource selection between or among conjoined-cores
US9003168B1 (en) Control system for resource selection between or among conjoined-cores
US10423421B2 (en) Opportunistic utilization of redundant ALU
US7254667B2 (en) Data transfer between an external data source and a memory associated with a data processor
US5287522A (en) External procedure invocation apparatus utilizing internal branch vector interrupts and vector address generation, in a RISC chip
CN107766286A (zh) 一种基于fpga的板上系统实现方法
US10629161B2 (en) Automatic multi-clock circuit generation
US7240144B2 (en) Arbitration of data transfer requests
CN113760818A (zh) 一种高性能协处理器接口
CN113672555A (zh) 处理器核、处理器、片上系统和调试系统
US20020144025A1 (en) Detecting insertion of removable media
CN101539849B (zh) 一种处理器以及一种寄存器选通方法
EP0803130A1 (en) Processor that indicates system bus ownership in an upgradable multiprocessor computer system
JP2000276357A (ja) 割り込み処理装置および割り込み通知方法
US20040064625A1 (en) Processor system containing CPU core
JP2000039906A (ja) プログラマブルコントローラ

Legal Events

Date Code Title Description
FG Patent granted

Ref document number: 115256

Country of ref document: FI