ES2864874T3 - Dispositivo, método y programa de descodificación de video - Google Patents
Dispositivo, método y programa de descodificación de video Download PDFInfo
- Publication number
- ES2864874T3 ES2864874T3 ES12734225T ES12734225T ES2864874T3 ES 2864874 T3 ES2864874 T3 ES 2864874T3 ES 12734225 T ES12734225 T ES 12734225T ES 12734225 T ES12734225 T ES 12734225T ES 2864874 T3 ES2864874 T3 ES 2864874T3
- Authority
- ES
- Spain
- Prior art keywords
- inter
- size
- prediction
- partition type
- entropy
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/134—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
- H04N19/146—Data rate or code amount at the encoder output
- H04N19/147—Data rate or code amount at the encoder output according to rate distortion criteria
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/50—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
- H04N19/59—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving spatial sub-sampling or interpolation, e.g. alteration of picture size or resolution
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/102—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
- H04N19/103—Selection of coding mode or of prediction mode
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/102—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
- H04N19/103—Selection of coding mode or of prediction mode
- H04N19/109—Selection of coding mode or of prediction mode among a plurality of temporal predictive coding modes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/102—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
- H04N19/119—Adaptive subdivision aspects, e.g. subdivision of a picture into rectangular or non-rectangular coding blocks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/134—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
- H04N19/157—Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/169—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
- H04N19/17—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
- H04N19/176—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a block, e.g. a macroblock
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/169—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
- H04N19/184—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being bits, e.g. of the compressed video stream
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/44—Decoders specially adapted therefor, e.g. video decoders which are asymmetric with respect to the encoder
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/46—Embedding additional information in the video signal during the compression process
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/50—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
- H04N19/503—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving temporal prediction
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/60—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
- H04N19/61—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding in combination with predictive coding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/65—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using error resilience
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/70—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/90—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using coding techniques not provided for in groups H04N19/10-H04N19/85, e.g. fractals
- H04N19/91—Entropy coding, e.g. variable length coding [VLC] or arithmetic coding
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S348/00—Television
- Y10S348/91—Flicker reduction
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Abstract
Un dispositivo de descodificación de video para la descodificación de video usando interpredicción, en un esquema que define una unidad de codificación, CU, como una unidad de codificación, una unidad de predicción, PU, como una unidad de predicción para cada CU, y tipos de partición inter-PU, que comprende: medios de desmultiplexión (201) para desmultiplexar un flujo de bits de entrada y extraer información sobre un tamaño mínimo inter-PU; medios de descodificación de entropía (202); y medios de control de descodificación (206) para, con respecto a cada CU de las CU a descodificar, hacer que los medios de descodificación de entropía (202) descodifiquen en entropía una sintaxis de tipo de partición inter-PU que indique un tipo de partición inter-PU de la CU cuando el modo de predicción de la CU sea interpredicción y el tamaño de CU de la CU sea mayor que el tamaño mínimo inter-PU, y no descodifiquen en entropía la sintaxis del tipo de partición inter-PU de la CU y fijen un tipo de partición inter- PU predeterminada cuando el modo de predicción de la CU sea interpredicción y el tamaño de CU de la CU sea menor o igual que el tamaño mínimo inter-PU.
Description
DESCRIPCIÓN
Dispositivo, método y programa de descodificación de video
Campo Técnico
La presente invención se refiere a un dispositivo, método y programa de descodificación de video, que usa unidades de codificación jerárquica.
Antecedentes
La bibliografía de no patentes (NPL) 1 describe un sistema de codificación de video y un sistema de descodificación de video, típicos.
Un dispositivo de codificación de video descrito en NPL 1 tiene una estructura como se muestra en la figura 15. El dispositivo de codificación de video mostrado en la figura 15 se denomina, en lo que sigue, dispositivo de codificación de video típico.
Con referencia a la figura 15, se describen a continuación la estructura y el funcionamiento del dispositivo de codificación de vídeo típico que recibe tramas de vídeo digitalizado como entrada y transmite flujos de bits.
El dispositivo de codificación de video mostrado en la figura 15 incluye un transformador/cuantificador 101, un codificador de entropía 102, un transformador inverso/cuantificador inverso 103, una memoria de almacenamiento intermedio 104, un predictor 105, un multiplexor 106 y un controlador de codificación
El dispositivo de codificación de video mostrado en la figura 15 divide cada trama en bloques de tamaño de 16x16 píxeles llamados macrobloques (MB), y codifica cada MB secuencialmente desde la parte superior izquierda de la trama.
La figura 16 es un diagrama explicativo que muestra un ejemplo de división de bloques en el caso en el que la trama tenga una resolución espacial de QCIF (Formato Intermedio Común de la Cuarta Parte). A continuación, se describe el funcionamiento de cada unidad mientras se enfoca solo en los valores de los píxeles de luminancia por motivos de simplicidad.
Una señal de predicción proporcionada por el predictor 105 se resta del vídeo de entrada dividido en bloques, y el resultado se introduce en el transformador/cuantificador 101 como una imagen de error de predicción. Hay dos tipos de señales de predicción, a saber, una señal de intrapredicción y una señal de interpredicción. La señal de interpredicción también se denomina señal de predicción inter-tramas.
Se describe a continuación cada una de las señales de predicción. La señal de intrapredicción es una señal de predicción generada basándose en una imagen de una imagen reconstruida que tiene el mismo tiempo de visualización que una imagen actual almacenada en la memoria de almacenamiento intermedio 104.
Con referencia al proceso de predicción Intra_4x4 8.3.1 para muestras de luminancia, al proceso de predicción Intra_8x8 8.3.2 para muestras de luminancia y al proceso de predicción Intra_16x16 8.3.3 para muestras de luminancia en NPL 1, están disponibles la intrapredicción en tres tamaños de bloque, es decir, Intra_4x4, Intra_8x8 e Intra_16x16.
Intra_4x4 e Intra_8x8 son respectivamente intrapredicción de tamaño de bloque 4x4 y de tamaño de bloque 8x8, como se puede entender a partir de (a) y (c) en la figura 17. Cada círculo (o) en el dibujo representa un píxel de referencia utilizado para la intrapredicción, es decir, un píxel de la imagen reconstruida que tiene el mismo tiempo de visualización que la imagen actual.
En intrapredicción de Intra_4x4, los píxeles periféricos reconstruidos se fijan directamente como píxeles de referencia, y se utilizan para el relleno (extrapolación) en nueve direcciones mostradas en (b) de la figura 17 para formar la señal de predicción. En intrapredicción de Intra_8x8, los píxeles obtenidos suavizando los píxeles periféricos de la imagen de la imagen reconstruida mediante filtros paso bajo (1/2, 1/4, 1/2) que se muestran debajo de la flecha en (c) de la figura 17 se fijan como píxeles de referencia y se utilizan para la extrapolación en las nueve direcciones mostradas en (b) de la figura 17 para formar la señal de predicción.
Del mismo modo, Intra_16x16 es una intrapredicción de tamaño de bloque 16x16, como se puede entender a partir de (a) en la figura 18. Como en la figura 17, cada círculo (o) en el dibujo representa un píxel de referencia utilizado para la predicción interna, es decir, un píxel de la imagen reconstruida que tiene el mismo tiempo de visualización que la imagen actual. En intrapredicción de Intra_16x16, los píxeles periféricos de la imagen de la imagen reconstruida se fijan directamente como píxeles de referencia y se utilizan para la extrapolación en cuatro direcciones mostradas en (b) de la figura 18 para formar la señal de predicción.
De aquí en adelante, un MB y un bloque codificados utilizando la señal de intrapredicción se denominan intra MB e intra bloque, respectivamente, es decir, un tamaño de bloque de intrapredicción se denomina tamaño de bloque de intrapredicción, y una dirección de extrapolación se denomina dirección de intrapredicción. El tamaño del bloque de intrapredicción y la dirección de intrapredicción son parámetros de predicción relacionados con la intrapredicción. La señal de interpredicción es una señal de predicción generada a partir de una imagen de una imagen reconstruida diferente en el tiempo de visualización de la única imagen actual que se tiene y que está almacenada en la memoria de almacenamiento intermedio 104. De aquí en adelante, un MB y un bloque codificado usando la señal de interpredicción se denominan un inter MB y un inter bloque, respectivamente. Se puede seleccionar un tamaño de bloque de interpredicción (tamaño de bloque de interpredicción) entre, por ejemplo, 16 x 16, 16 x 8, 8 x 16, 8 x 8, 8 x 4, 4 x 8 y 4 x 4.
La figura 19 es un diagrama explicativo que muestra un ejemplo de interpredicción utilizando un tamaño de bloque de 16 x 16. Un vector de movimiento MV = (mvx, mvy) mostrado en la figura 19 es un parámetro de predicción de interpredicción, que indica la magnitud de translación paralela de un bloque de interpredicción (señal de interpredicción) de una imagen de referencia relativa a un bloque a codificar. En AVC, los parámetros de predicción de interpredicción incluyen no solo una dirección de interpredicción que representa una dirección de la imagen de referencia de una señal de interpredicción relativa a una imagen a codificar del bloque a codificar, sino que también se debe codificar un índice de imagen de referencia para identificar la imagen de referencia utilizada para la interpredicción del bloque a codificar. Esto se debe a que, en AVC, se pueden usar múltiples imágenes de referencia almacenadas en la memoria de almacenamiento intermedio 104 para la interpredicción.
En la interpredicción AVC, se puede calcular un vector de movimiento con una precisión de 1/4 de píxel. La figura 20 es un diagrama explicativo que muestra el proceso de interpolación para señales de luminancia en predicción de movimiento compensado. En la figura 20, A representa una señal de píxel en una posición de píxel entero, b, c, d representan señales de píxeles en posiciones de píxeles decimales con una precisión de 1/2 píxel, y e1, e2 , e3 representan señales de píxeles en posiciones de píxeles decimales con precisión de 1/4 de píxel. La señal de píxel b se genera aplicando un filtro de seis secciones a los píxeles en posiciones horizontales de píxeles enteros. Asimismo, la señal de píxel c se genera aplicando el filtro de seis secciones a los píxeles en posiciones verticales de píxeles enteros. La señal de píxel d se genera aplicando el filtro de seis secciones a píxeles en posiciones de píxeles decimales horizontales o verticales con precisión de 1/2 píxel. Los coeficientes del filtro de seis secciones se representan como [1, -5, 20, 20, -5, 1] / 32. Las señales de píxel e1, e2 , e3 se generan aplicando un filtro de dos secciones [1, 1] / 2 a píxeles en posiciones de píxeles enteros vecinos o posiciones de píxel decimales, respectivamente.
Una imagen codificada incluyendo solo intra MB denomina una imagen I. Una imagen codificada incluyendo no solo intra MB sino también inter MB se denomina imagen P. Una imagen codificada incluyendo inter MB que utiliza no solo una imagen de referencia sino dos imágenes de referencia simultáneamente para la interpredicción se denomina imagen B. En la imagen B, la interpredicción en la que la dirección de la imagen de referencia de la señal de interpredicción relativa a la imagen a codificar del bloque a codificar ha pasado se denomina predicción hacia delante, la interpredicción en la que la dirección de la imagen de referencia de la señal de interpredicción relativa a la imagen a codificar del bloque a codificar va a pasar se llama predicción hacia atrás, y la interpredicción que utiliza simultáneamente dos imágenes de referencia que implican tanto lo que ha pasado como lo que va a pasar se llama predicción bidireccional. La dirección de interpredicción (dirección de interpredicción) es un parámetro de predicción de la interpredicción.
De acuerdo con una instrucción del controlador de codificación 108, el predictor 105 compara una señal de video de entrada con una señal de predicción para determinar un parámetro de predicción que minimiza la energía de un bloque de imagen de error de predicción. El controlador de codificación 108 suministra el parámetro de predicción determinado al codificador de entropía 102.
El transformador/cuantificador 101 transforma en frecuencia la imagen (imagen de error de predicción) de la que se ha restado la señal de predicción para obtener un coeficiente de transformación de frecuencia.
El transformador/cuantificador 101 cuantifica además el coeficiente de transformación de frecuencia con un ancho de paso de cuantificación predeterminado Qs. En adelante, el coeficiente de transformación de frecuencia cuantificado se denomina valor de cuantificación transformado.
El codificador de entropía 102 codifica en entropía los parámetros de predicción y el valor de cuantificación de la transformación. Los parámetros de predicción son información asociada con MB y la predicción en bloques, como el modo de predicción (intrapredicción, interpredicción), el tamaño del bloque de intrapredicción, la dirección de intrapredicción, el tamaño del bloque de interpredicción y el vector de movimiento mencionado anteriormente.
El transformador inverso/cuantificador inverso 103 cuantifica inversamente el valor de cuantificación transformado con el ancho de paso de cuantificación predeterminado Qs. El transformador inverso/cuantificador inverso 103 realiza además la transformación inversa de frecuencia del coeficiente de transformación de frecuencia obtenido por
la cuantificación inversa. La señal de predicción se añade a la imagen de error de predicción reconstruida obtenida por la transformación inversa de frecuencia, y el resultado se suministra a la memoria de almacenamiento intermedio 104.
La memoria de almacenamiento intermedio 104 almacena la imagen reconstruida suministrada. La imagen reconstruida de una trama se denomina imagen reconstruida.
El multiplexor 106 multiplexa y transmite los datos de salida del codificador de entropía 102 y los parámetros de codificación.
Basándose en la operación descrita anteriormente, el multiplexor 106 en el dispositivo de codificación de vídeo genera un flujo de bits.
Un dispositivo de descodificación de video descrito en NPL 1 tiene una estructura como se muestra en la figura 21. De aquí en adelante, el dispositivo de descodificación de video mostrado en la figura 21 se denomina dispositivo de descodificación de vídeo típico.
Con referencia a la figura 21, se describe la estructura y el funcionamiento del dispositivo de descodificación de vídeo típico que recibe el flujo de bits como entrada y transmite una trama de video descodificado.
El dispositivo de descodificación de video mostrado en la figura 21 incluye un desmultiplexor 201, un descodificador de entropía 202, un transformador inverso/cuantificador inverso 203, un predictor 204 y una memoria de almacenamiento intermedio 205.
El desmultiplexor 201 desmultiplexa el flujo de bits de entrada y extrae un flujo de bits de vídeo codificado en entropía.
El descodificador de entropía 202 descodifica en entropía el flujo de bits de vídeo. El descodificador de entropía 202 descodifica en entropía los parámetros de predicción de bloques y el MB y el valor de cuantificación transformado, y proporciona los resultados al transformador inverso/cuantificador inverso 203 y al predictor 204.
El transformador inverso/cuantificador inverso 203 cuantifica inversamente el valor de cuantificación transformado con el ancho de la etapa de cuantificación. El transformador inverso/cuantificador inverso 203 realiza además una transformación inversa de frecuencia del coeficiente de transformación de frecuencia obtenido por la cuantificación inversa.
Después de la transformación inversa de frecuencia, el predictor 204 genera una señal de predicción usando una imagen de una imagen reconstruida almacenada en la memoria de almacenamiento intermedio 205 basándose en el MB descodificado en entropía y en los parámetros de predicción de bloques.
Después de la generación de la señal de predicción, la señal de predicción suministrada desde el predictor 204 se añade a una imagen de error de predicción reconstruida obtenida por la transformación inversa de frecuencia realizada por el transformador inverso/cuantificador inverso 203, y el resultado se suministra a la memoria de almacenamiento intermedio 205 como una imagen reconstruida.
A continuación, la imagen reconstruida almacenada en la memoria de almacenamiento intermedio205 se transmite como una imagen descodificada (video descodificado).
Basándose en la operación descrita anteriormente, el dispositivo de descodificación de video típico genera la imagen decodificada.
Lista de Citas
Bibliografías de no patente
NPL 1: ISO / IEC 14496-10 Codificación de Video Avanzada
NPL 2: "Test Model under Consideration", Documento: JCTVC-B205, Equipo colaborativo conjunto sobre codificación de video (JCT-VC) de ITU-T SG16 WP3 e ISO / IEC JTC1 / SC29 / WG11 Segunda reunión: Ginebra, CH, 21 -28 de julio de 2010 CHONO K. y col. "Description of video coding technology proposal by NEC", 1. REUNIÓN JCT-VC; EQUIPO COLABORATIVO CONJUNTO DE CODIFICACIÓN DE VIDEO DE ISO / IEC JTC1 / SC29 / WG11 Y ITU-TSG.16; 18 de abril de 2010, describe que al utilizar mayores tamaños de partición, mientras que se excluyen los tamaños de partición más pequeños, se reduce la cantidad de bits que se necesitan para señalizar un vector de movimiento.
Wo 2010/039728 A representa la técnica relacionada.
Problema Técnico
NPL 2 describe el Modelo de Prueba a Considerar (TMuC). A diferencia de lo que se describe en NPL 1, el TMuC utiliza unidades de codificación jerárquica (Bloques de Arbol de Codificación (CTB)) mostradas en la figura 22. En esta especificación, los bloques CTB se denominan Unidades de Codificación (CU).
En este documento, la CU mayor se denomina Unidad Mayor de Codificación (LCU), y la CU menor se denomina Unidad Menor de Codificación (SCU). En el esquema TMuC, el concepto de Unidad de Predicción (PU) se introduce como una unidad de predicción para cada CU (véase Figura 23). La PU es una unidad básica de predicción y se definen ocho tipos de partición PU {2Nx2N, 2NxN, Nx2N, NxN, 2NxnU, 2NxnD, nLx2N, nRx2N} mostrados en la figura 23. La PU utilizada para la interpredicción se denomina inter PU y la PU utilizada para la intrapredicción se denomina intra PU. La partición PU para la que se utiliza la interpredicción se denomina partición inter-PU, y la partición PU para la que se utiliza la intrapredicción se denomina partición intra-PU. De entre las formas mostradas en la figura 23, solo los cuadrados de 2Nx2N y NxN son soportados como particiones intra-PU. De aquí en adelante, las longitudes de un lado de una CU y de una PU se denominan tamaño CU y tamaño PU, respectivamente.
El esquema TMuC puede usar un filtro con hasta doce secciones para buscar una imagen predicha con precisión decimal. La relación entre la posición del píxel y el coeficiente de filtro es la siguiente.
[Tabla 1]
La posición del pixel se describe con referencia a la figura 24. En la figura 24, se supone que A y E son píxeles en posiciones de píxeles enteros. En este caso, b es un píxel en la posición 1/4 de píxel, c es un píxel en la posición 1/2 píxel y d es un píxel en la posición 3/4 de píxel. Lo mismo se aplica a los que están en sentido vertical.
El píxel b o el píxel c mostrados en la figura 20 se generan aplicando un filtro para la posición 1/2 de píxel horizontal o vertical una vez. El pixel e1 se genera aplicando un filtro para la posición 1/4 de píxel una vez.
Con referencia a la figura 25, se describe un ejemplo de generación de píxeles decimales, tales como el píxel e2 y el píxel e3, cuyas posiciones de píxel son posiciones de precisión decimal en los sentidos horizontal y vertical y al menos cualquiera de las cuales es una posición de 1/4 de píxel. En la figura 25, se supone que el píxel A es un píxel en una posición de píxel entero y que el píxel c es un píxel en una posición de píxel decimal que se va a obtener. En este caso, se genera el píxel b primero aplicando un filtro para la posición vertical de 1/4 de píxel. A continuación, se genera el píxel c aplicando un filtro para la posición horizontal de % de píxel con respecto al píxel decimal b. En 8.3 Métodos de Interpolación de NPL 2, la generación de píxeles decimales se describe con más detalle.
En el esquema TMuC, una sintaxis indicativa de un tipo de partición PU en cada encabezado PU de CU en todos los niveles (de acuerdo con 4.1.10 Sintaxis de unidad de predicción en NPL 2, intra-split-flag en el caso de intrapredicción e intra_partitioning_idc en el caso de interpredicción) está incorporada en un flujo de bits de salida. De aquí en adelante, la sintaxis intra-split-flag se denomina sintaxis de tipo de partición intra-PU, y la sintaxis intra_partitioning_idc se denomina sintaxis de tipo de partición inter-PU.
Cuando existen muchas CU de tamaño pequeño dentro de cada LCU, aumenta la relación del número de bits de la sintaxis del tipo de partición inter-PU incluidos en el tren de bits, lo que provoca el problema de que se reduce la calidad del vídeo comprimido.
Además, en el esquema TMuC, la memoria que accede a las imágenes de referencia aumenta a medida que el tamaño de la partición inter PU se hace más pequeño, lo que provoca un problema de forzar el ancho de banda de la memoria. Particularmente, dado que el filtro de doce secciones se utiliza para generar un píxel decimal en el esquema TMuC, se fuerza más el ancho de banda de la memoria.
La figura 26 es un diagrama explicativo para describir áreas de acceso a la memoria cuando se utiliza el filtro de doce secciones.
La figura 26 (A) muestra un área de acceso a la memoria de una partición inter-PU cuando se selecciona el tipo de partición PU de NxN, y la figura 26 (B) muestra un área de acceso a la memoria cuando se selecciona el tipo de partición inter-PU de 2Nx2N.
Cuando se selecciona NxN, dado que el acceso a la memoria de un tamaño rodeado por la línea discontinua en la figura 26 (A) se realiza cuatro veces en total para cada una de las particiones inter-PU 0, 1, 2, 3, la magnitud de acceso a la memoria tiene un valor obtenido por multiplicar 4 (N 11)2 = 4N2 88N 484 por el recuento de bits de una imagen de referencia. Dado que la magnitud de acceso a la memoria de la partición inter-PU 2Nx2N tiene un valor obtenido al multiplicar (2N 11)2 = 4N2 44N 121 por el recuento de bits de la imagen de referencia, la magnitud de acceso a la memoria de la partición inter-PU NxN se hace mayor que la magnitud de acceso a la memoria de 2Nx2N.
Por ejemplo, la magnitud de acceso a la memoria de las inter PU en una CU 8x8 cuando N = 4, la predicción es unidireccional, y la precisión de bits de cada valor de píxel se considera que es de 8 bits. La magnitud de acceso a la memoria en la partición inter PU 2Nx2N es 19 x 19 x 1 x 8 bits = 2888 bits, mientras que la magnitud de acceso a la memoria en la partición inter PU NxN es 15 x 15 x 4 x 8 bits = 7200 bits, cuya magnitud de acceso a la memoria es de aproximadamente 2,5 veces.
En unidades de LCU, si el tamaño de bloque de LCU es 128 x 128, la magnitud de acceso a la memoria cuando la LCU es predicha por una partición inter PU será de 139 x 139 x 1 x 8 bits = 154568 bits, mientras que la magnitud de acceso a la memoria cuando la LCU es toda predicha por particiones inter PU 4x4 (es decir, cuando la LCU es predicha por 1024 particiones inter PU) será de 15 x 15 x 1024 x 8 bits = 1843200 bits , cuya magnitud de acceso a la memoria es aproximadamente de doce veces.
Es un objeto de la presente invención reducir el ancho de banda de la memoria por área predeterminada.
Solución al Problema
El objeto anterior se logra con las características de las reivindicaciones.
Efectos Ventajosos de la Invención
De acuerdo con la presente invención, el uso de pequeñas particiones inter-PU se puede restringir para reducir el ancho de banda de la memoria.
Breve Descripción de los Dibujos
La figura 1 es un diagrama de bloques de un dispositivo de codificación de video en la Referencia 1.
La figura 2 es un diagrama de flujo que muestra un proceso de determinar candidatos de tipo de partición PU. La figura 3 es un diagrama explicativo de una lista indicativa de información sobre el tamaño mínimo inter-PU en un conjunto de parámetros de secuencia.
La figura 4 es un diagrama de flujo que muestra una operación de escritura de un encabezado PU
La figura 5 es un diagrama explicativo de una lista indicativa de información sobre la sintaxis inter_partitioning_idc en una sintaxis PU.
La figura 6 es un diagrama de bloques de un dispositivo de descodificación de video en una Realización de Ejemplo.
La figura 7 es un diagrama de flujo que muestra una operación de análisis sintáctico de encabezados PU. La figura 8 es un diagrama explicativo de una lista indicativa de información sobre el tamaño mínimo inter-PU en un conjunto de parámetros de imagen.
La figura 9 es un diagrama explicativo de una lista indicativa de información sobre el tamaño mínimo inter-PU en un encabezado en segmentos.
La figura 10 es un diagrama de bloques de un dispositivo de descodificación de video en la Referencia 3. La figura 11 es un diagrama de flujo que muestra una operación de detección de errores.
La figura 12 es un diagrama de bloques que muestra un ejemplo de configuración de un sistema de procesamiento de información capaz de realizar la función de un dispositivo de codificación de video, y la función de un dispositivo de descodificación de video de acuerdo con la presente invención.
La figura 13 es un diagrama de bloques que muestra una parte principal de un dispositivo de codificación de video.
La figura 14 es un diagrama de bloques que muestra una parte principal de un dispositivo de descodificación de video de acuerdo con la presente invención.
La figura 1 diagrama de bloques de un típico dispositivo de codificación de video.
La figura 1 diagrama explicativo que muestra un ejemplo de división de bloques.
La figura 1 diagrama explicativo que describe la intrapredicción de Intra_4x4 e Intra_8x8. La figura 1 diagrama explicativo que describe la intrapredicción de Intra_16x16.
La figura 20 es un diagrama explicativo que muestra el procesamiento de interpolación para señales de luminancia en predicción compensada de movimiento.
La figura 21 es un diagrama de bloques de un dispositivo de descodificación de video típico
La figura 22 es un diagrama explicativo para describir un CTB.
La figura 23 es un diagrama explicativo para describir una PU.
La figura 24 es un diagrama explicativo para describir las posiciones de los píxeles decimales.
La figura 25 es un diagrama explicativo para describir un método de generación de píxeles decimales usando un filtro de doce secciones en un esquema TMuC.
La figura 26 es un diagrama explicativo para describir un rango de acceso a la memoria cuando se genera un píxel decimal usando el filtro de doce secciones.
Descripción de las realizaciones
Para resolver los problemas técnicos de las técnicas típicas mencionadas anteriormente, la presente invención restringe las particiones inter-PU basándose en la profundidad de CU (es decir, en el tamaño de CU) en la codificación de video usando unidades de codificación jerárquica para resolver los problemas. En un ejemplo de la presente invención, el tamaño de CU capaz de usar particiones inter-PU distintas de 2Nx2N está restringido para resolver los problemas. En otro ejemplo de la presente invención, la transmisión de una sintaxis de tipo de partición inter-PU en un encabezado de PU se restringe para resolver los problemas. En el ejemplo anterior de la presente invención, la relación del número de bits de la sintaxis del tipo de partición inter-PU incluidos en un flujo de bits se puede mantener bajo para suprimir el ancho de banda de la memoria mientras se mejora la calidad del video comprimido.
Referencia 1
La referencia 1 (que no forma parte de la invención reivindicada) muestra un dispositivo de codificación de video que incluye: medios de control de codificación para controlar un tipo de partición inter-PU basándose en un tamaño mínimo predeterminado inter-PU fijado desde el exterior; y medios para incrustar, en un flujo de bits, información sobre el tamaño mínimo de inter-PU para señalizar la información sobre el tamaño mínimo de inter-PU a un dispositivo de descodificación de video.
En esta referencia, se supone que los tamaños de CU disponibles son 128, 64, 32, 16 y 8 (es decir, el tamaño de LCU es 128 y el tamaño de SCU es 8), y el tamaño mínimo inter-PU (minInterPredUnitSize) es 8.
Se supone además en la referencia que la información sobre el tamaño mínimo inter-PU (min_inter_pred_unit_herarchy_depth) es el logaritmo en base 2 de un valor obtenido al dividir el mínimo tamaño inter-PU (8) por el tamaño de SCU (8). Así, en la referencia, el valor de min_inter_pred_unit_herarchy_depth multiplexado en el flujo de bits es 0 (= log2 (8/8)).
Como se muestra en la figura 1, el dispositivo de codificación de video en la referencia incluye un transformador/cuantificador 101, un codificador de entropía 102, un transformador inverso/cuantificador inverso 103, un memoria de almacenamiento intermedio 104, un predictor 105, un multiplexor 106 y un controlador de codificación 107, como el dispositivo de codificación de vídeo típico mostrado en la figura 15.
El dispositivo de codificación de vídeo de la referencia mostrada en la figura 1 difiere del dispositivo de codificación de vídeo mostrado en la figura 15 en que minInterPredUnitSize se suministra al controlador de codificación 107 para transmitir una sintaxis del tipo de partición inter-PU en un tamaño de CU mayor que minInterPredUnitSize, y también se suministra minInterPredUnitSize al multiplexor 106 para señalizar minInterPredUnitSize al dispositivo de descodificación de vídeo.
El controlador de codificación 107 hace que el predictor 105 calcule un costo (costo Velocidad-Distorsión: costo R-D) calculado a partir de una distorsión de codificación (la energía de una imagen de error entre una señal de entrada y una imagen reconstruida) y un recuento de bits generado. El controlador de codificación 107 determina un patrón de división de CU en el que se minimiza el costo de R-D (el patrón de división determinado por split_coding_unit_flag como se muestra en la figura 22), y los parámetros de predicción de cada CU. El controlador de codificación 107 suministra el split_coding_unit_flag determinado y los parámetros de predicción de cada CU al predictor 105 y al codificador de entropía 102. Los parámetros de predicción son información asociada con la predicción de una CU a ser codificada, como el modo de predicción (pred_mode), el tipo de partición intra-PU (intra_split_flag), la dirección de intrapredicción, el tipo de partición inter-PU (inter_partitioning_idc) y el vector de movimiento.
Como ejemplo, el controlador de codificación 107 en la referencia selecciona el tipo de partición PU óptimo como parámetro de predicción para una CU cuyo tamaño sea mayor que minInterPredUnitSize de un total de diez tipos de intrapredicción {2Nx2N, NxN} e interpredicción {2Nx2N, 2NxN, Nx2N, NxN, 2NxnU, 2NxnD, nLx2N, nRx2N}. Para una CU cuyo tamaño sea igual a minInterPredUnitSize, el controlador de codificación 107 selecciona el tipo de partición PU óptimo como parámetro de predicción de un total de tres tipos de intrapredicción {2Nx2N, NxN} e interpredicción {2Nx2N}. Para una CU cuyo tamaño sea menor que minInterPredUnitSize, el controlador de codificación 107 selecciona el tipo de partición PU óptimo como parámetro de predicción entre dos tipos de intrapredicción {2Nx2N, NxN}.
La figura 2 es un diagrama de flujo que muestra el funcionamiento del controlador de codificación 107 en la referencia para determinar candidatos del tipo de partición PU.
Como se muestra en la figura 2, al determinar en la etapa S101 que el tamaño de CU de una CU a codificar es mayor que minInterPredUnitSize, el controlador de codificación 107 fija candidatos del tipo de partición PU en la etapa S102 a un total de diez tipos de intrapredicción {2Nx2N, NxN} y de interpredicción {2Nx2N, 2NxN, Nx2N, NxN, 2NxnU, 2NxnD, nLx2N, nRx2N} y determina en la etapa S106 un parámetro de predicción basado en el coste R-D. Cuando se determina en la etapa S101 que el tamaño de CU de la CU a codificar es menor o igual que minInterPredUnitSize, el controlador de codificación 107 pasa a la etapa S103.
Cuando se determina en la etapa S103 que el tamaño de CU de la CU a codificar es igual que minInterPredUnitSize, el controlador de codificación 107 fija candidatos del tipo de partición PU en la etapa S104 a un total de tres tipos de intrapredicción {2Nx2N, NxN} y de interpredicción {2Nx2N}, y determina en la etapa S106 un parámetro de predicción basado en el costo R-D.
Cuando se determina en la etapa S103 que el tamaño de CU de la CU a codificar es menor que minInterPredUnitSize, el controlador de codificación 107 establece candidatos del tipo de partición PU en la etapa S105 a dos tipos de intrapredicción {2Nx2N, NxN}, y determina en la etapa S106 el tipo de partición de PU óptimo como parámetro de predicción basado en el coste R-D.
El predictor 105 selecciona una señal de predicción correspondiente a los parámetros de predicción de cada CU determinado por el controlador de codificación 107.
La señal de predicción proporcionada por el predictor 105 se resta del video de entrada de cada CU de forma determinada por el controlador de codificación 107 para generar una imagen de error de predicción, y la imagen de error de predicción se introduce en el transformador/cuantificador 101.
El transformador/cuantificador 101 transforma en frecuencia la imagen del error de predicción para obtener un coeficiente de transformación de frecuencia.
El transformador/cuantificador 101 cuantifica además el coeficiente de transformación de frecuencia con un ancho de paso de cuantificación determinado Qs para obtener un valor de cuantificación de transformación.
El codificador de entropía 102 codifica en entropía split_coding_unit_flag (véase figura 22) suministrado por el controlador de codificación 107, los parámetros de predicción y el valor de cuantificación de transformación suministrado por el transformador/cuantificador 101.
El transformador inverso/cuantificador inverso 103 cuantifica inversamente el valor de cuantificación de transformación con el ancho de paso de cuantificación predeterminado Qs. El transformador inverso/cuantificador inverso 103 realiza además la transformación inversa de frecuencia del coeficiente de transformación de frecuencia obtenido por la cuantificación inversa. La señal de predicción se añade a la imagen de error de predicción reconstruida obtenida por la transformación inversa de frecuencia, y el resultado se suministra a la memoria de almacenamiento intermedio 104.
El multiplexor 106 multiplexa y transmite la información sobre el tamaño mínimo de inter-PU (min_inter_pred_unit_hierarchy_depth) y los datos de salida del codificador de entropía 102. De acuerdo con la sintaxis RBSP del conjunto de parámetros de Secuencia 4.1.2 en NPL 2, el multiplexor 106 multiplexa la sintaxis log2_min_coding_unit_size_minus3 y la sintaxis min_inter_pred_unit_hierarchy_depth después de la sintaxis max_inter_pred_unit_hierarchy_depth en un conjunto de parámetros de secuencia como se enumera en la figura 3 (logaritmo) log base-2 de un valor obtenido al dividir minInterPredUnitSize por el tamaño de SCU, es decir, 0 en la referencia). La sintaxis log2_min_coding_unit_size_minus3 y la sintaxis max_coding_unit_hierarchy_depth es la información para determinar un tamaño de SCU (minCodingUnitSize) y un tamaño de LCU (maxCodingUnitSize), respectivamente. MinCodingUnitSize y maxCodingUnitSize se calculan respectivamente de la siguiente manera.
minCodingUnitSize = 1 <<
(log2_min_coding_unit_size_minus3 3)
maxCodingUnitSize = 1 <<
(log2_min_coding_unit_size_minus3 3 max_coding_unit_hierarchy_depth)
La sintaxis min_inter_pred_unit_hierarchy_depth y minCodingUnitSize tienen la siguiente relación.
min_inter_pred_un it_h i e ra rchy_d epth =
log2 (minInterPredUnitSize /minCodingUnitSize)
Basándose en la operación descrita anteriormente, el dispositivo de codificación de video genera un flujo de bits. Basándose en un tamaño mínimo predeterminado de inter-PU y un tamaño de CU de una CU a codificar, el dispositivo de codificación de video en la referencia controla la partición inter-PU de la CU a codificar de modo que no exista ninguna inter PU cuyo tamaño sea menor que el tamaño mínimo inter-PU.
El ancho de banda de la memoria se reduce al evitar que exista cualquier inter PU cuyo tamaño sea menor que el tamaño mínimo de inter-PU. Además, dado que el número de sintaxis del tipo de partición inter-PU que se van a señalizar se reduce al evitar que exista cualquier inter PU cuyo tamaño sea menor que el tamaño mínimo inter-PU, el porcentaje de la cantidad de código de un encabezado de PU en el flujo de bits se reduce y, por lo tanto, se mejora la calidad del video.
Los medios de control de codificación en el dispositivo de codificación de video de referencia controlan las particiones inter-PU basadas en el tamaño mínimo predeterminado inter-PU fijado desde el exterior. Como ejemplo, los medios de control de codificación controlan tipos de partición inter-PU distintos de los 2Nx2N para ser s solo en CU de tamaños de CU mayores que un valor predeterminado. Por lo tanto, dado que la probabilidad de que ocurra que la partición inter-PU 2Nx2N aumente para reducir la entropía, se mejora la eficiencia de la codificación de entropía. Por lo tanto, la calidad del video comprimido se puede mantener mientras que se reduce el ancho de banda de la memoria.
Asimismo, para la descodificación de video, el dispositivo de codificación de video en la referencia incluye medios para incrustar, en un flujo de bits, información sobre el tamaño mínimo predeterminado de inter-PU fijado desde el exterior para que la sintaxis del tipo de partición inter-PU se pueda analizar a partir del flujo de bits. Por tanto, dado que el tamaño predeterminado se le indica al dispositivo de descodificación de video, se puede mejorar la interoperabilidad del dispositivo de codificación de video y el dispositivo de descodificación de video.
Referencia 2
Un dispositivo de codificación de video en la Referencia 2 (que no forma parte de la invención reivindicada) incluye: medios de control de la codificación para controlar un tipo de partición inter-PU basándose en un tamaño mínimo predeterminado inter-PU fijado desde el exterior y para controlar la codificación de entropía de una sintaxis de tipo de partición inter-PU basándose en el tamaño mínimo predeterminado inter-PU anterior; y medios para incrustar, en un flujo de bits, información sobre el tamaño mínimo inter-PU para señalizar la información sobre el tamaño mínimo inter-PU anterior a un dispositivo de descodificación de vídeo.
En esta referencia, se supone que el tamaño de CU de una CU para transmitir la sintaxis del tipo de partición inter-PU es mayor que el tamaño mínimo inter-PU anterior (minInterPredUnitSize). También se supone en la referencia que los tamaños de CU disponibles son 128, 64, 32, 16 y 8 (es decir, el tamaño de LCU es 128 y el tamaño de SCU es 8), y que minInterPredUnitSize es 8. Por lo tanto, en la referencia, los tamaños de CU para incrustar la sintaxis del tipo de partición inter-PU en el flujo de bits son 128, 64, 32 y 16.
Se supone además en la referencia que la información sobre el tamaño mínimo inter-PU (min_inter_pred_unit_hierarchy_depth) es el log base-2 (logaritmo) de un valor obtenido dividiendo el tamaño mínimo inter-PU (8) por el tamaño de SCU (8). Así, en la referencia, el valor de min_inter_pred_unit_hierarchy_depth multiplexado en el flujo de bits es 0 (= log2 (8/8)).
La estructura del dispositivo de codificación de video en la referencia es la misma que la estructura del dispositivo de codificación de video en la Referencia 1 que se muestra en la figura 1.
Como se muestra en la figura 1, el dispositivo de codificación de video en esta referencia difiere del dispositivo de codificación de video mostrado en la figura 15 en que minInterPredUnitSize se suministra al controlador de codificación 107 para transmitir una sintaxis del tipo de partición inter-PU en un tamaño de CU mayor que minInterPredUnitSize, y también se suministra minInterPredUnitSize al multiplexor 106 para señalizar minInterPredUnitSize al dispositivo de descodificación de vídeo.
El controlador de codificación 107 hace que el predictor 105 calcule el coste R-D calculado a partir de una distorsión de codificación (la energía de una imagen de error entre una señal de entrada y una imagen reconstruida) y un recuento de bits generado. El controlador de codificación 107 determina un patrón de división de CU en el que se minimiza el costo R-D (el patrón de división determinado por split_coding_unit_flag como se muestra en la figura 22), y los parámetros de predicción de cada CU. El controlador de codificación 107 suministra el determinado split_coding_unit_flag y los parámetros de predicción de cada CU al predictor 105 y al codificador de entropía 102. Los parámetros de predicción son información asociada con la predicción de una CU a codificar, como el modo de predicción (pred_mode), el tipo de partición intra-PU (intra_split_flag), la dirección de intrapredicción, el tipo de partición inter_PU (inter_partitioning_idc) y el vector de movimiento.
Como en la referencia 1, el controlador de codificación 107 en la referencia selecciona el tipo de partición PU óptima como un parámetro de predicción para una CU cuyo tamaño sea mayor que minInterPredUnitSize de un total de diez tipos de intrapredicción {2Nx2N, NxN} y de interpredicción {2Nx2N, 2NxN, Nx2N, NxN, 2NxnU, 2NxnD, nLx2N, nRx2N}. Para una CU cuyo tamaño sea igual a minInterPredUnitSize, el controlador de codificación 107 selecciona el tipo de partición PU óptima como un parámetro de predicción de un total de tres tipos de intrapredicción {2Nx2N, NxN} y de interpredicción {2Nx2N}. Para una CU cuyo tamaño sea menor que minInterPredUnitSize, el controlador de codificación 107 selecciona el tipo de partición Pu óptima como parámetro de predicción de la intrapredicción {2Nx2N, NxN}.
Cuando el modo de predicción de una CU a ser codificada en entropía es interpredicción y el tamaño de CU sea menor o igual que minInterPredUnitSize, el controlador de codificación 107 en la referencia, controla que el codificador de entropía 102 no codifique en entropía inter_partitioning_idc.
El predictor 105 selecciona una señal de predicción correspondiente a los parámetros de predicción de cada CU determinados por el controlador de codificación 107.
La señal de predicción proporcionada por el predictor 105 se resta del video de entrada de cada CU de forma determinada por el controlador de codificación 107 para generar una imagen de error de predicción, y la imagen de error de predicción se introduce en el transformador/cuantificador 101.
El transformador/cuantificador 101 transforma en frecuencia la imagen de error de predicción para obtener un coeficiente de transformación de frecuencia.
El transformador/cuantificador 101 cuantifica aún más el coeficiente de transformación de frecuencia con un ancho de paso de cuantificación predeterminado Qs para obtener un valor de cuantificación de la transformación.
El codificador de entropía 102 codifica en entropía split_coding_unit_flag (véase figura 22) suministrado desde el controlador de codificación 107, los parámetros de predicción y el valor de cuantificación de la transformación suministrado desde el transformador/cuantificador 101. Como se mencionó anteriormente, cuando el modo de predicción de una CU a codificar en entropía es interpredicción y el tamaño de la CU sea menor o igual que minInterPredUnitSize, el codificador de entropía 102 en la referencia no codifica en entropía inter_partitioning_idc. El transformador inverso/cuantificador inverso 103 cuantifica inversamente el valor de cuantificación de la transformación con el ancho de paso de cuantificación predeterminado Qs. El transformador inverso/cuantificador inverso 103 realiza además la transformación inversa de frecuencia del coeficiente de transformación de frecuencia obtenido por la cuantificación inversa. La señal de predicción se añade a la imagen de error de predicción reconstruida obtenida por la transformación de frecuencia inversa, y el resultado se suministra a la memoria de almacenamiento intermedio 104.
El multiplexor 106 multiplexa y transmite la información sobre el tamaño mínimo inter-PU (min_inter_pred_unit_hierarchy_depth) y los datos de salida del codificador de entropía 102. De acuerdo con la sintaxis RBSP conjunto de parámetros de Secuencia 4.1.2 en NPL 2, el multiplexor 106 multiplexa la sintaxis log2_min_coding_unit_size_minus3 y la sintaxis min_inter_pred_unit_hierarchy_depth después de la sintaxis max_coding_unit_hierarchy_depth en un conjunto de parámetros de secuencia como se enumera en la figura 3 (log (logaritmo) base-2 de un valor obtenido al dividir minInterPredUnitSize por el tamaño de SCU, es decir, 0 en la referencia). La sintaxis log2_min_coding_unit_size_minus3 y la sintaxis max_coding_unit_hierarchy_depth son información para determinar un tamaño de SCU (minCodingUnitSize) y un tamaño de LCU (maxCodingUnitSize), respectivamente. MinCodingUnitSize y maxCodingUnitSize se calculan respectivamente de la siguiente manera.
minCodingUnitSize = 1 <<
(log2_min_coding_unit_size_minus3 3)
maxCodingUnitSize = 1 <<
(log2_min_coding_unit_size_minus3 3 max_coding_unit_hierarchy_depth)
La sintaxis min_inter_pred_unit_hierarchy_depth y minCodingUnitSize tiene la siguiente relación.
min_inter_pred_un it_h i e ra rchy_d epth =
log2 (minInterPredUnitSize / minCodingUnitSize)
Basándose en la operación descrita anteriormente, el dispositivo de codificación de video en la referencia genera un flujo de bits.
Haciendo referencia a continuación a un diagrama de flujo de la figura 4, se realiza la descripción de una operación de escritura de la sintaxis del tipo de partición inter-PU que es una característica de la referencia.
Como se muestra en la figura 4, el codificador de entropía 102 codifica en entropía split_coding_unit_flag en la etapa S201. El codificador de entropía 102 además codifica en entropía el modo de predicción en la etapa S202, es decir, el codificador 102 de entropía codifica en entropía la sintaxis del pred_mode. Cuando se determina en la etapa S203 que el modo de predicción de una CU a codificar es interpredicción y se determina en la etapa S204 que el tamaño de la CU es menor o igual que minInterPredUnitSize, el controlador de codificación 107 controla el codificador de entropía 102 para omitir la codificación de entropía de la sintaxis inter_partitioning_idc. Cuando se determina en la etapa S203 que el modo de predicción de la CU a codificar es intrapredicción, o cuando se determina en la etapa 5204 que el tamaño de CU es mayor que minInterPredUnitSize, el controlador de codificación 107 controla el codificador de entropía 102 para codificar en entropía, en la etapa S205, la información del tipo de partición de PU en la CU a codificar.
De acuerdo con la sintaxis de la unidad de predicción 4.1.10 en NPL 2, la sintaxis de pred_mode mencionada anteriormente y la sintaxis inter_partitioning_idc se señalizan como se representa en una lista mostrada en la figura 5. Las características de referencia inter_partitioning_idc se señaliza sólo en los encabezados PU de las CU de tamaño mayor que minInterPredUnitSize bajo la siguiente condición: "if(currPredUnitSize > minInterPredUnitSize)". Cuando el tamaño de CU de la CU a codificar es menor o igual que el tamaño mínimo predeterminado inter-PU, el dispositivo de codificación de video en la referencia no codifica en entropía la sintaxis del tipo de partición inter-PU en la capa de encabezado PU de la CU a codificar para reducir el número de sintaxis de tipo de partición inter-PU a señalizar. Ya que la reducción en el número de sintaxis de tipo de partición inter-PU a señalizar reduce el porcentaje de la cantidad de código de un encabezado de PU en el flujo de bits, la calidad del video se mejora aún más.
Cuando el tamaño de CU de la CU a codificar excede el tamaño mínimo predeterminado inter-PU, el dispositivo de codificación de video en los conjuntos de referencia, en un tipo de partición inter-PU predeterminado, la sintaxis del tipo de partición inter-PU en la capa de encabezado PU de la CU a codificar, y codifica en entropía el tipo de partición inter-PU de modo que no exista ninguna inter-PU cuyo tamaño sea menor que el tamaño mínimo inter-PU. El ancho de banda de la memoria se reduce evitando que exista cualquier inter PU cuyo tamaño sea menor que el tamaño mínimo de inter-PU.
Realización de Ejemplo
Un dispositivo de descodificación de video en una Realización de Ejemplo descodifica un flujo de bits generado por el dispositivo de codificación de video en la Referencia 2.
El dispositivo de descodificación de video en esta realización de ejemplo incluye: medios para desmultiplexar la información de tamaño mínimo inter-PU multiplexada en un tren de bits; medios de determinación del tamaño de CU para determinar un tamaño de CU predeterminado, a partir del cual se analiza un tipo de partición inter-PU, basándose en la información del tamaño mínimo inter-PU desmultiplexado; y medios de análisis para analizar el tipo de partición inter-PU del tren de bits en el tamaño de CU determinado por los medios de determinación del tamaño de CU.
Como se muestra en la figura 6, el dispositivo de descodificación de video en la realización de ejemplo incluye un desmultiplexor 201, un descodificador de entropía 202, un transformador inverso/cuantificador inverso 203, un predictor 204, una memoria de almacenamiento intermedio 205 y un controlador de descodificación 206.
El desmultiplexor 201 desmultiplexa un flujo de bits de entrada y extrae información del tamaño mínimo inter-PU y un flujo de bits de video codificado en entropía. El desmultiplexor 201 desmultiplexa la sintaxis log2_min_coding_unit_size_minus3 y la sintaxis min_inter_pred_unit_hierarchy_depth después de la sintaxis max_coding_unit_hierarchy_depth en los parámetros de secuencia enumerados en la figura 3. El desmultiplexor 201 utiliza además los valores de sintaxis desmultiplexados para determinar un tamaño mínimo inter-PU (minInterPredUnitSize), en la que se transmite la sintaxis del tipo de partición inter-PU (syntax_inter_partitioning_idc), como sigue.
minInterPredUnitSize = 1 <<
(log2_min_coding_unit_size_minus3 3
min_inter_pred_un it_h i e ra rchy_d epth)
En otras palabras, el desmultiplexor 201 en la realización de ejemplo también juega un papel en la determinación del tamaño de CU, en el que se analiza la sintaxis del tipo de partición inter-PU, en función de la información del tamaño mínimo inter-PU desmultiplexado.
El desmultiplexor 201 proporciona además el mínimo tamaño inter-PU al controlador de descodificación 206.
El descodificador de entropía 202 entropía-descodifica el flujo de bits de video. El descodificador 202 de entropía proporciona un valor de cuantificación de la transformación descodificada en entropía al transformador inverso/cuantificador inverso 203. El descodificador 202 de entropía proporciona split_cpding_unit_flag descodificada en entropía y los parámetros de predicción al controlador de descodificación 206.
Cuando el modo de predicción de una CU a descodificar es interpredicción y el tamaño de la CU es minInterPredUnitSize, el controlador de descodificación 206 en la realización de ejemplo controla el descodificador 202 de entropía para omitir la descodificación en entropía de la sintaxis del tipo de partición inter-PU de la CU a descodificar. El controlador de descodificación 206 fija además, a 2Nx2N, el tipo de partición inter-PU de la CU a descodificar. Cuando el tamaño de CU de la CU a descodificar es menor que minInterPredUnitSize, el modo de predicción de la CU es solo de intrapredicción.
El transformador inverso/cuantificador inverso 203 cuantifica inversamente los valores de cuantificación de transformación de la diferencia de luminancia y crominancia con un ancho de paso de cuantificación predeterminado. El transformador inverso/cuantificador inverso 203 realiza además la transformación inversa de frecuencia de un coeficiente de transformación de frecuencia obtenido por la cuantificación inversa.
Después de la transformación inversa de frecuencia, el predictor 204 genera una señal de predicción usando una imagen de una imagen reconstruida almacenada en la memoria de almacenamiento intermedio 205 basada en los parámetros de predicción suministrados desde el controlador de descodificación 206.
La señal de predicción proporcionada por el predictor 204 se agrega a una imagen de error de predicción reconstruida obtenida por la transformación inversa de frecuencia realizada por el transformador inverso/cuantificador inverso 203, y el resultado se suministra a la memoria de almacenamiento intermedio 205 como una imagen reconstruida.
La imagen reconstruida almacenada en la memoria de almacenamiento intermedio 205 se transmite a continuación como una imagen descodificada.
Basándose en la operación descrita anteriormente, el dispositivo de descodificación de video en la realización de ejemplo genera una imagen descodificada.
Haciendo referencia a continuación a un diagrama de flujo de la figura 7, se describe una operación de análisis de la sintaxis del tipo de partición inter-PU que es una característica de la realización de ejemplo.
Como se muestra en la figura 7, el descodificador de entropía 202 descodifica en entropía split_coding_unit_flag para decidir el tamaño de CU en la etapa S301. En la etapa S302, el descodificador de entropía 202 descodifica en entropía el modo de predicción. En otras palabras, el descodificador de entropía 202 descodifica en entropía la sintaxis pred_mode. Cuando se determina en la etapa S303 que el modo de predicción es interpredicción y se determina en la etapa S304 que el tamaño de CU decidido es minInterPredUnitSize, el controlador de descodificación 206 controla el descodificador de entropía 202 en la etapa S305 para omitir la descodificación de entropía del tipo de partición inter-PU y para fijar el tipo de partición PU de la CU en 2Nx2N (inter_partitioning_idc = 0).
Al determinar en la etapa S303 que el modo de predicción es intrapredicción, o cuando se determina en la etapa S304 que el tamaño de CU decidido es mayor que minInterPredUnitSize, el controlador de descodificación 206 controla el descodificador de entropía 202 en la etapa S306 para no omitir la descodificación de entropía del tipo de partición PU de la CU a descodificar y para fijar el tipo de partición PU de la CU a un tipo de partición PU obtenido como resultado de la descodificación de entropía.
El dispositivo de codificación de video en la Referencia 1 y en la Referencia 2 puede multiplexar la información de tamaño mínimo inter-PU (min_inter_pred_unit_hierarchy_depth) utilizada en la referencia 1 en un conjunto de parámetros de imagen o de un encabezado de segmento como se representa en una lista mostrada en la figura 8 o una lista mostrada en la figura 9. De manera similar, el dispositivo de descodificación de video en esta realización de ejemplo puede desmultiplexar la sintaxis min_inter_pred_unit_hierarchy_depth desde el conjunto de parámetros de imagen o del encabezado del segmento.
El dispositivo de codificación de video en la Referencia 1 y en la Referencia 2 puede fijar la sintaxis min_inter_pred_unit_hierarchy_depth como log base-2 (logaritmo) de un valor obtenido dividiendo el tamaño de LCU
(maxCodingUnitSize) por el tamaño mínimo inter PU (minInterPredUnitSize), es decir, se puede utilizar la siguiente ecuación.
min_inter_pred_un it_h i e ra rchy_d epth =
log2 (maxCodingUnitSize / minInterPredUnitSize)
En este caso, el dispositivo de descodificación de video en esta realización de ejemplo puede calcular el mínimo tamaño inter-PU basándose en la sintaxis min_inter_pred_unit_hierarchy_depth de la siguiente manera.
minInterPredUnitSize = 1 <<
(log2_min_coding_unit_size_minus3 3
max_coding _unit_hierarchy_depth = min_inter_pred_unit_hierarchy_depth -En el dispositivo de descodificación de video en esta realización de ejemplo, ya que no existe ninguna inter PU cuyo tamaño sea menor que el tamaño mínimo de inter PU, se reduce el ancho de banda de la memoria.
Referencia 3
Un dispositivo de descodificación de video en la Referencia 3 (que no forma parte de la invención reivindicada) descodifica un flujo de bits generado por el dispositivo de codificación de video en la Referencia 1.
El dispositivo de descodificación de video en esta referencia incluye: medios para desmultiplexar la información del tamaño mínimo inter PU multiplexada en un flujo de bits; y medios de detección de errores para detectar, basándose en la información del tamaño mínimo de inter PU desmultiplexada, un error en un unidad de acceso que accede al flujo de bits que incluye una CU a descodificar. Como se define en 3.1 unidad de acceso de NPL 1, la unidad de acceso es la unidad de almacenamiento de datos codificados para una imagen. El error significa la violación de restricciones basada en el número de vectores de movimiento permitidos por área predeterminada.
Como se muestra en la figura 10, el dispositivo de descodificación de video en la referencia incluye un desmultiplexor 201, un descodificador de entropía 202, un transformador inverso/cuantificador inverso 203, un predictor 204, una memoria de almacenamiento intermedio 205 y un detector de errores 207.
El desmultiplexor 201 funciona de la misma manera que el desmultiplexor 201 en la Realización de Ejemplo para desmultiplexar un flujo de bits de entrada y extraer la información sobre el tamaño mínimo de inter-PU y un flujo de bits de video codificado en entropía. El desmultiplexor 201 determina además el tamaño mínimo de inter-PU y suministra el tamaño mínimo de inter-PU al detector de errores 207.
El descodificador de entropía 202 descodifica en entropía el flujo de bits de video. El descodificador de entropía 202 proporciona un valor de cuantificación de la transformación descodificada en entropía al transformador inverso/cuantificador inverso 203. El descodificador de entropía 202 proporciona entonces split_coding_unit_flag descodificado en entropía y los parámetros de predicción al detector de errores 207.
El detector de errores 207 realiza la detección de errores en los parámetros de predicción suministrados desde el descodificador de entropía 202 basándose en el tamaño mínimo de inter-PU suministrado desde el desmultiplexor 201, y suministra el resultado al predictor 204. La operación de detección de errores se describirá más adelante. El detector de errores 207 también juega un papel como el controlador de descodificación 206 en la Realización de Ejemplo.
El transformador inverso/cuantificador inverso 203 funciona de la misma manera que el transformador inverso/cuantificador inverso 203 en la Realización de Ejemplo.
El predictor 204 genera una señal de predicción utilizando una imagen de una imagen reconstruida almacenada en la memoria de almacenamiento intermedio 205 basándose en los parámetros de predicción suministrados desde el detector 207 de errores.
La memoria de almacenamiento intermedio 205 funciona de la misma manera que la memoria de almacenamiento intermedio 205 en una Realización de Ejemplo.
Basándose en el funcionamiento descrito anteriormente, el dispositivo de descodificación de video en la referencia genera una imagen descodificada.
Haciendo referencia a un diagrama de flujo de la figura 11, se describe la operación de detección de errores del dispositivo de descodificación de video en la referencia para detectar un error en una unidad acceso que accede a un flujo de bits que incluye una CU a descodificar.
En la etapa S401, el detector de errores 207 decide el tamaño de la CU, el modo de predicción y el tipo de partición de la PU.
En la etapa S402, el detector de errores 207 determina el modo de predicción de una PU de la CU a descodificar. Cuando el modo de predicción es intrapredicción, el proceso finaliza. Cuando el modo de predicción es interpredicción, el procedimiento da paso a la etapa S403.
En la etapa S403, el detector de errores 207 compara el tamaño de la PU de la CU a descodificar con el tamaño mínimo inter-PU. Cuando el tamaño de PU de la CU a descodificar es mayor o igual que el tamaño mínimo inter-PU, el proceso finaliza. Cuando el tamaño de PU de la CU a descodificar es menor que el tamaño mínimo inter-PU, el procedimiento da paso a la etapa S404.
En la etapa S404, el detector de errores 207 determina que existe un error y notifica al exterior del error. Por ejemplo, el detector de errores 207 transmite la dirección de la CU a descodificar y en la que se ha producido el error.
De acuerdo con la operación anterior, el detector de errores 207 detecta el error en una unidad de acceso que accede al flujo de bits que incluye la CU a descodificar.
Cada una de las referencias y realizaciones de ejemplo mencionadas anteriormente se puede realizar en hardware o en un programa de ordenador.
Un sistema de procesamiento de información mostrado en la figura 12 incluye un procesador 1001, una memoria de programa 1002, un medio de almacenamiento 1003 para almacenar datos de video y un medio de almacenamiento 1004 para almacenar un flujo de bits. El medio de almacenamiento 1003 y el medio de almacenamiento 1004 pueden ser medios de almacenamiento diferentes, o áreas de almacenamiento en el mismo medio de almacenamiento. Un medio magnético tal como un disco duro se puede utilizar como medio de almacenamiento. En el sistema de procesamiento de información mostrado en la figura 12, un programa para llevar a cabo la función de cada bloque (excepto el bloque de memoria de almacenamiento intermedio) mostrado en cada una de las figuras 1, 6 y 10 se almacena en la memoria del programa 1002. El procesador 1001 realiza el procesamiento de acuerdo con el programa almacenado en la memoria de programa 1002 para llevar a cabo las funciones del dispositivo de codificación de video o el dispositivo de descodificación de video mostrados en la figura 1, figura 6, o figura 10, respectivamente.
La figura 13 es un diagrama de bloques que muestra una parte principal de un dispositivo de codificación de video. Como se muestra en la figura 13, el dispositivo de descodificación de video es un dispositivo de codificación de video para codificar video usando interpredicción, que incluye medios de control de codificación 11 (el controlador de codificación 107 mostrado en la figura 1 como ejemplo) para controlar un tipo de partición inter-PU de una CU a codificar, basándose un tamaño mínimo predeterminado inter-PU (PA) y un tamaño de CU (PB) de la CU a codificar. La figura 14 es un diagrama de bloques que muestra una parte principal de un dispositivo de descodificación de vídeo de acuerdo con la presente invención. Como se muestra en la figura 14, el dispositivo de descodificación de video de acuerdo con la presente invención es un dispositivo de descodificación de video para descodificar video usando interpredicción, incluyendo medios de control de la descodificación 21 (el controlador de descodificación 207 mostrado en la figura 6 y en la figura 10 como ejemplo) para controlar una partición inter-PU de una CU a descodificar, basándose en un tamaño mínimo inter-PU predeterminado (PA) y un tamaño (PB) de la CU a descodificar.
Si bien la presente invención se ha descrito con referencia a las realizaciones de ejemplo y a los ejemplos, la presente invención no se limita a las realizaciones de ejemplo y a los ejemplos antes mencionados. Se pueden hacer diversos cambios comprensibles para los expertos en la técnica dentro del alcance de la presente invención a las estructuras y detalles de la presente invención.
Lista de Signos de Referencia
11 medios de control de codificación
21 medios de control de descodificación
101 transformador/cuantificador
102 codificador de entropía
103 transformador inverso/cuantificador inverso
104 memoria de almacenamiento intermedio
105 predictor
106 multiplexor
107, 108 controlador de codificación
201 desmultiplexor
202 descodificador de entropía
203 transformador inverso/cuantificador inverso 5204 predictor
205 memoria de almacenamiento intermedio 206 controlador de descodificación
207 detector de errores
1001 procesador
1002 memoria de programa
1003 medio de almacenamiento
1004 medio de almacenamiento
Claims (3)
1. Un dispositivo de descodificación de video para la descodificación de video usando interpredicción, en un esquema que define una unidad de codificación, CU, como una unidad de codificación, una unidad de predicción, PU, como una unidad de predicción para cada CU, y tipos de partición inter-PU, que comprende:
medios de desmultiplexión (201) para desmultiplexar un flujo de bits de entrada y extraer información sobre un tamaño mínimo inter-PU;
medios de descodificación de entropía (202); y
medios de control de descodificación (206) para, con respecto a cada CU de las CU a descodificar, hacer que los medios de descodificación de entropía (202)
descodifiquen en entropía una sintaxis de tipo de partición inter-PU que indique un tipo de partición inter-PU de la CU cuando el modo de predicción de la CU sea interpredicción y el tamaño de CU de la CU sea mayor que el tamaño mínimo inter-PU, y
no descodifiquen en entropía la sintaxis del tipo de partición inter-PU de la CU y fijen un tipo de partición inter-PU predeterminada cuando el modo de predicción de la CU sea interpredicción y el tamaño de CU de la CU sea menor o igual que el tamaño mínimo inter-PU.
2. Un método de descodificación de video para la descodificación de video usando interpredicción, en un esquema que define una unidad de codificación, CU, como una unidad de codificación, una unidad de predicción, PU, como una unidad de predicción para cada CU, y tipos de partición inter-PU, que comprende:
desmultiplexar un flujo de bits de entrada y extraer información sobre un tamaño mínimo inter-PU, donde con respecto a cada CU de las CU a descodificar,
una sintaxis de tipo de partición inter-PU que indica que un tipo de partición inter-PU de la CU se descodifique en entropía cuando el modo de predicción de la CU sea interpredicción y el tamaño de CU de la CU sea mayor que el tamaño mínimo inter-PU, y
la sintaxis del tipo de partición inter-PU de la CU no se descodifique en entropía y se fije un tipo de partición inter-PU predeterminada cuando el modo de predicción de la CU sea interpredicción y el tamaño de Cu de la CU sea menor o igual al tamaño mínimo inter-PU.
3. Un programa de descodificación de video que hace que un ordenador para la descodificación de video usando interpredicción, en un esquema que define una unidad de codificación, CU, como una unidad de codificación, una unidad de predicción, PU, como una unidad de predicción para cada CU, y tipos de partición inter-PU, para ejecutar:
un proceso de desmultiplexión de un flujo de bits de entrada y la extracción de información sobre un tamaño mínimo inter-PU,
donde con respecto a cada CU de las CU a descodificar,
una sintaxis de tipo de partición inter-PU que indique que un tipo de partición inter-PU de la CU se descodifique en entropía cuando el modo de predicción de la CU sea interpredicción y el tamaño de CU de la CU sea mayor que el tamaño mínimo inter-PU, y
la sintaxis del tipo de partición inter-PU de la CU no se descodifique en entropía y se fije un tipo de partición inter-PU predeterminado cuando el modo de predicción de la CU sea interpredicción y el tamaño de Cu de la CU sea menor o igual que el mínimo tamaño inter-PU.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011004964 | 2011-01-13 | ||
PCT/JP2012/000046 WO2012096147A1 (ja) | 2011-01-13 | 2012-01-05 | 映像符号化装置、映像復号装置、映像符号化方法、映像復号方法及びプログラム |
Publications (1)
Publication Number | Publication Date |
---|---|
ES2864874T3 true ES2864874T3 (es) | 2021-10-14 |
Family
ID=46507056
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES15155199T Active ES2882882T3 (es) | 2011-01-13 | 2012-01-05 | Dispositivo, método y programa de descodificación de video |
ES12734225T Active ES2864874T3 (es) | 2011-01-13 | 2012-01-05 | Dispositivo, método y programa de descodificación de video |
ES21153890T Active ES2928097T3 (es) | 2011-01-13 | 2012-01-05 | Dispositivo, método y programa de descodificación de video |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES15155199T Active ES2882882T3 (es) | 2011-01-13 | 2012-01-05 | Dispositivo, método y programa de descodificación de video |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES21153890T Active ES2928097T3 (es) | 2011-01-13 | 2012-01-05 | Dispositivo, método y programa de descodificación de video |
Country Status (10)
Country | Link |
---|---|
US (6) | US10841590B2 (es) |
EP (4) | EP3860125A1 (es) |
JP (5) | JP5673693B2 (es) |
KR (5) | KR101829515B1 (es) |
CN (5) | CN107105260B (es) |
BR (5) | BR122015024083B1 (es) |
ES (3) | ES2882882T3 (es) |
HK (3) | HK1208978A1 (es) |
PL (3) | PL3833026T3 (es) |
WO (1) | WO2012096147A1 (es) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9762899B2 (en) * | 2011-10-04 | 2017-09-12 | Texas Instruments Incorporated | Virtual memory access bandwidth verification (VMBV) in video coding |
GB2505169B (en) * | 2012-08-13 | 2016-03-16 | Gurulogic Microsystems Oy | decoder and method |
US9712871B2 (en) | 2014-05-01 | 2017-07-18 | Qualcomm Incorporated | Determination bitstream decoding capability in video coding |
US20180091810A1 (en) * | 2015-03-23 | 2018-03-29 | Lg Electronics Inc. | Method for processing video signal and device therefor |
WO2017130696A1 (ja) | 2016-01-29 | 2017-08-03 | シャープ株式会社 | 予測画像生成装置、動画像復号装置、および動画像符号化装置 |
US10939099B2 (en) * | 2016-04-22 | 2021-03-02 | Lg Electronics Inc. | Inter prediction mode-based image processing method and device therefor |
JPWO2019069601A1 (ja) * | 2017-10-03 | 2020-09-10 | 日本電気株式会社 | 映像符号化装置、映像復号装置、映像符号化方法、映像復号方法およびプログラム |
CN110213591B (zh) * | 2018-03-07 | 2023-02-28 | 腾讯科技(深圳)有限公司 | 一种视频运动估计方法、装置及存储介质 |
US10284860B1 (en) * | 2018-07-02 | 2019-05-07 | Tencent America LLC | Method and apparatus for video coding |
CN116828192A (zh) | 2018-12-15 | 2023-09-29 | 华为技术有限公司 | 图像重建方法和装置 |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
HUP0301368A3 (en) | 2003-05-20 | 2005-09-28 | Amt Advanced Multimedia Techno | Method and equipment for compressing motion picture data |
JP4617644B2 (ja) | 2003-07-18 | 2011-01-26 | ソニー株式会社 | 符号化装置及び方法 |
KR100587698B1 (ko) | 2004-10-22 | 2006-06-08 | 주식회사 휴맥스 | 선택적 예측 부호화/복호화 방법 및 장치 |
KR100703748B1 (ko) | 2005-01-25 | 2007-04-05 | 삼성전자주식회사 | 다 계층 기반의 비디오 프레임을 효율적으로 예측하는 방법및 그 방법을 이용한 비디오 코딩 방법 및 장치 |
KR20070024211A (ko) | 2005-08-26 | 2007-03-02 | 삼성전자주식회사 | 영상압축장치 및 방법 |
KR100727969B1 (ko) | 2005-08-27 | 2007-06-14 | 삼성전자주식회사 | 영상의 부호화 및 복호화 장치와, 그 방법, 및 이를수행하기 위한 프로그램이 기록된 기록 매체 |
JP4666255B2 (ja) * | 2005-12-27 | 2011-04-06 | 日本電気株式会社 | 符号化データ選定、符号化データ設定、再符号化データ生成及び再符号化の方法及び装置 |
JP2009081781A (ja) * | 2007-09-27 | 2009-04-16 | Panasonic Corp | 動き補償装置及び動き補償方法 |
KR101460608B1 (ko) * | 2008-03-04 | 2014-11-14 | 삼성전자주식회사 | 필터링된 예측 블록을 이용한 영상 부호화, 복호화 방법 및장치 |
JP5390794B2 (ja) * | 2008-06-05 | 2014-01-15 | キヤノン株式会社 | 動きベクトル探索装置および動きベクトル探索方法 |
WO2009123248A1 (en) | 2008-04-01 | 2009-10-08 | Canon Kabushiki Kaisha | Moving image encoding apparatus and moving image encoding method |
KR101517768B1 (ko) * | 2008-07-02 | 2015-05-06 | 삼성전자주식회사 | 영상의 부호화 방법 및 장치, 그 복호화 방법 및 장치 |
US8503527B2 (en) * | 2008-10-03 | 2013-08-06 | Qualcomm Incorporated | Video coding with large macroblocks |
JP5548397B2 (ja) | 2009-06-25 | 2014-07-16 | 京楽産業.株式会社 | 遊技機 |
JP5489557B2 (ja) | 2009-07-01 | 2014-05-14 | パナソニック株式会社 | 画像符号化装置及び画像符号化方法 |
KR20110017719A (ko) * | 2009-08-14 | 2011-02-22 | 삼성전자주식회사 | 비디오 부호화 방법 및 장치, 비디오 복호화 방법 및 장치 |
CN101648086B (zh) | 2009-09-02 | 2012-08-29 | 朱宁 | 快速沉淀方法及快速沉淀分离装置 |
KR101484280B1 (ko) * | 2009-12-08 | 2015-01-20 | 삼성전자주식회사 | 임의적인 파티션을 이용한 움직임 예측에 따른 비디오 부호화 방법 및 장치, 임의적인 파티션을 이용한 움직임 보상에 따른 비디오 복호화 방법 및 장치 |
CN102771125B (zh) * | 2009-12-10 | 2015-12-09 | Sk电信有限公司 | 使用树形结构的编码/解码方法和装置 |
US20110194613A1 (en) * | 2010-02-11 | 2011-08-11 | Qualcomm Incorporated | Video coding with large macroblocks |
AU2011286922A1 (en) * | 2010-08-03 | 2013-02-07 | Sony Corporation | Image processing device and image processing method |
JP5577183B2 (ja) | 2010-08-05 | 2014-08-20 | ヤンマー株式会社 | ガスエンジンの掃気運転方法 |
US8344917B2 (en) * | 2010-09-30 | 2013-01-01 | Sharp Laboratories Of America, Inc. | Methods and systems for context initialization in video coding and decoding |
US8885704B2 (en) | 2010-10-01 | 2014-11-11 | Qualcomm Incorporated | Coding prediction modes in video coding |
US8526495B2 (en) | 2010-11-22 | 2013-09-03 | Mediatek Singapore Pte. Ltd. | Apparatus and method of constrained partition size for high efficiency video coding |
CN102564805B (zh) | 2010-12-31 | 2014-05-28 | 同方威视技术股份有限公司 | 用于痕量探测仪的进样装置以及具有该进样装置的痕量探测仪 |
US9049452B2 (en) * | 2011-01-25 | 2015-06-02 | Mediatek Singapore Pte. Ltd. | Method and apparatus for compressing coding unit in high efficiency video coding |
MX337446B (es) * | 2011-09-29 | 2016-03-07 | Sharp Kk | Dispositivo de decodificacion de imagenes, metodo de decodificacion de imagenes y dispositivo de codificacion de imagenes. |
-
2012
- 2012-01-05 KR KR1020157012839A patent/KR101829515B1/ko active IP Right Grant
- 2012-01-05 ES ES15155199T patent/ES2882882T3/es active Active
- 2012-01-05 KR KR1020147036708A patent/KR20150020622A/ko not_active Application Discontinuation
- 2012-01-05 BR BR122015024083-2A patent/BR122015024083B1/pt active IP Right Grant
- 2012-01-05 US US13/979,592 patent/US10841590B2/en active Active
- 2012-01-05 CN CN201710077080.4A patent/CN107105260B/zh active Active
- 2012-01-05 PL PL21153890.5T patent/PL3833026T3/pl unknown
- 2012-01-05 CN CN201710077103.1A patent/CN106878730B/zh active Active
- 2012-01-05 ES ES12734225T patent/ES2864874T3/es active Active
- 2012-01-05 ES ES21153890T patent/ES2928097T3/es active Active
- 2012-01-05 CN CN201280005386.4A patent/CN103329535B/zh active Active
- 2012-01-05 EP EP21163286.4A patent/EP3860125A1/en not_active Withdrawn
- 2012-01-05 KR KR1020167014704A patent/KR101738322B1/ko active IP Right Grant
- 2012-01-05 JP JP2012552667A patent/JP5673693B2/ja active Active
- 2012-01-05 BR BR112013017799-3A patent/BR112013017799B1/pt active IP Right Grant
- 2012-01-05 BR BR122020018528-7A patent/BR122020018528B1/pt active IP Right Grant
- 2012-01-05 EP EP21153890.5A patent/EP3833026B1/en active Active
- 2012-01-05 KR KR1020157017185A patent/KR101843624B1/ko active IP Right Grant
- 2012-01-05 CN CN201510672741.9A patent/CN105208393B/zh active Active
- 2012-01-05 CN CN201510671048.XA patent/CN105187825B/zh active Active
- 2012-01-05 KR KR1020137016923A patent/KR20130098420A/ko active Application Filing
- 2012-01-05 BR BR122020018527-9A patent/BR122020018527B1/pt active IP Right Grant
- 2012-01-05 BR BR122015017257-8A patent/BR122015017257B1/pt active IP Right Grant
- 2012-01-05 PL PL15155199T patent/PL2899976T3/pl unknown
- 2012-01-05 PL PL12734225T patent/PL2665272T3/pl unknown
- 2012-01-05 EP EP15155199.1A patent/EP2899976B1/en active Active
- 2012-01-05 WO PCT/JP2012/000046 patent/WO2012096147A1/ja active Application Filing
- 2012-01-05 EP EP12734225.1A patent/EP2665272B1/en active Active
-
2014
- 2014-05-14 HK HK15109619.5A patent/HK1208978A1/xx unknown
- 2014-05-16 JP JP2014102438A patent/JP5787002B2/ja active Active
-
2015
- 2015-07-21 JP JP2015144087A patent/JP5994911B2/ja active Active
- 2015-10-07 US US14/877,453 patent/US9712826B2/en active Active
-
2016
- 2016-06-21 HK HK16107156.7A patent/HK1219190A1/zh unknown
- 2016-06-21 HK HK16107157.6A patent/HK1219191A1/zh unknown
- 2016-08-12 JP JP2016158609A patent/JP6213636B2/ja active Active
-
2017
- 2017-09-08 JP JP2017172889A patent/JP6497423B2/ja active Active
-
2020
- 2020-10-08 US US17/066,136 patent/US11582461B2/en active Active
-
2023
- 2023-01-19 US US18/099,020 patent/US11943449B2/en active Active
-
2024
- 2024-01-23 US US18/420,036 patent/US20240163448A1/en active Pending
- 2024-01-24 US US18/420,902 patent/US20240163449A1/en active Pending
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES2864874T3 (es) | Dispositivo, método y programa de descodificación de video | |
ES2900775T3 (es) | Dispositivo de descodificación de vídeo, método de descodificación de vídeo y programa | |
ES2744201T3 (es) | Dispositivo y procedimiento para la codificación escalable de información de vídeo | |
ES2647948T3 (es) | Reutilización de conjuntos de parámetros para la codificación de vídeo | |
ES2686936T3 (es) | Códec 3DVC basado en MVC que soporta el modo de predicción de movimiento de visualización interna (IVMP) | |
BR112016015893B1 (pt) | Método de decodificação de informações de vídeo, aparelho configurado para decodificar informações de vídeo e memória legível por computador | |
KR20150081236A (ko) | 효율적인 파라미터 전달을 사용하는 비디오 부호화 방법 및 그 장치, 비디오 복호화 방법 및 그 장치 | |
BR112016029611B1 (pt) | Aparelho e método para codificar informações de vídeo em codificação de vídeo de alta eficiência, e, memória legível por computador | |
BR112016015552B1 (pt) | Métodos para codificação de um conjunto de imagens de referência (rps) entre camadas e codificação de unidades da camada de acesso à rede (nal) do fim do fluxo de bits | |
BR112016015931B1 (pt) | Suporte de camada-base de não hevc em extensões de muticamadas de hevc | |
BR112016015568B1 (pt) | Método e aparelho para codificar ou decodificar dados de vídeo e memória legível por computador |