ES2626916T3 - Dispositivo terminal y procedimiento de control de retransmisión - Google Patents

Dispositivo terminal y procedimiento de control de retransmisión Download PDF

Info

Publication number
ES2626916T3
ES2626916T3 ES14159123.0T ES14159123T ES2626916T3 ES 2626916 T3 ES2626916 T3 ES 2626916T3 ES 14159123 T ES14159123 T ES 14159123T ES 2626916 T3 ES2626916 T3 ES 2626916T3
Authority
ES
Spain
Prior art keywords
pucch
ack
nack
resource
component carrier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES14159123.0T
Other languages
English (en)
Inventor
Toru Oizumi
Seigo Nakao
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sun Patent Trust Inc
Original Assignee
Sun Patent Trust Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sun Patent Trust Inc filed Critical Sun Patent Trust Inc
Application granted granted Critical
Publication of ES2626916T3 publication Critical patent/ES2626916T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1861Physical mapping arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
    • H04B7/022Site diversity; Macro-diversity
    • H04B7/024Co-operative use of antennas of several sites, e.g. in co-ordinated multipoint or co-operative multiple-input multiple-output [MIMO] systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1671Details of the supervisory signal the supervisory signal being transmitted together with control information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1858Transmission or retransmission of more than one copy of acknowledgement message
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
    • H04L5/001Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT the frequencies being arranged in component carriers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0055Physical resource allocation for ACK/NACK
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W24/00Supervisory, monitoring or testing arrangements
    • H04W24/04Arrangements for maintaining operational condition
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W28/00Network traffic management; Network resource management
    • H04W28/02Traffic management, e.g. flow control or congestion control
    • H04W28/04Error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/21Control channels or signalling for resource management in the uplink direction of a wireless link, i.e. towards the network

Abstract

Un aparato de estación base que comprende: una sección de transmisión configurada para transmitir datos de enlace descendente usando una primera portadora componente y una segunda portadora componente; una sección de recepción de señal de respuesta configurada para recibir una señal de respuesta que es un bloque de bits que indica una pluralidad de resultados de detección de error de los datos de enlace descendente para cada una de la primera portadora componente y la segunda portadora componente que se genera en un aparato de comunicación asociado, mapeándose la señal de respuesta, de acuerdo con una tabla que muestra una regla de mapeado, a un punto de constelación de entre una pluralidad de puntos de constelación en un recurso de canal de control de enlace ascendente (recurso de PUCCH) seleccionado de entre una pluralidad de recursos de PUCCH, teniendo cada recurso de PUCCH una pluralidad de puntos de constelación, en el que, de acuerdo con la regla de mapeado, un valor máximo de una diferencia entre un número de recursos de PUCCH en el que uno de la pluralidad de resultados de detección de error indica ACK solamente o NACK solamente en la totalidad de la pluralidad de puntos de constelación y un número de recursos de PUCCH en el que otro de la pluralidad de resultados de detección de error indica ACK solamente o NACK solamente en la totalidad de la pluralidad de puntos de constelación es uno o cero, y en el que, cuando la recepción de los datos de enlace descendente en la segunda portadora componente falla, una combinación de recurso de PUCCH y punto de constelación en la que es mapeada la señal de respuesta es la misma que una combinación de recurso de PUCCH y punto de constelación en la que es mapeada la señal de respuesta para unos datos de enlace descendente transmitidos usando solamente la primera portadora componente; y una sección de retransmisión configurada para determinar la necesidad de retransmisión sobre la base de la señal de respuesta recibida y retransmitir los datos de enlace descendente, caracterizado porque, de acuerdo con la regla de mapeado, un número de recursos de PUCCH en el que uno cualquiera de la pluralidad de resultados de detección de error indica ACK solamente o NACK solamente en la totalidad de la pluralidad de puntos de constelación es uno o mayor que uno.

Description

5
10
15
20
25
30
35
40
45
50
55
DESCRIPCION
Dispositivo terminal y procedimiento de control de retransmision Campo tecnico
La tecnica se refiere a un aparato terminal y a un procedimiento de control de retransmision. Antecedentes de la tecnica
LTE de 3GPP emplea acceso multiple por division de frecuencia ortogonal (OFDMA, Orthogonal Frequency Division Multiple Access) como un esquema de comunicacion de enlace descendente. En los sistemas de comunicaciones por radio a los que se aplica LTE de 3GPP, las estaciones base transmiten senales de sincronizacion (es decir, canal de sincronizacion: SCH) y emiten senales (es decir, canal de emision: BCH) usando recursos de comunicacion predeterminados. Mientras tanto, cada terminal halla, en primer lugar, un SCH y, de ese modo, asegura la sincronizacion con una estacion base. Posteriormente, el terminal lee informacion de BCH para adquirir parametros espedficos de estacion base (vease la literatura no de patente (abreviada en lo sucesivo en el presente documento como NPL) 1, 2 y 3).
Ademas, a la complecion de la adquisicion de los parametros espedficos de estacion base, cada terminal envfa una peticion de conexion a la estacion base para establecer, de ese modo, un enlace de comunicacion con la estacion base. La estacion base transmite informacion de control mediante un canal ffsico de control de enlace descendente (PDCCH, Physical Downlink Control CHannel) segun sea apropiado al terminal con el que se ha establecido un enlace de comunicacion.
El terminal realiza una “determinacion ciega” en cada uno de una pluralidad de elementos de informacion de control incluidos en las senales de PDCCH recibidas (es decir, informacion de control de asignacion de enlace descendente (DL, downlink): tambien denominada informacion de control de enlace descendente (DCI, Downlink Control Information)). Para expresarlo de forma mas espedfica, cada elemento de la informacion de control incluye una parte de Verificacion de Redundancia Cfclica (cRc, Cyclic Redundancy Check) y la estacion base enmascara esta parte de CRC usando la ID de terminal del terminal objetivo de transmision. Por consiguiente, hasta que el terminal desenmascara la parte de CRC del elemento de informacion de control recibido con su propia ID de terminal, el terminal no puede determinar si el elemento de informacion de control esta destinado o no al terminal. En esta determinacion ciega, si el resultado de desenmascarar la parte de CRC indica que la operacion CRC es correcta, se determina que el elemento de informacion de control es el destinado al terminal.
Ademas, en LTE de 3GPP, se aplica una solicitud de repeticion automatica (ARQ, Automatic Repeat Request) a los datos de enlace descendente a terminales a partir de una estacion base. Para expresarlo de forma mas espedfica, cada terminal realimenta senales de respuesta que indican el resultado de la deteccion de errores en los datos de enlace descendente a la estacion base. Cada terminal realiza una CRC en los datos de enlace descendente y realimenta un acuse de recibo (ACK, Acknowledgement) cuando CRC = correcta (no hay error) o un acuse de recibo negativo (NACK, Negative Acknowledgement) cuando CRC = no correcta (error) a la estacion base como senales de respuesta. Se usa un canal de control de enlace ascendente tal como canal ffsico de control de enlace ascendente (PUCCH, Physical Uplink Control Channel) para alimentar las senales de respuesta (es decir, senales de ACK / NACK (que se puede denominar, en lo sucesivo en el presente documento, simplemente “A / N”)).
La informacion de control a transmitir desde una estacion base incluye en el presente documento informacion de asignacion de recursos incluyendo informacion acerca de recursos asignados al terminal por la estacion base. Tal como se ha descrito en lo que antecede, se usa PDCCH para transmitir esta informacion de control. El PDCCH incluye uno o mas canales de control de L1 / L2 (CCH de L1 / L2). Cada CCH de L1 / L2 consta de uno o mas elementos de canal de control (CCE, Control Channel Element). Para expresarlo de forma mas espedfica, un CCE es la unidad basica usada para mapear la informacion de control a PDCCH. Ademas, cuando un solo CCH de L1 / L2 consta de una pluralidad de CCE (2, 4 u 8), una pluralidad de CCE contiguos comenzando a partir de un CCE que tenga un mdice par son asignados al CCH de L1 / L2. La estacion base asigna el CCH de L1 / L2 al terminal objetivo de asignacion de recursos de acuerdo con el numero de CCE requerido para notificar la informacion de control al terminal objetivo de asignacion de recursos. La estacion base mapea la informacion de control a recursos ffsicos que se corresponden con los CCE del CCH de L1 / L2 y transmite la informacion de control mapeada.
Ademas, los CCE estan asociados con recursos de componente de PUCCH (en lo sucesivo en el presente documento, se pueden denominar “recurso de PUCCH”) en una correspondencia de uno a uno. Por consiguiente, un terminal que ha recibido un CCH de L1 / L2 identifica los recursos de componente de PUCCH que se corresponden con los CCE que forman el CCH de L1 / L2 y transmite senales de respuesta a la estacion base usando los recursos identificados. No obstante, cuando el CCH de L1 / L2 ocupa una pluralidad de CCE contiguos, el terminal transmite las senales de respuesta a la estacion base usando un recurso de componente de PUCCH que se corresponde con un CCE que tenga un mdice mas pequeno de entre la pluralidad de recursos de componente de PUCCH que, de forma respectiva, se corresponden con la pluralidad de CCE (es decir, el recurso de componente de PUCCH asociado con un CCE que tenga un mdice de CCE de numero par). De esta manera, los recursos de comunicacion
5
10
15
20
25
30
35
40
45
50
55
60
de enlace descendente son usados de forma eficiente.
Tal como se ilustra en la figura 1, una pluralidad de senales de respuesta transmitidas desde una pluralidad de terminales son ensanchadas usando una secuencia de autocorrelacion cero (ZAC, Zero Auto-correlation) que tiene la caractenstica de autocorrelacion cero en el dominio del tiempo, una secuencia de Walsh y una secuencia de transformada discreta de Fourier (DFT, discrete Fourier transform), y son multiplexadas por codigo en un PUCCH. En la figura 1, (Wo, Wi, W2, W3) representan una secuencia de Walsh de longitud 4 y (Fo, F1, F2) representan una secuencia de DFT de longitud 3. Tal como se ilustra en la figura 1, a las senales de respuesta de ACK o de NACK se les aplica un ensanchamiento primario sobre componentes de frecuencia que se corresponden con 1 sfmbolo de SC-FDMA por una secuencia de ZAC (longitud 12) en el dominio de la frecuencia. Para expresarlo de forma mas espedfica, la secuencia de ZAC de longitud 12 es multiplicada por una componente de senal de respuesta representada por un numero complejo. Posteriormente, a la secuencia de ZAC que sirve como las senales de respuesta y las senales de referencia despues del ensanchamiento primario se le aplica un ensanchamiento secundario en asociacion con cada una de una secuencia de Walsh (longitud 4: W0-W3 (se puede denominar secuencia de codigo Walsh)) y una secuencia de DFT (longitud 3: Fo - F2). Para expresarlo de forma mas espedfica, cada componente de las senales de longitud 12 (es decir, las senales de respuesta despues del ensanchamiento primario o la secuencia de ZAC que sirve como senales de referencia (es decir, secuencia de senales de referencia) es multiplicada por cada componente de una secuencia de codigos ortogonales (es decir, secuencia ortogonal: secuencia de Walsh o secuencia de DFT). Ademas, las senales a las que se les ha aplicado un ensanchamiento secundario son transformadas en senales de longitud 12 en el dominio del tiempo por transformada rapida inversa de Fourier (IFFT, inverse fast Fourier transform). Se anade un CP a cada senal obtenida por procesamiento de IFFT, y, de este modo, se forman las senales de un intervalo que consta de siete sfmbolos de SC-FDMA.
Las senales de respuesta procedentes de diferentes terminales son ensanchadas usando secuencias de ZAC que se corresponden, cada una, con un valor de desplazamiento dclico diferente (es decir, un mdice) o secuencias de codigos ortogonales que se corresponden, cada una, con un numero diferente de secuencia (es decir, un mdice de cobertura ortogonal (mdice de OC, orthogonal cover)). Una secuencia de codigos ortogonales es una combinacion de una secuencia de Walsh y una secuencia de DFT. Ademas, una secuencia de codigos ortogonales se denomina, en algunos casos, codigo de ensanchamiento por bloques. De este modo, las estaciones base pueden desmultiplexar la pluralidad de senales de respuesta multiplexadas por codigo usando el procesamiento de desensanchamiento y de correlacion de la tecnica relacionada (vease el documento NPL 4).
No obstante, no es necesariamente cierto que cada terminal tenga exito en la recepcion de senales de control de asignacion de enlace descendente debido a que el terminal realiza una determinacion ciega en cada trama secundaria para hallar senales de control de asignacion de enlace descendente destinadas al terminal. Cuando el terminal no recibe las senales de control de asignacion de enlace descendente destinadas al terminal en una cierta portadora componente de enlace descendente, el terminal ni siquiera sabe si hay o no datos de enlace descendente destinados al terminal en la portadora componente de enlace descendente. Por consiguiente, cuando un terminal no recibe las senales de control de asignacion de enlace descendente destinadas al terminal en una cierta portadora componente de enlace descendente, el terminal no genera senales de respuesta para los datos de enlace descendente en la portadora componente de enlace descendente. Este caso de error se define como transmision discontinua de senales de ACK / NACK (DTX, discontinuous transmission, de senales de respuesta) en el sentido de que el terminal no transmite senales de respuesta.
En los sistemas de LTE de 3GPP (se pueden denominar “sistema de LTE” en lo sucesivo en el presente documento), las estaciones base asignan recursos a los datos de enlace ascendente y datos de enlace descendente, de forma independiente. Por esta razon, en el sistema de LTE de 3GPP, los terminales (es decir, terminales conformes con el sistema de LTE (denominado en lo sucesivo en el presente documento “terminal de LTE”)) encuentran una situacion en la que los terminales tienen que transmitir datos de enlace ascendente y senales de respuesta para datos de enlace descendente de forma simultanea en el enlace ascendente. En esta situacion, las senales de respuesta y los datos de enlace ascendente procedentes de los terminales son transmitidos usando multiplexion por division de tiempo (TDM, time division multiplexing). Tal como se ha descrito en lo que antecede, las propiedades de portadora unica de las formas de onda de transmision de los terminales se mantienen por la transmision simultanea de senales de respuesta y datos de enlace ascendente usando TDM.
Ademas, tal como se ilustra en la figura 2, las senales de respuesta (es decir, “A/N”) transmitidas desde cada terminal ocupan de forma parcial los recursos asignados a los datos de enlace ascendente (es decir, recursos de canal ffsico compartido de enlace ascendente (PUSCH, Physical Uplink Shared CHannel)) (es decir, las senales de respuesta ocupan algunos sfmbolos de SC-FDMA adyacentes a los sfmbolos de SC-FDMA a los que se mapean las senales de referencia (RS, reference signal)) y, de ese modo, son transmitidas a una estacion base en multiplexion por division de tiempo (TDM, time division multiplexing). En la figura 2, no obstante, las “subportadoras” en el eje vertical del dibujo tambien se denominan “subportadoras virtuales” o “senales contiguas en el tiempo” y las “senales contiguas en el tiempo” que son introducidas colectivamente en un circuito de transformada discreta de Fourier (DFT, discrete Fourier transform) en un transmisor SC-FDMA se representan como “subportadoras” por razones de conveniencia. Para expresarlo de forma mas espedfica, los datos opcionales de los datos de enlace ascendente son perforados debido a las senales de respuesta en los recursos de PUSCH. Por consiguiente, la calidad de los datos de enlace ascendente (por ejemplo, la ganancia de codificacion) se reduce de forma significativa debido a los bits
5
10
15
20
25
30
35
40
45
50
55
60
perforados de los datos de enlace ascendente codificados. Por esta razon, las estaciones base ordenan a los terminales que usen una tasa de codificacion muy baja y / o que usen una potencia de transmision muy grande con el fin de compensar la calidad reducida de los datos de enlace ascendente debido a la perforacion.
Mientras tanto, se ha iniciado la normalizacion de LTE Avanzada de 3GPP para realizar comunicaciones mas rapidas que LTE de 3GPP. Los sistemas de LTE Avanzada de 3GPP (en lo sucesivo en el presente documento se pueden denominar “sistema de LTE-A”) siguen a los sistemas de LTE de 3GPP (en lo sucesivo en el presente documento se pueden denominar “sistema de LTE”). Se espera que LTE Avanzada de 3GPP introduzca estaciones base y terminales capaces de comunicar una con otro usando una frecuencia de banda ancha de 40 MHz o mas para realizar una tasa de transmision de enlace descendente de hasta 1 Gbps o mas.
En el sistema de LTE-A, con el fin de lograr, de forma simultanea, compatibilidad hacia atras con el sistema de LTE y comunicaciones a velocidad ultra alta varias veces mas rapidas que las tasas de transmision en el sistema de LTE, la banda del sistema de LTE-A se divide en “portadoras componentes” de 20 MHz o menos, que es el ancho de banda soportado por el sistema de LTE. Dicho de otra forma, la “portadora componente” se define en el presente documento como una banda que tiene un ancho maximo de 20 MHz y como la unidad basica de la banda de comunicacion. Ademas, “portadora componente” en enlace descendente (denominada en lo sucesivo en el presente documento, “portadora componente de enlace descendente”) se define como una banda obtenida dividiendo una banda de acuerdo con la informacion de ancho de banda de frecuencia de enlace descendente en un BCH difundido desde una estacion base o como una banda definida por un ancho de distribucion cuando un canal de control de enlace descendente (PDCCH, Physical Downlink Control CHannel) es distribuido en el dominio de la frecuencia. Ademas, “portadora componente” en enlace ascendente denominada en lo sucesivo en el presente documento “portadora componente de enlace ascendente”) puede ser definida como una banda obtenida dividiendo una banda de acuerdo con la informacion de banda de frecuencia de enlace ascendente en un BCH difundido desde una estacion base o como la unidad basica de una banda de comunicacion de 20 MHz o menos incluyendo un canal ffsico compartido de enlace ascendente (PUSCH, Physical Uplink Shared CHannel) cerca del centro del ancho de banda y unos PUCCH para LTE en ambos extremos de la banda. Ademas, la expresion “portadora componente” tambien se puede denominar “celula” en LTE Avanzada de 3GPP.
El sistema de LTE-A soporta comunicaciones usando una banda obtenida agregando varias portadoras componentes, que se denomina “agregacion de portadora”. En general, los requisitos de produccion para enlace ascendente son diferentes de los requisitos de produccion para enlace descendente. Por esta razon, la denominada “agregacion de portadora asimetrica” tambien se ha explicado en el sistema de LTE-A. En agregacion de portadora asimetrica, el numero de portadoras componentes configuradas para cualquier terminal conforme con el sistema de LTE-A (se denomina en lo sucesivo en el presente documento “terminal de LTE-A”) difiere entre el enlace ascendente y el enlace descendente. Ademas, el sistema de LTE-A soporta una configuracion en la que los numeros de portadoras componentes son asimetricos entre el enlace ascendente y el enlace descendente, y las portadoras componentes tienen diferentes anchos de banda de frecuencia.
La figura 3 es un diagrama que se proporciona para describir la agregacion de portadora asimetrica y una secuencia de control aplicada a terminales individuales. La figura 3 ilustra un caso en el que los anchos de banda y los numeros de portadoras componentes son simetricos entre el enlace ascendente y el enlace descendente de las estaciones base.
Tal como se ilustra en la figura 3B, una configuracion en la que se realiza una agregacion de portadora usando dos portadoras componentes de enlace descendente y una portadora componente de enlace ascendente a la izquierda se establece para el terminal 1, mientras que para el terminal 2 se establece una configuracion en la que se usan las dos portadoras componentes de enlace descendente identicas a las usadas por el terminal 1, pero la portadora componente de enlace ascendente a la derecha se usa para comunicaciones de enlace ascendente.
Con referencia al terminal 1, una estacion base LTE-A y un terminal de LTE-A incluido en el sistema de LTE-A transmiten y reciben senales a y de otro de acuerdo con el diagrama de secuencia que se ilustra en la figura 3A. Tal como se ilustra en la figura 3A, (1) El terminal 1 es sincronizado con la portadora componente de enlace descendente a la izquierda al iniciar las comunicaciones con la estacion base y lee informacion en la portadora componente de enlace ascendente emparejada con la portadora componente de enlace descendente a la izquierda de una senal emitida llamada bloque de informacion de sistema tipo 2 (SIB 2, system information block type 2). (2) Usando esta portadora componente de enlace ascendente, el terminal 1 empieza las comunicaciones con la estacion base transmitiendo, por ejemplo, una peticion de conexion a la estacion base. (3) Despues de determinar que una pluralidad de portadoras componentes de enlace descendente tienen que ser asignadas al terminal, la estacion base ordena al terminal que anada una portadora componente de enlace descendente. No obstante, en este caso, el numero de portadoras componentes de enlace ascendente no se incrementa, y el terminal 1, que es un terminal individual, inicia la agregacion de portadora asimetrica.
Ademas, en el sistema de LTE-A al que se aplica agregacion de portadora, un terminal puede recibir una pluralidad de elementos de datos de enlace descendente en una pluralidad de portadoras componentes de enlace descendente a la vez. En LTE-A, se han realizado estudios sobre seleccion de canal (tambien denominado “multiplexion”), agrupacion y un formato de multiplexion por division de frecuencia ortogonal ensanchado por
5
10
15
20
25
30
35
40
45
50
55
60
transformada discreta de Fourier (DFT-S-OFDM, discrete Fourier transform spread orthogonal frequency division multiplexing) como un procedimiento de transmitir una pluralidad de senales de respuesta para la pluralidad de elementos de datos de enlace descendente. En la seleccion de canal, no solamente puntos de sfmbolo usados para senales de respuesta, sino tambien los recursos a los que se mapean las senales de respuesta, se vanan de acuerdo con la configuracion para resultados de la deteccion de errores en la pluralidad de elementos de datos de enlace descendente. En comparacion con la seleccion de canal, en la agrupacion, senales de ACK o NACK generadas de acuerdo con los resultados de la deteccion de errores en la pluralidad de elementos de datos de enlace descendente son agrupadas (es decir, agrupadas calculando una Y logica de los resultados de la deteccion de errores en la pluralidad de elementos de datos de enlace descendente, con la condicion de que ACK = 1 y NACK = 0), y las senales de respuesta sean transmitidas usando un recurso predeterminado. En transmision que usa el formato DFT-S-OFDM, un terminal codifica conjuntamente (es decir, codificacion conjunta) las senales de respuesta para la pluralidad de elementos de datos de enlace descendente y transmite los datos codificados usando el formato (vease el documento NPL 5). Por ejemplo, un terminal puede realimentar las senales de respuesta (es decir, ACK / NACK) usando seleccion de canal, agrupacion o DFT-S-OFDM de acuerdo con el numero de bits para una configuracion para los resultados de deteccion de errores. Como alternativa, una estacion base puede configurar previamente el procedimiento de transmitir las senales de respuesta.
Mas en concreto, la seleccion de canal es una tecnica que vana no solamente los puntos de fase (es decir, los puntos de constelacion) para las senales de respuesta, sino tambien los recursos usados para transmision de las senales de respuesta (se pueden denominar “recurso de PUCCH” en lo sucesivo en el presente documento) sobre la base de si los resultados de la deteccion de errores en la pluralidad de elementos de datos de enlace descendente recibidos en la pluralidad de portadoras componentes de enlace descendente son ACK o NACK tal como se ilustra en la figura 4. Mientras tanto, la agrupacion es una tecnica que agrupa senales de ACK / NACK para la pluralidad de elementos de datos de enlace descendente en un solo conjunto de senales y, de ese modo, transmite las senales agrupadas usando un recurso predeterminado (veanse los documentos NPL 6 y 7). En lo sucesivo en el presente documento, el conjunto de las senales formado agrupando las senales de aCk/NACK para una pluralidad de elementos de datos de enlace descendente en un solo conjunto de senales se puede denominar “senales de ACK / NACK agrupadas”.
Los dos procedimientos siguientes se consideran un procedimiento posible de transmitir senales de respuesta en enlace ascendente cuando un terminal recibe informacion de control de asignacion de enlace descendente mediante un PDCCH y recibe datos de enlace descendente.
Uno de los procedimientos es transmitir senales de respuesta usando un recurso de PUCCH asociado en una correspondencia de uno a uno con un canal de elemento de control (CCE, Control Channel Element) ocupado por el PDCCH (es decir, senalizacion implfcita) (en lo sucesivo en el presente documento, el procedimiento 1). Mas en concreto, cuando un DCI destinado a un terminal atendido por una estacion base es asignado en una region de PDCCH, cada PDCCH ocupa un recurso que consta de uno o una pluralidad de CCE contiguos. Ademas, como el numero de CCE ocupados por un PDCCH (es decir, el numero de CCE agregados: nivel de agregacion de CCE), uno de los niveles de agregacion 1, 2, 4 y 8 se selecciona de acuerdo con el numero de bits de informacion de la informacion de control de asignacion o una condicion de recorrido de la propagacion del terminal, por ejemplo.
El otro procedimiento es notificar previamente un recurso de PUCCH a cada terminal a partir de una estacion base (es decir, senalizacion explfcita) (en lo sucesivo en el presente documento, el procedimiento 2). Expresado de forma diferente, cada terminal transmite senales de respuesta usando el recurso de PUCCH previamente notificado por la estacion base en el procedimiento 2.
Ademas, tal como se ilustra en la figura 4, una de las dos portadoras componentes de enlace descendente esta emparejada con una portadora componente de enlace ascendente a usar para la transmision de senales de respuesta. La portadora componente de enlace descendente emparejada con la portadora componente de enlace ascendente a usar para la transmision de senales de respuesta se denomina una portadora componente primaria (PCC, primary component carrier) o una celula primaria (PCell, primary cell). Ademas, la portadora componente de enlace descendente que no sea la portadora componente primaria se denomina una portadora componente secundaria (SCC, secondary component carrier) o una celula secundaria (SCell, secondary cell). Por ejemplo, PCC (o PCell) es la portadora componente de enlace descendente usada para transmitir una informacion difundida acerca de la portadora componente de enlace ascendente en la que senales de respuesta han de ser transmitidas (por ejemplo, bloque de informacion de sistema tipo 2 (SIB 2, system information block type 2)).
En el procedimiento 2, los recursos de PUCCH comunes a una pluralidad de terminales (por ejemplo, cuatro recursos de PUCCH) pueden ser notificados previamente a los terminales de una estacion base. Por ejemplo, los terminales pueden emplear un procedimiento para seleccionar un recurso de PUCCH a usar realmente, sobre la base de una orden de control de potencia de transmision (TPC, transmit power control) de dos bits incluidos en DCI en SCell. En este caso, la orden de TPC se denomina un indicador de recurso ACK/NACK (ARI, ACK/NACK resource indicator). Tal orden de TPC permite que un cierto terminal use un recurso de PUCCH senalizado de forma explfcita en una cierta trama permitiendo al mismo tiempo que otro terminal use el mismo recurso de PUCCH senalizado de forma explfcita en otra trama secundaria en el caso de senalizacion explfcita.
5
10
15
20
25
30
35
40
45
50
55
Mientras tanto, en la seleccion de canal, se asigna (senalizacion impKcita) un recurso de PUCCH en una portadora componente de enlace ascendente asociada en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica el PDSCH en PCC (PCell) (es decir, el recurso de PUCCH en la region de PUCCH 1 en la figura 4).
En lo sucesivo, se proporciona una descripcion en lo que respecta al control de ARQ usando seleccion de canal cuando la agregacion de portadora asimetrica que se ha descrito en lo que antecede se aplica a terminales con referencia a las figuras 4 y 5.
En un caso en el que un grupo de portadoras componentes (se puede denominar “conjunto de portadoras componentes”) que consta de la portadora componente de enlace descendente 1 (PCell), la portadora componente de enlace descendente 2 (SCell) y la portadora componente de enlace ascendente 1 esta configurado para el terminal 1 tal como se ilustra en la figura 4, despues de transmitir una informacion de asignacion de recursos de enlace descendente mediante un PDCCH de cada una de las portadoras componentes de enlace descendente 1 y 2, se transmiten datos de enlace descendente usando el recurso que se corresponde con la informacion de asignacion de recursos de enlace descendente.
En la seleccion de canal, cuando el terminal 1 tiene exito en la recepcion de los datos de enlace descendente en la portadora componente 1 (PCell), pero falla en la recepcion de los datos de enlace descendente en la portadora componente 2 (SCell) (es decir, cuando el resultado de la deteccion de errores en la portadora componente 1 (PCell) es ACK y el resultado de la deteccion de errores en la portadora componente 2 (SCell) es NACK), las senales de respuesta son mapeadas a un recurso de PUCCH en la region de PUCCH 1 a senalizar de forma imphcita, mientras que se usa un primer punto de fase (por ejemplo, el punto de fase (1, 0) y / o similares) como el punto de fase de las senales de respuesta. Ademas, cuando el terminal 1 tiene exito en la recepcion de los datos de enlace descendente en la portadora componente 1 (PCell) y tambien tiene exito en la recepcion de los datos de enlace descendente en la portadora componente 2 (SCell), las senales de respuesta son mapeadas a un recurso de PUCCH en la region de PUCCH 2 mientras se usa el primer punto de fase. Mas en concreto, cuando el numero de portadoras componentes de enlace descendente es dos mientras que hay una sola palabra de codigo (CW, codeword) por portadora componente de enlace descendente, los resultados de la deteccion de errores se representan en cuatro configuraciones (es decir, ACK/ACK, ACK/NACK, NACK/ACK y NACK/NACK). Las cuatro configuraciones se pueden representar por combinaciones de dos recursos de PUCCH y dos tipos de puntos de fase (por ejemplo, mapeado de manipulacion por desplazamiento binario de fase (BPSK, binary phase shift keying)).
Ademas, cuando el terminal 1 falla en la recepcion de DCI en la portadora componente 1 (PCell), pero tiene exito en la recepcion de datos de enlace descendente en la portadora componente 2 (SCell) (es decir, el resultado de la deteccion de errores en la portadora componente 1 (PCell) es DTX y el resultado de la deteccion de errores en la portadora componente 2 (SCell) es ACK), los CCE ocupados por el PDCCH destinado al terminal 1 no puede ser identificado. De este modo, el recurso de PUCCH incluido en la region de PUCCH 1 y asociado en una correspondencia de uno a uno con el mdice de CCE superior de los CCE tampoco puede ser identificado. Por consiguiente, en este caso, con el fin de notificar un ACK, que es el resultado de la deteccion de errores en la portadora componente 2, las senales de respuesta tienen que ser mapeadas a un recurso de PUCCH senalizado de forma exphcita incluido en la region de PUCCH 2 (se puede denominar “soportar una senalizacion implfcita”, en lo sucesivo en el presente documento).
Para ser mas espedfico, la figura 5 ilustra ejemplos de mapeado de configuraciones para los resultados de la deteccion de errores en los casos siguientes: cuando hay dos portadoras componentes de enlace descendente (una PCell y una SCell), y
(a) una sola CW por portadora componente de enlace descendente;
(b) una sola CW para una de las portadoras componentes de enlace descendente, y dos CW para la otra; y
(c) dos CW por portadora componente de enlace descendente. El numero de configuraciones para los resultados de deteccion de errores para (a) es cuatro (es decir, 22 = 4). El numero de configuraciones para (b) es ocho (es decir, 23 = 8). El numero de configuraciones para (c) es 16 (es decir, 24 = 16). El numero de recursos de PUCCH requeridos para mapear todas las configuraciones es al menos uno para (a), al menos dos para (b) y al menos cuatro para (c) cuando la diferencia de fase entre puntos de fase es un mmimo de 90 grados (es decir, cuando se mapea un maximo de cuatro configuraciones por recurso de PUCCH).
En la figura 5A, un recurso de PUCCH es suficiente cuando el mapeado se realiza usando QPSK debido a que hay solamente cuatro configuraciones para los resultados de la deteccion de errores. No obstante, con el fin de mejorar el grado de libertad de mapeado y la tasa de error al notificar senales de respuesta a la estacion base, se puede llevar a cabo mapeado de BPSK usando dos recursos de PUCCH tal como se ilustra en la figura 5A.
En el mapeado que se ilustra en la figura 5A, la estacion base puede determinar el resultado de la deteccion de errores en la portadora componente 2 (SCell) solamente determinando en cual de los recursos de PUCCH son notificadas las senales de respuesta.
5
10
15
20
25
30
35
40
45
50
55
60
Mientras tanto, la estacion base no puede determinar el resultado de la deteccion de errores en la portadora componente 1 (PCell) solamente determinando en cual de los recursos de PUCCH son notificadas las senales de respuesta. La estacion base puede determinar si el resultado de la deteccion de errores es ACK o NACK determinando tambien a que configuracion en BPSK son mapeadas las senales de respuesta.
Tal como se describe, el procedimiento usado por la estacion base para determinar senales de respuesta vana dependiendo del procedimiento de mapeado. Como resultado, las caractensticas de tasa de error vanan para cada conjunto de senales de respuesta. Para expresarlo de forma diferente, determinar el ACK o NACK determinando solamente en cual de los recursos de PUCCh son notificadas las senales de respuesta (que se puede denominar, en lo sucesivo en el presente documento, “procedimiento de determinacion 1”) tiene menos errores que determinar el ACK o NACK determinando en cual de los recursos de PUCCH son notificadas las senales de respuesta y determinando tambien el punto de fase del recurso de PUCCH (que se puede denominar, en lo sucesivo en el presente documento, “procedimiento de determinacion 2”).
De forma similar, en la figura 5B, las caractensticas de tasa de error del conjunto de senales de respuesta para CW0 de la portadora componente 1 (PCell) indican menos errores que las caractensticas de tasa de error de los otros dos conjuntos de senales de respuesta. En la figura 5C, las caractensticas de tasa de error de las senales de respuesta para dos CW (CW0, CW1) de la portadora componente 1 (PCell) indican menos errores que las caractensticas de tasa de error de las senales de respuesta para dos CW (CW0, CW1) de la portadora componente 2 (SCell).
Mientras tanto, hay un penodo en el que la comprension acerca del numero de CC configurados para un terminal es diferente entre una estacion base y el terminal (es decir, penodo de incertidumbre o penodo de desalineacion). La estacion base notifica al terminal un mensaje que indica reconfiguracion para cambiar el numero de CC, y a la recepcion del mensaje, el terminal entiende que el numero de CC ha sido cambiado y notifica a la estacion base un mensaje de complecion para la reconfiguracion del numero de CC. El penodo en el que la comprension acerca del numero de CC configurados para un terminal es diferente entre una estacion base y el terminal deriva del hecho de que la estacion base entiende, a la recepcion del mensaje, por vez primera, que el numero de CC configurados para el terminal ha sido cambiado.
Por ejemplo, cuando el terminal entiende que el numero de CC configurados para el terminal es uno mientras que la estacion base entiende que el numero de CC configurados para el terminal es dos, el terminal transmite senales de respuesta para los datos que han sido recibidos por el terminal, usando la configuracion de mapeado para el resultado de la deteccion de errores que se corresponde con un CC. Mientras tanto, la estacion base determina las senales de respuesta del terminal para los datos que han sido transmitidos al terminal, usando la configuracion de mapeado para los resultados de la deteccion de errores que se corresponden con dos CC.
Cuando el numero de CC es uno, la configuracion de mapeado para un resultado de la deteccion de errores para un CC que se usa en el sistema de LTE, se usa (se puede denominar “repliegue de LTE”, en lo sucesivo en el presente documento) con el fin de asegurar la compatibilidad hacia atras con el sistema de LTE. Mas en concreto, cuando un CC realiza un procesamiento de CW unica, un ACK es mapeado al punto de fase (-1, 0) y un NACK es mapeado al punto de fase (1, 0) usando un mapeado de BPSK (se puede denominar “repliegue a un formato 1a” en lo sucesivo en el presente documento) tal como se ilustra en la figura 6A. Tal como se ilustra en 6B, cuando un CC realiza un procesamiento de dos CW, ACK / ACK, ACK / NACK, NACK / ACK y NACK / NACK son mapeados a los puntos de fase (-1, 0), (0, 1), (0, -1) y (1, 0), de forma respectiva, usando un mapeado de QPSK (se puede denominar “repliegue a un formato 1b” en lo sucesivo en el presente documento).
Para ser mas espedfico, en la descripcion se usara un ejemplo de un caso en el que la estacion base transmite un elemento de datos de CW unica en PCell y un elemento de datos de CW unica en SCell usando los dos CC cuando el terminal entiende que el numero de CC configurados para el terminal es uno mientras que la estacion base entiende que el numero de CC configurados para el terminal es dos. Dado que el terminal entiende que el numero de CC configurados para el terminal es uno, el terminal recibe solamente PCell. Cuando tiene exito en la recepcion de los datos de enlace descendente en PCell, el terminal mapea las senales de respuesta usando el mapeado que se ilustra en la figura 6A al recurso de PUCCH en la portadora componente de enlace ascendente (recurso de PUCCH 1) asociado en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (es decir, senalizado de forma implfcita). En resumen, el terminal usa el punto de fase (-1, 0). Mientras tanto, la estacion base determina las senales de respuesta usando el mapeado que se ilustra en la figura 5A dado que la estacion base entiende que el numero de CC configurados para el terminal es dos. Dicho de otra forma, la estacion base puede determinar que la unica CW de PCell es un ACK y la unica CW de SCell es un NACK o DTX a causa del punto de fase (-1, 0) del recurso de PUCCH 1. De forma similar, cuando falla al recibir los datos de enlace descendente en PCell, el terminal tiene que mapear las senales de respuesta al punto de fase (1, 0).
Lo mismo es de aplicacion al caso en el que la forma en que la comprension acerca del numero de CC es diferente entre la estacion base y el terminal es contraria al caso que se ha descrito en lo que antecede. Para expresarlo de forma mas espedfica, este caso es en el que la estacion base transmite un elemento de datos de CW unica en PCell al terminal usando el unico CC cuando el terminal entiende que el numero de CC configurados para el terminal es dos mientras que la estacion base entiende que el numero de CC configurados para el terminal es uno. Dado que el
5
10
15
20
25
30
35
40
45
50
55
60
terminal entiende que el numero de CC configurados para el terminal es dos, el terminal recibe PCell y SCell. Cuando el terminal tiene exito en la recepcion de los datos de enlace descendente en PCell, la estacion base espera recibir, usando el mapeado que se ilustra en la figura 6A, las senales de respuesta mapeadas al punto de fase (-1, 0) del recurso de PUCCh en la portadora componente de enlace ascendente (recurso de PUCCH 1) asociada en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (senalizado de forma implfcita). Por consiguiente, aunque el terminal entiende que el numero de CC es dos, el terminal tiene que mapear las senales de respuesta al punto de fase (-1, 0) del recurso de PUCCH 1 tal como se ilustra en la figura 5A cuando una sola CW de PCell es un ACK y SCell es una DTX. De forma similar, cuando falla al recibir los datos de enlace descendente en PCell, el terminal tiene que mapear las senales de respuesta al punto de fase (1, 0).
Tal como se ha descrito en lo que antecede, incluso cuando la comprension acerca del numero de CC configurados para un terminal es diferente entre una estacion base y el terminal, las senales de respuesta en PCell y SCell se tienen que determinar correctamente (se puede denominar “soportar un repliegue de LTE” en lo sucesivo en el presente documento).
La figura 5A soporta un repliegue de LTE. Mas en concreto, la figura 5A soporta un repliegue de LTE a un formato de PUCCH 1a. La figura 5B no soporta un repliegue de LTE debido a que A/A / D no es mapeado al punto de fase (-1, 0) del recurso de PUCCH 1 cuando PCell realiza un procesamiento de dos CW y SCell realiza un procesamiento de una CW unica. Mas en concreto, la figura 5B no soporta un repliegue de LTE a un formato de PUCCH 1a. Ademas, la figura 5B no soporta un repliegue de LTE debido a que A / D / D no es mapeado al punto de fase (-1, 0) del recurso de PUCCH 1, A / N / D no es mapeado al punto de fase (0, 1) del recurso de PUCCH 1, y N / ND no es mapeado al punto de fase (0, -1) cuando PCell realiza un procesamiento de CW unica y SCell realiza un procesamiento de dos CW. Mas en concreto, la figura 5B no soporta un repliegue de LTE a un formato de PUCCH 1b. La figura 5C no soporta un repliegue de LTE debido a que A/A/D/D no es mapeado al punto de fase (-1, 0) del recurso de PUCCH 1, A/N/D/D no es mapeado al punto de fase (0, 1) del recurso de PUCCH 1, y N / Nd / D tampoco es mapeado al punto de fase (0, -1) del recurso de PUCCH 1. Mas en concreto, la figura 5C no soporta un repliegue de LTE a un formato de PUCCH 1b.
En el procedimiento de mapeado descrito en la literatura no de patente (abreviada en lo sucesivo en el presente documento NPL) 8 (se puede denominar “tabla de reglas de transmision” o “tabla de mapeado”) (las figuras 7 y 8), dos bits de ACK / NACK (se puede denominar bit “HARQ-ACK”) (se corresponden con b0 y b1 en el documento NPL 9) en el caso de “cuatro bits de ACK / NACK” en la figura 8, por ejemplo, siempre puede ser determinado por el procedimiento de determinacion 1. No obstante, los dos bits de ACK / NACK restantes (que se corresponden con b2 y b3 en el documento NPL 9) en los “cuatro bits de ACK / NACK” en la figura 8 siempre son determinados por el procedimiento de determinacion 2. Un resultado de la evaluacion usando dicho mapeado se describe en el documento NPL 9, y se puede ver que las caractensticas NACK-a-ACK de b2 y b3 son pobres en comparacion con b0 y b1.
En el procedimiento de mapeado descrito en el documento NPL 10 (la figura 9), el numero de recursos de PUCCH que puede ser determinado por el procedimiento de determinacion 1 se suaviza entre los bits. Mas en concreto, es posible determinar b3 en PUCCH 1, b0 y b1 en PUCCH 2, b1 y b2 en PUCCH 3, y b3 en PUCCH 4 por el procedimiento de determinacion 1. En la figura 9, el numero de recursos de PUCCH que puede ser determinado por el procedimiento de determinacion 1 para cada bit es uno con b0, dos con b1, uno con b2 y dos con b3. Ademas, el documento NPL 10 no describe nada acerca de asociaciones entre PUCCH 1 y b0, PUCCH 2 y b1, PUCCH 3 y b2, y PUCCH 4 con b3, pero si estan asociados uno con otro, la senalizacion implfcita para un bit de ACK/NACK opcional es soportada en el documento NPL 10. No obstante, este mapeado no puede soportar un repliegue de LTE en dos CC. HuAWEI: “ACK/NACK mapping for channel selection", 3GPP DRAFT; R1-104497, Proyecto de Asociacion de Tercera Generacion (3GPP, 3rd GENERATION PARTNERSHIP PROJECT), Centro de competencia movil; 650, route DES LUCIOLES; F06921 SOPHIA ANTIPOLIS CEDEX; FRANCIA, describe una tabla de mapeado de ACK / NACK para mapear 4 bits de ACK / NACK para dos portadoras componentes. Los bits son mapeados a cualquiera de 4 recursos de PUCCH y cualquiera de los puntos de constelacion de QPSK.
Lista de citas
Literatura no de patente
NPL 1
3GPP TS 36.211 V9.1.0, “Physical Channels and Modulation (Release 9)’’, marzo de 2010 NPL 2
3GPP TS 36.212 V9.2.0, “Multiplexing and channel coding (Release 9)", junio de 2010 NPL 3
3GPP TS 36.213 V9.2.0, “Physical layer procedures (Release 9)’’, junio de 2010 NPL 4
Seigo Nakao, Tomofumi Takata, Daichi Imamura y Katsuhiko Hiramatsu, “Performance enhancement of E-UTRA uplink control channel in fast fading environments’’, Proceeding of IEEE VTC 2009 spring, abril de 2009 NPL 5
5
10
15
20
25
30
35
40
45
50
55
Ericsson y ST-Ericsson, “A/N transmission in the uplink for carrier aggregation", R1-100909, 3GPP TSG-RAN WG1 #60, feb. de 2010 NPL 6
ZTE, 3GPP RAN1 meeting #57, R1-091702, ‘‘Uplink Control Channel Design for LTE-Advanced’’, mayo de 2009 NPL 7
Panasonic, 3GPP RAN1 meeting #57, R1-091744, ‘‘UL ACK/NACK transmission on PUCCH for Carrier
aggregation",
mayo de 2009
NPL 8
CATT, LG Electronics, Qualcomm Incorporated, ZTE, 3GPP RAN1 meeting, R1-104140, “ACK/NACK Multiplexing Simulation Assumptions in Rel-10’, junio de 2010 NPL 9
CATT, 3GPP RAN1 meeting, R1-104314, “Equalization of bit of ACK/ NACK performance in LTE-A", ag. de 2010 NPL 10
Panasonic, 3GPP RAN1 meeting #61, R1-102856, “Support of UL ACK/NACK channel selection for carrier aggregation", mayo de 2010.
Sumario de la invencion
Problema tecnico
En la seleccion de canal que se ha descrito en lo que antecede, el procedimiento usado por la estacion base para determinar senales de respuesta vana dependiendo del procedimiento de mapeado. Como resultado, las caractensticas de tasa de error vanan para cada conjunto de senales de respuesta.
En el caso en el que las caractensticas de tasa de error vanan para cada conjunto de senales de respuesta, se requiere mayor potencia de transmision incluso para un terminal que tenga estrictas restricciones en su potencia de transmision cuando el terminal transmita senales de respuesta que tengan pobres caractensticas de tasa de error a la estacion base. Ademas, el aumento de potencia de transmision en este caso produce un aumento de interferencia con otros terminales.
Ademas, tal como se ha descrito en lo que antecede, el recurso de PUCCH en la portadora componente de enlace ascendente (por ejemplo, el recurso de PUCCH en la region de PUCCH 1 en la figura 4) tiene que estar asociado en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica el PDSCH en PCC (PCell) (senalizacion implfcita) en la seleccion de canal. Cuando un terminal falla al recibir el PDCCH que indica el PDSCH destinado al terminal en PCell, el terminal no puede identificar el recurso de PUCCH en la portadora componente de enlace ascendente asociada en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH dando lugar a fallo de recepcion. Por esta razon, cuando el resultado de la deteccion de errores en el PDSCH en PCell es una DTX, el mapeado tiene que ser uno que no use este recurso de PUCCH (es decir, que soporte senalizacion implfcita).
Ademas, considerando el penodo en el que la comprension acerca del numero de CC configurados para un terminal es diferente entre una estacion base y el terminal (es decir, penodo de incertidumbre o penodo de desalineacion), el mapeado tiene que ser uno que soporte repliegue de LTE. En particular, considerando que un maximo de dos CC se usa en su mayor parte en la fase introductoria del sistema de LTE-A, el mapeado tiene que ser uno que soporte repliegue de LTE cuando el numero de CC sea dos.
Es deseable proporcionar un aparato de terminal y un procedimiento de control de retransmision que hacen posible soportar un repliegue de LTE de dos CC al mismo tiempo que mejoran las caractensticas de las senales de respuesta que tengan pobres caractensticas de transmision suavizando, entre los bits, el numero de recursos de PUCCH que permiten determinar un ACK / NACK solamente determinando los recursos de PUCCH en los que son notificadas las senales de respuesta en un caso en el que se aplica ARQ a comunicaciones que usan una portadora componente de enlace ascendente y una pluralidad de portadoras componentes de enlace descendente asociadas con la portadora componente de enlace ascendente mientras los CCE en una region de PDCCH en PCell estan asociados en una correspondencia de uno a uno con recursos de PUCCH en la portadora componente de enlace ascendente.
Solucion al problema
La invencion se define mediante la materia objeto de las reivindicaciones independientes. En las reivindicaciones dependientes se reivindican mas realizaciones.
En un ejemplo util para comprender los antecedentes de la presente invencion, un aparato de terminal incluye: una seccion de recepcion de datos de enlace descendente que recibe unos datos de enlace descendente que se transmiten en al menos un canal de datos de enlace descendente de una pluralidad de portadoras componentes de enlace descendente; una seccion de deteccion de errores que detecta la presencia o la ausencia de un error de recepcion en los datos de enlace descendente recibidos; una seccion de transmision que transmite senales de respuesta usando un canal de control de enlace ascendente de una portadora componente de enlace ascendente
5
10
15
20
25
30
35
40
45
50
55
60
sobre la base de un resultado de la deteccion de errores que es obtenido por la seccion de deteccion de errores, en el que cada una de una pluralidad de regiones de canal de control de enlace ascendente que estan asociadas con la pluralidad de portadoras componentes de enlace descendente se definen mediante un grupo de recursos que se define mediante una pluralidad de secuencias en el mismo bloque de recursos de frecuencia temporal, y la seccion de transmision transmite las senales de respuesta usando el canal de control de enlace ascendente asignado en cualquiera de la pluralidad de regiones de canal de control de enlace ascendente.
En otro ejemplo, un procedimiento de control de retransmision comprende: recibir unos datos de enlace descendente que se transmiten en al menos un canal de datos de enlace descendente de una pluralidad de portadoras componentes de enlace descendente; detectar la presencia o la ausencia de un error de recepcion en los datos de enlace descendente recibidos; y transmitir senales de respuesta usando un canal de control de enlace ascendente de una portadora componente de enlace ascendente sobre la base de un resultado de la deteccion de errores, en el que cada una de una pluralidad de regiones de canal de control de enlace ascendente que estan asociadas, de forma respectiva, con la pluralidad de portadoras componentes de enlace descendente se definen mediante un grupo de recursos que se define mediante una pluralidad de secuencias en el mismo bloque de recursos de frecuencia temporal, y las senales de respuesta se transmiten usando el canal de control de enlace ascendente asignado en cualquiera de la pluralidad de regiones de canal de control de enlace ascendente.
Efectos ventajosos de la invencion
De acuerdo con la invencion reivindicada, es posible soportar un repliegue de LTE de dos CC al mismo tiempo que se mejoran las caractensticas de senales de respuesta que tienen pobres caractensticas de transmision suavizando, entre los bits, el numero de recursos de PUCCh que permiten que un ACK/NACK sea determinado solamente determinando el recurso de PUCCH en el que son notificadas las senales de respuesta en un caso en el que se aplica ARQ a comunicaciones que usan una portadora componente de enlace ascendente y una pluralidad de portadoras componentes de enlace descendente asociadas con la portadora componente de enlace ascendente mientras los CCE en una region de PDCCH en PCell estan asociados en una correspondencia de uno a uno con recursos de PUCCH en la portadora componente de enlace ascendente.
Breve descripcion de los dibujos
La figura 1 es un diagrama que ilustra un procedimiento de ensanchamiento de senales de respuesta y senales de referencia;
la figura 2 es un diagrama que ilustra una operacion relacionada con un caso en el que se aplica TDM a senales de respuesta y datos de enlace ascendente en recursos de PUSCH;
la figura 3 es un diagrama que se facilita para describir agregacion de portadora asimetrica y una secuencia de control aplicada a terminales individuales;
la figura 4 es un diagrama que se facilita para describir agregacion de portadora asimetrica y una secuencia de control aplicada a terminales individuales;
la figura 5 es un diagrama 1 que se facilita para describir ejemplos de mapeado de ACK / NACK; la figura 6 es un diagrama 2 que se facilita para describir ejemplos de mapeado de ACK / NACK; la figura 7 ilustra el mapeado de ACK / NACk 1 descrito en el documento NPL 8; la figura 8 ilustra el mapeado de ACK / NACK 2 descrito en el documento NPL 8; la figura 9 ilustra el mapeado de ACK / NACK descrito en el documento NPL 10;
la figura 10 es un diagrama de bloques que ilustra una configuracion de una estacion base de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 11 es un diagrama de bloques que ilustra una configuracion de un terminal de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 12 ilustra el ejemplo de control 1 para recursos de PUCCH de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 13 ilustra el ejemplo de control 2 para recursos de PUCCH de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 14 ilustra el ejemplo de control 1 para un mapeado de ACK / NACK de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 15 ilustra el ejemplo 1 de una tabla de mapeado de ACK / NACK de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 16 ilustra el ejemplo de control 3 para recursos de PUCCH de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 17 ilustra el ejemplo de control 2 para un mapeado de ACK / NACK de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 18 ilustra el ejemplo 2 de la tabla de mapeado de ACK / NACK de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 19 ilustra el ejemplo de control 4 para recursos de PUCCH de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 20 ilustra el ejemplo de control 3 para un mapeado de ACK / NACK de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 21 ilustra el ejemplo 3 de la tabla de mapeado de ACK / NACK de acuerdo con la realizacion 1 de la
5
10
15
20
25
30
35
40
45
50
55
60
invencion reivindicada;
la figura 22 ilustra el ejemplo de control 4 para un mapeado de ACK / NACK de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 23 ilustra el ejemplo 4 de la tabla de mapeado de ACK / NACK de acuerdo con la realizacion 1 de la invencion reivindicada.
La figura 24 ilustra el ejemplo 5 de la tabla de mapeado de ACK / NACK de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 25 ilustra el ejemplo 6 de la tabla de mapeado de ACK / NACK de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 26 ilustra el ejemplo 7 de la tabla de mapeado de ACK / NACK de acuerdo con la realizacion 1 de la invencion reivindicada;
la figura 27 ilustra un ejemplo de control para un mapeado de ACK / NACK de acuerdo con la realizacion 2 de la invencion reivindicada;
la figura 28 ilustra un ejemplo de una tabla de mapeado de ACK / NACK de acuerdo con la realizacion 2 de la invencion reivindicada;
la figura 29 es un diagrama que representa el numero de CW en PCell y el numero de CW en SCell y el numero de bits de ACK / NACK con cada numero de portadoras componentes de enlace descendente en la realizacion 2 de la invencion reivindicada;
la figura 30 es un diagrama que se facilita para describir las razones por las que no se puede usar senalizacion implfcita de acuerdo con la realizacion 2 de la invencion reivindicada;
la figura 31 ilustra un ejemplo de control para recursos de PUCCH de acuerdo con la realizacion 2 de la invencion reivindicada (el caso 6);
la figura 32 ilustra un ejemplo de la tabla de mapeado de ACK/NACK de acuerdo con la realizacion 2 de la invencion reivindicada (el caso 6);
la figura 33 ilustra un ejemplo de control para recursos de PUCCH de acuerdo con la realizacion 2 de la invencion reivindicada (el caso 7);
la figura 34 ilustra un ejemplo de la tabla de mapeado de ACK/NACK de acuerdo con la realizacion 2 de la invencion reivindicada (el caso 7);
la figura 35 ilustra un ejemplo de control para recursos de PUCCH de acuerdo con la realizacion 2 de la invencion reivindicada (el caso 8); y
la figura 36 ilustra un ejemplo de la tabla de mapeado de ACK/NACK de acuerdo con la realizacion 2 de la invencion reivindicada (el caso 8).
Descripcion de realizaciones
En lo sucesivo en el presente documento, se describiran en detalle realizaciones de la invencion reivindicada con referencia a los dibujos adjuntos. Por la totalidad de las realizaciones, a los mismos elementos se les asignan los mismos numeros de referencia y se omite la duplicacion de la descripcion de los elementos.
(Realizacion 1)
(Configuracion de la estacion base)
La figura 10 es un diagrama de configuracion de la estacion base 100 de acuerdo con la realizacion 1 de la invencion reivindicada. En la figura 10, la estacion base 100 incluye una seccion de control 101, una seccion de generacion de informacion de control 102, una seccion de codificacion 103, una seccion de modulacion 104, una seccion de codificacion 105, una seccion de control de transmision de datos 106, una seccion de modulacion 107, una seccion de mapeado 108, una seccion de transformada rapida inversa de Fourier (IFFT, inverse fast Fourier transform) 109, una seccion de adicion de CP 110, una seccion de transmision de radio 111, una seccion de recepcion de radio 112, una seccion de eliminacion de CP 113, una seccion de extraccion de PUCCH 114, una seccion de desensanchamiento 115, una seccion de control de secuencia 116, una seccion de procesamiento de correlacion 117, una seccion de determinacion de A / N 118, una seccion de desensanchamiento de A / N agrupadas 119, una seccion de transformada discreta inversa de Fourier (IDFT, inverse discrete Fourier transform) 120, una seccion de determinacion de A / N agrupadas 121 y una seccion de generacion de senal de control de retransmision 122.
La seccion de control 101 asigna un recurso de enlace descendente para transmitir una informacion de control (es decir, recurso de asignacion de informacion de control de enlace descendente) y un recurso de enlace descendente para transmitir datos de enlace descendente (es decir, recursos de asignacion de datos de enlace descendente) para un terminal objetivo de asignacion de recursos (denominado en lo sucesivo en el presente documento “terminal de destino” o simplemente “terminal”) 200. Esta asignacion de recursos se realiza en una portadora componente de enlace descendente incluida en un grupo de portadoras componentes configurada para el terminal objetivo de asignacion de recursos 200. Ademas, el recurso de asignacion de informacion de control de enlace descendente se selecciona de entre los recursos que se corresponden con el canal de control de enlace descendente (es decir, PDCCH) en cada portadora componente de enlace descendente. Ademas, los recursos de asignacion de datos de enlace descendente se seleccionan de entre los recursos que se corresponden con el canal de datos de enlace descendente (es decir, PDSCH) en cada portadora componente de enlace descendente. Ademas, cuando hay una
5
10
15
20
25
30
35
40
45
50
55
pluralidad de terminales objetivo de asignacion de recursos 200, la seccion de control 101 asigna recursos diferentes a terminales objetivo de asignacion de recursos 200, de forma respectiva.
Los recursos de asignacion de informacion de control de enlace descendente son equivalentes al CCH de L1 / L2 que se ha descrito en lo que antecede. Para expresarlo de forma mas espedfica, los recursos de asignacion de informacion de control de enlace descendente estan formados, cada uno, de uno o una pluralidad de CCE (o R- CCE, y se pueden denominar simplemente “CCE”, sin distincion entre CCE y R-CCE).
La seccion de control 101 determina la tasa de codificacion usada para transmitir una informacion de control al terminal objetivo de asignacion de recursos 200. El tamano de datos de la informacion de control vana dependiendo de la tasa de codificacion. De este modo, la seccion de control 101 asigna un recurso de asignacion de informacion de control de enlace descendente que tiene el numero de CCE que permite que la informacion de control que tenga este tamano de datos sea mapeada al recurso.
La seccion de control 101 envfa informacion acerca de los recursos de asignacion de datos de enlace descendente a la seccion de generacion de informacion de control 102. Ademas, la seccion de control 101 envfa informacion acerca de la tasa de codificacion a la seccion de codificacion 103. Ademas, la seccion de control 101 determina y envfa la tasa de codificacion de datos de transmision (es decir, datos de enlace descendente) a la seccion de codificacion 105. Ademas, la seccion de control 101 envfa informacion acerca del recurso de asignacion de datos de enlace descendente y el recurso de asignacion de informacion de control de enlace descendente a la seccion de mapeado 108. No obstante, la seccion de control 101 controla la asignacion en tal forma que los datos de enlace descendente y la informacion de control de enlace descendente para los datos de enlace descendente sean mapeados a la misma portadora componente de enlace descendente.
La seccion de generacion de informacion de control 102 genera y envfa informacion de control incluyendo la informacion acerca de los recursos de asignacion de datos de enlace descendente a la seccion de codificacion 103. Esta informacion de control es generada para cada portadora componente de enlace descendente. Ademas, cuando hay una pluralidad de terminales objetivo de asignacion de recursos 200, la informacion de control incluye la ID de terminal de cada terminal de destino 200 con el fin de distinguir los terminales objetivo de asignacion de recursos 200 uno de otro. Por ejemplo, la informacion de control incluye bits de CRC enmascarados por la ID de terminal del terminal de destino 200. Esta informacion de control se puede denominar “informacion de control que soporta asignacion de enlace descendente” o “informacion de control de enlace descendente (DCI, downlink control information)’’.
La seccion de codificacion 103 codifica la informacion de control usando la tasa de codificacion recibida de la seccion de control 101 y envfa la informacion de control codificada a la seccion de modulacion 104.
La seccion de modulacion 104 modula la informacion codificada de control y envfa las senales de modulacion resultantes a la seccion de mapeado 108.
La seccion de codificacion 105 usa los datos de transmision (es decir, datos de enlace descendente) para cada terminal de destino 200 y la informacion de tasa de codificacion procedente de la seccion de control 101 como entrada y codifica y envfa los datos de transmision a la seccion de control de transmision de datos 106. No obstante, cuando una pluralidad de portadoras componentes de enlace descendente son asignadas al terminal de destino 200, la seccion de codificacion 105 codifica cada elemento de datos de transmision a transmitir en una portadora correspondiente de las portadoras componentes de enlace descendente y transmite los elementos de datos de transmision codificados a la seccion de control de transmision de datos 106.
La seccion de control de transmision de datos 106 envfa los datos de transmision codificados a la seccion de modulacion 107 y tambien mantiene los datos de transmision codificados en la transmision inicial. La seccion de control de transmision de datos 106 mantiene los datos de transmision codificados para cada terminal de destino 200. Ademas, la seccion de control de transmision de datos 106 mantiene los datos de transmision para un terminal de destino 200 para cada portadora componente de enlace descendente en la que los datos de transmision son transmitidos. De este modo, es posible realizar no solamente control de retransmision para los datos generales transmitidos al terminal de destino 200, sino tambien control de retransmision para los datos en cada portadora componente de enlace descendente.
Ademas, a la recepcion de un NACK o una DTX para datos de enlace descendente transmitidos en una cierta portadora componente de enlace descendente desde la seccion de generacion de senal de control de retransmision 122, la seccion de control de transmision de datos 106 envfa los datos mantenidos de la manera que se ha descrito en lo que antecede y que se corresponden con dicha portadora componente de enlace descendente a la seccion de modulacion 107. A la recepcion de un ACK para los datos de enlace descendente transmitidos en una cierta portadora componente de enlace descendente desde la seccion de generacion de senal de control de retransmision 122, la seccion de control de transmision de datos 106 borra los datos mantenidos de la manera que se ha descrito en lo que antecede y que se corresponden con dicha portadora componente de enlace descendente.
La seccion de modulacion 107 modula los datos de transmision codificados recibidos de la seccion de control de transmision de datos 106 y envfa las senales de modulacion resultantes a la seccion de mapeado 108.
5
10
15
20
25
30
35
40
45
50
55
La seccion de mapeado 108 mapea las senales de modulacion de la informacion de control recibida de la seccion de modulacion 104 al recurso indicado por el recurso de asignacion de informacion de control de enlace descendente recibido de la seccion de control 101 y envfa las senales de modulacion resultantes a la seccion de IFFT 109.
La seccion de mapeado 108 mapea las senales de modulacion de los datos de transmision recibidos de la seccion de modulacion 107 al recurso (es decir, PDSCH (es decir, canal de datos de enlace descendente)) indicado por el recurso de asignacion de datos de enlace descendente recibido de la seccion de control 101 (es decir, la informacion incluida en la informacion de control) y envfa las senales de modulacion resultantes a la seccion de IFFT 109.
La informacion de control y los datos de transmision mapeados a una pluralidad de subportadoras en una pluralidad de portadoras componentes de enlace descendente en la seccion de mapeado 108 son transformados en senales de dominio del tiempo a partir de senales de dominio de la frecuencia en la seccion de IFFT 109, y la seccion de adicion de CP 110 anade un CP a las senales de dominio del tiempo para formar senales de OFDM. Las senales de OFDM experimentan un procesamiento de transmision tal como conversion digital a analogico (D/A), amplificacion y conversion ascendente y / o similares en la seccion de transmision de radio 111 y son transmitidas al terminal 200 por medio de una antena.
La seccion de recepcion de radio 112 recibe, por medio de una antena, las senales de respuesta de enlace ascendente o las senales de referencia transmitidas desde el terminal 200, y realiza un procesamiento de recepcion tal como conversion descendente, conversion A/D y/o similares en las senales de respuesta de enlace ascendente o senales de preferencia.
La seccion de eliminacion de CP 113 elimina el CP anadido a las senales de respuesta de enlace ascendente o las senales de referencia de las senales de respuesta de enlace ascendente o las senales de referencia que han experimentado el procesamiento de recepcion.
La seccion de extraccion de PUCCH 114 extrae, de las senales PUCCH incluidas en las senales recibidas, las senales en la region de PUCCH que se corresponden con el recurso de ACK/NACK agrupadas previamente notificado al terminal 200. El recurso de ACK/ nAcK agrupadas se refiere en el presente documento a un recurso usado para transmision de las senales de ACK / NACK agrupadas y que adopta la estructura de formato DFT-S- OFDM. Para expresarlo de forma mas espedfica, la seccion de extraccion de PUCCH 114 extrae la parte de datos de la region de PUCCH que se corresponde con el recurso de ACK / NACK agrupadas (es decir, los sfmbolos de SC-FDMA en los que el recurso de aCk/ NACK agrupadas es asignado) y la parte de senal de referencia de la region de PUCCH (es decir, los sfmbolos de SC-FDMA en los que las senales de referencia para desmodular las senales de ACK/NACK agrupadas son asignados). La seccion de extraccion de PUCCH 114 envfa la parte de datos extrafda a la seccion de desensanchamiento de A / N agrupadas 119 y envfa la parte de senal de referencia a la seccion de desensanchamiento 115-1.
Ademas, la seccion de extraccion de PUCCH 114 extrae, de las senales PUCCH incluidas en las senales recibidas, una pluralidad de regiones de PUCCH que se corresponden con un recurso de A/N asociado con un CCE que ha sido ocupado por el PDCCH usado para transmision de la informacion de control de asignacion de enlace descendente (DCI, downlink control information), y que se corresponde con una pluralidad de recursos de A/N previamente notificados al terminal 200. El recurso de A / N se refiere en el presente documento al recurso a usar para la transmision de un A / N. Para expresarlo de forma mas espedfica, la seccion de extraccion de PUCCH 114 extrae la parte de datos de la region de PUCCH que se corresponde con el recurso de A/N (es decir, los sfmbolos de SC-FDMA en los que las senales de control de enlace ascendente son asignadas) y la parte de senal de referencia de la region de PUCCH (es decir, los sfmbolos de SC-FDMA en los que las senales de referencia para desmodular las senales de control de enlace ascendente estan asignadas). La seccion de extraccion de PUCCH 114 envfa tanto la parte de datos extrafda como la parte de senal de referencia a la seccion de desensanchamiento 1152. De esta manera, las senales de respuesta son recibidas en el recurso seleccionado del recurso de PUCCH asociado con el CCE y el recurso de PUCCH espedfico previamente notificado al terminal 200.
La seccion de control de secuencia 116 genera una secuencia de base que puede ser usada para ensanchar cada una de las A / N notificada desde el terminal 200, las senales de referencia para la A/N, y las senales de referencia para las senales de ACK / NACK agrupadas (es decir, la secuencia de ZAC de longitud 12). Ademas, la seccion de control de secuencia 116 identifica una ventana de correlacion que se corresponde con un recurso en el que las senales de referencia pueden estar asignadas (se denomina en lo sucesivo en el presente documento “recurso de senal de referencia”) en recursos de PUCCH que pueden ser usados por el terminal 200. La seccion de control de secuencia 116 envfa la informacion que indica la ventana de correlacion que se corresponde con el recurso de senal de referencia en el que las senales de referencia pueden estar asignadas en recursos de ACK / NACK agrupadas y la secuencia de base a la seccion de procesamiento de correlacion 117-1. La seccion de control de secuencia 116 envfa la informacion que indica la ventana de correlacion que se corresponde con el recurso de senal de referencia y la secuencia de base a la seccion de procesamiento de correlacion 117-1. Ademas, la seccion de control de secuencia 116 envfa la informacion que indica la ventana de correlacion que se corresponde con los recursos de A / N en los que una A/N y las senales de referencia para la A/N estan asignados y la secuencia de base a la seccion de procesamiento de correlacion 117-2.
5
10
15
20
25
30
35
40
45
50
55
La seccion de desensanchamiento 115-1 y la seccion de procesamiento de correlacion 117-1 realizan un procesamiento en las senales de referencia ex^das de la region de PUCCH que se corresponde con el recurso de ACK / NACK agrupadas.
Para expresarlo de forma mas espedfica, la seccion de desensanchamiento 115-1 desensancha la parte de senal de referencia usando una secuencia de Walsh a usar en un ensanchamiento secundario para las senales de referencia del recurso de ACK/NACK agrupadas por el terminal 200 y envfa las senales desensanchadas a la seccion de procesamiento de correlacion 117-1.
La seccion de procesamiento de correlacion 117-1 usa la informacion que indica la ventana de correlacion que se corresponde con el recurso de senal de referencia y la secuencia de base y, de ese modo, halla un valor de correlacion entre las senales recibidas de la seccion de desensanchamiento 115-1 y la secuencia de base que puede ser usada en un ensanchamiento primario en el terminal 200. La seccion de procesamiento de correlacion 117-1 envfa el valor de correlacion a la seccion de determinacion de A/ N agrupadas 121.
La seccion de desensanchamiento 115-2 y la seccion de procesamiento de correlacion 117-2 realizan un procesamiento en las senales de referencia y los A/N extrafdos de la pluralidad de regiones de PUCCH que se corresponden con la pluralidad de recursos de A/N.
Para expresarlo de forma mas espedfica, la seccion de desensanchamiento 115-2 desensancha la parte de datos y la parte de senal de referencia usando una secuencia de Walsh y una secuencia de DFT a usar en un ensanchamiento secundario para la parte de datos y la parte de senal de referencia de cada uno de los recursos de A/N por el terminal 200, y envfa las senales desensanchadas a la seccion de procesamiento de correlacion 117-2.
La seccion de procesamiento de correlacion 117-2 usa la informacion que indica la ventana de correlacion que se corresponde con cada uno de los recursos de A / N y la secuencia de base y, de ese modo, halla un valor de correlacion entre las senales recibidas de la seccion de desensanchamiento 115-2 y una secuencia de base que puede ser usada en un ensanchamiento primario por el terminal 200. La seccion de procesamiento de correlacion 117-2 envfa cada valor de correlacion a la seccion de determinacion de A/N 118.
La seccion de determinacion de A/N 118 determina, sobre la base de la pluralidad de valores de correlacion recibidos de la seccion de procesamiento de correlacion 117-2, cual de los recursos de A / N se usa para transmitir las senales desde el terminal 200 o no se usa ninguno de los recursos de A/N. Al determinar que las senales son transmitidas usando uno de los recursos de A / N de terminal 200, la seccion de determinacion de A/N 118 realiza deteccion coherente usando una componente que se corresponde con las senales de referencia y una componente que se corresponde con A/N y envfa el resultado de deteccion coherente a la seccion de generacion de senal de control de retransmision 122. Mientras tanto, al determinar que el terminal 200 no usa ninguno de los recursos de A/N, la seccion de determinacion de A/N 118 envfa el resultado de la determinacion que indica que no se usa ninguno de los recursos de A / N a la seccion de generacion de senal de control de retransmision 122. Los detalles del mapeado de un punto de fase A/N usado en la determinacion de A/N se describiran en lo sucesivo en el presente documento.
La seccion de desensanchamiento de A/N agrupadas 119 desensancha, usando una secuencia de DFT, las senales de ACK/NACK agrupadas que se corresponden con la parte de datos del recurso de ACK/NACK agrupadas recibido de la seccion de extraccion de PUCCH 114 y envfa las senales desensanchadas a la seccion de IDFT 120.
La seccion de IDFT 120 transforma las senales de ACK / NACK agrupadas en el dominio de la frecuencia recibidas de la seccion de desensanchamiento de A/N agrupadas 119 a las senales de dominio del tiempo por procesamiento de IDFT y envfa las senales de ACK / NACK agrupadas en el dominio del tiempo a la seccion de determinacion de A/N agrupadas 121.
La seccion de determinacion de A/N agrupadas 121 desmodula las senales de ACK/NACK agrupadas que se corresponden con la parte de datos del recurso de ACK/NACK agrupadas recibido de la seccion de IDFT 120, usando la informacion de senal de referencia en las senales de ACK / NACK agrupadas que se recibe de la seccion de procesamiento de correlacion 117-1. Ademas, la seccion de determinacion de A/N agrupadas 121 descodifica las senales de ACK/NACK agrupadas desmoduladas y envfa el resultado de la descodificacion a la seccion de generacion de senal de control de retransmision 122 como la informacion de A/N agrupadas. No obstante, cuando el valor de correlacion recibido de la seccion de procesamiento de correlacion 117-1 es menor que un umbral, y la seccion de determinacion de A/N agrupadas 121 determina de este modo que el terminal 200 no usa ningun recurso de A/N agrupadas para transmitir las senales, la seccion de determinacion de A/N agrupadas 121 envfa el resultado de la determinacion a la seccion de generacion de senal de control de retransmision 122.
La seccion de generacion de senal de control de retransmision 122 determina si retransmitir o no los datos transmitidos en la portadora componente de enlace descendente (es decir, datos de enlace descendente) sobre la base de la informacion recibida de la seccion de determinacion de A/N agrupadas 121 y la informacion recibida de la seccion de determinacion de A/N 118 y genera senales de control de retransmision sobre la base del resultado de la determinacion. Para expresarlo de forma mas espedfica, al determinar que los datos de enlace descendente
5
10
15
20
25
30
35
40
45
50
55
transmitidos en una cierta portadora componente de enlace descendente tienen que ser retransmitidos, la seccion de generacion de senal de control de retransmision 122 genera senales de control de retransmision que indican una orden de retransmision para los datos de enlace descendente y envfa las senales de control de retransmision a la seccion de control de transmision de datos 106. Ademas, al determinar que los datos de enlace descendente transmitidos en una cierta portadora componente de enlace descendente no tienen que ser retransmitidos, la seccion de generacion de senal de control de retransmision 122 genera senales de control de retransmision que indican no retransmitir los datos de enlace descendente transmitidos en la portadora componente de enlace descendente y envfa las senales de control de retransmision a la seccion de control de transmision de datos 106.
(Configuracion del terminal)
La figura 11 es un diagrama de bloques que ilustra una configuracion del terminal 200 de acuerdo con la realizacion 1. En la figura 11, el terminal 200 incluye una seccion de recepcion de radio 201, una seccion de eliminacion de CP 202, una seccion de transformada rapida de Fourier (FFT, fast Fourier transform) 203, una seccion de extraccion 204, una seccion de desmodulacion 205, una seccion de descodificacion 206, una seccion de determinacion 207, una seccion de control 208, una seccion de desmodulacion 209, una seccion de descodificacion 210, una seccion de CRC 211, una seccion de generacion de senal de respuesta 212, una seccion de codificacion y modulacion 213, unas secciones de ensanchamiento primario 214-1 y 214-2, unas secciones de ensanchamiento secundario 215-1 y 215-2, una seccion de DFT 216, una seccion de ensanchamiento 217, unas secciones de IFFT 218-1,218-2 y 218-3, unas secciones de adicion de CP 219-1, 219-2 y 219-3, una seccion de multiplexion en el tiempo 220, una seccion de seleccion 221 y una seccion de transmision de radio 222.
La seccion de recepcion de radio 201 recibe, por medio de una antena, senales de OFDM transmitidas desde la estacion base 100 y realiza un procesamiento de recepcion tal como conversion descendente, conversion A/D y / o similares en las senales de OFDM recibidas. Se debena hacer notar que las senales de OFDM recibidas incluyen senales de PDSCH asignadas a un recurso en un PDSCH (es decir, datos de enlace descendente), o senales de PDCCH asignadas a un recurso en un PDCCH.
La seccion de eliminacion de CP 202 elimina un CP que ha sido anadido a las senales de OFDM de las senales de OFDM que han experimentado el procesamiento de recepcion.
La seccion de FFT 203 transforma las senales de OFDM recibidas a senales de dominio de la frecuencia por procesamiento de FFT y envfa las senales recibidas resultantes a la seccion de extraccion 204.
La seccion de extraccion 204 extrae, de las senales recibidas a recibir de la seccion de FFT 203, senales de canal de control de enlace descendente (es decir, senales de PDCCH) de acuerdo con una informacion de tasa de codificacion a recibir. Para expresarlo de forma mas espedfica, el numero de CCE (o R-CCE) que forman un recurso de asignacion de informacion de control de enlace descendente vana dependiendo de la tasa de codificacion. De este modo, la seccion de extraccion 204 usa el numero de CCE que se corresponde con la tasa de codificacion como procesamiento de unidades de extraccion, y extrae senales de canal de control de enlace descendente. Ademas, las senales de canal de control de enlace descendente son extrafdas para cada portadora componente de enlace descendente. Las senales de canal de control de enlace descendente extrafdas son enviadas a la seccion de desmodulacion 205.
La seccion de extraccion 204 extrae datos de enlace descendente (es decir, senales de canal de datos de enlace descendente (es decir, senales de PDSCH)) de las senales recibidas sobre la base de informacion acerca de los recursos de asignacion de datos de enlace descendente destinados al terminal 200 a recibir de la seccion de determinacion 207 a describir en lo sucesivo en el presente documento, y envfa los datos de enlace descendente a la seccion de desmodulacion 209. Tal como se ha descrito en lo que antecede, la seccion de extraccion 204 recibe la informacion de control de asignacion de enlace descendente (es decir, DCI) mapeada al PDCCH y recibe los datos de enlace descendente en el PDSCH.
La seccion de desmodulacion 205 desmodula las senales de canal de control de enlace descendente recibidas de la seccion de extraccion 204 y envfa el resultado de desmodulacion obtenido a la seccion de descodificacion 206.
La seccion de descodificacion 206 descodifica el resultado de la desmodulacion recibido de la seccion de desmodulacion 205 de acuerdo con la informacion de tasa de codificacion recibida y envfa el resultado de descodificacion obtenido a la seccion de determinacion 207.
La seccion de determinacion 207 realiza una determinacion ciega (es decir, supervision) para hallar si la informacion de control incluida en el resultado de descodificacion recibido de la seccion de descodificacion 206 es o no la informacion de control destinada al terminal 200. Esta determinacion se realiza en unidades de resultados de descodificacion que se corresponden con el procesamiento de unidades de extraccion. Por ejemplo, la seccion de determinacion 207 desenmascara los bits de CRC por la ID de terminal del terminal 200 y determina que la informacion de control dio lugar a CRC = correcta (sin error) como la informacion de control destinada al terminal 200. La seccion de determinacion 207 envfa informacion acerca del recurso de asignacion de datos de enlace descendente destinada al terminal 200, que se incluye en la informacion de control destinada al terminal 200, a la seccion de extraccion 204.
5
10
15
20
25
30
35
40
45
50
55
Ademas, al detectar la informacion de control (es dedr, la informacion de control de asignacion de enlace descendente) destinada al terminal 200, la seccion de determinacion 207 informa a la seccion de control 208 de que se generaran senales de ACK/ NACK (o estan presentes). Ademas, al detectar la informacion de control destinada al terminal 200 a partir de senales de PDCCH, la seccion de determinacion 207 envfa informacion acerca de un CCE que ha sido ocupado por el PDCCH a la seccion de control 208.
La seccion de control 208 identifica el recurso de A / N asociado con el CCE sobre la base de la informacion acerca del CCE recibido de la seccion de determinacion 207. La seccion de control 208 envfa, a la seccion de ensanchamiento primario 214-1, una secuencia de base y un valor de desplazamiento dclico que se corresponde con el recurso de A / N asociado con el CCE o el recurso de A / N previamente notificado por la estacion base 100, y tambien envfa una secuencia de Walsh y una secuencia de DFT que se corresponde con el recurso de A / N a la seccion de ensanchamiento secundario 215-1. Ademas, la seccion de control 208 envfa la informacion de recurso de frecuencia acerca del recurso de A / N a la seccion de IFFT 218-1.
Al determinar la transmision de senales de ACK / NACK agrupadas usando un recurso de ACK / NACK agrupadas, la seccion de control 208 envfa la secuencia de base y el valor de desplazamiento dclico que se corresponde con la parte de senal de referencia (es decir, recurso de senal de referencia) del recurso de ACK/NACK agrupadas previamente notificado por la estacion base 100 a la seccion de desensanchamiento primario 214-2 y envfa una secuencia de Walsh a la seccion de desensanchamiento secundario 215-2. Ademas, la seccion de control 208 envfa la informacion de recurso de frecuencia acerca del recurso de ACK / NACK agrupadas a la seccion de IFFT 218-2.
La seccion de control 208 envfa una secuencia de DFT usada para ensanchar la parte de datos del recurso de ACK / NACK agrupadas a la seccion de ensanchamiento 217 y envfa la informacion de recurso de frecuencia acerca del recurso de ACK / NACK agrupadas a la seccion de IFFT 218-3.
La seccion de control 208 selecciona el recurso de ACK/NACK agrupadas o el recurso de A/N y ordena a la seccion de seleccion 221 que envfe el recurso seleccionado a la seccion de transmision de radio 222. Ademas, la seccion de control 208 ordena a la seccion de generacion de senal de respuesta 212 que genere las senales de ACK / NACK agrupadas o las senales de ACK / NACK de acuerdo con el recurso seleccionado. El procedimiento de determinacion del recurso de A/N (es decir, el recurso de PUCCH) en la seccion de control 208 se describira en detalle en lo sucesivo en el presente documento.
La seccion de desmodulacion 209 desmodula los datos de enlace descendente recibidos de la seccion de extraccion 204 y envfa los datos de enlace descendente desmodulados a la seccion de descodificacion 210.
La seccion de descodificacion 210 descodifica los datos de enlace descendente recibidos de la seccion de desmodulacion 209 y envfa los datos de enlace descendente descodificados a la seccion de CRC 211.
La seccion de CRC 211 realiza deteccion de errores en los datos de enlace descendente descodificados recibidos de la seccion de descodificacion 210, para cada portadora componente de enlace descendente usando CRC y envfa un ACK cuando CRC = correcta (sin error) o envfa un NACK cuando CRC = no correcta (error) a la seccion de generacion de senal de respuesta 212. Ademas, la seccion de CRC 211 envfa los datos de enlace descendente descodificados como los datos recibidos cuando CRC = correcta (sin error).
La seccion de generacion de senal de respuesta 212 genera senales de respuesta sobre la base de la condicion de recepcion de datos de enlace descendente (es decir, el resultado de la deteccion de errores en los datos de enlace descendente) en cada portadora componente de enlace descendente recibida de la seccion de CRC 211. Para expresarlo de forma mas espedfica, cuando se ordena generar las senales de ACK/NACK agrupadas desde la seccion de control 208, la seccion de generacion de senal de respuesta 212 genera las senales de ACK/NACK agrupadas incluyendo los resultados de la deteccion de errores para las respectivas portadoras componentes como elementos de datos individuales. Mientras tanto, cuando se ordena generar senales de ACK/NACK desde la seccion de control 208, la seccion de generacion de senal de respuesta 212 genera senales de ACK / NACK de un sfmbolo. La seccion de generacion de senal de respuesta 212 envfa las senales de respuesta generadas a la seccion de codificacion y modulacion 213. Los detalles del procedimiento de generacion de senales de ACK/NACK en la seccion de generacion de senal de respuesta 212 se describiran en lo sucesivo en el presente documento.
A la recepcion de las senales de ACK / NACK agrupadas, la seccion de codificacion y modulacion 213 codifica y modula las senales de ACK / NACK agrupadas recibidas para generar las senales de modulacion de 12 sfmbolos y envfa las senales de modulacion a la seccion de DFT 216. Ademas, a la recepcion de las senales de ACK / NACK de un sfmbolo, la seccion de codificacion y modulacion 213 modula las senales de ACK / NACK y envfa las senales de modulacion a la seccion de ensanchamiento primario 214-1.
La seccion de DFT 216 realiza un procesamiento de DFT en 12 conjuntos de serie de tiempo de las senales de ACK / NACK agrupadas recibidas para obtener 12 componentes de senal en el dominio de la frecuencia. La seccion de DFT 216 envfa las 12 componentes de senal a la seccion de ensanchamiento 217.
La seccion de ensanchamiento 217 ensancha las 12 componentes de senal recibidas de la seccion de DFT 216 usando una secuencia de DFT indicada por la seccion de control 208 y envfa las componentes de senal ensanchada
5
10
15
20
25
30
35
40
45
50
a la seccion de IFFT 218-3.
Las secciones de ensanchamiento primario 214-1 y 214-2 que se corresponden con el recurso de A / N y el recurso de senal de referencia de las senales de ACK/ nAcK ensanchadas del recurso ACK/ NACK agrupadas o senales de referencia usando una secuencia de base que se corresponde con el recurso de acuerdo con una instruccion procedente de la seccion de control 208 y envfa las senales ensanchadas a las secciones de ensanchamiento secundario 215-1 y 215-2.
Las secciones de ensanchamiento secundario 215-1 y 215-2 ensanchan las senales de ensanchamiento primario recibidas usando una secuencia de Walsh o una secuencia de DFT de acuerdo con una instruccion procedente de la seccion de control 208 y envfan las senales ensanchadas a las secciones de IFFT 218-1 y 218-2.
Las secciones de IFFT 218-1, 218-2 y 218-3 realizan un procesamiento de IFFT en las senales recibidas en asociacion con las posiciones de frecuencia en las que las senales han de ser asignadas, de acuerdo con una instruccion procedente de la seccion de control 208. Por consiguiente, las senales introducidas a las secciones de IFFT 218-1, 218-2 y 218-3 (es decir, las senales de ACK / NACK, las senales de referencia de recurso de A / N, las senales de referencia de recurso de ACK/NACK agrupadas y las senales de ACK/NACK agrupadas) son transformadas en senales de dominio del tiempo.
Las secciones de adicion de CP 219-1, 219-2 y 219-3 anaden las mismas senales que la ultima parte de las senales obtenidas por procesamiento de IFFT al inicio de las senales como un CP.
La seccion de multiplexion en el tiempo 220 multiplexa en el tiempo las senales de ACK / NACK agrupadas recibidas de la seccion de adicion de CP 219-3 (es decir, las senales transmitidas usando la parte de datos del recurso de ACK / NACK agrupadas) y las senales de referencia del recurso de ACK / NACK agrupadas a recibir de la seccion de adicion de CP 219-2 en el recurso de ACK / NACK agrupadas y envfa las senales multiplexadas a la seccion de seleccion 221.
La seccion de seleccion 221 selecciona uno del recurso de ACK/NACK agrupadas recibido de la seccion de multiplexion en el tiempo 220 y el recurso de A / N recibido de la seccion de adicion de CP 219-1 y envfa las senales asignadas al recurso seleccionado a la seccion de transmision de radio 222.
La seccion de transmision de radio 222 realiza un procesamiento de transmision tal como conversion D/A, amplificacion y conversion ascendente y/o similares en las senales recibidas de la seccion de seleccion 221 y transmite las senales resultantes a la estacion base 100 por medio de una antena.
(Operaciones de la estacion base 100 y del terminal 200)
Se proporciona una descripcion en lo que respecta a las operaciones de la estacion base 100 y del terminal 200, configurados cada uno de la manera que se ha descrito en lo que antecede.
En lo sucesivo en el presente documento, se describira el procedimiento de determinacion del recurso de A / N (es decir, el recurso de PUCCH) usado para la transmision de senales de respuesta y el procedimiento de generacion de senales de ACK / NACK (el procedimiento de mapeado) en los ejemplos de control 1 a 5.
(Ejemplo de control 1: Procesamiento de dos CW para PCell, Procesamiento de dos CW para SCell, y planificacion interportadoras de PCell a SCell)
En la figura 12, el procedimiento de determinacion del recurso de A/N (es decir, el recurso de PUCCH) cuando PCell y SCell realizan un procesamiento de dos CW y planificacion interportadoras se aplica cuando el numero de CC es dos. No obstante, la figura 12 ilustra un ejemplo de planificacion interportadoras de PCell a SCell. Mas en concreto, el PDCCH en PCell indica el PDSCH en SCell.
En la figura 12, el recurso de PUCCH 1 en una portadora componente de enlace ascendente es asignado en asociacion en una correspondencia de uno a uno con el mdice de CCE superior (n_CCE) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (senalizacion implfcita). Ademas, en la figura 12, el recurso de PUCCH 2 en la portadora componente de enlace ascendente es asignado en asociacion en una correspondencia de uno a uno con el mdice posterior al mdice de CCE superior (n_CCE+1) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (senalizacion implfcita).
En la figura 12, el recurso de PUCCH 3 en la portadora componente de enlace ascendente es asignado en asociacion en una correspondencia de uno a uno con el mdice de CCE superior (n_CCE' (n_CCE't n_CCE)) de los CCE ocupados por el PDCCH en PCell que indica el PDSCH en SCell. El recurso de PUCCH 3 es planificado mediante interportadoras de PCell a SCell. En la figura 12, el recurso de PUCCH 4 en la portadora componente de enlace ascendente asignada en asociacion en una correspondencia de uno a uno con el mdice posterior al mdice de CCE superior (n_CCE'+1) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (senalizacion implfcita).
5
10
15
20
25
30
35
40
45
50
55
Se debena hacer notar que, cuando la planificacion interportadoras esta configurada desde la primera SCell a la
segunda SCell, los recursos de PUCCH 3 y 4 que se han descrito en lo que antecede pueden ser notificados
previamente por la estacion base (senalizacion explfcita). Ademas, cuando no esta configurada la planificacion
interportadoras, los recursos de PUCCH 3 y 4 que se han descrito en lo que antecede pueden ser notificados
previamente por la estacion base, de forma similar (senalizacion explfcita).
Se debena hacer notar que los recursos de PUCCH, que no sean el recurso de PUCCH 1 (es decir, los recursos de PUCCH 2, 3 y 4) pueden ser notificados previamente desde la estacion base (senalizacion explfcita). El recurso de PUCCH 1 esta asociado en el presente documento en una correspondencia de uno a uno con el mdice de CCE (n_CCE) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell.
Las figuras 14 y 15 ilustran el procedimiento de generacion de senales de ACK/NACK cuando PCell y SCell realizan un procesamiento de dos CW cuando el numero de CC es dos. Los recursos de PUCCH 1, 2, 3 y 4 en las figuras 14 y 15 se corresponden con los recursos de PUCCH 1, 2, 3 y 4 que se ilustran en la figura 12, de forma respectiva. Los bits que forman una combinacion de una pluralidad de un ACK, NACK y / o DTX se denominan bits b0, b1, b2 y b3 en secuencia. Ademas, los bits b0, b1, b2 y b3 estan asociados, de forma respectiva, con las senales de ACK/NACK de CW0 del PDSCH en PCell, las senales de ACK/NACK de CW1 del PDSCH en PCell, las senales de ACK / NACK de CW0 del PDSCH en SCell, y las senales de ACK / NACK de CW1 del PDSCH en SCell. Las asociaciones entre los bits y las senales de ACK / NACK no se limitan de forma alguna a dicho ejemplo.
Las senales de respuesta para todos los recursos de PUCCH son mapeadas a cuatro puntos de fase con independencia de una configuracion para los resultados de la deteccion de errores que indican una DTX. Ademas, las senales de respuesta son mapeadas al punto de fase para cada uno de los recursos de PUCCH en una forma que haga mas pequena la distancia de Hamming entre puntos de fase adyacentes (es decir, en una forma que hace el mapeado mas proximo al mapeado de Gray).
La figura 14B ilustra la concentracion de los ACK / NACK para recursos de PUCCH 1, 2, 3 y 4 para los bits b0, b1, b2 y b3 en la figura 14A. Por ejemplo, el bit b1 incluye un ACK y tres NACK mapeados para el recurso de PUCCH 3 con referencia a la figura 14A. Estas partes de la figura 14A se corresponden con “1, 3” en la figura 14B, en la que la fila de “b1” y la columna de “recurso de PUCCH 3” intersecan. Ademas, la columna del “numero de combinaciones para A: N = 1 : 0o0: 1” indica cuantas combinaciones de “cuatro ACK y cero NACK” (A : N = 1 : 0 (= 4:0)) o “cero ACK y cuatro NACK” (A: N = 0 : 1 (= 0:4)) para cada uno de los recursos de PUCCH estan presentes. Ademas, en la figura 14B, la columna de “concentracion de A / N” indica la suma de los valores absolutos de las diferencias entre el numero de ACK y el numero de NACK en los respectivos recursos de PUCCH para todos los recursos de PUCCH.
Tal como se ha descrito en lo que antecede, hay dos procedimientos de determinacion de senales de respuesta para estaciones base dependiendo de los procedimientos de mapeado. Mas en concreto, la estacion base usa el procedimiento de determinacion del recurso de PUCCH en el que son notificadas las senales de respuesta (es decir, el procedimiento de determinacion 1) y el procedimiento de determinacion del recurso de PUCCH en el que son notificadas las senales de respuesta y determinar tambien el punto de fase del recurso de PUCCH (es decir, el procedimiento de determinacion 2).
La figura 14 ilustra el procedimiento de mapeado que suaviza (es decir, iguala), entre los bits, el numero de recursos de PUCCH que permiten que el ACK / NACK sea determinado usando el procedimiento de determinacion 1 y que soporta una senalizacion implfcita para un bit de ACK / NACK opcional y repliegue de LTE (es decir, repliegue a un formato 1b en la figura 14). Este procedimiento de mapeado se describe en la realizacion 1. La figura 15 ilustra una tabla de mapeado de ACK / NACK (es decir, tabla de reglas de transmision) que se corresponde con la figura 14.
El recurso de PUCCH que permite que el ACK / NACK sea determinado usando el procedimiento de determinacion 1 es en el presente documento el recurso de PUCCH que se corresponde con la combinacion para A: N = 1 : 0 (= 4:0) o A: N = 0: 1 (= 0:4) en la figura 14B. Ademas, el numero de recursos de PUCCH que permiten que el ACK/NACK sea determinado usando el procedimiento de determinacion 1 es “el numero de combinaciones para A : N = 1 : 0 o 0 : 1” en la figura 14B. Ademas, el suavizado quiere decir realizar un mapeado que hace la diferencia entre los valores maximo y mmimo del “numero de combinaciones para A: N = 1 : 0 o 0 : 1” no superior a uno. Mas en concreto, en el mapeado que se ilustra en la figura 14, “el numero de combinaciones para A : N = 1 : 0 o 0 : 1” es dos para dos bits (b0 y b2) y uno para los dos bits restantes (b1 y b3) en un caso en el que PCell realiza un procesamiento de dos Cw y SCell tambien realiza un procesamiento de dos CW cuando el numero de CC es dos. Por consiguiente, la diferencia entre los valores maximo y mmimo es uno en este mapeado.
Dicho de otra forma, soportar una senalizacion implfcita para un bit de ACK / NACK opcional quiere decir que el bit b0 asociado con ACK / NACK de CW0 de PCell no toma DTX alguna para un mapeado en el recurso de PUCCH 1 asociado con el mdice de CCE superior (n_CCE) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell en la figura 14A.
De forma similar, soportar una senalizacion implfcita para un bit de ACK / NACK opcional quiere decir que el bit b1 no toma DTX alguna para un mapeado en el recurso de PUCCH 2, mientras que el bit b2 no toma DTX alguna para un mapeado en el recurso de PUCCH 3, y el bit b3 no toma DTX alguna para un mapeado en el recurso de PUCCH
5
10
15
20
25
30
35
40
45
50
55
Se debena hacer notar que la figura 14 ilustra un ejemplo en el que todos los recursos de PUCCH son senalizados de forma impUcita, de modo que la senalizacion impKcita para un bit de ACK / NACK opcional es soportada en este ejemplo, pero los recursos de PUCCH que no sean el recurso de PUCCH 1 pueden ser senalizados de forma explfcita. En este caso, puede ser soportada la senalizacion implfcita para al menos un bit de ACK / NACK.
Soportar un repliegue de LTE quiere decir que se cumplen de forma simultanea las condiciones siguientes descritas como (1) a (3). En un cierto recurso de PUCCH, ciertos dos bits cumplen A: N = 0 : 1 (= 0:4) y los dos bits restantes se corresponden con el mapeado que se ilustra en la figura 68 (1). Los dos bits restantes en (1) estan asociados con dos CW procesadas por PDSCH en PCell (2). El recurso de PUCCH en el que se cumple la condicion (1) es un recurso de PUCCH asignado en asociacion en una correspondencia de uno a uno con el mdice de CCE superior (n_CCE) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (es decir, el recurso de PUCCH 1 en el ejemplo que se ilustra en la figura 14) (3).
Se debena hacer notar que el mapeado en la figura 14A es un ejemplo, y se puede usar el mapeado en el que el bit b0 y el bit b1 estan conmutados, por ejemplo, dado que el mapeado solamente tiene que cumplir las condiciones (1) a (3) de forma simultanea. Ademas, el mapeado para los recursos de PUCCH que no sean el recurso de PUCCH 1 que soportan un repliegue de LTE se puede girar 90 grados, 180 grados y 270 grados en el sentido de las agujas del reloj, de forma respectiva, por ejemplo. Ademas, el control de conmutacion de bit puede ser realizado de acuerdo con las prioridades de CW. Por ejemplo, una CW que tenga una prioridad mas alta es asignada preferentemente al bit b0 con preferencia al bit b1 y tambien al bit b2 con preferencia al bit b3. De este modo, las senales de ACK/NACK pueden ser notificadas a una estacion base mientras que las senales de ACK/NACK para una CW que tenga una prioridad mas alta son asignadas a un bit que tiene una tasa de error mas baja.
Tal como se ha descrito en lo que antecede, es posible soportar una senalizacion implfcita para senales de
respuesta opcionales y repliegue de LTE (repliegue a un formato 1b en la figura 14, para ser mas espedfico) de dos CC al mismo tiempo que se mejoran las caractensticas de senales de respuesta que tienen pobres caractensticas de transmision suavizando, entre los bits, el numero de recursos de PUCCH que permitan que el ACK / NACK sea determinado solamente determinando el recurso de PUCCH en el que son notificadas las senales de respuesta.
(Ejemplo de control 2: Procesamiento de dos CW para PCell, Procesamiento de CW unica para SCell, y Planificacion interportadoras de PCell a SCell)
La figura 16 ilustra un procedimiento de determinacion del recurso de A / N (es decir, el recurso de PUCCH) cuando PCell realiza un procesamiento de dos CW y SCell realiza un procesamiento de CW unica y se aplica una planificacion interportadoras cuando el numero de CC es dos. No obstante, la figura 16 ilustra un ejemplo de
planificacion interportadoras de PCell a SCell. Mas en concreto, el PDCCH en PCell indica el PDSCH en SCell.
En la figura 16, el recurso de PUCCH 1 es asignado en asociacion en una correspondencia de uno a uno con el mdice de CCE superior (n_CCE) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (senalizacion implfcita). Ademas, en la figura 16, el recurso de PUCCH 2 es asignado en asociacion en una correspondencia de uno a uno con el mdice de CCE posterior al mdice de CCE superior (n_CCE+1) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (senalizacion implfcita).
En la figura 16, el recurso de PUCCH 3 en una portadora componente de enlace ascendente es asignado en asociacion en una correspondencia de uno a uno con el mdice de CCE superior (n_CCE') de los CCE ocupados por el PDCCH en PCell que indica el PDSCH en SCell (senalizacion implfcita). El recurso de PUCCH 3 es planificado mediante interportadoras de PCell a SCell.
Se debena hacer notar que, cuando la planificacion interportadoras se configura desde la primera SCell a la segunda SCell, el recurso de PUCCH 3 que se ha descrito en lo que antecede puede ser notificado previamente por la estacion base (senalizacion explfcita). Ademas, cuando no se configura la planificacion interportadoras, el recurso de PUCCH 3 puede ser notificado previamente por la estacion base, de forma similar (senalizacion explfcita).
Se debena hacer notar que los recursos de PUCCH, excepto el recurso de PUCCH 1 asociado en una correspondencia de uno a uno con el mdice de CCE (n_CCE) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (es decir, los recursos de PUCCH 2 y 3) pueden ser notificados previamente desde la estacion base (senalizacion explfcita).
Las figuras 17 y 18 ilustran el procedimiento de generacion de senales de ACK/NACK (mapeado) cuando PCell realiza un procesamiento de dos CW y SCell realiza un procesamiento de CW unica cuando el numero de CC es dos. Los recursos de PUCCH 1, 2 y 3 en las figuras 17 y 18 se corresponden con los recursos de PUCCH 1,2 y 3 que se ilustran en la figura 16, de forma respectiva. Los bits que forman una combinacion de una pluralidad de un ACK y/o NACK y/o DTX se denominan bits b0, b1 y b2 en secuencia. Ademas, los bits b0, b1 y b2 estan asociados, de forma respectiva, con senales de ACK/NACK de CW0 del PDSCH en PCell, las senales de ACK / NACK de CW1 del PDSCH en PCell y las senales de ACK / NACK de CW0 del PDSCH en SCell. Dicho de otra forma, los bits b0 y b1 estan asociados con la celula que realiza un procesamiento de dos CW, y b2 esta
5
10
15
20
25
30
35
40
45
50
55
asociado con la celula que realiza un procesamiento de CW unica. Las asociaciones entre los bits y las senales de ACK / NACK no se limitan de forma alguna a dicho ejemplo.
En el recurso de PUCCH 1 que se ilustra en la figura 17A, las senales de respuesta son mapeadas a tres puntos de fase excluyendo la configuracion de resultados de la deteccion de errores que indica una DTX. En el recurso de PUCCH 2 que se ilustra en la figura 17A, las senales de respuesta son mapeadas a tres puntos de fase con independencia de cualquier configuracion para los resultados de la deteccion de errores que indica una DTX. En el recurso de PUCCH 3 que se ilustra en la figura 17A, las senales de respuesta son mapeadas a dos puntos de fase. Ademas, las senales de respuesta son mapeadas al punto de fase para cada uno de los recursos de PUCCH en una forma que hace mas pequena la distancia de Hamming entre puntos de fase adyacentes (es decir, en una forma que hace el mapeado mas proximo al mapeado de Gray).
La figura 17B ilustra la concentracion de los ACK / NACK para los recursos de PUCCH 1, 2 y 3 para los bits b0, b1 y b2 de la figura 17A.
Tal como se ha descrito en lo que antecede, estaciones base usan los dos procedimientos de determinacion de senales de respuesta dependiendo de los procedimientos de mapeado. Mas en concreto, la estacion base usa el procedimiento de determinacion del recurso de PUCCH en el que son notificadas las senales de respuesta (el procedimiento de determinacion 1) y el procedimiento de determinacion del recurso de PUCCH en el que son notificadas las senales de respuesta y de determinacion tambien del punto de fase del recurso de PUCCH (el procedimiento de determinacion 2).
La figura 17 ilustra el procedimiento de mapeado que suaviza, entre los bits, el numero de recursos de PUCCH que permiten que el ACK/NACK sea determinado con el procedimiento de determinacion 1 y que soporta una senalizacion implfcita para un bit de ACK / NACK opcional y repliegue de LTE (es decir, repliegue a un formato 1b en las figuras 17). Este procedimiento de mapeado se describe en la realizacion 1. La figura 18 ilustra una tabla de mapeado de ACK / NACK (tabla de reglas de transmision) que se corresponde con las figuras 17.
El recurso de PUCCH que permite que el ACK / NACK sea determinado usando el procedimiento de determinacion 1 es en el presente documento el recurso de PUCCH que se corresponde con la combinacion para A: N = 1 : 0 (= 3:0) o A : N = 0 : 1 (= 0 : 3 = 0 : 2) en la figura 17B. Ademas, el numero de recursos de PUCCH que permiten que el ACK/NACK sea determinado usando el procedimiento de determinacion 1 es “el numero de combinaciones para A: N = 1 : 0 o 0: 1” en la figura 17B. Ademas, el suavizado quiere decir realizar un mapeado que hace que la diferencia entre los valores maximo y mmimo del “numero de combinaciones para A: N = 1 : 0 o 0:1” no sea superior a uno. Mas en concreto, en el mapeado que se ilustra en las figuras 17, “el numero de combinaciones para A : N = 1 : 0 o 0 : 1” es dos para un bit (b2) y uno para los dos bits restantes (b0 y b1) en un caso en el que PCell realiza un procesamiento de dos CW y SCell tambien realiza un procesamiento de CW unica cuando el numero de CC es dos. Por consiguiente, la diferencia entre los valores maximo y mmimo es uno en este mapeado.
Dicho de otra forma, soportar una senalizacion implfcita para un bit de ACK / NACK opcional quiere decir que el bit b0 asociado con ACK / NACK de CW0 de PCell no toma DTX alguna para un mapeado en el recurso de PUCCH 1 asociado con el mdice de CCE superior (n_CCE) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell en la figura 17A. De forma similar, soportar una senalizacion implfcita para un bit de ACK/NACK opcional quiere decir que el bit b1 no toma DTX alguna para un mapeado en el recurso de PUCCH 2, y el bit b2 no toma DTX alguna para un mapeado en el recurso de PUCCH 3.
Se debena hacer notar que la figura 17 ilustra un ejemplo en el que todos los recursos de PUCCH son senalizados de forma implfcita, de modo que se soporta una senalizacion implfcita para un bit de ACK / NACK opcional, pero los recursos de PUCCH, que no sean el recurso de PUCCH 1, pueden ser senalizados de forma explfcita. En este caso se puede soportar una senalizacion implfcita para al menos un bit de ACK / NACK.
Soportar un repliegue de LTE quiere decir que se cumplen de forma simultanea las condiciones siguientes descritas como (1) a (3). En un cierto recurso de PUCCH, un bit cumple A : N = 0 : 1 (= 0 : 2 = 0 : 3) y los dos bits restantes se corresponden con el mapeado que se ilustra en la figura 6B (1). Los dos bits restantes en (1) estan asociados con dos CW procesadas por PDSCH en PCell (2). El recurso de PUCCH en el que se cumple la condicion (1) es un recurso de PUCCH asignado en asociacion en una correspondencia de uno a uno con el mdice de CCE superior (n_CCE) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (es decir, el recurso de PUCCH 1 en el ejemplo que se ilustra en las figuras 17) (3).
Se debena hacer notar que el mapeado en la figura 17A es un ejemplo, y se puede usar el mapeado en el que el bit b0 y el bit b1 estan conmutados, por ejemplo, dado que el mapeado solamente tiene que cumplir las condiciones (1) a (3) de forma simultanea. Ademas, el mapeado para los recursos de PUCCH que no sean el recurso de PUCCH 1 que soportan un repliegue de LTE se puede girar 90 grados, 180 grados, y 270 grados en el sentido de las agujas del reloj, de forma respectiva, por ejemplo.
Tal como se ha descrito en lo que antecede, es posible soportar una senalizacion implfcita para senales de respuesta opcionales y repliegue de LTE (repliegue a un formato 1b en las figuras 17, para ser mas espedfico) a partir de dos CC al mismo tiempo que se mejoran las caractensticas de las senales de respuesta que tienen pobres
5
10
15
20
25
30
35
40
45
50
55
caractensticas de transmision suavizando, entre los bits, el numero de recursos de PUCCH que permiten que el ACK / NACK sea determinado solamente determinando el recurso de PUCCH en el que son notificadas las senales de respuesta.
(Ejemplo de control 3: Procesamiento de CW unica para PCell, Procesamiento de dos CW para SCell, y Planificacion interportadoras de PCell a SCell (parte 1))
La figura 19 ilustra un procedimiento de determinacion del recurso de A / N (es decir, el recurso de PUCCH) cuando PCell realiza un procesamiento de dos CW y SCell realiza un procesamiento de CW unica y se aplica una planificacion interportadoras cuando el numero de CC es dos. No obstante, la figura 19 ilustra un ejemplo de planificacion interportadoras de PCell a SCell. Dicho de otra forma, el PDCCH en PCell indica el PDSCH en SCell.
En la figura 19, el recurso de PUCCH 1 es asignado en asociacion en una correspondencia de uno a uno con el mdice de CCE superior (n_CCE) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (senalizacion implfcita).
En la figura 19, el recurso de PUCCH 2 en una portadora componente de enlace ascendente es asignado en asociacion en una correspondencia de uno a uno con el mdice de CCE superior (n_CCE') de los CCE ocupados por el PDCCH en PCell que indica el PDSCH en SCell (senalizacion implfcita). El recurso de PUCCH 2 es planificado mediante interportadoras de PCell a SCell. Ademas, el recurso de PUCCH 3 en una portadora componente de enlace ascendente es asignado en asociacion en una correspondencia de uno a uno con el mdice de CCE posterior al mdice de CCE superior (n_CCE'+1) de los CCE ocupados por el PDCCH que indica el PDSCH en SCell (senalizacion implfcita) en la figura 19.
Se debena hacer notar que, cuando la planificacion interportadoras esta configurada desde la primera SCell a la segunda SCell, los recursos de PUCCH 2 y 3 que se han descrito en lo que antecede pueden ser notificados previamente por la estacion base (senalizacion explfcita). Ademas, cuando no esta configurada la planificacion interportadoras, los recursos de PUCCH 2 y 3 pueden ser notificados previamente por la estacion base, de forma similar (senalizacion explfcita).
Se debena hacer notar que los recursos de PUCCH, que no sean el recurso de PUCCH 1, asociados en una correspondencia de uno a uno con el mdice de CCE (n_CCE) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (es decir, los recursos de PUCCH 2 y 3) pueden ser notificados previamente desde la estacion base (senalizacion explfcita).
Las figuras 21 y 22 ilustran el procedimiento de generacion (mapeado) de senales de ACK / NACK cuando PCell realiza un procesamiento de CW unica y SCell realiza un procesamiento de dos CW cuando el numero de CC es dos. Los recursos de PUCCH 1, 2 y 3 en las figuras 20 y 21 se corresponden con los recursos de PUCCH 1,2 y 3 que se ilustran en la figura 19, de forma respectiva. Los bits que forman una combinacion de una pluralidad de un ACK y/o NACK y/o DTX se denominan bits b0, b1 y b2 en secuencia. Ademas, los bits b0, b1 y b2 estan asociados, de forma respectiva, con las senales de ACK/NACK de CW0 del PDSCH en SCell, las senales de ACK/NACK de CW1 del PDSCH en SCell y las senales de ACK/NACK de CW0 del PDSCH en PCell. Las asociaciones entre los bits y las senales de ACK / NACK no se limitan de forma alguna a dicho ejemplo.
En el ejemplo de control 3, con el fin de usar el mismo mapeado que el del ejemplo de control 2 en el que PCell realiza un procesamiento de dos CW y SCell realiza un procesamiento de CW unica, el bit b0 y el bit b1 estan asociados con la celula que realiza un procesamiento de dos CW (o en la que esta configurada la multiplexion por division de espacio (SDM, Space Division Multiplexing)), y el bit b2 esta asociado con la celula que realiza CW unica (o en la que no esta configurada SDM). Dado que se usa la misma tabla de mapeado, la tabla de mapeado en la figura 20A (o la tabla de mapeado en la figura 17A) puede soportar un repliegue a un formato 1a y a un formato 1b. Dado que se usa la misma tabla de mapeado, una sola tabla de mapeado puede soportar de forma simultanea dos ejemplos de control (es decir, el ejemplo en el que PCell realiza un procesamiento de dos CW y SCell realiza un procesamiento de CW unica y el ejemplo en el que PCell realiza un procesamiento de CW unica y SCell realiza un procesamiento de dos CW). Por consiguiente, el numero de combinaciones de tablas de mapeado mantenidas por terminales y estaciones base puede ser menor, y, ademas, la complejidad de las configuraciones para transmitir senales de respuesta en los terminales y tambien para determinar las senales de respuesta en las estaciones base se puede reducir. Se debena hacer notar que no hay que usar siempre el mismo mapeado, aunque en el presente documento se describen los efectos adicionales obtenidos usando la misma tabla de mapeado.
Las senales de respuesta para todos los recursos de PUCCH son mapeadas a tres puntos de fase excluyendo la configuracion de los resultados de la deteccion de errores que indica una DTX en el recurso de PUCCH 1 que se ilustra en la figura 20A. Ademas, las senales de respuesta son mapeadas a tres puntos de fase con independencia de cualquier configuracion para los resultados de la deteccion de errores que indica una DTX en el recurso de PUCCH 2 que se ilustra en la figura 20A. Las senales de respuesta son mapeadas a dos puntos de fase en el recurso de PUCCH 3 que se ilustra en la figura 20A. Ademas, las senales de respuesta son mapeadas al punto de fase para cada uno de los recursos de PUCCH en una forma que hace mas pequena la distancia de Hamming entre puntos de fase adyacentes (es decir, de una forma que hace el mapeado mas proximo al mapeado de Gray).
5
10
15
20
25
30
35
40
45
50
55
La figura 20B ilustra la concentracion de los ACK / NACK para los recursos de PUCCH 1, 2 y 3 para los bits b0, b1 y b2 de la figura 20A.
Tal como se ha descrito en lo que antecede, las estaciones base usan los dos procedimientos de determinacion de senales de respuesta dependiendo de los procedimientos de mapeado. Mas en concreto, la estacion base usa el procedimiento de determinacion del recurso de PUCCH en el que son notificadas las senales de respuesta (el procedimiento de determinacion 1) y el procedimiento de determinacion del recurso de PUCCH en el que son notificadas las senales de respuesta y tambien de determinacion del punto de fase del recurso de PUCCH (el procedimiento de determinacion 2).
La figura 20 ilustra el procedimiento de mapeado que suaviza, entre los bits, el numero de recursos de PUCCH que permiten que el ACK/NACK sea determinado usando el procedimiento de determinacion 1 y que soporta una senalizacion implfcita para un bit de ACK / NACK opcional y repliegue de LTE (es decir, repliegue a un formato 1a en las figuras 20). Este procedimiento de mapeado se describe en la realizacion 1. La figura 21 ilustra una tabla de mapeado de ACK / NACK (tabla de reglas de transmision) que se corresponde con las figuras 20.
El recurso de PUCCH el permite que el ACK / NACK sea determinado usando el procedimiento de determinacion 1 es en el presente documento el recurso de PUCCH que se corresponde con la combinacion para A: N = 1 : 0 (= 3:0) o A : N = 0 : 1 (= 0 : 3 = 0 : 2) en la figura 20B. Ademas, el numero de recursos de PUCCH que permiten que el ACK / NACK sea determinado es “el numero de combinaciones para A : N = 1 : 0 o 0 : 1” en la figura 20B. Ademas, el suavizado quiere decir realizar un mapeado que hace que la diferencia entre los valores maximo y mmimo del “numero de combinaciones para A : N = 1 : 0 o 0 : 1” no sea superior a uno. Mas en concreto, en el mapeado que se ilustra en las figuras 20, “el numero de combinaciones para A : N = 1 : 0 o 0 : 1” es dos para un bit (es decir, b2) y uno para los dos bits restantes (es decir, b0 y b1) en un caso en el que PCell realiza un procesamiento de CW unica y SCell realiza un procesamiento de dos CW cuando se usan los dos CC. Por consiguiente, la diferencia entre los valores maximo y mmimo es uno en este mapeado.
Dicho de otra forma, soportar una senalizacion implfcita para un bit de ACK / NACK opcional quiere decir que el bit b2 asociado con ACK / NACK de CW0 de PCell no toma DTX alguna para un mapeado en el recurso de PUCCH 1 asociado con el mdice de CCE superior (n_CCE) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell en la figura 20A.
De forma similar, soportar una senalizacion implfcita para un bit de ACK / NACK opcional quiere decir que el bit b0 no toma DTX alguna para un mapeado en el recurso de PUCCH 1, y el bit b1 no toma DTX alguna para un mapeado en el recurso de PUCCH 2.
Se debena hacer notar que la figura 20 ilustra un ejemplo en el que todos los recursos de PUCCH son senalizados de forma implfcita, de modo que se soporta una senalizacion implfcita para un bit de ACK / NACK opcional, pero los recursos de PUCCH que no sean el recurso de PUCCH 3 pueden ser senalizados de forma explfcita. En este caso, se puede soportar una senalizacion implfcita para al menos un bit de ACK / NACK.
Soportar un repliegue de LTE quiere decir que se cumplen de forma simultanea las condiciones siguientes descritas como (1) a (3). En un cierto recurso de PUCCH, dos bits cumplen A : N = 0 : 1 (= 0 : 2 = 0 : 3) y el bit restante se corresponde con el mapeado que se ilustra en la figura 6A (1). El bit restante en (1) esta asociado con CW unica procesada por PDSCH en PCell (2). El recurso de PUCCH en el que se cumple la condicion (1) es un recurso de PUCCH asignado en asociacion en una correspondencia de uno a uno con el mdice de CCE superior (n_CCE) de los CCE ocupados por el PDCCH que indica el PDSCH en PCell (es decir, el recurso de PUCCH 3 en el ejemplo que se ilustra en las figuras 20) (3).
Se debena hacer notar que el mapeado en la figura 20A es un ejemplo, y se puede usar el mapeado en el que el bit b0 y el bit b1 estan conmutados, por ejemplo, dado que el mapeado solamente tiene que cumplir las condiciones (1) a (3) de forma simultanea. Ademas, el mapeado para los recursos de PUCCH que no sean el recurso de PUCCH 3 que soporta un repliegue de LTE se puede girar 90 grados, 180 grados y 270 grados en el sentido de las agujas del reloj, de forma respectiva, por ejemplo.
Tal como se ha descrito en lo que antecede, es posible soportar una senalizacion implfcita para senales de respuesta opcionales y repliegue de LTE (repliegue a un formato 1a en las figuras 20, para ser mas espedfico) a partir de dos CC al mismo tiempo que se mejoran las caractensticas de las senales de respuesta que tienen pobres caractensticas de transmision suavizando, entre los bits, el numero de recursos de PUCCH que permiten que el ACK / NACK sea determinado solamente determinando el recurso de PUCCH en el que son notificadas las senales de respuesta.
(Ejemplo de control 4: Procesamiento de CW unica para PCell, Procesamiento de dos CW para SCell, y Planificacion interportadoras de PCell a SCell)
5
10
15
20
25
30
35
40
45
50
55
El ejemplo de control 4 tiene muchas partes en comun con el ejemplo de control 3. Por lo tanto, se omitira la descripcion de las partes comunes.
Las figuras 22 y 23 ilustran un procedimiento de generacion (mapeado) de senales de ACK/ NACK cuando PCell realiza un procesamiento de CW unica y SCell realiza un procesamiento de dos CW. Los recursos de PUCCH 1, 2 y 3 en las figuras 22 y 23 se corresponden con los recursos de PUCCH 1, 2 y 3 que se ilustran en la figura 19, de forma respectiva. Los bits que forman una combinacion de una pluralidad de un ACK y / o NACK y / o DTX se denominan bits b0, b1 y b2 en secuencia. Ademas, los bits b0, b1 y b2 estan asociados, de forma respectiva, con las senales de ACK / NACK de CW0 del PDSCH en SCell, las senales de ACK / NACK de CW1 del PDSCH en SCell y las senales de ACK/NACK de CW0 del PDSCH en PCell. Las asociaciones entre los bits y las senales de ACK / NACK no se limitan de forma alguna a dicho ejemplo.
En el ejemplo de control 4, es posible utilizar el mismo mapeado que el usado en el caso en el que PCell realiza un procesamiento de dos CW y SCell realiza un procesamiento de CW unica. Cuando se usa el mismo mapeado, solamente se puede soportar un repliegue a un formato 1a, y no se puede soportar un repliegue a un formato 1b. El uso del mismo mapeado hace posible soportar de forma simultanea dos ejemplos de control (es decir, el ejemplo en el que PCell realiza un procesamiento de dos CW y SCell realiza un procesamiento de CW unica y el ejemplo en el que PCell realiza un procesamiento de CW unica y SCell realiza un procesamiento de dos CW). Por consiguiente, el numero de combinaciones de tablas de mapeado mantenidas por los terminales y las estaciones base puede ser menor, y, ademas, se puede reducir la complejidad de la configuracion para transmitir senales de respuesta en los terminales y tambien para determinar las senales de respuesta en las estaciones base. Mientras tanto, cuando se usa mapeado diferente, se puede soportar un repliegue a un formato 1a en las figuras 22. El soporte para repliegue a un formato 1b depende del mapeado usado cuando PCell realiza un procesamiento de dos CW y SCell realiza un procesamiento de Cw unica. Se debena hacer notar que, no hay que usar siempre el mismo mapeado, aunque en el presente documento se describen los efectos adicionales obtenidos usando la misma tabla de mapeado o una diferente.
Las senales de respuesta son mapeadas a dos puntos de fase con independencia de cualquier configuracion para los resultados de la deteccion de errores que indica una DTX en el recurso de PUCCH 1 que se ilustra en la figura 22A. Las senales de respuesta son mapeadas a cuatro puntos de fase con independencia de cualquier configuracion para los resultados de la deteccion de errores que indica una DTX en el recurso de PUCCH 2 que se ilustra en la figura 22A. Las senales de respuesta son mapeadas a dos puntos de fase con independencia de cualquier configuracion para los resultados de la deteccion de errores que indica una DTX en el recurso de PUCCH 3 que se ilustra en la figura 22A. Ademas, las senales de respuesta son mapeadas al punto de fase para cada uno de los recursos de PUCCH de una forma que hace mas pequena la distancia de Hamming entre puntos de fase adyacentes (es decir, de una forma que hace el mapeado mas proximo al mapeado de Gray).
La figura 22B ilustra la concentracion de los ACK / NACK de los recursos de PUCCH 1, 2 y 3 para los bits b0, b1 y b2 en la figura 22A.
La figura 22 ilustra el procedimiento de mapeado que suaviza, entre los bits, el numero de recursos de PUCCH que permiten que el ACK/NACK sea determinado usando el procedimiento de determinacion 1 y que soporta una senalizacion implfcita para un bit de ACK / NACK opcional y repliegue de LTE (es decir, repliegue a un formato 1a en las figuras 22). Este procedimiento de mapeado se describe en la realizacion 1. La figura 23 ilustra una tabla de mapeado de ACK / NACK (tabla de reglas de transmision) que se corresponde con las figuras 22.
Tal como se ha descrito en lo que antecede, es posible soportar una senalizacion implfcita para senales de respuesta opcionales y repliegue de LTE (repliegue a un formato 1a en las figuras 22, para ser mas espedfico) de dos CC al mismo tiempo que se mejoran las caractensticas de senales de respuesta que tienen pobres caractensticas de transmision suavizando, entre los bits, el numero de recursos de PUCCH que permiten que el ACK / NACK sea determinado solamente determinando el recurso de PUCCH en el que son notificadas las senales de respuesta.
(Ejemplo de control 5: Ejemplo de control con tabla de mapeado con aplicacion de adaptacion de RANGO)
El ejemplo de control 5 describe tablas de mapeado usadas en el caso de control que conmuta entre las tablas de mapeado no solamente de acuerdo con el numero de portadoras componentes (CC, component carrier) configuradas y el modo de transmision, sino tambien adaptacion de RANGO controlada dinamicamente. Mas en concreto, el ejemplo de control 5 describe las tablas de mapeado usadas en un caso en el que el numero de CW configuradas en PCell o SCell (por ejemplo, dos CW en PCell y dos CW en SCell) se reduce (por ejemplo, dos CW en PCell y CW unica en SCell) a causa de adaptacion de RANGo. Dicho de otra forma, el recurso para ACK / NACK a notificar a un eNB y la posicion de constelacion en el recurso se determinan no de acuerdo con la tabla de mapeado sobre la base del numero de bits de ACK / NACK hallado a partir del numero de CW configuradas, sino de acuerdo con la tabla de mapeado sobre la base del numero de bits de ACK / NACK hallado a partir del numero de CW despues de la adaptacion de RANGO.
5
10
15
20
25
30
35
40
45
50
55
Por ejemplo, cuando una PCell y una SCell estan configuradas con dos CW mientras que el SCell transmite solamente una sola CW a un UE a causa de adaptacion de RANGO, el numero de los ACK / NACK a notificar desde el UE al eNB puede ser tres en lugar del numero de CW configuradas, que es cuatro. En este caso, el terminal puede notificar los ACK / NACK al eNB usando una tabla de mapeado para tres bits (es decir, la tabla 1(b)).
En este caso, no obstante, cuando el UE recibe una sola CW del PDCCH de SCell, pero falla en la recepcion del PDCCH de PCell, por ejemplo, el bit de ACK/NACK que se corresponde con los datos en PCell da lugar a una DTX. No obstante, el UE no puede determinar si los datos en PCell son una sola CW o dos CW a causa del fallo en la recepcion del PDCCH. Por esta razon, el UE no puede determinar si usar la tabla de mapeado para tres bits (es decir, dos CW para PCell y una sola CW para SCell) o la tabla de mapeado para dos bits (es decir, una sola CW para PCell y una sola CW para SCell). De acuerdo con la invencion reivindicada, una DTX puede ser notificada correctamente al eNB incluso en tal caso.
Se proporcionara una descripcion con referencia a las figuras 24 a 26, en lo sucesivo en el presente documento. Se ha de indicar que la tabla de mapeado descrita en la figura 24 tiene las caractensticas descritas en el ejemplo de control 4, la tabla de mapeado descrita en la figura 25 tiene las caractensticas descritas en los ejemplos de control 2 y 3, y la tabla de mapeado descrita en la figura 26 tiene las caractensticas descritas en el ejemplo de control 1, de modo que se omitira la descripcion detallada de las tablas de mapeado. Dicho de otra forma, las tablas de mapeado descritas en las figuras 24 a 26 soportan un repliegue de LTE de dos CC al mismo tiempo que se mejoran las caractensticas de las senales de respuesta que tienen pobres caractensticas de transmision suavizando el numero de recursos de PUCCH que permiten que el ACK/NACK sea determinado solamente determinando el recurso de PUCCH en el que son notificadas las senales de respuesta.
Se proporcionara una descripcion con referencia a las figuras 24 y 25. El recurso de PUCCH y la posicion de constelacion en el recurso cuando PCell (es decir, la celula SDM) es DTX (DTX, DTX) y SCell (celula no SDM) es ACK en la tabla de mapeado de tres bits en la figura 25 coinciden con el recurso de PUCCH y la posicion de constelacion en el recurso cuando PCell es DTX y SCell es ACK en la tabla de mapeado de dos bits en la figura 25. De forma similar, cuando SCell es ACK, el recurso de PUCCH y el punto de constelacion en el recurso se corresponden con no transmision en ambas tablas. En un caso en el que PCell es una transmision de CW unica y SCell es una DTX (es decir, el UE no puede determinar si es una transmision de CW unica o transmision de dos CW), los recursos de PUCCH y las posiciones de constelacion en los recursos en la tabla de mapeado de dos bits y la tabla de mapeado de tres bits coinciden uno con otro debido a que ambas tablas de mapeado que se ilustran en las figuras 24 y 25 soportan formato de PUCCH 1a.
Se proporcionara una descripcion con referencia a las figuras 25 y 26, de forma similar. El recurso de PUCCH y la posicion de constelacion en el recurso cuando PCell es DTX (DTX, DTX) y SCell es (ACK, ACK) en la tabla de mapeado de cuatro bits en la figura 26 coinciden con el recurso de PUCCH y la posicion de constelacion en el recurso cuando PCell (es decir, celula no SDM) es DTX y SCell es (ACK, ACK) en la tabla de mapeado de tres bits en la figura 25. De forma similar, cuando SCell es NACK, el recurso de PUCCH se corresponde con no transmision en ambas tablas. En un caso en el que PCell realiza transmision de dos CW y SCell da lugar a una DTX (es decir, el UE no puede determinar si es una transmision de CW unica o transmision de dos CW), los recursos de PUCCH y las posiciones de constelacion en los recursos de la tabla de mapeado de tres bits y la tabla de mapeado de cuatro bits coinciden uno con otro debido a que ambas tablas de mapeado que se ilustran en las figuras 25 y 26 soportan formato de PUCCH 1b.
El procedimiento de determinacion del recurso de A/N usado para transmision de senales de respuesta y el procedimiento de generacion de senales de ACK / NACK se han descrito usando los ejemplos de control 1 a 5.
Tal como se ha descrito en lo que antecede, el terminal 200 controla la transmision de senales de respuesta seleccionando el recurso usado para la transmision de senales de respuesta de un recurso de PUCCH asociado con un CCE y un recurso de PUCCH espedfico previamente notificado por la estacion base 100 en el caso de seleccion de canal. El terminal 200 puede soportar una senalizacion implfcita para senales de respuesta opcionales y repliegue de LTE de dos CC al mismo tiempo que se mejoran las caractensticas de las senales de respuesta que tienen pobres caractensticas de transmision suavizando, entre los bits, el numero de recursos de PUCCH que permiten que el ACK/NACK sea determinado solamente determinando el recurso de PUCCH en el que son notificadas las senales de respuesta.
Ademas, la estacion base 100 selecciona el recurso usado para transmision de las senales de respuesta, del recurso de PUCCH asociado con el CCE y el recurso espedfico previamente notificado al terminal 200. La estacion base 100 determina el ACK/NACK usando el mapeado que suaviza, entre los bits, el numero de recursos de PUCCH que permiten que el ACK / NACK sea determinado solamente determinando el recurso de PUCCH usado para notificar las senales de respuesta.
De este modo, de acuerdo con la realizacion 1, es posible soportar un repliegue de LTE desde dos CC al mismo tiempo que se mejoran las caractensticas de las senales de respuesta que tienen pobres caractensticas de transmision suavizando, entre los bits, el numero de recursos de PUCCH que permiten que el ACK/NACK sea determinado solamente determinando el recurso de PUCCH en el que son notificadas las senales de respuesta en
5
10
15
20
25
30
35
40
45
50
55
un caso en el que se aplica ARQ a comunicaciones que usan una portadora componente de enlace ascendente y una pluralidad de portadoras componentes de enlace descendente asociadas con la portadora componente de enlace ascendente mientras que los CCE en una region de PDCCH en PCell estan asociados en una correspondencia de uno a uno con recursos de PUCCH en la portadora componente de enlace ascendente.
(Realizacion 2)
En la realizacion 2, se describira un caso en el que la combinacion del recurso de PUCCH asociado en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica la asignacion de PDSCH en PCell (es decir, el recurso de PUCCH a senalizar de forma implfcita) y el bit (bit de ACK / NACK) que representa un resultado de la deteccion de errores en una CW recibida en PCell es conmutada de acuerdo con el numero de portadoras componentes y el modo de transmision configurado para el terminal.
Se debena hacer notar que el modo de transmision que soporta solamente transmisiones de CW unica se denomina “modo no de MIMO (multiples entradas multiples salidas)” y el modo de transmision que soporta transmisiones de hasta dos CW se denomina “modo de MIMO”.
Al igual que en el caso de la realizacion 1, los terminales generan senales de respuesta a realimentar a estaciones base sobre la base de una asociacion (es decir, tabla de mapeado de ACK / NACK o tabla de reglas de transmision para senales de respuesta) entre una configuracion candidato de resultados de deteccion de errores (se puede denominar “configuracion de resultado de deteccion de error” o “estado de ACK/NACK”, en lo sucesivo en el presente documento), un recurso de PUCCH al que se asignan las senales de respuesta, y el punto de fase en el recurso de PUCCH. Se debena hacer notar que la configuracion de resultado de deteccion de error consta de resultados de deteccion de errores en una pluralidad de elementos de datos de enlace descendente recibidos en al menos dos portadoras componentes de enlace descendente.
La tabla de mapeado de ACK/NACK se determina de acuerdo con el numero de portadoras componentes de enlace descendente previamente configuradas para el terminal (es decir, al menos dos portadoras componentes de enlace descendente dado que se realiza una agregacion de portadoras) y el modo de transmision. Para expresarlo de forma mas espedfica, la tabla de mapeado de ACK / NACk se determina de acuerdo con el numero de bits de ACK/NACK especificado por el numero de portadoras componentes de enlace descendente y el modo de transmision.
La figura 27 ilustra ejemplos de mapeado para configuraciones de resultado de deteccion de error en un caso en el que el numero de portadoras componentes de enlace descendente configurado para el terminal es dos (una PCell y una SCell).
La figura 27A ilustra un ejemplo de mapeado cuando el modo no de MIMO esta configurado en cada una de las portadoras componentes de enlace descendente. Dicho de otra forma, la figura 27A ilustra un ejemplo de mapeado cuando la configuracion de resultado de deteccion de error (es decir, el numero de bits de ACK/NACK) se representa por dos bits (es decir, mapeado para dos bits). La figura 27B ilustra un ejemplo de mapeado cuando el modo no de MIMO esta configurado en una de las portadoras componentes de enlace descendente y el modo de MIMO esta configurado en la otra portadora componente de enlace descendente. Dicho de otra forma, la figura 27B ilustra un ejemplo de mapeado cuando la configuracion de resultado de deteccion de error (es decir, el numero de bits de ACK / NACK) se representa por tres bits (es decir, mapeado para tres bits). La figura 27C ilustra un ejemplo de mapeado cuando el modo de MIMO esta configurado en cada una de las portadoras componentes de enlace descendente. En resumen, la figura 27C ilustra un ejemplo de mapeado cuando la configuracion de resultado de deteccion de error (es decir, el numero de bits de aCk/ NACK) se representa por cuatro bits (es decir, mapeado para cuatro bits).
Las tablas de mapeado que se ilustran en las figuras 28A a C se corresponden con los ejemplos de mapeado que se ilustran en las figuras 27A a C, de forma respectiva.
Tal como se ilustra en las figuras 27A a C y las figuras 28A a C, la configuracion de resultado de deteccion de error se representa por un maximo de cuatro bits (es decir, b0 a b3). Ademas, tal como se ilustra en las figuras 27A a C y las figuras 28A a C, esta configurado un maximo de cuatro recursos de PUCCH 1 a 4 (es decir, Ch1 a Ch4).
Por ejemplo, se describira un caso en el que el modo de MIMO esta configurado en PCell y el modo no de MIMO esta configurado en SCell en la figura 27B (la figura 28). Por ejemplo, tal como se ilustra en la figura 27B, las senales de respuesta son mapeadas a la posicion de sfmbolo (es decir, el punto de fase) (-1, 0) del recurso de PUCCH 1 cuando b0 del resultado de la deteccion de errores en CW0 de PCell es un ACK y b1 del resultado de la deteccion de errores en CW1 de PCell es un ACK, y b2 del resultado de la deteccion de errores en CW0 de SCell es un NACK o DTX. El recurso de PUCCH 1 que se ilustra en la figura 27B es el recurso de PUCCH asociado en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica la asignacion de PDSCH en PCell.
Tal como se ha descrito en lo que antecede, cuando el numero de bits que forman la configuracion de resultado de deteccion de error (es decir, el numero de bits de ACK / NACK) no es superior a cuatro, el terminal realimenta las
5
10
15
20
25
30
35
40
45
50
55
senales de respuesta usando seleccion de canal o DFT-S-OFDM. El uso de seleccion de canal o DFT-S-OFDM esta previamente configurado por la estacion base. Por otra parte, cuando el numero de bits que forman la configuracion de resultado de deteccion de error (es decir, el numero de bits de ACK/NACK) es superior a cuatro, el terminal realimenta las senales de respuesta usando DFT-S-OFDM.
LTE Avanzada define el mapeado para configuraciones de resultado de deteccion de error usado en la seleccion de canal que se ha optimizado para el caso en el que el numero de portadoras componentes de enlace descendente es dos, suponiendo la fase introductoria del servicio (por ejemplo, las figuras 27 y 28).
El mapeado optimizado para un caso en el que el numero de portadoras componentes de enlace descendente es dos es en el presente documento un mapeado que puede ser conmutado y usado como el mapeado para la configuracion de resultado de deteccion de error para un CC usado en el sistema de LTE (es decir, mapeado que soporta un repliegue de LTE). Mas en concreto, en el mapeado que soporta un repliegue de LTE, tal como se ilustra en la figura 28C, por ejemplo, los puntos de fase en el recurso de PUCCH 1 asociado con configuraciones espedficas de resultado de deteccion de error en las que b2 y b3 de los resultados de la deteccion de errores en CW recibidos en SCell son todos DTX son identicos a los puntos de fase asociados con los resultados de la deteccion de errores identicos a b0 y b1 de los resultados de la deteccion de errores en CW recibidos en PCell en las configuraciones espedficas de resultado de deteccion de error en otra tabla de mapeado de ACK / NACK usado cuando el numero de Cc es uno (por ejemplo, la figura 6B). Lo mismo es de aplicacion a las figuras 28A y B.
Por consiguiente, incluso cuando la comprension acerca del numero de CC configurados para un terminal es diferente entre una estacion base y el terminal, la estacion base puede determinar correctamente las senales de respuesta para PCell y SCell.
No obstante, LTE Avanzada podra soportar tres o cuatro portadoras componentes de enlace descendente en el futuro. En este caso, el mapeado que soporta tres o cuatro portadoras componentes de enlace descendente mientras reutiliza el mapeado optimizado para un caso en el que el numero de portadoras componentes de enlace descendente es dos, se usa preferiblemente en terminos de simplificacion de las configuraciones de terminales y estaciones base.
A este respecto, se ha propuesto senalizar de forma implfcita los recursos de PUCCH para un numero maximo de CW soportadas en PCell en planificacion dinamica (vease el documento Panasonic, 3GPP RAN1 meeting #63bis, R1-110192, “Text Proposal for PUCCH Resource Allocation for channel selection’’, enero de 2011). Por ejemplo, cuando el modo de MIMO esta configurado en PCell (en el caso de transmision de un maximo de dos CW), dos recursos de PUCCH son senalizados de forma implfcita. En este caso, uno de los dos recursos de PUCCH senalizados de forma implfcita esta asociado en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica la asignacion de PDSCH en PCell. Ademas, el otro recurso de PUCCH senalizado de forma implfcita esta asociado en una correspondencia de uno a uno con el segundo mdice de CCE posterior al mdice de CCE superior de los CCE ocupados por el PDCCH que indica la asignacion de PDSCH en PCell.
Mientras tanto, cuando el modo no de MIMO esta configurado en PCell, un recurso de PUCCH es senalizado de forma implfcita. El recurso de PUCCH esta asociado en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica la asignacion de PDSCH en PCell.
Por ejemplo, en las figuras 27C y 28C, el modo de MIMO esta configurado en PCell. Por consiguiente, el recurso de PUcCh 1 (Ch1) y el recurso de PUCCH 2 (Ch2) son senalizados de forma implfcita en las figuras 27C y 28C. Mientras tanto, el recurso de PUCCH 3 (Ch3) y el recurso de PUCCH 4 (Ch4) son senalizados de forma explfcita en las figuras 27C y 28C.
Ademas, se supone que el modo de MIMO esta configurado en PCell mientras que el modo no de MIMO esta configurado en SCell en las figuras 27B y 28B. En este caso, el recurso de PUCCH 1 (Ch1) y el recurso de PUCCH 2 (Ch2) son senalizados de forma implfcita y el recurso de PUCCH 3 (Ch3) es senalizado de forma explfcita en las figuras 27B y 28B.
Como alternativa, se supone que el modo no de MIMO esta configurado en PCell y el modo de MIMO esta configurado en SCell en las figuras 27B y 28B. En este caso, el recurso de PUCCH 3 (Ch3) es senalizado de forma implfcita y el recurso de PUCCH 1 (Ch1) y el recurso de PUCCH 2 (Ch2) son senalizados de forma explfcita en las figuras 27B y 28B.
Ademas, el modo no de MIMO esta configurado en PCell y SCell en las figuras 27A y 28A. En este caso, el recurso de PUCCH 1 (Ch1) es senalizado de forma implfcita y el recurso de PUCCH 2 (Ch2) es senalizado de forma explfcita en las figuras 27A y 28A.
Tal como se ha descrito en lo que antecede, cuando el numero de bits de una configuracion de resultado de deteccion de error no es superior a cuatro, el terminal puede realimentar las senales de respuesta usando seleccion de canal. La figura 29 ilustra el numero de CW en PCell, los numeros de CW en SCells (es decir, SCells 1 a 3) y el numero de senales de ACK/NACK (el numero de bits de ACK/NACK que representan una configuracion de
5
10
15
20
25
30
35
40
45
50
55
resultado de deteccion de error) usadas para realimentacion de senales de respuesta usando seleccion de canal en un caso en el que los numeros de portadoras componentes de enlace descendente son dos (dos CC), tres (tres CC) y cuatro (cuatro CC).
Por ejemplo, en la figura 29, el numero de bits de ACK/NACK es tres cuando el numero de portadoras componentes de enlace descendente es tres y el modo no de MIMO esta configurado en cada de PCell, SCell 1 y SCell 2. Por consiguiente, el terminal usa el mapeado para tres bits (tabla de mapeado de ACK/NACK) que se ilustra en las figuras 27B y 28B.
Mientras tanto, el numero de bits de ACK / NACK es cuatro cuando el numero de portadoras componentes de enlace descendente es tres (tres CC) y el modo de MIMO esta configurado en uno de PCell, SCell 1 y SCell 2 y el modo no de MIMO esta configurado en cada una de las otras dos celulas en la figura 29. Por consiguiente, el terminal usa el mapeado para cuatro bits (es decir, tabla de mapeado de ACK / NACK) que se ilustra en las figuras 27C y 28C.
El numero de bits de ACK / NACK es cuatro en un caso en el que el numero de portadoras componentes de enlace descendente es cuatro (cuatro CC) y el modo no de MIMO esta configurado en cada de PCell y SCells 1 a 3 en la figura 29. Por consiguiente, el terminal usa el mapeado para cuatro bits (es decir, tabla de mapeado de ACK / NACK) que se ilustra en las figuras 27C y 28C.
No obstante, cuando el numero de bits de una configuracion de resultado de deteccion de error no es superior a cuatro, mientras el numero de portadoras componentes de enlace descendente es tres o cuatro y el modo no de MIMO esta configurado en PCell, todos los recursos de PUCCH tienen que ser senalizados de forma explfcita (vease el documento LG Electronics, 3GPP RAN1 meeting #63, R1-106129, “PUCCH Resource Allocation For ACK/NACK’, Noviembre 2010, por ejemplo). Dicho de otra forma, no se puede usar senalizacion implfcita en un caso en el que el numero de bits de una configuracion de resultado de deteccion de error no es superior a cuatro, mientras que el numero de portadoras componentes de enlace descendente es tres o cuatro y el modo no de MIMO esta configurado en PCell.
En lo sucesivo en el presente documento, se describiran las razones por las que no se puede usar senalizacion implfcita cuando el numero de bits de una configuracion de resultado de deteccion de error no es superior a cuatro, mientras el numero de portadoras componentes de enlace descendente es tres o cuatro y el modo no de MIMO esta configurado en PCell. Como un ejemplo, se describira un caso en el que las cuatro portadoras componentes de enlace descendente incluyendo PCell y SCells 1 a 3 estan configuradas para un terminal y el modo no de MIMO esta configurado en cada una de las portadoras componentes de enlace descendente tal como se ilustra en la figura 30 (es decir, la misma tabla de mapeado de ACK / NACK que en la figura 28C). Mas en concreto, tal como se ilustra en la figura 30, los resultados de la deteccion de errores en PCell, SCell 1, SCell 2 y SCell 3 se representan por cuatro bits, que son b0, b1, b2 y b3, de forma respectiva.
Tal como se ha descrito en lo que antecede, de acuerdo con el procedimiento en el que los recursos de PUCCH para el numero maximo de CW soportadas por PCell son senalizados de forma implfcita, el recurso de PUCCH 1 (Ch1) es senalizado de forma implfcita y los recursos de PUCCH 2 a 4 (Ch2 a Ch4) son senalizados de forma explfcita. Para expresarlo de forma diferente, el recurso de PUCCH 1 (Ch1) esta asociado en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica la asignacion del PDSCH en PCell.
Tal como se ilustra en la figura 30, los estados de ACK/NACK (b0, b1, b2 y b3) = (D, A, N / D, y N / D) estan mapeados al punto de fase “-j” del recurso de PUCCH 1 (Ch1). No obstante, el resultado de la deteccion de error en PCell, b0, es DTX, lo que quiere decir que el terminal tiene fallado al recibir el PDCCH destinado al terminal en PCell. Por esta razon, el terminal no puede identificar la posicion de recurso de PUCCH 1 (CH1) en este caso.
Por consiguiente, en la figura 30, cuando el recurso de PUCCH 1 (Ch1) es senalizado de forma implfcita, el terminal no puede realimentar los estados de ACK / NACK (b0, b1, b2 y b3) = (D, A, N / D, N / D) a la estacion base. Por esta razon, cuando los estados de ACK / NACK (b0, b1, b2 y b3) = (D, A, N / D, N / D), el terminal no puede realimentar un ACK a la estacion base incluso aunque el resultado de la deteccion de errores en SCell, b1, sea un ACK. Por consiguiente, la estacion base realiza un procesamiento de retransmision innecesario para SCell 1 aunque el resultado de la deteccion de errores en SCell, b1, sea un ACK.
A causa de las razones mencionadas en lo que antecede, cuando el numero de bits de una configuracion de resultado de deteccion de error no es superior a cuatro, mientras el numero de portadoras componentes de enlace descendente es tres o cuatro y no MIMO esta configurado en PCell, todos los recursos de PUCCH 1 a 4 (Ch1 a Ch4) tienen que estar senalizados de forma explfcita.
Mientras tanto, cuando el numero de bits de una configuracion de resultado de deteccion de error es cuatro mientras el numero de portadoras componentes de enlace descendente es dos, los recursos de PUCCH 1 y 2 (Ch1 y Ch2) son senalizados de forma implfcita usando un solo PDCCH en PCell. Mas en concreto, al recibir dicho PDCCH normalmente, el terminal puede identificar ambos recursos de PUCCH 1 y 2 (Ch1 y Ch2). No obstante, falla al recibir dicho PDCCH, el terminal no puede identificar ni el recurso de PUCCH 1 ni 2 (ni Ch1 ni Ch2). Para expresarlo de forma diferente, no tiene lugar tal situacion en la que “DTX, ACK” como los resultados de la deteccion de errores en
5
10
15
20
25
30
35
40
45
50
55
dos CW recibidos en PCell. Mas en concreto, cuando el numero de portadoras componentes de enlace descendente es dos, los resultados de la deteccion de errores no seran los estados de ACK/ NACK (b0, b1, b2 y b3) = (D, A, N / D, N / D) en la figura 28C. Por consiguiente, tal situacion en la que el recurso de PUCCH senalizado de forma implfcita no puede ser usado no tiene lugar cuando el numero de portadoras componentes de enlace descendente es dos.
De forma similar, cuando el numero de bits de una configuracion de resultado de deteccion de error es tres, mientras el numero de portadoras componentes de enlace descendente es dos y el modo no de MIMO esta configurado en PCell, el recurso de PUCCH 3 (Ch3) es senalizado de forma implfcita usando el PDCCH en PCell tal como se ilustra en la figura 19, por ejemplo. Tal como se ilustra en la figura 28B, en este caso, el recurso de PUCCH 3 (Ch3) se usa cuando el resultado de la deteccion de errores en la CW recibida en PCell es un ACK o NACK.
Para expresarlo de forma diferente, tal como se ilustra en la figura 28B, cuando se usa el recurso de PUCCH 3 (Ch3), el terminal esta en un estado en el que el terminal ha recibido el PDCCH normalmente. Por consiguiente, tambien en este caso, no tiene lugar tal situacion en la que el recurso de PUCCH senalizado de forma implfcita no puede ser usado, tal como se ha descrito en lo que antecede.
Mientras tanto, si todos los recursos de PUCCH 1 a 4 (Ch1 a Ch4) son senalizados de forma explfcita cuando el numero de bits de una configuracion de resultado de deteccion de error no es superior a cuatro mientras el numero de portadoras componentes de enlace descendente es tres o cuatro, aumenta la carga de los recursos de PUCCH.
Mientras tanto, los recursos de PUCCH a senalizar de forma implfcita estan asociados en una correspondencia de uno a uno con los CCE (es decir, el mdice de CCE) ocupados por el PDCCH que indica la asignacion del PDSCH. Por esta razon, los recursos de PUCCH ocupan la region de recurso de PUCCH en un tamano definido dependiendo del mdice de CCE. En contraposicion a dicho recurso de PUCCH, el recurso de PUCCH a senalizar de forma explfcita ocupa una region de recurso de PUCCH configurada adicionalmente y por separado del recurso a senalizar de forma implfcita.
Mientras tanto, el recurso de PUCCH a senalizar de forma explfcita ocupa preferiblemente una region de recurso de PUCCH diferente de una region de recurso de PUCCH ocupada por el recurso de PUCCH a senalizar de forma implfcita. Esto es debido a que, cuando se comparten los recursos de PUCCH a senalizar de forma implfcita y los recursos de PUCCH a senalizar de forma explfcita, y si un cierto terminal usa un recurso compartido como un recurso de PUCCH senalizado de forma explfcita, el recurso de PUCCH compartido no puede ser usado en el terminal y otros terminales como un recurso de PUCCH a senalizar de forma implfcita en consideracion de una posible colision con el recurso de PUCCH compartido. Tal como se describe, compartir recursos de PUCCH senalizados de forma implfcita y recursos de PUCCH senalizados de forma explfcita proporciona restricciones en la planificacion en estaciones base.
Cuando los recursos de PUCCH senalizados de forma explfcita y los recursos de PUCCH senalizados de forma implfcita no son compartidos, los recursos de PUCCH senalizados de forma explfcita estan configurados por separado de los recursos de PUCCH senalizados de forma implfcita. Por consiguiente, cuando se incrementa el numero de los recursos de PUCCH a senalizar de forma explfcita entre los recursos de PUCCH usados para realimentar senales de respuesta, aumenta la cantidad de carga del PUCCH.
Tal como se ha descrito en lo que antecede, cuando el numero de bits de una configuracion de resultado de deteccion de error no es superior a cuatro, mientras el numero de portadoras componentes de enlace descendente es tres o cuatro y el modo no de MIMO esta configurado en PCell, puede haber una situacion en la que el recurso de PUCCH senalizado de forma implfcita en PCell no pueda ser identificado, de modo que se realiza retransmision innecesaria. Mientras tanto, si los recursos de PUCCH senalizados de forma explfcita se usan solos, la carga del PUCCH es mayor.
A este respecto, cuando el numero de bits de una configuracion de resultado de deteccion de error no es superior a cuatro mientras el numero de portadoras componentes de enlace descendente es tres o cuatro, el terminal conmuta la combinacion del recurso de PUCCH a senalizar de forma implfcita y un bit de ACK/NACK que representa el resultado de la deteccion de errores en una CW recibida en PCell, sobre la base del modo de transmision configurado en PCell y la tabla de mapeado de ACK / NACK.
(Operaciones de la estacion base 100 y el terminal 200)
Se proporcionara una descripcion en lo que respecta a las operaciones de la estacion base 100 (la figura 10) y del terminal 200 (la figura 11) de acuerdo con la realizacion 2.
En lo sucesivo en el presente documento, se describira un caso en el que el numero de portadoras componentes de enlace descendente no es superior a cuatro mientras el numero de bits (es decir, el numero de bits de ACK / NACK) que forman una configuracion de resultado de deteccion de error es igual o mayor que el numero de portadoras componentes de enlace descendente pero no superior a cuatro.
5
10
15
20
25
30
35
40
45
En lo sucesivo en el presente documento, se describiran los casos 1 a 8 en los que el numero de portadoras componentes de enlace descendente, el numero de bits de ACK/NACK y el modo de transmision configurado en PCell son diferentes.
(Caso 1: en el que el numero de portadoras componentes de enlace descendente es dos y el numero de bits de ACK / NACK es cuatro)
Mas en concreto, en el caso 1, el modo de MIMO esta configurado en cada de PCell y SCell.
En el caso 1, los terminales 200 usan mapeado para cuatro bits (es decir, tabla de mapeado de ACK / NACK) que se ilustra en la figura 27C y la figura 28C. En la figura 28C, los bits b0 y b1 representan, de forma respectiva, los resultados de la deteccion de errores en dos CW recibidas en PCell y los bits b2 y b3 representan, de forma respectiva, los resultados de la deteccion de errores en dos CW recibidas en SCell.
Ademas, en el caso 1, los recursos de PUCCH para el numero maximo de CW soportadas en PCell en planificacion dinamica son senalizados de forma implfcita. Por consiguiente, dado que el modo de MIMO esta configurado en PCell en el caso 1, dos recursos de PUCCH son senalizados de forma implfcita.
Por ejemplo, en la figura 27C y la figura 28C, el recurso de PUCCH 1 (Ch1) y el recurso de PUCCH 2 (Ch2) son senalizados de forma implfcita y el recurso de PUCCH 3 (Ch3) y el recurso de PUCCH 4 (Ch4) son senalizados de forma explfcita.
En el caso 1, la estacion base 100 notifica a los terminales 200 cuatro recursos de PUCCH 1 a 4 (Ch1 a Ch4), tal como se ha descrito en lo que antecede.
(Caso 2: en el que el numero de portadoras componentes de enlace descendente es dos, el numero de bits de ACK / NACK es tres y el modo de transmision MIMO esta configurado en PCell)
Mas en concreto, el modo de MIMO esta configurado en PCell y el modo no de MIMO esta configurado en SCell en el caso 2.
En el caso 1, los terminales 200 usan mapeado para tres bits (es decir, la tabla de mapeado de ACK / NACK) que se ilustra en la figura 27B y la figura 28B. En la figura 28B, los bits b0 y b1 representan, de forma respectiva, los resultados de la deteccion de errores en dos CW recibidas en PCell y el bit b2 representa el resultado de la deteccion de errores en la unica CW recibida en SCell.
Ademas, en el caso 2, los recursos de PUCCH para el numero maximo de CW soportadas en PCell en planificacion dinamica son senalizados de forma implfcita. Por consiguiente, dado que el modo de MIMO esta configurado en PCell en el caso 2, dos recursos de PUCCH son senalizados de forma implfcita.
Por ejemplo, en la figura 27B y la figura 28B, el recurso de PUCCH 1 (Ch1) y el recurso de PUCCH 2 (Ch2) son senalizados de forma implfcita y el recurso de PUCCH 3 (Ch3) es senalizado de forma explfcita.
En el caso 2, la estacion base 100 notifica a los terminales 200 tres recursos de PUCCH 1 a 3 (Ch1 a Ch3) tal como se ha descrito en lo que antecede.
(Caso 3: en el que el numero de portadoras componentes de enlace descendente es dos, el numero de bits de ACK / NACK es tres y el modo de transmision no MIMO esta configurado en PCell)
Mas en concreto, el modo no de MIMO esta configurado en PCell y el modo de MIMO esta configurado en SCell en el caso 3.
En el caso 3, los terminales 200 usan mapeado para tres bits (es decir, la tabla de mapeado de ACK / NACK) que se ilustra en la figura 27B y la figura 28B. En la figura 28B, los bits b0 y b1 representan, de forma respectiva, los resultados de la deteccion de errores en dos CW recibidas en SCell y el bit b2 representa el resultado de la deteccion de errores en la unica CW recibida en PCell.
Ademas, en el caso 3, los recursos de PUCCH para el numero maximo de CW soportadas en PCell en planificacion dinamica son senalizados de forma implfcita. Por consiguiente, dado que el modo no de MIMO esta configurado en PCell en el caso 3, un recurso de PUCCH es senalizado de forma implfcita.
Por ejemplo, en la figura 27B y la figura 28B, el recurso de PUCCH 3 (Ch3) es senalizado de forma implfcita y el recurso de PUCCH 1 (Ch1) y el recurso de PUCCH 2 (Ch2) son senalizados de forma explfcita.
En el caso 3, la estacion base 100 notifica a los terminales 200 tres recursos de PUCCH 1 a 3 (Ch1 a Ch3), tal como se ha descrito en lo que antecede.
5
10
15
20
25
30
35
40
45
50
(Caso 4: en el que el numero de portadoras componentes de enlace descendente es dos y el numero de bits de ACK/NACK es dos)
Mas en concreto, el modo no de MIMO esta configurado en cada una de PCell y SCell en el caso 4.
En el caso 4, los terminales 200 usan mapeado para dos bits (es decir, la tabla de mapeado de ACK / NACK) que se ilustra en la figura 27A y la figura 28A. En la figura 28A, el bit b0 representa el resultado de la deteccion de errores en la unica CW recibida en PCell y el bit b1 representa el resultado de la deteccion de errores en la unica CW recibida en SCell.
Ademas, en el caso 4, los recursos de PUCCH para el numero maximo de CW soportadas en PCell en planificacion dinamica son senalizados de forma implfcita. Por consiguiente, dado que el modo no de MIMO esta configurado en PCell en el caso 4, un recurso de PUCCh es senalizado de forma implfcita.
Por ejemplo, en la figura 27A y la figura 28A, el recurso de PUCCH 1 (Ch1) es senalizado de forma implfcita y el recurso de PUCCH 2 (Ch2) es senalizado de forma explfcita.
En el caso 4, la estacion base 100 notifica a los terminales 200 dos recursos de PUCCH 1 y 2 (Ch1 y Ch2), tal como se ha descrito en lo que antecede.
(Caso 5: en el que el numero de portadoras componentes de enlace descendente es tres, el numero de bits de ACK / NACK es cuatro y el modo de transmision MIMO esta configurado en PCell)
Mas en concreto, el modo de MIMO esta configurado en PCell y el modo no de MIMO esta configurado en SCells 1 y 2 en el caso 5.
En el caso 5, los terminales 200 usan mapeado para cuatro bits (es decir, la tabla de mapeado de ACK / NACK) que se ilustra en la figura 27C y la figura 28C. En la figura 28C, los bits b0 y b1 representan, de forma respectiva, los resultados de la deteccion de errores en dos CW recibidas en PCell y los bits b2 y b3 representan los resultados de la deteccion de errores en dos CW recibidas en SCells 1 y 2, de forma respectiva.
Ademas, en el caso 5, los recursos de PUCCH para el numero maximo de CW soportadas en PCell en planificacion dinamica son senalizados de forma implfcita. Por consiguiente, dado que el modo de MIMO esta configurado en PCell en el caso 5, dos recursos de PUCCH son senalizados de forma implfcita.
Por ejemplo, en la figura 27C y la figura 28C, el recurso de PUCCH 1 (Ch1) y el recurso de PUCCH (Ch2) son senalizados de forma implfcita, y el recurso de PUCCH 3 (Ch3) y el recurso de PUCCH 4 (Ch4) son senalizados de forma explfcita.
En el caso 5, la estacion base 100 notifica a los terminales 200 cuatro recursos de PUCCH 1 a 4 (Ch1 a Ch4), tal como se ha descrito en lo que antecede.
(Caso 6: en el que el numero de portadoras componentes de enlace descendente es cuatro y el numero de bits de ACK / NACK es cuatro)
Mas en concreto, el modo no de MIMO esta configurado en cada una de PCell y SCells 1 a 3 en el caso 6.
La figura 31 ilustra el procedimiento de determinacion del recurso de PUCCH en PCell y SCells 1 a 3 en el caso en el que el numero de portadoras componentes de enlace descendente es cuatro, por ejemplo.
En el caso 6, los terminales 200 usan mapeado para cuatro bits (es decir, la tabla de mapeado de ACK / NACK) que se ilustra en la figura 27C y la figura 28C. En la figura 32A (es decir, la misma tabla de mapeado de ACK / NACK que en la figura 28C), el bit b0 representa el resultado de la deteccion de errores en la unica Cw recibida en PCell y los bits b1 a b3 representan los resultados de la deteccion de errores en tres CW recibidas en SCells 1 a 3, de forma respectiva.
Ademas, en el caso 6, los recursos de PUCCH para el numero maximo de CW soportadas en PCell en planificacion dinamica son senalizados de forma implfcita. Por consiguiente, dado que el modo no de MIMO esta configurado en PCell en el caso 6, un recurso de PUCCh es senalizado de forma implfcita.
En el caso 6, el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 3 (Ch3) tal como se ilustra en la figura 32A. Dicho de otra forma, en la figura 32A, los recursos de PUCCH a senalizar de forma explfcita son los recursos de PUCCH 1,2 y 4 (los Ch 1, 2 y 4) en la figura 32A.
Tal como se ilustra en la figura 32A, los casos en los que se usa el recurso de PUCCH 3 (Ch3) son cuando los estados de ACK / NACK (b0, b1, b2 y b3) son (A, N / D, A y A), (A, N / D, A y N / D), (A, A, N / D y A) y (A, N / D, N/D, y A).
5
10
15
20
25
30
35
40
45
50
55
En la figura 32A, se proporcionara una descripcion con referencia al bit “b0”, que representa el resultado de la deteccion de errores en la CW recibida en PCell (es dedr, el resultado de la deteccion de errores en el PDSCH en PCell). Tal como se ilustra en la figura 32A, cuando se usa el recurso de PUCCH 3 (Ch3), el bit b0 es siempre un “ACK”. Mas en concreto, la relacion de ACK a NACK para el recurso de PUCCH 3 (Ch3) tal como se ilustra en la figura 32A (A: N) es A: N = 1 : 0 (= 4:0). Dicho de otra forma, los terminales 200 usan el recurso de PUCCH 3 (Ch3) para transmision de las senales de respuesta solamente cuando el resultado de la deteccion de errores en la CW recibida en PCell es un “ACK”.
Tal como se ha descrito en lo que antecede, el recurso de PUCCH 3 (Ch3) es el recurso de PUCCH usado solamente cuando el terminal 200 tiene exito en la recepcion del PDCCH destinado al terminal 200 (es decir, indicacion de asignar PDSCH) en PCell (es decir, cuando b0 = ACK). Dicho de otra forma, cuando el terminal 200 falla en la recepcion del PDCCH destinado al terminal 200 en PCell (b0 = DTX), el recurso de PUCCH 3 (Ch3) no se usa. Mas en concreto, tal como se ilustra en la figura 32A, el terminal 200 usa uno de los recursos de PUCCH senalizados de forma explfcita 1, 2 y 4 cuando falla al recibir el PDCCH destinado al terminal 200 en PCell (b0 = DTX). Para expresarlo de forma diferente, el recurso de PUCCH 3 (Ch3) soporta una senalizacion implfcita para el bit b0.
Por consiguiente, es posible evitar que tenga lugar el procesamiento de retransmision innecesario debido a una situacion en la que el terminal 200 no puede identificar la posicion del recurso de PUCCH usado para transmision de las senales de respuesta.
Tal como se ha descrito en lo que antecede, en la tabla de mapeado de ACK / NACK (la figura 32A) en el caso 6, el recurso de PUCCH asociado en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica la asignacion de PDSCH en PCell (es decir, el recurso de PUCCH 3 en la figura 32A) es el recurso de PUCCH en el que el resultado de la deteccion de errores en la CW recibida en PCell es solamente un ACK en cada una de las configuraciones de resultado de deteccion de error asociadas con el recurso de PUCCH (es decir, b0 en la figura 32A).
Como alternativa, en la tabla de mapeado de ACK / NACK en el caso 6, el recurso de PUCCH a senalizar de forma implfcita puede ser el recurso de PUCCH en el que el resultado de deteccion de error en la CW recibida en PCell es solamente un NACK (es decir, un resultado que no sea una DTX) en cada una de las configuraciones de resultado de deteccion de error asociadas con el recurso de PUCCH.
Ademas, el caso 6 se compara con el caso 1 (es decir, el caso en el que el numero de portadoras componentes de enlace descendente es dos y el numero de bits de ACK / NACK es cuatro), por ejemplo. En el caso 1 (la figura 28C), el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 1 (Ch1). Por otra parte, en el caso 6 (la figura 32A), el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 3 (Ch3). Dicho de otra forma, el caso 6 (es decir, PCell: modo no de MIMO) y el caso 1 (es decir, PCell: modo de MIMO) usan el mismo numero de bits de ACK/NACK y la misma tabla de mapeado de ACK/NACK, pero usan un recurso de PUCCH diferente a senalizar de forma implfcita.
Ademas, el caso 6 y el caso 1 usan una combinacion diferente del recurso de PUCCH a senalizar de forma implfcita y el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell (es decir, el recurso de PUCCH 3 y b0 en el caso 6 y el recurso de PUCCH 0 y b0 en el caso 1).
Tal como se ha descrito en lo que antecede, el recurso de PUCCH que no sea el recurso de PUCCH 1 (Ch1) a senalizar de forma implfcita cuando el numero de portadoras componentes de enlace descendente es dos (la figura 28C) (es decir, el recurso de PUCCH 3 (Ch3) en el presente documento) se establece como el recurso de PUCCH a senalizar de forma implfcita en el caso 6 (es decir, en donde el numero de portadoras componentes de enlace descendente es cuatro). Por consiguiente, incluso cuando el numero de portadoras componentes de enlace descendente es cuatro, la tabla de mapeado de ACK / NACK usada cuando el numero de portadoras componentes de enlace descendente es dos puede ser usada para notificar el recurso de PUCCH por senalizacion implfcita.
De esta manera, en el caso 6, es posible evitar que se produzca la situacion en la que el terminal 200 no pueda identificar el recurso de PUCCH senalizado de forma implfcita en PCell. Mas en concreto, es posible evitar que tenga lugar un procesamiento de retransmision innecesario en la estacion base 100 debido a la situacion en la que el terminal 200 no puede identificar la posicion del recurso de PUCCH usado para realimentar las senales de respuesta.
Ademas, en el caso 6, una parte de los recursos de PUCCH usados para realimentar las senales de respuesta se notifica al terminal 200 de la estacion base 100 por senalizacion implfcita. Por consiguiente, en comparacion con un caso en el que la estacion base 100 notifica todos los recursos de PUCCH a los terminales 200 por senalizacion explfcita, el numero de recursos de PUCCH a senalizar de forma explfcita se puede reducir, lo que, a su vez, reduce el aumento de la carga de PUCCH.
Se debena hacer notar que la tabla de mapeado de ACK / NACK no se limita de forma alguna a la que se ilustra en la figura 32A, y se pueden usar las tablas de mapeado de ACK / NACK que se ilustran en la figura 32B y la figura 32C, por ejemplo.
5
10
15
20
25
30
35
40
45
50
55
En la figura 32B, el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell es “b1”. En la figura 32B, el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 2 (Ch2). Tal como se ilustra en la figura 32B, cuando se usa el recurso de PUCCH 2 (Ch2), el bit b1 siempre es un “ACK.” por consiguiente, el recurso de PUCCH 2 (Ch2) es el recurso de PUCCH usado solamente cuando el terminal 200 tiene exito en la recepcion del PDCCH destinado al terminal 200 en PCell (b1 = ACK). Mas en concreto, el recurso de PUCCH 2 (Ch2) no se usa cuando el terminal 200 falla en la recepcion del PDCCH destinado al terminal 200 en PCell (b1 = DTX). Dicho de otra forma, el recurso de PUCCH 2 que se ilustra en la figura 32B soporta una senalizacion implfcita para el bit b1.
Ademas, en una comparacion entre la figura 32B y el caso 1 (la figura 28C), el caso de la figura 32B y el caso 1 usan el mismo numero de bits de ACK / NACK (es decir, cuatro bits) y la misma tabla de mapeado de ACK / NACK, pero usan un recurso de PUCCH diferente a senalizar de forma implfcita. Ademas, los casos de la figura 32B y la figura 28C incluyen una combinacion diferente del recurso de PUCCH a senalizar de forma implfcita y el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell (es decir, el recurso de PUCCH 2 y b1 en la figura 32B y el recurso de PUCCH 0 y b0 en la figura 28C).
De forma similar, el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell es “b2” en la figura 32C. Ademas, el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 2 (Ch2) en la figura 32C. Tal como se ilustra en la figura 32C, cuando se usa el recurso de PUCCH 2 (Ch2), el bit b2 siempre es un “ACK.” por consiguiente, el recurso de PUCCH 2 (Ch2) es el recurso de PUCCH usado solamente cuando el terminal 200 tiene exito en la recepcion del PDCCH destinado al terminal 200 en PCell (b2 = ACK). Mas en concreto, el recurso de PUCCH 2 (Ch2) no se usa cuando el terminal 200 falla en la recepcion del PDCCH destinado al terminal 200 en PCell (b2 = DTX). Dicho de otra forma, el recurso de PUCCH 2 que se ilustra en la figura 32C soporta una senalizacion implfcita para el bit b2.
Ademas, en una comparacion entre la figura 32C y la figura 28C (por ejemplo, el caso 1), el caso de la figura 32C y el caso 1 usan el mismo numero de bits de ACK/NACK (es decir, cuatro bits) y la misma tabla de mapeado de ACK / NACK, pero usan un recurso de PUCCH diferente a senalizar de forma implfcita.
Ademas, en una comparacion entre la figura 32C y la figura 28C (por ejemplo, el caso 1), mientras que los bits que representan los resultados de la deteccion de errores en el PDSCH en PCell 1 son “b0 y b1” en la figura 28C, el bit que representa el resultado de la deteccion de errores en el PDSCH en PCell es “b2” en la figura 32C. Mas en concreto, los bits que representan los resultados de la deteccion de errores en el PDSCH en PCell son diferentes en la figura 32C y la figura 28C. Ademas, los casos de la figura 32C y la figura 28C usan una combinacion diferente del recurso de PUCCH a senalizar de forma implfcita y el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell (es decir, el recurso de PUCCH 2 y b2 en la figura 32C y el recurso de PUCCH 0 y b0 en la figura 28C).
(Caso 7: en el que el Numero de portadoras componentes de enlace descendente es tres, el numero de bit de ACK / NACK es cuatro y el modo no de MIMO esta configurado en modo de transmision de PCell)
Mas en concreto, el modo no de MIMO esta configurado en PCell y el modo no de MIMO esta configurado en una de SCells 1 y 2 mientras que el modo de MIMO esta configurado en la otra de SCells 1 y 2 en el caso 7.
La figura 33 ilustra el procedimiento de determinacion del recurso de PUCCH en PCell y SCells 1 y 2 en el caso en el que el numero de portadoras componentes de enlace descendente es tres, por ejemplo.
En el caso 7, los terminales 200 usan mapeado para cuatro bits (es decir, la tabla de mapeado de ACK / NACK) que se ilustra en la figura 27C y la figura 28C. Tal como se ilustra en la figura 34A (es decir, la misma tabla de mapeado de ACK / NACK que la de la figura 28C), el bit b0 representa el resultado de la deteccion de errores en la unica CW recibida en PCell y los bits b1 a b3 representan los resultados de la deteccion de errores en tres CW recibidas en SCells 1 y 2.
Ademas, en el caso 7, los recursos de PUCCH para el numero maximo de CW soportadas en PCell en planificacion dinamica son senalizados de forma implfcita. Por consiguiente, dado que el modo no de MIMO esta configurado en PCell en el caso 7, un recurso de PUCCH es senalizado de forma implfcita.
En el caso 7, el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 3 (Ch3) tal como se ilustra en la figura 34A. Dicho de otra forma, los recursos de PUCCH a senalizar de forma explfcita son los recursos de PUCCH 1, 2 y 4 (los Ch 1, 2 y 4) en la figura 34A.
Tal como se ilustra en la figura 34A, cuando se usa el recurso de PUCCH 3 (Ch3), el bit b0 siempre es un “ACK” al igual que en el caso 6. Mas en concreto, la relacion de ACK a NACK para el recurso de PUCCH 3 (Ch3) tal como se ilustra en la figura 34A (A: N) es A: N = 1 : 0 (= 4:0). Dicho de otra forma, el terminal 200 usa el recurso de PUCCH 3 (Ch3) para transmision de las senales de respuesta solamente cuando el resultado de la deteccion de errores en la CW recibida en PCell es un “ACK” (b0 = ACK). Para expresarlo de forma diferente, cuando el terminal 200 falla en la recepcion del PDCCH destinado al terminal 200 en PCell (b0 = DTX), el recurso de PUCCH 3 (Ch3) no se usa. En resumen, el recurso de PUCCH 3 (Ch3) soporta una senalizacion implfcita para el bit b0.
5
10
15
20
25
30
35
40
45
50
55
Por consiguiente, es posible evitar que tenga lugar el procesamiento de retransmision innecesario en la estacion base 100 debido a la situacion en la que el terminal 200 no pueda identificar la posicion del recurso de PUCCH usado para transmision de las senales de respuesta.
Tal como se ha descrito en lo que antecede, en la tabla de mapeado de ACK / NACK (la figura 34A) en el caso 6, el recurso de PUCCH asociado en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica la asignacion de PDSCH en PCell (es decir, el recurso de PUCCH 3 en la figura 34A) es el recurso de PUCCH en el que el resultado de la deteccion de errores en la CW recibida en PCell es solamente un ACK en cada una de las configuraciones de resultado de deteccion de error asociadas con el recurso de PUCCH (es decir, b0 en la figura 34A).
Como alternativa, en la tabla de mapeado de ACK / NACK en el caso 7, el recurso de PUCCH a senalizar de forma implfcita puede ser el recurso de PUCCH en el que el resultado de la deteccion de errores en la CW recibida en PCell es solamente un NACK (es decir, un resultado que no sea una DTX) en cada una de las configuraciones de resultado de deteccion de error asociadas con el recurso de PUCCH.
Por ejemplo, el caso 7 se compara con el caso 1 (el numero de portadoras componentes de enlace descendente es dos y el numero de bits de ACK / NACK es cuatro). En el caso 1 (la figura 28C), el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 1 (Ch1). En contraposicion al caso 1, el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 3 (Ch3) en el caso 7 (la figura 34A). Dicho de otra forma, el caso 7 (PCell: modo no de MIMO) y el caso 1 (PCell: modo de MIMO) usan el mismo numero de bits de ACK / NACK y la misma tabla de mapeado de ACK / NACK, pero usan un recurso de PUCCH diferente a senalizar de forma implfcita.
Ademas, el caso 7 y el caso 1 incluyen una combinacion diferente del recurso de PUCCH a senalizar de forma implfcita y el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell (es decir, el recurso de PUCCH 3 y b0 en el caso 7 y el recurso de PUCCH 0 y b0 en el caso 1).
Tal como se ha descrito en lo que antecede, el recurso de PUCCH que no sea el recurso de PUCCH 1 (Ch1) a senalizar de forma implfcita cuando el numero de portadoras componentes de enlace descendente es dos (la figura 28C) (es decir, el recurso de PUCCH 3 (Ch3) en el presente documento) se establece como el recurso de PUCCH a senalizar de forma implfcita en el caso 7 (es decir, el numero de portadoras componentes de enlace descendente es tres (la figura 34A)). Por consiguiente, incluso cuando el numero de portadoras componentes de enlace descendente es tres, la tabla de mapeado de ACK/NACK usada cuando el numero de portadoras componentes de enlace descendente es dos puede ser usada para notificar el recurso de PUCCH por senalizacion implfcita.
De esta manera, en el caso 7, es posible evitar que se produzca la situacion en la que el terminal 200 no pueda identificar el recurso de PUCCH senalizado de forma implfcita en PCell. Para expresarlo de forma mas espedfica, es posible evitar que tenga lugar el procesamiento de retransmision innecesario en la estacion base 100 debido a la situacion en la que el terminal 200 no puede identificar la posicion del recurso de PUCCH usado para transmision de las senales de respuesta.
Ademas, en el caso 7, una parte de los recursos de PUCCH usados para realimentar las senales de respuesta se notifica al terminal 200 desde la estacion base 100 por senalizacion implfcita. Por consiguiente, en comparacion con un caso en el que la estacion base 100 notifica todos los recursos de PUCCH a los terminales 200 por senalizacion explfcita, el numero de recursos de PUCCH a senalizar de forma explfcita se puede reducir, lo que, a su vez, reduce un aumento de la carga de PUCCH.
Se debena hacer notar que la tabla de mapeado de ACK / NACK no se limita de forma alguna a la que se ilustra en la figura 34A, y se puede usar, por ejemplo, las tablas de mapeado de ACK / NACK que se ilustran en la figura 34B y la figura 34C.
En la figura 34B, el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell es “b”. En la figura 34B, el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 2 (Ch2). Tal como se ilustra en la figura 34B, cuando se usa el recurso de PUCCH 2 (Ch2), el bit b1 siempre es un “ACK”. Por consiguiente, el recurso de PUCCH 2 (Ch2) es el recurso de PUCCH usado solamente cuando el terminal 200 tiene exito en la recepcion del PDCCH destinado al terminal 200 en PCell (b1 = ACK). Dicho de otra forma, el recurso de PUCCH 2 (Ch2) no se usa cuando el terminal 200 falla en la recepcion del PDCCH destinado al terminal 200 en PCell (b1 = DTX). En resumen, el recurso de PUCCH 2 que se ilustra en la figura 34B soporta una senalizacion implfcita para el bit b1.
Ademas, en una comparacion entre la figura 34B y el caso 1 (la figura 28C), el caso de la figura 32B y el caso 1 usan el mismo numero de bits de ACK / NACK (es decir, cuatro bits) y la misma tabla de mapeado de ACK / NACK, pero un recurso de PUCCH diferente a senalizar de forma implfcita. Ademas, los casos de la figura 34B y la figura 28C incluyen una combinacion diferente del recurso de PUCCH a senalizar de forma implfcita y el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell (es decir, el recurso de PUCCH 2 y b1 en la figura 34B y el recurso de PUCCH 0 y b0 en la figura 28C).
5
10
15
20
25
30
35
40
45
50
55
De forma similar, el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell es “b2” en la figura 34C. Ademas, el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 2 (Ch2) en la figura 34C. Tal como se ilustra en la figura 34C, cuando se usa el recurso de PUCCH 2 (Ch2), el bit b2 siempre es un “ACK”. Por consiguiente, el recurso de PUCCH 2 (Ch2) es el recurso de PUCCH usado solamente cuando el terminal 200 tiene exito en la recepcion del PDCCH destinado al terminal 200 en PCell (b2 = ACK). Dicho de otra forma, el recurso de PUCCH 2 (Ch2) no se usa cuando el terminal 200 falla en la recepcion del PDCCH destinado al terminal 200 en PCell (b2 = DTX). En resumen, el recurso de PUCCH 2 que se ilustra en la figura 34C soporta una senalizacion implfcita para el bit b2.
Ademas, en una comparacion entre la figura 34C y el caso 1 (la figura 28C), el caso de la figura 34C y el caso 1 usan el mismo numero de bits de ACK / NACK (es decir, cuatro bits) y la misma tabla de mapeado de aCk / NACK, pero un recurso de PUCCH diferente a senalizar de forma implfcita.
Ademas, en una comparacion entre la figura 34C y el caso 1 (la figura 28C), mientras que los bits que representan los resultados de la deteccion de errores en el PDSCH en PCell 1 son “b0 y b1” en la figura 28C, el bit que representa el resultado de la deteccion de errores en el PDSCH en PCell es “b2” en la figura 34C. Mas en concreto, los bits que representan los resultados de la deteccion de errores en el PDSCH en PCell son diferentes en la figura 34C y la figura 28C. Ademas, los casos de la figura 34C y la figura 28C incluyen una combinacion diferente del recurso de PUCCH a senalizar de forma implfcita y el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell (es decir, el recurso de PUCCH 2 y b2 en la figura 34C y el recurso de PUCCH 0 y b0 en la figura 28C).
(Caso 8: en el que el numero de portadoras componentes de enlace descendente es tres y el numero de bits de ACK / NACK es tres)
Mas en concreto, el modo no de MIMO esta configurado en cada una de PCell y SCells 1 y 2 en el caso 8.
La figura 35 ilustra el procedimiento de determinacion del recurso de PUCCH en PCell y SCells 1 y 2 cuando el numero de portadoras componentes de enlace descendente es tres, por ejemplo.
En el caso 8, los terminales 200 usan mapeado para tres bits (es decir, la tabla de mapeado de ACK / NACK) que se ilustra en la figura 27B y la figura 28B. Tal como se ilustra en la figura 36A (es decir, la misma tabla de mapeado de ACK/NACK que en la figura 28B), el bit b2 representa el resultado de la deteccion de errores en la unica CW recibida en PCell y los bits b0 y b1 representan los resultados de la deteccion de errores en dos CW recibidas en SCells 1 y 2, de forma respectiva.
Ademas, en el caso 8, los recursos de PUCCH para el numero maximo de CW soportadas en PCell en planificacion dinamica son senalizados de forma implfcita. Por consiguiente, dado que el modo no de MIMO esta configurado en PCell en el caso 8, un recurso de PUCCH es senalizado de forma implfcita.
En el caso 8, el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 3 (Ch3) tal como se ilustra en la figura 36A. Mas en concreto, el recurso de PUCCH a senalizar de forma explfcita son los recursos de PUCCH 1 y 2 (los Ch 1 y 2) en la figura 36A.
Tal como se ilustra en la figura 36A, cuando se usa el recurso de PUCCH 3 (Ch3), el bit b2 siempre es un “ACK” al igual que en los casos 6 y 7. Mas en concreto, la relacion de ACK a NACK para el recurso de PUCCH 3 (Ch3) tal como se ilustra en la figura 34A (A : N) es A : N = 1 : 0 (= 3:0). Dicho de otra forma, el terminal 200 usa el recurso de PUCCH 3 (Ch3) para transmision de las senales de respuesta solamente cuando el resultado de la deteccion de errores en la CW recibida en PCell es un “ACK” (b2 = ACK). Para expresarlo de forma diferente, cuando el terminal 200 falla en la recepcion del PDCCH destinado al terminal 200 en PCell (b2 = DTX), el recurso de PUCCH 3 (Ch3) no se usa. En resumen, el recurso de PUCCH 3 (Ch3) soporta una senalizacion implfcita para el bit b2.
Por consiguiente, es posible evitar que tenga lugar el procesamiento de retransmision innecesario debido a una situacion en la que el terminal 200 no pueda identificar la posicion del recurso de PUCCH usado para transmision de las senales de respuesta.
Tal como se ha descrito en lo que antecede, en la tabla de mapeado de ACK / NACK (la figura 36A) en el caso 8, el recurso de PUCCH asociado en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica la asignacion de PDSCH en PCell (es decir, el recurso de PUCCH 3 en la figura 36A) es el recurso de PUCCH en el que el resultado de la deteccion de errores en la CW recibida en PCell es solamente un ACK en cada una de las configuraciones de resultado de deteccion de error asociadas con el recurso de PUCCH (es decir, b2 en la figura 36A).
Como alternativa, en la tabla de mapeado de ACK / NACK en el caso 8, el recurso de PUCCH a senalizar de forma implfcita puede ser el recurso de PUCCH en el que el resultado de la deteccion de errores en la CW recibida en PCell es solamente un NACK (es decir, un resultado que no sea una DTX) en cada una de las configuraciones de resultado de deteccion de error asociadas con el recurso de PUCCH.
5
10
15
20
25
30
35
40
45
50
55
Ademas, el caso 8 se compara con el caso 2 (el numero de portadoras componentes de enlace descendente es dos mientras que el numero de bits de ACK / NACK es tres y el modo de MIMO esta configurado en PCell), por ejemplo. En el caso 2 (la figura 28B), el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 1 (Ch1). En contraposicion al caso 2, el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 3 (Ch3) en el caso 8 (la figura 36A). Dicho de otra forma, el caso 8 (PCell: modo no de MIMO) y el caso 2 (PCell: modo de MIMO) usan el mismo numero de bits de ACK/NACK y la misma tabla de mapeado de ACK/NACK, pero un recurso de PUCCH diferente a senalizar de forma implfcita.
Ademas, mientras que los bits que representan los resultados de la deteccion de errores en el PDSCH en PCell 1 son “b0 y b1” en la figura 28B (es decir, caso 2), el bit que representa el resultado de la deteccion de errores en el PDSCH en PCell es “b2” en la figura 36A. Mas en concreto, los bits que representan los resultados de la deteccion de errores en el PDSCH en PCell son diferentes en la figura 34A y la figura 28B. Ademas, el caso 8 y el caso 1 incluyen una combinacion diferente del recurso de PUCCH a senalizar de forma implfcita y el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell (es decir, el recurso de PUCCH 3 y b2 en el caso 8 y el recurso de PUCCH 0 y b0 en el caso 1).
Tal como se ha descrito en lo que antecede, en el caso 8 (es decir, cuando el numero de portadoras componentes de enlace descendente es tres (la figura 36A)), el recurso de PUCCH que no sea el recurso de PUCCH 1 (Ch1) a senalizar de forma implfcita cuando el numero de portadoras componentes de enlace descendente es dos (la figura 28B) (es decir, el recurso de PUCCH 3 (Ch3) en el presente documento) se establece como el recurso de PUCCH a senalizar de forma implfcita. Por consiguiente, incluso cuando el numero de portadoras componentes de enlace descendente es tres, la tabla de mapeado de ACK / NACK usada cuando el numero de portadoras componentes de enlace descendente es dos puede ser usada para notificar el recurso de PUCCH por senalizacion implfcita.
De esta manera, en el caso 8, es posible evitar que se produzca la situacion en la que el terminal 200 no puede identificar el recurso de PUCCH senalizado de forma implfcita en PCell. Dicho de otra forma, es posible evitar que tenga lugar el procesamiento de retransmision innecesario en la estacion base 100 debido a una situacion en la que el terminal 200 no puede identificar la posicion del recurso de PUCCH usado para realimentar las senales de respuesta.
Ademas, en el caso 8, una parte de los recursos de PUCCH usados para realimentar las senales de respuesta es notificada al terminal 200 desde la estacion base 100 por senalizacion implfcita. Por consiguiente, en comparacion con un caso en el que la estacion base 100 notifica todos los recursos de PUCCH a los terminales 200 por senalizacion explfcita, el numero de recursos de PUCCH a senalizar de forma explfcita se puede reducir, lo que, a su vez, reduce el aumento de la carga de PUCCH en el caso 8.
Se debena hacer notar que la tabla de mapeado de ACK / NACK no se limita de forma alguna a la que se ilustra en la figura 36A, y se puede usar, por ejemplo, la tabla de mapeado de ACK / NACK que se ilustra en la figura 36B.
En la figura 36B, el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell es “b2”. En la figura 36B, el recurso de PUCCH a senalizar de forma implfcita es el recurso de PUCCH 2 (Ch2). Tal como se ilustra en la figura 36B, cuando se usa el recurso de PUCCH 2 (Ch2), el bit b2 siempre es un “ACK”. Por consiguiente, el recurso de PUCCH 2 (Ch2) es el recurso de PUCCH usado solamente cuando el terminal 200 tiene exito en la recepcion del PDCCH destinado al terminal 200 en PCell (b2 = ACK). Dicho de otra forma, el recurso de PUCCH 2 (Ch2) no se usa cuando el terminal 200 falla en la recepcion del PDCCH destinado al terminal 200 en PCell (b2 = DTX). En resumen, el recurso de PUCCH 2 que se ilustra en la figura 36B soporta una senalizacion implfcita para el bit b2. Mas en concreto, los bits que representan los resultados de la deteccion de errores en el PDSCH en PCell son diferentes en la figura 36B y la figura 28B. Ademas, los casos de la figura 36B y la figura 28C incluyen una combinacion diferente del recurso de PUCCH a senalizar de forma implfcita y el bit que representa el resultado de la deteccion de errores en la CW recibida en PCell (es decir, el recurso de PUCCH 2 y b2 en la figura 36B y el recurso de PUCCH 0 y b0 en la figura 28B).
En lo que antecede se ha dado una descripcion relativa a los casos 1 a 8 en cada uno de los cuales un numero diferente de portadoras componentes de enlace descendente y un numero diferente de bits de ACK/NACK estan configurados y un modo de transmision diferente esta configurado en PCell.
Tal como se ha descrito en lo que antecede, el terminal 200 (por ejemplo, las secciones de control 208) conmuta la combinacion del recurso de PUCCH asociado en una correspondencia de uno a uno con el mdice de CCE superior de los CCE ocupados por el PDCCH que indica la asignacion de PDSCH en PCell (es decir, el recurso de PUCCH a senalizar de forma implfcita) y el bit de ACK/NACK que representa el resultado de la deteccion de errores en PDSCH en PCell sobre la base del modo de transmision configurado en PCell. Por ejemplo, el terminal 200 conmuta el recurso de PUCCH a senalizar de forma implfcita sobre la base del modo de transmision configurado en PCell. Como alternativa, el terminal 200 conmuta el bit de ACK/NACK que representa el resultado de la deteccion de errores en PDSCH en PCell sobre la base del modo de transmision configurado en PCell.
Mas en concreto, el terminal 200 usa un mapeado diferente para senales de respuesta entre el caso en el que el numero de portadoras componentes de enlace descendente es tres o cuatro mientras que el numero de bits de
5
10
15
20
25
30
35
40
45
50
55
60
ACK / NACK es igual o mayor que el numero de portadoras componentes de enlace descendente, pero no superior a cuatro y el modo no de MIMO esta configurado en PCell (por ejemplo, los casos 6 a 8), y el caso en el que el numero de portadoras componentes de enlace descendente es dos (por ejemplo, los casos 1 a 4) o el caso en el que el modo de MIMO esta configurado en PCell (por ejemplo, los casos 1, 2 y 5).
Por ejemplo, el terminal 200 usa la tabla de mapeado de ACK / NACK que se ilustra en la figura 32, la figura 34 o la figura 36 en los casos 6 a 8. Por consiguiente, incluso cuando una DTX tiene lugar en PCell en el que el modo no de MIMO esta configurado (es decir, cuando el recurso de PUCCH a senalizar de forma implfcita no puede ser identificado), el terminal 200 puede identificar el recurso de PUCCH a usar para realimentar las senales de respuesta tal como se ha descrito en lo que antecede (senalizacion explfcita). Dicho de otra forma, en los casos 6 a 8, el recurso de PUCCH puede ser notificado por senalizacion implfcita sin hacer un procesamiento de retransmision innecesario en las estaciones base 100. Ademas, en los casos 6 a 8, la carga de PUCCH se puede reducir usando senalizacion implfcita en comparacion con el caso en el que todos los recursos de PUCCH son notificados por senalizacion explfcita.
Mientras tanto, en los casos 1 a 5, los terminales 200 usan la tabla de mapeado de ACK / NACK que se ilustra en las figuras 28A a C, por ejemplo. En las figuras 28A a C, se soporta un repliegue de LTE de dos cC al igual que en el caso de la realizacion 1. Por ejemplo, en la figura 28A se soporta un repliegue de LTE debido a que A/D es mapeado al punto de fase (-1, 0) del recurso de PUCCH 1 y N / D es mapeado al punto de fase (1, 0) del recurso de PUCCH 1 cuando PCell realiza un procesamiento de CW unica y SCell tambien realiza un procesamiento de CW unica. De forma similar, se soporta un repliegue de LTE en la figura 28B debido a que D / D / A es mapeado al punto de fase (-1, 0) del recurso de PUCCH 3 y D/D/N es mapeado al punto de fase (1, 0) del recurso de PUCCH 3 cuando PCell realiza un procesamiento de CW unica y SCell realiza un procesamiento de dos CW. Ademas, se soporta un repliegue de LTE en la figura 28B debido a que A/A / D es mapeado al punto de fase (-1, 0) del recurso de PUCCH 1 y A/N/D es mapeado al punto de fase (0, 1) del recurso de PUCCH 1 mientras que N/A/D es mapeado al punto de fase (0, -1) del recurso de PUCCH 1 y N / N / D es mapeado al punto de fase (1, 0) del recurso de PUCCH 1 cuando PCell realiza un procesamiento de dos CW y SCell realiza un procesamiento de CW unica. De forma similar, se soporta un repliegue de LTE en la figura 28C debido a que A/A/D/D es mapeado al punto de fase (-1, 0) del recurso de PuCcH 1 y A/N/D/D es mapeado al punto de fase (0, 1) del recurso de PUCCH 1 mientras que N/A/D/D es mapeado al punto de fase (0, -1) del recurso de PUCCH 1 y N/N/D/D es mapeado al punto de fase (1, 0) del recurso de PUCCH 1. En resumen, las figuras 28A a C se corresponden con el mapeado que soporta mapeado para senales de respuesta cuando el numero de CC es uno (por ejemplo, las figuras 6A y B). De esta manera, las senales de respuesta para PCell y SCell pueden ser determinadas correctamente incluso cuando la comprension acerca del numero de CC configurados para el terminal es diferente entre la estacion base 100 y el terminal 200.
Se debena hacer notar que no se soporta un repliegue de LTE en las tablas de mapeado de ACK / NACK usadas en los casos 6 a 8 y que se ilustran en las figuras 32, la figura 34 y la figura 36. No obstante, es muy baja la posibilidad de que se cambie la configuracion de terminal 200 desde la situacion en la que las tablas de mapeado de ACK/NACK usadas en los casos 6 a 8 y que se ilustran en la figura 32, la figura 34 y la figura 36 (es decir, el numero de portadoras componentes de enlace descendente: tres o cuatro) a la situacion en la que se requiera repliegue de LTE. Por consiguiente, incluso cuando el terminal 200 usa las tablas de mapeado de ACK / NACK que se ilustran en la figura 32, la figura 34 y la figura 36 en los casos 6 a 8, es improbable que el uso de las tablas de mapeado de ACK / NACK afecte al repliegue de LTE.
Ademas, tal como se ilustra en la figura 28B y la figura 36 o la figura 28C, la figura 32 y la figura 34, las asociaciones entre las configuraciones de resultados de deteccion de errores (es decir, de b0 a b3), los recursos de PUCCH (CH1 a CH4), y los puntos de fase en cada uno de los recursos de PUCCH son el mismo s. Para expresarlo de forma diferente, con independencia de si el modo de transmision de PCell es el modo de MIMO o el modo no de MIMO, la estacion base 100 y los terminales 200 usan la misma tabla de mapeado de ACK / NACK de acuerdo con el numero de bits de ACK / NACK. Mas en concreto, la estacion base 100 y los terminales 200 pueden reutilizar la tabla de mapeado de ACK/NACK (las figuras 28B y C) optimizada para el caso en el que el numero de portadoras componentes de enlace descendente es dos, aunque el recurso de PUCCH a senalizar de forma implfcita sea conmutado en una comparacion entre un caso en el que dos portadoras componentes de enlace descendente estan configuradas y en un caso en el que tres o cuatro portadoras componentes de enlace descendente estan configuradas.
Se debena hacer notar que las tablas de mapeado de ACK / NACK que se ilustran en la figura 32, la figura 34 y la figura 36 representan el mapeado en el que el numero de recursos de PUCCH que permiten que el ACK / NACK sea determinado solamente determinando el recurso de PUCCH en el que son notificadas las senales de respuesta, se suaviza entre los bits que forman una configuracion de resultado de deteccion de error en la realizacion 2 al igual que en el caso de la realizacion 1. Mas en concreto, la estacion base 100 determina el ACK/NACK usando el mapeado que suaviza, entre los bits, el numero de recursos de PUCCH que permiten que el ACK/NACK sea determinado solamente determinando el recurso de PUCCH en el que son notificadas las senales de respuesta. Para expresarlo de forma diferente, la diferencia entre los valores maximo y mmimo del numero de recursos de PUCCH que da lugar a A: N = 1 : 0 (o A: N = 0 : 1) no es superior a uno para los resultados de la deteccion de errores que forman una configuracion de resultado de deteccion de error en la figura 32, la figura 34 y la figura 36.
5
10
15
20
25
30
35
40
45
50
55
En este caso, el recurso de PUCCH que da lugar a A: N = 1 : 0 (o A: N = 0 : 1) para una cierta configuracion para resultados de deteccion de errores es el recurso de PUCCH que solamente da lugar a un ACK (o NACK) como el resultado de la deteccion de errores indicado en todos los puntos de fase en el recurso de PUCCH. Por consiguiente, es posible mejorar las caractensticas de las senales de respuesta que tienen pobres caractensticas de transmision al igual que en la realizacion 1. Para expresarlo de forma diferente, es posible obtener los mismos efectos que los de la realizacion 1 usando las tablas de mapeado de ACK / NACK que se ilustran en las figuras 32, las figuras 34 y las figuras 36 sin conmutar el recurso de PUCCH a senalizar de forma implfcita.
En lo que antecede se han descrito las realizaciones 1 y 2 de la invencion reivindicada.
En las realizaciones que se han descrito en lo que antecede, se describen secuencias de ZAC, secuencias de Walsh y secuencias de DFT como ejemplos de las secuencias usadas para ensanchamiento. No obstante, en lugar de las secuencias de ZAC, se puede usar secuencias que se puedan separar usando diferentes valores de desplazamiento dclico, distintas de las secuencias de ZAC. Por ejemplo, se puede usar las secuencias siguientes para ensanchamiento primario: secuencias de tipo fluctuacion generalizadas (GCL, generalized chirp like); secuencias de amplitud constante y autocorrelacion cero (CAZAC, constant amplitude zero auto correlation); secuencias de Zadoff- Chu (ZC); secuencias PN tales como secuencias M o secuencias de codigo de Gold ortogonales; o secuencias que tengan una caractenstica de autocorrelacion pronunciada en el eje de tiempo aleatoriamente generado por ordenador. Ademas, en lugar de las secuencias de Walsh y las secuencias de DFT, se puede usar cualesquiera secuencias como secuencias de codigos ortogonales con la condicion de que las secuencias sean mutuamente ortogonales o se considere que son sustancialmente ortogonales una a otra. En dicha descripcion, el recurso de senales de respuesta (por ejemplo, el recurso de A/N y el recurso de ACK/NACK agrupadas) se define por la posicion de frecuencia, valor de desplazamiento dclico de la secuencia de ZAC y numero de secuencia de la secuencia de codigos ortogonales.
Ademas, la seccion de control 101 de la estacion base 100 esta configurada para controlar el mapeado de tal forma que los datos de enlace descendente y la informacion de control de asignacion de enlace descendente para los datos de enlace descendente sean mapeados a la misma portadora componente de enlace descendente en las realizaciones que se han descrito en lo que antecede, pero no se limita de forma alguna a esta configuracion. Para expresarlo de forma diferente, aunque los datos de enlace descendente y la informacion de control de asignacion de enlace descendente para los datos de enlace descendente se mapeen a diferentes portadoras componentes de enlace descendente, la tecnica descrita en cada una de las realizaciones puede ser aplicada con la condicion de que la correspondencia entre la informacion de control de asignacion de enlace descendente y los datos de enlace descendente sea clara.
Ademas, como la secuencia de procesamiento en los terminales, se ha descrito el caso en el que se realiza una transformada de IFFT despues del ensanchamiento primario y el ensanchamiento secundario. No obstante, la secuencia de procesamiento en los terminales no se limita de forma alguna a esta secuencia. Con la condicion de que se realice un procesamiento de IFFT despues del procesamiento de ensanchamiento primario, se puede obtener un resultado equivalente con independencia de la posicion del procesamiento de ensanchamiento secundario.
En cada una de las realizaciones, la descripcion esta provista de antenas, pero la invencion reivindicada se puede aplicar a puertos de antena de la misma manera.
La expresion “puerto de antena” se refiere a una antena logica incluyendo una o mas antenas ffsicas. Dicho de otra forma, la expresion “puerto de antena” no se refiere necesariamente a una sola antena ffsica, y a veces puede hacer referencia a una red de antenas incluyendo una pluralidad de antenas, y / o similares.
Por ejemplo, LTE de 3GPP no especifica el numero de antenas ffsicas que forman un puerto de antena, sino que especifica un puerto de antena como una unidad minima que permite a las estaciones base transmitir diferentes senales de referencia.
Ademas, un puerto de antena puede ser especificado como una unidad minima a multiplicar por una ponderacion vectorial de precodificacion.
Las realizaciones que se han indicado en lo que antecede se han descrito mediante ejemplos de implementaciones de hardware, pero la invencion reivindicada tambien puede ser implementada por software en union con hardware.
Ademas, los bloques funcionales usados en las descripciones de las realizaciones se implementan por lo general como dispositivos de LSI, que son circuitos integrados. Los bloques funcionales se pueden formar como chips individuales, o una parte o todos los bloques funcionales pueden estar integrados en un solo chip. En el presente documento se usa la expresion “LSI”, pero tambien se puede usar las expresiones “CI”, “sistema de LSI”, “super LSI” o “ultra LSI” dependiendo del nivel de integracion.
Ademas, la integracion de circuitos no se limita a LSI y se puede lograr mediante circuitena dedicada o un procesador de proposito general que no sea un LSI. Despues de la fabricacion del LSI, se puede usar una matriz de puertas programable in situ (FPGA, field programmable gate array), que sea programable, o un procesador
5
10
15
20
25
30
35
40
45
50
55
60
reconfigurable que permita la reconfiguracion de conexiones y parametros de las celdas de circuito en LSI.
Si apareciese una tecnologfa de integracion de circuitos que sustituyera a la LSI como resultado de los avances en la tecnologfa de semiconductores u otras tecnolog^as derivadas de la tecnologfa, los bloques funcionales se podnan integrar usando dicha tecnolog^a. Otra posibilidad es la aplicacion de biotecnolog^a y / o similares.
Las divulgaciones de las memorias descriptivas, los dibujos y los resumenes que estan incluidos en la solicitud de patente de Japon con n.° 2010-208068, presentada el 16 de septiembre de 2010, la solicitud de patente de Japon con n.° 2010-231866, presentada el 14 de octubre de 2010 y la solicitud de patente de Japon con n.° 2011-072045, presentada el 29 de marzo de 2011, se incorporan en el presente documento por referencia en su totalidad.
De acuerdo con un aspecto de la invencion, un aparato de terminal que se comunica con una estacion base usando un grupo de portadoras componentes que incluye al menos dos portadoras componentes de enlace descendente y al menos una portadora componente de enlace ascendente, el aparato comprende: una seccion de recepcion de informacion de control que recibe una informacion de control de asignacion de enlace descendente que se transmite en un canal de control de enlace descendente de al menos una portadora componente de enlace descendente en el grupo de portadoras componentes; una seccion de recepcion de datos de enlace descendente que recibe unos datos de enlace descendente que se transmiten en un canal de datos de enlace descendente que es indicado por la informacion de control de asignacion de enlace descendente; una seccion de deteccion de errores que detecta un error de recepcion en los datos de enlace descendente recibidos; y una seccion de control que transmite senales de respuesta usando un canal de control de enlace ascendente de la portadora componente de enlace ascendente sobre la base de un resultado de la deteccion de errores que es obtenido por la seccion de deteccion de errores, y una tabla de reglas de transmision para senales de respuesta, en el que en la tabla de reglas de transmision: unas candidatas de configuracion de los resultados de la deteccion de errores, una pluralidad de recursos de un canal de control de enlace ascendente al que estan asignadas las senales de respuesta, y al que estan asociados unos puntos de fase de los recursos, y cada una de las candidatas de configuracion esta formada por resultados de la deteccion de errores en una pluralidad de fragmentos de datos de enlace descendente que se reciben en las al menos dos portadoras componentes de enlace descendente; y una diferencia entre un valor maximo y un valor mmimo del numero de los primeros recursos que se corresponden con cada uno de los resultados de la deteccion de errores que forman la candidata de configuracion no es mayor que uno , y el primer recurso que se corresponde con cada uno de los resultados de la deteccion de errores es un recurso en el que el resultado de la deteccion de errores que se indica en todos los puntos de fase en el recurso se vuelven solamente ACK o NACK.
Otro aspecto del aparato de terminal es que las al menos dos portadoras componentes de enlace descendente incluyen una primera portadora componente de enlace descendente que esta emparejada con una portadora componente de enlace ascendente a usar para la transmision de senales de respuesta y una segunda portadora componente de enlace descendente que no esta emparejada con la portadora componente de enlace ascendente a usar para la transmision de senales de respuesta, y en la tabla de reglas de transmision, unos puntos de fase en un segundo recurso que esta asociado con unas candidatas de configuracion espedficas en los que los resultados de la deteccion de errores en fragmentos de datos de enlace descendente que se reciben en la segunda portadora componente de enlace descendente se vuelven todas DTX, son identicos a unos puntos de fase que estan asociados con resultados de la deteccion de errores identicos a resultados espedficos de la deteccion de errores en fragmentos de datos de enlace descendente que se reciben en la primera portadora componente de enlace descendente en las candidatas de configuracion espedficas en otra tabla de reglas de transmision para senales de respuesta que se usa cuando el numero de portadoras componentes de enlace descendente es uno.
Un aspecto mas adicional del aparato de terminal es que, en la otra tabla de reglas de transmision: cuando el numero de bits que representan resultados de la deteccion de errores es uno, un ACK es mapeado a un punto de fase (-1, 0) y un NACk es mapeado a un punto de fase (1, 0); y cuando el numero de bits que representan resultados de la deteccion de errores es dos, un ACK / ACK es mapeado a un punto de fase (-1, 0), un ACK / NACK es mapeado a un punto de fase (0, 1), un NACK / ACK es mapeado a un punto de fase (0, -1) y un NACK / NACK es mapeado a un punto de fase (1, 0), y en la tabla de reglas de transmision, en el segundo recurso que esta asociado en una correspondencia de uno a uno con un mdice superior de unidades basicas de la informacion de control de asignacion de enlace descendente que indica datos de enlace descendente de la primera portadora componente de enlace descendente: cuando el numero de bits que representan los resultados espedficos de la deteccion de errores es uno, la candidata de configuracion espedfica en la que el resultado espedfico de la deteccion de errores se vuelve un ACK es mapeada a un punto de fase (-1, 0) y la candidata de configuracion espedfica en la que el resultado espedfico de la deteccion de errores se vuelve un NACK es mapeada a un punto de fase (1, 0); y cuando el numero de bits que representan los resultados espedficos de la deteccion de errores es dos, la candidata de configuracion espedfica en la que los resultados espedficos de la deteccion de errores se vuelven ACK/ACK es mapeada a un punto de fase (-1, 0), la candidata de configuracion espedfica en la que los resultados espedficos de la deteccion de errores se vuelven ACK / NACK es mapeada a un punto de fase (0, 1), la candidata de configuracion espedfica en la que los resultados espedficos de la deteccion de errores se vuelven NACK / ACK es mapeada a un punto de fase (0, -1), y la candidata de configuracion espedfica en la que los resultados espedficos de la deteccion de errores se vuelven NACK / NACK es mapeada a un punto de fase (1, 0).
Otro aspecto mas del aparato de terminal es que, en la tabla de reglas de transmision, una pluralidad de recursos
5
10
15
20
25
30
35
40
45
50
55
del canal de control de enlace ascendente incluyen al menos un recurso que esta asociado en una correspondencia de uno a uno con una unidad basica de la informacion de control de asignacion de enlace descendente que indica datos de enlace descendente.
Un aspecto adicional del aparato de terminal es que, en la tabla de reglas de transmision, una pluralidad de recursos del canal de control de enlace ascendente estan todos ellos asociados en una correspondencia de uno a uno con unas unidades basicas de la informacion de control de asignacion de enlace descendente que indica datos de enlace descendente.
De acuerdo con un aspecto del aparato de terminal, el numero de bits que representan resultados de la deteccion de errores en fragmentos de datos de enlace descendente en la primera portadora componente de enlace descendente y el numero de bits que representan resultados de la deteccion de errores en fragmentos de datos de enlace descendente en la segunda portadora componente de enlace descendente son uno y dos, o dos y uno, de forma respectiva.
Un aspecto adicional del aparato de terminal es que la misma tabla de reglas de transmision se usa cuando el numero de bits que representan resultados de la deteccion de errores en fragmentos de datos de enlace descendente en la primera portadora componente de enlace descendente es uno y dos.
Un aspecto mas adicional del aparato de terminal es que el numero de recursos del canal de control de enlace ascendente es tres, y entre los resultados de la deteccion de errores de tres bits que forman las candidatas de configuracion, el numero de los primeros recursos para resultados de la deteccion de errores de un bit es dos y el numero de los primeros recursos para resultados de la deteccion de errores de los restantes dos bits es uno.
Otro aspecto mas del aparato de terminal es que, en la tabla de reglas de transmision, los tres recursos incluyen un recurso en el que las senales de respuesta son mapeadas a tres puntos de fase que excluyen una configuracion de resultados de la deteccion de errores que indica una DTX, un recurso en el que las senales de respuesta son mapeadas a tres puntos de fase, y un recurso en el que las senales de respuesta son mapeadas a dos puntos de fase.
Un aspecto del aparato de terminal es que, en la tabla de reglas de transmision, los tres recursos incluyen un recurso en el que las senales de respuesta son mapeadas a dos puntos de fase, un recurso en el que las senales de respuesta son mapeadas a cuatro puntos de fase, y un recurso en el que las senales de respuesta son mapeadas a dos puntos de fase.
Otro aspecto del aparato de terminal es que los numeros de bits que representan resultados de la deteccion de errores en datos de enlace descendente de la primera portadora componente de enlace descendente y la segunda portadora componente de enlace descendente son dos bits cada uno.
De acuerdo con un aspecto de la invencion, el aparato de terminal es uno en el que el numero de recursos del canal de control de enlace ascendente es cuatro, y entre los resultados de la deteccion de errores de cuatro bits que forman las candidatas de configuracion, el numero de los primeros recursos para resultados de la deteccion de errores de dos bits es dos, y el numero de los primeros recursos para resultados de la deteccion de errores de los restantes dos bits es uno.
Otro aspecto del aparato de terminal es que las al menos dos portadoras componentes de enlace descendente incluyen una primera portadora componente de enlace descendente que esta emparejada con una portadora componente de enlace ascendente a usar para la transmision de senales de respuesta, y una segunda portadora componente de enlace descendente que no esta emparejada con la portadora componente de enlace ascendente a usar para la transmision de senales de respuesta, y cuando el numero de las al menos dos portadoras componentes de enlace descendente es tres o cuatro mientras que el numero de bits que representan resultados de la deteccion de errores que forman la candidata de configuracion es igual a o mayor que el numero de las portadoras componentes de enlace descendente pero no mayor que cuatro, la seccion de control conmuta una combinacion de un tercer recurso que esta asociado en una correspondencia de uno a uno con una unidad basica de la informacion de control de asignacion de enlace descendente que indica datos de enlace descendente que se reciben en la primera portadora componente de enlace descendente y un bit que representa un resultado de la deteccion de errores en los datos de enlace descendente que se reciben en la primera portadora componente de enlace descendente, sobre la base de un modo de transmision configurado en la primera portadora componente de enlace descendente y la tabla de reglas de transmision.
Un aspecto adicional del aparato de terminal es que, entre la pluralidad de recursos, el recurso configurado como el tercer recurso cuando un modo de transmision que soporta la transmision de solamente una unica palabra de codigo se configura en la primera portadora componente de enlace descendente es diferente del recurso configurado como el tercer recurso cuando un modo de transmision que soporta la transmision de hasta dos palabras de codigo se configura en la primera portadora componente de enlace descendente.
5
10
15
20
25
30
35
40
45
50
55
60
Un aspecto mas adicional del aparato de terminal es que el bit que representa un resultado de la deteccion de errores en datos de enlace descendente que se reciben en la primera portadora componente de enlace descendente entre los resultados de la deteccion de errores que forman la candidata de configuracion es diferente cuando un modo de transmision que soporta la transmision de solamente una unica palabra de codigo se configura en la primera portadora componente de enlace descendente y cuando un modo de transmision que soporta la transmision de hasta dos palabras de codigo se configura en la primera portadora componente de enlace descendente.
Otro aspecto mas del aparato de terminal es que, en la tabla de reglas de transmision, en el tercer recurso configurado cuando un modo de transmision que soporta la transmision de solamente una unica palabra de codigo se configura en la primera portadora componente de enlace descendente, un resultado de la deteccion de errores en los datos de enlace descendente que se reciben en la primera portadora componente de enlace descendente se vuelve solamente un ACK o NACK en cada una de una pluralidad de las candidatas de configuracion que estan asociadas con el tercer recurso.
Un aspecto del aparato de terminal es que, en la tabla de reglas de transmision, en el tercer recurso configurado cuando un modo de transmision que soporta la transmision de hasta dos palabras de codigo se configura en la primera portadora componente de enlace descendente, en cada una de una pluralidad de las candidatas de configuracion que estan asociadas con el tercer recurso: resultados de la deteccion de errores en datos de enlace descendente que se reciben en la segunda portadora componente de enlace descendente son todas las DTX; y unos puntos de fase que estan asociados con resultados de la deteccion de errores en datos de enlace descendente que se reciben en la primera portadora componente de enlace descendente son identicos a unos puntos de fase que estan asociados con resultados de la deteccion de errores identicos a resultados de la deteccion de errores en datos de enlace descendente que se reciben en la primera portadora componente de enlace descendente en las candidatas de configuracion que estan asociadas con el tercer recurso en otra tabla de reglas de transmision para senales de respuesta que se usa cuando el numero de portadoras componentes de enlace descendente es uno.
De acuerdo con un aspecto de la invencion, un procedimiento de control de retransmision comprende: una etapa de recepcion de informacion de control de recepcion de una informacion de control de asignacion de enlace descendente que se transmite en un canal de control de enlace descendente de al menos una portadora componente de enlace descendente en un grupo de portadoras componentes que incluye al menos dos portadoras componentes de enlace descendente y al menos una portadora componente de enlace ascendente; una etapa de recepcion de datos de enlace descendente de recepcion de unos datos de enlace descendente que se transmiten en un canal de datos de enlace descendente que es indicado por la informacion de control de asignacion de enlace descendente; una etapa de deteccion de errores de deteccion de un error de recepcion en los datos de enlace descendente recibidos; y una etapa de control de transmision de senales de respuesta en un canal de control de enlace ascendente de la portadora componente de enlace ascendente sobre la base de un resultado de la deteccion de errores que es obtenido en la etapa de deteccion de errores, y una tabla de reglas de transmision para senales de respuesta, en el que en la tabla de reglas de transmision: unas candidatas de configuracion de los resultados de la deteccion de errores, una pluralidad de recursos de un canal de control de enlace ascendente al que estan asignadas las senales de respuesta, y al que estan asociados unos puntos de fase de los recursos, y cada una de las candidatas de configuracion esta formada por resultados de la deteccion de errores en una pluralidad de fragmentos de datos de enlace descendente que se reciben en las al menos dos portadoras componentes de enlace descendente; y una diferencia entre un valor maximo y un valor mmimo del numero de recursos espedficos que se corresponden con cada uno de los resultados de la deteccion de errores que forman la candidata de configuracion no es mayor que uno , y el recurso espedfico que se corresponde con cada uno de los resultados de la deteccion de errores es un recurso en el que el resultado de la deteccion de errores que se indica en todos los puntos de fase en el recurso se vuelven solamente ACK o NACK.
Aplicabilidad industrial
La invencion reivindicada puede ser aplicada a sistemas de comunicaciones moviles y / o similares. Lista de signos de referencia
100
101, 208 102
103
104
105
106
107
108
109, 218-1, 218-2, 218-3
110, 219-1, 219-2, 219-3
111, 222 112, 201
estacion base seccion de control
seccion de generacion de informacion de control
seccion de codificacion
seccion de modulacion
seccion de codificacion
seccion de control de transmision de datos
seccion de modulacion
seccion de mapeado
seccion de IFFT
seccion de adicion de CP
seccion de transmision de radio
seccion de recepcion de radio
10
15
20
25
113, 202
114
115
116
117
118
119
120 121 122 200
203
204
205, 209
206, 210 207
211
212
213
214- 1,214-2
215- 1,215-2 216
217
220
221
seccion de seccion de seccion de seccion de seccion de seccion de seccion de seccion de seccion de seccion de terminal seccion de seccion de seccion de seccion de seccion de seccion de seccion de seccion de seccion de seccion de seccion de seccion de seccion de seccion de
eliminacion de CP
extraccion de PUCCH
desensanchamiento
control de secuencia
procesamiento de correlacion
determinacion de A / N
desensanchamiento de A / N agrupadas
IDFT
determinacion de A / N agrupadas generacion de senal de control de retransmision
FFT
extraccion
desmodulacion
descodificacion
determinacion
CRC
generacion de senal de respuesta codificacion y modulacion ensanchamiento primario ensanchamiento secundario DFT
ensanchamiento multiplexion en el tiempo seleccion

Claims (14)

  1. 5
    10
    15
    20
    25
    30
    35
    40
    45
    50
    55
    60
    REIVINDICACIONES
    1. Un aparato de estacion base que comprende:
    una seccion de transmision configurada para transmitir datos de enlace descendente usando una primera portadora componente y una segunda portadora componente;
    una seccion de recepcion de senal de respuesta configurada para recibir una senal de respuesta que es un bloque de bits que indica una pluralidad de resultados de deteccion de error de los datos de enlace descendente para cada una de la primera portadora componente y la segunda portadora componente que se genera en un aparato de comunicacion asociado, mapeandose la senal de respuesta, de acuerdo con una tabla que muestra una regla de mapeado, a un punto de constelacion de entre una pluralidad de puntos de constelacion en un recurso de canal de control de enlace ascendente (recurso de PUCCH) seleccionado de entre una pluralidad de recursos de PUCCH, teniendo cada recurso de PUCCH una pluralidad de puntos de constelacion, en el que, de acuerdo con la regla de mapeado,
    un valor maximo de una diferencia entre un numero de recursos de PUCCH en el que uno de la pluralidad de resultados de deteccion de error indica ACK solamente o NACK solamente en la totalidad de la pluralidad de puntos de constelacion y un numero de recursos de PUCCH en el que otro de la pluralidad de resultados de deteccion de error indica ACK solamente o NACK solamente en la totalidad de la pluralidad de puntos de constelacion es uno o cero, y en el que, cuando la recepcion de los datos de enlace descendente en la segunda portadora componente falla, una combinacion de recurso de PUCCH y punto de constelacion en la que es mapeada la senal de respuesta es la misma que una combinacion de recurso de PUCCH y punto de constelacion en la que es mapeada la senal de respuesta para unos datos de enlace descendente transmitidos usando solamente la primera portadora componente; y
    una seccion de retransmision configurada para determinar la necesidad de retransmision sobre la base de la senal de respuesta recibida y retransmitir los datos de enlace descendente, caracterizado porque, de acuerdo con la regla de mapeado, un numero de recursos de PUCCH en el que uno cualquiera de la pluralidad de resultados de deteccion de error indica ACK solamente o NACK solamente en la totalidad de la pluralidad de puntos de constelacion es uno o mayor que uno.
  2. 2. El aparato de estacion base de acuerdo con la reivindicacion 1, en el que
    un primer recurso de PUCCH incluido en la pluralidad de recursos de PUCCH es un recurso que se corresponde con un primer mdice de CCE de una pluralidad de elementos de canal de control (CCE) que se usan para transmitir una informacion de control de enlace descendente en una primera portadora componente, siendo cada CCE una unidad basica para mapear la informacion de control de enlace descendente en un canal de control de enlace descendente; y
    un segundo recurso de PUCCH incluido en la pluralidad de recursos de PUCCH es un recurso que se corresponde con un numero que es un primer mdice de CCE mas uno.
  3. 3. El aparato de estacion base de acuerdo con la reivindicacion 1, en el que
    entre la primera portadora componente y la segunda portadora componente, solamente la primera portadora componente esta emparejada con la portadora componente de enlace ascendente.
  4. 4. El aparato de estacion base de acuerdo con la reivindicacion 1, en el que,
    cuando la recepcion de los datos de enlace descendente en la segunda portadora componente falla en el aparato de comunicacion asociado,
    para un recurso de PUCCH en el que un resultado de deteccion de error de los datos de enlace descendente en la segunda portadora componente indica que la recepcion de los datos de enlace descendente falla (DTX) en la totalidad de la pluralidad de puntos de constelacion,
    cuando un numero de resultados de deteccion de error de los datos de enlace descendente en la primera portadora componente es uno, una senal de ACK se mapea en un punto de constelacion (-1, 0) y una senal de NACK se mapea en un punto de constelacion (1, 0) para los datos de enlace descendente en la primera portadora componente; y
    cuando un numero de resultados de deteccion de error de los datos de enlace descendente en la primera portadora componente es dos, una senal de ACK/ACK se mapea en un punto de constelacion (-1, 0), una senal de ACK/NACK se mapea en un punto de constelacion (0, 1), una senal de NACK/ACK se mapea en un punto de constelacion (0, -1) y una senal de NACK/NACK se mapea en un punto de constelacion (1, 0) para los datos de enlace descendente en la primera portadora componente.
  5. 5. El aparato de estacion base de acuerdo con la reivindicacion 1, en el que
    un numero de resultados de deteccion de error de los datos de enlace descendente en la primera portadora componente y un numero de resultados de deteccion de error de los datos de enlace descendente en la segunda portadora componente son uno y dos o dos y uno,
    cuando la recepcion de los datos de enlace descendente en la segunda portadora componente falla en el aparato de comunicacion asociado,
    para un recurso de PUCCH en el que un resultado de deteccion de error de los datos de enlace descendente en la segunda portadora componente indica que la recepcion de los datos de enlace descendente falla (DTX) en la totalidad de la pluralidad de puntos de constelacion,
    5
    10
    15
    20
    25
    30
    35
    40
    45
    50
    55
    60
    cuando un numero de resultados de deteccion de error de los datos de enlace descendente en la primera portadora componente es uno, una senal de ACK se mapea en un punto de constelacion (-1, 0) y una senal de NACK se mapea en un punto de constelacion (1, 0) para los datos de enlace descendente en la primera portadora componente; y
    cuando un numero de resultados de deteccion de error de los datos de enlace descendente en la primera portadora componente es dos, una senal de ACK/ACK se mapea en un punto de constelacion (-1, 0), una senal de ACK/NACK se mapea en un punto de constelacion (0, 1), una senal de NACK/ACK se mapea en un punto de constelacion (0, -1) y una senal de NACK/NACK se mapea en un punto de constelacion (1, 0) para los datos de enlace descendente en la primera portadora componente.
  6. 6. El aparato de estacion base de acuerdo con la reivindicacion 1, en el que
    un numero de recursos de PUCCH es tres y un numero de resultados de deteccion de error es tres;
    un numero de recursos de PUCCH en el que dos de los tres resultados de deteccion de error indican ACK
    solamente o NACK solamente es uno; y
    un numero de recursos de PUCCH en el que el otro de los tres resultados de deteccion de error indica ACK solamente o NACK solamente es dos.
  7. 7. El aparato de estacion base de acuerdo con la reivindicacion 1, en el que
    un numero de recursos de PUCCH es cuatro y un numero de resultados de deteccion de error es cuatro; un numero de recursos de PUCCH en el que dos de los cuatro resultados de deteccion de error indican ACK solamente o NACK solamente es dos; y
    un numero de recursos de PUCCH en el que los otros dos de los cuatro resultados de deteccion de error indican ACK solamente o NACK solamente es dos.
  8. 8. Un procedimiento de comunicacion que comprende:
    transmitir datos de enlace descendente usando una primera portadora componente y una segunda portadora componente;
    recibir una senal de respuesta que es un bloque de bits que indica una pluralidad de resultados de deteccion de error de los datos de enlace descendente para cada una de la primera portadora componente y la segunda portadora componente que se genera en un aparato de comunicacion asociado, mapeandose la senal de respuesta, de acuerdo con una tabla que muestra una regla de mapeado, a un punto de constelacion de entre una pluralidad de puntos de constelacion en un recurso de canal de control de enlace ascendente (recurso de PUCCH) seleccionado de entre una pluralidad de recursos de PUCCH, teniendo cada recurso de PUCCH una pluralidad de puntos de constelacion, en el que de acuerdo con la regla de mapeado,
    un valor maximo de una diferencia entre un numero de recursos de PUCCH en el que uno de la pluralidad de resultados de deteccion de error indica ACK solamente o NACK solamente en la totalidad de la pluralidad de puntos de constelacion y un numero de recursos de PUCCH en los que otro de la pluralidad de resultados de deteccion de error indica ACK solamente o NACK solamente en la totalidad de la pluralidad de puntos de constelacion es uno o cero, y en el que, cuando la recepcion de los datos de enlace descendente en la segunda portadora componente falla, una combinacion de recurso de PUCCH y punto de constelacion en la que es mapeada la senal de respuesta es la misma que una combinacion de recurso de PUCCH y punto de constelacion en la que es mapeada la senal de respuesta para unos datos de enlace descendente transmitidos usando solamente la primera portadora componente; y
    determinar la necesidad de retransmision sobre la base de la senal de respuesta recibida y retransmitir los datos de enlace descendente, caracterizado porque, de acuerdo con la regla de mapeado, un numero de recursos de PUCCH en el que uno cualquiera de la pluralidad de resultados de deteccion de error indica ACK solamente o NACK solamente en la totalidad de la pluralidad de puntos de constelacion es uno o mayor que uno.
  9. 9. El procedimiento de comunicacion de acuerdo con la reivindicacion 8, en el que
    un primer recurso de PUCCH incluido en la pluralidad de recursos de PUCCH es un recurso que se corresponde con un primer mdice de CCE de una pluralidad de elementos de canal de control (CCE) que se usan para transmitir una informacion de control de enlace descendente en una primera portadora componente, siendo cada CCE una unidad basica para mapear la informacion de control de enlace descendente en un canal de control de enlace descendente; y
    un segundo recurso de PUCCH incluido en la pluralidad de recursos de PUCCH es un recurso que se corresponde con un numero que es un primer mdice de CCE mas uno.
  10. 10. El procedimiento de comunicacion de acuerdo con la reivindicacion 8, en el que
    entre la primera portadora componente y la segunda portadora componente, solamente la primera portadora componente esta emparejada con la portadora componente de enlace ascendente.
  11. 11. El procedimiento de comunicacion de acuerdo con la reivindicacion 8, en el que
    cuando la recepcion de los datos de enlace descendente en la segunda portadora componente falla en el aparato de comunicacion asociado,
    para un recurso de PUCCH en el que un resultado de deteccion de error de los datos de enlace descendente en la segunda portadora componente indica que la recepcion de los datos de enlace descendente falla (DTX) en la
    5
    10
    15
    20
    25
    30
    35
    40
    totalidad de la pluralidad de puntos de constelacion,
    cuando un numero de resultados de deteccion de error de los datos de enlace descendente en la primera portadora componente es uno, una senal de ACK se mapea en un punto de constelacion (-1, 0) y una senal de NACK se mapea en un punto de constelacion (1, 0) para los datos de enlace descendente en la primera portadora componente; y
    cuando un numero de resultados de deteccion de error de los datos de enlace descendente en la primera portadora componente es dos, una senal de ACK/ACK se mapea en un punto de constelacion (-1, 0), una senal de ACK/NACK se mapea en un punto de constelacion (0, 1), una senal de NACK/ACK se mapea en un punto de constelacion (0, -1) y una senal de NACK/NACK se mapea en un punto de constelacion (1, 0) para los datos de enlace descendente en la primera portadora componente.
  12. 12. El procedimiento de comunicacion de acuerdo con la reivindicacion 8, en el que
    un numero de resultados de deteccion de error de los datos de enlace descendente en la primera portadora componente y un numero de resultados de deteccion de error de los datos de enlace descendente en la segunda portadora componente son uno y dos o dos y uno,
    cuando la recepcion de los datos de enlace descendente en la segunda portadora componente falla en el aparato de comunicacion asociado,
    para un recurso de PUCCH en el que un resultado de deteccion de error de los datos de enlace descendente en la segunda portadora componente indica que la recepcion de los datos de enlace descendente falla (DTX) en la totalidad de la pluralidad de puntos de constelacion,
    cuando un numero de resultados de deteccion de error de los datos de enlace descendente en la primera portadora componente es uno, una senal de ACK se mapea en un punto de constelacion (-1, 0) y una senal de NACK se mapea en un punto de constelacion (1, 0) para los datos de enlace descendente en la primera portadora componente; y
    cuando un numero de resultados de deteccion de error de los datos de enlace descendente en la primera portadora componente es dos, una senal de ACK/ACK se mapea en un punto de constelacion (-1, 0), una senal de ACK/NACK se mapea en un punto de constelacion (0, 1), una senal de NACK/ACK se mapea en un punto de constelacion (0, -1) y una senal de NACK/NACK se mapea en un punto de constelacion (1, 0) para los datos de enlace descendente en la primera portadora componente.
  13. 13. El procedimiento de comunicacion de acuerdo con la reivindicacion 8, en el que
    un numero de recursos de PUCCH es tres y un numero de resultados de deteccion de error es tres;
    un numero de recursos de PUCCH en el que dos de los tres resultados de deteccion de error indican ACK
    solamente o NACK solamente es uno; y
    un numero de recursos de PUCCH en el que el otro de los tres resultados de deteccion de error indica ACK solamente o NACK solamente es dos.
  14. 14. El procedimiento de comunicacion de acuerdo con la reivindicacion 8, en el que
    un numero de recursos de PUCCH es cuatro y un numero de resultados de deteccion de error es cuatro; un numero de recursos de PUCCH en el que dos de los cuatro resultados de deteccion de error indican ACK solamente o NACK solamente es dos; y
    un numero de recursos de PUCCH en el que los otros dos de los cuatro resultados de deteccion de error indican ACK solamente o NACK solamente es dos.
ES14159123.0T 2010-09-16 2011-09-02 Dispositivo terminal y procedimiento de control de retransmisión Active ES2626916T3 (es)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP2010208068 2010-09-16
JP2010208068 2010-09-16
JP2010231866 2010-10-14
JP2010231866 2010-10-14
JP2011072045 2011-03-29
JP2011072045 2011-03-29

Publications (1)

Publication Number Publication Date
ES2626916T3 true ES2626916T3 (es) 2017-07-26

Family

ID=45831207

Family Applications (2)

Application Number Title Priority Date Filing Date
ES11824732.9T Active ES2477291T3 (es) 2010-09-16 2011-09-02 Dispositivo terminal y método de control de retransmisión
ES14159123.0T Active ES2626916T3 (es) 2010-09-16 2011-09-02 Dispositivo terminal y procedimiento de control de retransmisión

Family Applications Before (1)

Application Number Title Priority Date Filing Date
ES11824732.9T Active ES2477291T3 (es) 2010-09-16 2011-09-02 Dispositivo terminal y método de control de retransmisión

Country Status (13)

Country Link
US (9) US9025436B2 (es)
EP (2) EP2618514B1 (es)
JP (2) JP5915955B2 (es)
KR (1) KR101833575B1 (es)
CN (2) CN105162550B (es)
AU (1) AU2011303345B2 (es)
BR (1) BR112013006339B1 (es)
ES (2) ES2477291T3 (es)
HU (1) HUE034588T2 (es)
IN (1) IN2013MN00443A (es)
RU (1) RU2546564C2 (es)
SG (1) SG188498A1 (es)
WO (1) WO2012035712A1 (es)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102404802B (zh) 2010-09-16 2015-03-11 电信科学技术研究院 一种应答信息的传输方法、基站及用户终端
KR101771550B1 (ko) * 2010-10-15 2017-08-29 주식회사 골드피크이노베이션즈 Ack/nack 신호 송수신 방법 및 장치
CN109921885B (zh) 2012-04-20 2021-11-26 北京三星通信技术研究有限公司 支持发送分集和信道选择的分配harq-ack信道资源的方法
WO2013175691A1 (ja) 2012-05-23 2013-11-28 パナソニック株式会社 端末装置および送信方法
US9544885B2 (en) * 2012-07-31 2017-01-10 Lg Electronics Inc. Method and user device for receiving downlink signal, and method and base station for transmitting downlink signal
WO2015024215A1 (en) 2013-08-21 2015-02-26 Qualcomm Incorporated Pucch resource mapping an harq-ack feedback
US9729283B2 (en) * 2014-05-08 2017-08-08 Intel IP Corporation Systems, methods and devices for flexible retransmissions
JP6274311B2 (ja) 2014-06-04 2018-02-07 日本電気株式会社 基地局、受信確認方法、およびプログラムが記憶された記憶媒体
EP3241297B1 (en) 2015-01-30 2020-07-15 Sony Corporation Telecommunications apparatus and method
CN106301671B (zh) * 2015-05-15 2021-01-22 中兴通讯股份有限公司 下行控制信道的传输方法、配置方法及终端、基站
WO2017193397A1 (zh) * 2016-05-13 2017-11-16 华为技术有限公司 一种传输资源映射方法及设备
CN109845212B (zh) * 2016-10-13 2021-12-21 株式会社Ntt都科摩 用户终端以及无线通信方法
KR20240024308A (ko) * 2016-11-03 2024-02-23 광동 오포 모바일 텔레커뮤니케이션즈 코포레이션 리미티드 업링크 제어 정보를 전송하는 방법, 단말 장비 및 네트워크 장비
CN108365922B (zh) * 2017-01-26 2021-03-30 华为技术有限公司 用于反馈的方法、设备和系统
WO2018137584A1 (zh) * 2017-01-26 2018-08-02 华为技术有限公司 用于反馈的方法、设备和系统
ES2926500T3 (es) * 2017-06-09 2022-10-26 Guangdong Oppo Mobile Telecommunications Corp Ltd Método de asignación de ancho de banda y aparato
CN109150459B (zh) * 2017-06-16 2021-11-30 上海诺基亚贝尔股份有限公司 Uci的发送和接收方法、设备以及计算机可读介质
US10177952B1 (en) * 2017-06-22 2019-01-08 Fast Fit Technologies, Llc Distributed processing software based modem
PL3493445T3 (pl) * 2017-09-11 2021-01-25 Guangdong Oppo Mobile Telecommunications Corp., Ltd. Sposób alokacji zasobów i terminal
CN109586858B (zh) * 2017-09-28 2021-06-25 上海朗帛通信技术有限公司 一种被用于无线通信的用户、基站中的方法和装置
CA3074328C (en) * 2017-10-26 2022-09-27 Guangdong Oppo Mobile Telecommunications Corp., Ltd. Method for transmitting feedback response information and related product
US11303384B2 (en) * 2017-11-29 2022-04-12 Qualcomm Incorporated User equipment shift randomization for uplink control channel transmission
CN109936401A (zh) * 2017-12-15 2019-06-25 索尼公司 电子装置、无线通信方法以及计算机可读介质
US11792824B2 (en) * 2020-03-30 2023-10-17 Qualcomm Incorporated Multicast feedback and retransmission for transport block grouping

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3860556B2 (ja) * 2003-04-04 2006-12-20 松下電器産業株式会社 基地局装置及び通信方法
RU2333603C2 (ru) * 2003-08-29 2008-09-10 Самсунг Электроникс Ко., Лтд. Устройство и способ управления операционными состояниями уровня управления доступом к среде передачи данных в широкополосной системе связи беспроводного доступа
US7423973B2 (en) * 2004-05-18 2008-09-09 Qualcomm Incorporated Methods and apparatus for hybrid multicast and unicast transmissions in a data network

Also Published As

Publication number Publication date
RU2013111528A (ru) 2014-10-27
KR20130100130A (ko) 2013-09-09
US20190097766A1 (en) 2019-03-28
ES2477291T3 (es) 2014-07-16
US10419169B2 (en) 2019-09-17
EP2618514A4 (en) 2013-09-18
CN105162550A (zh) 2015-12-16
US11637660B2 (en) 2023-04-25
EP2618514A1 (en) 2013-07-24
CN103098405A (zh) 2013-05-08
US20130163406A1 (en) 2013-06-27
US9402202B2 (en) 2016-07-26
JP2016149791A (ja) 2016-08-18
JPWO2012035712A1 (ja) 2014-01-20
HUE034588T2 (en) 2018-02-28
EP2804340A2 (en) 2014-11-19
EP2804340B1 (en) 2017-03-08
JP6094914B2 (ja) 2017-03-15
US20210152297A1 (en) 2021-05-20
CN105162550B (zh) 2018-12-18
AU2011303345A2 (en) 2013-09-12
CN103098405B (zh) 2015-09-02
US20230216618A1 (en) 2023-07-06
US20190363841A1 (en) 2019-11-28
EP2804340A3 (en) 2014-12-24
EP2618514B1 (en) 2014-06-18
JP5915955B2 (ja) 2016-05-11
US10938521B2 (en) 2021-03-02
US20150208278A1 (en) 2015-07-23
US10177882B2 (en) 2019-01-08
US9923675B2 (en) 2018-03-20
WO2012035712A1 (ja) 2012-03-22
KR101833575B1 (ko) 2018-02-28
US9667385B2 (en) 2017-05-30
AU2011303345B2 (en) 2015-08-13
IN2013MN00443A (es) 2015-05-29
US9025436B2 (en) 2015-05-05
SG188498A1 (en) 2013-05-31
US20180159666A1 (en) 2018-06-07
AU2011303345A1 (en) 2013-03-14
BR112013006339B1 (pt) 2021-09-28
US20170222765A1 (en) 2017-08-03
RU2546564C2 (ru) 2015-04-10
US20160261378A1 (en) 2016-09-08
BR112013006339A2 (pt) 2016-06-21

Similar Documents

Publication Publication Date Title
ES2626916T3 (es) Dispositivo terminal y procedimiento de control de retransmisión
US11716735B2 (en) Terminal device, base station device, transmitting method and receiving method
ES2616918T3 (es) Aparato terminal y método de transmisión
ES2739506T3 (es) Dispositivo terminal y método de control de retransmisión
EP2704482B1 (en) Terminal device, base station device, and transmission/reception method
ES2755936T3 (es) Aparato de comunicación y procedimiento de control de retransmisión
US20150124725A1 (en) Terminal device, base station device, transmission method, and receiving method