ES2568042T3 - Asignación de recursos de enlace inverso y control de potencia de enlace inverso para sistemas de comunicaciones inalámbricas - Google Patents

Asignación de recursos de enlace inverso y control de potencia de enlace inverso para sistemas de comunicaciones inalámbricas Download PDF

Info

Publication number
ES2568042T3
ES2568042T3 ES07844221.7T ES07844221T ES2568042T3 ES 2568042 T3 ES2568042 T3 ES 2568042T3 ES 07844221 T ES07844221 T ES 07844221T ES 2568042 T3 ES2568042 T3 ES 2568042T3
Authority
ES
Spain
Prior art keywords
terminal
power control
control instruction
assignment
reverse link
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES07844221.7T
Other languages
English (en)
Inventor
Alexei Gorokhov
Naga Bhushan
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Application granted granted Critical
Publication of ES2568042T3 publication Critical patent/ES2568042T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/04TPC
    • H04W52/06TPC algorithms
    • H04W52/14Separate analysis of uplink or downlink
    • H04W52/146Uplink power control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W48/00Access restriction; Network selection; Access point selection
    • H04W48/08Access restriction or access information delivery, e.g. discovery data delivery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/04TPC
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/04TPC
    • H04W52/18TPC being performed according to specific parameters
    • H04W52/24TPC being performed according to specific parameters using SIR [Signal to Interference Ratio] or other wireless path parameters
    • H04W52/247TPC being performed according to specific parameters using SIR [Signal to Interference Ratio] or other wireless path parameters where the output power of a terminal is based on a path parameter sent by another terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/23Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/04TPC
    • H04W52/54Signalisation aspects of the TPC commands, e.g. frame structure
    • H04W52/58Format of the TPC bits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0473Wireless resource allocation based on the type of the allocated resource the resource being transmission power

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

Un procedimiento (600) para transmitir un mensaje de asignación, que comprende: generar (602) información de asignación para al menos un terminal (720), la información de asignación incluye al menos una asignación de recursos de transmisión de enlace inverso y un formato de paquete; generar (604) una instrucción de control de potencia del al menos un terminal (720) para el recurso de transmisión de enlace inverso asignado; y transmitir (608) un mensaje de asignación al, al menos, un terminal (720), caracterizado por que: la generación (604) de la instrucción de control de potencia comprende generar la instrucción de control de potencia basada, al menos en parte, en el formato de paquete incluido en la información de asignación; y comprende adicionalmente generar (606) el mensaje de asignación, en el que el mensaje de asignación incluye tanto la información de asignación como la instrucción de control de potencia.

Description

5
10
15
20
25
30
35
40
45
50
55
60
65
Asignacion de recursos de enlace inverso y control de potencia de enlace inverso para sistemas de comunicaciones inalambricas
ANTECEDENTES
I. Campo
La siguiente descripcion se refiere generalmente a sistemas de comunicaciones inalambricas, y entre otras cosas a transmitir mensajes de asignacion en un sistema de comunicaciones inalambricas.
II. Antecedentes
Los sistemas de comunicaciones inalambricas se utilizan ampliamente para proporcionar diversos tipos de comunicaciones, tal como voz, datos, etc. Estos sistemas pueden ser sistemas de acceso multiple capaces de soportar la comunicacion con multiples terminales de acceso compartiendo los recursos de sistema disponibles (por ejemplo, ancho de banda y potencia de transmision). Ejemplos de tales sistemas de acceso multiple incluyen sistemas de acceso multiple por division de codigo (CDMA), sistemas de acceso multiple por division de tiempo (TDMA), sistemas de acceso multiple por division de frecuencia (FDMA) y sistemas de acceso multiple por division de frecuencia ortogonal (OFDMA). Tfpicamente, un sistema de comunicaciones inalambricas comprende varias estaciones base, donde cada estacion base se comunica con la estacion movil utilizando un enlace directo (o enlace descendente) y cada estacion movil (o terminal de acceso) se comunica con la estacion base utilizando un enlace inverso (o enlace ascendente).
Un sistema de comunicaciones de acceso multiple inalambrico puede comunicarse simultaneamente con multiples terminales en los enlaces directo e inverso. Multiples terminales pueden transmitir simultaneamente datos en el enlace inverso y/o recibir datos en el enlace directo. A menudo, esto se consigue mediante la multiplexacion de las transmisiones en cada enlace para que sean ortogonales entre si en tiempo, frecuencia y/o dominio de codigo.
El documento EP 1463217 desvela un sistema de comunicaciones inalambricas en el que se transmiten los datos de enlace directo que incluyen al menos un otorgamiento de planificacion multiplexado en el tiempo. El otorgamiento de planificacion puede comprender informacion de control de potencia de transmision.
RESUMEN
A continuacion se presenta un resumen simplificado con el fin de proporcionar un entendimiento basico de algunos aspectos de las realizaciones desveladas. Este resumen no es una vision general extensa ni pretende identificar elementos clave o crfticos ni determinar el alcance de dichas realizaciones. Su objetivo es presentar algunos conceptos de las realizaciones descritas de manera simplificada como un preludio de la descripcion mas detallada que se presentara posteriormente.
De acuerdo con un primer aspecto de la presente invencion, se proporciona un procedimiento para transmitir un mensaje de asignacion, que comprende:
generar informacion de asignacion para al menos un terminal, la informacion de asignacion incluye al menos una asignacion de recursos de transmision de enlace inverso y un formato de paquete;
generar una instruccion de control de potencia del al menos un terminal para el recurso de transmision de enlace inverso asignado; y transmitir un mensaje de asignacion al, al menos, un terminal, caracterizado por que:
la generacion de la instruccion de control de potencia comprende generar la instruccion de control de potencia basada, al menos en parte, en el formato de paquete incluido en la informacion de asignacion; y
comprende adicionalmente generar el mensaje de asignacion, en el que el mensaje de asignacion incluye tanto la informacion de asignacion como la instruccion de control de potencia.
De acuerdo con un segundo aspecto de la presente invencion, se proporciona un aparato de comunicaciones inalambricas para generar un mensaje de asignacion, que comprende:
medios para generar informacion de asignacion para al menos un terminal, incluyendo la informacion de asignacion al menos una asignacion de recursos de transmision de enlace inverso y un formato de paquete;
medios para generar una instruccion de control de potencia del al menos un terminal para los recursos de transmision de enlace inverso asignados;
medios para transmitir un mensaje de asignacion al, al menos, un terminal, caracterizado por que:
5
10
15
20
25
30
35
40
45
50
55
60
65
los medios para generar la instruccion de control de potencia generan la instruccion de control de potencia basada, al menos en parte, en el formato de paquete incluido en la informacion de asignacion; y comprende adicionalmente, un medio para generar el mensaje de asignacion, incluyendo el mensaje de asignacion tanto la informacion de asignacion como la instruccion de control de potencia.
De acuerdo con un aspecto adicional de la presente invencion, se proporciona un programa informatico que incluye instrucciones ejecutables por maquina para realizar el procedimiento de acuerdo con el primer aspecto de la presente invencion.
Para conseguir los objetivos anteriores y otros relacionados, una o mas realizaciones comprenden las caracterfsticas descritas en mayor detalle posteriormente y expuestas particularmente en las reivindicaciones. La siguiente descripcion y los dibujos adjuntos exponen en detalle determinados aspectos ilustrativos y solamente indican algunas de las diversas maneras en que pueden utilizarse los principios de las realizaciones. Otras ventajas y caracterfsticas novedosas resultaran evidentes a partir de la siguiente descripcion detallada cuando se considera junto con los dibujos, y las realizaciones desveladas pretenden incluir todos dichos aspectos y sus equivalencias.
BREVE DESCRIPCION DE LOS DIBUJOS
La Fig. 1 ilustra un sistema de comunicaciones inalambricas de acceso multiple de acuerdo con diversas realizaciones para proporcionar canales de control.
La Fig. 2 ilustra un sistema de ejemplo que asigna recursos de canal en un entorno de comunicaciones inalambricas.
La Fig. 3 ilustra canales de control de enlace directo de acuerdo con los diversos aspectos.
La Fig. 4 ilustra una estructura de bloques de senalizacion de enlace directo ejemplares.
La Fig. 5 ilustra un aspecto de un canal de senalizacion compartido de enlace directo en un formato de tabla.
La Fig. 6 ilustra un procedimiento para transmitir un mensaje de asignacion.
La Fig. 7 ilustra un diagrama de bloques de una realizacion de un punto de acceso y dos terminales de usuario en un sistema de comunicaciones multi-portadora de acceso multiple.
La Fig. 8 ilustra un punto de acceso que puede utilizar uno o mas de los aspectos desvelados.
La Fig. 9 ilustra un sistema de ejemplo para transmitir un mensaje de asignacion.
DESCRIPCION DETALLADA
A continuacion se describiran diversas realizaciones con referencia a los dibujos. En la siguiente descripcion se exponen, con fines explicativos, numerosos detalles especfficos con el fin de proporcionar un entendimiento minucioso de uno o mas aspectos. Sin embargo, puede resultar evidente que dicha realizacion o realizaciones pueden llevarse a la practica sin estos detalles especfficos. En otros casos se muestran estructuras y dispositivos ampliamente conocidos en forma de diagrama de bloques con el fin de facilitar la descripcion de estas realizaciones.
Tal y como se utiliza en esta solicitud, los terminos "componente", "modulo", "sistema" y similares hacen referencia a una entidad relacionada con la informatica, ya sea hardware, firmware, una combinacion de hardware y software, software, o software en ejecucion. Por ejemplo, un componente puede ser, pero sin estar limitado a, un proceso que se ejecuta en un procesador, un procesador, un objeto, un ejecutable, un hilo de ejecucion, un programa y/o un ordenador. A modo de ilustracion, tanto una aplicacion que se ejecuta en un dispositivo informatico como el dispositivo informatico pueden ser un componente. Uno o mas componentes pueden residir en un proceso y/o hilo de ejecucion, y un componente puede estar ubicado en un ordenador y/o estar distribuido entre dos o mas ordenadores. Ademas, estos componentes pueden ejecutarse desde varios medios legibles por ordenador que tengan varias estructuras de datos almacenadas en los mismos. Los componentes pueden comunicarse mediante procesos locales y/o remotos tal como segun una senal que presenta uno o mas paquetes de datos (por ejemplo, datos de un componente que interactua con otro componente en un sistema local, sistema distribuido y/o a traves de una red, tal como Internet, con otros sistemas por medio de la senal).
Ademas, en el presente documento se describen diversas realizaciones en relacion con un terminal inalambrico. Un terminal inalambrico tambien puede denominarse sistema, unidad de abonado, estacion de abonado, estacion movil, movil, dispositivo movil, estacion remota, terminal remoto, terminal de acceso, terminal de usuario, terminal, dispositivo de comunicaciones inalambricas, agente de usuario, dispositivo de usuario o equipo de usuario (UE). Un terminal inalambrico puede ser un telefono movil, un telefono sin cables, un telefono de protocolo de inicio de sesion
5
10
15
20
25
30
35
40
45
50
55
60
65
(SIP), una estacion de bucle local inalambrico (WLL), un asistente digital personal (PDA), un dispositivo manual con capacidad de conexion inalambrica, un dispositivo informatico u otro dispositivo de procesamiento conectado a un modem inalambrico. Ademas, en el presente documento se describen varias realizaciones en relacion con una estacion base. Una estacion base puede utilizarse en las comunicaciones con un terminal / terminales inalambrico(s) y tambien puede denominarse punto de acceso, nodo B o utilizando otra terminologfa.
Varios aspectos o caracterfsticas se presentaran en relacion con sistemas que pueden incluir una pluralidad de dispositivos, componentes, modulos y similares. Debe entenderse y apreciarse que los diversos sistemas pueden incluir dispositivos, componentes, modulos adicionales y/o pueden no incluir todos los dispositivos, componentes, modulos descritos en relacion con las figuras. Tambien puede usarse una combinacion de estos enfoques.
La Fig. 1 ilustra un sistema de comunicaciones inalambricas de acceso multiple 100 de acuerdo con diversas realizaciones para proporcionar canales de control. En mas detalle, un sistema de comunicaciones inalambricas de acceso multiple 100 incluye multiples celulas, por ejemplo, las celulas 102, 104 y 106. El termino "celula" puede referirse a un punto de acceso y/o a su area de cobertura, dependiendo del contexto en el que se use el termino. En la realizacion de la Fig. 1, cada celula 102, 104 y 106 puede incluir un punto de acceso 108, 110, 112 que incluye multiples sectores. El termino "sector" puede referirse a un punto de acceso y/o a su area de cobertura, dependiendo del contexto en el que se use el termino. Los multiples sectores se forman por grupos de antenas cada una responsable de la comunicacion con los terminales de acceso en una porcion de la celula. En la celula 102, los grupos de antenas 114, 116 y 118 corresponden cada uno a un sector diferente. En la celula 104, los grupos de antenas 120, 122 y 124 corresponden cada uno a un sector diferente. En la celula 106, los grupos de antenas 126, 128 y 130 corresponden cada uno a un sector diferente.
Para una celula sectorizada, los puntos de acceso para todos los sectores de esa celula tfpicamente se co-ubican dentro de la estacion base para la celula. Las tecnicas de transmision de senalizacion descritas en el presente documento pueden usarse para un sistema con celulas sectorizadas, asf como un sistema con celulas no sectorizadas. Por simplicidad, en la siguiente descripcion, el termino "estacion base" se usa genericamente para una estacion que sirve como sector, asf como estacion que sirve como celula. Una estacion base es una estacion que se comunica con los terminales. Una estacion base tambien puede denominarse, y puede contener parte o toda la funcionalidad de un punto de acceso, un Nodo B, y/o alguna otra entidad de red.
Cada celula incluye varias terminales de acceso, las cuales estan en comunicacion con uno o mas sectores de cada punto de acceso. Los terminales 120 pueden estar tfpicamente esparcidos por todo el sistema, y cada terminal puede ser fijo o movil. Una terminal tambien puede denominarse, y puede contener parte o toda la funcionalidad de una estacion movil, un equipo de usuario, y/o algun otro dispositivo. Una terminal puede ser un dispositivo inalambrico, un telefono movil, un asistente digital personal (PDA), una tarjeta de modem inalambrico, etc. Una terminal puede comunicarse con ninguna, una o multiples estaciones base en los enlaces directo e inverso en cualquier momento dado. Por ejemplo, los terminales de acceso 132, 134, 136 y 138 estan en comunicacion con la estacion base 108, los terminales de acceso 140, 142 y 144 estan en comunicacion con el punto de acceso 110, y los terminales de acceso 146, 148, 150 estan en comunicacion con el punto de acceso 112.
Como se ilustra en la celula 104, por ejemplo, cada terminal de acceso 140, 142 y 144 se ubica en una porcion diferente de su respectiva celula que cualquier otra terminal de acceso en la misma celula. Ademas, cada terminal de acceso 140, 142 y 144, puede estar a una distancia diferente desde los correspondientes grupos de antenas con los que se comunica. Ambos factores proporcionan situaciones, tambien debido a condiciones ambientales o a otras condiciones en la celula para provocar que diferentes condiciones de canal esten presentes entre cada terminal de acceso y su correspondiente grupo de antenas con el que se comunica.
Un controlador 152 se acopla a cada una de las celulas 102, 104 y 106 y proporciona coordinacion y control para las estaciones base respectivas. El controlador 152 puede ser una unica entidad de red o un conjunto de entidades de red. Para una arquitectura distribuida, las estaciones base pueden comunicarse entre sf cuando se necesite. El controlador 152 puede contener una o mas conexiones a multiples redes, tal como la Internet, otras redes basadas en paquetes, o redes de voz conmutadas por circuitos que proporcionan informacion a, y desde los terminales de acceso en comunicacion con las celulas del sistema de comunicaciones inalambricas de acceso multiple 100. El controlador 152 incluye, o se acopla con un programador que programa la transmision desde y hasta los terminales de acceso. En algunas realizaciones, el programador puede recibir en cada celula individual, cada sector de una celula, o una combinacion de los mismos.
Debe senalarse que mientras que la Fig. 1 representa sectores ffsicos (por ejemplo, teniendo diferentes grupos de antenas para diferentes sectores), pueden utilizarse otros procedimientos. Por ejemplo, pueden utilizarse multiples "haces" fijos que cubren cada uno diferentes areas de la celula en el espacio de frecuencia, en lugar de, o en combinacion con sectores ffsicos.
Uno o mas aspectos de un diseno de sistema de comunicaciones inalambricas se describen en el presente documento que soporta modos de operacion de duplex por division de frecuencia completo y semi-duplex (FDD) y duplex por division de tiempo (TDD), con soporte de ancho de banda escalable. Sin embargo, esto no necesita ser el
5
10
15
20
25
30
35
40
45
50
55
60
65
caso, y otros modos tambien pueden soportarse, ademas de, o en lugar de los modos previos. El sistema emplea un enlace directo (FL) de acceso multiple por division de frecuencia ortogonal (OFDMA) con tecnicas de antenas como soporte de multiple entrada-multiple salida (MIMO) y acceso multiple por division espacial (SDMA). Sin embargo, tales tecnicas de antenas no necesitan soportarse.
En algunos aspectos, el enlace inverso puede ser cuasi-ortogonal (por ejemplo, emplea transmision ortogonal basada en OFDMA y transmision no ortogonal con multiples antenas de recepcion). Ademas, en algunos aspectos, el manejo de interferencia puede obtenerse a traves de reutilizacion de frecuencia por fraccion (FFR) que mejora la cobertura y el rendimiento de usuario lfmite. Ademas, en uno o mas aspectos, la FFR puede ser una FFR dinamica que optimiza la utilizacion de ancho de banda. En un aspecto, el enlace inverso emplea un segmento de control de CDMA, OFDMA, TDMA, o una combinacion de los mismos con multiplexacion estadfstica de los diversos canales de control. En un aspecto, el sistema emplea acceso rapido con sobrecarga reducida y solicitud rapida. De acuerdo con algunos aspectos, el enlace inverso emplea una senal de referencia de banda ancha para el control de potencia y programacion de sub-banda. El soporte de transferencia eficiente tambien puede proporcionarse, en uno o mas aspectos.
En algunos aspectos, multiples tecnicas de antenas pueden incluir precodificacion de enlace directo y SDMA, precodificacion de bucle cerrado de multiple entrada-unica salida/multiple entrada-multiple salida (MISO/MIMO) con retroalimentacion de baja velocidad. En un aspecto, los esquemas MlMO de palabra codigo sencilla (SCW) con velocidad de bucle cerrado y adaptacion de clasificacion tambien pueden soportarse, mientras que tambien puede utilizarse MIMO con multiple palabra codigo (MCW) o en capas con adaptacion de velocidad por capa.
La Fig. 2 ilustra un sistema de ejemplo 200 que asigna recursos de canal en un entorno de comunicaciones inalambricas. El sistema 200 incluye un transmisor 202 que esta en comunicacion inalambrica con un receptor 204. El transmisor 202 puede ser una estacion base y el receptor 204 puede ser un dispositivo de comunicaciones, por ejemplo. Debe entenderse que el sistema 200 puede incluir uno o mas transmisores 202 y uno o mas receptores 204. Sin embargo, solamente un receptor y solamente un transmisor se muestran para propositos de simplicidad.
El transmisor 202 puede configurarse para asignar canales, (por ejemplo, recursos) explfcitamente a cada receptor 204 y comunicar un mensaje de asignacion a uno o mas receptores 204. El transmisor 202 puede incluir un generador de asignacion 206 que puede configurarse para producir informacion de asignacion para al menos un receptor 204. El generador de asignacion 206 puede configurarse adicionalmente para asignar recursos de transmision de enlace inverso.
Tambien se puede incluir en el transmisor 202 un creador de instruccion 208 que puede configurarse para generar una instruccion de control de potencia del uno o mas receptores 204 para los recursos de transmision de enlace inverso asignados. Las instrucciones pueden incluir generar un numero n de bits, donde n es un numero entero. De acuerdo con algunos aspectos, n es igual a cinco. El creador de instruccion 208 genera la instruccion de control de potencia basada en un formato de paquete que se incluye en la informacion de asignacion.
Un productor de mensajes 210 puede configurarse para generar un mensaje de asignacion que puede incluir cualquiera o tanto la informacion de asignacion como la instruccion de control de potencia. El mensaje de asignacion puede incluir un campo de control de potencia de enlace inverso (RLPC) 508 que indica una densidad espectral de potencia de transmision (PSD) asignada por el punto de acceso a la transmision de enlace inverso por el terminal. En un aspecto, el RLPC puede cuantizarse con respecto a un numero de n bits asociado al formato de paquete asignado, donde n es un numero entero. De acuerdo con algunos aspectos, el campo RLPC contiene un valor especial que indica que el al menos un terminal deberfa conservar su valor de densidad espectral de potencia actual. Como alternativa, el campo RLPC incluye una relacion portadora diana-interferencia para que el al menos un terminal infiera un valor de densidad espectral de potencia de transmision correspondiente basado en un nivel anunciado de interferencia sobre termico.
Este mensaje de asignacion se envfa al receptor 204 por un comunicador 212 que se configura para enviar y/o recibir comunicaciones de uno o mas receptores 204. A continuacion, se analizara en mas detalle informacion adicional con respecto a mensajes de senalizacion con referencia a las figuras 4 y 5.
El sistema 200 puede incluir un procesador 214 conectado operativamente al transmisor 202 (y/o una memoria 216) para ejecutar instrucciones que se relacionan con la generacion de un mensaje de asignacion que incluye cualquiera o ambas de la informacion de asignacion y una instruccion de control de potencia para uno o mas receptores 204. La instruccion de control de potencia puede ser para un recurso de transmision de enlace inverso asignado. El procesador 214 tambien puede ejecutar instrucciones relacionadas con la transmision del mensaje de asignacion al uno o mas receptores 204.
De acuerdo con algunos aspectos, el procesador 214 puede ejecutar instrucciones relacionadas con la generacion de informacion de asignacion para uno o mas receptores 204 y/o la asignacion de recursos de transmision de enlace inverso. El procesador 214 tambien puede ejecutar instrucciones relacionadas con la generacion de una instruccion de control de potencia del uno o mas receptores 204 para los recursos de transmision de enlace inverso asignados.
5
10
15
20
25
30
35
40
45
50
55
60
65
El procesador 214 puede ser un procesador dedicado a analizar y/o generar informacion recibida por el transmisor 202. El procesador 214 tambien puede ser un procesador que controla uno o mas componentes del sistema 200, y/o un procesador que tanto analiza como genera informacion recibida por el transmisor 202 y controla uno o mas componentes del sistema 200.
La memoria 216 puede almacenar informacion relacionada con las instrucciones ejecutadas por el procesador 214 y otra informacion adecuada relacionada con la transmision de la informacion en una red de comunicaciones inalambricas. La memoria 216 puede almacenar adicionalmente informacion para tomar medidas para controlar la comunicacion entre el transmisor 202 y el receptor 204 de tal forma que el sistema 200 puede emplear protocolos almacenados y/o algoritmos para transmitir informacion en una red inalambrica como se describe en el presente documento.
Debe apreciarse que los componentes de almacenamiento de datos (por ejemplo, memorias) descritos en el presente documento pueden ser una memoria volatil o memoria no volatil, o pueden incluir tanto memoria volatil como memoria no volatil. A modo de ejemplo, y de manera no limitativa, la memoria no volatil puede incluir memoria de solo lectura (ROM), ROM programable (PROM), ROM electricamente programable (EPROM), ROM electricamente borrable (EEPROM) o memoria flash. La memoria volatil puede incluir memoria de acceso aleatorio (RAM), que actua como memoria cache externa. A modo de ejemplo, y no de manera limitativa, la RAM esta disponible de muchas formas, tales como RAM sfncrona (SRAM), rAm dinamica (DRAM), DRAM sfncrona (SDRAM), SDRAM de doble velocidad de datos (DDR SDRAM), SDRAM mejorada (ESDRAM), DRAM de enlace sfncrono (SLDRAM) y RAM de Rambus directo (DRRAM). La memoria 216 de las realizaciones desveladas pretende comprender, sin limitacion, estos y otros tipos adecuados de memoria.
Haciendo referencia ahora a la Fig. 3, se ilustran canales de control de enlace directo 300 de acuerdo con los diversos aspectos. Debe entenderse que los canales de control de enlace directo 300 ilustrados y descritos son ejemplares y pueden usarse otros canales, algunos de los canales pueden omitirse, o pueden utilizarse combinaciones de los mismos. Los canales de control de enlace directo ejemplares 300 pueden utilizarse Ultra Alta Velocidad de Datos (UHDR)-FDD Unico.
Los protocolos de control de acceso al medio (MAC) 302 se ilustran en la parte superior de la figura y los canales ffsicos (PHY) 304 se ilustran en la parte inferior de la figura. Los protocolos MAC 302 pueden incluir un MAC de canal de control (CC) 306, un MAC de canal de trafico directo (FTC) 308, y un MAC de senal compartida (SS) 310.
Los canales PHY 304 pueden incluir un primer canal de difusion primario de enlace directo (F-pBCH0), un segundo canal de difusion primario de enlace directo F-pBCH1 314, y un canal indicador de interferencia del sector diferente de enlace directo (F-OSICH) 316. F-pBCH0 312 es un canal de difusion que lleva parametros especfficos de despliegue. FpBCH1 314 es un canal de difusion que lleva parametros especfficos de sector. F-OSICH 316 es un canal de difusion que lleva una indicacion de interferencia entre sectores.
Tambien pueden incluirse en los canales PHY 304 un canal de adquisicion de enlace directo (F-ACQCH) 318, un canal piloto comun de enlace directo (F-CPICH) 320 y un canal piloto dedicado de enlace directo (F-DPICH) 322. Otros canales PHY 304 pueden incluir un canal de control compartido (F-SCCH) 324 que lleva senalizacion de control de enlace directo. Tambien se incluye un canal de datos (trafico) (FDCH) 326 que puede soportar la transmision por desplazamiento de fase en cuadratura (QPSK), 8PSK (sincronizacion de fase), 16QAM (modulacion de amplitud en cuadratura), 64QAM, y/u otros formatos de modulacion, permitiendo asf un amplio intervalo de eficiencias espectrales.
Los canales de control de enlace directo se utilizan para asignar un gestionar recursos de enlace directo y enlace inverso. En algunos aspectos, los canales de control de enlace directo pueden utilizarse para especificar formatos de paquete respectivos, conceder el acceso a usuarios en el estado en reposo, confirmar transmisiones de enlace inverso, enviar comandos de control de potencia de enlace inverso, enviar indicaciones de interferencia de otro sector, o combinaciones de los mismos. Los canales de control de enlace directo pueden combinarse en un unico canal de capa ffsica denominado canal de control compartido de enlace directo (F-SCCH), aunque la combinacion tambien puede ser recursos logicos, o puede ser canales separados.
Una seleccion de mensajes de senalizacion de enlace directo, denominada como "bloques", se ilustran en la Fig. 4, que incluye la estructura de bloques de senalizacion de enlace directo ejemplares. El termino bloque no se limita a ninguna transmision especffica o estructura de canalizacion. Las columnas de la tabla 400 indican diferentes campos mientras las filas corresponden a diferentes bloques de senalizacion. Cada celula en la tabla indica multiplicidad de un campo dado. Un campo tipo bloque de x bits, donde x es un numero entero, permite que el terminal identifique el tipo de bloque y, por lo tanto, interprete los campos posteriores. El conjunto de bits de informacion de cada bloque se extiende en una verificacion por redundancia cfclica de 16 bits (CRC) para ayudar a facilitar una deteccion fiable.
Un mensaje denominado un bloque de asignacion de enlace directo no persistente (FLAB) 402 contiene la ID de MAC 404 del terminal diana, que puede ser una ID de MAC de difusion 404. Una ID de canal (Chan ID) 406 indica
5
10
15
20
25
30
35
40
45
50
55
60
65
los puertos de salto asignados (por ejemplo, por el arbol de canales en uso). El mensaje FLAB 402 tambien contiene el formato de paquete (PF) 408 a usar, el numero de tramas PHY ocupadas por esta asignacion y una indicacion (representada por Ext TX 410) de si usar o no la duracion de transmision extendida para la asignacion (cada transmision H-ARQ abarca multiples tramas PHY). El PF 408 puede especificar la modulacion, la codificacion y el formato piloto dedicado. A diferencia de otras asignaciones que duran hasta que se desasignan explfcitamente o se pierden debido a fallos de paquete, esta asignacion dura un numero predefinido de tramas y principalmente se usa para transmitir un mensaje de difusion o multidifusion.
El mensaje de Concesion de Acceso 412 se utiliza para confirmar un intento de acceso por un terminal, asignar una nueva ID de MAC 404 junto la asignacion de canal de enlace inverso inicial y PF 408, y suministrar un ajuste de tiempo de 6 bits para el terminal para alinear su transmision de enlace inverso con el tiempo de enlace inverso del nodo de acceso o la estacion base. La secuencia de los sfmbolos de modulacion que corresponde con la concesion de acceso 412 se aleatoriza de acuerdo con el fndice de la sonda de acceso anterior transmitida por la terminal. Esto permite que la terminal responda solo a los bloques de concesion de acceso que corresponden a la secuencia de sonda que transmitio.
El bloque de asignacion de enlace directo (FLAB) 402 senala una asignacion de recursos de enlace directo a un terminal activo (ID de MAC) con recursos asignados indicados por ChanID 406 y la eficiencia espectral indicada por PF 408. Un campo en este mensaje es el indicador de asignacion complementario. Si el indicador de asignacion complementario se establece, indica una asignacion en aumento que surte efecto partiendo del nuevo paquete. Si el indicador de asignacion complementario no se establece, la nueva asignacion reemplaza la asignacion existente. El bloque de asignacion de enlace inverso (RLAB) 414 senala asignaciones de recursos de enlace inverso similares a un bloque de asignacion de enlace directo (FLAB).
Debe senalarse que cualquier mensaje de asignacion desasigna automaticamente recursos del terminal que esta usando actualmente recursos correspondientes a la Chan ID indicada en el mensaje de asignacion. Por lo tanto, los mensajes de asignacion a menudo se multidifunden ya que se dirigen tanto al receptor deseado de la asignacion, asf como cualquier poseedor actual de los recursos especificados por la asignacion.
El FLAB de palabra de codigo multiple (MCW) 416 y 418 es un bloque de asignacion de enlace directo que puede usarse para terminales en el modo de palabra de codigo multiple MIMO. A diferencia de otros mensajes de asignacion, el FLAB MCW 416 y 418 indica cuatro formatos de paquete correspondientes a (como mucho) cuatro capas MIMO (palabras de codigo). Este mensaje de asignacion se divide en dos partes como se muestra en la Tabla 400. En el caso de que el numero de capas en uso sea menor de cuatro, los campos PF restantes se ajustan a cero. El FLAB MIMO de palabra de codigo individual (SCW) 420 es similar al FLAB, excepto que tambien indica el rango de la transmision MIMO.
La Fig. 5 ilustra otro aspecto de un F-SCCH en un formato de tabla 500. De acuerdo con un aspecto, un FLAB 502 o RLAB 506 puede incluir un campo de un bit "HARQ" 506 que indica una lfnea temporal H-ARQ utilizada. El H-ARQ 506 utilizado puede ser uno de dos o mas lfneas temporales posibles. Por ejemplo, puede utilizarse un intervalo de tiempo de transmision de ocho entrelazados frente a una alternativa de seis entrelazados.
En el aspecto que se ha descrito anteriormente, se incluye un campo de control de potencia de enlace inverso (RLPC) 508 para RLAB 504. El campo RLCP 508 indica una de transmision PSD asignada por el punto de acceso a la transmision de enlace inverso por el terminal. En un aspecto, esto puede cuantizarse a un numero de n bits asociado al formato de paquete asignado, donde n es un numero entero.
Adicionalmente, en un aspecto, puede utilizarse un mensaje de asignacion de control de datos en paquete (PDCAM) 510 de acuerdo con el intercambio de recursos adaptativo como parte de SCCH. El PDCAM 510 puede contener un fndice de sub-mapa de bits de dos bits y una mascara de bits de recursos F-SCCH sin usar. En un aspecto, un mapa de bits de segmentos F-SCCH sin usar puede incluir multiples sub-mapas de bits de manera que cada sub-mapa se ajuste dentro de un segmento FSCCH.
Adicionalmente, pueden incluirse asignaciones SIMO y MIMO de enlace directo superpuesto en el FLAB. Por ejemplo, estas asignaciones pueden utilizar recursos asignados persistentemente a otros terminales. Ademas, los recursos asignados persistentemente a otros terminales se utilizan cuando estan en reposo, como se indica por el mapa de bits keep-alive coherente con una proposicion de una transmision keep-alive de mapa de bits.
De acuerdo con algunos aspectos, una asignacion superpuesta puede ser una asignacion de enlace directo no persistente que incluye recursos asignados de manera persistente a otros terminales. En un aspecto, a un terminal se le asigna una coleccion de recursos (por ejemplo, nodos (ChanID)) donde ciertos nodos se asignan de forma persistente a otros terminales. En aspectos adicionales, todos los recursos F-DCH (ChanID) sin usar en una trama determinada se modulan con los datos para la asignacion superpuesta. En un aspecto, esto puede incluir recursos no asignados a otros terminales, asf como recursos asignados de forma persistente a otros terminales pero que estan en reposo en la trama actual. Sin embargo, unicamente pueden utilizarse algunas de las opciones.
5
10
15
20
25
30
35
40
45
50
55
60
65
En un aspecto, un terminal con una asignacion superpuesta demodula el mapa de bits keep-alive para determinar que recursos estan disponibles en su asignacion. Para confirmar (ACK) un mensaje recibido en una asignacion superpuesta, un terminal puede enviar una confirmacion en un canal ACK o segmentos asociados al nodo "disponible" con la menor ID Chan. En el caso de asignaciones superpuestas MCW, las confirmaciones para N capas pueden enviarse en canales ACK o segmentos asociados a las menores N ID Chan.
En un aspecto, un terminal de acceso, al recibir un xLAM con un PF NULO con un indicador complementario = "0", puede interpretar el xLAM como indicativo de una reasignacion de recursos con el nuevo recurso definido por el ID Chan. Esto puede ser, por ejemplo, una reasignacion que se aplica a la transmision H-ARQ posterior.
En un aspecto, un terminal de acceso, al recibir un xLAM con PF NULO con indicador complementario = "1", puede interpretar el xLAM como indicativo de una extension de la asignacion actual para un numero maximo de transmisiones H-ARQ. Esto puede interpretarse, por ejemplo, como que una ChanID valida indica un nuevo recurso y que una ChanID invalida conserva el antiguo recurso.
Adicionalmente, o como alternativa, un terminal de acceso, al recibir un xLAM con un indicador complementario = "0" y ChanID invalida y el terminal tiene una asignacion valida, puede interpretar el xLAM como indicativo de una desasignacion. Adicionalmente, de acuerdo con un aspecto, un terminal de acceso, al recibir un xLAM con indicador complementario = "1" y ChanID invalida y el terminal tiene una asignacion valida, puede interpretar el xLAM como indicativo de la suspension de la asignacion actual.
De acuerdo con un aspecto adicional, un terminal de acceso, al recibir un xLAM con indicador complementario = 1' y ChanID invalida y el terminal tiene una asignacion suspendida, puede interpretar el xLAM como indicativo de la reanudacion de la asignacion suspendida. Esto puede interpretarse, por ejemplo, como que una ChanID valida indica un nuevo recurso y que una ChanID invalida conserva el antiguo recurso.
Debe senalarse que uno o mas de los mensajes que se han analizado anteriormente pueden combinarse en un unico mensaje o propagarse por dos o mas mensajes.
El F-SCCH puede ser un FDM, u otro canal canalizado presente en cada trama PHY. El ancho de banda de FSCCH se subdivide en varios segmentos de tamanos predefinidos. La informacion de segmentacion se senaliza en un canal de sobrecarga. El primer segmento lleva mensajes de senalizacion y puede rellenarse con ceros si no se usa completamente. Los sfmbolos de modulacion de cada mensaje pueden intercalarse por toda la asignacion F-SCCH para asegurar la maxima diversidad.
La Fig. 6 ilustra un procedimiento 600 para transmitir un mensaje de asignacion. Aunque, con fines de simplificar la explicacion, el procedimiento se muestra y se describe como una serie de bloques, debe entenderse y apreciarse que el contenido reivindicado no esta limitado por el numero u orden de los bloques, ya que algunos bloques pueden aparecer en ordenes diferentes y/o de manera concurrente con otros bloques con respecto a lo ilustrado y descrito en el presente documento. Ademas, no todos los bloques ilustrados pueden ser necesarios para implementar los procedimientos descritos en el presente documento. Se apreciara que la funcionalidad asociada a los bloques puede implementarse por software, hardware, una combinacion de los mismos, o cualquier otro medio adecuado (por ejemplo, un dispositivo, sistema, proceso, componente). Ademas, debe apreciarse que el procedimiento desvelado en el presente documento y a lo largo de toda esta memoria descriptiva puede almacenarse en un artfculo de fabricacion para facilitar el transporte y la transferencia de tales metodologfas diversos dispositivos. Los expertos en la tecnica entenderan y apreciaran que una metodologfa puede representarse de manera alternativa como una serie de estados o eventos interrelacionados, tales como en un diagrama de estados.
El procedimiento 600 comienza, en 602, cuando se genera la informacion de asignacion para uno o mas terminales. La informacion de asignacion puede incluir la asignacion de recursos de transmision de enlace inverso. Se crean instrucciones de control de potencia, en 604. La instruccion de control de potencia es para uno o mas terminales y es para los recursos de transmision de enlace inverso asignados. La creacion de la instruccion de control de potencia puede incluir generar un numero n de bits. La creacion de la instruccion de control de potencia se basa en un formato de paquete incluido en la informacion de asignacion.
En 606, se genera un mensaje de asignacion. El mensaje de asignacion puede incluir tanto la informacion de asignacion como la instruccion de control de potencia. El mensaje de asignacion puede incluir un campo de control de potencia de enlace inverso (RLPC) 508 que indica una densidad espectral de potencia de transmision (PSD) asignada por el punto de acceso a la transmision de enlace inverso por el terminal. De acuerdo con algunos aspectos, un terminal puede recibir un nivel de interferencia sobre termico (diana) (IoT) anunciado por el punto de acceso y puede convertir el IoT en una PSD que se define en cuanto a la relacion portadora diana-interferencia (C/I) o relacion senal-ruido (SNR). En un aspecto, el RLPC puede cuantizarse con respecto a un numero de n bits asociado al formato de paquete asignado, donde n es un numero entero. En 608, el mensaje de asignacion se transmite a uno o mas terminales. La transmision del mensaje de asignacion asigna la potencia y/o la densidad espectral de potencia al uno o mas receptores.
5
10
15
20
25
30
35
40
45
50
55
60
65
De acuerdo con algunos aspectos, el campo RLPC puede incluir un valor especial que indica al terminal que el terminal debena conservar su valor RLPC actual. Este valor especial puede utilizarse en situaciones en las que el terminal ajusta su nivel PSD de transmision basado directamente en comandos de control de interferencia rapida recibidos de puntos de acceso adyacentes. En esta situacion, el punto de acceso de servicio puede no tener conocimiento del ajuste de la PSD actual en el terminal debido a la gestion de interferencia rapida. Por lo tanto, el punto de acceso de servicio puede decidir ordenar al terminal que conserve su configuracion actual en lugar de anular la configuracion.
La Fig. 7 ilustra un diagrama de bloques de una realizacion de un punto de acceso 710x y dos terminales de usuario 720x y 720y en un sistema de comunicaciones multi-portadora de acceso multiple 700. En el punto de acceso 710x, un procesador de datos de transmision (TX) 714 recibe datos de trafico (por ejemplo, bits de informacion) de una fuente de datos 712 y senalizacion y otra informacion de un controlador 720 y un programador 730. Por ejemplo, el controlador 720 puede proporcionar comandos de control de potencia (PC) que se usan para ajustar la potencia de transmision de los terminales activos, y el programador 730 puede proporcionar asignaciones de portadoras para los terminales. Estos diversos tipos de datos pueden enviarse en diferentes canales de transporte. El procesador de datos TX 714 codifica y modula los datos recibidos usando una modulacion multi-portadora (por ejemplo, OFDM) para proporcionar datos modulados (por ejemplo, sfmbolos OFDM). Una unidad transmisora (TMTR) 716 procesa los datos modulados para generar una senal modulada de enlace descendente que se transmite desde una antena 718.
En cada terminal de usuario 720x y 720y, la senal transmitida y modulada se recibe por una antena 752 y se proporciona a una unidad receptora (RCVR) 754. La unidad receptora 754 procesa y digitaliza la senal recibida para proporcionar muestras. Un procesador de datos recibidos (RX) 756 demodula y decodifica las muestras para proporcionar datos decodificados, que pueden incluir datos de trafico recuperados, mensajes, senalizacion, etc. Los datos de trafico pueden proporcionarse a un colector de datos 758, y la asignacion de portadora y comandos PC enviados para el terminal se proporcionan a un controlador 760.
El controlador 760 dirige la transmision de datos en el enlace ascendente usando los recursos que se han asignado al terminal y se han indicado en la asignacion recibida. El controlador 760 inyecta adicionalmente los paquetes de firma de borrado cuando no hay datos reales que transmitir, aunque el controlador 760 desee conservar los recursos asignados.
El controlador 720 dirige la transmision de datos en el enlace descendente usando los recursos que se han asignado al terminal. El controlador 720 inyecta adicionalmente los paquetes de firma de borrado cuando no hay datos reales que transmitir, aunque el controlador 760 desee conservar los recursos asignados.
Para cada terminal activo 720, un procesador de datos TX 774 recibe datos de trafico de una fuente de datos 772 y senalizacion y otra informacion del controlador 760. Por ejemplo, el controlador 760 puede proporcionar informacion indicativa de la informacion de calidad del canal, la potencia de transmision requerida, la potencia de transmision maxima, o la diferencia entre la potencia de transmision maxima y requerida para el terminal. Los diversos tipos de datos se codifican y demodulan por el procesador de datos TX 774 usando las portadoras asignadas y se procesan adicionalmente por la unidad transmisora 776 para generar una senal modulada de enlace ascendente que se transmite desde la antena 752.
En el punto de acceso 710x, las senales transmitidas y moduladas de los terminales de usuario se reciben por la antena 718, se procesan por una unidad receptora 732, y se demodulan y decodifican por un procesador de datos RX 734. La unidad receptora 732 puede estimar la calidad de senal recibida (por ejemplo, la relacion senal-ruido recibida (SNR)) para cada terminal y proporcionar esta informacion al controlador 720. El controlador 720 puede derivar los comandos PC para cada terminal de tal forma que la calidad de senal recibida para el terminal se mantiene dentro de un margen aceptable. El procesador de datos RX 734 proporciona la informacion de retroalimentacion recuperada (por ejemplo, la potencia de transmision requerida) para cada terminal al controlador 720 y el programador 730.
El programador 730 puede proporcionar una indicacion al controlador 720 para mantener los recursos. Esta indicacion se proporciona si se programa que se van a transmitir mas datos. Para el terminal de acceso 720x, el controlador 760 puede determinar si se requiere que se mantengan los recursos. En ciertos aspectos, el controlador 720 puede realizar instrucciones que proporcionan la funcionalidad del programador 730.
Adicionalmente, el controlador 720 puede realizar todas o algunas de las funciones analizadas en el presente documento, de forma individual o en cualquier combinacion con respecto al punto de acceso. Adicionalmente, el controlador 760 puede realizar todas o algunas de las funciones analizadas en el presente documento, de forma individual o en cualquier combinacion con respecto al terminal de acceso.
La Fig. 8 ilustra un punto de acceso 800 que puede incluir una unidad principal (MU) 850 y una unidad de radio (RU) 875. La MU 850 incluye los componentes de banda base digital de un punto de acceso. Por ejemplo, la MU 850 puede incluir un componente de banda base 805 y una unidad de procesamiento de frecuencia intermedia digital (IF) 810. La unidad de procesamiento IF digital 810 procesa digitalmente datos de canal de radio a una frecuencia
5
10
15
20
25
30
35
40
45
50
55
60
65
intermedia realizando dichas funciones como filtrado, canalizacion, modulacion, etc. La RU 875 incluye las partes de radio analogas del punto de acceso. Como se usa en el presente documento, una unidad de radio se refiere a las partes de radio analogas de un punto de acceso u otro tipo de estacion transceptora con conexion directa o indirecta a un centro de conmutacion movil o dispositivo correspondiente. Una unidad de radio sirve tfpicamente a un sector particular en un sistema de comunicaciones. Por ejemplo, la RU 875 puede incluir uno o mas receptores 830 conectados a una o mas antenas 835a y 835t para recibir comunicaciones de radio de unidades de abonado movil. En un aspecto, uno o mas amplificadores de potencia 882a y 882t se acoplan a una o mas antenas 835a y 835t.
Conectado al receptor 830 se encuentra un convertidor analogico-digital (A/D) 825. El convertidor A/D 825 convierte las comunicaciones de radio analogicas recibidas por el receptor 830 en entrada digital para la transmision al componente de banda base 805 a traves de la unidad de procesamiento IF digital 810. La Ru 875 tambien puede incluir uno o mas transmisores 820 conectados a la misma o diferente antena 835 para transmitir las comunicaciones de radio a los terminales de acceso. Conectado al transmisor 820 se encuentra un convertidor digital-analogico (D/A) 815. El convertidor D/A 815 convierte las comunicaciones digitales recibidas del componente de banda base 805 a traves de la unidad de procesamiento IF digital 810 en una salida analogica para la transmision a las unidades de abonado movil.
De acuerdo con algunas realizaciones, un multiplexor 884 para la multiplexacion de senales de multiples canales y la multiplexacion de una diversidad de senales incluyendo una senal de voz y una senal de datos. Un procesador central 880 se acopla a la unidad principal 850 y la unidad de radio para controlar diversos procesamientos que incluye el procesamiento de senal de voz o datos.
Con referencia a la Fig. 9, se ilustra un sistema de ejemplo 900 para transmitir un mensaje de asignacion. Por ejemplo, el sistema 900 puede residir al menos parcialmente en una estacion base. Debe apreciarse que el sistema 900 se representa incluyendo bloques funcionales que pueden ser bloques funcionales que representan funciones implementadas por un procesador, software o una combinacion de los mismos (por ejemplo, firmware).
El sistema 900 incluye una agrupacion logica 902 de componentes electricos que pueden actuar por separado o conjuntamente. Por ejemplo, la agrupacion logica 902 puede incluir un componente electrico para generar informacion de asignacion 904 para al menos un terminal, y asignar recursos de transmision de enlace inverso. Adicionalmente, la agrupacion logica 902 puede comprender un componente electrico para generar una instruccion de control de potencia 906 del al menos un terminal para los recursos de transmision de enlace inverso asignados. Tambien se incluye un componente electrico para generar un mensaje de asignacion 908. El mensaje de asignacion puede incluir tanto la informacion de asignacion como la instruccion de control de potencia. Tambien se incluye un componente electrico para transmitir el mensaje de asignacion 910 al, al menos, un terminal.
Ademas, el sistema 900 puede incluir una memoria 912 que contiene instrucciones para ejecutar funciones asociadas a los componentes electricos 904, 906, 908 y 910 u otros componentes. Aunque se muestran de manera externa a la memoria 912, debe entenderse que uno o mas de los componentes electricos 904, 906, 908 y 910 u otros componentes pueden existir en la memoria 912.
Debe entenderse que el orden o jerarqufa especfficos de las etapas de los procesos dados a conocer es un ejemplo de enfoques a modo de ejemplo. En funcion de las preferencias de diseno, debe entenderse que el orden o jerarqufa especfficos de las etapas de los procesos puede reorganizarse al mismo tiempo que se mantiene dentro del alcance de la presente invencion. Las reivindicaciones de procedimiento adjuntas presentan elementos de las diversas etapas en un orden a modo de ejemplo, y no estan limitadas al orden o jerarqufa especfficos presentados.
Los expertos en la tecnica entenderan que la informacion y senales pueden representarse usando cualquiera de una diversidad de tecnologfas y tecnicas diferentes. Por ejemplo, datos, instrucciones, comandos, informacion, senales, bits, sfmbolos y chips, que pueden haber sido mencionados a lo largo de la descripcion anterior, pueden representarse mediante tensiones, corrientes, ondas electromagneticas, campos o partfculas magneticos, campos o partfculas opticos, o cualquier combinacion de los mismos.
Los expertos en la tecnica apreciaran ademas que los diversos bloques logicos, modulos, circuitos y etapas de algoritmo ilustrativos descritos en relacion con las realizaciones dadas a conocer en el presente documento pueden implementarse como hardware electronico, software informatico o combinaciones de ambos. Para ilustrar claramente esta intercambiabilidad de hardware y software, anteriormente se han descrito diversos componentes, bloques, modulos, circuitos y etapas ilustrativos, generalmente, en lo que respecta a su funcionalidad. Si tal funcionalidad se implementa como hardware o software, dependera de la aplicacion particular y de las limitaciones de diseno impuestas sobre todo el sistema. Los expertos en la tecnica pueden implementar la funcionalidad descrita de diferentes maneras para cada aplicacion particular, pero no debe interpretarse que tales decisiones de implementacion suponen un apartamiento del alcance de la presente divulgacion.
Los diversos bloques logicos, modulos y circuitos ilustrativos descritos en relacion con las realizaciones dadas a conocer en el presente documento pueden implementarse o realizarse con un procesador de proposito general, con un procesador de senales digitales (DSP), con un circuito integrado de aplicacion especffica (ASIC), con una matriz
5
10
15
20
25
30
35
40
45
50
55
60
65
de puertas de campo programable (FPGA) o con otro dispositivo de logica programable, logica de transistor o de puertas discretas, componentes de hardware discretos, o con cualquier combinacion de los mismos disenada para realizar las funciones descritas en el presente documento. Un procesador de proposito general puede ser un microprocesador, pero, como alternativa, el procesador puede ser cualquier procesador, controlador, microcontrolador o maquina de estados convencional. Un procesador tambien puede implementarse como una combinacion de dispositivos informaticos, por ejemplo una combinacion de un DSP y un microprocesador, una pluralidad de microprocesadores, uno o mas microprocesadores junto con un nucleo de DSP o cualquier otra configuracion de este tipo.
Las etapas de un procedimiento o algoritmo descrito en relacion con las realizaciones dadas a conocer en el presente documento pueden realizarse directamente en hardware, en un modulo de software ejecutado por un procesador o en una combinacion de los dos. Un modulo de software puede residir en memoria RAM, memoria flash, memoria ROM, memoria EPROM, memoria EEPROM, registros, un disco duro, un disco extrafble, un CD-ROM o en cualquier otra forma de medio de almacenamiento conocida en la tecnica. Un medio de almacenamiento a modo de ejemplo esta acoplado al procesador de manera que el procesador pueda leer informacion de, y escribir informacion en, el medio de almacenamiento. Como alternativa, el medio de almacenamiento puede ser una parte integrante del procesador. El procesador y el medio de almacenamiento pueden residir en un ASIC. El ASIC puede residir en un terminal de usuario. Como alternativa, el procesador y el medio de almacenamiento pueden residir como componentes discretos en un terminal de usuario.
La anterior descripcion de las realizaciones desveladas se proporciona para permitir que cualquier experto en la tecnica realice o use la presente divulgacion. Diversas modificaciones de estas realizaciones resultaran facilmente evidentes a los expertos en la tecnica, y los principios genericos definidos en el presente documento pueden aplicarse a otras realizaciones sin apartarse del alcance de la divulgacion. Por tanto, la presente divulgacion no pretende limitarse a las realizaciones mostradas en el presente documento, sino que se le concede el alcance mas amplio compatible con los principios y caracterfsticas novedosas dados a conocer en el presente documento.
Como se ha analizado previamente, uno o mas aspectos, cada caracterfstica o concepto que se describe en el presente documento puede usarse en una comunicacion inalambrica sin ninguna otra caracterfstica o concepto descrito en el presente documento. Las caracterfsticas y tecnicas descritas en el presente documento pueden implementarse por diversos medios. Por ejemplo, estas tecnicas pueden implementarse en hardware, software o una combinacion de ambos. Para una implementacion en hardware, las unidades de procesamiento (por ejemplo, los controladores 720 y 760, los procesadores TX y RX 714 y 734, etc., de la Fig. 7) para estas tecnicas pueden implementarse en uno o mas circuitos integrados de aplicacion especffica (ASIC), procesadores digitales de senales (DSP), dispositivos de procesamiento digital de senales (DSPD), dispositivos logicos programables (PLD), matrices de compuerta programable de campo (FPGA), procesadores, controladores, microcontroladores, microprocesadores, otras unidades electronicas disenadas para realizar las funciones descritas en el presente documento, o una combinacion de los mismos.
Para una implementacion en software, las tecnicas descritas en el presente documento pueden implementarse con modulos (por ejemplo, procedimientos, funciones, etc.) que lleven a cabo las funciones descritas en el presente documento. Los codigos de software pueden almacenarse en unidades de memoria en un medio extrafble, o similar, que puede leerse y ejecutarse por uno o mas procesadores. La unidad de memoria puede implementarse en el procesador o de manera externa al procesador, en cuyo caso puede acoplarse de manera comunicativa al procesador a traves de diversos medios, como se conoce en la tecnica.
Ademas, diversos aspectos o caracterfsticas que se describen en el presente documento pueden implementarse como un procedimiento, aparato o artfculo de fabricacion usando tecnicas de programacion y/o ingenierfa convencionales. El termino "artfculo de fabricacion" usado en el presente documento pretende abarcar un programa informatico accesible desde cualquier dispositivo, portador o medio legible por ordenador. Por ejemplo, los medios legibles por ordenador pueden incluir, pero sin limitarse a, dispositivos de almacenamiento magnetico (por ejemplo, un disco duro, un disco flexible, cintas magneticas, etc.), discos opticos (por ejemplo, un disco compacto (CD), un disco versatil digital (DVD), etc.), tarjetas inteligentes y dispositivos de memoria flash (por ejemplo, EPROM, tarjetas, lapices, memorias USB, etc.). Adicionalmente, diversos medios de almacenamiento descritos en el presente documento pueden representar uno o mas dispositivos y/o otros medios legibles por maquina para almacenar informacion. La expresion "medio legible por maquina" puede incluir, sin limitacion, canales inalambricos y diversos medios diferentes capaces de almacenar, contener y/o llevar una instruccion o instrucciones y/o datos.
Lo que se ha descrito anteriormente incluye ejemplos de una o mas realizaciones. Evidentemente, no es posible describir cada combinacion concebible de componentes o metodologfas con el objetivo de describir las realizaciones que se han mencionado anteriormente, pero un experto en la tecnica puede reconocer que muchas otras combinaciones y permutaciones de diversas realizaciones son posibles. Por consiguiente, las realizaciones descritas pretenden incluir todas estas alteraciones, modificaciones y variaciones que entran dentro del alcance de las reivindicaciones adjuntas. En la medida en que se usa el termino "incluye" en la descripcion detallada o en las reivindicaciones, dicho termino pretende ser inclusivo de una manera similar al termino "que comprende" ya que "que comprende" se interpreta cuando se emplea como una palabra de transicion en una reivindicacion. Ademas, el
termino "o" como se usa en la descripcion detallada de las reivindicaciones significa que es un "o no exclusivo".

Claims (12)

  1. 5
    10
    15
    20
    25
    30
    35
    40
    45
    50
    55
    60
    65
    1. Un procedimiento (600) para transmitir un mensaje de asignacion, que comprende:
    generar (602) informacion de asignacion para al menos un terminal (720), la informacion de asignacion incluye al menos una asignacion de recursos de transmision de enlace inverso y un formato de paquete;
    generar (604) una instruccion de control de potencia del al menos un terminal (720) para el recurso de transmision de enlace inverso asignado; y
    transmitir (608) un mensaje de asignacion al, al menos, un terminal (720), caracterizado por que:
    la generacion (604) de la instruccion de control de potencia comprende generar la instruccion de control de potencia basada, al menos en parte, en el formato de paquete incluido en la informacion de asignacion; y
    comprende adicionalmente generar (606) el mensaje de asignacion, en el que el mensaje de asignacion incluye tanto la informacion de asignacion como la instruccion de control de potencia.
  2. 2. El procedimiento (600) de la reivindicacion 1, en el que la generacion (604) de la instruccion de control de potencia comprende generar un numero de n bits.
  3. 3. El procedimiento (600) de la reivindicacion 1 o la reivindicacion 2, en el que la transmision (608) del mensaje de asignacion asigna una potencia, una densidad espectral de potencia, o combinaciones de las mismas al, al menos, un terminal (720).
  4. 4. El procedimiento (600) de una cualquiera de las reivindicaciones anteriores, en el que la instruccion de control de potencia se incluye en un campo de canal de control de potencia de enlace inverso, RLPC (508).
  5. 5. El procedimiento (600) de la reivindicacion 4, en el que el campo RLPC (508) contiene un valor especial que indica que el al menos un terminal (720) deberfa conservar su valor de densidad espectral de potencia actual, o una relacion portadora objetivo de interferencia para que el al menos un terminal (720) infiera un valor de densidad espectral de potencia de transmision correspondiente basado en un nivel anunciado de interferencia sobre termico.
  6. 6. Un aparato de comunicaciones inalambricas para generar un mensaje de asignacion, que comprende:
    medios (206) para generar informacion de asignacion para al menos un terminal (720), incluyendo la informacion de asignacion al menos una asignacion de recursos de transmision de enlace inverso y un formato de paquete;
    medios (208) para generar una instruccion de control de potencia del al menos un terminal (720) para los recursos de transmision de enlace inverso asignados; y
    medios (202) para transmitir un mensaje de asignacion al, al menos, un terminal (720), caracterizado por que:
    los medios (208) para generar la instruccion de control de potencia generan la instruccion de control de potencia basada, al menos en parte, en el formato de paquete incluido en la informacion de asignacion; y
    comprende adicionalmente medios (210) para generar un mensaje de asignacion, incluyendo el mensaje de asignacion tanto la informacion de asignacion como la instruccion de control de potencia.
  7. 7. El aparato de comunicaciones inalambricas de acuerdo con la reivindicacion 6, en el que los medios (206) para generar la informacion de asignacion, la instruccion de control de potencia y el mensaje de asignacion comprende un procesador, comprendiendo adicionalmente el aparato una memoria (216) que almacena informacion relacionada con instrucciones generadas por el procesador.
  8. 8. El aparato de comunicaciones inalambricas de la reivindicacion 6 o la reivindicacion 7, en el que los medios (208) para generar la instruccion de control de potencia esta dispuesto para generar un numero de n bits.
  9. 9. El aparato de comunicaciones inalambricas de una cualquiera de las reivindicaciones 6 a 8, en el que la transmision del mensaje de asignacion asigna una potencia, una densidad espectral de potencia, o combinaciones de las mismas al, al menos, un terminal (720).
  10. 10. El aparato de comunicaciones inalambricas de una cualquiera de las reivindicaciones 6 a 9, en el que la
    instruccion de control de potencia se incluye en un campo de canal de control de potencia de enlace inverso, RLPC (508).
  11. 11. El aparato de comunicaciones inalambricas de la reivindicacion 10, en el que el campo RLPC (508) contiene 5 un valor especial que indica que el al menos un terminal (720) deberfa conservar su valor de densidad
    espectral de potencia actual, o una relacion portadora objetivo de interferencia para que el al menos un terminal infiera un valor de densidad espectral de potencia de transmision correspondiente basado en un nivel anunciado de interferencia sobre termico.
    10 12. Un programa informatico que incluye instrucciones ejecutables por maquina para realizar el procedimiento de
    acuerdo con una cualquiera de las reivindicaciones 1 a 5.
    15
  12. 13.
    El procedimiento (600) de la reivindicacion 1, en el que el formato de paquete comprende al menos un formato de modulacion.
ES07844221.7T 2006-10-13 2007-10-12 Asignación de recursos de enlace inverso y control de potencia de enlace inverso para sistemas de comunicaciones inalámbricas Active ES2568042T3 (es)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US870962 1997-06-06
US82938806P 2006-10-13 2006-10-13
US829388P 2006-10-13
US11/870,962 US8050701B2 (en) 2006-10-13 2007-10-11 Reverse link power control for wireless communication systems
PCT/US2007/081238 WO2008048894A2 (en) 2006-10-13 2007-10-12 Reverse link resource assignment and reverse link power control for wireless communication systems

Publications (1)

Publication Number Publication Date
ES2568042T3 true ES2568042T3 (es) 2016-04-27

Family

ID=39157242

Family Applications (1)

Application Number Title Priority Date Filing Date
ES07844221.7T Active ES2568042T3 (es) 2006-10-13 2007-10-12 Asignación de recursos de enlace inverso y control de potencia de enlace inverso para sistemas de comunicaciones inalámbricas

Country Status (19)

Country Link
US (2) US8050701B2 (es)
EP (1) EP2074859B1 (es)
JP (2) JP2010507288A (es)
KR (2) KR101258959B1 (es)
CN (2) CN104717731B (es)
AU (1) AU2007311186B2 (es)
BR (1) BRPI0719661B1 (es)
CA (1) CA2663787C (es)
ES (1) ES2568042T3 (es)
HK (2) HK1167219A1 (es)
IL (1) IL197617A (es)
MX (1) MX2009003799A (es)
MY (1) MY145736A (es)
NO (1) NO20091645L (es)
NZ (1) NZ575605A (es)
RU (1) RU2421946C2 (es)
TW (1) TW200917863A (es)
UA (1) UA95316C2 (es)
WO (1) WO2008048894A2 (es)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8050701B2 (en) * 2006-10-13 2011-11-01 Qualcomm Incorporated Reverse link power control for wireless communication systems
US7924776B2 (en) * 2006-10-27 2011-04-12 Lg Electronics Inc. Auxiliary ACK channel feedback for control channels and broadcast multicast signals
US8073481B2 (en) 2006-11-01 2011-12-06 Qualcomm Incorporated Interference and power control for wireless communication
US8194781B2 (en) * 2006-12-29 2012-06-05 Samsung Electronics Co., Ltd Method and apparatus for transmitting and receiving control channel message in a MIMO mobile communication system
WO2008097000A1 (en) * 2007-02-08 2008-08-14 Samsung Electronics Co., Ltd. Method and apparatus for determining reverse transmission power of mobile station in an orthogonal frequency division multiplexing system
US8295778B2 (en) * 2008-01-11 2012-10-23 Apple Inc. Channel rank feedback in multiple-input multiple-output communication systems
US8154983B2 (en) * 2008-03-25 2012-04-10 Samsung Electronics Co., Ltd. System and method for the placement of rank information in a physical uplink shared channel
GB0810855D0 (en) * 2008-06-13 2008-07-23 Gigle Semiconductors Ltd Method system and computer program for improving a communication system
CN105577343A (zh) * 2008-08-25 2016-05-11 应用转换有限责任公司 用于基于分组的ofdm收发器中的方法及基于分组的ofdm收发器
US8548383B2 (en) * 2008-08-27 2013-10-01 Qualcomm Incorporated Power spectrum density control for wireless communications
US8553575B2 (en) * 2009-03-19 2013-10-08 Qualcomm Incorporated Resource partitioning for uplink in a wireless communication network
US8351533B2 (en) * 2009-04-16 2013-01-08 Intel Corporation Group resource allocation techniques for IEEE 802.16m
US9036570B2 (en) 2009-04-17 2015-05-19 Apple Inc. Method and system for providing an uplink structure and improved channelization scheme in a wireless communication network
US8599768B2 (en) * 2009-08-24 2013-12-03 Intel Corporation Distributing group size indications to mobile stations
CN107465491B (zh) 2011-06-27 2021-02-12 华为技术有限公司 确定控制信道资源的方法和用户设备
US8953634B2 (en) * 2012-09-04 2015-02-10 Intel Corporation Device, system and method of communicating data during an allocated time period
KR101985820B1 (ko) 2012-09-07 2019-06-04 삼성전자주식회사 무선 전력을 송수신하는 장치 및 방법
JP2015050575A (ja) * 2013-08-30 2015-03-16 株式会社Nttドコモ 無線基地局、ユーザ端末及び送信電力制御方法
US10285167B2 (en) * 2013-09-20 2019-05-07 Qualcomm Incorporated Uplink resource allocation and transport block size determination over unlicensed spectrum
EP3501223B1 (en) * 2016-08-30 2022-06-22 Huawei Technologies Duesseldorf GmbH Apparatus and method for allocating radio resources
JP7046933B2 (ja) * 2016-12-30 2022-04-04 オッポ広東移動通信有限公司 情報伝送方法、端末装置及びネットワーク装置

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FI104877B (fi) * 1997-03-27 2000-04-14 Nokia Networks Oy Resurssinvarausmekanismi pakettiradioverkossa
US6574211B2 (en) * 1997-11-03 2003-06-03 Qualcomm Incorporated Method and apparatus for high rate packet data transmission
WO1999049595A1 (en) 1998-03-23 1999-09-30 Samsung Electronics Co., Ltd. Power control device and method for controlling a reverse link common channel in a cdma communication system
FI115268B (fi) 2000-05-12 2005-03-31 Nokia Corp Tehonsäätö radiojärjestelmässä
JP3573073B2 (ja) * 2000-08-09 2004-10-06 日本電気株式会社 送信電力制御システム及びそれに用いる送信電力制御方法
US6678257B1 (en) * 2000-09-25 2004-01-13 Qualcomm, Incorporated Methods and apparatus for allocation of power to base station channels
US7120134B2 (en) * 2001-02-15 2006-10-10 Qualcomm, Incorporated Reverse link channel architecture for a wireless communication system
US6829468B2 (en) 2001-03-05 2004-12-07 Lucent Technologies Inc. Reverse-link power control overshoot considering mobile station transmission limitations
KR100749900B1 (ko) * 2001-07-24 2007-08-21 가부시키가이샤 엔티티 도코모 이동통신 시스템에 있어서의 송신전력 제어장치와 방법,이동국 및 통신장치
JP4319034B2 (ja) * 2001-10-15 2009-08-26 クゥアルコム・インコーポレイテッド 通信システムの不平衡を管理する方法および装置
US20050099968A1 (en) * 2002-06-25 2005-05-12 Osamu Yamano Power control method and apparatus
JP2004187247A (ja) * 2002-10-08 2004-07-02 Matsushita Electric Ind Co Ltd 基地局装置及び通信端末装置
CN1497881B (zh) * 2002-10-23 2010-04-21 华为技术有限公司 一种时分双工移动通信系统的数据传输方法
KR100504812B1 (ko) * 2002-12-20 2005-07-29 엘지전자 주식회사 이동통신 시스템의 휴대단말기 출력전력 제어방법
US20040190485A1 (en) 2003-03-24 2004-09-30 Khan Farooq Ullah Method of scheduling grant transmission in a wireless communication system
KR100651409B1 (ko) * 2004-05-04 2006-11-29 삼성전자주식회사 이동통신시스템에서 상향링크 패킷 데이터 서비스를 위한 스케줄링 신호들의 소프트 결합을 지원하기 위한 장치 및 방법
GB2417167B (en) 2004-08-13 2007-02-14 Ipwireless Inc Apparatus and method for communicating user equipment specific information in cellular communication system
US8139523B2 (en) * 2004-11-10 2012-03-20 Ntt Docomo. Inc. Mobile communication system, mobile station, and radio base station
ATE437546T1 (de) 2005-02-09 2009-08-15 Ntt Docomo Inc Uplink-funkressourcen-belegungsverfahren, funkbasisstation, und funknetzwerksteuerung
AR052702A1 (es) * 2005-03-15 2007-03-28 Qualcomm Inc Combinacion de informacion multiple de otro sector para el control de potencia en un sistema de comunicacion inalambrico
US8050701B2 (en) * 2006-10-13 2011-11-01 Qualcomm Incorporated Reverse link power control for wireless communication systems

Also Published As

Publication number Publication date
AU2007311186A1 (en) 2008-04-24
JP2012231501A (ja) 2012-11-22
RU2009117818A (ru) 2010-11-27
UA95316C2 (uk) 2011-07-25
IL197617A0 (en) 2009-12-24
CN102348270B (zh) 2015-09-30
KR20120056893A (ko) 2012-06-04
IL197617A (en) 2013-04-30
KR20090061675A (ko) 2009-06-16
AU2007311186B2 (en) 2011-02-24
KR101258959B1 (ko) 2013-04-29
CA2663787A1 (en) 2008-04-24
JP5536145B2 (ja) 2014-07-02
TW200917863A (en) 2009-04-16
EP2074859B1 (en) 2016-01-13
WO2008048894A2 (en) 2008-04-24
US20120003986A1 (en) 2012-01-05
BRPI0719661A2 (pt) 2014-04-22
HK1211161A1 (en) 2016-05-13
CN102348270A (zh) 2012-02-08
BRPI0719661B1 (pt) 2020-03-24
CN104717731B (zh) 2019-04-02
US20090098899A1 (en) 2009-04-16
MX2009003799A (es) 2009-04-24
CN104717731A (zh) 2015-06-17
CA2663787C (en) 2013-03-19
HK1167219A1 (zh) 2012-11-23
WO2008048894A3 (en) 2008-06-05
MY145736A (en) 2012-03-30
KR101166608B1 (ko) 2012-07-18
NO20091645L (no) 2009-05-13
NZ575605A (en) 2012-02-24
US8050701B2 (en) 2011-11-01
JP2010507288A (ja) 2010-03-04
US8423073B2 (en) 2013-04-16
RU2421946C2 (ru) 2011-06-20
EP2074859A2 (en) 2009-07-01

Similar Documents

Publication Publication Date Title
ES2568042T3 (es) Asignación de recursos de enlace inverso y control de potencia de enlace inverso para sistemas de comunicaciones inalámbricas
ES2612881T3 (es) Asignación de recursos para transmisión de agrupaciones únicas y múltiples
JP6719091B2 (ja) 無線通信端末、無線通信方法、無線通信基地局および集積回路
ES2575453T3 (es) Procedimientos y aparatos para proporcionar información de planificación de forma eficiente
ES2560417T3 (es) Estación base, terminal de comunicación, método de transmisión y método de recepción
ES2772812T3 (es) Atribución de recursos de radio en un sistema de comunicación de banda estrecha
ES2574955T3 (es) Esquema de transmisión robusta para redes inalámbricas
ES2401371T3 (es) Procedimiento y aparato para planificar la transmisión de datos en múltiples portadoras
CN106664517B (zh) 支持减小的数据传输带宽的设备和方法
ES2613607T3 (es) Asignación de recursos de enlace ascendente para LTE avanzada
ES2639386T3 (es) Portadora de anclaje en un sistema de comunicación inalámbrica de portadora múltiple
ES2787505T3 (es) Adquisición de señal para sistemas de comunicación inalámbrica
ES2655388T3 (es) Dispositivo de estación base de comunicación inalámbrica, dispositivo de terminal de comunicación inalámbrica y procedimiento de asignación de canal
ES2898461T3 (es) Procedimiento y aparato para transmisión de datos de alta velocidad en comunicaciones inalámbricas
ES2933676T3 (es) Sistema y método para reducir la descodificación ciega para la agregación de portadora y para generar aleatoriamente espacios de búsqueda como una función del índice de portadora, RNTI e índice de subtrama
ES2644487T3 (es) Trasmisor, receptor, y método de comunicación
ES2505266T3 (es) Disposición y señalización de canal de control
ES2544584T3 (es) Solicitudes de recursos para un sistema de comunicaciones inalámbricas
CN105451155B (zh) 一种信道和信号传输方法及相应的终端、基站
ES2857581T3 (es) Aparato y dispositivo para adaptar un intervalo de símbolo o intervalo de subportadora
BRPI0715847A2 (pt) sinalizaÇço de canal de controle de enlace descendente em sistemas de comunicaÇço sem fio
ES2689969T3 (es) Aparato de planificación y procedimiento de planificación
BRPI0719388B1 (pt) transmissão de sinais de controle para sistemas de comunicação sem fio
BRPI0817004B1 (pt) Método que facilita o controle de potência de tráfego de enlace reverso, equipamento de comunicação sem fio e memória legível por computador
BR112018076661A2 (pt) método para receber sinal de downlink em sistema de comunicação sem fio e terminal usando o mesmo