ES2309141T3 - Regulacion digital de lamparas fluorescentes. - Google Patents

Regulacion digital de lamparas fluorescentes. Download PDF

Info

Publication number
ES2309141T3
ES2309141T3 ES02368001T ES02368001T ES2309141T3 ES 2309141 T3 ES2309141 T3 ES 2309141T3 ES 02368001 T ES02368001 T ES 02368001T ES 02368001 T ES02368001 T ES 02368001T ES 2309141 T3 ES2309141 T3 ES 2309141T3
Authority
ES
Spain
Prior art keywords
digital
lamp
signal
frequency
lighting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
ES02368001T
Other languages
English (en)
Inventor
Dirk Killat
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Design North America Inc
Original Assignee
Dialog Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dialog Semiconductor Inc filed Critical Dialog Semiconductor Inc
Application granted granted Critical
Publication of ES2309141T3 publication Critical patent/ES2309141T3/es
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/36Controlling
    • H05B41/38Controlling the intensity of light
    • H05B41/39Controlling the intensity of light continuously
    • H05B41/392Controlling the intensity of light continuously using semiconductor devices, e.g. thyristor
    • H05B41/3921Controlling the intensity of light continuously using semiconductor devices, e.g. thyristor with possibility of light intensity variations
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/36Controlling
    • H05B41/38Controlling the intensity of light
    • H05B41/39Controlling the intensity of light continuously
    • H05B41/392Controlling the intensity of light continuously using semiconductor devices, e.g. thyristor
    • H05B41/3921Controlling the intensity of light continuously using semiconductor devices, e.g. thyristor with possibility of light intensity variations
    • H05B41/3925Controlling the intensity of light continuously using semiconductor devices, e.g. thyristor with possibility of light intensity variations by frequency variation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S315/00Electric lamp and discharge devices: systems
    • Y10S315/04Dimming circuit for fluorescent lamps

Landscapes

  • Discharge-Lamp Control Circuits And Pulse- Feed Circuits (AREA)
  • Vessels And Coating Films For Discharge Lamps (AREA)
  • Circuit Arrangements For Discharge Lamps (AREA)
  • Exposure Or Original Feeding In Electrophotography (AREA)

Abstract

Procedimiento para controlar la intensidad de iluminación de una lámpara de descarga de gas, que comprende: convertir una señal analógica de iluminación de lámpara (22) en una señal digital de iluminación de lámpara (52), siendo dicha señal analógica de iluminación de lámpara (22) proporcional a la intensidad de iluminación de la lámpara de descarga de gas (10); generar una señal de voltaje oscilante (72) con una frecuencia de excitación basada en un punto de ajuste de frecuencia alisado (68), determinando dicha frecuencia de excitación dicha intensidad de iluminación de dicha lámpara de descarga de gas (10); caracterizado porque comprende asimismo las etapas siguientes: restar una señal digital objetivo (54) de dicha señal digital de iluminación de lámpara (52) para crear una señal digital de error (60); fijar un punto de ajuste de frecuencia digital (64) pasando de un valor actual a un nuevo valor mediante el control de un contador ascendente/descendente (62) con dicha señal digital de error (60), siendo dicho punto de ajuste de frecuencia digital (64) es un valor digital de alta resolución; promediar dicho valor actual (64) y dicho valor nuevo (64) con un modulador digital delta sigma (66) para crear dicho punto de ajuste de frecuencia alisado (68), en donde dicho punto de ajuste de frecuencia alisado (68) es un valor digital de resolución media.

Description

Regulación digital de lámparas fluorescentes.
La presente invención se refiere a un procedimiento para controlar una lámpara de descarga de gas y, más particularmente, a un procedimiento y un circuito para controlar digitalmente la intensidad de iluminación de una lámpara de descarga de gas.
Antecedentes de la técnica
Se utilizan lámparas de descarga de gas en una amplia variedad de aplicaciones. Un ejemplo típico de una lámpara de descarga de gas es una lámpara fluorescente. En una lámpara de descarga de gas se utiliza un gran voltaje para ionizar el gas dentro del tubo de la lámpara. Una vez que se ha establecido un arco de ionización, la aplicación continuada de potencia eléctrica hace que la lámpara proporcione luz.
Frecuentemente, es difícil atenuar la intensidad de iluminación de una lámpara de descarga de gas debido a que es difícil mantener un arco perceptiblemente constante a niveles de iluminación bajos. Las interrupciones en el arco de corriente hacen que parpadee la lámpara.
Las soluciones de la técnica anterior para controlar y, más particularmente, para proporcionar control de atenuación de lámparas de descarga de gas implican típicamente circuitos analógicos bastante complejos. Típicamente, se utiliza un oscilador controlado en voltaje (VCO) analógico para crear una frecuencia excitadora de lámpara variable. Cuando se reduce la frecuencia excitadora, se atenúa la luz de la lámpara. En este esquema, el VCO puede inducir una salida modulada en anchura de impulso (PWM) hacia la lámpara. Cuando tales soluciones analógicas son integradas crecientemente en un CI (circuito integrado), adolecen de una alta cantidad de patillas de I/O (entrada/salida), una pobre inmunidad frente al ruido y una gran área de silicio. Finalmente, el circuito de enfoque VCO se ve afectado adversamente por la presencia de otros osciladores en el dispositivo de circuito integrado.
Varias invenciones de la técnica anterior describen procedimientos y aparatos para controlar lámparas fluorescentes. La patente US nº 6.150.772 de Crane describe un circuito de control para una lámpara de descarga de gas. Se utiliza un voltaje de microcontrolador para ajustar salidas analógicas de intensidad de corriente y moduladas en anchura de impulso (PWM) basándose en una tabla de búsqueda de memoria. La patente US nº 6.043.611 de Gradzki et al enseña una lámpara fluorescente compacta capaz de atenuar la luz. Se utiliza un atenuador de luz triac con un circuito de protección RC para controlar la intensidad de iluminación. La patente US nº 5.204.587 de Mortimer et al describe un circuito de control de lámpara fluorescente que reduce el nivel de potencia externa en la lámpara para conseguir la atenuación de luz. La patente US nº 6.198.417 de Paul enseña un convertidor A/D de sobremuestreo canalizado que utiliza un modulador de delta sigma (\Delta\Sigma).
La solicitud internacional WO 01/45473 de Koninklijke Philips Electronics NV enseña un circuito de balasto de lámpara digital para procesar señales de corriente de lámpara y de voltaje de lámpara en tiempo real.
La patente US nº 6.198.417 B1 de Paul enseña un circuito para realizar una conversión analógica a digital sobre muestreada canalizada.
La patente US nº 6.307.765 B1 de Choi enseña un circuito y un procedimiento para excitar una lámpara fluorescente a través de un circuito generador de impulsos.
Sumario de la invención
Un objetivo principal de la presente invención es proporcionar un procedimiento y un circuito efectivos y muy manufacturables para controlar una lámpara de descarga de gas.
Otro objetivo de la presente invención es proporcionar un procedimiento y un circuito para controlar la intensidad de iluminación de una lámpara de descarga de gas, tal como una lámpara fluorescente, modulando la frecuencia de oscilación.
Todavía otro objetivo de la presente invención es proporcionar un procedimiento y un circuito para controlar la intensidad de iluminación de una lámpara de descarga de gas mientras se elimina el parpadeo alisando las etapas de frecuencia mediante la utilización de un modulador digital de delta sigma (\Delta\Sigma).
De acuerdo con los objetivos de la presente invención, se alcanza un procedimiento de controlar la intensidad de iluminación de una lámpara de descarga de gas. El procedimiento, según se define en la reivindicación independiente 1, comprende, en primer lugar, convertir una señal analógica de iluminación de lámpara en una señal digital de iluminación de lámpara. La señal analógica de iluminación de lámpara es función de la intensidad de iluminación de una lámpara de descarga de gas. En segundo lugar, la señal digital objetivo se resta de la señal digital de iluminación de lámpara para crear una señal digital de error. En tercer lugar, se fija un punto de ajuste de frecuencia digital pasando de un valor actual a un nuevo valor sobre la base de la señal de error digital. El punto de ajuste de frecuencia digital es un valor digital de alta resolución. En cuarto lugar, el valor actual y el nuevo valor son promediados por un modular digital de delta sigma para crear un punto de ajuste de frecuencia alisado. El punto de ajuste de frecuencia alisado es un valor de resolución media. Finalmente, se genera una señal de voltaje oscilante con una frecuencia de excitación basada en el punto de ajuste de frecuencia alisado. La frecuencia de excitación determina la intensidad de iluminación de la lámpara de descarga de gas.
Asimismo, de acuerdo con los objetos de esta invención, se consigue un circuito para controlar la intensidad de iluminación de una lámpara de descarga de gas según se define en la reivindicación independiente 23. El circuito comprende, en primer lugar, un convertidor analógico-digital para convertir una señal analógica de iluminación de lámpara en una señal digital de iluminación de lámpara. La señal analógica de iluminación de lámpara es función de la intensidad de iluminación de una lámpara de descarga de gas. En segundo lugar, se incluyen unos medios para restar una señal digital de iluminación objetivo de la señal digital de iluminación de lámpara a fin de crear una señal de error digital. En tercer lugar, se utiliza un circuito regulador digital para fijar un punto de ajuste de frecuencia digital pasando de un valor actual a un nuevo valor sobre la base de la señal de error digital. El punto de ajuste de frecuencia digital es un valor digital de alta resolución. En cuarto lugar, se utiliza un modulador digital delta sigma para promediar el valor actual y el nuevo valor a fin de crear un punto de ajuste de frecuencia alisado. El punto de ajuste de frecuencia alisado es un valor de resolución media. Finalmente, se utiliza un oscilador controlado digital para generar una señal de voltaje oscilante con una frecuencia de excitación basada en el punto de ajuste de frecuencia alisado. La frecuencia de excitación determina la intensidad de iluminación de la lámpara de descarga de gas.
Descripción de los dibujos
En los dibujos adjuntos, que forman parte de la presente descripción, se muestra:
La figura 1 ilustra la forma de realización preferida del circuito de la presente invención para controlar una lámpara de descarga de gas.
La figura 2 ilustra una forma de realización preferida del modulador digital delta sigma (\Delta\Sigma) utilizado para alisar el valor del punto de ajuste de frecuencia.
Descripción de las formas de realización preferidas
La forma de realización preferida ilustra un procedimiento y un circuito de la presente invención. Se describe un singular procedimiento para controlar la intensidad de iluminación de una lámpara de descarga de gas que utiliza una técnica de procesamiento de señal digital. Además, se describe un circuito digital para implementar el procedimiento. Deberá resultar evidente para los expertos en la materia que la presente invención puede aplicarse y extenderse sin apartarse del alcance de la misma.
Haciendo referencia ahora a la figura 1, se ilustra la forma de realización preferida de la presente invención. Se muestran diversas características importantes de la presente invención. Se ilustra el nuevo circuito para controlar la intensidad de iluminación de una lámpara de descarga de gas. La lámpara de descarga de gas FL 10 puede comprender, por ejemplo, una lámpara fluorescente.
Como característica clave, se utiliza un convertidor 46 y 50 analógico a digital (A/D) para convertir la señal analógica de iluminación de lámpara V_{PWR} 22 en una señal digital de iluminación de lámpara. La señal V_{PWR} 22 es proporcional a la potencia de la lámpara o bien es función de ésta. La conversión de frente ascendente de la señal analógica de iluminación de lámpara V_{PWR} 22 en una señal digital de iluminación objetivo 52 es importante debido a esto permite que el procesamiento de control de retroalimentación restante sea realizado en el ámbito digital. Esto reduce ampliamente el impacto del ruido de la señal sobre el circuito. Se prefiere que el convertidor A/D y, particularmente, el decimador 50 filtren componentes significativas del ruido en la señal V_{PWR} 22. Este decimador 50 filtra cualquier frecuencia restante (oscilación) de la lámpara que no haya sido filtrada por el paso bajo discreto que comprende R_{F} 38 y C_{F} 42.
Hay varios procedimientos que pueden utilizarse para derivar la señal V_{PWR} 22 de la circuitería de la lámpara, el balasto de la lámpara o el excitador de potencia 18. Todo lo que se necesita es una señal V_{PWR} 22 que sea proporcionar a la potencia de lámpara o que sea función de ésta, donde la señal V_{PWR} 22 es un valor positivo entre VSS y VDD. La figura 1 muestra un procedimiento en el que V_{PWR} 22 es proporcional a la corriente de lámpara rectificada y alisada. En esta forma de realización, se utiliza un resistor de sentido R_{S} 26 para muestrear la corriente que fluye a través de la lámpara FL 10 y generar V_{S}28. Un diodo D_{1} 34 rectifica el flujo de corriente alterna para proporcionar una señal de potencia positiva V_{R} 32. La señal rectificada es hecha pasar a continuación a través de un filtro de paso bajo, tal como el formado por R_{F} y C_{F}, para crear la señal analógica de potencia de lámpara V_{PWR} 22. Aunque no se muestra en esta forma de realización, otro procedimiento de derivar V_{PWR} 22 es medir la corriente que está fluyendo a través de la fuente del excitador del lado bajo del circuito 18 excitador y de carga. En este caso, puede omitirse D_{1} 34. El paso bajo que comprende R_{F} y C_{F} se acopla a continuación a una resistencia de derivación en serie con el excitador del lado bajo FET del circuito excitador 18.
Como característica importante, el convertidor A/D 46 y 50 comprende preferentemente un modulador delta sigma (\Delta\Sigma) 46 y un filtro decimador digital 50. El modulador \Delta\Sigma 46 crea un tren de impulsos de valores positivos y negativos que corresponden a la entrada muestreada. Este muestreo se realiza a una alta frecuencia para asegurar que no haya pérdida de señal. Preferentemente, el modulador digital delta sigma 46 utiliza una frecuencia de muestreo de entre aproximadamente 500 KHz y 10 MHz. El circuito de filtro decimador digital 50 comprende un filtro de paso bajo y un muestreador reductor. La combinación del filtro de paso bajo y el muestreador reductor elimina cualesquiera componentes de ruido de alta frecuencia y genera una corriente de bytes de datos (típicamente valores de 8 bits) o palabras de datos (típicamente valores de 16 bits) que comprenden una señal digital de iluminación objetivo 52. La anchura de bit real de estas señales depende de la relación de muestreo reductor del circuito.
Como característica importante, se resta un valor digital objetivo 54 de la señal de iluminación de lámpara digital 52 para crear una señal de error digital 60. Esta señal digital objetivo 54 puede ser una señal de alta resolución (16 bits) o de media resolución (8 bits) que corresponde a la intensidad de iluminación requerida para la lámpara. El circuito regulador digital 62 utiliza el valor de la señal digital de error 60 para fijar un punto de ajuste de frecuencia digital 64. El circuito regulador digital 62 puede comprende un circuito de recuento que cuente hacia arriba o hacia abajo basándose en el valor de la señal digital de error 60. Si se utiliza un procedimiento de recuento ascendente/descendente, entonces esto establece un regulador de dos puntos. Alternativamente, puede usarse un regulador P1 para fines de atenuación de luz. El punto de ajuste de frecuencia digital 64 generado por el regulador digital 62 es un valor digital de alta resolución de entre 14 y 18 bits y, más preferentemente, de 16 bits. El punto de ajuste de frecuencia digital 64 debe tener este grado de resolución para impedir etapas de atenuación de luz visibles cuando se ajuste el valor objetivo 54 e impedir un parpadeo. El punto de ajuste de frecuencia digital 64 controla la frecuencia de excitación en la lámpara FL 10.
Como otra característica importante, aunque opcional, se añade una señal oscilatoria 63 al punto de ajuste de frecuencia digital 64. Esta señal oscilatoria 63 comprende una señal de "ruido blanco" que incluye deliberadamente una banda ancha de frecuencias de señal. El fin de añadir la señal oscilatoria 63 al punto de ajuste de frecuencia digital 64 antes del modulador digital delta sigma 66 es evitar señales de salida periódicas, o tonos, en la salida del modulador digital delta sigma 66.
En una característica particularmente importante, la alta resolución, la entrada 65 del modulador digital delta sigma es promediada en el modulador digital delta sigma (\Delta\Sigma) 66 para crear un punto de ajuste de frecuencia alisado 68. Este promediado es necesario para impedir que frecuencias armónicas, potencialmente introducidas por las etapas de frecuencia del oscilador digital controlado (DCO) 70, generen frecuencias armónicas y parpadeo. El punto de ajuste de frecuencia alisado 68 es una señal de resolución media de entre aproximadamente 8 y 10 bits y, más preferentemente, de 8 bits, esto es, el punto de ajuste de mando para el DCO 70.
Haciendo referencia a la figura 2, se muestra la forma de realización preferida del modulador digital delta sigma 66 de la presente invención. Aunque los componentes particulares del modulador digital delta sigma pueden variar, una característica importante es que el circuito comprende un modulador de segundo orden que tiene realimentación de error. Además, el circuito deberá comprende una entrada de alta resolución de entre 14 y 18 bits y una salida de menor resolución de entre 8 y 10 bits.
En circuito de la figura 2, el modulador 66 tiene una entrada 64 y una salida 68. Un primer elemento de muestreo y retención S/H1 124 muestrea el valor de salida 68. Un segundo elemento de muestreo y retención S/H2 132 y un primer elemento de retardo t01 136 forman un primer elemento de retardo cronometrado. Un tercer elemento de muestreo y retención S/H3 144 y un segundo elemento de retardo t02 148 forman un segundo elemento de retardo cronometrado. Los bloques limitadores 116 y 120 impiden desbordamientos. El cuantificador 112 provoca un truncado de los bits menos significativos (LSB) de la salida del modulador. El punto de diferencia 128 evalúa la diferencia entre la salida de modulador no truncada 121 y la salida de modulador truncada 123. Con cada ciclo de reloj 156, un valor de error 2 149, ponderado por la ganancia 152, es realimentado al punto de diferencia 104. Además, un valor de error 1 139, ponderado por la ganancia 140, es realimentado al punto de suma 108.
Lo más importante es que el valor de salida medio 68 sea igual a los bits más significativos (MSB) del valor de entrada 64. Sin embargo, el espectro de frecuencia de la corriente de valores de salida no tiene componentes de baja frecuencia. Esto elimina la fuente de parpadeo en la lámpara. Nótese que el esquema de la figura 2 contiene algunos elementos que son necesarios para fines de simulación. Por ejemplo, el generador 100 de 16 bits es para fines de simulación únicamente.
Haciendo referencia de nuevo a la figura 1, la entrada de punto de ajuste de frecuencia más alta 64 comprende preferentemente 8 bits de datos a la izquierda del punto decimal y 8 bits de datos a la derecha del punto decimal. La salida de 8 bits del modulador hacia el DCO 70 comprende preferentemente 8 bits a la izquierda del punto decimal (MSB). El modulador delta sigma genera una corriente de estos valores de 8 bits que tienen un valor medio igual al valor de entrada de 16 bits (8 bits a cada lado del punto decimal). Sin embargo, el contenido espectral de la corriente de 8 bits es por naturaleza muy ancho o casi blanco. Por tanto, no se producirá parpadeo visible de la lámpara excitada.
El DCO 70 crea una salida digital de frecuencia variable 72 que es preferentemente una señal modulada en anchura de impulsos (PWM). La salida 72 del DCO es una señal de resolución moderada que controla el circuito del excitador de potencia 18. El excitador 18 utiliza la señal de frecuencia variable 72 del DCO 70 para crear la señal de alto voltaje y corriente V_{DRV} 14. La frecuencia de V_{DRV} 14 varía de aproximadamente 40 KHz a aproximadamente 120 KHz de frecuencia, según sea dirigida por el controlador digital.
La presente invención proporciona un procedimiento y un circuito singulares y ventajosos para controlar una lámpara de descarga de gas. La técnica de control digital reduce el efecto del ruido de señal a la vez que permite un diseño de circuito más pequeño en un CI. El singular procesamiento de señal, especialmente el promediado del modulador delta sigma de la salida del regulador digital, mejora las prestaciones de atenuación de luz eliminando el parpadeo.
Pueden resumirse las ventajas de la presente invención. En primer lugar, se consiguen un procedimiento y un circuito efectivos y fácil de fabricar para controlar una lámpara de descarga de gas. En segundo lugar, se consigue un procedimiento para controlar la intensidad de iluminación de una lámpara de descarga de gas, tal como una lámpara fluorescente, modulando la frecuencia de oscilación. El procedimiento elimina el parpadeo alisando etapas de frecuencia mediante la utilización de un modulador digital delta sigma (\Delta\Sigma). Finalmente, se consigue una implementación de circuito efectiva para este procedimiento de control de lámpara.

Claims (33)

1. Procedimiento para controlar la intensidad de iluminación de una lámpara de descarga de gas, que comprende:
convertir una señal analógica de iluminación de lámpara (22) en una señal digital de iluminación de lámpara (52), siendo dicha señal analógica de iluminación de lámpara (22) proporcional a la intensidad de iluminación de la lámpara de descarga de gas (10);
generar una señal de voltaje oscilante (72) con una frecuencia de excitación basada en un punto de ajuste de frecuencia alisado (68), determinando dicha frecuencia de excitación dicha intensidad de iluminación de dicha lámpara de descarga de gas (10);
caracterizado porque comprende asimismo las etapas siguientes:
restar una señal digital objetivo (54) de dicha señal digital de iluminación de lámpara (52) para crear una señal digital de error (60);
fijar un punto de ajuste de frecuencia digital (64) pasando de un valor actual a un nuevo valor mediante el control de un contador ascendente/descendente (62) con dicha señal digital de error (60), siendo dicho punto de ajuste de frecuencia digital (64) es un valor digital de alta resolución;
promediar dicho valor actual (64) y dicho valor nuevo (64) con un modulador digital delta sigma (66) para crear dicho punto de ajuste de frecuencia alisado (68), en donde dicho punto de ajuste de frecuencia alisado (68) es un valor digital de resolución media.
2. Procedimiento según la reivindicación 1, que comprende asimismo proporcionar una señal de iluminación positiva que tiene un valor comprendido entre VSS y VDD.
3. Procedimiento según la reivindicación 2, en el que dicha etapa de proporcionar una señal de iluminación positiva comprende asimismo:
rectificar dicha señal analógica de iluminación de lámpara; y
filtrar dicha señal analógica de iluminación de lámpara.
4. Procedimiento según la reivindicación 1, en el que dicha etapa de convertir una señal analógica de iluminación de lámpara en una señal digital de iluminación de lámpara comprende un procesamiento de señales utilizando un convertidor analógico a digital.
5. Procedimiento según la reivindicación 4, en el que dicho convertidor analógico a digital es un modulador delta sigma.
6. Procedimiento según la reivindicación 5, que comprende asimismo filtrar digitalmente la ondulación de la frecuencia de lámpara de dicha señal digital de iluminación de lámpara.
7. Procedimiento según la reivindicación 5, en el que dicho modulador digital delta sigma utiliza una frecuencia de muestreo comprendida entre aproximadamente 500 KHz y 10 MHz.
8. Procedimiento según la reivindicación 1, en el que dicha etapa de fijar un punto de ajuste de frecuencia digital pasando de un valor actual a un nuevo valor sobre la base de dicha señal digital de error comprende efectuar un recuento basado en un reloj digital.
9. Procedimiento según la reivindicación 1, en el que dicha alta resolución comprende entre 14 y 18 bits y dicha resolución media comprende entre 8 y 10 bits.
10. Procedimiento según la reivindicación 1, que comprende asimismo añadir una señal oscilatoria de ruido blanco a dicho nuevo valor del punto de ajuste de frecuencia digital antes de dicha etapa de promediado.
11. Procedimiento según la reivindicación 1, en el que dicho modulador digital delta sigma comprende un modulador de segundo orden con realimentación de error.
12. Procedimiento según la reivindicación 1, en el que dicha lámpara de descarga de gas comprende una lámpara fluorescente.
13. Procedimiento según la reivindicación 1, que comprende asimismo:
añadir una señal oscilatoria de ruido blanco a dicho nuevo valor del punto de ajuste de frecuencia digital;
\global\parskip0.950000\baselineskip
en el que, dicho modulador digital delta sigma comprende un modulador de segundo orden con realimentación de error.
14. Procedimiento según la reivindicación 13, que comprende asimismo proporcionar una señal de iluminación positiva que tiene un valor comprendido entre VSS y VDD.
15. Procedimiento según la reivindicación 14, en el que dicha etapa de proporcionar una señal de iluminación positiva comprende asimismo:
rectificar dicha señal analógica de iluminación de lámpara; y
filtrar dicha señal analógica de iluminación de lámpara.
16. Procedimiento según la reivindicación 13, en el que dicha etapa de convertir una señal analógica de iluminación de lámpara en una señal digital de iluminación de lámpara comprende un procesamiento de señal utilizando un convertidor analógico a digital.
17. Procedimiento según la reivindicación 16, en el que dicho convertidor analógico a digital es un modulador delta sigma.
18. Procedimiento según la reivindicación 17, que comprende asimismo filtrar digitalmente la ondulación de frecuencia de lámpara de dicha señal digital de iluminación de lámpara.
19. Procedimiento según la reivindicación 17, en el que dicho modulador digital delta sigma utiliza una frecuencia de muestreo comprendida entre aproximadamente 500 KHz y 10 MHz.
20. Procedimiento según la reivindicación 13, en el que dicha etapa de fijar un punto de ajuste de frecuencia digital pasando de un valor actual a un nuevo valor sobre la base de dicha señal digital de error comprende efectuar un recuento basado en un reloj digital.
21. Procedimiento según la reivindicación 13, en el que dicha alta resolución comprende entre 14 y 18 bits y dicha resolución media comprende entre 8 y 10 bits.
22. Procedimiento según la reivindicación 13, en el que dicha lámpara de descarga de gas comprende una lámpara fluorescente.
23. Circuito para controlar la intensidad de iluminación de una lámpara de descarga de gas (10), que comprende:
un convertidor analógico a digital (46, 50) para convertir una señal analógica de iluminación de lámpara (22) en una señal digital de iluminación de lámpara (52), siendo dicha señal analógica de iluminación de lámpara (22) proporcional a la intensidad de iluminación de la lámpara de descarga de gas (10);
un oscilador digital controlado (70) para generar una señal de voltaje oscilante (72) con una frecuencia de excitación basada en un punto de ajuste de frecuencia alisado (68), determinando dicha frecuencia de excitación dicha intensidad de iluminación de dicha lámpara de descarga de gas (10);
caracterizado porque incluye asimismo:
unos medios para restar (58) una señal digital de iluminación objetivo (54) de dicha señal digital de iluminación de lámpara (52) a fin de crear una señal digital de error (60);
un circuito regulador digital que comprende un contador (ascendente/descendente) (62) para fijar un punto de ajuste de frecuencia digital (64) pasando de un valor actual a un nuevo valor mediante el control de dicho contador ascendente/descendente (62) con dicha señal digital de error (60), siendo dicho punto de ajuste de frecuencia digital (64) un valor digital de alta resolución; y
un modulador digital delta sigma (66) para promediar dicho valor actual (64) y dicho nuevo valor (64) a fin de crear dicho punto de ajuste de frecuencia alisado (68), siendo dicho punto de ajuste de frecuencia alisado un valor digital de resolución media.
24. Circuito según la reivindicación 23, que comprende además unos medios para proporcionar una señal de iluminación positiva que tiene un valor entre VSS y VDD.
25. Circuito según la reivindicación 24, en el que dichos medios para proporcionar una señal de iluminación positiva comprenden asimismo:
un diodo; y
un filtro de paso bajo.
\global\parskip1.000000\baselineskip
26. Circuito según la reivindicación 23, en el que dicho convertidor analógico a digital comprende un modulador delta sigma y un filtro decimador.
27. Circuito según la reivindicación 26, en el que dicho filtro decimador elimina la ondulación de frecuencia de la lámpara.
28. Circuito según la reivindicación 23, en el que dicho circuito regulador digital comprende un contador basado en un reloj digital.
29. Circuito según la reivindicación 23, en el que dicho modulador digital delta sigma utiliza una frecuencia de muestreo de entre aproximadamente 500 KHz y 10 MHz.
30. Circuito según la reivindicación 23, en el que dicha alta resolución comprende entre 14 y 18 bits y dicha resolución media comprende entre 8 y 10 bits.
31. Circuito según la reivindicación 23, que comprende asimismo unos medios para añadir una señal oscilatoria de ruido blanco a dicho nuevo valor del punto de ajuste de frecuencia digital.
32. Circuito según la reivindicación 23, en el que dicho modulador digital delta sigma comprende un modulador de segundo orden con realimentación de error.
33. Circuito según la reivindicación 23, en el que dicha lámpara de descarga de gas comprende una lámpara fluorescente.
ES02368001T 2002-01-03 2002-01-03 Regulacion digital de lamparas fluorescentes. Expired - Lifetime ES2309141T3 (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP02368001A EP1326487B1 (en) 2002-01-03 2002-01-03 Digital regulation of fluorescent lamps

Publications (1)

Publication Number Publication Date
ES2309141T3 true ES2309141T3 (es) 2008-12-16

Family

ID=8185764

Family Applications (1)

Application Number Title Priority Date Filing Date
ES02368001T Expired - Lifetime ES2309141T3 (es) 2002-01-03 2002-01-03 Regulacion digital de lamparas fluorescentes.

Country Status (7)

Country Link
US (1) US6573666B1 (es)
EP (1) EP1326487B1 (es)
AT (1) ATE400984T1 (es)
DE (1) DE60227479D1 (es)
DK (1) DK1326487T3 (es)
ES (1) ES2309141T3 (es)
PT (1) PT1326487E (es)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100586026C (zh) * 2001-09-28 2010-01-27 索尼株式会社 △-∑调制装置和信号放大设备
US7126288B2 (en) * 2003-05-05 2006-10-24 International Rectifier Corporation Digital electronic ballast control apparatus and method
GB2407654B (en) * 2003-10-31 2007-08-08 Anytronics Ltd Lighting control
DE102004018371A1 (de) * 2004-04-13 2005-11-03 Patent-Treuhand-Gesellschaft für elektrische Glühlampen mbH Elektronisches Vorschaltgerät mit digitaler Steuerung von Dimmvorgängen
DE102006017520B4 (de) * 2006-04-13 2012-06-21 Siemens Ag Verfahren zum Erzeugen eines Modulatoreingangssignals, digitaler Vormodulator und Modulatorsystem
DE102006028670B4 (de) 2006-06-22 2018-10-25 Tridonic Gmbh & Co Kg Dimmbares Betriebsgerät mit interner Dimmkennlinie, Verfahren zur Kompensation von Toleranzen von durch ein Betriebsgerät angesteuerten Leuchtdioden und Verfahren zur Konfiguration eines Betriebsgeräts für Leuchtmittel
US20100109549A1 (en) * 2007-02-06 2010-05-06 Koninklijke Philips Electronics N.V. Method and device for driving a gas discharge lamp
US7570186B2 (en) * 2007-07-28 2009-08-04 Farokh Marvasti A/D converters based on sigma delta modulators and iterative methods
EP2081414A1 (en) * 2008-01-09 2009-07-22 Infineon Technologies Austria AG Sigma delta LED driver
US8102167B2 (en) 2008-03-25 2012-01-24 Microsemi Corporation Phase-cut dimming circuit
EP2230885B1 (en) * 2009-03-12 2010-11-10 Infineon Technologies Austria AG Sigma delta current source and LED driver
US9066381B2 (en) * 2011-03-16 2015-06-23 Integrated Illumination Systems, Inc. System and method for low level dimming
US20130229215A1 (en) * 2012-03-02 2013-09-05 Laurence P. Sadwick Variable Resistance for Driver Circuit Dithering
TWI564688B (zh) * 2013-03-04 2017-01-01 英諾系統公司 用於驅動器電路抖動的可變電阻値
EP2911475A1 (en) * 2014-02-24 2015-08-26 Dialog Semiconductor GmbH PDM modulation of LED current
US9439257B2 (en) 2014-12-11 2016-09-06 LSI Computer Systems Inc. Minimal component high voltage current limited AC dimmable LED driver

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5204587A (en) 1991-02-19 1993-04-20 Magnetek, Inc. Fluorescent lamp power control
US5806055A (en) * 1996-12-19 1998-09-08 Zinda, Jr.; Kenneth L. Solid state ballast system for metal halide lighting using fuzzy logic control
US6043611A (en) 1997-04-10 2000-03-28 Philips Electronics North America Corporation Dimmable compact fluorescent lamp
US6198417B1 (en) * 1998-01-29 2001-03-06 Massachusetts Institute Of Technology Pipelined oversampling A/D converter
US6188177B1 (en) * 1998-05-20 2001-02-13 Power Circuit Innovations, Inc. Light sensing dimming control system for gas discharge lamps
US6150772A (en) * 1998-11-25 2000-11-21 Pacific Aerospace & Electronics, Inc. Gas discharge lamp controller
US6337544B1 (en) * 1999-12-14 2002-01-08 Philips Electronics North America Corporation Digital lamp signal processor
US6307765B1 (en) * 2000-06-22 2001-10-23 Linfinity Microelectronics Method and apparatus for controlling minimum brightness of a fluorescent lamp

Also Published As

Publication number Publication date
PT1326487E (pt) 2008-10-21
EP1326487B1 (en) 2008-07-09
US6573666B1 (en) 2003-06-03
DE60227479D1 (de) 2008-08-21
DK1326487T3 (da) 2008-11-10
ATE400984T1 (de) 2008-07-15
EP1326487A1 (en) 2003-07-09

Similar Documents

Publication Publication Date Title
ES2309141T3 (es) Regulacion digital de lamparas fluorescentes.
US7042170B2 (en) Digital ballast
CA2485680A1 (en) Electronic ballast for discharge lamps
US20130342130A1 (en) Lighting system with lighting dimmer output mapping
US20020047608A1 (en) Discharge lamp operating apparatus, self-ballasted discharge lamp, dimmer and illumination kit for dimming
US6680582B1 (en) System and method for employing pulse width modulation for reducing vertical segregation in a gas discharge lamp
US6483253B1 (en) Light source
US8410719B2 (en) Electronic ballast and method for controlling at least one light source
Díaz et al. Digital control of a low-frequency square-wave electronic ballast with resonant ignition
CN1243600A (zh) 白炽灯
CN103889123B (zh) 一种led调光电路及led灯具
CN100477877C (zh) 电子镇流器和气体放电灯的操作方法
FI63314C (fi) Elektroniskt foerkopplingsdon foer gasurladdningslampa
KR101114490B1 (ko) 방전 램프용 전자 밸러스트
CN102132632A (zh) 用于操作高强度放电灯的方法和系统
JP3899798B2 (ja) 無電極放電灯点灯装置
EP1452075A1 (en) Device and method for operating a discharge lamp
CN100521856C (zh) 用于高强度放电灯的电子镇流器
RU2027326C1 (ru) Устройство для питания газоразрядной лампы
JPS6240198A (ja) 無電極放電灯装置
JP5485053B2 (ja) 半導体装置、点弧角変換回路、電源装置、照明装置および信号変換方法
Lee Electronic Ballasts for 400W Metal Halide Lamps
JPH0869891A (ja) 調光装置
JP2003059691A (ja) 放電灯点灯装置
JPH03254099A (ja) インバータ照明装置