ES2214875T3 - Procedimiento y disposicion para el funcionamiento de un contador de etapas multiples en un sentido de recuento. - Google Patents
Procedimiento y disposicion para el funcionamiento de un contador de etapas multiples en un sentido de recuento.Info
- Publication number
- ES2214875T3 ES2214875T3 ES99936340T ES99936340T ES2214875T3 ES 2214875 T3 ES2214875 T3 ES 2214875T3 ES 99936340 T ES99936340 T ES 99936340T ES 99936340 T ES99936340 T ES 99936340T ES 2214875 T3 ES2214875 T3 ES 2214875T3
- Authority
- ES
- Spain
- Prior art keywords
- counter
- stage
- count
- count value
- stage counter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- G—PHYSICS
- G07—CHECKING-DEVICES
- G07F—COIN-FREED OR LIKE APPARATUS
- G07F7/00—Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
- G07F7/08—Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
- G07F7/10—Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means together with a coded signal, e.g. in the form of personal identification information, like personal identification number [PIN] or biometric data
- G07F7/1008—Active credit-cards provided with means to personalise their use, e.g. with PIN-introduction/comparison system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06Q—INFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
- G06Q20/00—Payment architectures, schemes or protocols
- G06Q20/30—Payment architectures, schemes or protocols characterised by the use of specific devices or networks
- G06Q20/34—Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
- G06Q20/341—Active cards, i.e. cards including their own processing means, e.g. including an IC or chip
-
- G—PHYSICS
- G07—CHECKING-DEVICES
- G07F—COIN-FREED OR LIKE APPARATUS
- G07F7/00—Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
- G07F7/08—Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
- G07F7/0806—Details of the card
- G07F7/0813—Specific details related to card security
- G07F7/082—Features insuring the integrity of the data on or in the card
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K21/00—Details of pulse counters or frequency dividers
- H03K21/40—Monitoring; Error detection; Preventing or correcting improper counter operation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Business, Economics & Management (AREA)
- Computer Security & Cryptography (AREA)
- Strategic Management (AREA)
- Computer Networks & Wireless Communication (AREA)
- Accounting & Taxation (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Business, Economics & Management (AREA)
- Theoretical Computer Science (AREA)
- Time Recorders, Dirve Recorders, Access Control (AREA)
- Measurement Of Radiation (AREA)
- Complex Calculations (AREA)
- Measurement Of Current Or Voltage (AREA)
- Display Devices Of Pinball Game Machines (AREA)
- Control Of Vending Devices And Auxiliary Devices For Vending Devices (AREA)
- Lock And Its Accessories (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
Procedimiento para el funcionamiento de un contador de etapas múltiples en un solo sentido de recuento con las etapas: - modificación del valor de recuento de un contador variable solamente en un sentido de recuento en estados predeterminados del valor de recuento del contador de etapas múltiples, - detección de los estados respectivos del valor de recuento del contador de etapas múltiples y del contador auxiliar de una etapa, - comparación de los valores de los estados detectados del valor de recuento del contador de una etapa y del contador de etapas múltiples, y - generación de una señal indicadora en virtud del resultado de la comparación, donde, en el caso de que exista una coincidencia de los estados del valor de recuento, se permite una modificación del contador de etapas múltiples.
Description
Procedimiento y disposición para el
funcionamiento de un contador de etapas múltiples en un sentido de
recuento.
La invención se refiere a un procedimiento y a
una disposición para el funcionamiento de un contador de etapas
múltiples en un sentido de recuento.
Actualmente se conoce un número discrecionalmente
grande de campos de aplicación, en los que debe realizarse un
recuento de acontecimientos. Estos acontecimientos pueden ser la
frecuencia de utilización de un aparato, el paso de personas o
vehículos u objetos, la detección de un ciclo de recuento de
teléfono, pero también la detección de una potencia de marcha, por
ejemplo el cuentakilómetros de un automóvil o el contador de horas
de servicio de un aparato discrecional y no en último término el
tiempo de trabajo registrado o el tiempo de presencia de un empleado
en su puesto de trabajo. Todos estos casos se caracterizan porque
son registrados con la máxima exactitud posible, es decir, que, en
general, se cubre un amplio intervalo de valores de recuento.
Además, en los casos mencionados existe, el general, el deseo de que
no se pueda manipular el resultado del recuento, es decir, que no se
pueda reponer. Tal requerimiento se puede realizar con seguridad con
un contador de una etapa, que solamente puede contar en sentido
ascendente o descendente desde su estado de contador anterior. Esto
se puede realizar de una manera sencilla, por ejemplo, por medio de
un EEPROM, debiendo preverse entonces para cada valor de recuento
una célula de EEPROM, y porque la EEPROM o bien solamente se puede
escribir o solamente borrar, según que se prevea un recuento
ascendente o un recuento descendente.
Para el primer requerimiento mencionado, en el
sentido de que se pueda registrar, en efecto, por el contador un
intervalo de valores lo más grande posible, esto conduce entonces al
resultado de que, en tal realización, debe preverse una memoria
EEPROM con un número correspondientemente grande de células de
memoria. Expresado en números, esto significa, por ejemplo, que para
alcanzar un estado máximo del contador de 255, se necesitan
exactamente 255 células de contador. No obstante, actualmente es
habitual constituir tales disposiciones lo más pequeñas posible. La
utilización de un contador de etapas múltiples con 8 bites, es
decir, 8 células de contador conduce igualmente a un estado máximo
del contador de 255. Sin embargo, tal contador de etapas múltiples
(contador binario de 8 bits) presenta el inconveniente de que en el
caso de una modificación de la posición siguiente del contador, se
repone la posición precedente del contador. Esto conduce a que
solamente se pueda conseguir con mucha dificultad la realización de
un contador de etapas múltiples, que solamente cuenta en un sentido
y que al mismo tiempo no se pueda manipular.
Se describe en el documento EP 0 321 727 una
disposición de circuito, en la que varias células de EEPROM están
dispuestas en una serie. En este caso, varias series están de nuevo
interconectadas entre sí. Las células de memoria de una serie
respectiva representan un nivel de valencia unitario, donde los
valores de la memoria de una serie solamente se pueden borrar por
medio de una supervisión lógica cuando se lleva a cabo una
transición a la serie próxima superior. La disposición presentada en
esta publicación muestra exactamente los inconvenientes explicados
anteriormente de la posibilidad de manipulación, no estando
garantizado con seguridad el recuento unidireccional a través de la
influencia sobre el circuito lógico. Una disposición similar,
configurada sólo un poco más costosa, se indica en el documento EP 0
618 591, donde para cada serie próxima superior está prevista para
la trascripción una célula de memoria adicional, que se puede
programar y que se puede borrar también de nuevo, siendo esta
disposición también fácilmente manipulable, puesto que las células
de memoria auxiliar tanto se pueden escribir como también se pueden
borrar.
Se conoce por el documento JP 02 090726A una
disposición para la medición de una señal con dos contadores 4 y 6.
La señal periódica A es alimentada a los dos contadores,
respectivamente, a través de una puerta 1 y 2. En este caso, el
tiempo de apertura respectivo de las dos puertas es diferente en el
factor 1/N. l resultado de recuento del contador 4 se representa de
forma intermitente hasta que la relación entre los dos resultados
del contador es igualmente 1/N. Entonces se representa fijamente el
resultado del contador 4. Por lo tanto, el resultado de recuento de
los dos contadores no depende uno del otro sino de la frecuencia de
la señal A y de la relación de los tiempos de apertura de las dos
puertas 1 y 2.
Por lo tanto, la invención tiene el cometido de
prever un procedimiento y una disposición de circuito,
respectivamente, ara el funcionamiento de un contador de etapas
múltiples, en el que se eleva la seguridad frente a
manipulación.
Este cometido se soluciona según la invención con
las medidas indicadas en las reivindicaciones 1y 4 de la patente,
respectivamente.
A través del funcionamiento simultáneo de un
contador de una etapa, que solamente cuenta o bien en sentido
ascendente o en sentido descendente, además del contador de etapas
múltiples, que cuenta el acontecimiento propiamente dicho, se
asegura a través de una comparación que el valor de recuento del
contador de etapas múltiples coincida al menos en el orden de
magnitud con el valor de recuento del contador de una etapa. De esta
manera se elimina con medios sencillos la posibilidad de
manipulación. Si no existe una coincidencia predeterminada entre los
dos contadores, entonces la señal de indicación según la
reivindicación 2 representa la falta de fiabilidad, siendo
verificado si el valor del contador de una etapa está en una
relación determinada con el valor de recuento del contador de etapas
múltiples. Según la reivindicación 3 de la patente existe fiabilidad
en el caso de coincidencia de los valores de recuento.
A continuación se describe la invención con
referencia a la figura, donde se representa un ejemplo de
realización en forma de un diagrama de bloques.
El ejemplo de realización representado en la
figura presenta un contador de m etapas con m = 8. Éste es designado
en la representación como contador binario de 8 bits. Por lo tanto,
el contador 11 puede contar de 0 a 255, es decir, 256 posiciones de
recuento. El contador 11 está conectado con una unidad de control 3,
que alimenta una señal de recuento S11 al contador 11. Con cada
alimentación de la señal de recuento S11 se modifica el contador 11
en 1, siendo realizada la modificación en el mismo sentido que una
modificación precedente. Esto significa que el contador representado
de forma simbólica en la figura está configurado de tal forma que o
bien cuenta en sentido ascendente o sólo en sentido descendente. El
estado respectivo del contador 11 de etapas múltiples es alimentado
a una lógica de control 4 como señal del valor de recuento Z11.
Además, está previsto un contador de una etapa 1, que presente, en
este ejemplo de realización, n células con n = 16. Este contador
representado de forma simbólica en la figura debe estar constituido
de tal forma que de la misma manera sólo cuenta en un sentido de
recuento, a saber, de 0 a 15, es decir, 16 posiciones de recuento.
El contador de una etapa 1 recibe desde la unidad de control 3 una
señal de recuento S1, después de lo cual avanza un valor de
recuento. El estado de recuento del contador 1 de una etapa es
alimentado a la unidad de control 3 como señal del valor de recuento
de control Z1 y, por lo tanto, a la lógica de control 4. La lógica
de control 4 compara la señal del valor de recuento Z11 con la señal
del valor de recuento de control Z1 y emite una señal determinada,
en función de la comparación, a un control 5 del contador. El
control 5 del contador emite de nuevo una señal de error E en
función de la señal de control Precibida por la lógica de control
4.
Los dos contadores 11 y 1 pueden estar
configurados, por ejemplo, como células de EEPROM. En este caso,
está previsto que, de una manera correspondiente al funcionamiento
conocido de un contador binario, las células individuales de la
memoria sean escritas o borradas según las reglas del recuento
ascendente o descendente. De la misma manera, también el contador de
control de una etapa 1 está compuesto por células de EEPROM, donde
las células individuales 1 a n solamente pueden ser escritas o
sóloborradas de una manera consecutiva.
A continuación se describe el funcionamiento
típico de la disposición representada en la figura. En principio,
está previsto que con cada señal de entrada I se emita desde la
unidad de control 3 una señal de recuento S11. En este caso, se
verifica en primer lugar por la lógica de control 4 los estados de
recuento de los dos contadores 1 y 11 por medio de la señal del
valor de recuento Z11 y de la señal del valor de recuento de control
Z1. Si ambos son 0, por ejemplo, entonces la lógica de control 4
establece que existe coincidencia y permite a través de la señal de
control P que se emita la señal de recuento S11 a través del control
del contador 5.
Ahora está previsto que los dos contadores
cuenten de 0 a 255. Esto significa que el contador de control 1 de
una fase recibe en una de cada 16 señales de recuento S11 que llegan
al contador 11 de etapas múltiples igualmente desde el control del
contador 5 en la unidad de control 3 una señal de recuento de
control S1. Para el funcionamiento no manipulado, la lógica de
control está diseñada ahora de tal forma que supervisa que el valor
de recuento del contador 11 está adaptado al valor de recuento
precisamente alcanzado del contador de control 1. Es decir, que en
el ejemplo de realización representado, el valor de recuento del
contador 11 no puede ser menor que (i x 16) - 1. Lo mismo se aplica
de una manera correspondiente para una disposición que cuenta en
sentido descendente, también aquí el contador 11, de acuerdo con la
lógica de recuento debe encontrarse en una zona adaptada al valor de
recuento del contador de control 1.
Tan pronto como la lógica de control 4 no
establece una coincidencia, se emite una señal de error F.
No obstante, la invención no está limitada al
ejemplo de realización representado en la figura. En su lugar, es
concebible también que, especialmente en el caso de un intervalo de
valores de recuento del contador 11 que debe excederse en gran
medida, para ahorrar células del contador de una etapa, éste no sea
accionado linealmente, sino, por ejemplo, por décadas. Es decir, que
el contador de una etapa recibiría una señal de recuento de control
S1 desde el control del contador 5 en la 10ª, 100ª, 1000ª, etc.
señal de recuento S11. Para la supervisión del funcionamiento no
manipulado, la lógica de control 4 debe estar constituida de forma
correspondiente, es decir, que en tal caso el valor de recuento del
contador 11 debe corresponder al orden de magnitud asociado al valor
de recuento del contador de control 1. De la misma manera es
concebible también que la relación entre el valor de recuento del
contador 11 y el valor de recuento del contador de control 1
corresponda a una función logarítmica, exponencial o a otras
funciones discrecionales adecuadas y deseadas. Esto se puede aplicar
entonces tanto a disposiciones de contador que cuentan en sentido
ascendente como también a disposiciones de contador que cuentan en
sentido descendente.
Por último, hay que indicar que el contador 11 y
el contador de control 1 no tienen que contar forzosamente en el
mismo sentido. En su lugar, también puede estar previsto que uno de
los contadores cuente en sentido ascendente y el otro contador
respectivo cuente en sentido descendente. La única condición previa
para un funcionamiento no manipulado es que el contador de control
cuente solamente en un sentido y la lógica de control 4 esté
configurada de tal forma que el valor de recuento del contador 11
presente una relación lógica con el valor de recuento del contador
de control 1.
Claims (4)
1. Procedimiento para el funcionamiento de un
contador de etapas múltiples en un solo sentido de recuento con las
etapas:
- -
- modificación del valor de recuento de un contador variable solamente en un sentido de recuento en estados predeterminados del valor de recuento del contador de etapas múltiples,
- -
- detección de los estados respectivos del valor de recuento del contador de etapas múltiples y del contador auxiliar de una etapa,
- -
- comparación de los valores de los estados detectados del valor de recuento del contador de una etapa y del contador de etapas múltiples, y
- -
- generación de una señal indicadora en virtud del resultado de la comparación, donde, en el caso de que exista una coincidencia de los estados del valor de recuento, se permite una modificación del contador de etapas múltiples.
2. Procedimiento según la reivindicación 1, en el
que la señal indicadora indica la fiabilidad del valor de recuento
del contador de etapas múltiples, cuando éste está en una relación
predeterminada con respecto al estado del valor de recuento del
contador de una etapa.
3. Procedimiento según la reivindicación 2, en el
que la señal indicadora indica la fiabilidad del valor de recuento
del contador de etapas múltiples cuando el valor de recuento del
contador de etapas múltiples coincide con el valor de recuento del
contador de una etapa.
4. Disposición de circuito para la realización
del procedimiento según una de las reivindicaciones 1 a 3, con un
contador (11) de etapas múltiples que cuenta solamente en sentido
ascendente o en sentido descendente, en el que el valor de recuento
de una etapa se repone a un valor inicial cuando se modifica un
valor de recuento de la etapa siguiente, con un contador auxiliar
(1) de una etapa, que solamente es accionamiento para contar en
sentido ascendente o sólo en sentido descendente, y que se modifica
a determinados valores de recuento del contador (11) de etapas
múltiples, y con una instalación de comparación (4), que está
conectada con el contador (11) y con el contador auxiliar (1) de tal
forma que compara, respectivamente, los valores de recuento (Z1 y
Z11) de los dos contadores y emite una señal que corresponde a la
comparación, que permite la modificación del contador (11) de etapas
múltiples.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19823955A DE19823955A1 (de) | 1998-05-28 | 1998-05-28 | Verfahren und Anordnung zum Betreien eines mehrstufigen Zählers in einer Zählrichtung |
DE19823955 | 1998-05-28 |
Publications (1)
Publication Number | Publication Date |
---|---|
ES2214875T3 true ES2214875T3 (es) | 2004-09-16 |
Family
ID=7869233
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES99936340T Expired - Lifetime ES2214875T3 (es) | 1998-05-28 | 1999-05-28 | Procedimiento y disposicion para el funcionamiento de un contador de etapas multiples en un sentido de recuento. |
Country Status (12)
Country | Link |
---|---|
US (1) | US6698652B1 (es) |
EP (1) | EP1082816B1 (es) |
JP (1) | JP2002517117A (es) |
KR (1) | KR100615734B1 (es) |
CN (1) | CN1158763C (es) |
AT (1) | ATE257294T1 (es) |
BR (1) | BR9911603A (es) |
DE (2) | DE19823955A1 (es) |
ES (1) | ES2214875T3 (es) |
RU (1) | RU2235420C2 (es) |
UA (1) | UA44939C2 (es) |
WO (1) | WO1999062176A1 (es) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11172826B2 (en) | 2016-03-08 | 2021-11-16 | Enspectra Health, Inc. | Non-invasive detection of skin disease |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2846461A1 (fr) * | 2002-10-28 | 2004-04-30 | St Microelectronics Sa | Compteur par tranches |
US8073890B2 (en) * | 2006-02-22 | 2011-12-06 | Micron Technology, Inc. | Continuous high-frequency event filter |
CN102315846B (zh) * | 2011-04-19 | 2014-07-02 | 奇瑞汽车股份有限公司 | 一种焊点计数器漏点判定方法 |
CN102609317B (zh) * | 2012-01-13 | 2014-05-14 | 从兴技术有限公司 | 一种信号量的处理方法及系统 |
CN106686522B (zh) * | 2015-11-06 | 2020-08-18 | 展讯通信(上海)有限公司 | 与mtc终端通信的方法、装置及基站 |
EP3614915A4 (en) | 2017-04-28 | 2021-01-20 | Enspectra Health, Inc. | SARCOMAS IMAGING AND MEASUREMENT SYSTEMS AND METHODS |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3586844A (en) * | 1968-06-05 | 1971-06-22 | Madatron Princeton Inc | Electronic slide rule |
JPS59123322A (ja) * | 1982-12-29 | 1984-07-17 | Fujitsu Ltd | カウンタの二重チエツク方式 |
GB2187011B (en) * | 1986-02-20 | 1989-11-08 | Smith Meters Ltd | Remote reading of a counting device |
ATE73946T1 (de) | 1987-12-17 | 1992-04-15 | Siemens Ag | Verfahren und schaltung zum manipuliergeschuetzten entwerten von ee-prom-speichern. |
JPH0290726A (ja) * | 1988-09-27 | 1990-03-30 | Hiromichi Namikoshi | カウンターのセルフチェック機能 |
US5264689A (en) * | 1989-01-11 | 1993-11-23 | Gemplus Card International | Rechargeable prepaid memory card with both unit and page counters |
FR2686989B1 (fr) * | 1992-01-30 | 1997-01-17 | Gemplus Card Int | Procede de comptage de securite pour un compteur electronique binaire. |
FR2703501B1 (fr) | 1993-04-01 | 1995-05-19 | Gemplus Card Int | Circuit intégré pour carte à mémoire et procédé de décomptage d'unités dans une carte à mémoire. |
FR2733615B1 (fr) * | 1995-04-26 | 1997-06-06 | France Telecom | Carte a memoire et procede de mise en oeuvre d'une telle carte |
-
1998
- 1998-05-28 DE DE19823955A patent/DE19823955A1/de not_active Withdrawn
-
1999
- 1999-05-28 AT AT99936340T patent/ATE257294T1/de active
- 1999-05-28 WO PCT/DE1999/001570 patent/WO1999062176A1/de active IP Right Grant
- 1999-05-28 ES ES99936340T patent/ES2214875T3/es not_active Expired - Lifetime
- 1999-05-28 EP EP99936340A patent/EP1082816B1/de not_active Expired - Lifetime
- 1999-05-28 JP JP2000551482A patent/JP2002517117A/ja active Pending
- 1999-05-28 KR KR1020007013411A patent/KR100615734B1/ko not_active IP Right Cessation
- 1999-05-28 CN CNB998067520A patent/CN1158763C/zh not_active Expired - Fee Related
- 1999-05-28 BR BR9911603-0A patent/BR9911603A/pt not_active IP Right Cessation
- 1999-05-28 UA UA2000116788A patent/UA44939C2/uk unknown
- 1999-05-28 RU RU2000133215/09A patent/RU2235420C2/ru not_active IP Right Cessation
- 1999-05-28 DE DE59908203T patent/DE59908203D1/de not_active Expired - Lifetime
-
2000
- 2000-11-28 US US09/723,486 patent/US6698652B1/en not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11172826B2 (en) | 2016-03-08 | 2021-11-16 | Enspectra Health, Inc. | Non-invasive detection of skin disease |
US11877826B2 (en) | 2016-03-08 | 2024-01-23 | Enspectra Health, Inc. | Non-invasive detection of skin disease |
Also Published As
Publication number | Publication date |
---|---|
UA44939C2 (uk) | 2002-03-15 |
EP1082816B1 (de) | 2004-01-02 |
ATE257294T1 (de) | 2004-01-15 |
RU2235420C2 (ru) | 2004-08-27 |
EP1082816A1 (de) | 2001-03-14 |
CN1303539A (zh) | 2001-07-11 |
CN1158763C (zh) | 2004-07-21 |
KR20010043902A (ko) | 2001-05-25 |
DE19823955A1 (de) | 1999-12-02 |
US6698652B1 (en) | 2004-03-02 |
DE59908203D1 (de) | 2004-02-05 |
WO1999062176A1 (de) | 1999-12-02 |
BR9911603A (pt) | 2001-02-06 |
KR100615734B1 (ko) | 2006-08-25 |
JP2002517117A (ja) | 2002-06-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES2214875T3 (es) | Procedimiento y disposicion para el funcionamiento de un contador de etapas multiples en un sentido de recuento. | |
JP4734084B2 (ja) | 遊技機 | |
JP4939790B2 (ja) | 遊技機 | |
KR102206429B1 (ko) | 하드웨어 기반 멀티-무선 프로파일 검출 및 설정을 갖는 전자식 잠금장치 | |
WO2014169324A1 (en) | Power outlet socket sensor switch | |
WO1998050797A1 (es) | Avisador programable de consumo electrico | |
GB2424078A (en) | Power supply performance display | |
GB2117150A (en) | Intruder alarm system | |
ES2330171T3 (es) | Dispositivo de disparo con una pluralidad de medios de reglaje de los parametros de proteccion. | |
ES2222941T3 (es) | Procedimiento y disposicion para el funcionamiento de un contador de etapas multiples en un sentido de recuento. | |
JPH0315703B2 (es) | ||
JP6269057B2 (ja) | Id情報設定回路 | |
ES2303876T3 (es) | Cabina de seguridad con sistema de control de seguridad. | |
ES2549036T3 (es) | Detector de intermitencia de seguridad para lámpara de tráfico | |
ES2282683T3 (es) | Unidad de control para activar un dispositivo de proteccion de ocupantes en un vehiculo automovil y procedimiento para vigilar el correcto funcionamiento de una unidad de control, ventajosamente de este tipo. | |
ES2268354T3 (es) | Sistema de vigilancia y control para un armario de distribucion. | |
CA2205102A1 (en) | Electrical apparatus having programmable settings provided by a single dip switch and a multiposition selector switch | |
KR200286283Y1 (ko) | 제어기기의 파라미터 잠금장치 | |
KR900009038Y1 (ko) | 백혈구 분류용 계수장치(Differential white Cell Counter) | |
GB2422446A (en) | Recording means for actuator life | |
EP0535404A1 (en) | Device for displaying a parameter value and use thereof | |
JPS6015893Y2 (ja) | 電子錠装置 | |
RU38241U1 (ru) | Устройство для тревожной сигнализации | |
SU1282237A2 (ru) | Устройство дл индикации перегорани плавких предохранителей | |
RU2002118666A (ru) | Устройство объектовое |